JP5581995B2 - メッセージ受信装置およびマイクロコントローラ - Google Patents
メッセージ受信装置およびマイクロコントローラ Download PDFInfo
- Publication number
- JP5581995B2 JP5581995B2 JP2010264838A JP2010264838A JP5581995B2 JP 5581995 B2 JP5581995 B2 JP 5581995B2 JP 2010264838 A JP2010264838 A JP 2010264838A JP 2010264838 A JP2010264838 A JP 2010264838A JP 5581995 B2 JP5581995 B2 JP 5581995B2
- Authority
- JP
- Japan
- Prior art keywords
- message
- string
- controller
- priority
- comparison
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L63/00—Network architectures or network communication protocols for network security
- H04L63/02—Network architectures or network communication protocols for network security for separating internal from external traffic, e.g. firewalls
- H04L63/0227—Filtering policies
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Small-Scale Networks (AREA)
Description
・一致の場合のメッセージのシステムへの送信、
・不一致の場合のメッセージのシステムへの送信、
・一致の場合のメッセージの無視、
・不一致の場合のメッセージの無視、
・一致の場合のシステムメモリから通信ネットワークへの所定のメッセージの送信、
・不一致の場合のシステムメモリから通信ネットワークへの所定のメッセージの送信、または
・一致の場合の標準バッファの代わりの専用メモリへのメッセージの送信、のうちの1つ以上のユーザ定義の動作が引き起こされる方法(ステートメント1を参照)が開示されている。
(付記1)
受信したメッセージを取り扱う装置であって、
プロセッサの代わりに、受信中に、オンザフライで部分ごとに受信メッセージを解釈およびスクリーニングするように動作し、前記スクリーニングを通過させると決定された受信メッセージを、処理のために前記プロセッサに提供する通信インターフェース・コントローラを備える装置。
(付記2)
前記プロセッサを備える付記1記載の装置。
(付記3)
受信したメッセージのそれぞれについて、前記コントローラは、前記スクリーニング中に、前記メッセージのユーザが選択したビットを、テストストリングの対応するビットと比較し、前記メッセージが前記比較に基づいて前記スクリーニングを通過させるか決定する付記1または2記載の装置。
(付記4)
前記比較を実行する時、前記コントローラは、前記テストストリングと共にマスクストリングを使用して、前記比較からの前記テストストリングの特定のビットをマスクするように動作する付記3記載の装置。
(付記5)
前記コントローラは、1つ以上の前記テストストリングおよび/または前記マスクストリングを記憶する第1メモリを備える付記3または4記載の装置。
(付記6)
ユーザが前記第1メモリ内に所望のストリングを記憶させることができる付記5記載の装置。
(付記7)
前記コントローラは、前記記憶されたテストリングに対応し、前記第1メモリに記憶された前記テストリングを参照するための構成セットアップを記憶する第2メモリを備える付記5または6記載の装置。
(付記8)
前記第1および第2メモリは、同一メモリの一部である付記7記載の装置。
(付記9)
前記コントローラは、前記スクリーニングを実行するために、記憶された前記構成セットアップを使用して、前記第1メモリから前記記憶された対応するテストリングを取り出すように構成されている付記7または8記載の装置。
(付記10)
前記コントローラは、記憶された前記テストストリングおよび/または前記マスクストリングのいずれの組を、受信したメッセージと比較するかを決定するため、記憶された前記構成セットアップを使用するように構成されている付記7から9のいずれか記載の装置。
(付記11)
ユーザが所望のストリングを前記第1メモリに、対応する構成セットアップを前記第2メモリに記憶可能に構成されており、前記コントローラは、前記受信したメッセージの所望のビットを、1つ以上の所望の前記テストストリングおよび/または前記マスクストリングと比較する付記7から10のいずれか記載の装置。
(付記12)
前記コントローラは、受信したメッセージのそれぞれについて、一連のステージで前記比較を実行し、各ステージは、受信したメッセージの一部を前記テストストリングおよび/または前記マスクストリングの対応部分と比較することを備える付記3から11のいずれか記載の装置。
(付記13)
前記コントローラは、FIFOバッファを備え、関係するメッセージの受信の間前記ステージの処理を順番に実行するように構成され、連続したステージは特定の受信したメッセージのそれぞれの部分に対して前記FIFOバッファ内に連続して受信するように動作する付記12記載の装置。
(付記14)
付記12および13のうちの付記7を引用する装置であって、前記コントローラは、前記ステージのぞれぞれで、前記記憶した構成セットアップにより指示された通りに、関係する受信したメッセージの前記部分を、記憶した前記テストストリングおよび/または前記マスクストリングのそれぞれ、または前記テストストリングおよび/または前記マスクストリングの組のそれぞれの対応部分と比較するように構成されている装置。
(付記15)
前記コントローラは、前記スクリーニングに応じて、受信したメッセージが第1優先度のものであるか、第2優先度のものであるか、を決定するように動作し、前記第1優先度は前記第2優先度より優先度が高い付記1から14のいずれか記載の装置。
(付記16)
前記コントローラは、第1および第2メッセージバッファを備え、前記第1優先度を有すると決定されたメッセージを前記第1メッセージバッファに、前記第2優先度を有すると決定されたメッセージを前記第2メッセージバッファに、記憶するように構成され、前記第1バッファは前記第1優先度のメッセージ用に予約されている付記15記載の装置。
(付記17)
前記コントローラは、前記第1優先度のメッセージの受信を、前記プロセッサに知らせるように構成されている付記15または16記載の装置。
(付記18)
付記15から17のいずれかのうち付記13を引用する装置であって、前記FIFOバッファは、第1FIFOバッファであり、前記コントローラは、関係する前記メッセージが第1優先度のものであるかまたは第2優先度のものであるの決定が完了する間、特定の受信したメッセージのスクリーニングされる部分を保持する第2FIFOバッファを有し、前記スクリーニングされる部分は、前記第1FIFOバッファに保持されている間前記比較に使用される装置。
(付記19)
前記第1および第2FIFOバッファは、単一FIFOバッファの一部であり、前記コントローラは、前記単一FIFOバッファ内の前記第1および第2FIFOバッファの長さを動的に制御するように構成されている付記18記載の装置。
(付記20)
前記コントローラは、前記スクリーニングを通過させると決定したメッセージについて、所定の応答メッセージを送信する付記1から19のいずれか記載の装置。
(付記21)
前記プロセッサを備え、
前記コントローラは、前記プロセッサに、前記メッセージの受信開始を知らせるように構成され、
前記プロセッサは、前記受信開始を知らせる信号に応じて、前記受信中の少なくとも部分的に、前記メッセージに対する応答を準備するように構成されている付記1から20のいずれか記載の装置。
(付記22)
前記コントローラは、ハードウエアとして実現されている付記1から21のいずれか記載の装置。
(付記23)
付記1から22のいずれか記載の装置を備えるマイクロコントローラ。
(付記24)
受信したメッセージを取り扱う方法であって、
プロセッサの代わりに、受信中に、オンザフライで部分ごとに受信メッセージを解釈およびスクリーニングし、前記スクリーニングを通過させると決定された受信メッセージを、処理のために前記プロセッサに提供する方法。
4 MAC(media access controller)
6 RAM
12 比較器
20 記述テーブル
22i i番目マスク
24n n番目ストリング
32 マスク
34 比較ストリング
Claims (7)
- 受信したメッセージを取り扱う装置であって、
1つ以上のテストストリングまたはマスクストリング、およびスクリーニング処理中に、前記テストストリングおよび前記マスクストリングのうちのどのストリングを使用するか、または前記テストストリングおよび前記マスクストリングのうちのどのストリングの組合せを使用するか、を示す構成セットアップを記憶するシステムメモリと、
プロセッサの代わりに、受信中に、オンザフライで部分ごとに受信メッセージを解釈およびスクリーニングするように動作し、前記スクリーニングを通過させると決定された受信メッセージを、処理のために前記プロセッサに提供する通信インターフェース・コントローラと、を備え、
前記コントローラは、
受信したメッセージのそれぞれについて、一連のステージでスクリーニング中に比較を実行し、各ステージでは、受信した各メッセージの一部を前記1つ以上のテストストリングまたはマスクストリングの対応部分と比較し、
前記メッセージの受信の間、前記一連のステージを順番に実行し、連続したステージは特定の受信したメッセージのそれぞれの部分に対してFIFOバッファ内に連続して受信するように動作し、
前記ステージのそれぞれで、前記記憶した構成セットアップにより指示された通りに、前記FIFOバッファ内の前記受信したメッセージの前記部分を、記憶した前記テストストリングおよび/または前記マスクストリングのそれぞれ、または前記テストストリングおよび前記マスクストリングの組のそれぞれの対応部分と順番に比較し、
前記ステージのそれぞれおよび順番の比較のそれぞれについて、前記システムメモリから対応する部分をフェッチする、ように構成されている装置。 - 受信したメッセージのそれぞれについて、前記コントローラは、前記スクリーニング中に、前記メッセージのユーザが選択したビットを、テストストリングの対応するビットと比較し、前記メッセージが前記比較に基づいて前記スクリーニングを通過させるか決定する請求項1記載の装置。
- 前記比較を実行する時、前記コントローラは、前記テストストリングと共にマスクストリングを使用して、前記比較からの前記テストストリングの特定のビットをマスクするように動作する請求項2記載の装置。
- 前記コントローラは、前記スクリーニングを実行するために、記憶された前記構成セットアップを使用して、前記第1メモリから前記記憶された対応するテストリングを取り出すように構成されている請求項1記載の装置。
- 前記コントローラは、前記スクリーニングに応じて、受信したメッセージが第1優先度のものであるか、第2優先度のものであるか、を決定するように動作し、前記第1優先度は前記第2優先度より優先度が高い請求項1から4のいずれか1項に記載の装置。
- 前記コントローラは、第1および第2メッセージバッファを備え、前記第1優先度を有すると決定されたメッセージを前記第1メッセージバッファに、前記第2優先度を有すると決定されたメッセージを前記第2メッセージバッファに、記憶するように構成され、前記第1バッファは前記第1優先度のメッセージ用に予約されている請求項5記載の装置。
- 請求項1から6のいずれか1項に記載の装置を備えるマイクロコントローラ。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP09177485.1 | 2009-11-30 | ||
EP09177485A EP2330791B1 (en) | 2009-11-30 | 2009-11-30 | Message reception |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011120237A JP2011120237A (ja) | 2011-06-16 |
JP5581995B2 true JP5581995B2 (ja) | 2014-09-03 |
Family
ID=42169480
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010264838A Expired - Fee Related JP5581995B2 (ja) | 2009-11-30 | 2010-11-29 | メッセージ受信装置およびマイクロコントローラ |
Country Status (3)
Country | Link |
---|---|
US (1) | US8682996B2 (ja) |
EP (1) | EP2330791B1 (ja) |
JP (1) | JP5581995B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20240135758A1 (en) * | 2021-06-01 | 2024-04-25 | Reparify, Inc. | Remote vehicle communications filtering |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5280498A (en) | 1989-06-29 | 1994-01-18 | Symbol Technologies, Inc. | Packet data communication system |
US5305321A (en) | 1992-02-24 | 1994-04-19 | Advanced Micro Devices | Ethernet media access controller with external address detection interface and associated method |
US5343471A (en) | 1992-05-11 | 1994-08-30 | Hughes Aircraft Company | Address filter for a transparent bridge interconnecting local area networks |
US5299313A (en) | 1992-07-28 | 1994-03-29 | 3Com Corporation | Network interface with host independent buffer management |
US5473607A (en) * | 1993-08-09 | 1995-12-05 | Grand Junction Networks, Inc. | Packet filtering for data networks |
US5983275A (en) | 1994-05-04 | 1999-11-09 | Cirrus Logic, Inc. | Apparatus for and method of providing interrupts to a host processor in a frame receiving system |
EP0885507B1 (de) | 1996-03-08 | 2004-05-19 | Siemens Aktiengesellschaft | Verfahren zur übertragung von datenpaketen vorgebbarer prioritätsklassen im ethernet von einer ersten anordnung zu mindestens einer zweiten anordnung |
FI103455B (fi) | 1996-10-08 | 1999-06-30 | Nokia Telecommunications Oy | Pakettiverkon reititin |
US6658480B2 (en) | 1997-10-14 | 2003-12-02 | Alacritech, Inc. | Intelligent network interface system and method for accelerated protocol processing |
CA2223193A1 (en) | 1997-12-01 | 1999-06-01 | Newbridge Networks Corporation | Adaptive buffering allocation under multiple quality of service |
US6938040B2 (en) | 1998-04-28 | 2005-08-30 | International Business Machines Corporation | Pattern matching in communications network where first memory stores set of patterns, and second memory stores mask data identifying patterns in the first memory |
US6363069B1 (en) | 1998-06-30 | 2002-03-26 | At&T Corp. | Complete packet discarding |
JP2000183966A (ja) * | 1998-12-15 | 2000-06-30 | Hitachi Cable Ltd | Lanシステムにおけるスイッチの優先度付パケット転送方式 |
US6381648B1 (en) | 1999-05-06 | 2002-04-30 | International Business Machines Corporation | Method and apparatus for filtering ethernet frames |
US6535514B1 (en) | 1999-06-11 | 2003-03-18 | Netsilicon, Inc. | Method and apparatus for fast processing of selected packetized data requests |
US6732254B1 (en) * | 1999-09-15 | 2004-05-04 | Koninklijke Philips Electronics N.V. | Can device featuring advanced can filtering and message acceptance |
US6570884B1 (en) * | 1999-11-05 | 2003-05-27 | 3Com Corporation | Receive filtering for communication interface |
US6662247B1 (en) | 1999-11-30 | 2003-12-09 | Rockwell Automation Technologies, Inc. | Protocol for extended data transfer in scan-based industrial controller I/O system |
US6327625B1 (en) * | 1999-11-30 | 2001-12-04 | 3Com Corporation | FIFO-based network interface supporting out-of-order processing |
US7013482B1 (en) * | 2000-07-07 | 2006-03-14 | 802 Systems Llc | Methods for packet filtering including packet invalidation if packet validity determination not timely made |
US6753873B2 (en) | 2001-01-31 | 2004-06-22 | General Electric Company | Shared memory control between detector framing node and processor |
US20040153583A1 (en) * | 2001-09-20 | 2004-08-05 | Bartling James E. | Serial communication device with dynamic allocation of acceptance masks using serial implementation |
ATE367700T1 (de) * | 2002-04-16 | 2007-08-15 | Bosch Gmbh Robert | Verfahren und einheit zur bitstromdekodierung |
AU2003299960A1 (en) * | 2002-12-20 | 2004-07-22 | Metanetworks Inc. | Packet inspection |
US7240041B2 (en) * | 2003-11-25 | 2007-07-03 | Freescale Semiconductor, Inc. | Network message processing using inverse pattern matching |
-
2009
- 2009-11-30 EP EP09177485A patent/EP2330791B1/en not_active Not-in-force
-
2010
- 2010-11-18 US US12/949,474 patent/US8682996B2/en not_active Expired - Fee Related
- 2010-11-29 JP JP2010264838A patent/JP5581995B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP2330791B1 (en) | 2012-10-17 |
EP2330791A1 (en) | 2011-06-08 |
US20110131284A1 (en) | 2011-06-02 |
JP2011120237A (ja) | 2011-06-16 |
US8682996B2 (en) | 2014-03-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2487483C2 (ru) | Способ и фильтрующее устройство для фильтрации сообщений, поступающих абоненту коммуникационной сети по последовательной шине данных этой сети | |
EP1166520B1 (en) | Method and apparatus for managing a network flow in a high performance network interface | |
JP4723586B2 (ja) | パケットのキューイング、スケジューリングおよび順序づけ | |
US8799507B2 (en) | Longest prefix match searches with variable numbers of prefixes | |
TWI406133B (zh) | 資料處理設備及資料傳送方法 | |
US20050276230A1 (en) | Communication statistic information collection apparatus | |
KR101018575B1 (ko) | Rx fifo 버퍼를 사용하여 고속 네트워크애플리케이션에서 rx 패킷을 프로세싱하는 시스템 및방법 | |
US10708272B1 (en) | Optimized hash-based ACL lookup offload | |
US20140153571A1 (en) | Flow key lookup involving multiple simultaneous cam operations to identify hash values in a hash bucket | |
US8555374B2 (en) | High performance packet processing using a general purpose processor | |
JP2002524005A (ja) | 通信を高速化するインテリジェントネットワークインタフェース装置及びシステム | |
JP2002538726A (ja) | 高性能ネットワークインターフェースを有するダイナミックパケットバッチングのための方法および装置。 | |
JP2002541732A5 (ja) | ||
JP2002538733A (ja) | 高性能ネットワークインターフェース | |
WO2005101767A1 (en) | Message context based tcp transmission | |
JP2002541732A (ja) | バルクデータトランスファのためのサービスアジャストメントの自動検出方法 | |
WO2021121386A1 (zh) | 一种数据传输方法及相关设备 | |
US7403526B1 (en) | Partitioning and filtering a search space of particular use for determining a longest prefix match thereon | |
US7124231B1 (en) | Split transaction reordering circuit | |
US8990422B1 (en) | TCP segmentation offload (TSO) using a hybrid approach of manipulating memory pointers and actual packet data | |
CN106411778A (zh) | 数据转发的方法及装置 | |
US7984235B2 (en) | Reducing content addressable memory (CAM) power consumption counters | |
US8365045B2 (en) | Flow based data packet processing | |
US9143448B1 (en) | Methods for reassembling fragmented data units | |
US7245615B1 (en) | Multi-link protocol reassembly assist in a parallel 1-D systolic array system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130731 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140324 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140401 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140528 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140617 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140630 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5581995 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |