JP5565507B2 - 電源システム及び画像形成装置 - Google Patents

電源システム及び画像形成装置 Download PDF

Info

Publication number
JP5565507B2
JP5565507B2 JP2013146113A JP2013146113A JP5565507B2 JP 5565507 B2 JP5565507 B2 JP 5565507B2 JP 2013146113 A JP2013146113 A JP 2013146113A JP 2013146113 A JP2013146113 A JP 2013146113A JP 5565507 B2 JP5565507 B2 JP 5565507B2
Authority
JP
Japan
Prior art keywords
power supply
circuit
transformer
output
oscillation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2013146113A
Other languages
English (en)
Other versions
JP2013226043A (ja
Inventor
勝己 犬飼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Brother Industries Ltd
Original Assignee
Brother Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brother Industries Ltd filed Critical Brother Industries Ltd
Priority to JP2013146113A priority Critical patent/JP5565507B2/ja
Publication of JP2013226043A publication Critical patent/JP2013226043A/ja
Application granted granted Critical
Publication of JP5565507B2 publication Critical patent/JP5565507B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Or Security For Electrophotography (AREA)
  • Dc-Dc Converters (AREA)

Description

本発明は、電源システム及び電源システムを備えた画像形成装置に関する。
下記特許文献1のスイッチング電源装置は、ICが入力ポートINのレベルを検出して、トランスの一次コイルに接続されたFETをスイッチング制御する構成になっている。具体的には、入力ポートINがHighレベルのとき、ICはFETのスイッチング制御を停止する。一方、入力ポートINがLowレベルのとき、ICはFETのスイッチング制御を開始してトランスを発振させる構成となっている。
特開平7−87734号公報
特許文献1のスイッチング電源装置は、ICの入力ポートINを一対の抵抗の中間接続点に接続していることから、電源投入時、ICの入力ポートINはHighレベルになる。一方、起動時にスイッチング制御を開始(トランスの発振を開始)するには、入力ポートINのレベルをLowレベルにする必要がある。そのため、電源投入時、入力ポートINをLowレベルにする回路(遅延回路)が必要となる。また、特許文献1では、スタンバイ時に、トランスの発振を停止させることで、電力消費を抑える構成となっている。しかし、トランスを制御するICには、スタンバイ中も内部回路の全体に電力が供給されており、電力を無駄に消費していた。
本発明は上記のような事情に基づいて完成されたものであって、スイッチング電源の電力消費を抑え、かつ起動に必要な遅延回路を廃止することを目的とする。
第一の発明は、主電源側から印加される入力電圧を電圧変換して出力するスイッチング電源と、前記スイッチング電源から電力供給される制御装置と、を備えた電源システムであって、前記スイッチング電源は、トランスと、前記トランスの一次コイルに接続された半導体スイッチング素子と、前記半導体スイッチング素子をスイッチング制御(オンオフ制御)するスイッチ制御部と、前記トランスの二次側に設けられる整流平滑回路とを備え、前記スイッチ制御部は、前記主電源側から電力供給されることにより起動して前記半導体スイッチング素子のスイッチング制御を開始することにより、前記トランスの一次側を発振させ、前記トランスの二次側に電圧を誘起させ、前記制御装置は、前記スイッチング電源が前記トランスの二次側に誘起された電圧を平滑化して出力する出力モード中に、前記スイッチ制御部に制御パルス信号を出力して前記トランスの発振を停止させることにより、前記スイッチング電源を出力停止モードに移行させる。
この電源システムでは、出力停止モード中、トランスの発振を停止させるので、電力消費を抑えることが可能である。また、スイッチ制御部は、主電源側から電力が供給されると起動して、半導体スイッチング素子のスイッチング制御(オンオフ制御)を開始するので、スイッチ制御部の起動に伴ってトランスは発振開始する。別の言い方をすれば、スイッチ制御部は、入力ポートのレベルをLowレベルやHighレベルなど決められたレベルにすることを、スイッチング制御の開始条件にしていない。そのため、電源投入時、入力ポートを決められたレベルにする回路(遅延回路)を設ける必要がなく、回路を簡素化できる。
第二の発明は、第一の発明に記載の電源システムであって、前記制御装置は、前記スイッチング電源の出力により充電され、前記出力停止モード時に前記制御装置の電源となる第一蓄電部を有し、前記制御装置は、前記出力停止モード中に、前記スイッチ制御部に制御パルス信号を出力して前記トランスの発振を再開させることにより、前記スイッチング電源を、前記出力停止モードから前記出力モードに移行させる。
この電源システムでは、出力停止モードから出力モードへの移行操作を、制御装置側で実行できる。また、スイッチング電源のモードは制御パルス信号の入力の有無によって制御される。制御パルス信号は、HighレベルやLレベルのレベル信号に比べて信号出力のために消費する電力が少ない。そのため、出力停止モード中、二次側の電力消費が少なく、充電状態を長時間維持できる。
第三の発明は、第一の発明に記載の電源システムであって、前記制御装置は、光エネルギーを電力に変換し、前記出力停止モード時に前記制御装置の電源となる光電池を有し、前記制御装置は、前記出力停止モード中に、前記スイッチ制御部に制御パルス信号を出力して前記トランスの発振を再開させることにより、前記スイッチング電源を、前記出力停止モードから前記出力モードに移行させる。
この電源システムでは、光電池を電源にしているので、発電した電気を消費し切ったとしても、光が当たれば再び発電して、制御装置に対する電力供給を再開する。そのため、制御装置が完全に停止することがない。
第四の発明は、第二又は第三に記載の電源システムであって、前記スイッチ制御部は、前記半導体スイッチング素子にオンオフ信号を出力することにより前記トランスを発振させるドライバ回路と、主電源から電力を供給されて起動する起動回路と、前記起動回路の起動により立ち上がって、前記出力モード中、前記ドライバ回路に電力を供給する第一電源回路と、前記出力モード時に制御パルス信号の入力がある場合に、前記第一電源回路を遮断して前記トランスの発振を停止させる発振停止回路と、前記出力停止モード時に制御パルス信号の入力がある場合に、前記起動回路を再起動させる再起動回路と、前記出力停止モード中、前記再起動回路に電力を供給する第二電源回路とを備える。
この電源システムでは、出力停止モード中、スイッチ制御部の第一電源回路は停止した状態となる。そのため、出力停止モード中、第一電源回路やドライバ回路は電力を消費しない。よって、スイッチ制御部における電力消費を抑えることできる。
第五の発明は、第四に記載の電源システムであって、前記スイッチ制御部には、前記制御装置から出力される制御パルス信号を受信する入力ポートが設けられ、前記発振停止回路と前記再起動回路は、前記入力ポートに共通接続されている。
この電源システムでは、発振停止回路と再起動回路で、入力ポートを共通化している。そのため、入力ポートを別々にする場合に比べて、スイッチ制御部のポート数を削減出来る。
第六の発明は、第五に記載の電源システムであって、前記スイッチ制御部は、前記発振停止回路が前記トランスの発振を停止させる時に、前記再起動回路が前記起動回路を再起動させることを禁止する禁止回路を備える。
発振停止回路と再起動回路で入力ポートを共通化すると、制御パルス信号が両回路に同時に入力される。そのため、出力モードから出力停止モードへの移行(すなわち、発振停止)を目的として出力された制御パルス信号を、再起動回路が再起動用であると誤認識して、出力停止モードへの移行時に、再起動回路が起動回路を再起動させる誤作動を起こす恐れがある。この点、この電源システムでは、禁止回路の働きにより、発振停止回路がトランスの発振を停止させる時(出力停止モードへの移行時)に、起動回路を再起動させない。よって、上記誤動作を回避することが可能となる。
第七の発明は、第五に記載の電源システムであって、前記制御装置は、出力停止モードへの移行用と、出力モードへの移行用で、パルス幅が異なる制御パルス信号を出力する。この電源システムでは、パルス幅によって、制御パルス信号が、出力停止モードへの移行用の信号か、出力モードへの移行用の信号か、判別出来る。よって、第六の発明と同様に、入力ポートを共通化して発振停止回路と再起動回路に制御パルス信号を同時入力させても、出力停止モードへの移行時に、再起動回路が起動回路を再起動させるといった誤動作を回避することが可能となる。
第八の発明は、第七に記載の電源システムであって、前記再起動回路の入力段に、出力停止モード移行用の制御パルス信号を除去するフィルタ回路が設けられている。この電源システムでは、出力停止モード移行用の制御パルス信号はフィルタ回路により除去され、再起動回路に入力されない。よって、入力ポートの共通化による上記誤動作を回避できる。加えて言えば、誤作動の原因となる信号を除去するので、パルス幅を検出して信号の出力意図を判別するものに比べて、誤動作をより確実に防止できるというメリットがある。
第九の発明は、第五ないし第八のいずれかに記載の電源システムであって、前記制御装置は、前記スイッチング電源のモード設定が出力モード、出力停止モードのいずれのモードであるかを記憶する記憶部と、前記スイッチング電源の状態が出力モードか、出力停止モードかを検出する検出部と、前記記憶部に記憶されたモード設定の内容と、前記検出部の検出結果を照合する照合部と、を備え、前記モード設定の内容と前記検出結果が不一致である場合に、前記スイッチング電源が設定されたモードに移行するように、前記スイッチング電源に対して制御パルス信号を再出力する。
この電源システムでは、ノイズの影響によりスイッチ制御部が誤動作して、スイッチング電源のモードを切り換えたとしても、すぐに復旧できる。
第十の発明は、第九に記載の電源システムであって、前記検出部は、前記スイッチング電源の出力電圧を検出する。この電源システムでは、スイッチング電源の状態を確実に検出できる。
第十一の発明は、第四ないし第十のいずれかに記載の電源システムであって、前記スイッチ制御部は、前記トランスの一次側に設けられた補助コイルに誘起される電圧又は前記第一電源回路のいずれかを電源として前記出力モード中に充電され、前記第二電源回路の電圧源として機能する又は前記第二電源回路として機能する第二蓄電部を備える。この電源システムでは、出力停止モード中、主電源を供給元とした電力消費がない。よって、電源システムを一層省電力化出来る。
第十二の発明は、印刷処理を実行する印刷部と、第一ないし第十一のいずれか一項に記載の電源システムと、を備える画像形成装置であって、前記出力モードでは、前記電源システムの前記スイッチング電源から前記印刷部に対して電力が供給され、前記出力停止モードでは、前記電源システムの前記スイッチング電源から前記印刷部に対する電力の供給が停止する。この発明では、画像形成装置を省電力化することが可能である。
本発明によれば、スイッチング電源の電力消費を抑え、かつ起動に必要な遅延回路を廃止することが可能となる。
本発明の実施形態1におけるプリンタの電気的構成を示すブロック図 電源システムにおける電源装置の回路図 制御ICのブロック図 禁止回路の回路図 電源システムにおける制御装置側の回路図 スイッチング電源の出力波形を示す図 本発明の実施形態2における制御装置側の回路図 モード復旧処理の手順を示すフローチャート図 スイッチング電源の出力波形を示す図 本発明の実施形態4における制御パルス信号の波形図 制御ICのブロック図 本発明の実施形態5における制御ICのブロック図 本発明の実施形態6における電源システムの制御装置側の回路図 本発明の実施形態7における制御ICのブロック図 本発明の実施形態8における電源システムの電源装置の回路図 制御ICのブロック図 本発明の実施形態9における禁止回路の回路図 その真理表を示す図 変形例を示す図(制御ICのブロック図) 変形例を示す図(電源システムにおける電源装置の回路図) 変形例を示す図(電源システムにおける制御装置側の回路図) 変形例を示す図(制御ICのブロック図)
<実施形態1>
本発明の実施形態1を図1ないし図5によって説明する。
1.プリンタの説明
図1はプリンタ(本発明の「画像形成装置」の一例)1の電気的構成を示すブロック図である。プリンタ1は、印刷部2と、通信部3aと、画像メモリ3bと、電源システムSとを備えている。電源システムSは、電源装置10と制御装置80とから構成されている。電源装置10はプリンタ1の電源となるものであり、印刷部2、通信部3a、画像メモリ3b及び制御装置80に対して電力を供給する。
印刷部2は、感光ドラム2a、感光ドラム2aの表面を帯電させる帯電プロセスを実行する帯電器2b、感光ドラム2aの表面に静電潜像を形成する露光プロセスを実行する露光装置2c、感光ドラム2aの表面に形成された静電潜像に現像剤を付着させて現像剤像を形成する現像プロセスを実行する現像器2d、記録媒体に現像剤像を転写する転写プロセスを実行する転写器2e、記録媒体上に転写された現像剤像を定着させる定着プロセスを実行する定着器2f等から構成されている。
印刷部2は帯電プロセス、露光プロセス、現像プロセス、転写プロセス、定着プロセスを実行して、記録媒体上に印刷データを印刷する印刷処理を実行するものである。通信部3aはPC等の情報端末装置との間で通信を行うものであり、情報端末装置から印刷指示や印刷データを受信する機能を担う。画像メモリ3bは、情報端末装置から受信した印刷データを一時記憶するものである。
上記プリンタ1は、通信部3aが情報端末装置から印刷指示を受けて印刷データを受信すると、制御装置80が、印刷部2に帯電プロセス、露光プロセス、現像プロセス、転写プロセス、定着プロセスからなる印刷処理を実行させることで、記録媒体に印刷データを印刷させる。尚、印刷部2の動作電圧は24Vであるのに対して、通信部3a、画像メモリ3b及び制御装置80の動作電圧は3.3Vである。
2.電源システムの回路説明
まず、図2を参照して電源システムSにおける電源装置10の構成について説明する。電源装置10は、スイッチング電源20と、DC−DCコンバータ35と、DC−DCコンバータ45と、を備える。スイッチング電源20は、整流平滑回路21と、トランス23と、FET(電界効果トランジスタ)25と、整流平滑回路27と、電圧検出回路29と、FET25をスイッチング制御する制御IC50と、を備える。尚、FETが本発明の「半導体スイッチング素子」の一例であり、制御ICが、本発明の「スイッチ制御部」の一例である。
整流平滑回路21は、いわゆるコンデンサインプット型であり、AC電源15(本発明の「主電源」に相当)の交流電圧(220V)を整流するブリッジダイオードD1と、整流後の電圧を平滑化するコンデンサC1とから構成されている。そして、整流平滑回路21の出力側には、トランス23が設けられていて、交流電圧を整流平滑化した入力電圧Vin(約DC322V)が、入力ラインLinを通じてトランス23の一次コイルN1に印加される構成となっている。
FET25はNチャンネルのMOSFETであり、ドレインDを一次コイルN1に接続すると共に、ソースSを接地している。そして、FET25は、制御IC50からゲートGにオンオフ信号(PWM信号)が与えられることにより、オンオフ動作する。これにより、トランス23の一次側が発振して、トランス23の二次コイルN2に電圧を誘起させる構成となっている。
また、トランス23の一次側には電圧発生回路31が設けられている。電圧発生回路31は、トランス23の一次側に設けられた補助コイルN3に誘起される電圧を、ダイオードD2とコンデンサC2により整流平滑化するものである。この電圧発生回路31は制御IC50の電源(概ね20V)となる。
整流平滑回路27はトランス23の二次側に設けられていて、ダイオードD3とコンデンサC3とからなる。整流平滑回路27はトランス23の二次コイルN2に誘起された電圧を整流平滑化する。これにより、スイッチング電源20は、出力ラインLo1を通じてDC24Vの電圧を出力する。
そして、出力ラインLo1は、図2に示すように分岐点Jにて3分岐していて、分岐した各ラインにはそれぞれDC−DCコンバータ35、45が設けられている。DC−DCコンバータ35は、スイッチング電源20の出力電圧Vo1を5Vに降圧して出力ラインLo2より出力する。また、DC−DCコンバータ45は、スイッチング電源20の出力電圧Vo1を3.3Vに降圧して出力ラインLo3より出力する。このように、本電源装置10は、24V/5V/3.3Vの3出力となっている。
また、整流平滑回路27と出力ラインの分岐点Jの間には、電圧検出回路29が設けられている。電圧検出回路29は、スイッチング電源20の出力電圧Vo1(DC24V)のレベルを検出するものであり、一対の検出抵抗R1、R2と、シャントレギュレータReと、シャントレギュレータReと直列接続された発光ダイオードLED1と、から構成されている。
検出抵抗R1、R2は、出力ラインLo1とグランドラインLg間に設けられていて、出力電圧Vo1を抵抗比により分圧した分圧電圧Vgを検出するものである。シャントレギュレータReは、シャントレギュレータRe内の基準電圧と分圧電圧Vgとのレベル差に応じた電流を流す。これにより、発光ダイオードLED1に電流が流れ、発光ダイオードLED1は基準電圧と分圧電圧Vgとのレベル差に応じた光量の光信号を出力する。
そして、発光ダイオードLED1は、制御IC50のフィードバックポートFBに接続されたフォトトランジスタPT1と共に、フォトカプラを構成している。そのため、発光ダイオードLED1の光信号はフォトトランジスタPT1にて電気信号に戻される。これにて、シャントレギュレータReの基準電圧に対する分圧電圧Vgのレベル差を示す信号(以下、フィードバック信号)が、制御IC50のフィードバックポートFBに入力(フィードバック)される構成となっている。
図2にて示すように、制御IC50は、電圧発生回路31に接続される電源ポートVCCと、ツェナーダイオードD4を介して入力ラインLinに接続される高電圧入力ポートVHと、フィードバック信号(出力電圧の検出信号)が入力されるフィードバックポートFBと、オンオフ信号(PWM信号)を出力する出力ポートOUTと、制御装置80から出力される制御パルス信号Srが入力される制御入力ポート(本発明の「入力ポート」の一例)ENの5つのポートを備えている。
図3を参照して、制御IC50の回路ブロックを説明する。制御IC50は、高電圧入力ポートVHに接続された起動回路51と、第一電源回路53と、ソフトスタート回路55と、VCC検出回路56と、出力ポートOUTに接続されたドライバ回路57と、一定周波数の三角波を発振する発振回路59と、フィードバックポートFBに接続された比較演算回路63と、再起動回路65と、発振停止回路67と、第二電源回路69と、禁止回路75と、を備える。尚、再起動回路65と発振停止回路67は制御入力ポートENに共通接続(両回路65、67とも入力ラインを制御入力ポートENに接続している)されていて、制御入力ポートENに入力される信号(具体的には、後述する制御パルス信号Sr)を両回路65、67が受信できる構成となっている。
起動回路51は、高電圧入力ポートVHに印加される入力電圧を降圧して第一電源回路53に与えるものである。また、第一電源回路53は、再起動回路65と第二電源回路69を除くそれ以外の回路55、56、57、59、63、67に電力を供給するものである。この第一電源回路53は起動直後、電源ポートVCCの電圧が所定のレベルまで上昇するまでは起動回路51から電力供給されて電源電圧5Vを生成して各回路に電力を供給する一方、電源ポートVCCが所定のレベルに達した以降は、電圧発生回路31から電力供給されて電源電圧5Vを生成して各回路55、56、57、59、63、67に電力を供給する。
ソフトスタート回路55は、ドライバ回路57を通じてFET25のゲートGに印加するオンオフ信号(PWM信号)のデューティ比を段階的に高くすることにより、起動時において、スイッチング電源20の出力をゆっくり上昇させる機能を果たすものである。
比較演算回路63は、フィードバック信号の信号レベルと基準電圧のレベルを比較する演算を行い、演算結果に応じて、フィードバック信号をドライバ回路57へ出力するものである。
ドライバ回路57は、FET25のゲートGに対してオンオフ信号(PWM信号)を出力することにより、FET25をスイッチング制御するものである。尚、PWM信号のPWM値は、フィードバックポートFBに入力されたフィードバック信号に基づいて決定されたPWM値である。
発振停止回路67は、トランス23の発振中(後述する出力モード中)に、制御入力ポートENに対して制御パルス信号Srが入力されることを条件として、第一電源回路53を遮断するものである。尚、遮断とは、電圧発生回路31から第一電源回路53への電力供給を断って第一電源回路53を停止させることを意味している。そして、この第一電源回路53の遮断により、各回路56、57、59、63、67に対する電力供給が断たれて、ドライバ回路57が出力を停止する(出力ポートOUTがハイインピーダンスになる)ことから、トランス23の発振が停止する。
また、再起動回路65は、第一電源回路53が遮断されている時(後述する出力停止モード中)に、制御入力ポートENに制御パルス信号Srが入力されることを条件として、起動回路51に再起動信号を出力して起動回路51を再起動させるものである。第二電源回路69は、再起動回路65の電源となるものである。この第二電源回路69は、起動回路51と共に高電圧入力ポートVHに接続されている。そして、高電圧入力ポートVHから入力される電圧を降圧して電源電圧5Vを生成し、電源ラインL2を通じて再起動回路65に電力供給する。
禁止回路75は、第一電源回路53がHighレベルの動作信号Spを出力する間、再起動回路65が起動回路51を再起動させることを禁止するものであり、図4に示すように、3つのトランジスタ76、77、78を備えている。トランジスタ76はPNPトランジスタである。トランジスタ76は、電源ラインL2上にあって、エミッタEを第二電源回路69に接続する一方、コレクタCを再起動回路65に接続している。トランジスタ77はNPNトランジスタであり、コレクタCをトランジスタ76のベースに接続し、エミッタEをグランドに接続している。また、トランジスタ77のベースBは、バイアス抵抗R8を介して電源ラインL2に接続されている。
トランジスタ78はNPNトランジスタであり、コレクタCをトランジスタ77のベースに接続し、エミッタEをグランドに接続している。そして、トランジスタ78のベースBには、第一電源回路53の出力するHighレベルの動作信号Spが入力される構成となっている。
トランジスタ78のべースBにHighレベルの動作信号Spが入力されると、トランジスタ78がオン、トランジスタ77がオフ、トランジスタ76がオフするので、電源ラインL2は開路する。一方、動作信号Spの入力がない場合には、各トランジスタのオンオフが反転して、トランジスタ76がオンすることから電源ラインL2は閉路する。
そして、第一電源回路53は、トランス23の発振中(後述する出力モード中)、動作信号Spを禁止回路75へ出力する。そのため、トランス23の発振中、電源ラインL2は非通電状態となることから、再起動回路65は電力が供給されず、停止状態となる。そのため、トランス23の発振中、再起動回路65が起動回路51を再起動させることを禁止できる。
一方、トランス23の発振停止中(後述する出力停止モード中)は、動作信号Spの出力がなく、電源ラインL2は通電状態となる。そのため、再起動回路65による起動回路51の再起動が実施可能となる。
次に、図5を参照して制御装置80について説明する。制御装置80は、プリンタ1の印刷部2を制御するメインブロックB1と、モード制御ブロックB2とから構成されている。
メインブロックB1の電源ポートP1は、DC−DCコンバータ45の出力ラインLo3に接続されており、DC−DCコンバータ45を介してスイッチング電源20から電力供給される。尚、メインブロックB1は後述する出力モード中に限り電力が供給されて動作状態となり、スイッチング電源20が後述する出力停止モードに移行すると、電力の供給が断たれて停止状態になる。
一方、モード制御ブロックB2の電源ポートP2は、DC−DCコンバータ35側に接続されており、DC−DCコンバータ35、83を介してスイッチング電源20から電力供給される。具体的に説明すると、DC−DCコンバータ35の出力ラインLo2には、ダイオードD4を介してコンデンサ(蓄電用の電気二重層キャパシタ)C4が接続されている。ダイオードD4はコンデンサC4からDC−DCコンバータ35側への逆流を防止するものである。尚、コンデンサC4が、本発明の「第一蓄電部」の一例である。
そして、コンデンサC4とダイオードD4の接続点から中継ラインL1が引き出されている。中継ラインL1上にはDC−DCコンバータ83が設けられていて、DC−DCコンバータ35の出力電圧を3.3Vに降圧して、モード制御ブロックB2の電源ポートP2に印加させる構成となっている。よって、モード制御ブロックB2は、出力モード中、DC−DCコンバータ35、83を介してスイッチング電源20から電力供給される。
また、コンデンサC4は、出力停止モード中、モード制御ブロックB2の電源となるものであり、出力ラインLo2を通じてDC−DCコンバータ35から充電電流が供給される構成となっている。
次に、モード制御ブロックB2には、制御ポートP3が設けられていて、トランジスタ85のベースBに接続されている。トランジスタ85は、エミッタEをグランドに接続すると共に、コレクタCを発光ダイオードLED2のカソードに接続している。
発光ダイオードLED2は、中継ラインL1にアノードを接続している。そして、この発光ダイオードLED2は、制御IC50の制御入力ポートENに接続されたフォトトランジスタPT2と共に、フォトカプラを構成している。そのため、モード制御ブロックB2の制御ポートP3からトランジスタ85のベースに制御パルス信号Srを出力すると、制御パルス信号Srは、フォトカプラを介して光伝送され、制御IC50の制御入力ポートENに入力される。
モード制御ブロックB2は、制御IC50に対して制御パルス信号Srを出力することにより、スイッチング電源20を出力モードと出力停止モードとに切り換える機能を果たすものである。出力モードとは、トランス23の一次側を発振させて、スイッチング電源20を出力状態にするモードである。また、出力停止モードは、トランス23の発振を停止させてスイッチング電源20の出力を停止させるモードである。また、制御パルス信号Srは、出力モードへの移行用と出力停止モードへの移行用で信号波形に区別が無く、出力モードへの移行時と出力停止モードへの移行時で、同じパルス幅の制御パルス信号Srが出力されるように設定されている。
また、モード制御ブロックB2にはタイマ90が内蔵されている。タイマ90は、モード切換時からの経過時間を計時するものである。このように経過時間を計時する理由は、出力停止モード中、モード制御ブロックB2は、コンデンサC4から電力を供給されて動作するので、出力停止モードが長時間続くと、コンデンサC4の充電電圧が低下して、DC−DCコンバータ83の出力電圧が3.3Vを維持できなくなってしまう。そのため、
タイマ90で時間を計時して、DC−DCコンバータ83の出力電圧が3.3Vを維持で
きなくなる前にスイッチング電源20を出力モードに移行させて、コンデンサC4を再充電させる必要があるからである。
また、図5に示す検出回路87は、コンデンサC4の充電電圧Vch1を検出する検出回路である。検出回路87はコンデンサC4の充電電圧Vch1を検出する検出抵抗R3、R4と、検出抵抗R3、R4により検出された電圧値を基準値と比較して出力するコンパレータCPと、基準電圧用の分圧抵抗R5、R6とから構成されている。
コンパレータCPは、充電電圧Vch1が基準電圧を上回っている場合には、Highレベルの検出信号をモード制御ブロックB2のポートP5に出力し、充電電圧Vch1が基準電圧を下回っている場合には、Lowレベルの検出信号をポートP5に出力する。
そして、モード制御ブロックB2は、コンパレータCPからLowレベルの検出信号が出力された場合にも、スイッチング電源20を出力モードに移行させることにより、コンデンサC4を再充電させる構成となっている。
また、図5に示すスイッチS2は、モード制御ブロックB2にモードの切り換えをユーザが指示するためのモード切換スイッチである。
3.電源システムSの動作説明
3−1.AC電源投入時の動作
電源スイッチS1が投入されると、スイッチング電源20の入力ラインLinに対して、AC電源15の交流電圧を整流平滑化した入力電圧Vinが印加される。これにより、AC電源15側から高電圧入力ポートVHを通じて電力供給されるので、制御IC50の起動回路51と第二電源回路69が起動する。尚、上記により、本発明の「前記スイッチ制御部(制御IC50)は、前記主電源(AC電源15)側から電力供給されることにより起動」が実現されている。
起動回路51は起動後、入力電圧Vinを降圧して第一電源回路53に出力する。第一電源回路53は、起動回路51から与えられる電圧から電源電圧5Vを生成して、再起動回路65を除くそれ以外の回路55、56、57、59、63、67に電力を供給する。
第一電源回路53から各回路55、56、57、59、63、67に電力が供給され始めると、まず、ソフトスタート回路55が作動する。ソフトスタート回路55は、ドライバ回路57を通じてFET25のゲートGにオンオフ信号(PWM信号)を与える。これにより、FET25がオン、オフを繰り返す状態になるので、スイッチング電源20のトランス23の一次側が発振を開始し、トランス23の二次側に電圧が誘起される(発振開始)。
そして、ソフトスタート回路55は、PWM値を段階的に高くする結果、FET25のオン時間が段階的に長くなり、スイッチング電源20の出力はゆっくりと上昇してゆく。また、スイッチング電源20の出力上昇に伴い、電圧発生回路31の出力電圧Vccも上昇してゆく。
VCC検出回路56は電圧発生回路31の出力電圧Vccをモニタしており、出力電圧Vccが基準値を超えると、第一電源回路53に指令を与えて、電力の供給元を起動回路51側から電圧発生回路31側に切り換える。これにより、電圧発生回路31の出力電圧Vccが基準レベルを超えた以降、第一電源回路53は電圧発生回路31側から電力が供給され、起動回路51は停止する。
また、VCC検出回路56は、電圧発生回路31の出力電圧Vccが基準レベルを超えると、ソフトスタート回路55を停止させる。そして、ソフトスタート回路55が停止した以降、フィードバック制御に切り換わり、ドライバ回路57は、フィードバックポートFBに入力されるフィードバック信号に基づいたPWM出力を行う。これにより、電圧検出回路29の検出する出力電圧Vo1が目標電圧である24Vになるように、スイッチング電源20は出力調整される(出力モード)。
そして、この出力モードでは、電源装置10によってプリンタ1の各部品に電力供給される。すなわち、印刷部2には、出力ラインLo1を通じて、スイッチング電源20から電力が供給される(電源電圧24V)。また、通信部3a、画像メモリ3b及び制御装置80のメインブロックB1には、DC−DCコンバータ35、45を介して、スイッチング電源20から電力が供給される(電源電圧3.3V)。また、制御装置80のモード制御ブロックB2には、DC−DCコンバータ35、83を介してスイッチング電源20から電力が供給される(電源電圧3.3V)。従って、プリンタ1は印刷可能な状態、すなわち、PC等の情報端末装置から印刷指示を受信し、印刷指示に応じた印刷処理を実行できる状態となる。
また、出力モード中、コンデンサC4にはスイッチング電源20の出力ラインLo1、ダイオードD4を通じて充電電流が供給されるので、コンデンサC4は充電される。
3−2.出力モードから出力停止モードへの移行
さて、次の(a)の場合と(b)の場合には、出力停止モードへ移行するため、制御装置80のモード制御ブロックB2は、トランジスタ85に制御パルス信号Srを出力する。
(a)出力モード中にモード切換スイッチS2が操作された場合
(b)プリンタ1の待機状態が所定時間続いた場合
出力された制御パルス信号Srは、フォトカプラを介して光伝送され、制御IC50の制御入力ポートENに入力される。
ここで、出力モード中、電源ラインL2は非通電(開路)状態であり、再起動回路65は停止している。そのため、制御入力ポートENに入力された制御パルス信号Srは、再起動回路65は受信できず、発振停止回路67だけが受信できる。そして、発振停止回路67は制御パルス信号Srを受信すると、第一電源回路53を遮断する。これにより、第一電源回路53を電力供給元とする各回路56、57、59、63、67に対する電力の供給がストップする。
これにより、ドライバ回路57が停止して出力ポートOUTがハイインピーダンスになる結果、トランス23の一次側の発振が停止する。そのため、スイッチング電源20は出力を停止する出力停止モードに移行する(図6参照)。
そして、出力停止モード中、スイッチング電源20は出力停止状態になるから、印刷部2、通信部3a、画像メモリ3b及び制御装置80のメインブロックB1に対する電力供給は全てストップする。一方、制御装置80のモード制御ブロックB2は、コンデンサC4から電力供給されるため動作状態となる。
そして、モード制御ブロックB2内に設けられたタイマ90によりモード切換時点からの経過時間が計時される。また、出力停止モード中は、第一電源回路53から動作信号Spが出力されないので、電源ラインL2は通電(閉路)状態になるため、再起動回路65は第二電源回路69から電力が供給され動作状態となる。
3−3.出力停止モードから出力モードへの移行
さて、(c)〜(e)の場合には、制御装置80のモード制御ブロックB2は、出力モードへ移行するため、再び、トランジスタ85に制御パルス信号Srを出力する。
(c)タイマ90により計時される経過時間が設定時間になった場合、
(d)コンパレータCPからLowレベルの検出信号がポートP5に出力された場合、
(e)出力停止モード中に切り換えスイッチSW2が操作された場合
すると、制御パルス信号Srは、フォトカプラを介して光伝送され、制御IC50の制御入力ポートENに入力される。
ここで、出力停止モード中、発振停止回路67は電力供給が断たれた状態にあるのに対して、再起動回路65は第二電源回路69より電力の供給を受けて動作状態にある。そのため、再起動回路65だけが、制御入力ポートENに入力された制御パルス信号Srを受信できる。そして、再起動回路65は制御パルス信号Srを受信すると、起動回路51を再起動させる。
これにより、AC電源投入時と同様に、第一電源回路53が、起動回路51から与えられる電圧から電源電圧5Vを生成して、第一電源回路53を電力供給元とする各回路55、56、57、59、63、67に電力を供給する。すると、ソフトスタート回路55が作動して、スイッチング電源20の出力をゆっくりと上昇させてゆき、スイッチング電源20は出力モードに再び移行する(図6参照)。
4.効果説明
以上説明したように、本電源システムSでは、出力停止モード中、トランス23の一次側の発振を停止させるようにしたので、電力消費を抑えることが可能である。また、従前の回路では必須であった遅延回路を廃止できるので、装置を簡素化できる。尚、遅延回路が廃止出来る理由は、制御IC50は、制御入力ポートENのレベルをLowレベルやHighレベルなど決められたレベルにすることを、スイッチング制御の開始条件にしていないからである。
また、スイッチング電源20のモード制御は、制御パルス信号Srで行われる。制御パルス信号Srは、レベル信号に比べて信号出力のために消費する電力が少ない。以上のことから、出力停止モード中、モード制御ブロックB2側で消費される電力が少なく、コンデンサC4の充電状態を長時間維持できる。
また、制御IC50は、出力停止モード中、第一電源回路53を遮断しており、第一電源回路53を電力供給元とする各回路55、56、57、59、63、67に対する電力の供給がストップする。そのため、制御IC50自体もほとんど電力を消費しないので、一層省電力化できる。
発振停止回路67と再起動回路65で制御入力ポートENを共通化すると、制御パルス信号Srが両回路67、65に同時に入力される。そのため、出力モードから出力停止モードへの移行(すなわち、発振停止)を目的として出力された制御パルス信号Srを、再起動回路65が再起動用であると誤認識して、出力停止モードへの移行時に、再起動回路65が起動回路を再起動させる誤作動を起こす恐れがある。
この点、この実施形態では、禁止回路75の働きにより、発振停止回路67がトランス23の発振を停止させる時(出力停止モードへの移行時)に、再起動回路65が起動回路51を再起動させることを禁止する。そのため、上記誤動作を回避することが可能となる。
<実施形態2>
次に、本発明の実施形態2を図7ないし図9によって説明する。
実施形態2の電源システムSは、実施形態1に対して、モード復旧機能を追加したものである。モード復旧機能とは、例えば制御入力ポートENに入ったサージを制御パルス信号Srの入力と誤認識して、制御IC50がモードを移行させてしまった場合に、設定されている本来のモードに復旧させる機能のことを言う。
そして、実施形態2では、このモード復旧機能を付加するために、制御装置80のモード制御ブロックB2内に、モード設定の内容を記憶するメモリ(本発明の「記憶部」の一例)100を設けると共に、モード制御ブロックB2にチェックポートP6を設けている(図7)。尚、チェックポートP6は、抵抗R7を介して、3.3V出力の出力ラインLo3に接続されていて、出力ラインLo3に電圧が印加されているか、検出できる構成になっている。尚、チェックポートP6と抵抗R7は、本発明の「検出部」に対応する。
次に、図8を参照して、制御装置80のモード制御ブロックB2にて実行されるモード復旧処理の流れを説明する。電源スイッチS1の投入によりモード復旧処理は開始され、まずS10にて、モード設定の内容をメモリ100に書き込む処理がモード制御ブロックB2により行われる。ここでは、モード設定の内容として「出力モード」が書き込まれる。これは、電源投入時、スイッチング電源20は出力モードに必ず移行するからである。
メモリ100にモード設定の内容が書き込まれると、次にS20に移行し、タイマ90がリセットされる。これにて、タイマ90による時間計測が開始される。
次に、S30では、出力停止モードへ移行の指示があるか判定される。出力停止モードへの移行は、例えば、出力モード中にモード切換スイッチS2が操作された場合又はプリンタ1の待機状態が所定時間続いた場合に行われる。そのため、スイッチS2の操作がなく、また待機状態が所定時間以内であれば、NO判定され、処理はS40へ移行する。
次に、S40では、第一所定時間t1を経過したか、どうかが判定される。具体的には、タイマ90による計測時間が第一所定時間t1を越えれば、YES判定され、計測時間が第一所定時間未満であれば、NO判定される。このように第一所定時間t1の経過を判定する理由は、図9に示すように、スイッチング電源20の出力が一定レベルVaまで立ち上がるには、第一所定時間t1が必要になるからである。
そして、タイマ90の計測時間が第一所定時間t1を経過すると、S40でYES判定され、処理はS50に移行する。S50では、メモリ100に記憶されたモード設定の内容と、スイッチング電源20の状態が一致しているかどうかを判定する処理が、モード制御ブロックB2にて行われる。具体的には、モード制御ブロックB2は、まず、スイッチング電源20の状態を検出するため、チェックポートP6にアクセスして、ポートP6の電圧レベルを読み取る処理を行う。
このとき、チェックポートP6のポートレベルが「3.3V(Highレベル)」であれば、スイッチング電源20は「出力モード」である。従って、モード制御ブロックB2は、チェックポートP6のポートレベルが「3.3V(High)」であることをもって、モード設定の内容と、スイッチング電源20の状態が一致していると、判定する(判定YES)。
S50でYES判定された場合、処理はS20に戻るので、先に説明したS20〜S40の処理を繰り返す状態となり、タイマ90の計測時間が第一所定時間t1を経過すると、再び、S50に移行して、メモリ100に記憶されたモード設定の内容と、スイッチング電源20の状態が一致しているかどうかを判定する処理が行われる。
一方、S50の判定処理を行ったときに、チェックポートP6のポートレベルが「0V(Lowレベル)」であれば、スイッチング電源20は「出力停止モード」である。従って、この場合、モード制御ブロックB2は、モード設定の内容とスイッチング電源20の状態は不一致であると判定する(判定NO)。
S50でNO判定された場合にはS60に移行し、制御パルス信号Srを出力(本発明の「再出力」に対応)する処理が、モード制御ブロックB2にて実行される。そして、制御パルス信号Srが出力されると、制御IC50がスイッチング電源20のモードを移行させる。これにより、スイッチング電源20は「出力停止モード」から「出力モード」にモード移行されることになる。これにより、スイッチング電源20は、メモリに書き込まれたモード設定に復旧される。その後、処理はS20に戻るので、先に説明したS20〜S40の処理を繰り返す状態となる。
次に、S30でYES判定(モード切換スイッチS2が操作)された場合について説明する。S30でYES判定されると、処理はS70に移行する。
S70では、モード設定の内容をメモリ100に書き込む処理がモード制御ブロックB2により行われる。ここでは、モード設定の内容として「出力停止モード」が書き込まれる。
メモリ100に対してモード設定が書き込まれると、次にS80に移行し、モード制御ブロックB2は、制御パルス信号Srを出力する。これにより、制御IC50にて、スイッチング電源20を「出力モード」から「出力停止モード」へモード移行させる処理が行われることになる。
続く、S90ではタイマ90がリセットされ、タイマ90による時間計測が開始される。その後、処理はS100に移行する。そして、S100では、出力モードへ移行の指示があるか、モード制御ブロックB2により判定される。出力モードへの移行は、タイマ90により計時される経過時間が設定時間になった場合、コンパレータCPからLowレベルの検出信号が出力場合、モード切換スイッチS2が操作された場合に行われる。従って、これらの条件が成立していなければ、NO判定され、処理はS110へ移行する。
次に、S120では、第二所定時間t2を経過したか、どうかが判定される。具体的には、タイマ90による計測時間が第二所定時間t2を越えれば、YES判定され、計測時間が第二所定時間未満であれば、NO判定される。このように第二所定時間t2を経過したか判定するのは、例えば、図9に示すように、スイッチング電源20の出力が、一定レベルVbまで立ち下がるには、第二所定時間t2が必要になるからである。
そして、タイマ90の計測時間が第二所定時間t2を経過すると、S110でYES判定され、処理はS120に移行する。S120では、メモリ100に記憶されたモード設定の内容と、スイッチング電源20の状態が一致しているかどうかを判定する処理が、モード制御ブロックB2にて行われる。具体的には、モード制御ブロックB2は、まず、スイッチング電源20の状態を検出するため、チェックポートP6にアクセスして、ポートP6の電圧レベルを読み取る処理を行う。
このとき、チェックポートP6のポートレベルが「0V(Lowレベル)」であれば、スイッチング電源20は「出力停止モード」である。従って、モード制御ブロックB2は、チェックポートP6のポートレベルが「0V(Lowレベル)」であることをもって、モード設定の内容と、スイッチング電源20の状態が一致していると、判定する(判定YES)。
S120でYES判定された場合、処理はS90に戻るので、先に説明したS90〜S110の処理を繰り返す状態となり、タイマ90の計測時間が第二所定時間t2を経過すると、再び、S120に移行して、メモリ100に記憶されたモード設定の内容と、スイッチング電源20の状態が一致しているかどうかを判定する処理が行われる。
一方、S120の判定処理を行ったときに、チェックポートP6のポートレベルが「3.3V(High)」であれば、スイッチング電源20は「出力モード」である。従って、この場合、モード制御ブロックB2は、モード設定の内容とスイッチング電源20の状態は不一致であると判定する(判定NO)。
S120でNO判定された場合にはS130に移行し、制御パルス信号Srを出力する処理が、モード制御ブロックB2にて実行される。そして、制御パルス信号Srが出力(本発明の「再出力」に対応)されると、制御IC50がスイッチング電源20のモードを移行させる。これにより、スイッチング電源20は「出力モード」から「出力停止モード」にモード移行されることになる。これにより、スイッチング電源20は、メモリ100に書き込まれたモード設定に復旧される。
以上説明したように、実施形態2の電源システムSは、モード復旧機能を持つので、例えば制御入力ポートENに入ったサージを制御パルス信号Srの入力と誤認識して、制御IC50がモードを移行させてしまった場合に、本来のモードに復旧させることが可能である。
尚、制御装置80のモード制御ブロックB2が実行するS50、S120の判定処理により、本発明の「照合部」の処理機能が実現されている。また、モード制御ブロックB2が実行するS60、S130の処理により、「前記モード設定の内容と前記検出結果が不一致である場合に、前記スイッチング電源が設定されたモードに移行するように、前記スイッチング電源に対して制御パルス信号を再出力する」が実現されている。
<実施形態3>
次に、本発明の実施形態3を、図5を参照して説明する。実施形態2では、スイッチング電源20の状態(出力モードか、出力停止モードか)を検出するのに、出力ラインLo3の電圧を検出した。具体的には出力ラインLo3の電圧を抵抗R7を用いて検出した。
実施形態3は、スイッチング電源20の状態(出力モードか、出力停止モードか)を、メインブロックB1との通信により検出する。すなわち、スイッチング電源20が出力モードであれば、メインブロックB1は、DC−DCコンバータ45から電力供給されて動作状態になるので、モード制御ブロックB2との間でバスラインを通じて、通信可能となる。
一方、スイッチング電源20が出力停止モードであれば、メインブロックB1は電力の供給を断たれ、停止状態になるので、通信不能となる。従って、モード制御ブロックB2は、メインブロックB1との通信状態を検出することで、スイッチング電源20の状態(出力モードか、出力停止モードか)を検出できる。そして、この場合には、出力ラインLo3の電圧を検出する抵抗R7やチェックポートP6を廃止できる。
<実施形態4>
次に、本発明の実施形態4を図10、図11によって説明する。実施形態1では、スイッチング電源20を出力モードから出力停止モードに移行させる場合と、出力停止モードから出力モードで移行させる場合で、モード制御ブロックB2から制御IC50に対して、パルス幅が同一の制御パルス信号Srを送った。
実施形態4では、スイッチング電源20を出力モードから出力停止モードに移行させる場合と、出力停止モードから出力モードに移行させる場合で、制御パルス信号Srのパルス幅を変えるようにした(図10参照)。
また、再起動回路65と発振停止回路67に対してパルス幅を検出するパルス幅検出部65A、67Aを設けると共に、パルス幅の長短によって発振停止用の信号か、再起動用の信号かを識別するようにした。例えば、図10のように、パルス幅の短い制御パルス信号Sr1を発振停止用の信号と認識し、パルス幅の長い制御パルス信号Sr2を再起動用の信号と認識するようにした。
以上のことから、各回路65、67が入力される制御パルス信号Srが発振停止用として出力された信号か、再起動用として出力された信号かを識別できるので、制御入力ポートENの共通化による回路の誤動作を防止できる。具体的には、出力モードから出力停止モードへの移行時に、発振停止用として出力された制御パルス信号Sr1を、再起動回路65が再起動用であると誤認識して、スイッチング電源20を再起動させてしまう誤動作を未然に回避できる。
また、実施形態4では、発振停止用の信号か、再起動用の信号かを、制御パルス信号Srのパルス幅の大小によって識別する事から、実施形態1で設けた禁止回路75を廃止しており、再起動回路65は第二電源回路69から常時電力供給される構成となっている(図11参照)。尚、常時とは、出力モード、出力停止モードの双方という意味である。
<実施形態5>
次に、本発明の実施形態5を図10、図12によって説明する。
実施形態1では、スイッチング電源20を出力モードから出力停止モードに移行させる場合と、出力停止モードから出力モードで移行させる場合で、モード制御ブロックB2から制御IC50に対して、パルス幅が同一の制御パルス信号Srを送った。
実施形態5では、スイッチング電源20を出力モードから出力停止モードに移行させる場合と、出力停止モードから出力モードに移行させる場合で、制御パルス信号Srのパルス幅を変えるようにした。具体的には、図10に示すように、発振停止用はパルス幅の短い信号Sr1とし、再起動用はパルス幅の長い信号Sr2とした。
そして、図12に示すように、再起動回路65の入力段にフィルタ回路68を設けた。フィルタ回路68は、例えば抵抗とコンデンサによる積分回路であり、パルス幅の長い制御パルス信号だけを、再起動回路65へ入力させ、パルス幅の短いパルス制御信号は除去(フィルタリング)する。
このような構成にしておけば、再起動回路65には、再起動用として出力された制御パルス信号Sr2しか入力されない。そのため、制御入力ポートENの共通化による回路の誤動作を防止できる。具体的には、出力モードから出力停止モードへの移行時に、発振停止用として出力された制御パルス信号Sr1を、再起動回路65が再起動用であると誤認識して、スイッチング電源20を再起動させてしまう誤動作を未然に回避できる。また、この構成では、実施形態4の場合と同様に、禁止回路75を廃止できる。加えて、言えば、実施形態5では、誤作動の原因となる信号を除去するので、パルス幅を検出して信号の適否を判別するものに比べて、誤動作をより確実に防止できるというメリットがある。
<実施形態6>
次に、本発明の実施形態6を、図13によって説明する。
実施形態1では、モード制御ブロックB2の出力停止モード時の電源として、コンデンサ(電気二重層キャパシタ)C4を設けた例を示した。コンデンサC4を電源とする場合には、放電しきると、電源スイッチS1を再投入しない限り、制御装置80のモード制御ブロックB2は完全にダウン(停止)する。
実施形態6は、モード制御ブロックB2の出力停止モード時の電源として、太陽電池(本発明の「光電池」に相当)120を使用する構成とした。太陽電池120を電源としておけば、発電した電気を消費し切ったとしても、光が当たれば再び発電して、モード制御ブロックB2に電力を供給する。そのため、制御装置80のモード制御ブロックB2が完全にダウンすることがない。
<実施形態7>
次に、本発明の実施形態7を図14によって説明する。
実施形態1では、再起動回路65の電源用として第二電源回路69を設けた。実施形態7は、再起動回路65の電源用として、コンデンサ(電気二重層キャパシタ)C5を設けた。具体的には、コンデンサC5は、制御IC50に対して外付けされており、順方向ダイオードD5を介して第一電源回路53から充電電流の供給を受けて、出力モード中に充電される構成となっている。尚、コンデンサC5が本発明の「第二蓄電部」の一例である。
そして、再起動回路65は、出力モード中、第一電源回路53から電力供給されると共に、出力モードから出力停止モードに切り換わって、第一電源回路53が遮断されると、図14に示すようにコンデンサC5より電力供給される。この構成では、出力停止モード中、制御IC50は、コンデンサC5を電源として再起動回路65とコンデンサ電圧検出回路71だけが動いており、入力ラインLinを通じた電力消費(AC電源の電力消費)がない。そのため、一層省電力にできる。
また、実施形態7の制御IC50は、コンデンサ電圧検出回路71を備える。コンデンサ電圧検出回路71は、コンデンサC5の充電電圧Vch2を検出して、充電電圧Vch2が低下した(閾値を下回る)場合に、再起動回路65に指令を与えて、起動回路51を再起動させるものである。これにより、スイッチング電源20が出力停止モードから出力モードに移行する結果、電圧の低下したコンデンサC5を再充電できる。尚、このものでは、コンデンサC5の設置に伴い、第二電源回路69を廃止している。
<実施形態8>
次に、本発明の実施形態8を、図15、図16によって説明する。実施形態1では、再起動回路65の電源用として第二電源回路69を設けた。第二電源回路69は、高電圧入力ポートVHに接続されていて、入力ラインLin側から電源をとっていた。
実施形態8は、再起動回路65の電源を電源ポートVCC、すなわち電圧発生回路32から得る構成にしている。具体的に説明すると、再起動回路65の電源となる第二電源回路73は、電力供給ラインL3を通じて、電源ポートVCCに連なっている。そして、電圧発生回路32から電圧を得て、再起動回路65に対して5Vの電源電圧にて電力を供給する構成となっている。尚、電圧発生回路32は、出力モード中にコンデンサC2、C6が充電されるので、出力停止モード中であっても、電力供給が可能である。すなわち、第二電源回路73は、出力停止モード中、コンデンサC2、C6の電圧を5Vに降圧して、再起動回路65へ出力する。
この構成では、出力停止モード中、制御IC50は、第二電源回路73から電力の供給を受けて、再起動回路65とVCC検出回路56だけが動いており、入力ラインLinを通じた電力消費(AC電源の電力消費)がない。そのため、一層省電力にできる。
そして、VCC検出回路56は、電源ポートVCCの電圧(コンデンサC2、C6の電圧)を検出して、電圧が低下(閾値を下回る)と、起動回路51を再起動させる。これにより、スイッチング電源20が出力停止モードから出力モードに移行する結果、コンデンサC2、C6は再充電される。
また、実施形態1の電圧発生回路31は、コンデンサとダイオードからなる平滑回路がC2とD2の1段構成であったのに対して、実施形態8の電圧発生回路32は、C2とD2及び、C6とD6の2段構成となっている。このような構成にしているのは、制御IC50側の起動を早める(制御IC50側から電圧発生回路32のコンデンサに流す充電電流を少なくする)ためであり、コンデンサC6の静電容量をコンデンサC2の静電容量に対して小さな値に設定してある。尚、電圧発生回路32のコンデンサC2とコンデンサC6が、本発明の「第二蓄電部」の一例であり、コンデンサC2、C6は第二電圧回路73の電圧源(電力供給源)となっている。
<実施形態9>
次に、本発明の実施形態9を図17、図18を参照して説明する。実施形態1では、禁止回路75の一例として、出力モード中、電源ラインL2を開路して再起動回路65を停止させることで、再起動回路65から起動回路51への出力を禁止したものを例示した。実施形態9は、禁止回路150を、論理回路により構成している点が、実施形態1と相違している。
具体的に説明すると、禁止回路150は、図17に示すようにAND回路151から構成されている。AND回路151は2入力1出力となっており、A側の入力端子には第一電源回路53の出力電圧が入力され、B側の入力端子には再起動回路65の出力が入力される構成となっている。また、AND回路151の出力端子Cは起動回路51に接続されていて、AND回路151の出力が起動回路51へ入力される構成となっている。そして、AND回路151のA側の入力は負論理になっていて、抵抗R10によってグランドに接続されている。
上記のようにAND回路151のA側の入力は負論理であることから、第一電源回路53の出力電圧がHighレベルの場合(別の言い方をすれば、第一電源回路53が5Vの電圧を発生させる出力モードの場合)、再起動回路65の出力に関係なく、AND回路151の出力はLowレベルになる。そのため、出力モード中、再起動回路65から起動回路51への再起動信号の出力は禁止される。
一方、第一電源回路53の出力電圧がLowレベルの場合(別の言い方をすれば、第一電源回路53が5Vの電圧を発生させない出力停止モードの場合)、AND回路151の出力は、再起動回路65の出力に対応した出力となる。すなわち、再起動回路65の出力がHighレベルであれば、AND回路151の出力はHighレベル、再起動回路65の出力がLowレベルであれば、AND回路151の出力はLowレベルになる。よって、出力モード中は、再起動回路65の出力、すなわち再起動信号を起動回路51に送ることが可能である。
尚、上記では、第一電源回路53の出力と再起動回路65の出力の論理を取るようにしたが、第一電源回路53の出力と再起動回路65の入力の論理をとっても、図17に示した禁止回路150と同じ回路動作を実行できる。すなわち出力モード中、再起動回路65から起動回路51への信号の出力を禁止し、出力停止モード中は再起動回路65から起動回路51への信号の入力を許可する動作を行うことが可能である。
<他の実施形態>
本発明は上記記述及び図面によって説明した実施形態に限定されるものではなく、例えば次のような実施形態も本発明の技術的範囲に含まれる。
(1)実施形態1〜実施形態9では、電源システムSを、プリンタに使用する例を挙げたが、電気機器であれば、適用可能であり、電源システムSの用途はプリンタに限定されない。例えば、テレビやビデオなどの家電製品に広く使用できる。また、実施形態1〜実施形態8では、電子写真式のプリンタを例示したが、インクジェット式のプリンタへの適用も可能である。
(2)実施形態1〜実施形態9では、半導体スイッチング素子としてFET(電界効果トランジスタ)を例示したが、バイポーラトランジスタを使用してもよい。
(3)実施形態1〜実施形態9では、再起動回路65と発振停止回路67で、制御入力ポートENを共通使用するものを例示した。これら両回路に対する信号の入力ポートは、図19に示すように別々、すなわち再起動回路65に対応して制御入力ポートENを設け、発振停止回路67に対して制御入力ポートDISEを設けるようにしてもよい。
尚、ポートを分ける場合には、図20、図21に示すように、発振停止用と再起動用で、フォトカプラとドライブ用のトランジスタを別々に設ける必要がある。簡単に説明すると、制御IC50の制御入力ポートENに接続されたフォトトランジスタPT2と発光ダイオードLED2が組になってフォトカプラを構成しており、制御IC50のDISEポートに接続されたフォトトランジスタPT3と発光ダイオードLED3が組になってフォトカプラを構成している。そして、発光ダイオードLED2のドライブ用としてトランジスタ85を設ける一方、発光ダイオードLED3のドライブ用としてトランジスタ86を設けようにしておけばよい。このようにしておけば、ポートP3から出力した制御パルス信号は、制御IC50の制御入力ポートENに入力されることになり、ポートP7から出力した制御パルス信号は、制御IC50のDISEポートに入力されることになる。
(4)実施形態1〜実施形態9では、制御装置80の構成例としてメインブロックB1と、モード制御ブロックB2の2つの機能ブロックを備えたものを例示した。制御装置80は、少なくともモード制御ブロックB2を備えていればよく、例えば、メインブロックB1を制御装置80とは別構成としてよい。
(5)実施形態1では、禁止回路75を電源ラインL2上に設けた例を示した。禁止回路75は、出力モード中、再起動回路65から起動回路51への信号の出力を禁止するものであればよく、例えば、図22に示すように、再起動回路65の出力側に禁止回路75を設けて、出力モード中は再起動回路65の出力ラインL4を開路するようにしてもよい。また、再起動回路65の入力側に禁止回路75を設けて、出力モード中は再起動回路65の入力ラインL5を開路するようにしてもよい。
(6)実施形態1の禁止回路75と、実施形態9の禁止回路150は、いずれも、出力モード中、再起動回路65から起動回路51への信号の出力を禁止するものであった。これら禁止回路75、150は、再起動回路65による再起動と発振停止回路67による発振停止の競合を避けることが出来ればよく、少なくとも、発振停止回路67がトランス23の発振を停止させる時に、再起動回路65が起動回路51を再起動させることを禁止出来ればよい。
尚、そのような回路動作を実現するには、発振停止回路67の出力を第一電源回路53に加えて、禁止回路75のトランジスタ78のベースBに入力させる構成として、発振停止回路67の出力中は、電源ラインL2を開路して再起動回路65を停止させればよい。これにて、発振停止回路67の出力中、再起動回路65から起動回路51への信号の出力は禁止される。
また、発振停止回路67の出力を第一電源回路53に加えて、AND回路151のA側の入力端子に入力させればよく、これにより、発振停止回路67の出力中は、再起動回路65の出力に関係なく、AND回路151の出力がLowレベルになる。従って、発振停止回路67の出力中、再起動回路65から起動回路51への信号の出力は禁止される。
(7)実施形態4、5では、制御パルス信号Srのパルス幅を次のように定めた。出力モードから出力停止モードへの移行用のパルス幅を狭くし、出力停止モードから出力モードへの移行用のパルス幅を広くした。パルス幅は、出力モード停止用への移行用と、出力モードへの移行用で異なっていればよく、実施形態4、5とは逆に、出力停止モードへの移行用のパルス幅を広くし、愁る力モードへの移行用のパルス幅を狭くしてもよい。尚、このような設定とした場合には、フィルタ回路68にてパルス幅の広い制御パルス信号を除去する必要がある。
1…プリンタ(本発明の「画像形成装置」の一例)
10…電源装置
20…スイッチング電源
21…整流平滑回路
23…トランス
25…FET(本発明の「半導体スイッチング素子」の一例)
27…整流平滑回路
29…電圧検出回路
50…制御IC(本発明の「スイッチ制御部」の一例)
51…起動回路
53…第一電源回路
57…ドライバ回路
65…再起動回路
67…発振停止回路
68…フィルタ回路
69、73…第二電源回路
80…制御装置
100…メモリ(本発明の「記憶部」の一例)
120…太陽電池(本発明の「光電池」の一例)
B1…メインブロック
B2…モード制御ブロック
C4…コンデンサ(本発明の「第一蓄電部」の一例)
S…電源システム
Sr…制御パルス信号
R7…抵抗(本発明の「検出部」の一例)
P6…チェックポート(本発明の「検出部」の一例)

Claims (13)

  1. 主電源側から印加される入力電圧を電圧変換して出力するスイッチング電源と、前記スイッチング電源から電力供給される制御装置と、を備えた電源システムであって、
    前記スイッチング電源は、
    トランスと、
    前記トランスの一次側に設けられる半導体スイッチング素子と、
    前記半導体スイッチング素子をスイッチング制御するスイッチ制御部と、を備え、
    前記スイッチ制御部は、
    前記主電源側から電力供給されることにより起動して、前記半導体スイッチング素子のスイッチング制御を開始することにより、前記トランスの一次側を発振させて前記トランスの二次側に電圧を誘起させ、
    前記制御装置は、
    前記トランスの発振停止中に、前記スイッチ制御部に制御パルス信号を出力して前記トランスの発振を再開させる電源システム。
  2. 前記制御装置は、前記トランスの発振中に、前記スイッチ制御部に制御パルス信号を出力して前記トランスの発振を停止させる請求項1に記載の電源システム。
  3. 前記制御装置は、前記スイッチング電源の出力により充電され、前記トランスの発振停止時に前記制御装置の電源となる第一蓄電部を有する請求項1又は請求項2に記載の電源システム。
  4. 前記制御装置は、光エネルギーを電力に変換し、前記トランスの発振停止時に前記制御装置の電源となる光電池を有する請求項1又は請求項2に記載の電源システム。
  5. 前記スイッチ制御部は、
    前記半導体スイッチング素子にオンオフ信号を出力することにより前記トランスを発振させるドライバ回路と、
    主電源から電力を供給されて起動する起動回路と、
    前記起動回路の起動により立ち上がって、前記トランスの発振中、前記ドライバ回路に電力を供給する第一電源回路と、
    前記トランスの発振時に制御パルス信号の入力がある場合に、前記第一電源回路を遮断して前記トランスの発振を停止させる発振停止回路と、
    前記トランスの発振停止時に制御パルス信号の入力がある場合に、前記起動回路を再起動させる再起動回路と、
    前記トランスの発振停止中、前記再起動回路に電力を供給する第二電源回路と、を備える請求項3又は請求項4に記載の電源システム。
  6. 前記スイッチ制御部には、前記制御装置から出力される制御パルス信号を受信する入力ポートが設けられ、
    前記発振停止回路と前記再起動回路は、前記入力ポートに共通接続されている請求項5に記載の電源システム。
  7. 前記スイッチ制御部は、前記発振停止回路が前記トランスの発振を停止させる時に、前記再起動回路が前記起動回路を再起動させることを禁止する禁止回路を備える請求項6に記載の電源システム。
  8. 前記制御装置は、前記トランスの発振を停止させる時と、前記トランスの発振を再開させる時で、パルス幅が異なる制御パルス信号を出力する請求項6に記載の電源システム。
  9. 前記再起動回路の入力段に、前記トランスの発振を停止させる時の制御パルス信号を除去するフィルタ回路が設けられている請求項8に記載の電源システム。
  10. 前記制御装置は、
    前記スイッチング電源の設定が前記トランスを発振させる設定、前記トランスの発振を停止させる設定のいずれの設定であるかを記憶する記憶部と、
    前記スイッチング電源の状態が前記トランスを発振させている状態か、前記トランスの発振を停止させている状態かを検出する検出部と、
    前記記憶部に記憶された設定の内容と、前記検出部の検出結果を照合する照合部と、を備え、
    前記設定の内容と前記検出結果が不一致である場合に、前記スイッチング電源の状態が前記記憶部に記憶された設定に移行するように、前記スイッチング電源に対して制御パルス信号を再出力する請求項6ないし請求項9のいずれか一項に記載の電源システム。
  11. 前記検出部は、前記スイッチング電源の出力電圧を検出する請求項10に記載の電源システム。
  12. 前記スイッチ制御部は、前記トランスの一次側に設けられた補助コイルに誘起される電圧又は前記第一電源回路のいずれかを電源として前記トランスの発振中に充電され、前記第二電源回路の電圧源として機能する又は前記第二電源回路として機能する第二蓄電部を備える請求項5ないし請求項11のいずれか一項に記載の電源システム。
  13. 印刷処理を実行する印刷部と、
    請求項1ないし請求項12のいずれか一項に記載の電源システムと、を備える画像形成装置であって、
    前記トランスの発振中、前記電源システムの前記スイッチング電源から前記印刷部に対して電力が供給され、
    前記トランスの発振停止中、前記電源システムの前記スイッチング電源から前記印刷部に対する電力の供給が停止する画像形成装置。
JP2013146113A 2013-07-12 2013-07-12 電源システム及び画像形成装置 Active JP5565507B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013146113A JP5565507B2 (ja) 2013-07-12 2013-07-12 電源システム及び画像形成装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013146113A JP5565507B2 (ja) 2013-07-12 2013-07-12 電源システム及び画像形成装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2010249081A Division JP5316902B2 (ja) 2010-11-05 2010-11-05 電源システム及び画像形成装置

Publications (2)

Publication Number Publication Date
JP2013226043A JP2013226043A (ja) 2013-10-31
JP5565507B2 true JP5565507B2 (ja) 2014-08-06

Family

ID=49595701

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013146113A Active JP5565507B2 (ja) 2013-07-12 2013-07-12 電源システム及び画像形成装置

Country Status (1)

Country Link
JP (1) JP5565507B2 (ja)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3200258B2 (ja) * 1993-09-16 2001-08-20 キヤノン株式会社 電源装置
JP2005080431A (ja) * 2003-09-01 2005-03-24 Seiko Epson Corp 省電力機能をもつ電源装置
JP4489748B2 (ja) * 2006-11-14 2010-06-23 レノボ・シンガポール・プライベート・リミテッド 電源装置および電子機器に対する電力の供給方法
JP5195874B2 (ja) * 2010-11-05 2013-05-15 ブラザー工業株式会社 電源システム及び画像形成装置

Also Published As

Publication number Publication date
JP2013226043A (ja) 2013-10-31

Similar Documents

Publication Publication Date Title
JP5316902B2 (ja) 電源システム及び画像形成装置
JP6040768B2 (ja) スイッチング電源、電源供給システム及び画像形成装置
US9214835B2 (en) Power supply system, image forming apparatus having the power supply system, and control method of the power supply system
JP5195874B2 (ja) 電源システム及び画像形成装置
JP5974952B2 (ja) 電源システム、同電源システムを備えた画像形成装置
JP5316903B2 (ja) 電源システム及び画像形成装置
US8879943B2 (en) Power supply system and image forming apparatus
US9509219B2 (en) Power supply system, image forming apparatus having the power supply system, and control method of the power supply system
US9318964B2 (en) Power supply system, image forming apparatus having the same, and control method of the same
JP6020219B2 (ja) 電源システム
JP6028653B2 (ja) 電源システム、同電源システムを備えた画像形成装置
US10171002B2 (en) Switching power supply and image forming apparatus
JP5565507B2 (ja) 電源システム及び画像形成装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140514

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140520

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140602

R150 Certificate of patent or registration of utility model

Ref document number: 5565507

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150