JP5475069B2 - 統一コネクタアーキテクチャ - Google Patents
統一コネクタアーキテクチャ Download PDFInfo
- Publication number
- JP5475069B2 JP5475069B2 JP2012165462A JP2012165462A JP5475069B2 JP 5475069 B2 JP5475069 B2 JP 5475069B2 JP 2012165462 A JP2012165462 A JP 2012165462A JP 2012165462 A JP2012165462 A JP 2012165462A JP 5475069 B2 JP5475069 B2 JP 5475069B2
- Authority
- JP
- Japan
- Prior art keywords
- protocol
- host controller
- router
- unified
- packet
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000008859 change Effects 0.000 claims description 8
- 230000002093 peripheral effect Effects 0.000 description 89
- 238000012545 processing Methods 0.000 description 33
- 238000000034 method Methods 0.000 description 16
- 239000000872 buffer Substances 0.000 description 7
- 230000008569 process Effects 0.000 description 5
- 238000012546 transfer Methods 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000001152 differential interference contrast microscopy Methods 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000006855 networking Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/387—Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/40—Network security protocols
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Information Transfer Systems (AREA)
- Computer And Data Communications (AREA)
- Small-Scale Networks (AREA)
- Bus Control (AREA)
Description
前記第1のプロトコルとは異なる第2のプロトコルを使用する第2のホストコントローラと、
統一コネクタポートと、
前記第1のホストコントローラと前記第2のホストコントローラと前記統一コネクタポートとに結合されたルータと
を有し、
前記ルータは、前記第1のホストコントローラから受信した物理レイヤパケットを第1の統一コネクタのプロトコルのフレームにカプセル化し、前記第1のフレームを前記統一コネクタポートに送信し、前記第2のホストコントローラから受信した物理レイヤパケットを第2の統一コネクタのプロトコルのフレームにカプセル化し、前記第2のフレームを前記統一コネクタポートに送信するシステム。
前記周辺機器装置の種類を識別し、前記周辺機器装置に固有のアドレスを割り当てる接続マネージャと
を更に有する、(1)に記載のシステム。
前記ルータは、前記関連付けテーブルを使用して、前記周辺機器装置と前記第1のホストコントローラ及び前記第2のホストコントローラの1つとの間の関連付けを決定するように更に動作可能であり、前記関連付けは、前記周辺機器装置から受信した物理レイヤパケットを前記第1のホストコントローラに送信するか前記第2のホストコントローラに送信するかを前記ルータに通知する、(2)に記載のシステム。
前記バッファは、データのストリームを格納し、
前記ストリーム内の複数のパケットは、1つの統一コネクタのプロトコルのフレームを有する、(1)に記載のシステム。
前記1つ上の更なるホストコントローラは、前記第1及び第2のプロトコルとは異なる1つ以上のプロトコルを有する、(1)に記載のシステム。
前記ルータは、前記第1のホストコントローラから受信した物理レイヤパケットを第1の統一コネクタのプロトコルのフレームにカプセル化し、前記第1のフレームを前記統一コネクタポートに送信する装置。
前記接続マネージャロジックは、前記統一コネクタポートに結合された周辺機器装置の種類を識別し、前記周辺機器装置に固有のアドレスを割り当てる、(7)に記載の装置。
前記ルータは、前記関連付けテーブルを使用して、前記周辺機器装置と前記第1のホストコントローラとの間の関連付けを決定するように更に動作可能であり、前記関連付けは、前記周辺機器装置から受信した物理レイヤパケットを前記第1のホストコントローラに送信することを前記ルータに通知する、(8)に記載の装置。
前記バッファは、データのストリームを格納し、
前記ストリーム内の複数のパケットは、1つの統一コネクタのプロトコルのフレームを有する、(7)に記載の装置。
前記ルータは、前記第2のホストコントローラから受信した物理レイヤパケットを第2の統一コネクタのプロトコルのフレームにカプセル化し、前記第2のフレームを前記統一コネクタポートに送信するように更に動作可能である、(7)に記載の装置。
前記第1のフレームを統一コネクタポートに送信し、
第2のホストコントローラから受信した物理レイヤパケットを第2の統一コネクタのプロトコルのフレームにカプセル化し、
前記第2のフレームを前記統一コネクタポートに送信することを有し、
前記第1のホストコントローラと前記第2のホストコントローラとは、異なるI/Oプロトコルを使用する方法。
前記第1の周辺機器装置に固有のアドレスを割り当てることを更に有する、(13)に記載の方法。
前記関連付けは、送信対象のホストコントローラを定める、(14)に記載の方法。
前記分解された第3のフレームからの前記1つ以上の結果の物理レイヤパケットを前記第1のホストコントローラに送信し、
前記統一コネクタポートから受信した第4の統一コネクタのプロトコルのフレームを、1つ以上の結果の物理レイヤパケットに分解し、
前記分解された第4のフレームからの前記1つ以上の結果の物理レイヤパケットを前記第2のホストコントローラに送信することを更に有する、(14)に記載の方法。
前記第2のホストコントローラのプロトコルと互換性のある第2の周辺機器装置が前記第4のプロトコルのフレームを送信し、
前記第1の周辺機器装置は、前記第3のプロトコルのフレームを送信した後に、前記統一コネクタポートから切断し、
前記第2の周辺機器装置は、前記第4のプロトコルのフレームを送信する前に、引き続き前記統一コネクタポートに結合することを更に有する、(19)に記載の方法。
Claims (20)
- 第1のプロトコルを使用する第1のホストコントローラと、
前記第1のプロトコルとは異なる第2のプロトコルを使用する第2のホストコントローラと、
プラグに物理的に結合するように構成された形状を有する統一コネクタポートと、
前記第1のホストコントローラ及び前記第2のホストコントローラからのパケットを統一プロトコルのフレームに選択的にカプセル化し、前記フレームの少なくとも幾つかを前記統一コネクタポートに送信するルータと
を有し、
(1)前記ルータが、前記第1のプロトコルを用いた信号を認識する第1のデバイスに前記プラグを通じて結合された場合、前記ルータは、前記第1のホストコントローラからのパケットを含むカプセル化されたパケットを前記統一コネクタポートに提供し、
(2)前記ルータが、前記第2のプロトコルを用いた信号を認識する第2のデバイスに前記プラグを通じて結合された場合、前記ルータは、前記第2のホストコントローラからのパケットを含むカプセル化されたパケットを前記統一コネクタポートに提供するシステム。 - 前記ルータは、前記第1のホストコントローラ及び前記第2のホストコントローラに結合される、請求項1に記載のシステム。
- 前記システムは、前記プラグを通じて前記ルータに結合された前記第1のデバイスを更に含む、請求項1に記載のシステム。
- 前記システムは、前記プラグを通じて前記ルータに結合された前記第2のデバイスを更に含む、請求項1に記載のシステム。
- 前記統一コネクタポートは、第1の統一コネクタポートであり、
前記システムは、前記形状を有する第2の統一コネクタポートを更に有し、
前記ルータは、前記第1のホストコントローラ及び前記第2のホストコントローラからのパケットを含むパケットを統一プロトコルのフレームに選択的にカプセル化し、前記フレームの少なくとも幾つかを前記第2の統一コネクタポートに送信するように構成される、請求項1に記載のシステム。 - 前記統一コネクタポートは、前記統一プロトコルのフレームをI/Oリンクで送信するように構成され、
前記統一コネクタポートは、同時に、前記I/Oリンクのレーンの第1のサブセットで第1のホストプロトコルのカプセル化された物理レイヤパケットの統一プロトコルのフレームを送信し、前記I/Oリンクのレーンの第2のサブセットで第2のホストプロトコルのカプセル化された物理レイヤパケットの統一プロトコルのフレームを送信するように構成される、請求項1に記載のシステム。 - 前記統一コネクタポートは、選択的に、I/Oリンクの複数のレーンの全てで前記第1のプロトコルのカプセル化された物理レイヤパケットの統一プロトコルのフレームを送信するように、前記I/Oリンクの前記複数のレーンの全てで前記第2のプロトコルのカプセル化された物理レイヤパケットの統一プロトコルのフレームを送信するように、又は、同時に、前記I/Oリンクの前記複数のレーンの第1のサブセットで第1のホストプロトコルのカプセル化された物理レイヤパケットの統一プロトコルのフレームを送信し、前記I/Oリンクのレーンの第2のサブセットで第2のホストプロトコルのカプセル化された物理レイヤパケットの統一プロトコルのフレームを送信するように構成される、請求項1に記載のシステム。
- 前記ルータが、前記第1のプロトコルを用いた信号を認識する第3のデバイスと、前記第3のデバイスに結合された第4のデバイスであり、前記第2のプロトコルを用いた信号を認識する第4のデバイスとに前記プラグを通じて結合された場合、前記ルータは、前記第1のホストコントローラからのカプセル化されたパケット及び前記第2のホストコントローラからのカプセル化されたパケットを前記統一コネクタポートに提供する、請求項1に記載のシステム。
- 前記第1のデバイスと前記第1のホストコントローラとの間の関連付けと、前記第2のデバイスと前記第2のホストコントローラとの間の関連付けとを含む関連付けテーブルを格納するメモリを更に有する、請求項1に記載のシステム。
- 前記システムは、システムブート時に前記関連付けテーブルを生成するように構成される、請求項9に記載のシステム。
- 前記システムは、ランタイム中に前記関連付けを変更するように構成される、請求項9に記載のシステム。
- 前記システムは、ランタイム中に前記統一コネクタポートに結合された第3のデバイスを検出し、前記第3のデバイスを前記第1のホストコントローラ又は前記第2のホストコントローラに関連付けるように前記関連付けテーブルを変更するように構成される、請求項9に記載のシステム。
- 前記ルータが前記プラグを通じて前記第1のデバイスに結合された場合、前記第1のデバイスを列挙し、前記ルータが前記プラグを通じて前記第2のデバイスに結合された場合、前記第2のデバイスを列挙する接続マネージャロジックを更に有する、請求項1に記載のシステム。
- 前記接続マネージャロジックは、前記第1のデバイスを前記第1のホストコントローラに関連付け、前記第2のデバイスを前記第2のホストコントローラに関連付けるように構成され、
前記接続マネージャロジックは、システムブート時に前記関連付けを実行し、ランタイム中に前記関連付けのうち1つ以上を変更するように構成される、請求項13に記載のシステム。 - 前記第1及び第2のプロトコルとは異なる第3のプロトコルを使用する第3のホストコントローラを更に有し、
前記ルータは、前記第3のホストコントローラからのパケットを統一プロトコルのフレームに選択的にカプセル化し、
前記ルータが、前記第3のプロトコルを用いた信号を認識する第3のデバイスに前記プラグを通じて結合された場合、前記ルータは、前記第3のホストコントローラからのカプセル化されたパケットを前記統一コネクタポートに提供するように構成される、請求項1に記載のシステム。 - 前記ルータは、
前記統一コネクタポートから統一プロトコルのフレームを受信し、
前記統一プロトコルのフレームを第2のプロトコルの物理レイヤパケット、第3のプロトコルの物理レイヤパケット又は前記第2のプロトコルの物理レイヤパケットと前記第3のプロトコルの物理レイヤパケットとの双方に分解し、
前記第2のプロトコルの物理レイヤパケットを前記第2のホストコントローラに送信し、前記第3のプロトコルの物理レイヤパケットを前記第3のホストコントローラに送信するように構成される、請求項15に記載のシステム。 - 第1のホストコントローラ及び第2のホストコントローラからのパケットを統一プロトコルのフレームに選択的にカプセル化し、前記フレームの少なくとも幾つかを統一コネクタポートに送信するルータであり、第1及び第2のプロトコルは異なるルータと、
(1)前記ルータが、前記第1のプロトコルを用いた信号を認識する第1のデバイスに第1のプラグを通じて結合された場合、第1のデバイスを前記第1のホストコントローラに関連付け、(2)前記ルータが、前記第2のプロトコルを用いた信号を認識する第2のデバイスに第2のプラグを通じて結合された場合、第2のデバイスを前記第2のホストコントローラに関連付けるように構成された接続マネージャロジックであり、前記第1のプラグ及び前記第2のプラグは同じ形状を有する接続マネージャロジックと
を有するシステム。 - 前記ルータが、前記第1のデバイスに結合された第3のデバイスであり、前記第2のプロトコルを用いた信号を認識する第3のデバイスに前記第1のプラグ又は前記第2のプラグを通じて結合された場合、前記ルータは、前記第1のホストコントローラからのパケットを含むカプセル化されたパケット及び前記第2のホストコントローラからのパケットを含むカプセル化されたパケットを前記統一コネクタポートに提供する、請求項17に記載のシステム。
- 前記システムは、前記統一コネクタポートを含む、請求項17に記載のシステム。
- 前記接続マネージャロジックは、システムブート時に前記関連付けを実行し、ランタイム中に前記関連付けのうち1つ以上を変更するように構成される、請求項17に記載のシステム。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/964,666 US8407367B2 (en) | 2007-12-26 | 2007-12-26 | Unified connector architecture |
US11/964,666 | 2007-12-26 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010540703A Division JP5054201B2 (ja) | 2007-12-26 | 2008-11-25 | 統一コネクタアーキテクチャ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012200027A JP2012200027A (ja) | 2012-10-18 |
JP5475069B2 true JP5475069B2 (ja) | 2014-04-16 |
Family
ID=40799945
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010540703A Active JP5054201B2 (ja) | 2007-12-26 | 2008-11-25 | 統一コネクタアーキテクチャ |
JP2012165462A Active JP5475069B2 (ja) | 2007-12-26 | 2012-07-26 | 統一コネクタアーキテクチャ |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010540703A Active JP5054201B2 (ja) | 2007-12-26 | 2008-11-25 | 統一コネクタアーキテクチャ |
Country Status (8)
Country | Link |
---|---|
US (1) | US8407367B2 (ja) |
EP (2) | EP3009940B1 (ja) |
JP (2) | JP5054201B2 (ja) |
KR (1) | KR101238622B1 (ja) |
CN (1) | CN101911609B (ja) |
BR (1) | BRPI0819473B1 (ja) |
TW (1) | TWI410808B (ja) |
WO (1) | WO2009085494A1 (ja) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8407367B2 (en) | 2007-12-26 | 2013-03-26 | Intel Corporation | Unified connector architecture |
US7877507B2 (en) * | 2008-02-29 | 2011-01-25 | Red Hat, Inc. | Tunneling SSL over SSH |
US8700821B2 (en) | 2008-08-22 | 2014-04-15 | Intel Corporation | Unified multi-transport medium connector architecture |
EP2391042B1 (en) * | 2010-05-27 | 2015-07-29 | Telefonaktiebolaget L M Ericsson (publ) | Efficient error handling on a link using ARQ and multiple NACKs associated with multiple error thresholds |
EP2702494B1 (en) | 2011-04-25 | 2017-09-27 | Apple Inc. | Universal connector |
US9252970B2 (en) | 2011-12-27 | 2016-02-02 | Intel Corporation | Multi-protocol I/O interconnect architecture |
US9697159B2 (en) | 2011-12-27 | 2017-07-04 | Intel Corporation | Multi-protocol I/O interconnect time synchronization |
US9565132B2 (en) | 2011-12-27 | 2017-02-07 | Intel Corporation | Multi-protocol I/O interconnect including a switching fabric |
US8775713B2 (en) | 2011-12-27 | 2014-07-08 | Intel Corporation | Multi-protocol tunneling over an I/O interconnect |
US8953644B2 (en) | 2011-12-27 | 2015-02-10 | Intel Corporation | Multi-protocol I/O interconnect time synchronization |
US8856420B2 (en) | 2011-12-27 | 2014-10-07 | Intel Corporation | Multi-protocol I/O interconnect flow control |
US8782321B2 (en) | 2012-02-08 | 2014-07-15 | Intel Corporation | PCI express tunneling over a multi-protocol I/O interconnect |
US8880923B2 (en) | 2012-03-29 | 2014-11-04 | Intel Corporation | Link power management in an I/O interconnect |
US9542347B2 (en) * | 2013-03-16 | 2017-01-10 | Intel Corporation | Host interface crossbar for sensor hub |
US9430414B2 (en) | 2013-03-16 | 2016-08-30 | Intel Corporation | Bus independent platform for sensor hub peripherals to provide coalescing of multiple reports |
US9734106B2 (en) * | 2013-05-31 | 2017-08-15 | Dell Products L.P. | Systems and methods for providing connections to an information handling system |
EP2911425B1 (en) * | 2014-01-13 | 2016-08-31 | Industrial Technology Research Institute | Device to device discovery method for user equipment and network entity and user equipment and network entity using the same |
US9799302B2 (en) * | 2014-10-29 | 2017-10-24 | Icron Technologies Corporation | Systems and methods for transmitting video, network, and USB signals over extension media |
CN110300961A (zh) | 2017-02-17 | 2019-10-01 | 维萨国际服务协会 | 统一智能连接器 |
CN108462679B (zh) * | 2017-02-21 | 2021-06-04 | 杭州海康威视数字技术股份有限公司 | 数据传输方法及装置 |
US10855518B2 (en) * | 2018-11-07 | 2020-12-01 | Lenovo Enterprise Solutions (Singapore) Pte. Ltd. | Computer having an embedded switch |
CN111007998B (zh) * | 2019-12-24 | 2021-07-16 | 联想(北京)有限公司 | 一种处理方法、系统及电子设备 |
Family Cites Families (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4767168A (en) | 1986-12-24 | 1988-08-30 | Prestolite Wire Corporation | Hybrid connector cable system |
DE4118096A1 (de) | 1991-06-03 | 1992-12-10 | Airbus Gmbh | Vorrichtung zur verbindung von leitungen |
US5242315A (en) | 1992-05-21 | 1993-09-07 | Puritan-Bennett Corporation | Electrical-optical hybrid connector plug |
US5664231A (en) | 1994-04-29 | 1997-09-02 | Tps Electronics | PCMCIA interface card for coupling input devices such as barcode scanning engines to personal digital assistants and palmtop computers |
US5419717A (en) | 1994-08-15 | 1995-05-30 | The Whitaker Corporation | Hybrid connector between optics and edge card |
US5535036A (en) | 1995-01-18 | 1996-07-09 | Lighthouse Digital Systems, Inc. | Input/output module providing mixed optical and electrical signal connectivity in data communications equipment |
US6108782A (en) | 1996-12-13 | 2000-08-22 | 3Com Corporation | Distributed remote monitoring (dRMON) for networks |
JP3392314B2 (ja) | 1997-02-20 | 2003-03-31 | 株式会社日立インフォメーションテクノロジー | データ伝送方法 |
US6272551B1 (en) | 1998-04-08 | 2001-08-07 | Intel Corporation | Network adapter for transmitting network packets between a host device and a power line network |
GB2350212B (en) | 1999-02-09 | 2003-10-08 | Adder Tech Ltd | Data routing device and system |
KR100317991B1 (ko) | 2000-01-25 | 2001-12-22 | 오길록 | 기가비트 이더넷 기반 라우터에서의 병렬처리형 3계층패킷 포워딩 처리 방법 및 장치 |
US6839771B1 (en) | 2000-04-13 | 2005-01-04 | Hewlett-Packard Development Company, L.P. | Method and system for using a universal serial bus (USB) as a peer-to-peer network |
US6478625B2 (en) | 2000-07-11 | 2002-11-12 | Bernard R. Tolmie | Electrical-optical hybrid connector |
US6588938B1 (en) | 2000-10-18 | 2003-07-08 | Fitel Usa Corp. | Optical/electrical plug connector |
WO2002035313A2 (en) | 2000-10-23 | 2002-05-02 | Digital Software Corporation | Method and apparatus for providing optical internetworking to wide area networks, metropolitan area networks, and local area networks using modular components |
JP4494668B2 (ja) | 2001-04-27 | 2010-06-30 | 古河電気工業株式会社 | コネクタ |
US7283481B2 (en) | 2002-03-21 | 2007-10-16 | Broadcom Corporation | Auto detection of copper and fiber mode |
US7171505B2 (en) * | 2002-05-02 | 2007-01-30 | International Business Machines Corporation | Universal network interface connection |
JP4140334B2 (ja) | 2002-10-04 | 2008-08-27 | 富士ゼロックス株式会社 | 光分配器及び光分配システム |
US7269348B1 (en) | 2002-11-18 | 2007-09-11 | At&T Corp. | Router having dual propagation paths for packets |
US7330468B1 (en) | 2002-11-18 | 2008-02-12 | At&T Corp. | Scalable, reconfigurable routers |
TWI263425B (en) * | 2003-01-14 | 2006-10-01 | Admtek Inc | Router and packet transmission method |
TWM251361U (en) | 2003-07-25 | 2004-11-21 | Hon Hai Prec Ind Co Ltd | Connector assembly |
TWI239171B (en) * | 2003-10-07 | 2005-09-01 | Handlink Technologies Inc | Method of updating registration packet information of session initiation protocol |
US7437738B2 (en) | 2003-11-12 | 2008-10-14 | Intel Corporation | Method, system, and program for interfacing with a network adaptor supporting a plurality of devices |
US7646981B2 (en) | 2004-03-01 | 2010-01-12 | Adc Telecommunications, Inc. | WDM systems and methods |
US7412544B2 (en) | 2004-06-18 | 2008-08-12 | International Business Machines Corporation | Reconfigurable USB I/O device persona |
TWI253818B (en) * | 2004-10-29 | 2006-04-21 | Benq Corp | Transparent address translation methods |
US8281031B2 (en) * | 2005-01-28 | 2012-10-02 | Standard Microsystems Corporation | High speed ethernet MAC and PHY apparatus with a filter based ethernet packet router with priority queuing and single or multiple transport stream interfaces |
US20070005867A1 (en) | 2005-06-30 | 2007-01-04 | Nimrod Diamant | Virtual peripheral device interface and protocol for use in peripheral device redirection communication |
US20070249193A1 (en) | 2006-04-04 | 2007-10-25 | Applied Optical Systems, Inc. | Universal hybrid electrical/fiber optic insert cap and hybrid connector and methods |
US7587536B2 (en) | 2006-07-28 | 2009-09-08 | Icron Technologies Corporation | Method and apparatus for distributing USB hub functions across a network |
JP4687621B2 (ja) | 2006-09-08 | 2011-05-25 | 日立電線株式会社 | スイッチ機能付通信モジュール及び通信装置 |
US8051217B2 (en) | 2007-01-12 | 2011-11-01 | Dell Products L.P. | System and method for providing PCIe over displayport |
EP2003477B1 (de) | 2007-06-15 | 2012-05-23 | Trumpf Laser Marking Systems AG | Elektro-optische Hybrid-Steckverbindung zur Übertragung von hohen optischen Leistungen und elektrischen Signalen |
US8407367B2 (en) * | 2007-12-26 | 2013-03-26 | Intel Corporation | Unified connector architecture |
US8700821B2 (en) | 2008-08-22 | 2014-04-15 | Intel Corporation | Unified multi-transport medium connector architecture |
-
2007
- 2007-12-26 US US11/964,666 patent/US8407367B2/en active Active
-
2008
- 2008-11-25 BR BRPI0819473-4A patent/BRPI0819473B1/pt active IP Right Grant
- 2008-11-25 JP JP2010540703A patent/JP5054201B2/ja active Active
- 2008-11-25 CN CN2008801229595A patent/CN101911609B/zh active Active
- 2008-11-25 KR KR1020107016587A patent/KR101238622B1/ko active IP Right Grant
- 2008-11-25 WO PCT/US2008/084621 patent/WO2009085494A1/en active Application Filing
- 2008-11-25 EP EP15020139.0A patent/EP3009940B1/en active Active
- 2008-11-25 EP EP08868735.5A patent/EP2241068B1/en active Active
- 2008-12-05 TW TW097147418A patent/TWI410808B/zh active
-
2012
- 2012-07-26 JP JP2012165462A patent/JP5475069B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
US20090172185A1 (en) | 2009-07-02 |
JP2012200027A (ja) | 2012-10-18 |
US8407367B2 (en) | 2013-03-26 |
EP3009940B1 (en) | 2017-10-04 |
EP2241068B1 (en) | 2015-11-25 |
KR101238622B1 (ko) | 2013-03-04 |
TW200941230A (en) | 2009-10-01 |
KR20100101677A (ko) | 2010-09-17 |
JP5054201B2 (ja) | 2012-10-24 |
BRPI0819473B1 (pt) | 2020-03-17 |
TWI410808B (zh) | 2013-10-01 |
EP2241068A1 (en) | 2010-10-20 |
EP2241068A4 (en) | 2011-10-05 |
WO2009085494A1 (en) | 2009-07-09 |
JP2011508563A (ja) | 2011-03-10 |
CN101911609B (zh) | 2013-12-04 |
BRPI0819473A2 (pt) | 2015-09-29 |
EP3009940A1 (en) | 2016-04-20 |
CN101911609A (zh) | 2010-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5475069B2 (ja) | 統一コネクタアーキテクチャ | |
JP5917474B2 (ja) | 統合マルチ転送媒体コネクタを利用するシステム及びルーティング方法 | |
US20210004343A1 (en) | Switching Device, Peripheral Component Interconnect Express System, and Method for Initializing Peripheral Component Interconnect Express System | |
US9152592B2 (en) | Universal PCI express port | |
JP4444101B2 (ja) | バスシステム、バスシステム内で用いるためのステーション、及びバスインタフェース | |
WO2019124259A1 (ja) | 構成管理装置、構成管理システム、構成管理方法、および、構成管理プログラム | |
CN101867510A (zh) | 板级双系统互联方法 | |
JP2015170873A (ja) | 仮想ネットワークスイッチを有する計算機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120726 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A132 Effective date: 20130730 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131029 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140107 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140205 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5475069 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |