JP5464053B2 - 認証処理装置、認証処理方法、認証処理プログラム、処理システム、及び現金自動預け払い機 - Google Patents
認証処理装置、認証処理方法、認証処理プログラム、処理システム、及び現金自動預け払い機 Download PDFInfo
- Publication number
- JP5464053B2 JP5464053B2 JP2010120565A JP2010120565A JP5464053B2 JP 5464053 B2 JP5464053 B2 JP 5464053B2 JP 2010120565 A JP2010120565 A JP 2010120565A JP 2010120565 A JP2010120565 A JP 2010120565A JP 5464053 B2 JP5464053 B2 JP 5464053B2
- Authority
- JP
- Japan
- Prior art keywords
- authentication
- authentication processing
- input
- output port
- peripheral device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Description
先ず、第1実施形態に係るSAM2の詳細について説明する。
次に、第2実施形態に係るSAM2の詳細について説明する。なお、第2実施形態に係るSAM2は、図2に示す構成になっていることに加えて、タイマを備えている。また、第2実施形態に係るSAM2の電源端子及び入出力ポートは、図3に示す構成になっている。また、第2実施形態においても、揮発性メモリ22には、図4(A)に示すように、認証用コマンドが入力された順番で若番のアドレスから順次コマンド番号が記憶される。また、第2実施形態においても、図4(B)に示されるコマンドテーブル及び認証処理プログラムの例が適用可能である。また、第2実施形態においても、暗号鍵の格納形式は、図5(A)に示す通りである。また、第2実施形態においても、認証用コマンドの電文形式は、図5(B)に示す通りである。また、第2実施形態においても、CPU21におけるコマンド処理は、ステップS8を除き、図6に示す通りである。なお、第1実施形態と重複する部分については説明を省略する。
次に、第3実施形態に係るSAM2の詳細について説明する。なお、第3実施形態に係るSAM2は、図2に示す構成になっている。また、第3実施形態に係るSAM2の電源端子及び入出力ポートは、図3に示す構成になっている。また、第2実施形態においても、揮発性メモリ22には、図4(A)に示すように、認証用コマンドが入力された順番で若番のアドレスから順次コマンド番号が記憶される。また、第2実施形態においても、図4(B)に示されるコマンドテーブル及び認証処理プログラムの例が適用可能である。また、第3実施形態においても、認証用コマンドの電文形式は、図5(A)に示す通りである。なお、第1実施形態と重複する部分については説明を省略する。
2 SAM
21 CPU
22 揮発性メモリ
23 不揮発性メモリ
24 入出力ポート
Claims (11)
- 中央制御装置からの認証用コマンドに応じて認証処理を実行し、その認証結果を前記中央制御装置に出力する認証処理装置であって、
認証処理用入出力ポートと、
複数の周辺装置の夫々に接続される複数の周辺装置用入出力ポートと、
複数の鍵識別子と、各前記鍵識別子に対応する各暗号鍵データを予め記憶する暗号鍵データ記憶手段と、
認証データを含む認証用コマンドが前記認証処理用入出力ポートを介して入力された場合に、直前に実行された前記認証処理の内容に基づいて前記鍵識別子を特定し、当該特定した鍵識別子に対応する暗号鍵データを前記暗号鍵データ記憶手段から取得する取得手段と、
前記取得された暗号鍵データと、前記入力された認証用コマンドに含まれる認証データとを用いて認証処理を実行する認証手段と、
前記認証処理が成功した場合には、当該認証処理に関係する前記周辺装置用入出力ポートから前記周辺装置を動作させる動作信号を出力させる制御手段と、
を備えることを特徴とする認証処理装置。 - 請求項1に記載の認証処理装置において、
候補となる複数の認証処理の内容を、各前記鍵識別子に対応付けて予め記憶する処理内容記憶手段を更に備え、
前記取得手段は、直前に実行された前記処理内容に対応する前記鍵識別子を前記処理内容記憶手段から特定することを特徴とする認証処理装置。 - 請求項1又は2に記載の認証処理装置において、
前記暗号鍵データ記憶手段には、各前記認証処理用入出力ポートを示す入出力ポート識別子が記憶され、前記入出力ポート識別子毎に前記鍵識別子が対応付けられており、
前記制御手段は、前記認証処理が成功した場合には、前記認証処理に用いられた暗号鍵データに対応する鍵識別子に対応付けられた入出力ポート識別子に示される前記周辺装置用入出力ポートから、前記周辺装置を動作させる動作信号を出力させることを特徴とする認証処理装置。 - 請求項1乃至3の何れか一項に記載の認証処理装置において、
前記暗号鍵データ記憶手段には、各前記周辺装置用入出力ポートを示す入出力ポート識別子が記憶され、さらに、前記入出力ポート識別子毎に認証状態比較条件情報が対応付けられて記憶されており、
前記認証手段は、前記認証処理を複数回実行し、
前記制御手段は、複数回の前記認証処理による認証結果に該当する前記認証状態比較条件情報に対応付けられた入出力ポート識別子に示される前記周辺装置用入出力ポートから、前記周辺装置を動作させる動作信号を出力させることを特徴とする認証処理装置。 - 請求項1乃至4の何れか一項に記載の認証処理装置において、
前記制御手段は、前記周辺装置用入出力ポートのレジスタの状態情報を変化させることにより、当該周辺装置用入出力ポートから前記動作信号を出力させることを特徴とする認証処理装置。 - 請求項5に記載の認証処理装置において、
各前記周辺装置用入出力ポートに対応する状態情報と、各前記状態情報に基づき生成されるエラー検出情報を記憶する状態記憶手段を更に備え、
前記制御手段は、
前記認証処理が成功した場合には、前記周辺装置用入出力ポートのレジスタの状態情報を変化させずに、前記状態情報及び前記エラー検出情報を前記状態記憶手段に記憶し、
所定間隔で実行される割り込み処理が開始された場合に、前記状態記憶手段に記憶されている各前記状態情報を、対応する各前記周辺装置用入出力ポートのレジスタに出力して当該レジスタの状態情報を変化させることを特徴とする認証処理装置。 - 請求項6に記載の認証処理装置において、
前記制御手段は、
所定間隔で実行される割り込み処理が開始された場合に、前記状態記憶手段に記憶されている各前記状態情報に基づきエラー検出情報を生成し、
前記生成されたエラー検出情報と、前記状態記憶手段に記憶されているエラー検出情報とが一致する場合に、前記状態記憶手段に記憶されている各前記状態情報を、対応する各前記周辺装置用入出力ポートのレジスタに出力して当該レジスタの状態情報を変化させることを特徴とする認証処理装置。 - 請求項1乃至7の何れか一項に記載の認証処理装置と、モータ駆動により入出力口が開閉する前記周辺装置と、を備え、
前記周辺装置は、前記認証処理装置により動作制御されることを特徴とすることを特徴とする処理システム。 - 請求項1乃至7の何れか一項に記載の認証処理装置と、当該認証処理装置に認証用コマンドを出力する中央制御装置と、前記認証処理装置又は前記中央制御装置により動作制御される複数の周辺装置と、を備えることを特徴とする現金自動預け払い機。
- 認証処理用入出力ポートと、複数の周辺装置の夫々に接続される複数の周辺装置用入出力ポートと、複数の鍵識別子と各前記鍵識別子に対応する各暗号鍵データを予め記憶する暗号鍵データ記憶手段と、を備え、中央制御装置からの認証用コマンドに応じて認証処理を実行し、その認証結果を前記中央制御装置に出力するコンピュータにより実行される認証処理方法であって、
認証データを含む認証用コマンドが前記認証処理用入出力ポートを介して入力された場合に、直前に実行された前記認証処理の内容に基づいて前記鍵識別子を特定し、当該特定した鍵識別子に対応する暗号鍵データを前記暗号鍵データ記憶手段から取得するステップと、
前記取得された暗号鍵データと、前記入力された認証用コマンドに含まれる認証データとを用いて認証処理を実行するステップと、
前記認証処理が成功した場合には、当該認証処理に関係する前記周辺装置用入出力ポートから前記周辺装置を動作させる動作信号を出力させるステップと、
を備えることを特徴とする認証処理方法。 - 請求項10に記載の認証処理方法をコンピュータに実行させることを特徴とする認証処理プログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010120565A JP5464053B2 (ja) | 2010-05-26 | 2010-05-26 | 認証処理装置、認証処理方法、認証処理プログラム、処理システム、及び現金自動預け払い機 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010120565A JP5464053B2 (ja) | 2010-05-26 | 2010-05-26 | 認証処理装置、認証処理方法、認証処理プログラム、処理システム、及び現金自動預け払い機 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011248594A JP2011248594A (ja) | 2011-12-08 |
JP5464053B2 true JP5464053B2 (ja) | 2014-04-09 |
Family
ID=45413779
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010120565A Active JP5464053B2 (ja) | 2010-05-26 | 2010-05-26 | 認証処理装置、認証処理方法、認証処理プログラム、処理システム、及び現金自動預け払い機 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5464053B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5624938B2 (ja) * | 2011-05-13 | 2014-11-12 | 日立オムロンターミナルソリューションズ株式会社 | 自動取引装置および自動取引システム |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001186186A (ja) * | 1999-12-27 | 2001-07-06 | Toshiba Corp | パケット交換装置、ネットワークシステム、およびパケット交換方法 |
JP4604418B2 (ja) * | 2001-07-26 | 2011-01-05 | パナソニック株式会社 | 通信装置および通信方法 |
JP2005174123A (ja) * | 2003-12-12 | 2005-06-30 | Canon Inc | 表示システム |
JP2006236051A (ja) * | 2005-02-25 | 2006-09-07 | Mitsubishi Electric Corp | 実行制限装置及び利用制限装置 |
JP4890774B2 (ja) * | 2005-03-10 | 2012-03-07 | 沖電気工業株式会社 | 金融取引システム |
JP2009015651A (ja) * | 2007-07-05 | 2009-01-22 | Toshiba Corp | 情報記憶媒体 |
JP4896837B2 (ja) * | 2007-08-20 | 2012-03-14 | 株式会社東芝 | 携帯可能電子装置および携帯可能電子装置の制御方法 |
-
2010
- 2010-05-26 JP JP2010120565A patent/JP5464053B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2011248594A (ja) | 2011-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11055413B2 (en) | Information processing apparatus, method, and storage medium to sequentially activate a plurality of modules after activation of a boot program | |
US10509568B2 (en) | Efficient secure boot carried out in information processing apparatus | |
EP2300952B1 (en) | A method for adapting and executing a computer program and computer program product and computer architecture therefor | |
CN107924443A (zh) | 用于过程控制的控制装置的固件升级方法及其系统 | |
JP5464052B2 (ja) | 認証処理装置、認証処理方法、認証処理プログラム、処理システム、及び現金自動預け払い機 | |
US20080148249A1 (en) | System and method for setting software option of numeric control device | |
US11429695B2 (en) | Barcode-based license configuration for air-gapped systems | |
JP5464053B2 (ja) | 認証処理装置、認証処理方法、認証処理プログラム、処理システム、及び現金自動預け払い機 | |
JP5402598B2 (ja) | 認証処理装置、認証処理方法、認証処理プログラム、処理システム、及び現金自動預け払い機 | |
CN113190880A (zh) | 基于对安全协处理器的背书信息的分析确定是否对计算设备执行动作 | |
JP2007173911A (ja) | データ処理装置、データ処理プログラム、およびデータ処理システム | |
JP2006268296A (ja) | 機器の管理方法及びその装置 | |
JP2016167113A (ja) | 車載用制御ユニット | |
JP2010160765A (ja) | システムlsi及びこのデバッグ方法 | |
JP2005258968A (ja) | Icカードに書込まれたデータの正当性検証方法およびicカード用プログラム | |
JP5358599B2 (ja) | ソフトウエア書き換え装置およびその装置を用いたソフトウエアの書き換え方法 | |
KR102449476B1 (ko) | Sam을 이용한 카드 결제를 수행하는 카드 단말 및 이의 동작 방법 | |
JPH1024148A (ja) | チップ照合器 | |
JP7287789B2 (ja) | 半導体装置、制御方法、およびプログラム | |
JP2010128510A (ja) | 生体情報認証システム | |
Moravec et al. | Developing countermeasures against cloning of identity tokens in legacy systems | |
JP2022067721A (ja) | Icカード、icカードのロギング情報処理方法、及びプログラム | |
WO2020183562A1 (ja) | 正当性認証起動管理システム | |
JP6969114B2 (ja) | Icカード、icカードの起動処理方法、およびicカードの起動処理プログラム | |
JP6610002B2 (ja) | 演算装置、演算方法、及び演算処理プログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130311 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131218 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131224 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140106 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5464053 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |