JP5349636B2 - DC power supply device, refrigeration cycle device provided with the same, air conditioner and refrigerator equipped with the same - Google Patents

DC power supply device, refrigeration cycle device provided with the same, air conditioner and refrigerator equipped with the same Download PDF

Info

Publication number
JP5349636B2
JP5349636B2 JP2012091313A JP2012091313A JP5349636B2 JP 5349636 B2 JP5349636 B2 JP 5349636B2 JP 2012091313 A JP2012091313 A JP 2012091313A JP 2012091313 A JP2012091313 A JP 2012091313A JP 5349636 B2 JP5349636 B2 JP 5349636B2
Authority
JP
Japan
Prior art keywords
voltage
mosfet
power supply
detected
rectifying
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012091313A
Other languages
Japanese (ja)
Other versions
JP2012143154A (en
Inventor
洋介 篠本
卓也 下麥
顕 酒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2012091313A priority Critical patent/JP5349636B2/en
Publication of JP2012143154A publication Critical patent/JP2012143154A/en
Application granted granted Critical
Publication of JP5349636B2 publication Critical patent/JP5349636B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Rectifiers (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a highly efficient DC power supply device reducing loss in a diode by utilizing a characteristic of low on-resistance of a MOSFET to the most, to provide a refrigeration cycle device equipped with the same, and to provide an air conditioner and a refrigerator mounting the same. <P>SOLUTION: Control means 11 causes a MOSFET 3 to be in a gate-on state at timing when an input current Is starts to flow in forward direction, and, after the input current Is has started to flow in the forward direction, causes the MOSFET 3 to be in a gate-off state at timing when the input current Is becomes zero. <P>COPYRIGHT: (C)2012,JPO&amp;INPIT

Description

本発明は、交流を直流に変換する直流電源装置、これを備えた冷凍サイクル装置、並びに、これを搭載した空気調和機及び冷蔵庫に関し、特に、整流素子における損失を低減する整流器に関する。   The present invention relates to a direct current power supply device that converts alternating current into direct current, a refrigeration cycle device including the same, an air conditioner and a refrigerator equipped with the same, and more particularly to a rectifier that reduces loss in a rectifying element.

従来の整流回路として、MOSFETの寄生ダイオードを用いて整流しつつ、ゲートに動作信号を加えてソース−ドレイン間に電流を流して整流するものがある(例えば、特許文献1参照)。   As a conventional rectifier circuit, there is a circuit that rectifies using a parasitic diode of a MOSFET while applying an operation signal to the gate and causing a current to flow between the source and the drain (see, for example, Patent Document 1).

また、倍電圧整流回路構成とし、コンデンサへの充電電流を検出し、寄生ダイオードからMOSFETのオン抵抗を通じて整流を実施するものもある(例えば、特許文献2参照)。   In addition, there is a voltage doubler rectifier circuit configuration in which a charging current to a capacitor is detected and rectification is performed from a parasitic diode through an on-resistance of a MOSFET (for example, see Patent Document 2).

また、全波整流回路構成で、MOSFETを4つ用いて、寄生ダイオードの電圧降下よりも低いオン抵抗の電圧効果を利用した低損失な整流回路に関するものもある(例えば、特許文献3参照)。   There is also a low-loss rectifier circuit that uses four MOSFETs in a full-wave rectifier circuit configuration and uses the on-resistance voltage effect lower than the voltage drop of the parasitic diode (see, for example, Patent Document 3).

さらに、電源周期λの1/8の期間において、トランジスタをオンさせて力率を改善し、従来の整流回路よりも電流経路にダイオードが少なく、高効率に整流を実施するものもある(例えば、特許文献4参照)。   Further, in a period of 1/8 of the power supply cycle λ, the transistor is turned on to improve the power factor, and there are some diodes that have less diodes in the current path than the conventional rectifier circuit and perform rectification with high efficiency (for example, (See Patent Document 4).

特開昭60−162482号公報JP-A-60-162482 特開昭63−190562号公報(第2頁、図1)Japanese Unexamined Patent Publication No. 63-190562 (2nd page, FIG. 1) 特開昭63−190561号公報(第2頁、図1)Japanese Unexamined Patent Publication No. 63-190561 (2nd page, FIG. 1) 特開2002−345250号公報JP 2002-345250 A

しかしながら、特許文献1で示される整流回路は、電源電圧が正極の時の全期間オンさせるため、直流電源装置に適用する場合、直流電圧が電源電圧よりも高くなった場合に、整流後の直流電圧側から電流が交流電源側へ逆流してしまうという問題点があった。   However, since the rectifier circuit shown in Patent Document 1 is turned on for the entire period when the power supply voltage is positive, when applied to a DC power supply device, when the DC voltage becomes higher than the power supply voltage, the rectified DC There has been a problem that current flows backward from the voltage side to the AC power source side.

また、特許文献2の場合、コンデンサへの充電電流を検出するため、電流検出器が必要であり、しかもMOSFETをオンさせるタイミングは充電電流が流れ出したことを検出した後となるため、MOSFETの低オン抵抗の効果を完全には引き出せていないという問題点があった。   In the case of Patent Document 2, a current detector is necessary to detect the charging current to the capacitor, and the timing for turning on the MOSFET is after detecting that the charging current has flown. There was a problem that the effect of on-resistance could not be brought out completely.

さらに、特許文献3の図3で示されるように、直流電圧から交流電圧への逆流を防止する技術が示されている。しかし、これも寄生ダイオードを介して流れたコンデンサの充電電流を検出してMOSFETをオンする構成であるため、特許文献2と同様の問題点を有する。   Furthermore, as shown in FIG. 3 of Patent Document 3, a technique for preventing a backflow from a DC voltage to an AC voltage is shown. However, this also has a problem similar to that of Patent Document 2 because the MOSFET is turned on by detecting the charging current of the capacitor flowing through the parasitic diode.

そして、特許文献4で示される整流回路は、ハーフブリッジ回路と呼ばれる回路構成において電源周期のλ/8の期間だけトランジスタをオンさせるというものである。その回路構成は、例えば、実開平1−50686号公報等で公知の回路構成であり、ワンショットパルスの制御について、例えば、特開平2−299470号公報に記載された公知技術であり、これを組み合わせただけの技術である。   The rectifier circuit disclosed in Patent Document 4 turns on a transistor only during a period of λ / 8 of a power supply cycle in a circuit configuration called a half-bridge circuit. The circuit configuration is, for example, a known circuit configuration in Japanese Utility Model Laid-Open No. 1-50686, and the one-shot pulse control is a known technique described in, for example, Japanese Patent Laid-Open No. Hei 2-299470. It's just a combination of technologies.

本発明は、上記のような問題点を解消するためになされたものであり、MOSFETの低オン抵抗の特性を最大限に利用することでダイオードにおける損失を低減し、高効率な直流電源装置、これを備えた冷凍サイクル装置、並びに、これを搭載した空気調和機及び冷蔵庫を得ることを目的とする。   The present invention has been made in order to solve the above-described problems, and by making the best use of the low on-resistance characteristics of the MOSFET, loss in the diode is reduced, and a high-efficiency DC power supply device, It aims at obtaining the refrigerating-cycle apparatus provided with this, and the air conditioner and refrigerator which mount this.

本発明に係る直流電源装置は、交流電源から出力される交流電圧を直流電圧に変換する整流手段と、前記交流電源と前記整流手段との間に接続されたリアクターと、前記整流手段から出力される前記直流電圧を平滑し、並列に負荷が接続される平滑手段と、前記交流電圧を検出する電源電圧検出手段と、前記平滑手段の両端の直流電圧を検出する直流電圧検出手段と、前記電源電圧検出手段によって検出された前記交流電圧(以下、「検出交流電圧」という)、及び前記直流電圧検出手段によって検出された前記直流電圧(以下、「検出直流電圧」という)を受信する制御手段と、を備え、前記整流手段は、整流素子としてMOSFETを有し、前記制御手段は、前記検出交流電圧及び前記検出直流電圧に基づいて、前記MOSFETをON/OFF動作させ、それぞれの前記MOSFETに内蔵された寄生ダイオードに電流が流れ始めたことを検出したときに、そのMOSFETをON動作させ、前記寄生ダイオードに流れる電流が停止したことを検出したときに、そのMOSFETをOFF動作させ、前記MOSFETにおける前記寄生ダイオードに電流が流れ始めたことを検出してから、前記検出交流電圧、前記検出直流電圧及び前記リアクターのインダクタンスに基づいた積分値の算出を開始し、該積分値が0になった場合に、前記寄生ダイオードに流れる電流が停止したものと判断することを特徴とする。   A DC power supply device according to the present invention includes a rectifying unit that converts an AC voltage output from an AC power source into a DC voltage, a reactor connected between the AC power source and the rectifying unit, and an output from the rectifying unit. Smoothing means for smoothing the DC voltage and connected to a load in parallel; power supply voltage detection means for detecting the AC voltage; DC voltage detection means for detecting DC voltage across the smoothing means; and the power supply Control means for receiving the AC voltage detected by the voltage detection means (hereinafter referred to as “detected AC voltage”) and the DC voltage detected by the DC voltage detection means (hereinafter referred to as “detected DC voltage”); The rectifying means has a MOSFET as a rectifying element, and the control means turns on the MOSFET based on the detected AC voltage and the detected DC voltage. When the OFF operation is performed and when it is detected that a current starts to flow in the parasitic diodes built in the respective MOSFETs, when the MOSFET is turned on and the current flowing through the parasitic diodes is detected to be stopped, The MOSFET is turned off, and the calculation of an integral value based on the detected AC voltage, the detected DC voltage, and the inductance of the reactor is started after detecting that a current starts to flow through the parasitic diode in the MOSFET. When the integrated value becomes 0, it is determined that the current flowing through the parasitic diode is stopped.

本発明によれば、整流器において、MOSFETを使用することによって、ダイオードを使用した場合よりも導通損失を低減することができ、電流センサレスによって同期整流動作を実現することができる直流電源装置を得ることができる。   According to the present invention, by using a MOSFET in a rectifier, it is possible to obtain a DC power supply device that can reduce conduction loss compared to the case of using a diode and can realize synchronous rectification operation without a current sensor. Can do.

本発明の実施の形態1に係る直流電源装置の回路ブロック図である。1 is a circuit block diagram of a DC power supply device according to Embodiment 1 of the present invention. 本発明の実施の形態1に係る直流電源装置におけるMOSFETの動作説明図である。It is operation | movement explanatory drawing of MOSFET in the DC power supply device which concerns on Embodiment 1 of this invention. 本発明の実施の形態1に係る直流電源装置におけるMOSFETのON/OFF動作を示す図である。It is a figure which shows ON / OFF operation | movement of MOSFET in the DC power supply device which concerns on Embodiment 1 of this invention. 本発明の実施の形態1に係る直流電源装置が出力する直流電圧及び入力電流の波形を示す図である。It is a figure which shows the waveform of the DC voltage and input current which the DC power supply device which concerns on Embodiment 1 of this invention outputs. 本発明の実施の形態1に係る直流電源装置におけるMOSFETのON/OFF動作の制御を示すフローチャートである。It is a flowchart which shows control of ON / OFF operation | movement of MOSFET in the DC power supply device which concerns on Embodiment 1 of this invention. 本発明の実施の形態2に係る直流電源装置におけるMOSFETのON/OFF動作を示す図である。It is a figure which shows ON / OFF operation | movement of MOSFET in the DC power supply device which concerns on Embodiment 2 of this invention. 本発明の実施の形態2に係る直流電源装置におけるMOSFETのON/OFF動作の制御を示すフローチャートである。It is a flowchart which shows control of ON / OFF operation | movement of MOSFET in the DC power supply device which concerns on Embodiment 2 of this invention. 本発明の実施の形態3に係る直流電源装置の回路ブロック図である。It is a circuit block diagram of the direct-current power supply device which concerns on Embodiment 3 of this invention. 本発明の実施の形態3に係る直流電源装置におけるMOSFETのON/OFF動作を示す図である。It is a figure which shows ON / OFF operation | movement of MOSFET in the DC power supply device which concerns on Embodiment 3 of this invention. 本発明の実施の形態4に係る直流電源装置の回路ブロック図である。It is a circuit block diagram of the direct-current power supply device which concerns on Embodiment 4 of this invention. 本発明の実施の形態5に係る直流電源装置の回路ブロック図である。It is a circuit block diagram of the direct-current power supply device which concerns on Embodiment 5 of this invention. 本発明の実施の形態5に係る直流電源装置におけるMOSFET及びスイッチング手段32のON/OFF動作を示す図である。It is a figure which shows ON / OFF operation | movement of MOSFET and the switching means 32 in the DC power supply device which concerns on Embodiment 5 of this invention. 本発明の実施の形態5に係る直流電源装置の回路ブロック図の別の例である。It is another example of the circuit block diagram of the DC power supply device which concerns on Embodiment 5 of this invention. 本発明の実施の形態6に係る冷凍サイクル装置のブロック図である。It is a block diagram of the refrigerating cycle device concerning Embodiment 6 of the present invention.

実施の形態1.
(直流電源装置の構成)
図1は、本発明の実施の形態1に係る直流電源装置の回路ブロック図である。
図1で示されるように、本実施の形態に係る直流電源装置は、少なくとも、交流電源1、後述する整流器21の一方の入力端と交流電源1との間に挿入されたリアクター2、MOSFET3及びMOSFET4並びにダイオード5及びダイオード6によって構成された整流器21、この整流器21の出力端間に接続された平滑コンデンサー7、MOSFET3及びMOSFET4のON/OFF動作をさせる制御手段11、平滑コンデンサー7の両端電圧を検出する直流電圧検出手段12、並びに、交流電源1の電源電圧を検出する電源電圧検出手段13を備えている。また、平滑コンデンサー7の両端には負荷8が接続されている。
Embodiment 1 FIG.
(Configuration of DC power supply)
FIG. 1 is a circuit block diagram of a DC power supply apparatus according to Embodiment 1 of the present invention.
As shown in FIG. 1, the DC power supply according to the present embodiment includes at least an AC power supply 1, a reactor 2 inserted between one input terminal of a rectifier 21 described later and the AC power supply 1, a MOSFET 3, and The rectifier 21 composed of the MOSFET 4 and the diode 5 and the diode 6, the smoothing capacitor 7 connected between the output terminals of the rectifier 21, the control means 11 for turning ON / OFF the MOSFET 3 and the MOSFET 4, and the voltage across the smoothing capacitor 7 DC voltage detecting means 12 for detecting and power supply voltage detecting means 13 for detecting the power supply voltage of the AC power supply 1 are provided. A load 8 is connected to both ends of the smoothing capacitor 7.

整流器21は、MOSFET3のソース側とMOSFET4のドレイン側とが接続されたMOSFET3とMOSFET4との直列回路と、ダイオード5のアノード側とダイオード6のカソード側とが接続されたダイオード5とダイオード6との直列回路とが並列に接続されて構成されている。このとき、MOSFET3とMOSFET4との接続点、及び、ダイオード5とダイオード6との接続点を整流器21の入力端とし、ダイオード5とダイオード6との直列回路の両端が整流器21の出力端となる。また、図1で示されるように、寄生ダイオード3a及び寄生ダイオード4aは、それぞれMOSFET3及びMOSFET4において構造的に形成される内蔵ダイオードである。また、一般的に、MOSFETはそのゲートに電荷が供給されると、単方向通流素子としてではなく、逆方向にも電流を流す性質がある。ここでいう逆方向とは、MOSFETの内部に形成される寄生ダイオードに電流が流れた場合の方向とする。交流電源1から供給される交流電圧は、この整流器21によって全波整流され直流電圧に変換される。   The rectifier 21 includes a series circuit of a MOSFET 3 and a MOSFET 4 in which the source side of the MOSFET 3 and the drain side of the MOSFET 4 are connected, and a diode 5 and a diode 6 in which the anode side of the diode 5 and the cathode side of the diode 6 are connected. A series circuit is connected in parallel. At this time, the connection point between the MOSFET 3 and the MOSFET 4 and the connection point between the diode 5 and the diode 6 are input terminals of the rectifier 21, and both ends of the series circuit of the diode 5 and the diode 6 are output terminals of the rectifier 21. Further, as shown in FIG. 1, the parasitic diode 3a and the parasitic diode 4a are built-in diodes structurally formed in the MOSFET 3 and the MOSFET 4, respectively. In general, when a charge is supplied to the gate of a MOSFET, the MOSFET has a property of flowing a current in the reverse direction, not as a unidirectional flow element. Here, the reverse direction is the direction in which a current flows through a parasitic diode formed inside the MOSFET. The AC voltage supplied from the AC power source 1 is full-wave rectified by the rectifier 21 and converted into a DC voltage.

平滑コンデンサー7は、整流器21によって出力される直流電圧を平滑する。   The smoothing capacitor 7 smoothes the DC voltage output by the rectifier 21.

制御手段11は、後述するように直流電圧検出手段12及び電源電圧検出手段13から受信した電圧情報に基づいて、MOSFET3及びMOSFET4のON/OFF動作をさせる。   As will be described later, the control unit 11 causes the MOSFET 3 and the MOSFET 4 to perform ON / OFF operations based on the voltage information received from the DC voltage detection unit 12 and the power supply voltage detection unit 13.

直流電圧検出手段12は、負荷8へ供給される直流電圧、すなわち、平滑コンデンサー7の両端電圧を検出し、その電圧情報を制御手段11に送信する。   The DC voltage detection means 12 detects the DC voltage supplied to the load 8, that is, the voltage across the smoothing capacitor 7, and transmits the voltage information to the control means 11.

電源電圧検出手段13は、交流電源1の電源電圧を検出し、その電圧情報を制御手段11に送信する。   The power supply voltage detection means 13 detects the power supply voltage of the AC power supply 1 and transmits the voltage information to the control means 11.

なお、上記の整流器21は、本発明の「整流手段」に相当し、MOSFET3及びMOSFET4並びにダイオード5及びダイオード6は、本発明の「整流素子」に相当し、そして、平滑コンデンサー7は、本発明の「平滑手段」に相当する。   The rectifier 21 corresponds to the “rectifying means” of the present invention, the MOSFET 3 and MOSFET 4, the diode 5 and the diode 6 correspond to “rectifier element” of the present invention, and the smoothing capacitor 7 corresponds to the present invention. Corresponds to “smoothing means”.

(MOSFETの動作)
図2は、本発明の実施の形態1に係る直流電源装置におけるMOSFETの動作説明図である。以下、図2を参照しながら、MOSFETの動作について説明する。なお、ここでは、N型チャネルのMOSFETとする。
(MOSFET operation)
FIG. 2 is an explanatory diagram of the operation of the MOSFET in the DC power supply according to Embodiment 1 of the present invention. Hereinafter, the operation of the MOSFET will be described with reference to FIG. Here, an N-type channel MOSFET is used.

図2(a)及び図2(b)で示されるように、MOSFETのソース側が正となるように電圧が印加(以下、この状態を「逆電圧印加」という)されている。図2(a)は、MOSFETのゲートとソースとの間に電圧が印加されておらずOFFとなっている状態(以下、この状態を「ゲートオフ状態」という)を示しており、このゲートオフ状態においては、寄生ダイオードを経由して電流が流れる。   As shown in FIGS. 2A and 2B, a voltage is applied so that the source side of the MOSFET is positive (hereinafter, this state is referred to as “reverse voltage application”). FIG. 2A shows a state in which no voltage is applied between the gate and the source of the MOSFET and it is in an OFF state (hereinafter, this state is referred to as a “gate off state”). Current flows through the parasitic diode.

また、図2(b)は、MOSFETのゲートとソースとの間に電圧が印加されONとなっている状態(以下、この状態を「ゲートオン状態」という)を示している。このゲートオン状態においては、MOSFETのオン抵抗による電圧低下が寄生ダイオードの順方向電圧より低い場合、電流は寄生ダイオードではなくトランジスター側に流れる。この場合、ダイオードの導通損失よりもMOSFETのオン抵抗による導通損失の方が小さくなる。このような、MOSFETに対する逆電圧印加によって電流を逆方向に導通させることによって導通損失を低減させる技術は一般的に同期整流と呼ばれる公知の技術である。   FIG. 2B shows a state in which a voltage is applied between the gate and source of the MOSFET to turn it on (hereinafter, this state is referred to as a “gate on state”). In this gate-on state, when the voltage drop due to the on-resistance of the MOSFET is lower than the forward voltage of the parasitic diode, the current flows not to the parasitic diode but to the transistor side. In this case, the conduction loss due to the on-resistance of the MOSFET is smaller than the conduction loss of the diode. Such a technique of reducing conduction loss by conducting a current in the reverse direction by applying a reverse voltage to the MOSFET is a known technique generally called synchronous rectification.

図1で示される回路構成において、MOSFET3及びMOSFET4がゲートオフ状態であれば、整流器21は、MOSFET3の寄生ダイオード3a、及びMOSFET4の寄生ダイオード4aを介した全波整流回路となり、この場合、MOSFET3及びMOSFET4の代わりにダイオードを使用しても同動作が可能である。ここで、ダイオードとせず、MOSFET3及びMOSFET4を使用しているのは、前述の同期整流を適用し、MOSFET3及びMOSFET4における導通損失を低減するためである。このMOSFET3及びMOSFET4における同期整流の動作の詳細は後述する。   In the circuit configuration shown in FIG. 1, if the MOSFET 3 and the MOSFET 4 are in a gate-off state, the rectifier 21 becomes a full-wave rectifier circuit via the parasitic diode 3a of the MOSFET 3 and the parasitic diode 4a of the MOSFET 4. In this case, the MOSFET 3 and the MOSFET 4 The same operation is possible even if a diode is used instead of. Here, the reason why the MOSFET 3 and the MOSFET 4 are used instead of the diode is to apply the above-described synchronous rectification and reduce the conduction loss in the MOSFET 3 and the MOSFET 4. Details of the synchronous rectification operation in the MOSFET 3 and the MOSFET 4 will be described later.

(直流電源装置の同期整流動作)
図3は、本発明の実施の形態1に係る直流電源装置におけるMOSFETのON/OFF動作を示す図であり、図4は、同直流電源装置が出力する直流電圧及び入力電流の波形を示す図である。
(Synchronous rectification operation of DC power supply)
FIG. 3 is a diagram showing the ON / OFF operation of the MOSFET in the DC power supply device according to Embodiment 1 of the present invention, and FIG. 4 is a diagram showing the waveforms of the DC voltage and input current output by the DC power supply device. It is.

図3(a)は、交流電源1の電源電圧Vsの波形を示し、図1で示される電源電圧Vsの矢印の方向を正極とする。また、図3(b)は、交流電源1を流れる入力電流Isの波形を示し、図1で示される入力電流Isの矢印の方向を正方向とする。このとき、制御手段11は、図3(b)で示される入力電流Isに同期させて、MOSFET3を図3(c)で示されるような駆動信号によってON/OFF動作させる。すなわち、制御手段11は、入力電流Isが正方向に流れ始めるタイミングでMOSFET3をゲートオン状態にさせ、入力電流Isが正方向に流れた後、入力電流Isが0となるタイミングでゲートオフ状態にさせる。また、制御手段11は、図3(b)で示される入力電流Isに同期させて、MOSFET4を図3(d)で示されるような駆動信号によってON/OFF動作させる。すなわち、制御手段11は、入力電流Isが逆方向に流れ始めるタイミングでMOSFET4をゲートオン状態にさせ、入力電流Isが逆方向に流れた後、入力電流Isが0となるタイミングでゲートオフ状態にさせる。これによって、MOSFET3及びMOSFET4を流れる電流は、寄生ダイオード3a及び寄生ダイオード4aではなく、それぞれ、トランジスター側を流れるので、MOSFET3及びMOSFET4における導通損失を低減できる。   FIG. 3A shows the waveform of the power supply voltage Vs of the AC power supply 1, and the direction of the arrow of the power supply voltage Vs shown in FIG. FIG. 3B shows the waveform of the input current Is flowing through the AC power supply 1, and the direction of the arrow of the input current Is shown in FIG. At this time, the control means 11 synchronizes with the input current Is shown in FIG. 3B, and causes the MOSFET 3 to be turned ON / OFF by a drive signal as shown in FIG. 3C. That is, the control means 11 turns the MOSFET 3 into the gate-on state at the timing when the input current Is starts to flow in the positive direction, and turns the gate 3 into the gate-off state at the timing when the input current Is becomes 0 after the input current Is flows in the positive direction. Further, the control means 11 synchronizes with the input current Is shown in FIG. 3B, and causes the MOSFET 4 to be turned ON / OFF by a drive signal as shown in FIG. 3D. That is, the control means 11 turns the MOSFET 4 into the gate-on state at the timing when the input current Is starts to flow in the reverse direction, and turns the gate 4 into the gate-off state at the timing when the input current Is becomes 0 after the input current Is flows in the reverse direction. As a result, the current flowing through the MOSFET 3 and the MOSFET 4 flows not on the parasitic diode 3a and the parasitic diode 4a but on the transistor side, respectively, so that conduction loss in the MOSFET 3 and the MOSFET 4 can be reduced.

上記のように、制御手段11が、入力電流Isに同期するように、MOSFET3及びMOSFET4のON/OFF動作を制御するためには、入力電流Isを検出すれば容易に制御することが可能である。しかしながら、一般に、電流検出器は高価であり、さらに、入力電流Isの極性を判別する必要があるため、整流器21の入力側において交流電流を検出する必要があり、交流電流検出器となるとさらに高価なものとなる。本実施の形態においては、電流検出器を用いずに、高インピーダンス抵抗及びオペアンプ等によって構成できる前述の直流電圧検出手段12及び電源電圧検出手段13を用いることによって、同期整流動作を実現する。   As described above, in order for the control means 11 to control the ON / OFF operation of the MOSFET 3 and the MOSFET 4 so as to be synchronized with the input current Is, the control can be easily performed by detecting the input current Is. . However, in general, the current detector is expensive, and further, since it is necessary to determine the polarity of the input current Is, it is necessary to detect an alternating current on the input side of the rectifier 21, and the alternating current detector is more expensive. It will be something. In the present embodiment, a synchronous rectification operation is realized by using the above-described DC voltage detection means 12 and power supply voltage detection means 13 that can be configured by a high impedance resistor, an operational amplifier or the like without using a current detector.

以下、制御手段11が、この直流電圧検出手段12及び電源電圧検出手段13によって検出された電圧に基づいて、MOSFET3及びMOSFET4のON/OFF動作をさせるタイミングを検出する動作を説明する。   Hereinafter, an operation in which the control unit 11 detects the timing at which the MOSFET 3 and the MOSFET 4 are turned on / off based on the voltages detected by the DC voltage detection unit 12 and the power supply voltage detection unit 13 will be described.

図4(a)において、直流電圧検出手段12によって検出された平滑コンデンサー7の両端電圧である直流電圧の波形を実線で示し、電源電圧検出手段13によって検出された交流電源1の電源電圧Vsを破線で示している。ここで、破線で示される電源電圧Vsは、便宜上、全波整流されたものとして示している。また、図4(b)は、交流電源1を流れる入力電流Isの波形を示し、便宜上、逆方向に流れる入力電流Isの波形を正方向側に反転して示している。   In FIG. 4A, the waveform of the DC voltage which is the voltage across the smoothing capacitor 7 detected by the DC voltage detection means 12 is shown by a solid line, and the power supply voltage Vs of the AC power supply 1 detected by the power supply voltage detection means 13 is shown. It is indicated by a broken line. Here, the power supply voltage Vs indicated by a broken line is shown as a full-wave rectified for convenience. FIG. 4B shows the waveform of the input current Is flowing through the AC power supply 1, and for the sake of convenience, the waveform of the input current Is flowing in the reverse direction is inverted in the positive direction.

まず、入力電流Isは、交流電源1の電源電圧Vsの絶対値が、平滑コンデンサー7の両端電圧である直流電圧よりも高くなったときに、MOSFET3又はMOSFET4に電流が流れ始める。したがって、制御手段11は、電源電圧検出手段13によって検出された電源電圧Vsの絶対値、及び、直流電圧検出手段12によって検出された直流電圧に基づいて、図4における入力電流Isが流れ始めるタイミング(i)を検出することができる。   First, the input current Is starts to flow through the MOSFET 3 or the MOSFET 4 when the absolute value of the power supply voltage Vs of the AC power supply 1 becomes higher than the DC voltage that is the voltage across the smoothing capacitor 7. Therefore, the control unit 11 starts the flow of the input current Is in FIG. 4 based on the absolute value of the power supply voltage Vs detected by the power supply voltage detection unit 13 and the DC voltage detected by the DC voltage detection unit 12. (I) can be detected.

次に、電源電圧検出手段13によって検出された電源電圧Vsの絶対値が、直流電圧検出手段12によって検出された直流電圧より低くなるタイミング(ii)以降、入力電流Isはすぐに0とはならず、しばらく電流が流れ続ける。これは、リアクター2に電流を流し続ける性質があるためである。   Next, after the timing (ii) when the absolute value of the power supply voltage Vs detected by the power supply voltage detection means 13 becomes lower than the DC voltage detected by the DC voltage detection means 12, the input current Is does not immediately become zero. Current continues to flow for a while. This is because the current continues to flow through the reactor 2.

タイミング(ii)以降、流れていた入力電流Isは、図4におけるタイミング(iii)において0となる。このタイミング(iii)以降までMOSFET3又はMOSFET4がゲートオン状態となっていると、直流電圧によって、交流電源1側へ電流が逆流してしまい、回生状態となる。したがって、制御手段11は、タイミング(iii)でMOSFET3及びMOSFET4をゲートオン状態からゲートオフ状態へ確実に移行するように制御する必要があり、このタイミング(iii)を演算によって求めることによって、電流センサレスを実現できる。   The input current Is that has flowed after timing (ii) becomes 0 at timing (iii) in FIG. If the MOSFET 3 or the MOSFET 4 is in the gate-on state after this timing (iii), the current flows back to the AC power source 1 side due to the DC voltage, and the regeneration state is established. Therefore, it is necessary for the control means 11 to control the MOSFET 3 and the MOSFET 4 to surely shift from the gate-on state to the gate-off state at timing (iii). By obtaining this timing (iii) by calculation, current sensorless is realized. it can.

整流後の直流電圧をVdc、そして、リアクター2のインダクタンスをLとすると、電源電圧Vs、直流電圧Vdc、入力電流Is、及びインダクタンスLの間には以下の式(1)のような関係式が成立する。なお、ここでは、リアクター2の抵抗成分、及び配線インピーダンスは0であるものと仮定している。   If the DC voltage after rectification is Vdc and the inductance of the reactor 2 is L, the following relational expression (1) is established among the power supply voltage Vs, the DC voltage Vdc, the input current Is, and the inductance L: To establish. Here, it is assumed that the resistance component and the wiring impedance of the reactor 2 are zero.

|Vs|−Vdc=L・(dIs/dt) (1)   | Vs | −Vdc = L · (dIs / dt) (1)

この式(1)によって、入力電流Isは、(|Vs|−Vdc)/Lを積分することによって算出できる。また、リアクター2のインダクタンスLの値は既知であるので、制御手段11は、直流電圧検出手段12によって検出される直流電圧Vdc、及び、電源電圧検出手段13によって検出される電源電圧Vsによって、入力電流Isを算出することができる。タイミング(i)からタイミング(ii)まで(|Vs|−Vdc)/Lの積分値は上昇するが、タイミング(ii)以降は、その積分値は低下し始め、タイミング(iii)において、積分値は0となる。制御手段11は、この積分値を算出及び監視することによって、タイミング(iii)を検出しMOSFET3又はMOSFET4をゲートオフ状態にする。   From this equation (1), the input current Is can be calculated by integrating (| Vs | −Vdc) / L. Further, since the value of the inductance L of the reactor 2 is known, the control means 11 is input by the DC voltage Vdc detected by the DC voltage detection means 12 and the power supply voltage Vs detected by the power supply voltage detection means 13. The current Is can be calculated. The integrated value of (| Vs | −Vdc) / L increases from timing (i) to timing (ii), but after timing (ii), the integrated value starts to decrease, and at timing (iii), the integrated value Becomes 0. The control means 11 calculates and monitors this integral value, thereby detecting the timing (iii) and setting the MOSFET 3 or MOSFET 4 to the gate-off state.

図5は、本発明の実施の形態1に係る直流電源装置におけるMOSFETのON/OFF動作の制御を示すフローチャートである。以下、図5を参照しながら、前述したような制御手段11によるMOSFET3及びMOSFET4のON/OFF動作の制御について説明する。   FIG. 5 is a flowchart showing control of the ON / OFF operation of the MOSFET in the DC power supply device according to Embodiment 1 of the present invention. Hereinafter, the control of the ON / OFF operation of the MOSFET 3 and the MOSFET 4 by the control means 11 as described above will be described with reference to FIG.

(S1)
制御手段11は、直流電圧検出手段12によって検出される直流電圧Vdc、及び、電源電圧検出手段13によって検出される電源電圧Vsに基づいてタイミング(i)を検出する。例えば、制御手段11は、Vdc<|Vs|となったか否かを判定し、Vdc<|Vs|となった場合、タイミング(i)を検出したものと判断すればよい。このタイミング(i)を検出した場合、ステップS2へ進む。一方、タイミング(i)を検出しない場合、ステップS6へ進む。
(S1)
The control means 11 detects the timing (i) based on the DC voltage Vdc detected by the DC voltage detection means 12 and the power supply voltage Vs detected by the power supply voltage detection means 13. For example, the control means 11 determines whether or not Vdc <| Vs |, and if Vdc <| Vs |, it may be determined that the timing (i) has been detected. If this timing (i) is detected, the process proceeds to step S2. On the other hand, if the timing (i) is not detected, the process proceeds to step S6.

(S2)
制御手段11は、タイミング(i)を検出した後、(|Vs|−Vdc)/Lの積分演算を開始する。
(S2)
After detecting the timing (i), the control means 11 starts an integration calculation of (| Vs | −Vdc) / L.

(S3)
制御手段11は、積分値が0以下になったと判定した場合、入力電流Isが0となるタイミング(iii)を検出したものと判断し、ステップS4へ進む。一方、積分値が0より大きいと判定した場合、ステップS7へ進む。
(S3)
When it is determined that the integral value has become 0 or less, the control unit 11 determines that the timing (iii) at which the input current Is becomes 0 has been detected, and proceeds to step S4. On the other hand, when it determines with an integral value being larger than 0, it progresses to step S7.

(S4)
制御手段11は、積分値が0以下になったと判定した場合、積分演算を完了として、その演算を停止する。
(S4)
When it is determined that the integral value has become 0 or less, the control unit 11 completes the integral calculation and stops the calculation.

(S5)
制御手段11は、ステップS4において演算完了とした積分値をリセットする。
(S5)
The control means 11 resets the integral value that has been calculated in step S4.

(S6)
制御手段11は、MOSFET3及びMOSFET4をゲートオフ状態にする。その後、ステップS1へ戻る。
(S6)
The control means 11 puts the MOSFET 3 and the MOSFET 4 in a gate-off state. Then, it returns to step S1.

(S7)
制御手段11は、積分値が0より大きいと判定した場合、入力電流Isが流れ始めたものと判定し、電源電圧検出手段13によって検出される電源電圧Vs(交流電圧)の極性を判定する。この判定の結果、交流電圧の極性が正極である場合、ステップS8へ進む。一方、交流電圧の極性が負極である場合、ステップS9へ進む。
(S7)
When it is determined that the integral value is greater than 0, the control unit 11 determines that the input current Is has started to flow, and determines the polarity of the power supply voltage Vs (AC voltage) detected by the power supply voltage detection unit 13. If the result of this determination is that the polarity of the AC voltage is positive, the process proceeds to step S8. On the other hand, if the polarity of the AC voltage is negative, the process proceeds to step S9.

(S8)
制御手段11は、MOSFET3をゲートオン状態にし、かつ、MOSFET4をゲートオフ状態にする。そして、ステップS3へ戻り、引き続き積分値が0以下となったか否かを監視する。
(S8)
The control means 11 puts the MOSFET 3 in the gate-on state and puts the MOSFET 4 in the gate-off state. Then, the process returns to step S3, and it is continuously monitored whether or not the integral value becomes 0 or less.

(S9)
制御手段11は、MOSFET3をゲートオフ状態にし、かつ、MOSFET4をゲートオン状態にする。そして、ステップS3へ戻り、引き続き積分値が0以下となったか否かを監視する。
(S9)
The control means 11 puts the MOSFET 3 in the gate-off state and puts the MOSFET 4 in the gate-on state. Then, the process returns to step S3, and it is continuously monitored whether or not the integral value becomes 0 or less.

なお、図5においては、制御手段11は、ステップS3において、積分値が0以下であると判定した後、ステップS4、ステップS5、そして、ステップS6の順序で処理しているが、これに限定されるものではなく、例えば、積分値が0以下であると判定した後、ステップS6の処理をステップS4及びステップS5に先行して実施するものとしてもよい。   In FIG. 5, the control means 11 determines in step S3 that the integral value is 0 or less, and then performs processing in the order of step S4, step S5, and step S6, but this is not limitative. For example, after determining that the integral value is 0 or less, the process of step S6 may be performed prior to steps S4 and S5.

(実施の形態1の効果)
以上の構成及び動作のように、整流器21において、MOSFETを使用することによって、ダイオードを使用した場合よりも導通損失を低減することができる。
また、電流センサレスによって安価に同期整流動作を実現することができ、コストを低減できる。
そして、本実施の形態に係る直流電源装置は、MOSFETの低オン抵抗を利用することによって、従来のダイオードのみによって構成される整流器よりも高効率化を図るものであるが、電流が小さい状態で特にその効果は大きい。これは、MOSFETのゲートオン状態に流れる電流が増加すると、その電圧効果がそれに比例して増加し、MOSFET内部の寄生ダイオードにおける電圧降下の方が低くなるためである。
(Effect of Embodiment 1)
As in the above configuration and operation, by using the MOSFET in the rectifier 21, the conduction loss can be reduced as compared with the case where a diode is used.
In addition, the synchronous rectification operation can be realized at low cost without a current sensor, and the cost can be reduced.
And the direct-current power supply device according to the present embodiment uses the low on-resistance of the MOSFET to achieve higher efficiency than a rectifier constituted only by a conventional diode, but with a small current. The effect is particularly great. This is because as the current flowing into the gate-on state of the MOSFET increases, the voltage effect increases in proportion thereto, and the voltage drop in the parasitic diode inside the MOSFET becomes lower.

なお、図1で示される本実施の形態に係る直流電源装置の整流器21は、MOSFET3、MOSFET4、ダイオード5、及びダイオード6によって構成されるものとしたが、これに限定されるものではなく、全ての素子をMOSFETによって構成するものとしてもよい。この場合、制御手段11は、MOSFET3、及びダイオード6と置換するMOSFETのON/OFF動作を同期して動作、すなわち、双方を図3(c)で示される駆動信号によってON/OFF動作させればよい。また、制御手段11は、MOSFET4、及びダイオード5と置換するMOSFETのON/OFF動作を同期して動作、すなわち、双方を図3(d)で示される駆動信号によってON/OFF動作させればよい。このような構成とすることで、ダイオード5及びダイオード6における導通損失よりも損失を低減できるので、整流器21を構成する全ての素子において、その導通損失を低減させることができ、より高効率な直流電源装置を得ることができる。   In addition, although the rectifier 21 of the DC power supply device according to the present embodiment shown in FIG. 1 is configured by the MOSFET 3, the MOSFET 4, the diode 5, and the diode 6, it is not limited to this. These elements may be constituted by MOSFETs. In this case, the control means 11 operates in synchronization with the ON / OFF operation of the MOSFET 3 and the MOSFET replaced with the diode 6, that is, when both are turned ON / OFF by the drive signal shown in FIG. Good. Moreover, the control means 11 should just operate | move by synchronizing the ON / OFF operation | movement of MOSFET which replaces MOSFET4 and the diode 5, ie, both perform ON / OFF operation | movement with the drive signal shown in FIG.3 (d). . By adopting such a configuration, the loss can be reduced more than the conduction loss in the diode 5 and the diode 6, so that the conduction loss can be reduced in all the elements constituting the rectifier 21, and more efficient direct current can be achieved. A power supply device can be obtained.

また、上記のMOSFET3及びMOSFET4は、スーパージャンクション構造のMOSFETを用いるものとしてもよい。これによって、さらに低損失化を実現することができ、高効率な直流電源装置を得ることができる。ここで、スーパージャンクション構造とは、通常のMOSFETよりも深いP層を持つ構造であり、深いP層がN層と広く接することによって低オン抵抗でありながら高い耐電圧を有することが知られている。   In addition, the MOSFET 3 and the MOSFET 4 may be super junction structure MOSFETs. As a result, the loss can be further reduced, and a highly efficient DC power supply device can be obtained. Here, the super junction structure is a structure having a P layer deeper than that of a normal MOSFET, and it is known that the deep P layer has a high withstand voltage while having a low on-resistance by being in wide contact with the N layer. Yes.

また、MOSFET3及びMOSFET4は、GaN(窒素ガリウム)、SiC(シリコンカーバイド)又はダイヤモンド等のワイドバンドギャップ半導体によって構成されたものを使用するものとしてもよい。これによって、さらに低損失化を実現することができる。また、ワイドギャップ半導体によって構成されたMOSFETを用いることによって、耐電圧及び耐熱性が高くなり、許容電流密度も高くなるため、MOSFETの小型化が可能となり、これらを組み込んだ整流器の小型化が可能となる。   Further, the MOSFET 3 and the MOSFET 4 may be made of a wide band gap semiconductor such as GaN (gallium gallium), SiC (silicon carbide), or diamond. As a result, a further reduction in loss can be realized. In addition, by using a MOSFET composed of a wide gap semiconductor, the withstand voltage and heat resistance are increased, and the allowable current density is also increased. Therefore, the MOSFET can be miniaturized, and the rectifier incorporating these can be miniaturized. It becomes.

さらに、図1で示されるようにMOSFET3及びMOSFET4はN型チャネルのものとしているが、これに限定されるものではなく、P型チャネルのものを使用してもよいのは言うまでもない。   Further, as shown in FIG. 1, the MOSFET 3 and the MOSFET 4 are of the N-type channel, but the present invention is not limited to this, and it is needless to say that a P-type channel may be used.

実施の形態2.
本実施の形態に係る直流電源装置について、実施の形態1に係る直流電源装置の動作と相違する点を中心に説明する。なお、本実施の形態に係る直流電源装置の回路構成は、図1で示される実施の形態1に係る直流電源装置の回路構成と同様である。
Embodiment 2. FIG.
The DC power supply device according to the present embodiment will be described focusing on differences from the operation of the DC power supply device according to the first embodiment. The circuit configuration of the DC power supply device according to the present embodiment is the same as the circuit configuration of the DC power supply device according to Embodiment 1 shown in FIG.

(直流電源装置の同期整流動作)
図6は、本発明の実施の形態2に係る直流電源装置におけるMOSFETのON/OFF動作を示す図である。
図6(a)は、交流電源1の電源電圧Vsの波形を示し、図1で示される電源電圧Vsの矢印の方向を正極とする。また、図6(b)は、交流電源1を流れる入力電流Isの波形を示し、図1で示される入力電流Isの矢印の方向を正方向とする。このとき、制御手段11は、図6(b)で示される入力電流Isに同期させて、MOSFET3を図6(c)で示されるような駆動信号によってON/OFF動作させ、MOSFET4を図6(d)で示されるような駆動信号によってON/OFF動作させる。
(Synchronous rectification operation of DC power supply)
FIG. 6 is a diagram illustrating an ON / OFF operation of the MOSFET in the DC power supply according to Embodiment 2 of the present invention.
FIG. 6A shows the waveform of the power supply voltage Vs of the AC power supply 1, and the direction of the arrow of the power supply voltage Vs shown in FIG. FIG. 6B shows the waveform of the input current Is flowing through the AC power supply 1, and the direction of the arrow of the input current Is shown in FIG. At this time, the control means 11 synchronizes with the input current Is shown in FIG. 6B, and causes the MOSFET 3 to be turned ON / OFF by a drive signal as shown in FIG. An ON / OFF operation is performed by a drive signal as shown in d).

すなわち、まず、制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsの極性が変化するタイミングを検出する。そして、制御手段11は、このタイミングにおいて、変化した極性において整流のためにゲートオン状態にさせるMOSFETとは異なる方のMOSFETをパルス状にゲートオン状態にさせる。このようにすることで、そのMOSFETがパルス状にゲートオン状態となっている間、交流電源1が短絡状態となり、短絡電流が強制的に流れる。このとき、制御手段11は、そのMOSFETがパルス状にゲートオン状態になっている間、他方のMOSFETはゲートオフ状態にしておく。これは、双方のMOSFETがゲートオン状態になっていると、平滑コンデンサー7が短絡状態となり破損する危険性があるからである。そして、制御手段11は、パルス状のゲートオン状態となっているMOSFETをゲートオフ状態にするのとほぼ同時に、他方のMOSFETをゲートオン状態にさせる。なお、制御手段11は、前述の理由により、双方のMOSFETがゲートオン状態となってしまう状態を回避するため、パルス状にゲートオン状態になっているMOSFETをゲートオフ状態としてから、双方のMOSFETがゲートオフ状態となっている状態(以下、「デッドオフ状態」という)の期間を経てから他方のMOSFETをゲートオン状態にさせる動作としてもよい。   That is, first, the control means 11 detects the timing at which the polarity of the power supply voltage Vs detected by the power supply voltage detection means 13 changes. Then, at this timing, the control means 11 causes the MOSFET, which is different from the MOSFET to be turned on for rectification in the changed polarity, to be turned on in a pulsed manner. By doing in this way, while the MOSFET is in a gate-on state in a pulse shape, the AC power supply 1 is short-circuited, and a short-circuit current flows forcibly. At this time, the control means 11 keeps the other MOSFET in the gate-off state while the MOSFET is in the gate-on state in a pulse shape. This is because if both MOSFETs are in the gate-on state, the smoothing capacitor 7 is short-circuited and may be damaged. Then, the control means 11 brings the other MOSFET into the gate-on state almost simultaneously with turning the MOSFET in the pulse-like gate-on state into the gate-off state. In order to avoid a state in which both MOSFETs are in the gate-on state for the above-described reason, the control means 11 sets the MOSFETs that are in the gate-on state in a pulsed manner to the gate-off state, and then both the MOSFETs are in the gate-off state. After the period of the state (hereinafter referred to as “dead-off state”), the other MOSFET may be turned on.

具体的には、制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsが負極から正極に変化することを検出した場合、電源電圧Vsが正極側である場合に整流するためにゲートオン状態にさせるMOSFET3ではなく、MOSFET4をパルス状にゲートオン状態にさせる。これによって、MOSFET4がパルス状にゲートオン状態となっている間、交流電源1が短絡状態となり、交流電源1、リアクター2、MOSFET4、ダイオード6、そして交流電源1の順で短絡電流が流れる。そして、制御手段11は、MOSFET4をゲートオフ状態にさせるのとほぼ同時に、MOSFET3をゲートオン状態にさせる。なお、前述のように、MOSFET3をゲートオン状態にさせる前に、デッドオフ状態を設けてもよい。その後、短絡電流と同方向の入力電流Isが流れ続け、制御手段11は、この入力電流Isが0となるタイミングでMOSFET3をゲートオフ状態にさせる。   Specifically, when the control unit 11 detects that the power supply voltage Vs detected by the power supply voltage detection unit 13 changes from the negative electrode to the positive electrode, the control unit 11 performs gate-on to rectify when the power supply voltage Vs is on the positive electrode side. The MOSFET 4 is turned on in a pulsed manner, not the MOSFET 3 to be brought into a state. As a result, while the MOSFET 4 is in the gate-on state in a pulsed manner, the AC power source 1 is in a short circuit state, and a short circuit current flows in the order of the AC power source 1, the reactor 2, the MOSFET 4, the diode 6, and the AC power source 1. Then, the control means 11 brings the MOSFET 3 into the gate-on state almost simultaneously with turning the MOSFET 4 into the gate-off state. As described above, a dead-off state may be provided before the MOSFET 3 is turned on. Thereafter, the input current Is in the same direction as the short-circuit current continues to flow, and the control unit 11 causes the MOSFET 3 to be in a gate-off state at a timing when the input current Is becomes zero.

また、制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsが正極から負極に変化することを検出した場合、電源電圧Vsが負極側である場合に整流するためにゲートオン状態にさせるMOSFET4ではなく、MOSFET3をパルス状にゲートオン状態にさせる。これによって、MOSFET3がパルス状にゲートオン状態となっている間、交流電源1が短絡状態となり、交流電源1、ダイオード5、MOSFET3、リアクター2、そして、交流電源1の順で短絡電流が流れる。そして、制御手段11は、MOSFET3をゲートオフ状態にさせるのとほぼ同時に、MOSFET4をゲートオン状態にさせる。なお、前述のように、MOSFET4をゲートオン状態にさせる前に、デッドオフ状態を設けてもよい。その後、短絡電流と同方向の入力電流Isが流れ続け、制御手段11は、この入力電流Isが0となるタイミングでMOSFET4をゲートオフ状態にさせる。   Further, when the control unit 11 detects that the power supply voltage Vs detected by the power supply voltage detection unit 13 changes from the positive electrode to the negative electrode, the control unit 11 sets the gate on state for rectification when the power supply voltage Vs is on the negative electrode side. Instead of MOSFET 4, MOSFET 3 is turned on in a pulsed manner. As a result, the AC power supply 1 is short-circuited while the MOSFET 3 is in the gate-on state in a pulsed manner, and a short-circuit current flows in the order of the AC power supply 1, the diode 5, the MOSFET 3, the reactor 2, and the AC power supply 1. Then, the control means 11 brings the MOSFET 4 into the gate-on state almost simultaneously with turning the MOSFET 3 into the gate-off state. As described above, a dead-off state may be provided before the MOSFET 4 is turned on. Thereafter, the input current Is in the same direction as the short-circuit current continues to flow, and the control unit 11 causes the MOSFET 4 to be in a gate-off state at a timing when the input current Is becomes zero.

以上のような動作のように、交流電源1の短絡のためのパルス状にMOSFET3又はMOSFET4をゲートオン状態にさせることによって、力率改善及び高調波電流低減用の新たなスイッチング素子等を追加することなく、安価に力率改善及び高調波電流低減を実現できる。   As described above, a new switching element for power factor improvement and harmonic current reduction is added by turning on the MOSFET 3 or the MOSFET 4 in a pulsed state for short-circuiting the AC power supply 1. Therefore, power factor improvement and harmonic current reduction can be realized at low cost.

図7は、本発明の実施の形態2に係る直流電源装置におけるMOSFETのON/OFF動作の制御を示すフローチャートである。以下、図7を参照しながら、前述したような制御手段11によるMOSFET3及びMOSFET4のON/OFF動作の制御について説明する。   FIG. 7 is a flowchart showing control of the ON / OFF operation of the MOSFET in the DC power supply device according to Embodiment 2 of the present invention. Hereinafter, the control of the ON / OFF operation of the MOSFET 3 and the MOSFET 4 by the control means 11 as described above will be described with reference to FIG.

(S21)
制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsに基づいて、その極性が変化したか否かを検出する。極性が変化したことを検出した場合、ステップS22へ進む。一方、極性が変化したことが検出されない場合、ステップS31へ進む。
(S21)
The control means 11 detects whether or not the polarity has changed based on the power supply voltage Vs detected by the power supply voltage detection means 13. If it is detected that the polarity has changed, the process proceeds to step S22. On the other hand, if it is not detected that the polarity has changed, the process proceeds to step S31.

(S22)
制御手段11は、直流電圧検出手段12によって検出される直流電圧Vdc、及び、電源電圧検出手段13によって検出される電源電圧Vsに基づいて、(|Vs|−Vdc)/Lの積分演算を開始する。
(S22)
Based on the DC voltage Vdc detected by the DC voltage detection means 12 and the power supply voltage Vs detected by the power supply voltage detection means 13, the control means 11 starts an integration calculation of (| Vs | −Vdc) / L. To do.

(S23)
制御手段11は、電源電圧検出手段13によって検出される電源電圧Vs(交流電圧)の極性を判定する。この判定の結果、交流電圧の極性が正極である場合、ステップS24へ進む。一方、交流電圧の極性が負極である場合、ステップS26へ進む。
(S23)
The control means 11 determines the polarity of the power supply voltage Vs (AC voltage) detected by the power supply voltage detection means 13. If the result of this determination is that the polarity of the AC voltage is positive, the process proceeds to step S24. On the other hand, if the polarity of the AC voltage is negative, the process proceeds to step S26.

(S24)
制御手段11は、MOSFET3をゲートオフ状態のままとし、MOSFET4をパルス状にON動作及びOFF動作させる。
(S24)
The control means 11 leaves the MOSFET 3 in the gate-off state, and causes the MOSFET 4 to perform an ON operation and an OFF operation in a pulse shape.

(S25)
制御手段11は、ステップS24において、MOSFET4をゲートオフ状態にさせたのとほぼ同時に、MOSFET3をゲートオン状態にさせる。
なお、MOSFET4をゲートオフ状態にさせてから、デッドオフ状態を設け、その経過後、MOSFET3をゲートオン状態にさせるものとしてもよい。
(S25)
In step S24, the control unit 11 turns the MOSFET 3 into the gate-on state almost simultaneously with turning the MOSFET 4 into the gate-off state.
Note that the MOSFET 4 may be set in the gate-off state after the dead-off state is provided, and after that, the MOSFET 3 may be set in the gate-on state.

(S26)
制御手段11は、MOSFET4をゲートオフ状態のままとし、MOSFET3をパルス状にON動作及びOFF動作させる。
(S26)
The control means 11 leaves the MOSFET 4 in the gate-off state, and causes the MOSFET 3 to perform an ON operation and an OFF operation in a pulsed manner.

(S27)
制御手段11は、ステップS26において、MOSFET3をゲートオフ状態にさせたのとほぼ同時に、MOSFET4をゲートオン状態にさせる。
なお、MOSFET3をゲートオフ状態にさせてから、デッドオフ状態を設け、その経過後、MOSFET4をゲートオン状態にさせるものとしてもよい。
(S27)
In step S26, the control unit 11 causes the MOSFET 4 to be in the gate-on state almost simultaneously with the MOSFET 3 being in the gate-off state.
Alternatively, the dead-off state may be provided after the MOSFET 3 is brought into the gate-off state, and after that, the MOSFET 4 may be brought into the gate-on state.

(S28)
制御手段11は、積分値が0以下になったと判定した場合、ステップS29へ進む。一方、積分値が0より大きいと判定した場合は、入力電流Isが流れ続けているものと判断し、引き続き、積分値が0以下になるまで待機する。
(S28)
When it is determined that the integral value has become 0 or less, the control unit 11 proceeds to step S29. On the other hand, if it is determined that the integral value is greater than 0, it is determined that the input current Is continues to flow, and the process waits until the integral value becomes 0 or less.

(S29)
制御手段11は、積分値が0以下になったと判定した場合、積分演算を完了として、その演算を停止する。
(S29)
When it is determined that the integral value has become 0 or less, the control unit 11 completes the integral calculation and stops the calculation.

(S30)
制御手段11は、ステップS29において演算完了とした積分値をリセットする。
(S30)
The control means 11 resets the integral value that has been calculated in step S29.

(S31)
制御手段11は、MOSFET3及びMOSFET4をゲートオフ状態にする。その後、ステップS21へ戻る。
(S31)
The control means 11 puts the MOSFET 3 and the MOSFET 4 in a gate-off state. Then, it returns to step S21.

なお、図7においては、制御手段11は、ステップS28において、積分値が0以下であると判定した後、ステップS29、ステップS30、そして、ステップS31の順序で処理しているが、これに限定されるものではなく、例えば、積分値が0以下であると判定した後、ステップS31の処理をステップS29及びステップS30に先行して実施するものとしてもよい。   In FIG. 7, the control means 11 determines in step S28 that the integral value is 0 or less, and then performs processing in the order of step S29, step S30, and step S31, but this is not limitative. For example, after determining that the integral value is 0 or less, the process of step S31 may be performed prior to step S29 and step S30.

(実施の形態2の効果)
以上の動作によって、実施の形態1における効果を有するのに加え、交流電源1の短絡のためのパルス状にMOSFET3又はMOSFET4をゲートオン状態にさせることによって、力率改善及び高調波電流低減用の新たなスイッチング素子等を追加することなく、安価に力率改善及び高調波電流低減を実現できる。
(Effect of Embodiment 2)
In addition to the effects of the first embodiment, the above operation causes the MOSFET 3 or the MOSFET 4 to be turned on in pulses for short-circuiting the AC power supply 1, thereby improving power factor and reducing harmonic current. A power factor can be improved and a harmonic current can be reduced at low cost without adding an additional switching element.

なお、本実施の形態に係る直流電源装置の整流器21は、実施の形態1と同様に、図1で示されるように、MOSFET3、MOSFET4、ダイオード5、及びダイオード6によって構成されるものとしたが、これに限定されるものではなく、全ての素子をMOSFETによって構成するものとしてもよい。この場合、制御手段11は、図6(c)で示されるMOSFET3のON/OFF動作と同期して、MOSFET4がパルス状にON動作してからOFF動作した直後のMOSFET3のON動作と共に、ダイオード6と置換するMOSFETをON動作させ、そして、MOSFET3のパルス状のON動作と共に、ダイオード5と置換するMOSFETをON動作させればよい。また、制御手段11は、図6(d)で示されるMOSFET4のON/OFF動作と同期して、MOSFET3がパルス状にON動作してからOFF動作した直後のMOSFET4のON動作と共に、ダイオード5と置換するMOSFETをON動作させ、そして、MOSFET4のパルス状のON動作と共に、ダイオード6と置換するMOSFETをON動作させればよい。このような構成とすることで、ダイオード5及びダイオード6における導通損失よりも損失を低減できるので、整流器21を構成する全ての素子において、その導通損失を低減させることができ、より高効率な直流電源装置を得ることができる。   Note that the rectifier 21 of the DC power supply according to the present embodiment is configured by the MOSFET 3, the MOSFET 4, the diode 5, and the diode 6, as shown in FIG. 1, as in the first embodiment. However, the present invention is not limited to this, and all elements may be constituted by MOSFETs. In this case, the control means 11 synchronizes with the ON / OFF operation of the MOSFET 3 shown in FIG. 6C, together with the ON operation of the MOSFET 3 immediately after the MOSFET 4 has been turned OFF after the MOSFET 4 has been turned ON, and the diode 6 The MOSFET to be replaced with the diode 5 is turned on, and the MOSFET 3 to be replaced with the diode 5 is turned on together with the pulsed ON operation of the MOSFET 3. Further, the control means 11 synchronizes with the ON / OFF operation of the MOSFET 4 shown in FIG. 6 (d), together with the ON operation of the MOSFET 4 immediately after the MOSFET 3 is turned ON in a pulsed manner, and the diode 5 and The MOSFET to be replaced may be turned on, and the MOSFET 4 to be replaced with the diode 6 may be turned on together with the pulsed ON operation of the MOSFET 4. By adopting such a configuration, the loss can be reduced more than the conduction loss in the diode 5 and the diode 6, so that the conduction loss can be reduced in all the elements constituting the rectifier 21, and more efficient direct current can be achieved. A power supply device can be obtained.

実施の形態3.
本実施の形態に係る直流電源装置について、実施の形態2に係る直流電源装置の構成及び動作と相違する点を中心に説明する。
Embodiment 3 FIG.
The DC power supply according to the present embodiment will be described focusing on differences from the configuration and operation of the DC power supply according to the second embodiment.

(直流電源装置の構成)
図8は、本発明の実施の形態3に係る直流電源装置の回路ブロック図である。
図8で示されるように、本実施の形態に係る直流電源装置の回路構成は、図1で示される回路構成のうち整流器21を整流器21aに置換したものである。
(Configuration of DC power supply)
FIG. 8 is a circuit block diagram of a DC power supply apparatus according to Embodiment 3 of the present invention.
As shown in FIG. 8, the circuit configuration of the DC power supply according to the present embodiment is obtained by replacing the rectifier 21 with the rectifier 21a in the circuit configuration shown in FIG.

整流器21aは、ダイオード6のアノード側とMOSFET4のドレイン側とが接続されたダイオード6とMOSFET4との直列回路と、ダイオード5のアノード側とMOSFET3のドレイン側とが接続されたダイオード5とMOSFET3との直列回路とが並列に接続されて構成されている。このとき、ダイオード6とMOSFET4との接続点、及び、ダイオード5とMOSFET3との接続点を整流器21aの入力端とし、ダイオード5とMOSFET3との直列回路の両端が整流器21aの出力端となる。   The rectifier 21a includes a series circuit of the diode 6 and the MOSFET 4 in which the anode side of the diode 6 and the drain side of the MOSFET 4 are connected, and the diode 5 and the MOSFET 3 in which the anode side of the diode 5 and the drain side of the MOSFET 3 are connected. A series circuit is connected in parallel. At this time, the connection point between the diode 6 and the MOSFET 4 and the connection point between the diode 5 and the MOSFET 3 are input terminals of the rectifier 21a, and both ends of the series circuit of the diode 5 and the MOSFET 3 are output terminals of the rectifier 21a.

なお、本実施の形態に係る直流電源装置の整流器21aは、図8で示されるものとしたが、これに限定されるものではなく、MOSFET3のソース側とダイオード5のカソード側とが接続されたMOSFET3とダイオード5との直列回路と、MOSFET4のソース側とダイオード6のカソード側とが接続されたMOSFET4とダイオード6との直列回路とが並列接続されて構成されているものとしてもよい。この場合、MOSFET3とダイオード5の接続点、及び、MOSFET4とダイオード6との接続点を整流器21aの入力端とし、MOSFET4とダイオード6との直列回路の両端が整流器21aの出力端とすればよい。   In addition, although the rectifier 21a of the DC power supply device according to the present embodiment is as shown in FIG. 8, it is not limited to this, and the source side of the MOSFET 3 and the cathode side of the diode 5 are connected. A series circuit of the MOSFET 3 and the diode 5 and a series circuit of the MOSFET 4 and the diode 6 in which the source side of the MOSFET 4 and the cathode side of the diode 6 are connected may be connected in parallel. In this case, the connection point between the MOSFET 3 and the diode 5 and the connection point between the MOSFET 4 and the diode 6 may be the input terminal of the rectifier 21a, and both ends of the series circuit of the MOSFET 4 and the diode 6 may be the output terminal of the rectifier 21a.

また、上記の整流器21aは、本発明の「整流手段」に相当する。   The rectifier 21a corresponds to the “rectifying means” of the present invention.

(直流電源装置の同期整流動作)
図9は、本発明の実施の形態3に係る直流電源装置におけるMOSFETのON/OFF動作を示す図である。
図9(a)は、交流電源1の電源電圧Vsの波形を示し、図8で示される電源電圧Vsの矢印の方向を正極とする。また、図9(b)は、交流電源1を流れる入力電流Isの波形を示し、図8で示される入力電流Isの矢印の方向を正方向とする。このとき、制御手段11は、図9(b)で示される入力電流Isに同期させて、MOSFET3を図9(c)で示されるような駆動信号によってON/OFF動作させ、MOSFET4を図9(d)で示されるような駆動信号によってON/OFF動作させる。
(Synchronous rectification operation of DC power supply)
FIG. 9 is a diagram illustrating an ON / OFF operation of the MOSFET in the DC power supply according to Embodiment 3 of the present invention.
FIG. 9A shows the waveform of the power supply voltage Vs of the AC power supply 1, and the direction of the arrow of the power supply voltage Vs shown in FIG. FIG. 9B shows the waveform of the input current Is flowing through the AC power supply 1, and the direction of the arrow of the input current Is shown in FIG. 8 is the positive direction. At this time, the control means 11 synchronizes with the input current Is shown in FIG. 9B to cause the MOSFET 3 to be turned ON / OFF by a drive signal as shown in FIG. An ON / OFF operation is performed by a drive signal as shown in d).

ここで、本実施の形態に係る直流電源装置は、図1で示される実施の形態2に係る直流電源装置とは異なり、MOSFET3及びMOSFET4を同時にゲートオン状態となっても平滑コンデンサー7が短絡状態となることはない。したがって、実施の形態2に係る直流電源装置のようにMOSFET3及びMOSFET4が同時にゲートオン状態とならないように制御する必要はなく、制御動作の信頼性が向上する。   Here, the DC power supply according to the present embodiment differs from the DC power supply according to the second embodiment shown in FIG. 1 in that the smoothing capacitor 7 is short-circuited even if the MOSFET 3 and the MOSFET 4 are simultaneously turned on. Never become. Therefore, unlike the DC power supply according to the second embodiment, it is not necessary to control the MOSFET 3 and the MOSFET 4 so that they are not simultaneously turned on, and the reliability of the control operation is improved.

まず、制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsの極性が変換するタイミングを検出する。そして、制御手段11は、このタイミングにおいて、変化した極性において整流のためにゲートオン状態にさせるMOSFETをゲートオン状態とし、他方のMOSFETをパルス状にゲートオン状態にさせる。この他方のMOSFETがパルス状にゲートオン状態となっている間、双方のMOSFETがゲートオン状態となるが、平滑コンデンサー7は短絡状態とならず、破損することはない。そして、制御手段11は、入力電流Isが0となるタイミングで、変化した極性において整流のためにゲートオン状態にさせたMOSFETをゲートオフ状態にさせる。   First, the control means 11 detects the timing at which the polarity of the power supply voltage Vs detected by the power supply voltage detection means 13 is converted. Then, at this timing, the control means 11 turns the MOSFET that is turned on for rectification in the changed polarity into the gate-on state, and turns the other MOSFET into the gate-on state in a pulsed manner. While the other MOSFET is in the gate-on state in a pulsed manner, both MOSFETs are in the gate-on state, but the smoothing capacitor 7 is not short-circuited and is not damaged. Then, at the timing when the input current Is becomes 0, the control unit 11 causes the MOSFET that has been turned on for rectification in the changed polarity to be turned off.

具体的には、制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsが負極から正極に変化することを検出した場合、電源電圧Vsが正極側である場合に整流するためにゲートオン状態にさせるMOSFET3をゲートオン状態にさせ、MOSFET4をパルス状にゲートオン状態にさせる。これによって、MOSFET4がパルス状にゲートオン状態となっている間、交流電源1は短絡状態となり、交流電源1、リアクター2、MOSFET4、MOSFET3、そして交流電源1の順で短絡電流が流れる。そして、制御手段11は、MOSFET4をゲートオフ状態にさせた後、入力電流Isが0となるタイミングでMOSFET3をゲートオフ状態にさせる。   Specifically, when the control unit 11 detects that the power supply voltage Vs detected by the power supply voltage detection unit 13 changes from the negative electrode to the positive electrode, the control unit 11 performs gate-on to rectify when the power supply voltage Vs is on the positive electrode side. The MOSFET 3 to be turned on is turned on, and the MOSFET 4 is turned on in a pulsed manner. As a result, while the MOSFET 4 is in the gate-on state in a pulse shape, the AC power supply 1 is short-circuited, and a short-circuit current flows in the order of the AC power supply 1, the reactor 2, the MOSFET 4, the MOSFET 3, and the AC power supply 1. Then, the control unit 11 causes the MOSFET 4 to be in a gate-off state, and then causes the MOSFET 3 to be in a gate-off state at a timing when the input current Is becomes zero.

また、制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsが正極から負極に変化することを検出した場合、電源電圧Vsが負極側である場合に整流するためにゲートオン状態にさせるMOSFET4をゲートオン状態にさせ、MOSFET3をパルス状にゲートオン状態にさせる。これによって、MOSFET3がパルス状にゲートオン状態となっている間、交流電源1は短絡状態となり、交流電源1、MOSFET3、MOSFET4、リアクター2、そして交流電源1の順で短絡電流が流れる。そして、制御手段11は、MOSFET3をゲートオフ状態にさせた後、入力電流Isが0となるタイミングでMOSFET4をゲートオフ状態にさせる。   Further, when the control unit 11 detects that the power supply voltage Vs detected by the power supply voltage detection unit 13 changes from the positive electrode to the negative electrode, the control unit 11 sets the gate on state for rectification when the power supply voltage Vs is on the negative electrode side. The MOSFET 4 is turned on, and the MOSFET 3 is turned on in a pulsed manner. As a result, while the MOSFET 3 is in the gate-on state in a pulse shape, the AC power supply 1 is in a short-circuited state, and a short-circuit current flows in the order of the AC power supply 1, MOSFET 3, MOSFET 4, reactor 2, and AC power supply 1. Then, the control unit 11 causes the MOSFET 3 to be in a gate-off state at a timing when the input current Is becomes 0 after the MOSFET 3 is brought into a gate-off state.

(実施の形態3の効果)
以上の動作によって、実施の形態2における効果を有するのに加え、その実施の形態2に係る直流電源装置のようにMOSFET3及びMOSFET4が同時にゲートオン状態とならないように制御する必要はなく、制御動作の信頼性を向上させることができる。
(Effect of Embodiment 3)
With the above operation, in addition to having the effects in the second embodiment, it is not necessary to control the MOSFET 3 and the MOSFET 4 so as not to be simultaneously turned on unlike the DC power supply device according to the second embodiment. Reliability can be improved.

なお、本実施の形態に係る直流電源装置の構成において、制御手段11は、図9(c)及び図9(d)で示される駆動信号によって、MOSFET3及びMOSFET4をON/OFF動作させるものとしたが、これに限定されるものではなく、実施の形態1における図3(c)及び図3(d)、又は実施の形態2における図6(c)及び図6(d)で示される駆動信号によって、MOSFET3及びMOSFET4をON/OFF動作させるものとしてもよい。   In the configuration of the DC power supply device according to the present embodiment, the control unit 11 performs the ON / OFF operation of the MOSFET 3 and the MOSFET 4 in accordance with the drive signals shown in FIGS. 9C and 9D. However, the present invention is not limited to this, and the drive signals shown in FIGS. 3C and 3D in the first embodiment or FIGS. 6C and 6D in the second embodiment. Thus, the MOSFET 3 and the MOSFET 4 may be turned ON / OFF.

また、本実施の形態に係る直流電源装置の整流器21aは、MOSFET3、MOSFET4、ダイオード5、及びダイオード6によって構成されるものとしたが、これに限定されるものではなく、全ての素子をMOSFETによって構成するものとしてもよい。
この場合、制御手段11は、図9(c)で示されるMOSFET3のON/OFF動作において、MOSFET4がパルス状にON動作すると共にMOSFET3がON動作した後、MOSFET4がOFF動作するのとほぼ同時に、ダイオード6と置換するMOSFETをON動作させ、その後、MOSFET3がOFF動作すると共に、ダイオード6と置換するMOSFETをOFF動作させる。このとき、MOSFET4、及び、ダイオード6と置換するMOSFETが同時にゲートオン状態となると平滑コンデンサー7を短絡してしまうことになる。この短絡状態を確実に回避するため、上記のMOSFET4のOFF動作と、ダイオード6と置換するMOSFETのON動作との間に所定時間のデッドオフ状態を設ける動作としてもよい。
また、制御手段11は、図9(d)で示されるMOSFET4のON/OFF動作において、MOSFET3がパルス状にON動作すると共にMOSFET4がON動作した後、MOSFET3がOFF動作するとほぼ同時に、ダイオード5と置換するMOSFETをON動作させ、その後、MOSFET4がOFF動作すると共に、ダイオード5と置換するMOSFETをOFF動作させる。このとき、MOSFET3、及び、ダイオード5と置換するMOSFETが同時にゲートオン状態となると平滑コンデンサー7を短絡してしまうことになる。この短絡状態を確実に回避するため、上記のMOSFET3のOFF動作と、ダイオード5と置換するMOSFETのON動作との間に所定時間のデッドオフ状態を設ける動作としてもよい。
このような構成とすることで、ダイオード5及びダイオード6における導通損失よりも損失を低減できるので、整流器21aを構成する全ての素子において、その導通損失を低減させることができ、より高効率な直流電源装置を得ることができる。
Moreover, although the rectifier 21a of the DC power supply device according to the present embodiment is configured by the MOSFET 3, the MOSFET 4, the diode 5, and the diode 6, it is not limited to this, and all elements are configured by the MOSFET. It may be configured.
In this case, in the ON / OFF operation of the MOSFET 3 shown in FIG. 9 (c), the control means 11 is almost simultaneously with the MOSFET 4 being turned OFF after the MOSFET 4 is turned ON and the MOSFET 3 is turned ON. The MOSFET that replaces the diode 6 is turned on, and then the MOSFET 3 is turned off and the MOSFET that replaces the diode 6 is turned off. At this time, if the MOSFET 4 and the MOSFET replaced with the diode 6 are simultaneously turned on, the smoothing capacitor 7 is short-circuited. In order to surely avoid this short-circuit state, an operation of providing a dead-off state for a predetermined time between the OFF operation of the MOSFET 4 and the ON operation of the MOSFET replacing the diode 6 may be employed.
Further, in the ON / OFF operation of the MOSFET 4 shown in FIG. 9D, the control means 11 turns on the diode 5 and the diode 5 almost simultaneously when the MOSFET 3 is turned on after the MOSFET 3 is turned on and the MOSFET 4 is turned on. The MOSFET to be replaced is turned on, then the MOSFET 4 is turned off, and the MOSFET to be replaced with the diode 5 is turned off. At this time, if the MOSFET 3 and the MOSFET replaced with the diode 5 are simultaneously turned on, the smoothing capacitor 7 is short-circuited. In order to surely avoid this short-circuit state, an operation of providing a dead-off state for a predetermined time between the OFF operation of the MOSFET 3 and the ON operation of the MOSFET replacing the diode 5 may be employed.
By adopting such a configuration, the loss can be reduced more than the conduction loss in the diode 5 and the diode 6, so that the conduction loss can be reduced in all the elements constituting the rectifier 21a, and more efficient direct current can be achieved. A power supply device can be obtained.

実施の形態4.
本実施の形態に係る直流電源装置について、実施の形態1に係る直流電源装置の構成及び動作と相違する点を中心に説明する。
Embodiment 4 FIG.
The DC power supply device according to the present embodiment will be described focusing on differences from the configuration and operation of the DC power supply device according to the first embodiment.

(直流電源装置の構成)
図10は、本発明の実施の形態4に係る直流電源装置の回路ブロック図である。
図10で示されるように、本実施の形態に係る直流電源装置の回路構成は、図1で示される実施の形態1に係る直流電源装置における平滑コンデンサー7を、平滑コンデンサー7aと平滑コンデンサー7bとの直列回路に置換し、この平滑コンデンサー7aと平滑コンデンサー7bとの接続点を、ダイオード5とダイオード6との接続点に接続したものである。このような回路構成によって、いわゆる倍電圧整流回路が構成される。
(Configuration of DC power supply)
FIG. 10 is a circuit block diagram of a DC power supply apparatus according to Embodiment 4 of the present invention.
As shown in FIG. 10, the circuit configuration of the DC power supply device according to the present embodiment includes a smoothing capacitor 7a and a smoothing capacitor 7b in the DC power supply device according to the first embodiment shown in FIG. The connection point between the smoothing capacitor 7a and the smoothing capacitor 7b is connected to the connection point between the diode 5 and the diode 6. With such a circuit configuration, a so-called voltage doubler rectifier circuit is configured.

(直流電源装置の同期整流動作)
図10で示される本実施の形態に係る直流電源装置において、制御手段11は、実施の形態1における図3で示されるMOSFET3及びMOSFET4に対する駆動信号と同様の駆動信号に基づいて、ON/OFF動作を制御するものとすればよい。
(Synchronous rectification operation of DC power supply)
In the DC power supply device according to the present embodiment shown in FIG. 10, the control means 11 performs the ON / OFF operation based on the drive signals similar to the drive signals for the MOSFET 3 and the MOSFET 4 shown in FIG. Should be controlled.

次に、図4におけるタイミング(i)及びタイミング(iii)の検出動作について、図5で示されるフローチャートに基づいて、実施の形態1と相違する動作を説明する。   Next, with respect to the detection operation of the timing (i) and the timing (iii) in FIG. 4, an operation different from that of the first embodiment will be described based on the flowchart shown in FIG.

(S1)
制御手段11は、直流電圧検出手段12によって検出される直流電圧Vdc、及び、電源電圧検出手段13によって検出される電源電圧Vsに基づき、直流電圧Vdcが電源電圧Vsの絶対値のピーク値の略2倍となることを考慮して、Vdc/2<|Vs|となったか否かを判定する。Vdc/2<|Vs|となった場合、タイミング(i)を検出したものと判断し、ステップS2へ進む。一方、Vdc/2<|Vs|とならない場合、ステップS6へ進む。
(S1)
The control means 11 is based on the DC voltage Vdc detected by the DC voltage detection means 12 and the power supply voltage Vs detected by the power supply voltage detection means 13, and the DC voltage Vdc is an approximate peak value of the absolute value of the power supply voltage Vs. In consideration of the double, it is determined whether or not Vdc / 2 <| Vs |. If Vdc / 2 <| Vs |, it is determined that timing (i) has been detected, and the process proceeds to step S2. On the other hand, if Vdc / 2 <| Vs | is not satisfied, the process proceeds to step S6.

(S2)
制御手段11は、タイミング(i)を検出した後、(|Vs|−Vdc/2)/Lの積分演算を開始する。
(S2)
After detecting the timing (i), the control unit 11 starts an integration calculation of (| Vs | −Vdc / 2) / L.

その他のステップS3〜ステップS9の処理については、実施の形態1と同様である。   Other processes in steps S3 to S9 are the same as those in the first embodiment.

(実施の形態4の効果)
以上の構成及び動作によって、実施の形態1における効果を有するのに加え、図10で示される倍電圧整流回路においても電流センサレスによって安価に同期整流動作を実現することができ、コストを低減できる。
(Effect of Embodiment 4)
With the above configuration and operation, in addition to having the effects of the first embodiment, the voltage doubler rectifier circuit shown in FIG. 10 can also realize a synchronous rectification operation at a low cost without a current sensor, thereby reducing the cost.

なお、本実施の形態に係る直流電源装置の整流器21は、MOSFET3、MOSFET4、ダイオード5、及びダイオード6によって構成されるものとしたが、これに限定されるものではなく、全ての素子をMOSFETによって構成するものとしてもよい。   In addition, although the rectifier 21 of the DC power supply device according to the present embodiment is configured by the MOSFET 3, the MOSFET 4, the diode 5, and the diode 6, it is not limited to this, and all elements are configured by the MOSFET. It may be configured.

また、図10で示される本実施の形態に係る直流電源装置の整流器21は、MOSFET3、MOSFET4、ダイオード5及びダイオード6によって構成されるものとしたが、これに限定されるものではなく、整流動作において、ダイオード5及びダイオード6に電流は流れることはないので、これらを除いた構成としてもよい。このようにすることで、整流器21の構成素子を減らすこともできる。   Further, the rectifier 21 of the DC power supply device according to the present embodiment shown in FIG. 10 is configured by the MOSFET 3, the MOSFET 4, the diode 5 and the diode 6, but is not limited to this, and the rectifying operation is not limited thereto. In FIG. 5, since no current flows through the diode 5 and the diode 6, a configuration excluding these may be adopted. By doing in this way, the component of the rectifier 21 can also be reduced.

実施の形態5.
本実施の形態に係る直流電源装置について、実施の形態4に係る直流電源装置の構成及び動作と相違する点を中心に説明する。
Embodiment 5 FIG.
The DC power supply device according to the present embodiment will be described focusing on differences from the configuration and operation of the DC power supply device according to the fourth embodiment.

(直流電源装置の構成)
図11は、本発明の実施の形態5に係る直流電源装置の回路ブロック図である。
図11で示されるように、本実施の形態に係る直流電源装置の回路構成は、図10で示される実施の形態4に係る直流電源装置に対し、整流器21の入力側に交流電源1の短絡手段を追加して設置したものである。その短絡手段として、例えば、図11で示されるように、ダイオード整流器31の入力端を整流器21の入力端に並列に接続し、そのダイオード整流器31の出力側に、IGBT等のスイッチング手段32を接続している。このスイッチング手段32は、制御手段11によってON/OFF動作が制御される。
(Configuration of DC power supply)
FIG. 11 is a circuit block diagram of a DC power supply device according to Embodiment 5 of the present invention.
As shown in FIG. 11, the circuit configuration of the DC power supply device according to the present embodiment is short-circuited with the AC power supply 1 on the input side of the rectifier 21 with respect to the DC power supply device according to Embodiment 4 shown in FIG. 10. It was installed with additional means. As the short-circuit means, for example, as shown in FIG. 11, the input end of the diode rectifier 31 is connected in parallel to the input end of the rectifier 21, and the switching means 32 such as IGBT is connected to the output side of the diode rectifier 31. doing. The switching means 32 is controlled to be turned ON / OFF by the control means 11.

なお、上記のダイオード整流器31及びスイッチング手段32は、本発明の「交流電源短絡手段」に相当する。   The diode rectifier 31 and the switching means 32 correspond to the “AC power supply short-circuit means” of the present invention.

(直流電源装置の同期整流動作)
図12は、本発明の実施の形態5に係る直流電源装置におけるMOSFET及びスイッチング手段32のON/OFF動作を示す図である。
図10で示される実施の形態4に係る直流電源装置においては、実施の形態2における図6で示されるような交流電源1の短絡状態を形成するためのパルス上の駆動信号によりMOSFETをON/OFF動作させることによって力率を改善、かつ、高調波電流を低減させる動作を実施することができない。しかし、図11で示される本実施の形態に係る直流電源装置においては、以下で説明するように、力率改善及び高調波電流低減を実現する同期整流動作が可能である。以下、図12を参照しながら、この同期整流動作について説明する。
(Synchronous rectification operation of DC power supply)
FIG. 12 is a diagram showing ON / OFF operations of the MOSFET and the switching means 32 in the DC power supply device according to Embodiment 5 of the present invention.
In the DC power supply device according to the fourth embodiment shown in FIG. 10, the MOSFET is turned on / off by a drive signal on a pulse for forming a short circuit state of the AC power supply 1 as shown in FIG. An operation for improving the power factor and reducing the harmonic current cannot be performed by performing the OFF operation. However, in the DC power supply apparatus according to the present embodiment shown in FIG. 11, a synchronous rectification operation that realizes power factor improvement and harmonic current reduction is possible, as will be described below. Hereinafter, the synchronous rectification operation will be described with reference to FIG.

図12(a)は、交流電源1の電源電圧Vsの波形を示し、図11で示される電源電圧Vsの矢印の方向を正極とする。また、図12(b)は、交流電源1を流れる入力電流Isの波形を示し、図11で示される入力電流Isの矢印の方向を正方向とする。このとき、制御手段11は、図12(b)で示される入力電流Isに同期させて、MOSFET3を図12(c)で示されるような駆動信号によってON/OFF動作させ、MOSFET4を図12(d)で示されるような駆動信号によってON/OFF動作させ、さらに、スイッチング手段32を図12(e)で示されるような駆動信号によってON/OFF動作させる。   FIG. 12A shows the waveform of the power supply voltage Vs of the AC power supply 1, and the direction of the arrow of the power supply voltage Vs shown in FIG. FIG. 12B shows the waveform of the input current Is flowing through the AC power supply 1, and the direction of the arrow of the input current Is shown in FIG. 11 is the positive direction. At this time, the control means 11 synchronizes with the input current Is shown in FIG. 12B to cause the MOSFET 3 to be turned ON / OFF by a drive signal as shown in FIG. The ON / OFF operation is performed by the drive signal as shown in d), and the switching means 32 is further turned ON / OFF by the drive signal as shown in FIG.

すなわち、まず、制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsの極性が変化するタイミングを検出する。そして、制御手段11は、このタイミングにおいて、スイッチング手段32をパルス状にオン状態にさせる。このようにすることで、スイッチング手段32がパルス状にオン状態になっている間、交流電源1が短絡状態となり、短絡電流が強制的に流れる。このとき、制御手段11は、スイッチング手段32がパルス状にオン状態になっている間、MOSFET3及びMOSFET4はゲートオフ状態にしておく。これは、スイッチング手段32がオン状態の場合、MOSFET3をゲートオン状態とすると平滑コンデンサー7aが短絡状態となり、また、MOSFET4をゲートオン状態とすると平滑コンデンサー7bが短絡状態となり、それぞれ破損する危険性があるからである。そして、制御手段11は、パルス状のオン状態になっているスイッチング手段32をオフ状態にするのとほぼ同時に、その時点の交流電源1の極性において整流のためにゲートオン状態にさせるMOSFETをゲートオン状態にさせる。   That is, first, the control means 11 detects the timing at which the polarity of the power supply voltage Vs detected by the power supply voltage detection means 13 changes. Then, the control means 11 turns on the switching means 32 in a pulsed manner at this timing. By doing in this way, while the switching means 32 is in an ON state in a pulse shape, the AC power source 1 is in a short-circuit state, and a short-circuit current flows forcibly. At this time, the control unit 11 keeps the MOSFET 3 and the MOSFET 4 in the gate-off state while the switching unit 32 is in the pulse-on state. This is because, when the switching means 32 is in the on state, the smoothing capacitor 7a is short-circuited when the MOSFET 3 is in the gate-on state, and when the MOSFET 4 is in the gate-on state, the smoothing capacitor 7b is short-circuited. It is. Then, the control means 11 turns on the MOSFET that turns on the gate for rectification in the polarity of the AC power supply 1 at that time almost simultaneously with turning off the switching means 32 in the pulsed on state. Let me.

なお、制御手段11は、前述の理由により、スイッチング手段32がオン状態になり、かつ、いずれかのMOSFETがゲートオン状態となってしまう状態を回避するため、パルス状にオン状態になっているスイッチング手段32をオフ状態とするタイミングと、いずれかのMOSFETをゲートオン状態とするタイミングとの間に、スイッチング手段32がオフ状態、及び、そのMOSFETがゲートオフ状態となっている状態(これについても以下、「デッドオフ状態」という)の期間を経てからそのMOSFETをゲートオン状態にさせる動作としてもよい。   Note that the control means 11 is switched in a pulsed on state in order to avoid a state in which the switching means 32 is turned on and any of the MOSFETs is in a gate on state for the above-described reason. Between the timing at which the means 32 is turned off and the timing at which any MOSFET is turned on, the switching means 32 is in the off state, and the MOSFET is in the gate off state (this will also be described below). The MOSFET may be turned on after a period of “dead-off state”.

具体的には、制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsが負極から正極に変化することを検出した場合、スイッチング手段32をパルス状にオン状態にさせる。これによって、スイッチング手段32がパルス状にオン状態になっている間、交流電源1が短絡状態となり、交流電源1、リアクター2、ダイオード整流器31、スイッチング手段32、ダイオード整流器31、そして交流電源1の順で短絡電流が流れる。そして、制御手段11は、スイッチング手段32をオフ状態にさせるのとほぼ同時に、MOSFET3をゲートオン状態にさせる。なお、前述のように、MOSFET3をゲートオン状態にさせる前に、デッドオフ状態を設けてもよい。その後、短絡電流と同方向の入力電流Isが流れ続け、制御手段11は、この入力電流Isが0となるタイミングでMOSFET3をゲートオフ状態にさせる。   Specifically, when the control means 11 detects that the power supply voltage Vs detected by the power supply voltage detection means 13 changes from the negative electrode to the positive electrode, the control means 11 turns on the switching means 32 in a pulse shape. As a result, the AC power supply 1 is short-circuited while the switching means 32 is in a pulsed ON state, and the AC power supply 1, the reactor 2, the diode rectifier 31, the switching means 32, the diode rectifier 31, and the AC power supply 1 are switched. Short circuit current flows in order. Then, the control means 11 turns the MOSFET 3 into the gate-on state almost simultaneously with turning off the switching means 32. As described above, a dead-off state may be provided before the MOSFET 3 is turned on. Thereafter, the input current Is in the same direction as the short-circuit current continues to flow, and the control unit 11 causes the MOSFET 3 to be in a gate-off state at a timing when the input current Is becomes zero.

また、制御手段11は、電源電圧検出手段13によって検出される電源電圧Vsが正極から負極に変化することを検出した場合、スイッチング手段32をパルス状にオン状態にさせる。これによって、スイッチング手段32がパルス状にオン状態になっている間、交流電源1が短絡状態となり、交流電源1、ダイオード整流器31、スイッチング手段32、ダイオード整流器31、リアクター2、そして交流電源1の順で短絡電流が流れる。そして、制御手段11は、スイッチング手段32をオフ状態にさせるのとほぼ同時に、MOSFET4をゲートオン状態にさせる。なお、前述のように、MOSFET4をゲートオン状態にさせる前に、デッドオフ状態を設けてもよい。その後、短絡電流と同方向の入力電流Isが流れ続け、制御手段11は、この入力電流Isが0となるタイミングでMOSFET4をゲートオフ状態にさせる。   Further, when the control means 11 detects that the power supply voltage Vs detected by the power supply voltage detection means 13 changes from the positive electrode to the negative electrode, the control means 11 turns on the switching means 32 in a pulse shape. As a result, the AC power supply 1 is short-circuited while the switching means 32 is in a pulsed ON state, and the AC power supply 1, the diode rectifier 31, the switching means 32, the diode rectifier 31, the reactor 2, and the AC power supply 1 are turned on. Short circuit current flows in order. Then, the control means 11 brings the MOSFET 4 into the gate-on state almost simultaneously with turning off the switching means 32. As described above, a dead-off state may be provided before the MOSFET 4 is turned on. Thereafter, the input current Is in the same direction as the short-circuit current continues to flow, and the control unit 11 causes the MOSFET 4 to be in a gate-off state at a timing when the input current Is becomes zero.

本実施の形態に係る直流電源装置は、交流電源1を短絡状態にすることによって、力率改善及び高調波電流低減を実現する同期整流動作を実施するので、実施の形態4に係る直流電源装置における図5で示される動作とは異なり、実施の形態2に係る直流電源装置における図7で示されるフローチャートに基づいて、同期整流動作の説明をする。なお、ここでは、実施の形態2に係る直流電源装置とは異なる動作部分について説明する。   Since the DC power supply according to the present embodiment performs a synchronous rectification operation that realizes power factor improvement and harmonic current reduction by putting the AC power supply 1 in a short-circuit state, the DC power supply according to the fourth embodiment Unlike the operation shown in FIG. 5, the synchronous rectification operation will be described based on the flowchart shown in FIG. 7 in the DC power supply according to the second embodiment. Here, an operation part different from the DC power supply according to Embodiment 2 will be described.

(S22)
制御手段11は、直流電圧検出手段12によって検出される直流電圧Vdc、及び、電源電圧検出手段13によって検出される電源電圧Vsに基づいて、(|Vs|−Vdc/2)/Lの積分演算を開始する。
(S22)
The control unit 11 integrates (| Vs | −Vdc / 2) / L based on the DC voltage Vdc detected by the DC voltage detection unit 12 and the power supply voltage Vs detected by the power supply voltage detection unit 13. To start.

(S24)
制御手段11は、MOSFET3及びMOSFET4をゲートオフ状態のままとし、スイッチング手段32をパルス状にON動作及びOFF動作させる。
(S24)
The control unit 11 keeps the MOSFET 3 and the MOSFET 4 in the gate-off state, and causes the switching unit 32 to perform an ON operation and an OFF operation in a pulse shape.

(S25)
制御手段11は、ステップS24において、スイッチング手段32をオフ状態にさせたのとほぼ同時に、MOSFET3をゲートオン状態にさせる。
なお、スイッチング手段32をオフ状態にさせてから、デッドオフ状態を設け、その経過後、MOSFET3をゲートオン状態にさせるものとしてもよい。
(S25)
In step S24, the control unit 11 turns the MOSFET 3 into the gate-on state almost simultaneously with the switching unit 32 being turned off.
It should be noted that a dead-off state may be provided after the switching means 32 is turned off, and after that, the MOSFET 3 may be turned on.

(S26)
制御手段11は、MOSFET3及びMOSFET4をゲートオフ状態のままとし、スイッチング手段32をパルス状にON動作及びOFF動作させる。
(S26)
The control unit 11 keeps the MOSFET 3 and the MOSFET 4 in the gate-off state, and causes the switching unit 32 to perform an ON operation and an OFF operation in a pulse shape.

(S27)
制御手段11は、ステップS26において、スイッチング手段32をオフ状態にさせたのとほぼ同時に、MOSFET4をゲートオン状態にさせる。
なお、スイッチング手段32をオフ状態にさせてから、デッドオフ状態を設け、その経過後、MOSFET4をゲートオン状態にさせるものとしてもよい。
(S27)
In step S26, the control unit 11 turns the MOSFET 4 into the gate-on state almost simultaneously with the switching unit 32 being turned off.
It should be noted that a dead-off state may be provided after the switching means 32 is turned off, and after that, the MOSFET 4 may be turned on.

その他のステップS21、ステップS23、及び、ステップS28〜ステップS31の処理については、実施の形態2と同様である。   The other processes in step S21, step S23, and step S28 to step S31 are the same as in the second embodiment.

なお、図7においては、制御手段11は、ステップS23において、交流電源1の電源電圧Vsの極性を判定してから、ステップS24又はステップS26の処理を実施しているが、これに限定されるものではなく、本実施の形態においては、ステップS24及びステップS26の処理は同一なので、この処理を実施後、ステップS23による交流電源1の電源電圧Vsの極性の判定処理を実施し、正極である場合はステップS25、そして、負極である場合はステップS27の処理を実施するものとしてもよい。
また、図7においては、制御手段11は、ステップS28において、積分値が0以下であると判定した後、ステップS29、ステップS30、そして、ステップS31の順序で処理しているが、これに限定されるものではなく、例えば、積分値が0以下であると判定した後、ステップS31の処理をステップS29及びステップS30に先行して実施するものとしてもよい。
In FIG. 7, the control means 11 determines the polarity of the power supply voltage Vs of the AC power supply 1 in step S23 and then executes the process of step S24 or step S26. However, the present invention is not limited to this. In the present embodiment, the processing of step S24 and step S26 is the same, so after this processing is performed, the polarity determination processing of the power source voltage Vs of the AC power source 1 is performed in step S23, and the positive polarity. If so, the process of step S25 may be performed, and if it is a negative electrode, the process of step S27 may be performed.
In FIG. 7, the control means 11 determines in step S28 that the integral value is 0 or less, and then performs processing in the order of step S29, step S30, and step S31, but this is not limitative. For example, after determining that the integral value is 0 or less, the process of step S31 may be performed prior to step S29 and step S30.

(実施の形態5の効果)
以上の構成及び動作によって、実施の形態4における効果を有するのに加え、交流電源1の短絡のためのパルス状にスイッチング手段32をオン状態にさせることによって、力率改善及び高調波電流低減を実現できる。
(Effect of Embodiment 5)
With the above configuration and operation, in addition to having the effects in the fourth embodiment, the switching means 32 is turned on in a pulsed manner for short-circuiting the AC power supply 1, thereby improving the power factor and reducing the harmonic current. realizable.

なお、本実施の形態に係る直流電源装置の整流器21は、MOSFET3、MOSFET4、ダイオード5、及びダイオード6によって構成されるものとしたが、これに限定されるものではなく、全ての素子をMOSFETによって構成するものとしてもよい。   In addition, although the rectifier 21 of the DC power supply device according to the present embodiment is configured by the MOSFET 3, the MOSFET 4, the diode 5, and the diode 6, it is not limited to this, and all elements are configured by the MOSFET. It may be configured.

また、図11で示される本実施の形態に係る直流電源装置の整流器21は、MOSFET3、MOSFET4、ダイオード5及びダイオード6によって構成されるものとしたが、これに限定されるものではなく、整流動作において、ダイオード5及びダイオード6に電流は流れることはないので、これらを除いた構成としてもよい。このようにすることで、整流器21の構成素子を減らすこともできる。   Moreover, although the rectifier 21 of the DC power supply device according to the present embodiment shown in FIG. 11 is configured by the MOSFET 3, the MOSFET 4, the diode 5, and the diode 6, it is not limited to this, and the rectifying operation is not limited thereto. In FIG. 5, since no current flows through the diode 5 and the diode 6, a configuration excluding these may be adopted. By doing in this way, the component of the rectifier 21 can also be reduced.

また、本実施の形態においては、図11で示されるような倍電圧整流回路としているが、これに限定されるものではなく、図13で示されるように、ダイオード5とダイオード6との接続点と、平滑コンデンサー7aと平滑コンデンサー7bとの接続点との間に設置された切替用スイッチング手段33を備える構成としてもよい。このとき、図13で示されるように、切替用スイッチング手段33は、制御手段11によってON/OFF動作が制御される構成としているが、外部からの切替によってON/OFF動作が実施されるものとしてもよい。このような構成によって、切替用スイッチング手段33のON/OFF動作によって、倍電圧整流回路として動作させるか否かを切り替えることができるので、利便性を向上させた直流電源装置を得ることができる。
なお、この切替用スイッチング手段33は、図11で示される実施の形態4に係る直流電源装置に備えるものとし、倍電圧整流回路として動作させるか否かを切り替える構成としてもよい。
In the present embodiment, the voltage doubler rectifier circuit as shown in FIG. 11 is used. However, the present invention is not limited to this, and as shown in FIG. 13, the connection point between the diode 5 and the diode 6 is used. The switching switching means 33 may be provided between the smoothing capacitor 7a and the connection point of the smoothing capacitor 7b. At this time, as shown in FIG. 13, the switching means 33 for switching is configured so that the ON / OFF operation is controlled by the control means 11, but the ON / OFF operation is performed by switching from the outside. Also good. With such a configuration, whether or not to operate as a voltage doubler rectifier circuit can be switched by the ON / OFF operation of the switching means 33 for switching, so that a DC power supply device with improved convenience can be obtained.
The switching means 33 for switching is provided in the DC power supply device according to Embodiment 4 shown in FIG. 11 and may be configured to switch whether to operate as a voltage doubler rectifier circuit.

また、上記の図11で示されるダイオード整流器31及びスイッチング手段32は、本実施の形態に係る直流電源装置のみではなく、実施の形態2又は実施の形態3に係る直流電源装置に備えられるものとしてもよい。この場合、制御手段11は、交流電源1を短絡するMOSFETをパルス状にゲートオン状態にさせる代わりに、このスイッチング手段32をパルス状にオン状態にさせ、交流電源1を短絡状態にさせるものとすればよい。   Further, the diode rectifier 31 and the switching means 32 shown in FIG. 11 are provided not only in the DC power supply device according to the present embodiment but also in the DC power supply device according to the second or third embodiment. Also good. In this case, instead of causing the MOSFET for short-circuiting the AC power supply 1 to be in a gate-on state, the control means 11 is to turn this switching means 32 in a pulse-like state so that the AC power supply 1 is short-circuited. That's fine.

実施の形態6.
(冷凍サイクル装置の構成)
図14は、本発明の実施の形態6に係る冷凍サイクル装置のブロック図である。
図14で示されるように、本実施の形態に係る冷凍サイクル装置は、実施の形態4に係る直流電源装置において、負荷8の代わりにインバーター41が接続されている。そのインバーター41の出力側には圧縮機42が接続されている。この圧縮機42から、凝縮器43、膨張器44、そして、蒸発器45の順に冷媒配管によって環状に接続され、冷凍サイクルを形成している。
Embodiment 6 FIG.
(Configuration of refrigeration cycle equipment)
FIG. 14 is a block diagram of a refrigeration cycle apparatus according to Embodiment 6 of the present invention.
As shown in FIG. 14, in the refrigeration cycle apparatus according to the present embodiment, an inverter 41 is connected instead of the load 8 in the DC power supply apparatus according to the fourth embodiment. A compressor 42 is connected to the output side of the inverter 41. From the compressor 42, a condenser 43, an expander 44, and an evaporator 45 are connected in an annular shape through a refrigerant pipe in this order to form a refrigeration cycle.

なお、図14で示される冷凍サイクル装置が備える直流電源装置として、実施の形態4に係る直流電源装置を備える構成としているが、これに限定されるものではなく、実施の形態1〜実施の形態3、又は、実施の形態5のいずれかに係る直流電源装置を備える構成としてもよいのは言うまでもない。   In addition, although it is set as the structure provided with the DC power supply device which concerns on Embodiment 4 as a DC power supply device with which the refrigeration cycle apparatus shown by FIG. 14 is provided, it is not limited to this, Embodiment 1- Embodiment Needless to say, the DC power supply device according to any one of the third and fifth embodiments may be provided.

(冷凍サイクル装置の動作)
交流電源1からの電源電圧が直流電源装置によって整流及び平滑されて直流電圧に変換され、この直流電圧はインバーター41に入力される。インバーター41は、この直流電圧を高周波電圧に変換して出力する。このインバーター41から出力された高周波電圧によって、圧縮機42が回転駆動する。
(Operation of refrigeration cycle equipment)
A power supply voltage from the AC power supply 1 is rectified and smoothed by a DC power supply device and converted into a DC voltage, and this DC voltage is input to the inverter 41. The inverter 41 converts this DC voltage into a high frequency voltage and outputs it. The compressor 42 is driven to rotate by the high-frequency voltage output from the inverter 41.

圧縮機42が回転駆動することによって、圧縮機42内の冷媒が圧縮され、高温高圧の気体冷媒が吐出される。圧縮機42から吐出された気体冷媒は、凝縮器43に流入し、外部の空気と熱交換が実施されて凝縮される。この凝縮された冷媒は、膨張器44に流入し、膨張されて低圧低温の冷媒となる。膨張器44から流出した冷媒は、蒸発器45に流入し、外部の空気と熱交換が実施されて蒸発して気体冷媒となる。蒸発器45から流出した気体冷媒は、圧縮機42に吸入され、再び圧縮され高温高圧の気体冷媒となる。以後、この動作が繰り返される。   When the compressor 42 is driven to rotate, the refrigerant in the compressor 42 is compressed and high-temperature and high-pressure gaseous refrigerant is discharged. The gaseous refrigerant discharged from the compressor 42 flows into the condenser 43 and is condensed by exchanging heat with external air. The condensed refrigerant flows into the expander 44 and is expanded to become a low-pressure and low-temperature refrigerant. The refrigerant that has flowed out of the expander 44 flows into the evaporator 45, undergoes heat exchange with external air, and evaporates to become a gaseous refrigerant. The gaseous refrigerant flowing out of the evaporator 45 is sucked into the compressor 42 and compressed again to become a high-temperature and high-pressure gaseous refrigerant. Thereafter, this operation is repeated.

(実施の形態6の効果)
以上の構成及び動作によって、電流センサレスによって安価に同期整流動作を実現しコストを低減し、整流器における導通損失を低減した高効率な冷凍サイクル装置を得ることができる。
また、力率改善及び高調波電流の低減を実現した冷凍サイクル装置を得ることができる。
(Effect of Embodiment 6)
With the above configuration and operation, it is possible to obtain a highly efficient refrigeration cycle apparatus that realizes synchronous rectification operation at low cost without a current sensor, reduces cost, and reduces conduction loss in the rectifier.
In addition, a refrigeration cycle apparatus that achieves power factor improvement and harmonic current reduction can be obtained.

なお、本実施の形態に係る冷凍サイクル装置は、例えば、空気調和機又は冷蔵庫等に搭載するものとしてもよい。空気調和機は、室内温度が使用者によって設定された温度に近づくと安定状態となり、圧縮機42が低速で回転するようにインバーター41が動作する。したがって、空気調和機における圧縮機42は低速回転状態が最も長時間継続される。また、冷蔵庫は、24時間常時運転し、低速回転における低電流状態での運転が長い。このような空気調和機又は冷蔵庫のように、低電流運転が支配的な機器に対して、その効果が最も大きく反映される。   In addition, the refrigeration cycle apparatus according to the present embodiment may be mounted on, for example, an air conditioner or a refrigerator. The air conditioner becomes stable when the room temperature approaches the temperature set by the user, and the inverter 41 operates so that the compressor 42 rotates at a low speed. Therefore, the compressor 42 in the air conditioner is kept in the low-speed rotation state for the longest time. The refrigerator is always operated for 24 hours, and the operation in a low current state at low speed rotation is long. Such an effect is reflected most greatly on a device in which low current operation is dominant, such as an air conditioner or a refrigerator.

本発明の活用例として、直流電圧によって電力消費を実施する負荷のための電源装置に利用可能である。特に、直流電源装置を必要とするインバーターの電源装置として利用でき、永久磁石電動機を駆動するインバーターに適用することによる省エネの実現し、安価でノイズの少ない直流電源装置の構成等によって、空気調和機、冷凍機、及び洗濯乾燥機のほか、冷蔵庫、除湿器、ヒートポンプ式給湯機、ショーケース、掃除機等、その他家電製品全般に適用可能である。さらに、ファンモーター、換気扇、手乾燥機、及び誘導加熱電磁調理器等への適用も可能である。   As an application example of the present invention, the present invention is applicable to a power supply device for a load that consumes power by a DC voltage. In particular, it can be used as a power supply device for inverters that require a DC power supply device, achieves energy savings by applying it to an inverter that drives a permanent magnet motor, and has a low-noise, low-noise DC power supply configuration, etc. In addition to refrigerators and washing / drying machines, it can be applied to refrigerators, dehumidifiers, heat pump water heaters, showcases, vacuum cleaners, and other home appliances in general. Furthermore, application to a fan motor, a ventilation fan, a hand dryer, an induction heating electromagnetic cooker, or the like is also possible.

1 交流電源、2 リアクター、3 MOSFET、3a 寄生ダイオード、4 MOSFET、4a 寄生ダイオード、5、6 ダイオード、7、7a、7b 平滑コンデンサー、8 負荷、11 制御手段、12 直流電圧検出手段、13 電源電圧検出手段、21、21a 整流器、31 ダイオード整流器、32 スイッチング手段、33 切替用スイッチング手段、41 インバーター、42 圧縮機、43 凝縮器、44 膨張器、45 蒸発器。   1 AC power supply, 2 reactor, 3 MOSFET, 3a parasitic diode, 4 MOSFET, 4a parasitic diode, 5, 6 diode, 7, 7a, 7b smoothing capacitor, 8 load, 11 control means, 12 DC voltage detection means, 13 power supply voltage Detection means, 21, 21a Rectifier, 31 Diode rectifier, 32 Switching means, 33 Switching means for switching, 41 Inverter, 42 Compressor, 43 Condenser, 44 Expander, 45 Evaporator.

Claims (19)

交流電源から出力される交流電圧を直流電圧に変換する整流手段と、
前記交流電源と前記整流手段との間に接続されたリアクターと、
前記整流手段から出力される前記直流電圧を平滑し、並列に負荷が接続される平滑手段と、
前記交流電圧を検出する電源電圧検出手段と、
前記平滑手段の両端の直流電圧を検出する直流電圧検出手段と、
前記電源電圧検出手段によって検出された前記交流電圧(以下、「検出交流電圧」という)、及び前記直流電圧検出手段によって検出された前記直流電圧(以下、「検出直流電圧」という)を受信する制御手段と、
を備え、
前記整流手段は、整流素子としてMOSFETを有し、
前記制御手段は、
前記検出交流電圧及び前記検出直流電圧に基づいて、前記MOSFETをON/OFF動作させ、
それぞれの前記MOSFETに内蔵された寄生ダイオードに電流が流れ始めたことを検出したときに、そのMOSFETをON動作させ、前記寄生ダイオードに流れる電流が停止したことを検出したときに、そのMOSFETをOFF動作させ、
前記MOSFETにおける前記寄生ダイオードに電流が流れ始めたことを検出してから、前記検出交流電圧、前記検出直流電圧及び前記リアクターのインダクタンスに基づいた積分値の算出を開始し、該積分値が0になった場合に、前記寄生ダイオードに流れる電流が停止したものと判断する
ことを特徴とする直流電源装置。
Rectifying means for converting AC voltage output from the AC power source into DC voltage;
A reactor connected between the AC power source and the rectifying means;
Smoothing means for smoothing the DC voltage output from the rectifying means, and a load connected in parallel;
Power supply voltage detection means for detecting the AC voltage;
DC voltage detection means for detecting a DC voltage across the smoothing means;
Control for receiving the AC voltage (hereinafter referred to as “detected AC voltage”) detected by the power supply voltage detecting means and the DC voltage (hereinafter referred to as “detected DC voltage”) detected by the DC voltage detecting means. Means,
With
The rectifying means has a MOSFET as a rectifying element,
The control means includes
Based on the detected AC voltage and the detected DC voltage, the MOSFET is turned ON / OFF,
When it is detected that a current has started to flow in the parasitic diodes built in each MOSFET, the MOSFET is turned on, and when it is detected that the current flowing in the parasitic diode has stopped, the MOSFET is turned off. Make it work,
After detecting that the current has started to flow through the parasitic diode in the MOSFET, calculation of an integrated value based on the detected AC voltage, the detected DC voltage, and the inductance of the reactor is started, and the integrated value becomes 0 When it becomes, it determines that the electric current which flows into the said parasitic diode stopped. DC power supply characterized by the above-mentioned.
交流電源から出力される交流電圧を直流電圧に変換する整流手段と、
前記交流電源と前記整流手段との間に接続されたリアクターと、
前記整流手段から出力される前記直流電圧を平滑し、並列に負荷が接続される平滑手段と、
前記交流電圧を検出する電源電圧検出手段と、
前記平滑手段の両端の直流電圧を検出する直流電圧検出手段と、
前記電源電圧検出手段によって検出された前記交流電圧(以下、「検出交流電圧」という)、及び前記直流電圧検出手段によって検出された前記直流電圧(以下、「検出直流電圧」という)を受信する制御手段と、
を備え、
前記整流手段は、整流素子としてMOSFETを有し、
前記制御手段は、
前記検出交流電圧及び前記検出直流電圧に基づいて、前記MOSFETをON/OFF動作させ、
前記検出交流電圧に基づいて、前記交流電圧の極性の変化を検出し、
その変化後の極性において前記MOSFETに内蔵された寄生ダイオードに電流が流れ始める前記MOSFET(以下、「整流側MOSFET」という)ではない方の前記MOSFET(以下、「短絡側MOSFET」という)を、前記極性の変化を検出したタイミングから所定時間ON動作させ、
前記短絡側MOSFETをOFF動作させた後、前記整流側MOSFETをON動作させ、
前記交流電圧の極性の変化を検出してから、前記検出交流電圧、前記検出直流電圧及び前記リアクターのインダクタンスに基づいた積分値の算出を開始し、該積分値が0になった場合に、前記整流側MOSFETをOFF動作させる
ことを特徴とする直流電源装置。
Rectifying means for converting AC voltage output from the AC power source into DC voltage;
A reactor connected between the AC power source and the rectifying means;
Smoothing means for smoothing the DC voltage output from the rectifying means, and a load connected in parallel;
Power supply voltage detection means for detecting the AC voltage;
DC voltage detection means for detecting a DC voltage across the smoothing means;
Control for receiving the AC voltage (hereinafter referred to as “detected AC voltage”) detected by the power supply voltage detecting means and the DC voltage (hereinafter referred to as “detected DC voltage”) detected by the DC voltage detecting means. Means,
With
The rectifying means has a MOSFET as a rectifying element,
The control means includes
Based on the detected AC voltage and the detected DC voltage, the MOSFET is turned ON / OFF,
Based on the detected AC voltage, a change in polarity of the AC voltage is detected,
The MOSFET (hereinafter referred to as “short-circuit side MOSFET”) which is not the MOSFET (hereinafter referred to as “rectifier side MOSFET”) where current starts to flow in the parasitic diode incorporated in the MOSFET in the polarity after the change, The ON operation is performed for a predetermined time from the timing when the change in polarity is detected,
After the short-circuit side MOSFET is turned off, the rectification side MOSFET is turned on,
After detecting a change in polarity of the AC voltage, the calculation of an integrated value based on the detected AC voltage, the detected DC voltage, and the inductance of the reactor is started, and when the integrated value becomes 0, A DC power supply device, wherein the rectifying MOSFET is turned off.
交流電源から出力される交流電圧を直流電圧に変換する整流手段と、
前記交流電源と前記整流手段との間に接続されたリアクターと、
前記整流手段から出力される前記直流電圧を平滑し、並列に負荷が接続される平滑手段と、
前記交流電圧を検出する電源電圧検出手段と、
前記平滑手段の両端の直流電圧を検出する直流電圧検出手段と、
前記電源電圧検出手段によって検出された前記交流電圧(以下、「検出交流電圧」という)、及び前記直流電圧検出手段によって検出された前記直流電圧(以下、「検出直流電圧」という)を受信する制御手段と、
を備え、
前記整流手段は、4つの整流素子から構成されるブリッジ型整流回路であり、該整流素子としてMOSFETを有し、
4つの前記整流素子のうち、少なくとも2つは前記MOSFETであり、残りの2つの前記整流素子のうち一方と、2つの前記MOSFETのうち一方のドレイン側とが接続された直列回路と、残りの2つの前記整流素子のうち他方と、2つの前記MOSFETのうち他方のドレイン側とが接続された直列回路とが並列接続され、
2つの前記直列回路のそれぞれの前記整流素子及び前記MOSFETの接続点は、前記整流手段の入力端を構成し、
前記制御手段は、
前記検出交流電圧及び前記検出直流電圧に基づいて、前記MOSFETをON/OFF動作させ、
前記検出交流電圧に基づいて、前記交流電圧の極性の変化を検出し、
前記極性の変化を検出したタイミングから、その変化後の極性において前記MOSFETに内蔵された寄生ダイオードに電流が流れ始める前記MOSFET(以下、「整流側MOSFET」という)をON動作させ、かつ、他方の前記MOSFET(以下、「短絡側MOSFET」という)を所定時間ON動作させ、
前記交流電圧の極性の変化を検出してから、前記検出交流電圧、前記検出直流電圧及び前記リアクターのインダクタンスに基づいた積分値の算出を開始し、該積分値が0になった場合に、前記整流側MOSFETをOFF動作させる
ことを特徴とする直流電源装置。
Rectifying means for converting AC voltage output from the AC power source into DC voltage;
A reactor connected between the AC power source and the rectifying means;
Smoothing means for smoothing the DC voltage output from the rectifying means, and a load connected in parallel;
Power supply voltage detection means for detecting the AC voltage;
DC voltage detection means for detecting a DC voltage across the smoothing means;
Control for receiving the AC voltage (hereinafter referred to as “detected AC voltage”) detected by the power supply voltage detecting means and the DC voltage (hereinafter referred to as “detected DC voltage”) detected by the DC voltage detecting means. Means,
With
The rectifying means is a bridge type rectifier circuit composed of four rectifier elements, and has a MOSFET as the rectifier element,
Of the four rectifying elements, at least two are the MOSFETs, a series circuit in which one of the remaining two rectifying elements and one drain side of the two MOSFETs are connected, and the remaining A series circuit in which the other of the two rectifying elements and the other drain side of the two MOSFETs are connected is connected in parallel,
A connection point between the rectifying element and the MOSFET of each of the two series circuits constitutes an input end of the rectifying means,
The control means includes
Based on the detected AC voltage and the detected DC voltage, the MOSFET is turned ON / OFF,
Based on the detected AC voltage, a change in polarity of the AC voltage is detected,
From the timing when the change in polarity is detected, the MOSFET (hereinafter referred to as “rectifier side MOSFET”) where the current starts to flow in the parasitic diode built in the MOSFET in the polarity after the change is turned on, and the other The MOSFET (hereinafter referred to as “short-circuit side MOSFET”) is turned on for a predetermined time,
After detecting a change in polarity of the AC voltage, the calculation of an integrated value based on the detected AC voltage, the detected DC voltage, and the inductance of the reactor is started, and when the integrated value becomes 0, A DC power supply device, wherein the rectifying MOSFET is turned off.
交流電源から出力される交流電圧を直流電圧に変換する整流手段と、
前記交流電源と前記整流手段との間に接続されたリアクターと、
前記整流手段から出力される前記直流電圧を平滑し、並列に負荷が接続される平滑手段と、
前記交流電圧を検出する電源電圧検出手段と、
前記平滑手段の両端の直流電圧を検出する直流電圧検出手段と、
前記電源電圧検出手段によって検出された前記交流電圧(以下、「検出交流電圧」という)、及び前記直流電圧検出手段によって検出された前記直流電圧(以下、「検出直流電圧」という)を受信する制御手段と、
を備え、
前記整流手段は、4つの整流素子から構成されるブリッジ型整流回路であり、該整流素子としてMOSFETを有し、
4つの前記整流素子のうち、少なくとも2つは前記MOSFETであり、この2つの前記MOSFETのうち一方のソース側と、残りの2つの前記整流素子のうち一方とが接続された直列回路と、2つの前記MOSFETのうち他方のソース側と、残りの2つの前記整流素子のうち他方とが接続された直列回路とが並列接続され、
2つの前記直列回路のそれぞれの前記MOSFET及び前記整流素子の接続点は、前記整流手段の入力端を構成し、
前記制御手段は、
前記検出交流電圧及び前記検出直流電圧に基づいて、前記MOSFETをON/OFF動作させ、
前記検出交流電圧に基づいて、前記交流電圧の極性の変化を検出し、
前記極性の変化を検出したタイミングから、その変化後の極性において前記MOSFETに内蔵された寄生ダイオードに電流が流れ始める前記MOSFET(以下、「整流側MOSFET」という)をON動作させ、かつ、他方の前記MOSFET(以下、「短絡側MOSFET」という)を所定時間ON動作させ、
前記交流電圧の極性の変化を検出してから、前記検出交流電圧、前記検出直流電圧及び前記リアクターのインダクタンスに基づいた積分値の算出を開始し、該積分値が0になった場合に、前記整流側MOSFETをOFF動作させる
ことを特徴とする直流電源装置。
Rectifying means for converting AC voltage output from the AC power source into DC voltage;
A reactor connected between the AC power source and the rectifying means;
Smoothing means for smoothing the DC voltage output from the rectifying means, and a load connected in parallel;
Power supply voltage detection means for detecting the AC voltage;
DC voltage detection means for detecting a DC voltage across the smoothing means;
Control for receiving the AC voltage (hereinafter referred to as “detected AC voltage”) detected by the power supply voltage detecting means and the DC voltage (hereinafter referred to as “detected DC voltage”) detected by the DC voltage detecting means. Means,
With
The rectifying means is a bridge type rectifier circuit composed of four rectifier elements, and has a MOSFET as the rectifier element,
Of the four rectifying elements, at least two are the MOSFETs, and a series circuit in which one source side of the two MOSFETs and one of the remaining two rectifying elements are connected, and 2 The other source side of the two MOSFETs and the series circuit in which the other of the remaining two rectifying elements is connected are connected in parallel,
A connection point between the MOSFET and the rectifier element of each of the two series circuits constitutes an input terminal of the rectifier means,
The control means includes
Based on the detected AC voltage and the detected DC voltage, the MOSFET is turned ON / OFF,
Based on the detected AC voltage, a change in polarity of the AC voltage is detected,
From the timing when the change in polarity is detected, the MOSFET (hereinafter referred to as “rectifier side MOSFET”) where the current starts to flow in the parasitic diode built in the MOSFET in the polarity after the change is turned on, and the other The MOSFET (hereinafter referred to as “short-circuit side MOSFET”) is turned on for a predetermined time,
After detecting a change in polarity of the AC voltage, the calculation of an integrated value based on the detected AC voltage, the detected DC voltage, and the inductance of the reactor is started, and when the integrated value becomes 0, A DC power supply device, wherein the rectifying MOSFET is turned off.
前記交流電源を短絡する交流電源短絡手段を備え、
前記制御手段は、前記短絡側MOSFETを所定時間ON動作させる代わりに、前記交流電源短絡手段を所定時間短絡動作させる
ことを特徴とする請求項2記載の直流電源装置。
AC power supply short-circuit means for short-circuiting the AC power supply,
The DC power supply apparatus according to claim 2, wherein the control means causes the AC power supply short-circuit means to short-circuit for a predetermined time instead of turning the short-circuit side MOSFET on for a predetermined time.
前記交流電源を短絡する交流電源短絡手段を備え、
前記制御手段は、前記短絡側MOSFETを所定時間ON動作させる代わりに、前記交流電源短絡手段を所定時間短絡動作させる
ことを特徴とする請求項3又は請求項4記載の直流電源装置。
AC power supply short-circuit means for short-circuiting the AC power supply,
5. The DC power supply device according to claim 3, wherein the control unit causes the AC power supply short-circuiting unit to perform a short-circuiting operation for a predetermined period of time instead of turning on the short-circuit side MOSFET for a predetermined period of time.
前記整流手段は、4つの整流素子から構成されるブリッジ型整流回路であり、
4つの前記整流素子のうち、少なくとも2つは前記MOSFETの直列回路によって構成され、残りの2つは該直列回路に並列接続された直列回路によって構成され、
2つの前記直列回路のそれぞれの2つの前記整流素子の接続点は、前記整流手段の入力端を構成する
ことを特徴とする請求項1記載の直流電源装置。
The rectifier is a bridge type rectifier circuit composed of four rectifier elements,
Of the four rectifying elements, at least two are constituted by a series circuit of the MOSFET, and the other two are constituted by a series circuit connected in parallel to the series circuit,
The DC power supply device according to claim 1, wherein a connection point between the two rectifying elements of each of the two series circuits constitutes an input end of the rectifying means.
前記整流手段は、4つの整流素子から構成されるブリッジ型整流回路であり、
4つの前記整流素子のうち、少なくとも2つは前記MOSFETの直列回路によって構成され、残りの2つは該直列回路に並列接続された直列回路によって構成され、
2つの前記直列回路のそれぞれの2つの前記整流素子の接続点は、前記整流手段の入力端を構成する
ことを特徴とする請求項2又は請求項5記載の直流電源装置。
The rectifier is a bridge type rectifier circuit composed of four rectifier elements,
Of the four rectifying elements, at least two are constituted by a series circuit of the MOSFET, and the other two are constituted by a series circuit connected in parallel to the series circuit,
6. The DC power supply device according to claim 2, wherein a connection point between the two rectifying elements of each of the two series circuits constitutes an input end of the rectifying means.
前記平滑手段は、2つの平滑コンデンサーが直列に接続されて構成され、
2つの前記直列回路のうち、2つの前記MOSFETによって構成された前記直列回路でない方の前記直列回路における2つの前記整流素子の接続点が、2つの前記平滑コンデンサーの接続点に接続された
ことを特徴とする請求項8記載の直流電源装置。
The smoothing means comprises two smoothing capacitors connected in series,
The connection point of the two rectifier elements in the non-series circuit constituted by the two MOSFETs out of the two series circuits is connected to the connection point of the two smoothing capacitors. 9. The DC power supply device according to claim 8, wherein
前記平滑手段は、2つの平滑コンデンサーが直列に接続されて構成され、
2つの前記直列回路のうち、2つの前記MOSFETによって構成された前記直列回路でない方の前記直列回路における2つの前記整流素子の接続点と、2つの前記平滑コンデンサーの接続点との間に切替用スイッチング手段を備えた
ことを特徴とする請求項7又は請求項8記載の直流電源装置。
The smoothing means comprises two smoothing capacitors connected in series,
For switching between the connection point of the two rectifying elements and the connection point of the two smoothing capacitors in the series circuit that is not the series circuit constituted by the two MOSFETs out of the two series circuits The DC power supply device according to claim 7 or 8, further comprising a switching unit.
前記整流手段は、4つの整流素子から構成されるブリッジ型整流回路であり、
4つの前記整流素子のうち、少なくとも2つは前記MOSFETであり、残りの2つの前記整流素子のうち一方と、2つの前記MOSFETのうち一方のドレイン側とが接続された直列回路と、残りの2つの前記整流素子のうち他方と、2つの前記MOSFETのうち他方のドレイン側とが接続された直列回路とが並列接続され、
2つの前記直列回路のそれぞれの前記整流素子及び前記MOSFETの接続点は、前記整流手段の入力端を構成する
ことを特徴とする請求項1、請求項2又は請求項5記載の直流電源装置。
The rectifier is a bridge type rectifier circuit composed of four rectifier elements,
Of the four rectifying elements, at least two are the MOSFETs, a series circuit in which one of the remaining two rectifying elements and one drain side of the two MOSFETs are connected, and the remaining A series circuit in which the other of the two rectifying elements and the other drain side of the two MOSFETs are connected is connected in parallel,
6. The DC power supply device according to claim 1, wherein a connection point between each of the rectifying elements and the MOSFETs of the two series circuits constitutes an input terminal of the rectifying means.
前記整流手段は、4つの整流素子から構成されるブリッジ型整流回路であり、
4つの前記整流素子のうち、少なくとも2つは前記MOSFETであり、この2つの前記MOSFETのうち一方のソース側と、残りの2つの前記整流素子のうち一方とが接続された直列回路と、2つの前記MOSFETのうち他方のソース側と、残りの2つの前記整流素子のうち他方とが接続された直列回路とが並列接続され、
2つの前記直列回路のそれぞれの前記MOSFET及び前記整流素子の接続点は、前記整流手段の入力端を構成する
ことを特徴とする請求項1、請求項2又は請求項5記載の直流電源装置。
The rectifier is a bridge type rectifier circuit composed of four rectifier elements,
Of the four rectifying elements, at least two are the MOSFETs, and a series circuit in which one source side of the two MOSFETs and one of the remaining two rectifying elements are connected, and 2 The other source side of the two MOSFETs and the series circuit in which the other of the remaining two rectifying elements is connected are connected in parallel,
6. The DC power supply device according to claim 1, wherein a connection point between each of the MOSFETs and the rectifying elements of the two series circuits constitutes an input terminal of the rectifying means.
前記制御手段は、前記検出交流電圧及び前記検出直流電圧に基づいて、前記MOSFETにおける前記寄生ダイオードに電流が流れ始めるタイミングを検出する
ことを特徴とする請求項1記載の直流電源装置。
The DC power supply device according to claim 1, wherein the control unit detects a timing at which a current starts to flow through the parasitic diode in the MOSFET based on the detected AC voltage and the detected DC voltage.
前記整流手段を構成する前記整流素子がすべてMOSFETである
ことを特徴とする請求項1〜請求項13のいずれかに記載の直流電源装置。
The DC power supply device according to any one of claims 1 to 13, wherein all of the rectifying elements constituting the rectifying means are MOSFETs.
前記MOSFETは、スーパージャンクション構造を有する
ことを特徴とする請求項1〜請求項14のいずれかに記載の直流電源装置。
The DC power supply device according to any one of claims 1 to 14, wherein the MOSFET has a super junction structure.
前記MOSFETは、GaN(窒化ガリウム)、SiC(シリコンカーバイド)又はダイヤモンド等のワイドバンドギャップ半導体によって構成された
ことを特徴とする請求項1〜請求項15のいずれかに記載の直流電源装置。
The DC power supply device according to any one of claims 1 to 15, wherein the MOSFET is composed of a wide band gap semiconductor such as GaN (gallium nitride), SiC (silicon carbide), or diamond.
請求項1〜請求項16のいずれかに記載の直流電源装置と、
該直流電源装置の前記負荷として接続されたインバーターと、
該インバーターによって駆動される圧縮機、凝縮器、膨張器、及び蒸発器が冷媒配管によって接続された冷凍サイクル回路と、
を備えた
ことを特徴とする冷凍サイクル装置。
DC power supply device according to any one of claims 1 to 16,
An inverter connected as the load of the DC power supply;
A refrigeration cycle circuit in which a compressor, a condenser, an expander, and an evaporator driven by the inverter are connected by a refrigerant pipe;
A refrigeration cycle apparatus comprising:
請求項17記載の冷凍サイクル装置を備えた
ことを特徴とする空気調和機。
An air conditioner comprising the refrigeration cycle apparatus according to claim 17.
請求項17記載の冷凍サイクル装置を備えた
ことを特徴とする冷蔵庫。
A refrigerator comprising the refrigeration cycle apparatus according to claim 17.
JP2012091313A 2012-04-12 2012-04-12 DC power supply device, refrigeration cycle device provided with the same, air conditioner and refrigerator equipped with the same Active JP5349636B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012091313A JP5349636B2 (en) 2012-04-12 2012-04-12 DC power supply device, refrigeration cycle device provided with the same, air conditioner and refrigerator equipped with the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012091313A JP5349636B2 (en) 2012-04-12 2012-04-12 DC power supply device, refrigeration cycle device provided with the same, air conditioner and refrigerator equipped with the same

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2010011926A Division JP5058272B2 (en) 2010-01-22 2010-01-22 DC power supply device, refrigeration cycle device provided with the same, air conditioner and refrigerator equipped with the same

Publications (2)

Publication Number Publication Date
JP2012143154A JP2012143154A (en) 2012-07-26
JP5349636B2 true JP5349636B2 (en) 2013-11-20

Family

ID=46678833

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012091313A Active JP5349636B2 (en) 2012-04-12 2012-04-12 DC power supply device, refrigeration cycle device provided with the same, air conditioner and refrigerator equipped with the same

Country Status (1)

Country Link
JP (1) JP5349636B2 (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5638585B2 (en) * 2012-10-29 2014-12-10 三菱電機株式会社 DC power supply device, refrigeration cycle device, air conditioner and refrigerator
JP5743995B2 (en) * 2012-10-30 2015-07-01 三菱電機株式会社 DC power supply device, refrigeration cycle device, air conditioner and refrigerator
JP2015208109A (en) * 2014-04-21 2015-11-19 日立アプライアンス株式会社 Dc power supply device and air conditioner using the same
JP6431413B2 (en) * 2015-03-13 2018-11-28 日立ジョンソンコントロールズ空調株式会社 Power conversion device, air conditioner equipped with the same, and power conversion method
JP6416690B2 (en) * 2015-05-13 2018-10-31 日立ジョンソンコントロールズ空調株式会社 DC power supply and air conditioner
JP6478881B2 (en) * 2015-09-07 2019-03-06 日立ジョンソンコントロールズ空調株式会社 DC power supply and air conditioner
JP6959167B2 (en) * 2018-03-07 2021-11-02 シャープ株式会社 Power factor improvement circuit
JP7281589B2 (en) * 2019-10-16 2023-05-25 日立ジョンソンコントロールズ空調株式会社 DC power supply device and air conditioner equipped with the same
JP7175364B2 (en) * 2020-11-19 2022-11-18 日立ジョンソンコントロールズ空調株式会社 DC power supply and air conditioner

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60162482A (en) * 1984-02-02 1985-08-24 Suzuki Mekatoronikusu Kk Low loss rectifier with mosfet
JPS63190562A (en) * 1987-01-29 1988-08-08 Nec Corp Voltage multiplying rectifier
JPS63190561A (en) * 1987-01-29 1988-08-08 Nec Corp Rectifier circuit
JP3695382B2 (en) * 2001-11-07 2005-09-14 三菱電機株式会社 Power supply device, motor drive device, and control method for power supply device
JP2004364344A (en) * 2003-06-02 2004-12-24 Hitachi Home & Life Solutions Inc Leakage current canceller circuit
JP4984751B2 (en) * 2006-08-31 2012-07-25 ダイキン工業株式会社 Air conditioner converter
CN101584107A (en) * 2007-01-24 2009-11-18 松下电器产业株式会社 DC power supply device and air conditioner using the same
JP5534139B2 (en) * 2009-05-28 2014-06-25 トヨタ自動車株式会社 Average reactor current detector

Also Published As

Publication number Publication date
JP2012143154A (en) 2012-07-26

Similar Documents

Publication Publication Date Title
JP5058272B2 (en) DC power supply device, refrigeration cycle device provided with the same, air conditioner and refrigerator equipped with the same
JP5349636B2 (en) DC power supply device, refrigeration cycle device provided with the same, air conditioner and refrigerator equipped with the same
KR101804713B1 (en) Dc power source device, motor drive device, air conditioner, and refrigerator
KR101850226B1 (en) Dc power source device, electric motor drive device, air conditioner, and refrigerator
AU2011358036B2 (en) Backflow preventing means, power converting device, and refrigerating and air-conditioning apparatus
KR101811153B1 (en) Dc power supply device and refrigeration cycle device
JP5674959B2 (en) DC power supply device and motor drive device
JP5638585B2 (en) DC power supply device, refrigeration cycle device, air conditioner and refrigerator
JP6038314B2 (en) DC power supply device and refrigeration cycle application equipment including the same
JP2008061412A (en) Converter of air conditioner
AU2012305574A1 (en) Control device for switching power supply circuit, and heat pump unit
JP2012087656A (en) Motor driving device and refrigeration cycle apparatus equipped with the same
KR20140096627A (en) Power converting apparatus and air conditioner having the same
JP6207607B2 (en) Power converter and refrigeration air conditioner
JP2020072582A (en) Power converter and air conditioner
JP7145965B2 (en) Power conversion circuit and air conditioner
JP5916830B2 (en) DC power supply device and motor drive device
WO2019082718A1 (en) Motor drive device and refrigerator using this
US20160049783A1 (en) Backflow preventing device, power conversion device, and refrigeration air-conditioning apparatus
JP2013143796A (en) Inverter control circuit and air conditioner using the same

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130717

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130723

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130820

R150 Certificate of patent or registration of utility model

Ref document number: 5349636

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250