JP5243734B2 - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
JP5243734B2
JP5243734B2 JP2007159354A JP2007159354A JP5243734B2 JP 5243734 B2 JP5243734 B2 JP 5243734B2 JP 2007159354 A JP2007159354 A JP 2007159354A JP 2007159354 A JP2007159354 A JP 2007159354A JP 5243734 B2 JP5243734 B2 JP 5243734B2
Authority
JP
Japan
Prior art keywords
semiconductor device
barrier metal
protective layer
electrode pad
metal layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2007159354A
Other languages
Japanese (ja)
Other versions
JP2008311531A (en
Inventor
忠洋 森藤
茂幸 上田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2007159354A priority Critical patent/JP5243734B2/en
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to CN2008800202805A priority patent/CN101681859B/en
Priority to US12/663,563 priority patent/US8436467B2/en
Priority to TW097122280A priority patent/TW200915511A/en
Priority to PCT/JP2008/060844 priority patent/WO2008153128A1/en
Publication of JP2008311531A publication Critical patent/JP2008311531A/en
Priority to US13/856,905 priority patent/US8922010B2/en
Application granted granted Critical
Publication of JP5243734B2 publication Critical patent/JP5243734B2/en
Priority to US14/337,959 priority patent/US9053991B2/en
Priority to US14/491,556 priority patent/US9123628B2/en
Priority to US14/803,207 priority patent/US9466583B2/en
Priority to US15/219,912 priority patent/US9685419B2/en
Priority to US15/591,456 priority patent/US10032739B2/en
Priority to US16/018,128 priority patent/US10510700B2/en
Priority to US16/683,647 priority patent/US11037897B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05022Disposition the internal layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • H01L2224/05572Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13006Bump connector larger than the underlying bonding area, e.g. than the under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3192Multilayer coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

この発明は、半導体装置に関し、特に、半導体チップがフリップチップ接合された半導体装置に関する。   The present invention relates to a semiconductor device, and more particularly to a semiconductor device in which a semiconductor chip is flip-chip bonded.

従来、半導体チップがフリップチップ接合された半導体パッケージ(半導体装置)が知られている。このような半導体パッケージに搭載される半導体チップには、フリップチップ接合を行うための半田バンプ(バンプ電極)が形成されている(たとえば、特許文献1参照)。   Conventionally, a semiconductor package (semiconductor device) in which semiconductor chips are flip-chip bonded is known. Solder bumps (bump electrodes) for performing flip chip bonding are formed on a semiconductor chip mounted on such a semiconductor package (see, for example, Patent Document 1).

図14〜図16は、特許文献1に記載された従来の半導体装置の構造を示した概略断面図である。従来の半導体装置では、図14に示すように、半導体基板501の上面上に、電極パッド部502が形成されている。なお、半導体基板501の上面には、ICやLSIなどの回路(図示せず)が作り込まれている。また、半導体基板501の上面上には、半導体基板501の上面を保護するための保護層503が形成されている。この保護層503は、電極パッド部502上の所定領域を露出させる開口部503aを有している。また、保護層503は、電極パッド部502の周縁部と重なるように形成されており、これによって、保護層503には、段差部503bが形成されている。   14 to 16 are schematic cross-sectional views showing the structure of a conventional semiconductor device described in Patent Document 1. FIG. In the conventional semiconductor device, an electrode pad portion 502 is formed on the upper surface of a semiconductor substrate 501 as shown in FIG. Note that a circuit (not shown) such as an IC or an LSI is formed on the upper surface of the semiconductor substrate 501. A protective layer 503 for protecting the upper surface of the semiconductor substrate 501 is formed on the upper surface of the semiconductor substrate 501. The protective layer 503 has an opening 503 a that exposes a predetermined region on the electrode pad portion 502. Further, the protective layer 503 is formed so as to overlap with the peripheral edge portion of the electrode pad portion 502, and thereby, a step portion 503 b is formed in the protective layer 503.

また、電極パッド部502上には、バリアメタル層504を介してバンプ電極505が形成されている。このバリアメタル層504は、その周縁部504aが保護層503の電極パッド部502と重なる領域上に乗り上げるように、電極パッド部502上に形成されている。すなわち、バリアメタル層504の外周端部504bが、保護層503における電極パッド部502と重なる領域上に形成されている。   A bump electrode 505 is formed on the electrode pad portion 502 via a barrier metal layer 504. The barrier metal layer 504 is formed on the electrode pad portion 502 so that the peripheral edge portion 504 a rides on a region overlapping the electrode pad portion 502 of the protective layer 503. That is, the outer peripheral end portion 504 b of the barrier metal layer 504 is formed on a region overlapping the electrode pad portion 502 in the protective layer 503.

また、図15に示すように、バンプ電極505が形成された半導体基板501は、上面(回路面)がプリント基板506と対向するようにフェースダウンでプリント基板506上に配置され、バンプ電極505によって、プリント基板506の電極507とフリップチップ接合されている。   Further, as shown in FIG. 15, the semiconductor substrate 501 on which the bump electrode 505 is formed is disposed on the printed circuit board 506 face down so that the upper surface (circuit surface) faces the printed circuit board 506. Flip chip bonding is performed with the electrode 507 of the printed circuit board 506.

特開2007−13063号公報JP 2007-13063 A

上記特許文献1に記載された従来の半導体装置では、バリアメタル層504の周縁部504aが保護層503の電極パッド部502と重なる領域上に乗り上げるように構成されているため、図15および図16に示すように、半導体基板501とプリント基板506との熱膨張係数の差に起因する熱応力がバンプ電極505に加わった際に、保護層503におけるバリアメタル層504の外周端部504b下の領域(外周端部504bに対応する領域)に亀裂が発生し易くなるという不都合がある。このため、保護層503が破断し易くなるので、保護層503が破断した場合には、保護層503の破断に起因して、半導体装置の信頼性が低下するという問題点がある。   The conventional semiconductor device described in Patent Document 1 is configured so that the peripheral edge portion 504a of the barrier metal layer 504 rides on a region overlapping the electrode pad portion 502 of the protective layer 503. As shown in FIG. 5, when thermal stress due to the difference in thermal expansion coefficient between the semiconductor substrate 501 and the printed circuit board 506 is applied to the bump electrode 505, the region under the outer peripheral edge 504b of the barrier metal layer 504 in the protective layer 503 There is an inconvenience that cracks are likely to occur in the region corresponding to the outer peripheral end portion 504b. For this reason, since the protective layer 503 is easily broken, when the protective layer 503 is broken, there is a problem that reliability of the semiconductor device is lowered due to the breakage of the protective layer 503.

この発明は、上記のような課題を解決するためになされたものであり、この発明の1つの目的は、信頼性の低下を抑制することが可能な半導体装置を提供することである。   The present invention has been made to solve the above-described problems, and one object of the present invention is to provide a semiconductor device capable of suppressing a decrease in reliability.

上記目的を達成するために、この発明の一の局面による半導体装置は、基板の表面上に形成された電極パッド部と、電極パッド部の上面を露出させる第1開口部を含み、基板の表面上に、電極パッド部の一部と重なるように形成された第1保護層と、電極パッド部上に、第1保護層と直接接触することなく形成されたバリアメタル層と、バリアメタル層上に形成されたバンプ電極とを備えている。そして、第1保護層は、電極パッド部の一部と重なることによって形成された段差部を有し、バリアメタル層は、平面的に見て、外周端部が段差部よりも外側に形成されている。   In order to achieve the above object, a semiconductor device according to one aspect of the present invention includes an electrode pad portion formed on a surface of a substrate, and a first opening that exposes an upper surface of the electrode pad portion. A first protective layer formed on the electrode pad portion so as to overlap with the electrode pad portion, a barrier metal layer formed on the electrode pad portion without directly contacting the first protective layer, and the barrier metal layer And a bump electrode formed on the substrate. The first protective layer has a stepped portion formed by overlapping with a part of the electrode pad portion, and the barrier metal layer has an outer peripheral end portion formed outside the stepped portion in a plan view. ing.

この一の局面による半導体装置では、上記のように、バリアメタル層を、第1保護層と直接接触しないように電極パッド部上に形成することによって、プリント基板上に基板をフリップチップ接合した際に、基板とプリント基板との熱膨張係数の差に起因する熱応力がバンプ電極に加わった場合でも、その熱応力が第1保護層に加わるのを抑制することができるので、第1保護層に亀裂が発生するのを抑制することができる。このため、第1保護層の破断を抑制することができるので、第1保護層の破断に起因する半導体装置の信頼性の低下を抑制することができる。   In the semiconductor device according to the one aspect, as described above, when the barrier metal layer is formed on the electrode pad portion so as not to be in direct contact with the first protective layer, the substrate is flip-chip bonded to the printed circuit board. In addition, even when thermal stress due to the difference in thermal expansion coefficient between the substrate and the printed circuit board is applied to the bump electrode, it is possible to suppress the thermal stress from being applied to the first protective layer. It is possible to suppress the occurrence of cracks. For this reason, since the fracture | rupture of a 1st protective layer can be suppressed, the fall of the reliability of the semiconductor device resulting from the fracture | rupture of a 1st protective layer can be suppressed.

また、一の局面では、バリアメタル層を、平面的に見て、外周端部が段差部よりも外側に形成されるように構成することによって、バリアメタル層を、外周端部の直下に段差部が位置しないように構成することができる。ここで、第1保護層の段差部においては、部分的に第1保護層の厚みが小さくなったりするため、第1保護層の他の部分に比べて亀裂が発生し易い一方、上記のように構成することによって、基板とプリント基板との熱膨張係数の差に起因する熱応力がバンプ電極に加わった場合でも、第1保護層の段差部に亀裂が発生するのを抑制することができる。このため、これによっても、第1保護層の破断に起因する半導体装置の信頼性の低下を抑制することができる。   Further, in one aspect, the barrier metal layer is configured so that the outer peripheral end portion is formed outside the stepped portion when viewed in plan, so that the barrier metal layer is stepped directly below the outer peripheral end portion. It can comprise so that a part may not be located. Here, in the step portion of the first protective layer, the thickness of the first protective layer is partially reduced, so that cracks are likely to occur compared to other portions of the first protective layer. With this configuration, even when thermal stress due to the difference in thermal expansion coefficient between the substrate and the printed circuit board is applied to the bump electrode, it is possible to suppress the occurrence of cracks in the step portion of the first protective layer. . For this reason, also by this, the fall of the reliability of the semiconductor device resulting from the fracture | rupture of a 1st protective layer can be suppressed.

上記一の局面による半導体装置において、好ましくは、第1保護層上の所定領域および電極パッド部上の所定領域を覆うように形成された第2保護層をさらに備え、バリアメタル層は、第2保護層上に周縁部を位置させた状態で、電極パッド部上に形成されている。このように構成すれば、電極パッド部上にバリアメタル層を形成する際に、容易に、バリアメタル層を、第1保護層と直接接触することなく、平面的に見て、外周端部が段差部よりも外側に位置するように形成することができる。   In the semiconductor device according to the above aspect, it is preferable that the semiconductor device further includes a second protective layer formed so as to cover a predetermined region on the first protective layer and a predetermined region on the electrode pad portion, It is formed on the electrode pad part with the peripheral part positioned on the protective layer. According to this structure, when the barrier metal layer is formed on the electrode pad portion, the outer peripheral end portion is easily seen in a plan view without directly contacting the barrier metal layer with the first protective layer. It can form so that it may be located outside a level | step-difference part.

この場合において、好ましくは、第2保護層には、電極パッド部の上面を露出させるとともに、第1開口部よりも小さい開口幅を有する第2開口部が設けられており、第2開口部を規定する端縁部は、傾斜形状を有している。このように構成すれば、バリアメタル層の周縁部を第2保護層上に形成した場合でも、バリアメタル層の破断を抑制することができる。このため、第1保護層の破断に起因する半導体装置の信頼性の低下を抑制することができることに加えて、バリアメタル層の破断に起因する半導体装置の信頼性の低下をも抑制することができるので、より容易に、半導体装置の信頼性の低下を抑制することができる。   In this case, the second protective layer is preferably provided with a second opening having an opening width smaller than that of the first opening and exposing the upper surface of the electrode pad portion. The defining edge has an inclined shape. If comprised in this way, even when the peripheral part of a barrier metal layer is formed on a 2nd protective layer, a fracture | rupture of a barrier metal layer can be suppressed. For this reason, in addition to being able to suppress a decrease in reliability of the semiconductor device due to the breakage of the first protective layer, it is also possible to suppress a decrease in reliability of the semiconductor device due to the breakage of the barrier metal layer. Therefore, a decrease in reliability of the semiconductor device can be suppressed more easily.

上記第2保護層が形成された構成において、好ましくは、第2保護層は、ポリイミドから構成されている。このように構成すれば、より容易に、第1保護層の破断を抑制することができる。   In the configuration in which the second protective layer is formed, the second protective layer is preferably made of polyimide. If comprised in this way, the fracture | rupture of a 1st protective layer can be suppressed more easily.

上記一の局面による半導体装置において、電極パッド部を、アルミニウム含む材料から構成することができるとともに、バリアメタル層を、チタンを含む材料から構成することができ、かつ、バンプ電極を、半田バンプから構成することができる。   In the semiconductor device according to the above aspect, the electrode pad portion can be made of a material containing aluminum, the barrier metal layer can be made of a material containing titanium, and the bump electrode can be made of a solder bump. Can be configured.

以上のように、本発明によれば、信頼性の低下を抑制することが可能な半導体装置を容易に得ることができる。   As described above, according to the present invention, a semiconductor device capable of suppressing a decrease in reliability can be easily obtained.

以下、本発明を具体化した実施形態を図面に基づいて説明する。なお、一実施形態による半導体装置は、半導体チップがフリップチップ接合されたBGA(Ball Grid Array)パッケージ型の半導体装置である。   DESCRIPTION OF THE PREFERRED EMBODIMENTS Embodiments embodying the present invention will be described below with reference to the drawings. The semiconductor device according to an embodiment is a BGA (Ball Grid Array) package type semiconductor device in which semiconductor chips are flip-chip bonded.

図1は、本発明の一実施形態による半導体装置の構造を示した断面図である。図2は、図1に示した本発明の一実施形態による半導体装置における半導体チップの電極部の構造を示した断面図である。図3〜図5は、本発明の一実施形態による半導体装置の構造を説明するための図である。まず、図1〜図5を参照して、本発明の一実施形態による半導体装置の構造について説明する。   FIG. 1 is a cross-sectional view illustrating the structure of a semiconductor device according to an embodiment of the present invention. 2 is a cross-sectional view showing the structure of the electrode portion of the semiconductor chip in the semiconductor device according to the embodiment of the present invention shown in FIG. 3 to 5 are views for explaining the structure of a semiconductor device according to an embodiment of the present invention. First, the structure of a semiconductor device according to an embodiment of the present invention will be described with reference to FIGS.

一実施形態による半導体装置は、図1に示すように、半導体チップ10と、半導体チップ10が実装されるプリント基板20と、半導体チップ10を封止する樹脂封止層30とを備えている。なお、樹脂封止層30は、たとえば、エポキシ樹脂などの熱硬化性樹脂によって構成されている。   As shown in FIG. 1, the semiconductor device according to the embodiment includes a semiconductor chip 10, a printed circuit board 20 on which the semiconductor chip 10 is mounted, and a resin sealing layer 30 that seals the semiconductor chip 10. In addition, the resin sealing layer 30 is comprised by thermosetting resins, such as an epoxy resin, for example.

半導体チップ10は、シリコン基板などの半導体基板1からなり、半導体基板1の上面には、たとえば、ICやLSIなどの回路(図示せず)が作り込まれている。なお、半導体基板1は、本発明の「基板」の一例である。   The semiconductor chip 10 includes a semiconductor substrate 1 such as a silicon substrate, and a circuit (not shown) such as an IC or an LSI is formed on the upper surface of the semiconductor substrate 1. The semiconductor substrate 1 is an example of the “substrate” in the present invention.

また、半導体基板1の上面上には、図2および図3に示すように、アルミニウムまたはアルミニウム合金からなる電極パッド部2が形成されている。この電極パッド部2は、図4に示すように、平面的見て矩形形状に形成されている。また、図2および図3に示すように、半導体基板1の上面上には、窒化シリコンからなるパッシベーション層3が形成されている。このパッシベーション層3には、電極パッド部2の所定領域を露出させる第1開口部3aが形成されている。なお、第1開口部3aは、図4に示すように、平面的に見て、略円形形状を有しており、約85μm〜約95μmの開口幅D1に形成されている。また、パッシベーション層3は、電極パッド部2の周縁部と重なるように半導体基板1の上面上に形成されている。このため、パッシベーション層3には、段差部3bが形成されている。なお、パッシベーション層3は、本発明の「第1保護層」の一例である。   On the upper surface of the semiconductor substrate 1, as shown in FIGS. 2 and 3, an electrode pad portion 2 made of aluminum or an aluminum alloy is formed. As shown in FIG. 4, the electrode pad portion 2 is formed in a rectangular shape when seen in a plan view. As shown in FIGS. 2 and 3, a passivation layer 3 made of silicon nitride is formed on the upper surface of the semiconductor substrate 1. In the passivation layer 3, a first opening 3 a that exposes a predetermined region of the electrode pad portion 2 is formed. As shown in FIG. 4, the first opening 3a has a substantially circular shape in plan view, and is formed with an opening width D1 of about 85 μm to about 95 μm. The passivation layer 3 is formed on the upper surface of the semiconductor substrate 1 so as to overlap with the peripheral edge of the electrode pad portion 2. For this reason, a step 3 b is formed in the passivation layer 3. The passivation layer 3 is an example of the “first protective layer” in the present invention.

また、パッシベーション層3上の所定領域、および、電極パッド部2上の所定領域には、ポリイミドからなる絶縁保護層4が形成されている。この絶縁保護層4には、図3および図4に示すように、パッシベーション層3の第1開口部3aの開口幅D1(約85μm〜約95μm)よりも小さい開口幅D2(約55μm〜約65μm)を有する第2開口部4aが設けられている。なお、第2開口部4aは、図4に示すように、平面的に見て、略円形形状を有しており、第1開口部3aとほぼ同心円状に形成されている。また、絶縁保護層4の第2開口部4aを規定する端縁部4bは、傾斜形状に形成されている。なお、絶縁保護層4は、本発明の「第2保護層」の一例である。   An insulating protective layer 4 made of polyimide is formed in a predetermined region on the passivation layer 3 and a predetermined region on the electrode pad portion 2. As shown in FIGS. 3 and 4, the insulating protective layer 4 has an opening width D2 (about 55 μm to about 65 μm) smaller than the opening width D1 (about 85 μm to about 95 μm) of the first opening 3a of the passivation layer 3. ) Having a second opening 4a. As shown in FIG. 4, the second opening 4a has a substantially circular shape in plan view, and is formed substantially concentrically with the first opening 3a. Moreover, the edge part 4b which prescribes | regulates the 2nd opening part 4a of the insulating protective layer 4 is formed in the inclined shape. The insulating protective layer 4 is an example of the “second protective layer” in the present invention.

また、電極パッド部2上には、図2および図3に示すように、約10μmの厚みを有するとともに、チタン(Ti)からなるバリアメタル層5が、周縁部5aを絶縁保護層4上の端縁部4b近傍領域に位置させた状態で形成されている。すなわち、バリアメタル層5は、パッシベーション層3と直接接触することなく、電極パッド部2上に形成されている。なお、バリアメタル層5は、図4に示すように、平面的に見て、略円形形状を有しており、第1開口部3aおよび第2開口部4aとほぼ同心円状に形成されている。   2 and 3, the barrier metal layer 5 having a thickness of about 10 μm and made of titanium (Ti) is disposed on the electrode pad portion 2, and the peripheral portion 5 a is formed on the insulating protective layer 4. It is formed in a state where it is positioned in the vicinity of the edge 4b. That is, the barrier metal layer 5 is formed on the electrode pad portion 2 without being in direct contact with the passivation layer 3. As shown in FIG. 4, the barrier metal layer 5 has a substantially circular shape in plan view, and is formed substantially concentrically with the first opening 3a and the second opening 4a. .

ここで、本実施形態では、バリアメタル層5は、平面的に見て、外周端部5bがパッシベーション層3の段差部3bの外側に位置するように形成されている。すなわち、バリアメタル層5は、パッシベーション層3の段差部3bを覆うことが可能な大きさである幅D3(約110μm〜約120μm)に形成されている。   Here, in the present embodiment, the barrier metal layer 5 is formed so that the outer peripheral end portion 5b is located outside the stepped portion 3b of the passivation layer 3 in plan view. That is, the barrier metal layer 5 is formed to have a width D3 (about 110 μm to about 120 μm) that is large enough to cover the step portion 3b of the passivation layer 3.

また、バリアメタル層5上には、図2に示すように、約70μm〜約100μmの高さ(厚み)を有する球状の半田バンプ6が形成されている。この半田バンプ6は、バリアメタル層5を介して、電極パッド部2と電気的に接続されている。また、半田バンプ6は、バリアメタル層5の上面に加えて、バリアメタル層5の外周端部5bとも接触するように、バリアメタル層5上に形成されている。すなわち、半田バンプ6は、バリアメタル層5の外周端部5bを覆うように、バリアメタル層5に接合されている。これにより、上面のみに半田バンプ6が接合される場合に比べて、接合面積が大きくなるので、半田バンプ6とバリアメタル層5との接合強度が向上する。なお、半田バンプ6は、本発明の「バンプ電極」の一例である。   On the barrier metal layer 5, as shown in FIG. 2, spherical solder bumps 6 having a height (thickness) of about 70 μm to about 100 μm are formed. The solder bump 6 is electrically connected to the electrode pad portion 2 through the barrier metal layer 5. Further, the solder bump 6 is formed on the barrier metal layer 5 so as to come into contact with the outer peripheral end 5 b of the barrier metal layer 5 in addition to the upper surface of the barrier metal layer 5. That is, the solder bump 6 is joined to the barrier metal layer 5 so as to cover the outer peripheral end 5 b of the barrier metal layer 5. Thereby, compared with the case where the solder bump 6 is bonded only to the upper surface, the bonding area is increased, so that the bonding strength between the solder bump 6 and the barrier metal layer 5 is improved. The solder bump 6 is an example of the “bump electrode” in the present invention.

また、図1に示すプリント基板20は、ガラスエポキシ樹脂などから構成されており、多層構造の配線層(図示せず)を有している。また、プリント基板20の上面上には、半導体チップ10の半田バンプ6と電気的に接続される接続パッド部21(図5参照)が複数形成されている。また、プリント基板20の下面上には、接続パッド部21と電気的に接続された電極端子22が複数形成されている。この電極端子22は、球状の半田バンプ6から構成されており、プリント基板20の下面上に格子状に配列されている。   Further, the printed board 20 shown in FIG. 1 is made of glass epoxy resin or the like, and has a wiring layer (not shown) having a multilayer structure. A plurality of connection pad portions 21 (see FIG. 5) that are electrically connected to the solder bumps 6 of the semiconductor chip 10 are formed on the upper surface of the printed circuit board 20. In addition, a plurality of electrode terminals 22 electrically connected to the connection pad portion 21 are formed on the lower surface of the printed circuit board 20. The electrode terminals 22 are composed of spherical solder bumps 6 and are arranged on the lower surface of the printed circuit board 20 in a grid pattern.

また、半田バンプ6が形成された半導体チップ10は、図1および図5に示すように、フェースダウンでプリント基板20上に実装されている。具体的には、図5に示すように、半導体チップ10は、上面(回路面)がプリント基板20と対向するように配置され、半導体チップ10の半田バンプ6が、プリント基板20の接続パッド部21にフリップチップ接合されている。これにより、半田バンプ6と接続パッド部21とが電気的に接続される。   The semiconductor chip 10 on which the solder bumps 6 are formed is mounted on the printed circuit board 20 face down as shown in FIGS. Specifically, as shown in FIG. 5, the semiconductor chip 10 is disposed so that the upper surface (circuit surface) faces the printed circuit board 20, and the solder bumps 6 of the semiconductor chip 10 are connected pad portions of the printed circuit board 20. 21 is flip-chip bonded. Thereby, the solder bump 6 and the connection pad part 21 are electrically connected.

なお、半導体チップ10とプリント基板20との間には、図1に示すように、シリコン系樹脂、エポキシ樹脂、または、アクリル系樹脂などからなる樹脂部材40が充填されている。   As shown in FIG. 1, a resin member 40 made of silicon resin, epoxy resin, acrylic resin, or the like is filled between the semiconductor chip 10 and the printed circuit board 20.

本実施形態では、上記のように、バリアメタル層5を、パッシベーション層3と直接接触しないように電極パッド部2上に形成することによって、プリント基板20上に半導体チップ10(半導体基板1)をフリップチップ接合した際に、半導体チップ10とプリント基板20との熱膨張係数の差に起因する熱応力が半田バンプ6に加わった場合でも、その熱応力がパッシベーション層3に加わるのを抑制することができるので、パッシベーション層3に亀裂が発生するのを抑制することができる。このため、パッシベーション層3の破断を抑制することができるので、パッシベーション層3の破断に起因する半導体装置の信頼性の低下を抑制することができる。   In the present embodiment, the semiconductor chip 10 (semiconductor substrate 1) is formed on the printed circuit board 20 by forming the barrier metal layer 5 on the electrode pad portion 2 so as not to be in direct contact with the passivation layer 3 as described above. Even when a thermal stress caused by a difference in thermal expansion coefficient between the semiconductor chip 10 and the printed circuit board 20 is applied to the solder bump 6 during the flip chip bonding, the thermal stress is prevented from being applied to the passivation layer 3. Therefore, the generation of cracks in the passivation layer 3 can be suppressed. For this reason, since the fracture | rupture of the passivation layer 3 can be suppressed, the fall of the reliability of the semiconductor device resulting from the fracture | rupture of the passivation layer 3 can be suppressed.

また、本実施形態では、バリアメタル層5を、平面的に見て、外周端部5bが段差部3bよりも外側に形成されるように構成することによって、バリアメタル層5を、外周端部5bの直下に段差部3bが位置しないように構成することができる。ここで、パッシベーション層3の段差部3bにおいては、部分的にパッシベーション層3の厚みが小さくなったりするため、パッシベーション層3の他の部分に比べて亀裂が発生し易い一方、上記のように構成することによって、半導体チップ10(半導体基板1)とプリント基板20との熱膨張係数の差に起因する熱応力が半田バンプ6に加わった場合でも、パッシベーション層3の段差部3bに亀裂が発生するのを抑制することができる。このため、これによっても、パッシベーション層3の破断に起因する半導体装置の信頼性の低下を抑制することができる。   Further, in the present embodiment, the barrier metal layer 5 is configured so that the outer peripheral end portion 5b is formed outside the stepped portion 3b when viewed in plan, so that the barrier metal layer 5 is formed on the outer peripheral end portion. It can be configured so that the stepped portion 3b is not located immediately below 5b. Here, in the step portion 3b of the passivation layer 3, since the thickness of the passivation layer 3 is partially reduced, cracks are likely to occur compared to other portions of the passivation layer 3, but the configuration as described above is adopted. As a result, even when thermal stress due to the difference in thermal expansion coefficient between the semiconductor chip 10 (semiconductor substrate 1) and the printed circuit board 20 is applied to the solder bump 6, a crack is generated in the step portion 3b of the passivation layer 3. Can be suppressed. For this reason, also by this, the fall of the reliability of the semiconductor device resulting from the fracture | rupture of the passivation layer 3 can be suppressed.

また、本実施形態では、絶縁保護層4を、パッシベーション層3上の所定領域および電極パッド部2上の所定領域に形成するとともに、バリアメタル層5を、絶縁保護層4上に周縁部5aを位置させた状態で電極パッド部2上に形成することによって、電極パッド部2上にバリアメタル層5を形成する際に、容易に、バリアメタル層5を、パッシベーション層3と直接接触することなく、平面的に見て、外周端部5bが段差部3bよりも外側に位置するように形成することができる。   In this embodiment, the insulating protective layer 4 is formed in a predetermined region on the passivation layer 3 and a predetermined region on the electrode pad portion 2, and the barrier metal layer 5 is formed on the insulating protective layer 4 with a peripheral portion 5 a. By forming the barrier metal layer 5 on the electrode pad portion 2 in a positioned state, the barrier metal layer 5 can be easily contacted with the passivation layer 3 when forming the barrier metal layer 5 on the electrode pad portion 2. The outer peripheral end portion 5b can be formed so as to be located outside the stepped portion 3b in plan view.

また、本実施形態では、絶縁保護層4の第2開口部4aを規定する端縁部4bを、傾斜形状に形成することによって、バリアメタル層5の周縁部5aを絶縁保護層4上に形成した場合でも、バリアメタル層5を破断し難くすることができる。このため、パッシベーション層3の破断に起因する半導体装置の信頼性の低下を抑制することができることに加えて、バリアメタル層5の破断に起因する半導体装置の信頼性の低下をも抑制することができるので、より容易に、半導体装置の信頼性の低下を抑制することができる。   In the present embodiment, the peripheral edge portion 5a of the barrier metal layer 5 is formed on the insulating protective layer 4 by forming the edge portion 4b defining the second opening 4a of the insulating protective layer 4 in an inclined shape. Even in this case, the barrier metal layer 5 can be made difficult to break. For this reason, in addition to being able to suppress a decrease in the reliability of the semiconductor device due to the breakage of the passivation layer 3, it is also possible to suppress a decrease in the reliability of the semiconductor device due to the breakage of the barrier metal layer 5. Therefore, a decrease in reliability of the semiconductor device can be suppressed more easily.

図6〜図12は、一実施形態による半導体装置における半導体チップの電極部の形成プロセスを説明するための断面図である。次に、図1〜4および図6〜図12を参照して、半導体チップ10の電極部の形成プロセスについて説明する。   6 to 12 are cross-sectional views illustrating a process for forming an electrode portion of a semiconductor chip in a semiconductor device according to an embodiment. Next, with reference to FIGS. 1-4 and FIGS. 6-12, the formation process of the electrode part of the semiconductor chip 10 is demonstrated.

まず、図6に示すように、電極パッド部2が形成された半導体基板1の上面上の全面に、プラズマCVD法などを用いて、窒化シリコンからなるパッシベーション層3を形成する。次に、図7に示すように、フォトリソグラフィ技術などを用いて、パッシベーション層3上の所定領域にレジスト50を形成する。そして、レジスト50をマスクとして、エッチングにより、パッシベーション層3の所定領域を除去する。これにより、パッシベーション層3に、電極パッド部2上の所定領域を露出させる第1開口部3aが形成される。この際、第1開口部3aは、開口幅D1(約85μm〜約95μm、図3および図4参照)に形成する。その後、レジスト50を除去する。   First, as shown in FIG. 6, a passivation layer 3 made of silicon nitride is formed on the entire upper surface of the semiconductor substrate 1 on which the electrode pad portion 2 is formed using a plasma CVD method or the like. Next, as shown in FIG. 7, a resist 50 is formed in a predetermined region on the passivation layer 3 by using a photolithography technique or the like. Then, a predetermined region of the passivation layer 3 is removed by etching using the resist 50 as a mask. As a result, a first opening 3 a that exposes a predetermined region on the electrode pad portion 2 is formed in the passivation layer 3. At this time, the first opening 3a is formed to have an opening width D1 (about 85 μm to about 95 μm, see FIGS. 3 and 4). Thereafter, the resist 50 is removed.

続いて、図8に示すように、スピンコーティング法などを用いて、全面に、ポリイミドからなる絶縁保護層14を形成する。そして、フォトリソグラフィ技術およびエッチング技術を用いて、絶縁保護層14の所定領域を除去する。その後、熱処理を行うことによって、絶縁保護層14をフローさせる。これにより、図9に示すような絶縁保護層4が得られる。すなわち、絶縁保護層14(図8参照)に、パッシベーション層3の第1開口部3aの開口幅D1(約85μm〜約95μm)よりも小さい開口幅D2(約55μm〜約65μm)を有する第2開口部4aが形成されるとともに、その第2開口部4aを規定する端縁部4bが、傾斜形状に形成される。   Subsequently, as shown in FIG. 8, an insulating protective layer 14 made of polyimide is formed on the entire surface by using a spin coating method or the like. Then, a predetermined region of the insulating protective layer 14 is removed using a photolithography technique and an etching technique. Thereafter, the insulating protective layer 14 is caused to flow by performing heat treatment. Thereby, the insulating protective layer 4 as shown in FIG. 9 is obtained. That is, the insulating protective layer 14 (see FIG. 8) has a second opening width D2 (about 55 μm to about 65 μm) smaller than the opening width D1 (about 85 μm to about 95 μm) of the first opening 3a of the passivation layer 3. The opening 4a is formed, and the edge 4b that defines the second opening 4a is formed in an inclined shape.

次に、図10に示すように、蒸着法などを用いて、全面に、約10μmの厚みを有するとともに、チタン(Ti)からなるバリアメタル層15を形成する。次に、図11に示すように、フォトリソグラフィ技術およびエッチング技術を用いて、バリアメタル層15上の所定領域にレジスト60を形成する。そして、メッキ法などを用いて、レジスト60をマスクとして、バリアメタル層15上に半田層16を形成する。   Next, as shown in FIG. 10, a barrier metal layer 15 having a thickness of about 10 μm and made of titanium (Ti) is formed on the entire surface by vapor deposition or the like. Next, as shown in FIG. 11, a resist 60 is formed in a predetermined region on the barrier metal layer 15 by using a photolithography technique and an etching technique. Then, the solder layer 16 is formed on the barrier metal layer 15 by using a plating method or the like using the resist 60 as a mask.

その後、図12に示すように、レジスト60(図11参照)を除去するとともに、半田層16の周囲のバリアメタル層15をエッチングにより除去する。これにより、図4に示したような、平面的に見て、外周端部5bがパッシベーション層3の段差部3bの外側に形成されたバリアメタル層5が、電極パッド部2上に形成される。また、図2および図3に示したように、電極パッド部2上に形成されたバリアメタル層5は、周縁部5aが絶縁保護層4上に位置するように構成される。   Thereafter, as shown in FIG. 12, the resist 60 (see FIG. 11) is removed, and the barrier metal layer 15 around the solder layer 16 is removed by etching. As a result, as shown in FIG. 4, the barrier metal layer 5 having the outer peripheral end portion 5 b formed outside the stepped portion 3 b of the passivation layer 3 is formed on the electrode pad portion 2 in plan view. . As shown in FIGS. 2 and 3, the barrier metal layer 5 formed on the electrode pad portion 2 is configured such that the peripheral edge portion 5 a is positioned on the insulating protective layer 4.

なお、図12に示すように、上記した絶縁保護層4が形成されることによって、バリアメタル層5は、パッシベーション層3と直接接触することなく、電極パッド部2上に形成される。   As shown in FIG. 12, the barrier metal layer 5 is formed on the electrode pad portion 2 without being in direct contact with the passivation layer 3 by forming the insulating protective layer 4 described above.

最後に、リフロー炉内で加熱することによって、半田層16を一旦溶融することにより、半田層16を、図2に示したような球状の半田バンプ6に形成する。これにより、バリアメタル層5上に、半田バンプ6(図2参照)が形成される。このようにして、図1に示した本発明の一実施形態による半導体装置における半導体チップ10の電極部が形成される。   Finally, the solder layer 16 is once melted by heating in a reflow furnace to form the solder layer 16 on the spherical solder bumps 6 as shown in FIG. As a result, solder bumps 6 (see FIG. 2) are formed on the barrier metal layer 5. Thus, the electrode part of the semiconductor chip 10 in the semiconductor device according to the embodiment shown in FIG. 1 is formed.

なお、今回開示された実施形態は、すべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は、上記した実施形態の説明ではなく特許請求の範囲によって示され、さらに特許請求の範囲と均等の意味および範囲内でのすべての変更が含まれる。   The embodiment disclosed this time should be considered as illustrative in all points and not restrictive. The scope of the present invention is shown not by the above description of the embodiments but by the scope of claims for patent, and further includes all modifications within the meaning and scope equivalent to the scope of claims for patent.

たとえば、上記実施形態では、絶縁保護層をポリイミドから構成した例を示したが、本発明はこれに限らず、絶縁保護層をポリイミド以外のBCB(ベンゾシクロブテン)や、フッ素樹脂などの有機材料から構成してもよい。   For example, in the said embodiment, although the example which comprised the insulating protective layer from the polyimide was shown, this invention is not restricted to this, Organic materials, such as BCB (benzocyclobutene) other than a polyimide, a fluororesin, are not limited to this. You may comprise.

また、上記実施形態では、ポリイミドからなる絶縁保護層を備えた例を示したが、本発明はこれに限らず、図13に示す本実施形態の変形例による半導体チップ110のように、絶縁保護層を備えない構成にしてもよい。この場合、ポリイミドからなる絶縁保護層の代わりにレジストを用いて上記実施形態と同様の電極構造を形成し、その後、レジストを除去することによって、絶縁保護層を備えない構成にすることが可能となる。なお、半導体チップ110とプリント基板との間に、図1に示したような樹脂部材40を充填することによって、レジストを除去した場合でも、フリップチップ接合の信頼性の低下が抑制される。   Moreover, although the example provided with the insulation protective layer which consists of a polyimide was shown in the said embodiment, this invention is not limited to this, Insulation protection like the semiconductor chip 110 by the modification of this embodiment shown in FIG. A structure without a layer may be used. In this case, it is possible to form an electrode structure similar to that of the above embodiment by using a resist instead of the insulating protective layer made of polyimide, and then removing the resist to make a configuration without the insulating protective layer. Become. In addition, by filling the resin member 40 as shown in FIG. 1 between the semiconductor chip 110 and the printed board, even when the resist is removed, a decrease in reliability of flip chip bonding is suppressed.

また、上記実施形態では、パッシベーション層を窒化シリコンから構成した例を示したが、本発明はこれに限らず、パッシベーション層を窒化シリコン以外の無機材料から構成してもよい。たとえば、パッシベーション層を、SiONや、SiO2などから構成してもよい。 Moreover, although the example which comprised the passivation layer from the silicon nitride was shown in the said embodiment, this invention is not restricted to this, You may comprise a passivation layer from inorganic materials other than silicon nitride. For example, the passivation layer may be made of SiON, SiO 2 or the like.

また、上記実施形態では、電極パッド部をアルミニウムまたはアルミニウム合金から構成した例を示したが、本発明はこれに限らず、電極パッド部を、アルミニウムまたはアルミニウム合金以外の金属材料である金(Au)や、AlCu合金などから構成してもよい。   Moreover, although the example which comprised the electrode pad part from aluminum or aluminum alloy was shown in the said embodiment, this invention is not restricted to this, Gold (Au which is metal materials other than aluminum or aluminum alloy is used for an electrode pad part. ) Or an AlCu alloy.

また、上記実施形態では、バリアメタル層を、チタンから構成した例を示したが、本発明はこれに限らず、バリアメタル層を、チタン以外の材料から構成してもよい。チタン以外の材料としては、たとえば、TiNや、Taなどが考えられる。また、バリアメタル層を、複数の金属層が積層された積層構造にしてもよい。   Moreover, although the example which comprised the barrier metal layer from titanium was shown in the said embodiment, this invention is not restricted to this, You may comprise a barrier metal layer from materials other than titanium. Examples of materials other than titanium include TiN and Ta. Further, the barrier metal layer may have a laminated structure in which a plurality of metal layers are laminated.

また、上記実施形態では、半田バンプからなるバンプ電極を電極パッド部上に形成した例を示したが、本発明はこれに限らず、半田バンプ以外のメタルバンプ(たとえば、AuバンプやCuバンプ)などからなるバンプ電極を電極パッド部上に形成してもよい。   In the above-described embodiment, an example in which bump electrodes made of solder bumps are formed on the electrode pad portion has been shown. However, the present invention is not limited to this, and metal bumps other than solder bumps (for example, Au bumps and Cu bumps) A bump electrode made of the above may be formed on the electrode pad portion.

また、上記実施形態では、半導体チップとプリント基板との間に、樹脂部材を充填した例を示したが、本発明はこれに限らず、半導体チップとプリント基板との間に、樹脂部材を充填しない構成してもよい。   Moreover, in the said embodiment, although the example which filled the resin member between the semiconductor chip and the printed circuit board was shown, this invention is not limited to this, The resin member is filled between the semiconductor chip and the printed circuit board. It may be configured not to.

本発明の一実施形態による半導体装置の構造を示した断面図である。It is sectional drawing which showed the structure of the semiconductor device by one Embodiment of this invention. 図1に示した本発明の一実施形態による半導体装置における半導体チップの電極部の構造を示した断面図である。FIG. 2 is a cross-sectional view showing a structure of an electrode portion of a semiconductor chip in the semiconductor device according to the embodiment of the present invention shown in FIG. 1. 図1に示した本発明の一実施形態による半導体装置における半導体チップの半田バンプを省略した電極部の構造を示した断面図である。FIG. 2 is a cross-sectional view showing a structure of an electrode portion in which a solder bump of a semiconductor chip is omitted in the semiconductor device according to the embodiment of the present invention shown in FIG. 1. 図1に示した本発明の一実施形態による半導体装置における半導体チップの半田バンプを省略した電極部の平面図である。FIG. 2 is a plan view of an electrode part in which a solder bump of a semiconductor chip is omitted in the semiconductor device according to the embodiment of the present invention shown in FIG. 1. 半導体チップをプリント基板上に実装した状態を示した断面図である。It is sectional drawing which showed the state which mounted the semiconductor chip on the printed circuit board. 本発明の一実施形態による半導体装置における半導体チップの電極部の形成プロセスを説明するための断面図である。It is sectional drawing for demonstrating the formation process of the electrode part of the semiconductor chip in the semiconductor device by one Embodiment of this invention. 本発明の一実施形態による半導体装置における半導体チップの電極部の形成プロセスを説明するための断面図である。It is sectional drawing for demonstrating the formation process of the electrode part of the semiconductor chip in the semiconductor device by one Embodiment of this invention. 本発明の一実施形態による半導体装置における半導体チップの電極部の形成プロセスを説明するための断面図である。It is sectional drawing for demonstrating the formation process of the electrode part of the semiconductor chip in the semiconductor device by one Embodiment of this invention. 本発明の一実施形態による半導体装置における半導体チップの電極部の形成プロセスを説明するための断面図である。It is sectional drawing for demonstrating the formation process of the electrode part of the semiconductor chip in the semiconductor device by one Embodiment of this invention. 本発明の一実施形態による半導体装置における半導体チップの電極部の形成プロセスを説明するための断面図である。It is sectional drawing for demonstrating the formation process of the electrode part of the semiconductor chip in the semiconductor device by one Embodiment of this invention. 本発明の一実施形態による半導体装置における半導体チップの電極部の形成プロセスを説明するための断面図である。It is sectional drawing for demonstrating the formation process of the electrode part of the semiconductor chip in the semiconductor device by one Embodiment of this invention. 本発明の一実施形態による半導体装置における半導体チップの電極部の形成プロセスを説明するための断面図である。It is sectional drawing for demonstrating the formation process of the electrode part of the semiconductor chip in the semiconductor device by one Embodiment of this invention. 本実施形態の変形例による半導体チップの電極部の構造を示した断面図である。It is sectional drawing which showed the structure of the electrode part of the semiconductor chip by the modification of this embodiment. 特許文献1に記載された従来の半導体装置の構造を示した概略断面図である。It is the schematic sectional drawing which showed the structure of the conventional semiconductor device described in patent document 1. 特許文献1に記載された従来の半導体装置の構造を示した概略断面図である。It is the schematic sectional drawing which showed the structure of the conventional semiconductor device described in patent document 1. 図15のA部の拡大断面図である。It is an expanded sectional view of the A section of FIG.

符号の説明Explanation of symbols

1 半導体基板(基板)
2 電極パッド部
3 パッシベーション層(第1保護層)
3a 第1開口部
3b 段差部
4 絶縁保護層(第2保護層)
4a 第2開口部
4b 端縁部
5 バリアメタル層
5a 周縁部
5b 外周端部
6 半田バンプ(バンプ電極)
10、110 半導体チップ
20 プリント基板
21 接続パッド部
22 電極端子
30 樹脂封止層
40 樹脂部材
1 Semiconductor substrate (substrate)
2 Electrode pad part 3 Passivation layer (first protective layer)
3a First opening 3b Stepped portion 4 Insulating protective layer (second protective layer)
4a Second opening 4b Edge 5 Barrier metal layer 5a Perimeter 5b Outer edge 6 Solder bump (bump electrode)
DESCRIPTION OF SYMBOLS 10, 110 Semiconductor chip 20 Printed circuit board 21 Connection pad part 22 Electrode terminal 30 Resin sealing layer 40 Resin member

Claims (15)

基板の表面上に形成された電極パッド部と、
前記電極パッド部の上面を露出させる第1開口部を含み、前記基板の表面上に、前記電極パッド部の一部と重なるように形成された第1保護層と、
前記電極パッド部上に、前記第1保護層に形成される前記第1開口部の端縁部から離間されることで前記第1保護膜に直接接触することなく形成されたバリアメタル層と、
前記バリアメタル層上に形成されたバンプ電極と
前記第1保護層上の所定領域および前記電極パッド部上の所定領域を覆うように形成された第2保護層と、
を備え、
前記第1保護層は、前記電極パッド部の一部と重なることによって形成された段差部を有し、
前記バリアメタル層は、平面的に見て、外周端部が前記段差部よりも外側に形成され
前記バリアメタル層は、前記第2保護層上に周縁部を位置させた状態で、前記電極パッド部上に形成され、
前記第2保護層には、前記電極パッド部の上面を露出させるとともに、前記第1開口部よりも小さい開口幅を有する第2開口部が設けられており、
前記第2開口部を規定する端縁部は、傾斜形状を有し、
前記バリアメタル層は、前記外周端部から前記電極パッド部の中心に向かうにつれて凹むように傾斜するとともに、前記電極パッド部の前記中心上において最も凹み、
断面的に見て、前記バリアメタル層の前記周縁部が前記第2保護層の上面に沿って湾曲するとともに、前記周縁部の前記第2保護層側の表面、及び前記第2保護層の上面の曲率中心が同一側にあることを特徴とする、半導体装置。
An electrode pad formed on the surface of the substrate;
A first protective layer that includes a first opening that exposes an upper surface of the electrode pad portion, and is formed on the surface of the substrate so as to overlap a part of the electrode pad portion;
A barrier metal layer formed on the electrode pad portion without being in direct contact with the first protective film by being separated from an edge of the first opening formed in the first protective layer;
A bump electrode formed on the barrier metal layer,
A second protective layer formed so as to cover a predetermined region on the first protective layer and a predetermined region on the electrode pad portion;
With
The first protective layer has a step portion formed by overlapping a part of the electrode pad portion,
The barrier metal layer has an outer peripheral end formed outside the stepped portion when seen in a plan view ,
The barrier metal layer is formed on the electrode pad portion with a peripheral portion positioned on the second protective layer,
The second protective layer is provided with a second opening that exposes an upper surface of the electrode pad portion and has an opening width smaller than the first opening.
The edge portion defining the second opening has an inclined shape,
The barrier metal layer is inclined so as to be recessed from the outer peripheral end toward the center of the electrode pad part, and is most recessed on the center of the electrode pad part,
As viewed in cross section, the peripheral portion of the barrier metal layer is curved along the upper surface of the second protective layer, the surface of the peripheral portion on the second protective layer side, and the upper surface of the second protective layer The center of curvature of the semiconductor device is on the same side .
前記第2開口部は、平面的に見て、前記第1開口部と略同心円状に形成されていることを特徴とする、請求項1に記載の半導体装置。2. The semiconductor device according to claim 1, wherein the second opening is formed substantially concentrically with the first opening in a plan view. 前記第2開口部の開口幅は、平面的に見て、55μm〜65μmであることを特徴とする、請求項1又は2に記載の半導体装置。3. The semiconductor device according to claim 1, wherein an opening width of the second opening is 55 μm to 65 μm in a plan view. 前記第2保護層は、ポリイミドから構成されていることを特徴とする、請求項1〜3のいずれか1項に記載の半導体装置。The semiconductor device according to claim 1, wherein the second protective layer is made of polyimide. 前記電極パッド部は、アルミニウムを含む材料から構成されているとともに、前記バリアメタル層は、チタンを含む材料から構成されており、かつ、前記バンプ電極は、半田バンプから構成されていることを特徴とする、請求項1〜4のいずれか1項に記載の半導体装置。The electrode pad portion is made of a material containing aluminum, the barrier metal layer is made of a material containing titanium, and the bump electrode is made of a solder bump. The semiconductor device according to any one of claims 1 to 4. 前記バンプ電極は、前記半田バンプに代えて、Auバンプ又はCuバンプから構成されていることを特徴とする、請求項5に記載の半導体装置。6. The semiconductor device according to claim 5, wherein the bump electrode is composed of an Au bump or a Cu bump instead of the solder bump. 前記バリアメタル層の厚さが10μmであることを特徴とする、請求項1〜6のいずれか1項に記載の半導体装置。The thickness of the said barrier metal layer is 10 micrometers, The semiconductor device of any one of Claims 1-6 characterized by the above-mentioned. 前記バリアメタル層は、平面的に見て、前記第1開口部と略同心円状に形成されていることを特徴とする、請求項1〜7のいずれか1項に記載の半導体装置。The semiconductor device according to claim 1, wherein the barrier metal layer is formed substantially concentrically with the first opening when viewed in a plan view. 前記バリアメタル層の幅は、平面的に見て、110μm〜120μmであることを特徴とする、請求項1〜8のいずれか1項に記載の半導体装置。9. The semiconductor device according to claim 1, wherein a width of the barrier metal layer is 110 μm to 120 μm in a plan view. 前記電極パッド部と、前記第1保護層と、前記バリアメタル層と、前記バンプ電極と、を含む半導体チップと、A semiconductor chip including the electrode pad portion, the first protective layer, the barrier metal layer, and the bump electrode;
前記半導体チップが実装されるプリント基板と、A printed circuit board on which the semiconductor chip is mounted;
前記半導体チップと前記プリント基板との間に充填される樹脂部材と、A resin member filled between the semiconductor chip and the printed circuit board;
をさらに備え、Further comprising
前記バンプ電極は、前記外周端部における前記バリアメタル層の側面を覆うことを特徴とする、請求項1〜9のいずれか1項に記載の半導体装置。The semiconductor device according to claim 1, wherein the bump electrode covers a side surface of the barrier metal layer at the outer peripheral end portion.
前記プリント基板は、ガラスエポキシ樹脂で構成されることを特徴とする、請求項10に記載の半導体装置。The semiconductor device according to claim 10, wherein the printed circuit board is made of glass epoxy resin. 前記樹脂部材は、エポキシ樹脂またはアクリル系樹脂からなることを特徴とする、請求項10又は11に記載の半導体装置。The semiconductor device according to claim 10, wherein the resin member is made of an epoxy resin or an acrylic resin. 前記第1開口部の開口幅は、平面的に見て、85μm〜95μmであることを特徴とする、請求項1〜12のいずれか1項に記載の半導体装置。13. The semiconductor device according to claim 1, wherein an opening width of the first opening portion is 85 μm to 95 μm in a plan view. 前記第1保護層は、SiON又はSiOThe first protective layer is made of SiON or SiO 22 で構成されることを特徴とする、請求項1〜13のいずれか1項に記載の半導体装置。The semiconductor device according to claim 1, comprising: 前記電極パッド部は、アルミニウム又はアルミニウム合金で構成されることを特徴とする、請求項1〜14のいずれか1項に記載の半導体装置。The semiconductor device according to claim 1, wherein the electrode pad portion is made of aluminum or an aluminum alloy.
JP2007159354A 2007-06-15 2007-06-15 Semiconductor device Active JP5243734B2 (en)

Priority Applications (13)

Application Number Priority Date Filing Date Title
JP2007159354A JP5243734B2 (en) 2007-06-15 2007-06-15 Semiconductor device
CN2008800202805A CN101681859B (en) 2007-06-15 2008-06-13 Semiconductor device
US12/663,563 US8436467B2 (en) 2007-06-15 2008-06-13 Semiconductor device
TW097122280A TW200915511A (en) 2007-06-15 2008-06-13 Semiconductor device
PCT/JP2008/060844 WO2008153128A1 (en) 2007-06-15 2008-06-13 Semiconductor device
US13/856,905 US8922010B2 (en) 2007-06-15 2013-04-04 Semiconductor device
US14/337,959 US9053991B2 (en) 2007-06-15 2014-07-22 Semiconductor device
US14/491,556 US9123628B2 (en) 2007-06-15 2014-09-19 Semiconductor device
US14/803,207 US9466583B2 (en) 2007-06-15 2015-07-20 Semiconductor device
US15/219,912 US9685419B2 (en) 2007-06-15 2016-07-26 Semiconductor device
US15/591,456 US10032739B2 (en) 2007-06-15 2017-05-10 Semiconductor device
US16/018,128 US10510700B2 (en) 2007-06-15 2018-06-26 Semiconductor device
US16/683,647 US11037897B2 (en) 2007-06-15 2019-11-14 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007159354A JP5243734B2 (en) 2007-06-15 2007-06-15 Semiconductor device

Publications (2)

Publication Number Publication Date
JP2008311531A JP2008311531A (en) 2008-12-25
JP5243734B2 true JP5243734B2 (en) 2013-07-24

Family

ID=40238866

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007159354A Active JP5243734B2 (en) 2007-06-15 2007-06-15 Semiconductor device

Country Status (1)

Country Link
JP (1) JP5243734B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015097244A (en) * 2013-11-15 2015-05-21 日立オートモティブシステムズ株式会社 Semiconductor integrated circuit
JP2020120080A (en) * 2019-01-28 2020-08-06 株式会社村田製作所 Semiconductor element

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5773936U (en) * 1980-10-24 1982-05-07
JP2001035876A (en) * 1999-07-23 2001-02-09 Nec Corp Flip-chip connection structure, semiconductor device and fabrication thereof

Also Published As

Publication number Publication date
JP2008311531A (en) 2008-12-25

Similar Documents

Publication Publication Date Title
US11037897B2 (en) Semiconductor device
JP4772844B2 (en) Wafer level package and manufacturing method thereof
US10340226B2 (en) Interconnect crack arrestor structure and methods
US8304905B2 (en) Semiconductor device
US7214604B2 (en) Method of fabricating ultra thin flip-chip package
JP4097660B2 (en) Semiconductor device
JP2001127095A (en) Semiconductor device and its manufacturing method
JP5280650B2 (en) Semiconductor device
JP5243734B2 (en) Semiconductor device
JP5437553B2 (en) Semiconductor element and semiconductor device
JP5656301B2 (en) Semiconductor device
JP2000164617A (en) Chip-sized package and its manufacture
JP4812673B2 (en) Semiconductor device
JP5006026B2 (en) Semiconductor device
JP4536757B2 (en) Semiconductor package and semiconductor package manufacturing method
JP2008028109A (en) Semiconductor device and manufacturing method therefor
JP2008091774A (en) Semiconductor device
JP5050431B2 (en) Semiconductor device and manufacturing method thereof
JP2011034988A (en) Semiconductor device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091225

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120529

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120723

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20121016

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130107

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20130115

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130402

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130405

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160412

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 5243734

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D03

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250