JP4866241B2 - ソースプログラムの分析装置 - Google Patents
ソースプログラムの分析装置 Download PDFInfo
- Publication number
- JP4866241B2 JP4866241B2 JP2006531879A JP2006531879A JP4866241B2 JP 4866241 B2 JP4866241 B2 JP 4866241B2 JP 2006531879 A JP2006531879 A JP 2006531879A JP 2006531879 A JP2006531879 A JP 2006531879A JP 4866241 B2 JP4866241 B2 JP 4866241B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- block
- information
- source
- memory address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/362—Software debugging
- G06F11/3624—Software debugging by performing operations on the source code, e.g. via a compiler
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/32—Monitoring with visual or acoustical indication of the functioning of the machine
- G06F11/323—Visualisation of programs or trace data
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/34—Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
- G06F11/3404—Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment for parallel or distributed programming
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/34—Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
- G06F11/3466—Performance evaluation by tracing or monitoring
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2201/00—Indexing scheme relating to error detection, to error correction, and to monitoring
- G06F2201/865—Monitoring of software
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Data Mining & Analysis (AREA)
- Debugging And Monitoring (AREA)
- Advance Control (AREA)
Description
a1. 複数のソースステートメントの一部または中間リストの一部に対して、複数のソースステートメントの一部または中間リストの一部を処理ブロックとしてグループ化するためのブロックIDを割当て、そのブロックIDをデバッグ情報に基づき、それぞれの命令のコードメモリアドレスに関連付けしてメモリに記憶する。
a2. メモリアクセス情報と、コードメモリアドレスに関連付けされたブロックIDとに基づき、メモリアクセス解析手段により、対を成す処理ブロックの間の実行用メモリを介したデータ転送の方向を求める。
a3. 複数の対をなす処理ブロックの間の実行用メモリを介したデータ転送の量および方向を表示デバイスにマトリクス表示する。
b1. 複数のソースステートメントの一部または中間リストの一部に対して、複数のソースステートメントの一部または中間リストの一部を処理ブロックとしてグループ化するためのブロックIDを割当て、そのブロックIDをデバッグ情報に基づき、それぞれの命令のコードメモリアドレスに関連付けしてメモリに記憶する。
b2. メモリアクセス情報と、それぞれの命令のコードメモリアドレスに関連付けされたブロックIDとに基づき、メモリアクセス解析手段により、実行用メモリの同一領域に対する第1の処理ブロックおよび第2の処理ブロックの参照関係を求めて、第1の処理ブロックと第2の処理ブロックとを並列実行する可能性を示す。
b3. メモリアクセス解析手段により、メモリアクセス情報と、それぞれの命令のコードメモリアドレスに関連付けされたブロックIDとに基づき、第1の処理ブロックおよび第2の処理ブロックと実行用メモリとの間のアクセスに要するバンド幅を算出する。
Claims (6)
- 複数のソースステートメントを含むソースプログラムをコンパイルしてオブジェクトコードを生成すると共に、それぞれのソースステートメントおよび/または前記それぞれのソースステートメントを中間言語に翻訳した中間リストと、前記オブジェクトコードの実行時の実行用メモリにおける、前記中間リストがコード化された命令のアドレスであるコードメモリアドレスおよびその命令によりアクセスされる変数のアドレスである変数メモリアドレスとを関連付けするデバッグ情報を生成するコンパイラと、
サイクルベースのシミュレータであって、前記オブジェクトコードを走行することにより、サイクル単位でアクセスされるコードメモリアドレス、変数メモリアドレスおよびアクセスタイプを含むメモリアクセス情報を生成するシミュレータと、
前記デバッグ情報と前記メモリアクセス情報とを利用して前記ソースプログラムを分析する分析装置とを有し、
この分析装置は、
前記複数のソースステートメントの一部または前記中間リストの一部を処理ブロックとしてグループ化するためのブロックIDを、前記デバッグ情報に基づき、それぞれの命令のコードメモリアドレスに関連付けして記憶するメモリと、
前記メモリアクセス情報に基づき、前記ソースプログラムを実行したときの、変数メモリアドレスおよびアクセスタイプを含めた、前記実行用メモリに対するアクセス状況を、サイクルの経過と共に、前記それぞれの命令のコードメモリアドレスに関連付けされたブロックIDにより異なる形態で表示デバイスにグラフィック表示する機能とを備えている、支援システム。 - デバッグ情報と、メモリアクセス情報とを利用して、複数のソースステートメントを備えたソースプログラムを分析するための装置であって、
前記デバッグ情報は、前記ソースプログラムをコンパイルしてオブジェクトコードを生成する段階で生成され、それぞれのソースステートメントおよび/または前記それぞれのソースステートメントを中間言語に翻訳した中間リストと、前記オブジェクトコードの実行時の実行用メモリにおける、前記中間リストがコード化された命令のアドレスであるコードメモリアドレスおよびその命令によりアクセスされる変数のアドレスである変数メモリアドレスとを関連付けする情報を含み、
前記メモリアクセス情報は、前記オブジェクトコードをサイクルベースのシミュレータで走行することにより生成され、サイクル単位でアクセスされるコードメモリアドレス、変数メモリアドレスおよびアクセスタイプを含み、
さらに、
前記複数のソースステートメントの一部または前記中間リストの一部を処理ブロックとしてグループ化するためのブロックIDを、前記デバッグ情報に基づき、それぞれの命令のコードメモリアドレスに関連付けして記憶するメモリと、
前記メモリアクセス情報に基づき、前記ソースプログラムを実行したときの、変数メモリアドレスおよびアクセスタイプを含めた、前記実行用メモリに対するアクセス状況を、サイクルの経過と共に、それぞれの命令のコードメモリアドレスに関連付けされたブロックIDにより異なる形態で表示デバイスにグラフィック表示するグラフィック表示機能とを有する装置。 - 前記グラフィック表示機能は、前記アクセス状況を、ブロックIDの相違により色分けして表示する、請求項2の装置。
- 前記複数のソースステートメントの少なくとも一部または前記中間リストの少なくとも一部を前記表示デバイスに表示する機能と、
前記表示デバイス上で指定された前記複数のソースステートメントの一部または前記中間リストの一部に対応する命令のコードメモリアドレスに対して、前記デバッグ情報を参照し、他の処理ブロックのブロックIDとは異なるブロックIDを割当てる機能とを有する、請求項2の装置。 - 前記グラフィック表示機能によりグラフィック表示された実行用メモリに対するアクセスのサイクルを指定することにより、そのメモリアクセスに対応するソースステートメントまたは中間リストを前記表示デバイスに表示する機能をさらに有する、請求項2の装置。
- デバッグ情報と、メモリアクセス情報とを利用して、複数のソースステートメントを備えたソースプログラムを分析する処理をコンピュータにより実行するためのプログラムであって、
前記デバッグ情報は、前記ソースプログラムをコンパイルしてオブジェクトコードを生成する段階で生成され、それぞれのソースステートメントおよび/または前記それぞれのソースステートメントを中間言語に翻訳した中間リストと、前記オブジェクトコードの実行時の実行用メモリにおける、前記中間リストがコード化された命令のアドレスであるコードメモリアドレスおよびその命令によりアクセスされる変数のアドレスである変数メモリアドレスとを関連付けした情報を含み、
前記メモリアクセス情報は、前記オブジェクトコードをサイクルベースのシミュレータで走行することにより生成され、サイクル単位でアクセスされるコードメモリアドレス、変数メモリアドレスおよびアクセスタイプを含み、
当該分析する処理は、
前記コンピュータが前記複数のソースステートメントの一部または前記中間リストの一部を処理ブロックとしてグループ化するためのブロックIDを、前記デバッグ情報に基づき、前記コードメモリアドレスに関連付けしてメモリに記憶する工程と、
前記コンピュータが前記メモリアクセス情報に基づき、前記ソースプログラムを実行したときの、変数メモリアドレスおよびアクセスタイプを含めた、前記実行用メモリに対するアクセス状況を、サイクルの経過と共に、前記それぞれの命令のコードメモリアドレスに関連付けされたブロックIDにより異なる形態で表示デバイスにグラフィック表示する工程とを含む、プログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006531879A JP4866241B2 (ja) | 2004-08-23 | 2005-08-19 | ソースプログラムの分析装置 |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004242151 | 2004-08-23 | ||
JP2004242151 | 2004-08-23 | ||
JP2006531879A JP4866241B2 (ja) | 2004-08-23 | 2005-08-19 | ソースプログラムの分析装置 |
PCT/JP2005/015158 WO2006022204A1 (ja) | 2004-08-23 | 2005-08-19 | ソースプログラムの分析装置および方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2006022204A1 JPWO2006022204A1 (ja) | 2008-05-08 |
JP4866241B2 true JP4866241B2 (ja) | 2012-02-01 |
Family
ID=35967416
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006531879A Expired - Fee Related JP4866241B2 (ja) | 2004-08-23 | 2005-08-19 | ソースプログラムの分析装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20080288923A1 (ja) |
EP (1) | EP1788485A4 (ja) |
JP (1) | JP4866241B2 (ja) |
WO (1) | WO2006022204A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160084560A (ko) * | 2015-01-05 | 2016-07-14 | 삼성에스디에스 주식회사 | 프로그램의 성능 측정 시스템 및 방법 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4905165B2 (ja) * | 2007-02-07 | 2012-03-28 | 富士通株式会社 | 監視支援プログラム、監視方法および監視システム |
US8042099B2 (en) * | 2007-05-30 | 2011-10-18 | Red Hat, Inc. | Facilitating availability of object data types at runtime |
JP5333232B2 (ja) * | 2007-12-12 | 2013-11-06 | 日本電気株式会社 | プログラムデバッグ方法、プログラム変換方法及びそれを用いるプログラムデバッグ装置、プログラム変換装置並びにデバッグ用プログラム |
KR100939917B1 (ko) | 2008-03-07 | 2010-02-03 | 에스케이 텔레콤주식회사 | 움직임 예측을 통한 부호화 시스템 및 움직임 예측을 통한부호화 방법 |
US9026925B2 (en) * | 2008-10-17 | 2015-05-05 | International Business Machines Corporation | Method to create and use an aspect oriented color coding algorithm for a graphical user interface |
JP5287427B2 (ja) * | 2009-03-30 | 2013-09-11 | 日本電気株式会社 | シンボリックデバッガ、方法およびプログラム |
JP5459021B2 (ja) * | 2010-03-31 | 2014-04-02 | 富士通株式会社 | シミュレーション装置 |
JP5059174B2 (ja) * | 2010-08-10 | 2012-10-24 | 株式会社東芝 | プログラム変換装置、およびそのプログラム |
US9355017B2 (en) * | 2012-01-06 | 2016-05-31 | Iii Holdings 4, Llc | Automated error checking system for a software application and method therefor |
US20180173455A1 (en) * | 2016-12-16 | 2018-06-21 | International Business Machines Corporation | Storage profiler for a computer operating system |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53112043A (en) * | 1977-03-11 | 1978-09-30 | Fujitsu Ltd | Program debugging system |
JPS63204443A (ja) * | 1987-02-20 | 1988-08-24 | Mitsubishi Electric Corp | ソフトウエア開発支援装置 |
JPH05197587A (ja) * | 1991-11-12 | 1993-08-06 | Fujitsu Ltd | プログラムの動作表示処理装置 |
JPH10283226A (ja) * | 1997-03-31 | 1998-10-23 | Sony Computer Entertainment:Kk | コンピユータ機器の解析装置及びその方法 |
JP2003216678A (ja) * | 2001-04-06 | 2003-07-31 | Pacific Design Kk | データ処理システムおよび設計システム |
JP2004234068A (ja) * | 2003-01-28 | 2004-08-19 | Pacific Design Kk | プログラム性能評価方法およびプロファイラ |
JP2004302706A (ja) * | 2003-03-31 | 2004-10-28 | Nec Corp | プログラム並列化装置,プログラム並列化方法およびプログラム並列化プログラム |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05250341A (ja) * | 1991-11-11 | 1993-09-28 | Matsushita Electric Ind Co Ltd | 並列可能性判定装置、及び並列可能性判定方法、並びにそれを用いたプログラム変換装置 |
US6230313B1 (en) * | 1998-12-23 | 2001-05-08 | Cray Inc. | Parallelism performance analysis based on execution trace information |
US6877079B2 (en) * | 2001-03-06 | 2005-04-05 | Samsung Electronics Co., Ltd. | Memory system having point-to-point bus configuration |
US20020152061A1 (en) * | 2001-04-06 | 2002-10-17 | Shintaro Shimogori | Data processing system and design system |
-
2005
- 2005-08-19 US US11/573,777 patent/US20080288923A1/en not_active Abandoned
- 2005-08-19 JP JP2006531879A patent/JP4866241B2/ja not_active Expired - Fee Related
- 2005-08-19 EP EP05772688A patent/EP1788485A4/en not_active Withdrawn
- 2005-08-19 WO PCT/JP2005/015158 patent/WO2006022204A1/ja active Application Filing
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53112043A (en) * | 1977-03-11 | 1978-09-30 | Fujitsu Ltd | Program debugging system |
JPS63204443A (ja) * | 1987-02-20 | 1988-08-24 | Mitsubishi Electric Corp | ソフトウエア開発支援装置 |
JPH05197587A (ja) * | 1991-11-12 | 1993-08-06 | Fujitsu Ltd | プログラムの動作表示処理装置 |
JPH10283226A (ja) * | 1997-03-31 | 1998-10-23 | Sony Computer Entertainment:Kk | コンピユータ機器の解析装置及びその方法 |
JP2003216678A (ja) * | 2001-04-06 | 2003-07-31 | Pacific Design Kk | データ処理システムおよび設計システム |
JP2004234068A (ja) * | 2003-01-28 | 2004-08-19 | Pacific Design Kk | プログラム性能評価方法およびプロファイラ |
JP2004302706A (ja) * | 2003-03-31 | 2004-10-28 | Nec Corp | プログラム並列化装置,プログラム並列化方法およびプログラム並列化プログラム |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160084560A (ko) * | 2015-01-05 | 2016-07-14 | 삼성에스디에스 주식회사 | 프로그램의 성능 측정 시스템 및 방법 |
KR101674787B1 (ko) * | 2015-01-05 | 2016-11-10 | 삼성에스디에스 주식회사 | 프로그램의 성능 측정 시스템 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
US20080288923A1 (en) | 2008-11-20 |
WO2006022204A1 (ja) | 2006-03-02 |
JPWO2006022204A1 (ja) | 2008-05-08 |
EP1788485A4 (en) | 2012-09-26 |
EP1788485A1 (en) | 2007-05-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4866241B2 (ja) | ソースプログラムの分析装置 | |
JP5648584B2 (ja) | ソフトウェアアプリケーションのプロファイリング方法及び装置 | |
JP5209059B2 (ja) | ソース・コード処理方法、システム、及びプログラム | |
JP4042604B2 (ja) | プログラム並列化装置,プログラム並列化方法およびプログラム並列化プログラム | |
JP2017097862A (ja) | セーフティクリティカルソフトウェア自動要求ベーステストケース生成のためのシステムおよび方法 | |
EP1248211A2 (en) | Data processing system and design system | |
EP3264274B1 (en) | Input discovery for unknown program binaries | |
JP2011096107A (ja) | 並列化方法、システム、及びプログラム | |
US20150331787A1 (en) | Software verification | |
US10528691B1 (en) | Method and system for automated selection of a subset of plurality of validation tests | |
US10579761B1 (en) | Method and system for reconstructing a graph presentation of a previously executed verification test | |
CN112445855A (zh) | 用于图形处理器芯片的可视化分析方法和可视化分析装置 | |
Cedersjö et al. | Software code generation for dynamic dataflow programs | |
US9710360B2 (en) | Optimizing error parsing in an integrated development environment | |
JP4870956B2 (ja) | 組み込み用プログラム生成方法、組み込み用プログラム開発システム、及び情報テーブル部 | |
US10409624B1 (en) | Data array compaction in an emulation system | |
Chapp et al. | Identifying degree and sources of non-determinism in MPI applications via graph kernels | |
JP4152659B2 (ja) | データ処理システムおよび設計システム | |
JP5056493B2 (ja) | 仮想ソフトウェア生成装置 | |
US9582410B2 (en) | Testing software on a computer system | |
US20170220450A1 (en) | Analytic method and analyzing apparatus | |
JP2004030514A (ja) | 性能解析方法 | |
Hammond et al. | Performance prediction and procurement in practice: assessing the suitability of commodity cluster components for wavefront codes | |
Singhal et al. | Profiling minisat based on user defined execution time--GPROF | |
JP7385536B2 (ja) | ソフトウェア開発支援装置及びソフトウェア開発支援方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20080228 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080305 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080520 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080725 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110804 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111003 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111025 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141118 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4866241 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |