JP4865021B2 - Image processing apparatus and image processing method - Google Patents
Image processing apparatus and image processing method Download PDFInfo
- Publication number
- JP4865021B2 JP4865021B2 JP2009210554A JP2009210554A JP4865021B2 JP 4865021 B2 JP4865021 B2 JP 4865021B2 JP 2009210554 A JP2009210554 A JP 2009210554A JP 2009210554 A JP2009210554 A JP 2009210554A JP 4865021 B2 JP4865021 B2 JP 4865021B2
- Authority
- JP
- Japan
- Prior art keywords
- image
- image processing
- address
- image data
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Image Input (AREA)
- Storing Facsimile Image Data (AREA)
- Editing Of Facsimile Originals (AREA)
Description
本発明は、画像処理装置および画像処理方法に関する。 The present invention relates to an image processing apparatus and an image processing method.
画像処理装置の入力画像の高解像度化に伴い、画像メモリの容量不足および画像メモリと演算処理部間の画像転送速度が遅いことなどが問題となっている。 As the resolution of the input image of the image processing apparatus increases, there are problems such as insufficient capacity of the image memory and a slow image transfer speed between the image memory and the arithmetic processing unit.
目的の画像処理結果を得る過程では、画像の拡大や縮小、畳み込み演算によるフィルタ等の変換処理を行うことが多い。その処理時には、変換を行う拡大縮小フィルタ処理部とメモリとの間で、大量のデータ転送が必要となる。更に具体的に述べると、画像処理部は画像処理を行う際に、
(1)原画像のデータを画像メモリからから読み出し、
(2)拡大縮小フィルタ部でデータ変換処理を行った後、その変換後のデータを画像メモリに書き込み、
(3)さらに画像メモリから変換後のデータを読み出して、後続する画像演算処理を実行する
という処理工程を経なければならないため、画像メモリの容量、アクセス回数が必然的に増えてしまう。
In the process of obtaining the desired image processing result, conversion processing such as enlargement or reduction of an image, a filter by a convolution operation is often performed. During the processing, a large amount of data transfer is required between the enlargement / reduction filter processing unit that performs conversion and the memory. More specifically, when the image processing unit performs image processing,
(1) Read the original image data from the image memory,
(2) After performing the data conversion process in the enlargement / reduction filter unit, the converted data is written in the image memory,
(3) Further, since the converted data must be read from the image memory and the subsequent image calculation process is executed, the capacity of the image memory and the number of accesses are inevitably increased.
上記問題を解決する従来技術として、アドレス変換による間引きにより、画像データ量を削減する方法がある。画像データ量が少なければ、画像メモリの容量も減少し、画像転送するデータ量も減ることを利用したものである(例えば、特許文献1参照)。 As a conventional technique for solving the above problem, there is a method of reducing the amount of image data by thinning out by address conversion. If the amount of image data is small, the capacity of the image memory is reduced and the amount of data to be transferred is also reduced (see, for example, Patent Document 1).
しかしながら、特許文献1の発明では、画像データを単純に間引くため、例えば、画像データを縮小表示する際には、フィルタ処理等を行った画像と比較して画質を劣化させることになる。また、この方式によると画像データの拡大に対応できない。
However, in the invention of
本発明は、上記問題点を解決するためになされたもので、画像メモリのアクセス回数を削減することができる画像処理装置および画像処理方法を提供することを目的とする。 SUMMARY An advantage of some aspects of the invention is that it provides an image processing apparatus and an image processing method capable of reducing the number of accesses to an image memory.
上記目的を達成するために、本画像処理装置は、
画像処理前の原画像データを格納する画像メモリと、
前記画像メモリから前記処理前の画像データを読み出すメモリコントローラと、
前記画像処理前の原画像データに対し画像処理を行ったデータを格納する記憶媒体を有
し、前記画像処理後のデータの要求指令と前記画像処理後のデータのアドレスを示す仮想
的な読み出しアドレスを前記メモリコントローラに送出する画像処理部と、
を備え、
前記メモリコントローラは、
前記画像処理後のデータ要求を受けて、前記仮想的な読み出しアドレスを原画像データ
アドレスに変換するアドレス変換手段と、
前記原画像データアドレスによって前記画像メモリから原画像データを読み出す手段と
、
前記画像メモリから読み出された原画像データに対し前記画像処理演算を実行して、前
記画像処理後の画像データを生成して前記記憶媒体へ出力する画像データ処理手段と、
を有することを特徴とする。
In order to achieve the above object, the image processing apparatus includes:
An image memory for storing original image data before image processing ;
A memory controller for reading out the image data before the processing from the image memory;
A storage medium for storing data obtained by performing image processing on the original image data before image processing;
And a virtual request indicating the data request command after the image processing and the address of the data after the image processing.
An image processing unit for sending a typical read address to the memory controller;
With
The memory controller is
In response to the data request after the image processing, the virtual read address is changed to the original image data.
An address conversion means for converting to an address;
Means for reading original image data from the image memory by the original image data address;
,
Run the image processing operation on the original image data read out from the previous SL image memory, before
Image data processing means for generating image data after image processing and outputting the image data to the storage medium ;
It is characterized by having.
本発明の画像処理装置によれば、従来に比べ少ない回数の画像メモリへのアクセスによって処理後の画像データを読み出すことができる。仮想読み出しアドレスエリアを、画像処理部に定義することにより、画像メモリの使用容量を減らし、画像転送の高速化が図れる。 According to the image processing apparatus of the present invention, the processed image data can be read out by accessing the image memory a smaller number of times compared to the prior art. By defining the virtual read address area in the image processing unit, it is possible to reduce the used capacity of the image memory and increase the speed of image transfer.
以下、本発明の実施態様について図面を参照しながら説明する。 Embodiments of the present invention will be described below with reference to the drawings.
図1は、本発明の第1の実施形態に係る画像処理装置の構成を示すブロック図である。 FIG. 1 is a block diagram showing a configuration of an image processing apparatus according to the first embodiment of the present invention.
図1に示すように、この画像処理装置は、画像処理部10と、画像データを保存する画像メモリ20と、画像処理部(CPU)10と画像メモリ20とを接続する画像メモリコントローラ30から構成される。
As shown in FIG. 1, the image processing apparatus includes an
さらに、画像処理部10は、画像データ処理を行った後の画像データを格納する内部記憶部11(キャッシュメモリ)を持っている。また、画像メモリコントローラ30は、制御部31とアドレス変換部32と画像データ処理部33とを搭載して構成される。なお、内部記憶部11の代わりに、外付けの記憶装置を取り付けても良い。また、制御部31とアドレス変換部32と画像データ処理部33は、別々に構成しても良い。
Further, the
画像処理部10は、画像処理プロセッサで構成される。画像処理部10は、例えば、背景差分方式による物体抽出、ステレオ方式による3次元計測、画像圧縮などの処理を行う。それらの処理を実行するために、画像メモリコントローラ30に対し各種の指令を出して、画像メモリ20をアクセスする。この時、画像処理部10は、画像処理後の仮想アドレスを内部記憶部11に出力し、画像処理された画像データの読み出しができなければ、直ちに画像メモリコントローラ30へ当該仮想アドレスを出力する。
The
制御部31は、画像処理部10からの読み出し指令に応答して、画像処理後の仮想アドレスをアドレス変換部32に出力する。また、制御部31は、画像データ処理部33へ画像処理の指令を通知する。
In response to the read command from the
アドレス変換部32は、制御部31から入力された仮想アドレスを実アドレスに変換して制御部31に出力する。制御部31は、実アドレスを用いて画像メモリ20から実画像データを読み出す。
The
画像データ処理部33は、拡大縮小処理部、フィルタ処理部、周辺画素拡張処理部などで構成されている。画像データ処理部33は、制御部31からの画像処理指令を受けて、画像メモリ20から読み出された実画像データに対して拡大縮小処理、又はフィルタ処理、又は周辺画素拡張処理などを実行して、その結果を画像処理部10に出力する。
The image
図2は、画像メモリ20のアドレスマッピングを示している。即ち、画像メモリ20は、実装されているメモリ領域であり、実画像データが記憶される通常読み出し/書き込みエリア20aを持っている。また、画像メモリ20は、仮想的な空間として、1/2倍縮小画像読み出しエリア20b、2倍拡大画像読み出しエリア20c、フィルタ処理画像読み出しエリア20d、ブロック単位読み出しエリア20e、および領域外画像拡張読み出しエリア20fなどを恰も持つように構成される。これらの1/2倍縮小画像読み出しエリア20b、2倍拡大画像読み出しエリア20c、フィルタ処理画像読み出しエリア20d、ブロック単位読み出しエリア20e、および領域外画像拡張読み出しエリア20fは、内部記憶部11に形成される記憶領域(キャッシュ対象領域)であるが、画像処理部10による仮想アドレスの読み出しエリアとなる。
FIG. 2 shows the address mapping of the
次に、本実施形態の動作について説明する。 Next, the operation of this embodiment will be described.
カメラ入力部など(図示しない)はDMA(Direct Memory Access)方式で画像データを取り込み、通常の動作にて、画像メモリコントローラ30を介して画像メモリ20の通常読み出し/書き込みエリア20aに対して画像データの書き込み行う。
A camera input unit (not shown) captures image data by a DMA (Direct Memory Access) method, and the image data is transferred to the normal read / write area 20a of the
ここで例えば、画像処理部10は、1/2倍の画像データを読み出したい場合は、画像メモリ20の1/2倍縮小画像読み出しエリア20bを示す仮想アドレス(例えば、FF1000)を生成して、画像メモリコントローラ30に対して読み出し指令を行う(1)。なお、内部記憶部11から当該仮想アドレスの読み出しが実行される場合、画像メモリコントローラ30への読み出し動作は禁止される。この場合、仮想アドレスから実アドレスの変換は、プログラム的に自動マッピングを行なうものでも、アドレス変換テーブルで変換するものでも任意である。
Here, for example, when the
画像メモリコントローラ30内の制御部31は、画像処理部10からの1/2縮小画像処理指令を解析して、画像データ処理部33に対して当該指令を出力する(2.1)。また、制御部31は、画像処理部10から受信した仮想アドレス(例えば、FF1000)をアドレス変換部32に出力する(2.2)。
The
アドレス変換部32は、1/2倍縮小画像読み出しエリア20bに対する仮想アドレスを、通常読み出し/書き込みエリア20aの実アドレスへ変換する(2.3)。例えば、図示しないアドレス変換テーブルを用いて、仮想アドレスから実アドレスへ変換するが、これに限定されるものではない。そして、制御部31はアドレス変換部32で変換した実アドレスを画像メモリ20に出力する(2.4)。これにより、画像メモリ20の通常読み出し/書き込みエリア20aから原画像データが読み出される。読み出された原画像データは、画像データ処理部33に送られる(3)。
The
画像データ処理部33の拡大縮小処理部(図示せず)は、原画像データから1/2縮小画像データを作成する。そして、1/2倍縮小された画像データは、画像データ処理部33から画像処理部10へ送られる(4)。画像処理部10は、1/2倍縮小された画像データを内部記憶部11の上記仮想アドレスに対応する実アドレスに記憶し、以降の画像処理に利用する。なお、2倍拡張画像処理の場合は、仮想アドレスとしてFF2000が用いられる以外は、上記と同じ原理で2倍拡張画像データが得ることができる。
An enlargement / reduction processing unit (not shown) of the image
このとき、画像メモリ20内の原画像データは変更されないため、原画像データを必要とする場合は、通常読み出し/書き込みエリア20aから読み出せば良い。なお、1/2倍縮小画像読み出しエリア20bは1つに限定することはなく、画像メモリ20内に複数の縮小(拡大)画像読み出しエリアを設けても良い。画像の拡大縮小処理では、複数の縮小(拡大)画像読み出しエリアを、直近サンプル補間、リニア補間、キュービックコンボリューション補間等の方式毎に割り当てることができる。また、拡大処理では、超解像による画像復元の方式が使えるようになる。
At this time, since the original image data in the
次に、フィルタ処理の画像読み出しについて説明する。図3は、フィルタ処理のための矩形領域を示した図である。 Next, the image reading of the filter process will be described. FIG. 3 is a diagram showing a rectangular area for filter processing.
フィルタ処理では、画像領域G1内の矩形領域G2に対して、フィルタの特性をもった行列式によって畳み込み演算処理を行うものである。画像領域G1の縁の部分(以下、画像領域外G3と称する)に対してフィルタ処理を行う場合は、例えば、図3のように画像領域外G31の画素を使用することとなる。この場合、拡張する画素値は、縁の値を使うか、フィルタ処理に適した定数を使うかを選択できるようにすれば良い。 In the filter process, a convolution calculation process is performed on the rectangular area G2 in the image area G1 by a determinant having filter characteristics. When the filtering process is performed on the edge portion of the image area G1 (hereinafter referred to as “outside image area G3”), for example, pixels outside the image area G31 are used as shown in FIG. In this case, as the pixel value to be expanded, it is only necessary to select whether to use an edge value or a constant suitable for filtering.
画像処理部10は、フィルタ処理の画像データを読み出したい場合は、画像メモリ20のフィルタ処理画像読み出しエリア20dを示す仮想アドレス(例えば、FF6000)を生成して、画像メモリコントローラ30に対して読み出し指令を行う(1)。同様に、内部記憶部11から当該仮想アドレスの読み出しが実行される場合、画像メモリコントローラ30への読み出し動作は禁止される。
When the
画像メモリコントローラ30内の制御部31は、画像処理部10からのフィルタ処理指令を解析して、画像データ処理部33に対して当該指令を出力する(2.1)。また、制御部31は、画像処理部10から受信した仮想アドレス(例えば、FF6000)をアドレス変換部32に出力する(2.2)。
The
アドレス変換部32は、フィルタ処理画像読み出しエリア20dに対する仮想アドレスを、通常読み出し/書き込みエリア20aの実アドレスへ変換する(2.3)。そして、制御部31はアドレス変換部32で変換した実アドレスを画像メモリ20に出力する(2.4)。これにより、画像メモリ20の通常読み出し/書き込みエリア20aから原画像データが読み出される。読み出された原画像データは、画像データ処理部33に送られる(3)。
The
画像データ処理部33のフィルタ処理部(図示せず)は、原画像データからフィルタ処理画像データを作成する。図4のように、画像領域外G31への拡張を行う場合、周辺画素拡張処理部(図示せず)が併せて動作することになる。そして、フィルタ処理された画像データは、画像データ処理部33から画像処理部10へ送られる(4)。画像処理部10は、フィルタ処理された画像データを内部記憶部11の上記仮想アドレスに対応する実アドレスに記憶し、以降の画像処理に利用する。
A filter processing unit (not shown) of the image
次に、ブロック単位の画像読み出し処理について説明する。図4は、ブロック単位の画像読み出しを示した図である。 Next, the block-unit image reading process will be described. FIG. 4 is a diagram illustrating image reading in units of blocks.
指定したブロック領域毎の画像データが必要な場合、例えば図4に示すように画像データは、矢印方向のアドレスで画像メモリ20上に格納されている。このため、通常読み込み/書き込みエリア20aをアクセスして、ブロック領域のデータを読み込む場合には、読み出しアドレスが不連続となり、内部記憶部11に不要なデータが読み出されて、キャッシュ機能が効果的に動作しない。画像処理部10は、上記不要なデータを取り込んだ場合当該データを削除したのち、次の処理に必要なブロックのデータを画像メモリ20から読み出し、これを繰り返すことになる。本実施形態では、これを防ぐために、ブロック領域に対して連続したアドレスでアクセスするエリアを提供する。同様に、画像メモリコントローラ30の制御部31は、アドレス変換部32を設定して画像処理部10からのブロック単位読み出し要求に対して、連続したアドレスで画像メモリ20の内容が読み込めるようにする。
When image data for each designated block area is necessary, for example, as shown in FIG. 4, the image data is stored on the
即ち、画像処理部10は、ブロック単位の画像データを読み出したい場合は、画像メモリ20のブロック単位読み出しエリア20eを示す仮想アドレス(例えば、FF8000)を生成して、画像メモリコントローラ30に対して読み出し指令を行う(1)。同様に、内部記憶部11から当該仮想アドレスの読み出しが実行される場合、画像メモリコントローラ30への読み出し動作は禁止される。
That is, the
画像メモリコントローラ30内の制御部31は、画像処理部10からのブロック単位読出指令を解析して、画像データ処理部33に対して当該指令を出力する(2.1)。また、制御部31は、画像処理部10から受信した仮想アドレス(例えば、FF8000)をアドレス変換部32に出力する(2.2)。
The
アドレス変換部32は、ブロック単位読み出しエリア20eに対する仮想アドレスを、通常読み出し/書き込みエリア20aの実画像データ中のブロック領域を示すアドレスへ変換する(2.3)。この場合、ブロック領域の大きさ(ブロック長)に応じてアドレスが生成されることになる。そして、制御部31はアドレス変換部32で変換されたブロック領域を示すアドレスを画像メモリ20に供給して(2.4)、画像メモリ20の通常読み出し/書き込みエリア20aからブロック領域の原画像データを読み出す(3)。読み出されたブロック領域の原画像データは、画像データ処理部33を介して画像処理部10へ送られる(4)。画像処理部10は、ブロック領域の画像データを内部記憶部11の上記仮想アドレスに対応する実アドレスに記憶し、以降の画像処理に利用する。
The
図5を用いて、ブロック単位読み出しのアドレス変換について具体的に説明する。 With reference to FIG. 5, address conversion for block unit reading will be specifically described.
図5のWは実画像全体の幅、Hは実画像全体の高さ、aは読み出すブロック51の高さ、bは読み出すブロック51の幅、(X,Y)は読み出すブロック51の左上端の座標、dxは読み出すブロック51内のX座標、dyは読み出すブロック51内のY座標、それぞれを示す。 5, W is the width of the entire real image, H is the height of the entire real image, a is the height of the block 51 to be read, b is the width of the block 51 to be read, and (X, Y) is the upper left corner of the block 51 to be read. Coordinates and dx indicate the X coordinate in the block 51 to be read, and dy indicates the Y coordinate in the block 51 to be read.
ここで、read_addressを画像処理部10からの読み出しアドレス(アドレス変換の入力)、mem_addressをアドレス変換部32から得られるアドレス(アドレス変換の出力)、block_addressを左上から順番に振られるブロックのアドレスとする。このとき、アドレス変換後の出力アドレスmem_addressを入力アドレスread_addressから求める。 Here, read_address is an address read from the image processing unit 10 (input of address conversion), mem_address is an address obtained from the address conversion unit 32 (output of address conversion), and block_address is an address of a block assigned in order from the upper left. . At this time, the output address mem_address after address conversion is obtained from the input address read_address.
まず、読み出すブロック内のアドレスの座標は
dx=read_address%b………(1)
dy=(read_address%(a*b)/b………(2)
で現される。読みだされるブロックが何個目であるかは、
block_address=read_address/(a*b)………(3)
で現され、それぞれの左上端のアドレスは
X=(block_address%(W/b))*b………(4)
Y=(block_address/(W/b))*a………(5)
となる。上記(1)乃至(5)式を介することにより、出力アドレスが入力アドレス求められる。
First, the coordinates of the address in the block to be read are dx = read_address% b (1)
dy = (read_address% (a * b) / b (2)
It appears in. The number of blocks to be read is
block_address = read_address / (a * b) (3)
The upper left address of each is X = (block_address% (W / b)) * b (4)
Y = (block_address / (W / b)) * a (5)
It becomes. An output address is obtained as an input address through the above equations (1) to (5).
mem_address=(Y+dy)*W+X+dx………(6)
具体的な数値を代入して例示する。この際、W=32、H=24、a=8、b=8と設定する。これらの画像パラメータの数値は、制御部31内の設定レジスタに記憶される。ここで、読み出しアドレスread_address=339とすると、上記(1)乃至(5)に代入すると、
dx=339%8=3
dy=(339%(8*8))/8=2
block_address=339/(8*8)=5
X=(5%(32/8))*8=8
Y=(5/(32/8))*8=8
これらの値を、(6)に代入して
mem_address=(8+2)*32+8+3=331
と変換される。
mem_address = (Y + dy) * W + X + dx (6)
An example is given by substituting specific numerical values. At this time, W = 32, H = 24, a = 8, and b = 8 are set. The numerical values of these image parameters are stored in a setting register in the
dx = 339% 8 = 3
dy = (339% (8 * 8)) / 8 = 2
block_address = 339 / (8 * 8) = 5
X = (5% (32/8)) * 8 = 8
Y = (5 / (32/8)) * 8 = 8
By substituting these values into (6), mem_address = (8 + 2) * 32 + 8 + 3 = 331
Is converted.
以上、詳述した本実施形態によれば、画像メモリと画像処理部(CPU)間で、1回の読み出しで拡大又は縮小された画像が得られる。同様に、1回の読み出しで畳み込みフィルタ演算を行った画像が得られる。また、画像の矩形領域が連続アドレスで読み出せることにより画像処理部10の内部記憶部11のキャッシュ利用率が向上する。さらに、リファレンス画像とテンプレート画像の類似度を計算するテンプレートマッチングを行うときのリファレンス画像の領域外拡張処理が不要となる。よって、原画像メモリの容量を、必要以上大きくすることはない。
As described above, according to the present embodiment described in detail, an enlarged or reduced image can be obtained by one reading between the image memory and the image processing unit (CPU). Similarly, an image obtained by performing a convolution filter operation with one reading is obtained. In addition, since the rectangular area of the image can be read with a continuous address, the cache utilization rate of the
なお、仮想的に定義されるアドレスエリアの種類や倍率などは、求められるデータ処理によって任意に組み合わせることができる。 Note that the types and magnifications of the address areas that are virtually defined can be arbitrarily combined by the required data processing.
なお本発明は、発明の要旨を逸脱しない範囲において、上述した実施形態を適宜設計変更することが可能であり、必要に応じて実施形態を適宜組み合わせても良い。 In the present invention, the above-described embodiment can be appropriately changed in design without departing from the gist of the invention, and the embodiments may be appropriately combined as necessary.
10…画像処理部
11…内部記憶部(画像処理部のキャッシュメモリ)
20…画像メモリ
30…画像メモリコントローラ
31…制御部
32…アドレス変換部
33…画像データ処理部
50…ブロック
51…読み出すブロック
10: Image processing unit 11: Internal storage unit (cache memory of image processing unit)
20 ...
Claims (7)
前記画像メモリから前記処理前の画像データを読み出すメモリコントローラと、
前記画像処理前の原画像データに対し画像処理を行ったデータを格納する記憶媒体を有
し、前記画像処理後のデータの要求指令と前記画像処理後のデータのアドレスを示す仮想
的な読み出しアドレスを前記メモリコントローラに送出する画像処理部と、
を備え、
前記メモリコントローラは、
前記画像処理後のデータ要求を受けて、前記仮想的な読み出しアドレスを原画像データ
アドレスに変換するアドレス変換手段と、
前記原画像データアドレスによって前記画像メモリから原画像データを読み出す手段と
、
前記画像メモリから読み出された原画像データに対し前記画像処理演算を実行して、前
記画像処理後の画像データを生成して前記記憶媒体へ出力する画像データ処理手段と、
を有することを特徴とする画像処理装置。 An image memory for storing original image data before image processing ;
A memory controller for reading out the image data before the processing from the image memory;
A storage medium for storing data obtained by performing image processing on the original image data before image processing;
And a virtual request indicating the data request command after the image processing and the address of the data after the image processing.
An image processing unit for sending a typical read address to the memory controller;
With
The memory controller is
In response to the data request after the image processing, the virtual read address is changed to the original image data.
An address conversion means for converting to an address;
Means for reading original image data from the image memory by the original image data address;
,
Run the image processing operation on the original image data read out from the previous SL image memory, before
Image data processing means for generating image data after image processing and outputting the image data to the storage medium ;
An image processing apparatus comprising:
項1に記載する画像処理装置。 The image processing apparatus according to claim 1, wherein the image data processing unit is a data process to be enlarged or reduced.
1に記載する画像処理装置。 The image data processing means is a convolution filter calculation process.
1. An image processing apparatus according to 1.
に記載する画像処理装置。 2. The image data processing means is image processing for performing pixel expansion.
An image processing apparatus described in 1.
ていることを特徴とする請求項1に記載する画像処理装置。 The image processing apparatus according to claim 1, wherein the image data processing means includes two or more processing means according to claims 2 to 4.
を特徴とする画像処理装置。 The image processing apparatus according to claim 1, wherein the address conversion unit converts the rectangular area so that the rectangular area can be read with continuous addresses.
前記画像メモリから前記処理前の画像データを読み出すメモリコントローラと、 A memory controller for reading out the image data before the processing from the image memory;
前記画像処理前の原画像データに対し画像処理を行ったデータを格納する記憶媒体を有 A storage medium for storing data obtained by performing image processing on the original image data before image processing;
し、前記画像処理後のデータの要求指令と前記画像処理後のデータのアドレスを示す仮想And a virtual request indicating the data request command after the image processing and the address of the data after the image processing.
的な読み出しアドレスを前記メモリコントローラに送出する画像処理部と、An image processing unit for sending a typical read address to the memory controller;
を備える画像処理装置に、An image processing apparatus comprising:
前記画像処理後のデータ要求を受けて、前記仮想的な読み出しアドレスを原画像データ In response to the data request after the image processing, the virtual read address is changed to the original image data.
アドレスに変換するアドレス変換処理と、An address conversion process for converting to an address;
前記原画像データアドレスによって前記画像メモリから原画像データを読み出す処理と A process of reading original image data from the image memory by the original image data address;
、,
前記画像メモリから読み出された原画像データに対し前記画像処理演算を実行して、前 Performing the image processing operation on the original image data read from the image memory;
記画像処理後の画像データを生成して前記記憶媒体へ出力する画像データ処理と、Image data processing for generating image data after image processing and outputting it to the storage medium;
を実現させることを特徴とする画像処理装置。An image processing apparatus characterized by realizing the above.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009210554A JP4865021B2 (en) | 2009-09-11 | 2009-09-11 | Image processing apparatus and image processing method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009210554A JP4865021B2 (en) | 2009-09-11 | 2009-09-11 | Image processing apparatus and image processing method |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011061603A JP2011061603A (en) | 2011-03-24 |
JP4865021B2 true JP4865021B2 (en) | 2012-02-01 |
Family
ID=43948710
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009210554A Expired - Fee Related JP4865021B2 (en) | 2009-09-11 | 2009-09-11 | Image processing apparatus and image processing method |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4865021B2 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5462305B2 (en) | 2012-03-12 | 2014-04-02 | 株式会社東芝 | Image processing apparatus, image processing method and program thereof |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61240375A (en) * | 1985-04-17 | 1986-10-25 | Matsushita Electric Ind Co Ltd | Image memory control device |
JPH05197796A (en) * | 1992-01-22 | 1993-08-06 | Canon Inc | Image memory device |
JPH10215457A (en) * | 1997-01-30 | 1998-08-11 | Toshiba Corp | Moving image decoding method and device |
JPH11146159A (en) * | 1997-11-10 | 1999-05-28 | Ricoh Co Ltd | Image forming device |
JP2004038545A (en) * | 2002-07-03 | 2004-02-05 | Fuji Xerox Co Ltd | Hibernation control process, hibernation controller unit, and image processor |
JP2005141637A (en) * | 2003-11-10 | 2005-06-02 | Matsushita Electric Ind Co Ltd | Memory management device |
JP4852012B2 (en) * | 2007-07-09 | 2012-01-11 | 株式会社東芝 | Apparatus for processing image, method and program for detecting update of image |
-
2009
- 2009-09-11 JP JP2009210554A patent/JP4865021B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2011061603A (en) | 2011-03-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4789753B2 (en) | Image data buffer device, image transfer processing system, and image data buffer method | |
JP3781634B2 (en) | Image processing apparatus, image processing method, and portable video device | |
JP5388835B2 (en) | Information processing apparatus and information processing method | |
JP2001189886A (en) | Image pickup device, information processor, system and method for processing image and storage medium | |
JP2011113234A (en) | Image processor, and method of operating the image processor | |
JP6121810B2 (en) | Apparatus and method for extracting feature point information of large-capacity source image using shift algorithm | |
JP6815741B2 (en) | Image processing device and image processing method | |
JP2016091205A (en) | Image processing apparatus, control method thereof, and program | |
JP5759126B2 (en) | Pattern identification apparatus, control method therefor, and program | |
JP4865021B2 (en) | Image processing apparatus and image processing method | |
WO1987001223A1 (en) | Image processor | |
JP2018067849A (en) | Image processing apparatus, image processing method, and program | |
JP5597175B2 (en) | Image compression apparatus and image processing system | |
US20210004667A1 (en) | Operation processing apparatus and operation processing method | |
JP4970378B2 (en) | Memory controller and image processing apparatus | |
JP6214367B2 (en) | Image composition apparatus and image composition program | |
JP6524644B2 (en) | Image processing apparatus and electronic device | |
KR102522566B1 (en) | Electronic devices for and methods of implementing memory transfers for image warping in an electronic device | |
JP6440465B2 (en) | Image processing apparatus, image processing method, and program | |
JP2013257665A (en) | Movie processing apparatus and control method therefor | |
US20160156852A1 (en) | Image processing apparatus, electronic apparatus, and image processing method | |
KR20190014777A (en) | System and method of processing image signal | |
US10672100B2 (en) | Image processing apparatus and image processing method | |
JP5349931B2 (en) | Information processing apparatus, information processing method, and program | |
JP5658612B2 (en) | Image processing apparatus, image processing system, and image processing method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110728 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110805 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110926 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111014 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111109 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141118 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141118 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |