JP4791057B2 - Driving method of plasma display panel - Google Patents

Driving method of plasma display panel Download PDF

Info

Publication number
JP4791057B2
JP4791057B2 JP2005067403A JP2005067403A JP4791057B2 JP 4791057 B2 JP4791057 B2 JP 4791057B2 JP 2005067403 A JP2005067403 A JP 2005067403A JP 2005067403 A JP2005067403 A JP 2005067403A JP 4791057 B2 JP4791057 B2 JP 4791057B2
Authority
JP
Japan
Prior art keywords
discharge
subfield
luminance level
plasma display
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005067403A
Other languages
Japanese (ja)
Other versions
JP2006251335A (en
Inventor
隆史 宮田
千春 小塩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2005067403A priority Critical patent/JP4791057B2/en
Publication of JP2006251335A publication Critical patent/JP2006251335A/en
Application granted granted Critical
Publication of JP4791057B2 publication Critical patent/JP4791057B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Description

本発明は、マトリクス表示方式のプラズマディスプレイパネル(以下、PDPと称する)の駆動方法に関する。   The present invention relates to a method for driving a matrix display type plasma display panel (hereinafter referred to as PDP).

現在、薄型の画像表示装置として、AC型(交流放電型)のプラズマディスプレイパネルを搭載したプラズマディスプレイ装置が製品化されている(例えば特許文献1の図2参照)。   At present, as a thin image display device, a plasma display device on which an AC type (AC discharge type) plasma display panel is mounted has been commercialized (see, for example, FIG. 2 of Patent Document 1).

かかるプラズマディスプレイ装置に搭載されているプラズマディスプレイパネルとしてのPDP10には、アドレス電極としての列電極D1〜Dmと、これら列電極と直交して配列されている行電極X1〜Xn及び行電極Y1〜Ynを備えている。このPDP10においては、互いに隣接する一対の行電極X及びYと、列電極との各交叉部に画素に対応した放電セルが形成される構造となっている。 A PDP 10 as a plasma display panel mounted on such a plasma display device includes column electrodes D 1 to D m as address electrodes, and row electrodes X 1 to X n arranged orthogonal to the column electrodes, and Row electrodes Y 1 to Y n are provided. The PDP 10 has a structure in which a discharge cell corresponding to a pixel is formed at each intersection of a pair of row electrodes X and Y adjacent to each other and a column electrode.

このプラズマディスプレイ装置では、上記PDP10に対してサブフィールド法を用いた階調駆動を実施することにより、入力映像信号に対応した画像表示を行う(例えば特許文献1の図3〜図5参照)。つまり、1フィールド表示期間毎に、14個のサブフィールドSF1〜SF14各々内にて、入力映像信号に基づき各放電セルを点灯モード及び消灯モードのいずれか一方に設定する画素データ書込行程Wcと、点灯モードに設定されている放電セルのみを繰り返し放電発光させる維持発光行程Icとを実施する。更に、先頭のサブフィールドのみで、全ての放電セルの状態を初期化するリセット行程Icを実行する。尚、リセット行程Icでは、全放電セルに対して一斉にリセット放電を生起させて、各放電セル内に所望量の壁電荷を形成させることにより全ての放電セルを点灯モードの状態に初期化する。   In this plasma display device, gradation display using the subfield method is performed on the PDP 10 to display an image corresponding to an input video signal (see, for example, FIGS. 3 to 5 of Patent Document 1). That is, in each of the 14 subfields SF1 to SF14 for each one field display period, a pixel data writing process Wc for setting each discharge cell to one of the lighting mode and the extinguishing mode based on the input video signal. Then, the sustain light emission process Ic in which only the discharge cells set in the lighting mode are repeatedly discharged and emitted is performed. Further, the reset process Ic for initializing the states of all the discharge cells is executed only in the first subfield. In the reset process Ic, all discharge cells are initialized to the lighting mode by causing reset discharges to occur in all the discharge cells at once and forming a desired amount of wall charges in each discharge cell. .

又、画素データ書込行程Wcでは、入力映像信号に基づき各放電セルを点灯モード及び消灯モードのいずれか一方に設定すべく、行電極の各々に順次負極性の走査パルスを印加しつつ、消灯モードに設定すべき放電セルが属する列電極には高電圧、点灯モードに設定すべき放電セルが属する列電極には低電圧の画素データパルスを印加する。これにより、高電圧の画素データパルスが印加された放電セルのみに、その放電セル内の列電極及び行電極間にて放電(選択消去放電)が生起される。かかる選択消去放電により、この放電セル内に存在する壁電荷が消去され、この放電セルは消灯モードに設定される。一方、低電圧の画素データパルスが印加された放電セル内には上記の如き放電が生起されないので、その直前までの状態が維持される。つまり、所望量の壁電荷が残留していた放電セルは点灯モード、壁電荷量が所望量に充たない状態にあった放電セル消灯モードに夫々維持される。   Further, in the pixel data writing step Wc, in order to set each discharge cell to either the lighting mode or the extinguishing mode based on the input video signal, the negative scanning pulse is sequentially applied to each of the row electrodes, and the extinction is performed. A high voltage is applied to the column electrode to which the discharge cell to be set in the mode belongs, and a low voltage pixel data pulse is applied to the column electrode to which the discharge cell to be set in the lighting mode belongs. As a result, only a discharge cell to which a high-voltage pixel data pulse is applied causes a discharge (selective erasure discharge) between the column electrode and the row electrode in the discharge cell. By this selective erasing discharge, wall charges existing in the discharge cell are erased, and the discharge cell is set to the extinguishing mode. On the other hand, since the discharge as described above is not generated in the discharge cell to which the low-voltage pixel data pulse is applied, the state immediately before that is maintained. That is, the discharge cell in which the desired amount of wall charges remains is maintained in the lighting mode and the discharge cell extinction mode in which the wall charge amount is not in the desired amount.

ここで、1フィールド表示期間内の各サブフィールドの内の1のサブフィールドのみで上記選択消去放電を生起させることにより、この選択消去放電が生起されるまでの間の各サブフィールドの維持発光行程Icにて連続して放電発光が為され、その放電発光の総数に対応した輝度が視覚される(例えば特許文献1の図5参照)。   Here, by causing the selective erasure discharge only in one of the subfields within one field display period, the sustain light emission process of each subfield until the selective erasure discharge is generated. The discharge light emission is continuously performed at Ic, and the luminance corresponding to the total number of the discharge light emission is visually recognized (see, for example, FIG. 5 of Patent Document 1).

しかしながら、画素データ書込行程Wcにおいて放電セルを消灯モードに設定させるべく、その放電セルが属する列電極に高電圧の画素データパルスを印加しても、上記選択消去放電が正しく生起されない場合が生じた。   However, in order to set the discharge cell to the extinguishing mode in the pixel data writing process Wc, the selective erasure discharge may not be correctly generated even when a high voltage pixel data pulse is applied to the column electrode to which the discharge cell belongs. It was.

そこで、消灯モードに設定すべき放電セルに対しては、選択消去放電を生起させる画素データパルスを、連続したサブフィールド各々の画素データ書込行程Wcにて繰り返し印加することにより選択消去放電の機会を増加させて、この放電を確実に生起させるようにした駆動方法が提案された(例えば特許文献1の図29参照)。   Therefore, for the discharge cells to be set to the extinguishment mode, the pixel data pulse that causes the selective erasing discharge is repeatedly applied in the pixel data writing process Wc of each successive subfield, whereby the selective erasing discharge opportunity. A driving method has been proposed in which the discharge is surely generated (see, for example, FIG. 29 of Patent Document 1).

ところが、各放電セルを選択消去放電を生起させるべき画素データパルスが周期的に列電極に印加されると、この列電極が形成されている背面基板(図示せぬ)及び行電極が形成されている前面透明基板(図示せぬ)が振動する場合があり、それに伴う耳障りな異常音が発生するという問題が生じた。
特開2000−231362号公報
However, when a pixel data pulse for causing a selective erasure discharge in each discharge cell is periodically applied to the column electrode, a back substrate (not shown) on which the column electrode is formed and a row electrode are formed. There is a case where a front transparent substrate (not shown) is vibrated, and an unpleasant abnormal sound is generated.
JP 2000-231362 A

本発明は、上記の問題を解決するためになされたものであり、プラズマディスプレイパネル自体が振動することによる異常音を除去することが可能なプラズマディスプレイパネルの駆動方法を提供することを目的とする。   The present invention has been made to solve the above-described problems, and an object of the present invention is to provide a method for driving a plasma display panel that can remove abnormal noise caused by vibration of the plasma display panel itself. .

請求項1記載によるプラズマディスプレイパネルの駆動方法は、複数の行電極対と前記行電極対の各々に交叉した方向に伸張する複数の列電極との各交叉部に画素に対応した放電セルが形成されているプラズマディスプレイパネルを、単位表示期間毎にN個(N:2以上の整数)のサブフィールドにて階調駆動するプラズマディスプレイパネルの駆動方法であって、前記単位表示期間内において互いに隣接するM個(M:N以下の整数)のサブフィールドからなるサブフィールド群を1つまたは複数設け、前記サブフィールド群内において、先頭のサブフィールドは、全ての前記放電セルを点灯モードの状態に初期化するリセット行程と、入力映像信号に応じて前記放電セルを点灯モード及び消灯モードのいずれか一方に設定するアドレス行程と、点灯モードに設定されている前記放電セルのみをサスティン放電させるサスティン行程とを含み、先頭以外の前記サブフィールドは前記アドレス行程と前記サスティン行程とを含み、前記サブフィールド群内において、入力映像信号によって示される輝度レベルに応じた1のサブフィールドの前記アドレス行程にて前記放電セルの状態を消灯モードの状態に遷移させる選択放電を生起させるべく第1の画素データパルスを前記放電セルに印加し、前記1のサブフィールドに後続するサブフィールドの前記アドレス行程において前記選択放電を生起させる為の第2の画素データパルスを前記放電セルに印加し、前記入力映像信号の平均輝度レベルが所定輝度レベルよりも低い場合には高い場合に比して前記サブフィールド群内において前記放電セルに前記第2の画素データパルスを印加するサブフィールドの数を減らす。 2. The plasma display panel driving method according to claim 1, wherein a discharge cell corresponding to a pixel is formed at each intersection of a plurality of row electrode pairs and a plurality of column electrodes extending in a direction crossing each of the row electrode pairs. A method of driving a plasma display panel in which gradation is driven in N (N: an integer greater than or equal to 2) subfields for each unit display period, wherein the plasma display panels are adjacent to each other within the unit display period One or a plurality of subfield groups consisting of M (M: integer less than or equal to N) subfields are provided, and in the subfield group, the first subfield puts all the discharge cells into a lighting mode state. A reset process to be initialized and an address line for setting the discharge cell to either the lighting mode or the extinguishing mode according to the input video signal And a sustain process for sustaining only the discharge cells set in the lighting mode, and the subfields other than the head include the address process and the sustain process, and the input video within the subfield group A first pixel data pulse is applied to the discharge cell to cause a selective discharge that causes the discharge cell to transition to the extinguishing mode in the address process of one subfield corresponding to the luminance level indicated by the signal. Then, a second pixel data pulse for causing the selective discharge is applied to the discharge cell in the address process of a subfield subsequent to the one subfield, and an average luminance level of the input video signal is a predetermined luminance. If the level is lower than the level, the previous subfield group Reducing the number of subfields for applying a pre-Symbol second pixel data pulse to the discharge cells.

又、請求項4記載によるプラズマディスプレイパネルの駆動方法は、複数の行電極対と前記行電極対の各々に交叉した方向に伸張する複数の列電極との各交叉部に画素に対応した放電セルが形成されているプラズマディスプレイパネルを、単位表示期間毎にN個(N:2以上の整数)のサブフィールドにて階調駆動するプラズマディスプレイパネルの駆動方法であって、前記単位表示期間内において互いに隣接するM個(M:N以下の整数)のサブフィールドからなるサブフィールド群を1つまたは複数設け、前記サブフィールド群内において、先頭のサブフィールドは、全ての前記放電セルを消灯モードの状態に初期化するリセット行程と、入力映像信号に応じて前記放電セルを点灯モード及び消灯モードのいずれか一方に設定するアドレス行程と、点灯モードに設定されている前記放電セルのみをサスティン放電させるサスティン行程とを含み、先頭以外の前記サブフィールドは前記アドレス行程と前記サスティン行程とを含み、前記サブフィールド群内において、入力映像信号によって示される輝度レベルに応じた1のサブフィールドの前記アドレス行程にて前記放電セルの状態を点灯モードの状態に遷移させる選択放電を生起させるべく第1の画素データパルスを前記放電セルに印加し、前記1のサブフィールドに後続するサブフィールドの前記アドレス行程において前記選択放電を生起させる為の第2の画素データパルスを前記放電セルに印加し、前記入力映像信号の平均輝度レベルが所定輝度レベルよりも高い場合には低い場合に比して前記サブフィールド群内において前記放電セルに前記第2の画素データパルスを印加するサブフィールドの数を減らす。 According to a fourth aspect of the present invention, there is provided a plasma display panel driving method comprising: a discharge cell corresponding to a pixel at each intersection of a plurality of row electrode pairs and a plurality of column electrodes extending in a direction crossing each of the row electrode pairs; Is a plasma display panel driving method in which gradation is driven in N (N: an integer greater than or equal to 2) subfields for each unit display period, in the unit display period. One or a plurality of subfield groups consisting of M (M: integers less than or equal to N) subfields adjacent to each other are provided, and in the subfield group, the first subfield includes all the discharge cells in the extinguishing mode. A reset process for initializing the state, and an address for setting the discharge cell to either the lighting mode or the extinguishing mode according to the input video signal. And a sustain process for sustaining only the discharge cells set in the lighting mode, and the subfields other than the head include the address process and the sustain process, and the input is performed within the subfield group. A first pixel data pulse is applied to the discharge cell to cause a selective discharge that causes the discharge cell to transition to a lighting mode in the address process of one subfield corresponding to the luminance level indicated by the video signal. And applying a second pixel data pulse for causing the selective discharge to occur in the address process of a subfield subsequent to the one subfield to the discharge cell, and an average luminance level of the input video signal is predetermined. When it is higher than the luminance level, it is within the subfield group compared to the case where it is lower. Reducing the number of subfields for applying a pre-Symbol second pixel data pulse to the discharge cells.

連続する複数のサブフィールドからなるサブフィールド群内において、入力映像信号によって示される輝度レベルに応じた1のサブフィールドにて第1の画素データパルスを放電セルに印加することによりこの放電セルの状態を消灯モードの状態に遷移させるべき選択放電を生起させた後、この1のサブフィールドに後続するサブフィールド各々において再び上記選択放電を生起させるべき第2の画素データパルスを放電セルに印加し、上記点灯モードに設定されている放電セルのみを繰り返しサスティン放電させる駆動を実施するにあたり、入力映像信号の平均輝度レベルが所定輝度レベルよりも低い場合には高い場合に比して上記サブフィールド群内において放電セルに印加すべき第2の画素データパルスの数を減らす。   The state of the discharge cell by applying the first pixel data pulse to the discharge cell in one subfield corresponding to the luminance level indicated by the input video signal in a subfield group consisting of a plurality of continuous subfields. And a second pixel data pulse for generating the selective discharge again in each of the subfields subsequent to the one subfield is applied to the discharge cells. In the driving for repeatedly sustaining only the discharge cells set in the lighting mode, when the average luminance level of the input video signal is lower than the predetermined luminance level, it is within the subfield group as compared with the case where it is high. To reduce the number of second pixel data pulses to be applied to the discharge cells.

以下、本発明の実施例を図を参照しつつ説明する。   Embodiments of the present invention will be described below with reference to the drawings.

図1は、本発明による駆動方法に基づいてプラズマディスプレイパネル(以下、PDPと称する)を発光駆動するプラズマディスプレイ装置の概略構成を示す図である。   FIG. 1 is a diagram showing a schematic configuration of a plasma display apparatus that drives a plasma display panel (hereinafter referred to as a PDP) to emit light based on a driving method according to the present invention.

図1において、プラズマディスプレイパネルとしてのPDP10は、2次元表示画面の縦方向(垂直方向)に夫々伸張して配列された列電極D1〜Dm、横方向(水平方向)に夫々伸張して配列された行電極X1〜Xn及び行電極Y1〜Ynが形成されている。尚、互いに隣接する一対の行電極X及びYにて、PDP10の1表示ライン分の表示を行う。これら行電極X1〜Xn及びY1〜Ynと、列電極D1〜Dmとの間には放電ガスが封入された放電空間(図示せぬ)が設けられており、この放電空間を含む行電極と列電極との各交叉部に画素に対応した放電セルが形成される構造となっている。 In FIG. 1, a PDP 10 as a plasma display panel extends column electrodes D 1 to D m arranged in the vertical direction (vertical direction) of the two-dimensional display screen and extends in the horizontal direction (horizontal direction). Arranged row electrodes X 1 to X n and row electrodes Y 1 to Y n are formed. Note that one display line of the PDP 10 is displayed by a pair of row electrodes X and Y adjacent to each other. A discharge space (not shown) in which a discharge gas is sealed is provided between the row electrodes X 1 to X n and Y 1 to Y n and the column electrodes D 1 to D m. A discharge cell corresponding to a pixel is formed at each intersection of a row electrode and a column electrode including

A/D変換器1は、アナログの入力映像信号をサンプリングしてこれを各画素に対応した例えば8ビットの画素データPDに変換し、これを平均輝度演算回路2及び画素駆動データ生成回路3の各々に供給する。   The A / D converter 1 samples an analog input video signal, converts it to, for example, 8-bit pixel data PD corresponding to each pixel, and converts this to the average luminance calculation circuit 2 and the pixel drive data generation circuit 3. Supply to each.

平均輝度演算回路2は、上記画素データPDに基づき、入力映像信号による画像1フレーム分(又は1フィールド分)毎の平均輝度レベルを算出し、その平均輝度レベルを示す平均輝度信号APLを駆動制御回路4に供給する。   Based on the pixel data PD, the average luminance calculation circuit 2 calculates an average luminance level for each image frame (or one field) based on the input video signal, and drives and controls an average luminance signal APL indicating the average luminance level. Supply to circuit 4.

画素駆動データ生成回路3は、画素データPDに対して多階調化処理を施した後、PDP10の各放電セルを各サブフィールド毎に点灯モード及び消灯モードのいずれか一方に設定すべき14ビットの画素駆動データGDに変換し、これをメモリ5に供給する。   The pixel drive data generation circuit 3 performs a multi-gradation process on the pixel data PD, and then sets each discharge cell of the PDP 10 to either the lighting mode or the non-lighting mode for each subfield. Is converted to pixel drive data GD and supplied to the memory 5.

図2は、かかる画素駆動データ生成回路3の内部構成の一例を示す図である。   FIG. 2 is a diagram showing an example of the internal configuration of the pixel drive data generation circuit 3.

図2において、多階調化処理回路31は、8ビットの画素データPDに対して誤差拡散処理及びディザ処理を施す。例えば、上記誤差拡散処理では、先ず、画素データPDの上位6ビット分を表示データ、残りの下位2ビット分を誤差データと捉える。そして、周辺画素各々に対応した上記画素データPDの各誤差データを重み付け加算したものを、上記表示データに反映させる。かかる動作により、原画素における下位2ビット分の輝度が上記周辺画素によって擬似的に表現され、それ故に8ビットよりも少ない6ビット分の表示データにて、上記8ビット分の画素データと同等の輝度階調表現が可能になる。そして、この誤差拡散処理によって得られた6ビットの誤差拡散処理画素データに対してディザ処理を施す。ディザ処理では、互いに隣接する複数の画素を1画素単位とし、この1画素単位内の各画素に対応した上記誤差拡散処理画素データに夫々、互いに異なる係数値からなるディザ係数を夫々割り当てて加算してディザ加算画素データを得る。かかるディザ係数の加算によれば、上記1画素単位で眺めた場合には、上記ディザ加算画素データの上位4ビット分だけでも8ビットに相当する輝度を表現することが可能となる。そこで、多階調化処理回路31は、上記ディザ加算画素データの上位4ビット分を多階調化画素データPDSとしてデータ変換回路32に供給する。 In FIG. 2, the multi-gradation processing circuit 31 performs error diffusion processing and dither processing on 8-bit pixel data PD. For example, in the error diffusion process, first, the upper 6 bits of the pixel data PD are regarded as display data, and the remaining lower 2 bits are regarded as error data. Then, the weighted addition of each error data of the pixel data PD corresponding to each peripheral pixel is reflected in the display data. With this operation, the luminance for the lower 2 bits in the original pixel is expressed in a pseudo manner by the peripheral pixels, and therefore, the display data for 6 bits smaller than 8 bits is equivalent to the pixel data for 8 bits. Brightness gradation expression is possible. Then, dither processing is performed on the 6-bit error diffusion processing pixel data obtained by the error diffusion processing. In the dither processing, a plurality of adjacent pixels are set as one pixel unit, and dither coefficients each having a different coefficient value are allocated and added to the error diffusion processing pixel data corresponding to each pixel in the one pixel unit. To obtain dither-added pixel data. According to the addition of the dither coefficients, when viewed in units of one pixel, it is possible to express a luminance corresponding to 8 bits even with only the upper 4 bits of the dither addition pixel data. Therefore, the multi-gradation processing circuit 31 supplies the upper 4 bits of the dither addition pixel data to the data conversion circuit 32 as the multi-gradation pixel data PD S.

データ変換回路32は、発光駆動パターンA(後述する)を示す駆動モード信号KSが供給された場合には図3に示すデータ変換テーブルに従って上記多階調化画素データPDSを14ビットの画素駆動データGDに変換する。一方、発光駆動パターンB(後述する)を示す駆動モード信号KSが供給された場合には、データ変換回路32は、図4に示すデータ変換テーブルに従って上記多階調化画素データPDSを14ビットの画素駆動データGDに変換する。尚、画素駆動データGDの第1〜第14ビットは、夫々後述するサブフィールドSF1〜SF14各々に対応している。 When a drive mode signal KS indicating the light emission drive pattern A (described later) is supplied, the data conversion circuit 32 drives the multi-gradation pixel data PD S according to the data conversion table shown in FIG. Convert to data GD. On the other hand, when the driving mode signal KS indicating emission driving pattern B (described later) is supplied, the data conversion circuit 32, the multi-gradation pixel data PD S to 14 bits according to the data conversion table shown in FIG. 4 To pixel drive data GD. The first to fourteenth bits of the pixel drive data GD correspond to subfields SF1 to SF14, which will be described later, respectively.

メモリ5は、駆動制御回路4から供給された書込信号に従って上記画素駆動データGDを順次書き込む。そして、1画面分、つまり第1行・第1列の画素に対応した画素駆動データGD11から、第n行・第m列の画素に対応した画素駆動データGDnmまでの(n×m)個分の画素駆動データGDの書き込みが終了すると、メモリ5は、以下の如き読み出し動作を行う。 The memory 5 sequentially writes the pixel drive data GD in accordance with the write signal supplied from the drive control circuit 4. Then, one screen, the pixel drive data GD 11 words corresponding to the pixels of the first row and the first column, up to the pixel driving data GD nm corresponding to pixels of the n row and m-th column (n × m) When the writing of the pixel drive data GD is completed, the memory 5 performs the following read operation.

先ず、メモリ5では、書き込まれた1画面分の画素駆動データGD(1,1)〜GD(n,m)各々を、各ビット桁(第1ビット〜第14ビット)毎に分割した画素駆動データビットDB1〜DB14と捉える。そして、メモリ5は、後述するサブフィールドSF1のアドレス行程Wにおいて、画素駆動データビットDB1(1,1)〜DB1(n,m)を1表示ライン分ずつ読み出してアドレスドライバ6に供給する。又、後述するサブフィールドSF2のアドレス行程Wでは、メモリ5は、上記画素駆動データビットDB2(1,1)〜DB2(n,m)を1表示ライン分ずつ読み出してアドレスドライバ6に供給する。以下、同様にして、メモリ5は、後述するサブフィールドSF3〜SF14の各アドレス行程Wにて、画素駆動データビットDB3〜DB14を1表示ライン分ずつ読み出してアドレスドライバ6に供給するのである。 First, in the memory 5, pixel drive data GD (1,1) to GD (n, m) written for one screen is divided into pixel bits for each bit digit (1st bit to 14th bit). It is considered as data bits DB1 to DB14. Then, the memory 5 reads the pixel drive data bits DB1 (1,1) to DB1 (n, m) for each display line and supplies them to the address driver 6 in the address process W of the subfield SF1 described later. Further, in the address process W of the subfield SF2, which will be described later, the memory 5 reads the pixel drive data bits DB2 (1,1) to DB2 (n, m) by one display line and supplies them to the address driver 6. Similarly, the memory 5 reads out the pixel drive data bits DB3 to DB14 for one display line and supplies them to the address driver 6 in each address process W of subfields SF3 to SF14 described later.

駆動制御回路4は、上記入力映像信号中の水平及び垂直同期信号に同期して、上記A/D変換器1に供給すべきクロック信号、及びメモリ5に供給すべき書込及び読出信号を発生する。   The drive control circuit 4 generates a clock signal to be supplied to the A / D converter 1 and a write and read signal to be supplied to the memory 5 in synchronization with the horizontal and vertical synchronization signals in the input video signal. To do.

又、駆動制御回路4は、平均輝度演算回路2から供給された平均輝度信号APLによって示される画像1フレーム分(又は1フィールド分)の平均輝度レベルが所定輝度レベルよりも大であるか否かを判定する。この際、所定輝度レベルよりも大なる場合には、駆動制御回路4は、発光駆動パターンA(後述する)を示す駆動モード信号KSを画素駆動データ生成回路3に供給する。一方、かかる平均輝度レベルが所定輝度レベルよりも小である場合には、駆動制御回路4は、発光駆動パターンB(後述する)を示す駆動モード信号KSを画素駆動データ生成回路3に供給する。   Further, the drive control circuit 4 determines whether or not the average luminance level of one frame (or one field) indicated by the average luminance signal APL supplied from the average luminance calculation circuit 2 is higher than a predetermined luminance level. Determine. At this time, when the luminance level is higher than the predetermined luminance level, the drive control circuit 4 supplies a drive mode signal KS indicating the light emission drive pattern A (described later) to the pixel drive data generation circuit 3. On the other hand, when the average luminance level is smaller than the predetermined luminance level, the drive control circuit 4 supplies a drive mode signal KS indicating the light emission drive pattern B (described later) to the pixel drive data generation circuit 3.

更に、駆動制御回路4は、1フレーム又は1フィールド分の画像を、図5に示す如き14個のサブフィールドSF1〜SF14に基づく駆動によって表示させるべき各種タイミング信号を発生してアドレスドライバ6、X電極ドライバ7及びY電極ドライバ8各々に供給する。尚、サブフィールドSF1〜SF14各々は、入力映像信号に応じてPDP10の各放電セルを点灯モード及び消灯モードのいずれか一方に設定するアドレス行程Wと、点灯モードに設定されている放電セルのみを繰り返しサスティン放電させてその放電に伴う発光状態を維持させるサスティン行程Iとを含む。尚、先頭のサブフィールドSF1に限り、アドレス行程Wの直前において全ての放電セルを点灯モードの状態に初期化するリセット行程Rを含んでいる。   Further, the drive control circuit 4 generates various timing signals to be displayed by driving based on 14 subfields SF1 to SF14 as shown in FIG. This is supplied to each of the electrode driver 7 and the Y electrode driver 8. Each of the subfields SF1 to SF14 includes only an address process W for setting each discharge cell of the PDP 10 to one of the lighting mode and the extinguishing mode according to the input video signal, and only the discharge cell set to the lighting mode. A sustain process I in which sustain discharge is repeatedly performed and the light emission state associated with the discharge is maintained. Only the first subfield SF1 includes a reset process R for initializing all the discharge cells to the lighting mode state immediately before the address process W.

アドレスドライバ6、X電極ドライバ7及びY電極ドライバ8各々は、駆動制御回路4から供給された各種タイミング信号に応じて、各サブフィールドにおいて図6に示す如き各種駆動パルスを発生し、PDP10の行電極X及びYに印加する。尚、図6においては、サブフィールドSF1〜SF14の内からSF1及びSF2のみを抜粋して示す。   Each of the address driver 6, the X electrode driver 7, and the Y electrode driver 8 generates various drive pulses as shown in FIG. 6 in each subfield in response to various timing signals supplied from the drive control circuit 4. Applied to electrodes X and Y. In FIG. 6, only SF1 and SF2 are extracted from the subfields SF1 to SF14.

図6において、リセット行程Rでは、第1サスティンドライバ7及び第2サスティンドライバ8が、PDP10の行電極X1〜Xn及びY1〜Yn各々に対してリセットパルスRPx及びRPYを同時に印加する。リセットパルスRPx及びRPYの印加に応じて、PDP10の全放電セルにおいてリセット放電が生起される。かかるリセット放電の終息後、各放電セル内には一様に所定量の壁電荷が形成され、PDP10における全ての放電セルは点灯モードに初期化される。 6, in the reset stage R, the first sustain driver 7 and second sustain driver 8, a reset pulse RP x and RP Y with respect PDP10 the row electrodes X 1 to X n and Y 1 to Y n, respectively at the same time Apply. Depending on the application of the reset pulse RP x and RP Y, reset discharge is caused in all the discharge cells of the PDP 10. After the end of the reset discharge, a predetermined amount of wall charges are uniformly formed in each discharge cell, and all the discharge cells in the PDP 10 are initialized to the lighting mode.

アドレス行程Wでは、アドレスドライバ6は、画素駆動データビットDBが論理レベル0である場合には0ボルト、論理レベル1である場合には正極性の所定電圧を有する画素データパルスを発生し、これを1表示ライン分(m個)ずつ列電極D1〜Dmに印加して行く。例えば、サブフィールドSF1のアドレス行程Wでは、アドレスドライバ6は、先ず、図6に示す如くPDP10の第1表示ラインに対応したm個の画素駆動データビットDB1(1,1)〜DB1(1,m)各々の論理レベルに応じたm個の画素データパルスDP11を生成し、夫々列電極D1〜Dmに同時に印加する。次に、PDP10の第2表示ラインに対応したm個の画素駆動データビットDB1(2,1)〜DB1(2,m)各々の論理レベルに応じたm個の画素データパルスDP12を生成し、夫々列電極D1〜Dmに同時に印加する。以下同様にして、アドレスドライバ6は、PDP10の第3,第4,・・・,第n表示ライン各々に対応した画素駆動データビットDB1(3,1)〜DB1(3,m),DB1(4,1)〜DB1(4,m),・・・,DB1(n,1)〜DB1(n,m)各々の論理レベルに応じた夫々m個の画素データパルス群DP13,DP14,・・・,DP1nを順次、列電極D1〜Dmに印加して行く。この間、Y電極ドライバ8は、各画素データパルス群DPの印加タイミングと同一タイミングにて、図6に示されるが如き負極性の走査パルスSPを発生し、これを行電極Y1〜Ynへと順次印加して行く。この際、走査パルスSPが印加された行電極Yと、正極性の所定電圧の画素データパルスが印加された列電極との交叉部の放電セルにのみ放電(選択消去放電)が生じ、その放電セル内に残存していた壁電荷が消去される。従って、この放電セルは、消灯モードに設定される。尚、上記の如き正極性の所定電圧の画素データパルスが印加されなかった列電極に属する放電セルには選択消去放電は生起されないので、この放電セルは直前までの状態を維持する。つまり、所定量の壁電荷が残存する放電セルは点灯モード、一方、壁電荷の量が所定量に充たない放電セルは消灯モードの状態をそのまま維持する。 In the address process W, the address driver 6 generates a pixel data pulse having a predetermined positive voltage when the pixel drive data bit DB is at logic level 0, and 0 V when the pixel drive data bit DB is at logic level 1. the to the column electrodes D 1 to D m by one display line (m bits). For example, in the address step W of the subfield SF1, the address driver 6, first, m pieces of pixel drive data bits DB1 corresponding to the first display line of the PDP10, as shown in FIG. 6 (1,1) ~DB1 (1, the m generates pixel data pulses DP1 1 according to the logic level of m) each, simultaneously applied to the respective column electrodes D 1 to D m. Then it generates m pixel data pulses DP1 2 in accordance with the PDP10 logic level of the second display m pixel drive data bits DB1 corresponding to the line (2,1) ~DB1 (2, m ) of each , And simultaneously applied to the column electrodes D 1 to D m , respectively. In the same manner, the address driver 6 applies pixel drive data bits DB1 (3,1) to DB1 (3, m) , DB1 ( corresponding to the third, fourth,..., Nth display lines of the PDP 10. 4,1) to DB1 (4, m) ,..., DB1 (n, 1) to DB1 (n, m) m pixel data pulse groups DP1 3 , DP1 4 , corresponding to the respective logic levels. ..., DP1 n are sequentially applied to the column electrodes D 1 to D m . During this time, the Y electrode driver 8 generates a negative scan pulse SP as shown in FIG. 6 at the same timing as the application timing of each pixel data pulse group DP, and this is applied to the row electrodes Y 1 to Y n . Apply sequentially. At this time, discharge (selective erasure discharge) occurs only in the discharge cell at the intersection of the row electrode Y to which the scan pulse SP is applied and the column electrode to which the pixel data pulse having a positive polarity is applied. The wall charge remaining in the cell is erased. Therefore, this discharge cell is set to the extinguishing mode. Note that since the selective erasing discharge is not generated in the discharge cells belonging to the column electrodes to which the pixel data pulse having the positive polarity of the predetermined voltage as described above is not applied, the discharge cells maintain the state just before. That is, a discharge cell in which a predetermined amount of wall charges remains is in the lighting mode, while a discharge cell in which the amount of wall charges is not equal to the predetermined amount remains in the extinguishing mode.

サスティン行程Iでは、X電極ドライバ7及びY電極ドライバ8各々が、以下の如き、各サブフィールドに割り当てられている輝度重み付け値に対応した数だけ、図6に示す如きサスティンパルスIPX及びIPYを行電極X1〜Xn及びY1〜Ynに繰り返し印加する。 In the sustain process I, the X electrode driver 7 and the Y electrode driver 8 each have the sustain pulses IP X and IP Y as shown in FIG. 6 as many as the number corresponding to the luminance weighting value assigned to each subfield as follows. the repeatedly applied to the row electrodes X 1 to X n and Y 1 to Y n.

SF1:1
SF2:3
SF3:5
SF4:8
SF5:10
SF6:13
SF7:16
SF8:19
SF9:22
SF10:25
SF11:28
SF12:32
SF13:35
SF14:39
すると、上記サスティンパルスIPX及びIPYが印加される度に点灯モードに設定されている放電セルのみが放電(サスティン放電)し、その放電に伴う発光状態が維持される。
SF1: 1
SF2: 3
SF3: 5
SF4: 8
SF5: 10
SF6: 13
SF7: 16
SF8: 19
SF9: 22
SF10: 25
SF11: 28
SF12: 32
SF13: 35
SF14: 39
Then, each time the sustain pulses IP X and IP Y are applied, only the discharge cells set in the lighting mode are discharged (sustain discharge), and the light emission state associated with the discharge is maintained.

尚、サブフィールドSF1〜SF14各々のサスティン行程Iにおいて各放電セルをサスティン放電させるか否かは、図3又は図4に示す如き画素駆動データGDに応じて決定される。画素駆動データGDによれば、図3又は図4の発光駆動パターンA又はBにて示されるように、表現すべき輝度階調のレベルに応じた1のサブフィールド(黒丸印にて示す)にて第1回目の選択消去放電を生起させるべく正極性の所定電圧の画素データパルスを列電極に印加する。これにより、放電セルは消灯モードの状態に遷移するので、先頭のサブフィールドSF1のリセット行程Rにて点灯モードに初期化された放電セルは、この選択消去放電が生起されるまでの間に存在する各サブフィールド(白丸印にて示す)で点灯モード状態となり、これらのサブフィールドにて連続してサスティン放電が生起される。尚、図5及び図6に示される駆動では、1フレーム(又は1フィールド)表示期間内において放電セルを消灯モードから点灯モードに遷移させることが可能な機会は先頭のサブフィールドSF1のリセット行程Rだけである。従って、SF1以降において一度、選択消去放電が生起され消灯モードに設定された放電セルは、最後尾のサブフィールドSF14までの間、この消灯モードの状態を維持することになる。この際、サブフィールドSF1〜SF14各々において生起されたサスティン放電の総数に対応した中間輝度が視覚される。つまり、図3又は図4に示されるが如き15種類の発光駆動パターンによれば、発光輝度比が、
{0、1、4、9、17、27、40、56、75、97、122、150、182、217、255}
なる15階調分の中間輝度が表現される。
Whether or not each discharge cell is subjected to the sustain discharge in the sustain process I of each of the subfields SF1 to SF14 is determined according to the pixel drive data GD as shown in FIG. 3 or FIG. According to the pixel drive data GD, as shown by the light emission drive pattern A or B in FIG. 3 or FIG. 4, one subfield (indicated by a black circle) corresponding to the level of the luminance gradation to be expressed. In order to cause the first selective erasing discharge, a pixel data pulse having a positive polarity and a predetermined voltage is applied to the column electrode. As a result, the discharge cell transitions to the extinguishing mode, and therefore the discharge cell initialized to the lighting mode in the reset process R of the first subfield SF1 exists until the selective erasing discharge occurs. Each subfield (indicated by white circles) is in the lighting mode state, and sustain discharge is continuously generated in these subfields. In the drive shown in FIGS. 5 and 6, the opportunity to change the discharge cell from the extinguishing mode to the lighting mode within one frame (or one field) display period is the reset process R of the first subfield SF1. Only. Therefore, the discharge cells that have once been subjected to selective erasure discharge and set to the extinguishing mode after SF1 will maintain this extinguishing mode state until the last subfield SF14. At this time, the intermediate luminance corresponding to the total number of sustain discharges generated in each of the subfields SF1 to SF14 is visually recognized. That is, according to 15 types of light emission drive patterns as shown in FIG. 3 or FIG.
{0, 1, 4, 9, 17, 27, 40, 56, 75, 97, 122, 150, 182, 217, 255}
The intermediate luminance for 15 tones is expressed.

ここで、図3又は図4に示す発光駆動パターンA又はBでは、1フレーム(又は1フィールド)表示期間内において、表現すべき輝度階調のレベルに応じた1のサブフィールド(黒丸印にて示す)にて第1回目の選択消去放電を生起させるようにしているが、この選択消去放電が正しく生起されない場合がある。   Here, in the light emission drive pattern A or B shown in FIG. 3 or FIG. 4, one subfield (indicated by a black circle) corresponding to the level of the luminance gradation to be expressed within one frame (or one field) display period. 1), the first selective erasure discharge is generated. However, this selective erasure discharge may not be correctly generated.

そこで、図3に示す発光駆動パターンAでは、1のサブフィールドのアドレス行程Wにて第1回目の選択消去放電(黒丸印にて示す)を生起させるべき第1の画素データパルスを印加した後も、最後尾のサブフィールドSF14までの各サブフィールドのアドレス行程Wにて、繰り返し第2回目以降の選択消去放電(黒三角印にて示す)を生起させるべき第2の画素データパルスを印加するのである。すなわち、上記の如き第1回目の選択消去放電が正しく生起されなかった場合に備えて、この第1回目の選択消去放電を実施した後も、最後尾のサブフィールドSF14に到るまでの各サブフィールドにて繰り返し、第2回目以降の選択消去放電を生起させるべき駆動(正極性の所定電圧を有する画素データパルスの印加)を実施するのである。   Therefore, in the light emission drive pattern A shown in FIG. 3, after applying the first pixel data pulse to cause the first selective erasure discharge (indicated by a black circle) in the address process W of one subfield. Also, in the address process W of each subfield up to the last subfield SF14, the second pixel data pulse to be repeatedly generated for the second and subsequent selective erasure discharges (indicated by black triangles) is applied. It is. That is, in preparation for the case where the first selective erasure discharge as described above is not correctly generated, the sub-fields up to the last subfield SF14 after the first selective erasure discharge is performed are also described. Repeatedly in the field, a drive (application of a pixel data pulse having a positive predetermined voltage) to cause the second and subsequent selective erasure discharges is performed.

ところが、同一の放電セルに対して連続したサブフィールド各々において繰り返し選択消去放電を生起させるべき画素データパルスを列電極に印加すると、行電極が形成されている前面透明基板及び列電極が形成されている背面基板が振動する場合があり、それに伴う耳障りな異常音が発生するという問題が生じる。特に、低輝度駆動を行う場合には高輝度駆動を行う場合に比して、第2回目以降の選択消去放電(図3の黒三角印にて示す)を生起させるべき画素データパルスの印加が為されるサブフィールドの数が多くなるので、異常音の発生確率が高くなる。   However, when a pixel data pulse that should repeatedly cause selective erasure discharge is applied to the column electrode in each successive subfield for the same discharge cell, the front transparent substrate on which the row electrode is formed and the column electrode are formed. There is a case in which the back substrate that vibrates may vibrate, and there arises a problem that unpleasant abnormal sound is generated. In particular, when low-luminance driving is performed, application of a pixel data pulse that should cause the second and subsequent selective erasing discharges (indicated by black triangles in FIG. 3) is more effective than when high-luminance driving is performed. Since the number of subfields to be increased increases, the probability of occurrence of abnormal sounds increases.

そこで、図1に示されるプラズマディスプレイ装置では、入力映像信号の平均輝度レベルが所定輝度レベルよりも高い場合には図3に示す如き発光駆動パターンAに基づく駆動を実施する一方、低い場合には図4に示す如き発光駆動パターンBに基づく駆動を実施するようにしている。すなわち、入力映像信号の平均輝度レベルが低い場合には、第2回目以降の選択消去放電(黒三角印にて示す)を生起させるべき回数を減らすのである。つまり、例え連続するサブフィールド各々が異常音を誘発する周期であっても、第2回目以降の選択消去放電を生起させるべき画素データパルスの印加が為されるサブフィールドの数が減るので、周期的な画素データパルス印加に伴うパネル振動(異常音)の発生確率が低下する。   Therefore, in the plasma display device shown in FIG. 1, when the average luminance level of the input video signal is higher than the predetermined luminance level, the driving based on the light emission driving pattern A as shown in FIG. Driving based on the light emission driving pattern B as shown in FIG. 4 is performed. That is, when the average luminance level of the input video signal is low, the number of times that the second and subsequent selective erasure discharges (indicated by black triangles) should be generated is reduced. In other words, even if each successive subfield induces abnormal noise, the number of subfields to which pixel data pulses for causing the second and subsequent selective erasure discharges are applied is reduced. The probability of occurrence of panel vibration (abnormal sound) accompanying application of a typical pixel data pulse decreases.

尚、上記所定輝度レベルとしては、例えば、予め各種平均輝度レベルを有する映像信号を入力した際に発生した異常音の内で、耳障りと感じられるようになった際に入力された映像信号の平均輝度レベルを用いる。又、上記所定レベルとしては、サブフィールドSF1〜SF14の内で、特に異常音が顕著に表れる少なくとも2つの連続するサブフィールドの内の前方のサブフィールドが点灯モード、後方のサブフィールドが消灯モードとなる際の階調輝度レベルを用いるようにしても良い。例えば、サブフィールドSF12及びSF13において異常音が顕著に表れる場合には、図3又は図4に示されるように、サブフィールドSF1〜SF12にて連続してサスティン放電が為される場合に視覚される輝度「182」を上記所定輝度レベルとする。   The predetermined luminance level is, for example, the average of the video signals input when the video signal having various average luminance levels is input, when abnormal sounds generated when the video signals are input in advance. Use the brightness level. The predetermined level includes the sub-fields SF1 to SF14 in which the front sub-field of at least two consecutive sub-fields in which abnormal sounds are particularly prominent is turned on and the rear sub-field is turned off. It is also possible to use the gradation luminance level at the time. For example, in the case where abnormal sounds remarkably appear in the subfields SF12 and SF13, as shown in FIG. 3 or FIG. 4, it is visually recognized when the sustain discharge is continuously performed in the subfields SF1 to SF12. The luminance “182” is set as the predetermined luminance level.

又、上記実施例においては、入力映像信号の平均輝度レベルが所定輝度レベルよりも高い場合には、図3の発光駆動パターンAの黒三角印にて示す如く第2回目以降の選択消去放電を最後尾のサブフィールドSF14まで連続して実行するようにしている。しかしなから、第2回目以降の選択消去放電に関しては、必ずしも最後尾のサブフィールドに到るまで連続して実行する必要はない。又、入力映像信号の平均輝度レベルが所定輝度レベルよりも低い場合には、図4の発光駆動パターンBの黒三角印にて示す如く、第2回目以降の選択消去放電を連続した3つのサブフィールドにて生起させるべき駆動を行うようにしているが、第2回目以降の選択消去放電を生起させるべき回数は3回に限定されるものではない。   In the above embodiment, when the average luminance level of the input video signal is higher than the predetermined luminance level, the second and subsequent selective erasing discharges are performed as indicated by the black triangles of the light emission drive pattern A in FIG. The process is continuously executed up to the last subfield SF14. However, the second and subsequent selective erasure discharges do not necessarily have to be executed continuously until the last subfield is reached. Further, when the average luminance level of the input video signal is lower than the predetermined luminance level, as shown by the black triangle mark of the light emission drive pattern B in FIG. Although the drive that should be caused to occur in the field is performed, the number of times that the second and subsequent selective erasure discharges should be caused is not limited to three.

要するに、入力映像信号の平均輝度レベルが所定輝度レベルよりも低い場合には高い場合に比して、第2回目以降の選択消去放電を生起させるべき回数を少なくした駆動を行うようにすれば良いのである。この際、発光駆動パターンA及びB共に、第1回目の選択消去放電が正しく生起されなかった場合に備え、少なくともその直後のサブフィールドにて第2回目の選択消去放電が生起されるような駆動を行うようにすれば良い。   In short, when the average luminance level of the input video signal is lower than the predetermined luminance level, it is only necessary to perform driving with a reduced number of times that the second and subsequent selective erasing discharges should occur, compared to the case where the average luminance level is higher. It is. At this time, both the light emission drive patterns A and B are driven so that the second selective erasure discharge is generated at least in the subfield immediately after the first selective erasure discharge is not generated correctly. Should be done.

尚、図3に示すように、1フレーム表示期間内において選択消去放電を生起させるべき駆動を行う回数が最も多くなるのは、表現すべき輝度レベルが0となるときである。すなわち、サブフィールドSF1〜SF14各々が全て異常音を誘発する周期であった場合には、表示画面の全面が輝度レベル0となる、いわゆる黒表示時において最もパネル振動(異常音)の発生確率が高いといえる。   Note that, as shown in FIG. 3, the number of times of performing the drive for causing the selective erasure discharge within one frame display period is the largest when the luminance level to be expressed is zero. That is, when each of the subfields SF1 to SF14 has a period for inducing abnormal sounds, the entire screen of the display screen has a luminance level of 0, and the occurrence probability of panel vibration (abnormal sound) is the highest at the time of so-called black display. It can be said that it is expensive.

そこで、黒表示を行う場合に限り、第2回目以降の選択消去放電を生起させるべき駆動を実施する回数を少なくするようにしても良い。すなわち、上記所定輝度レベルを、表示画面の全体が黒表示となる際の平均輝度レベルよりも1段階だけ高輝度な輝度レベルに設定するのである。   Therefore, only when black display is performed, the number of times of driving that should cause the second and subsequent selective erasure discharges may be reduced. That is, the predetermined brightness level is set to a brightness level that is one level higher than the average brightness level when the entire display screen is black.

又、上記実施例においては、PDP10を階調駆動させる駆動方法として、予め全放電セル内に所定量の壁電荷を形成させ、入力映像信号に基づいて選択的に各放電セル内に形成されている壁電荷を消去させる、いわゆる選択消去アドレス法を採用した場合の動作について述べた。しかしながら、全放電セル内から壁電荷を消去し(リセット行程R)、入力映像信号に基づき選択的に各放電セル内に放電(選択書込放電)を生起させて所定量の壁電荷を形成させる(アドレス行程W)、いわゆる選択書込アドレス法を採用した場合についても同様に実施可能である。この際、駆動制御回路4は、図5に示す発光駆動シーケンスに代わり図7に示す発光駆動シーケンスを採用すると共に、入力映像信号の平均輝度レベルが所定輝度レベルよりも低い場合には図8に示す発光駆動パターンAに基づく駆動を実施する一方、高い場合には図9に示す発光駆動パターンBに基づく駆動を実施するのである。   In the above embodiment, as a driving method for gray-scale driving the PDP 10, a predetermined amount of wall charges are formed in advance in all the discharge cells and selectively formed in each discharge cell based on the input video signal. The operation in the case where the so-called selective erasure address method for erasing the wall charges is described. However, the wall charges are erased from all the discharge cells (reset process R), and a discharge (selective writing discharge) is selectively generated in each discharge cell based on the input video signal to form a predetermined amount of wall charges. (Address process W) The case where a so-called selective write address method is adopted can be similarly implemented. At this time, the drive control circuit 4 adopts the light emission drive sequence shown in FIG. 7 in place of the light emission drive sequence shown in FIG. 5, and when the average luminance level of the input video signal is lower than the predetermined luminance level, it is shown in FIG. While the driving based on the light emission driving pattern A shown in FIG. 9 is performed, the driving based on the light emission driving pattern B shown in FIG.

又、上記実施例においては、表現すべき階調輝度レベルに応じた数だけ連続したサブフィールドにてサスティン放電を実行する為のサブフィールド群(SF1〜SF14)を1フレーム(1フィールド)表示期間内に1つだけ設けるようにしているが、このようなサブフィールド群を1フレーム(1フィールド)表示期間内において複数設けるようにした場合にも同様に適用可能である。   Further, in the above embodiment, the subfield group (SF1 to SF14) for executing the sustain discharge in the subfields continuous by the number corresponding to the gradation luminance level to be expressed is displayed in one frame (one field) display period. However, the present invention is also applicable to the case where a plurality of such subfield groups are provided within one frame (one field) display period.

本発明による駆動方法によってプラズマディスプレイパネルの駆動を行うプラズマディスプレイ装置の構成を示す図である。1 is a diagram illustrating a configuration of a plasma display apparatus for driving a plasma display panel by a driving method according to the present invention. 図1に示される画素駆動データ生成回路3の内部構成を示す図である。It is a figure which shows the internal structure of the pixel drive data generation circuit 3 shown by FIG. 発光駆動パターンAに対応したデータ変換テーブル、並びに発光駆動パターンAによる駆動を示す図である。It is a figure which shows the data conversion table corresponding to the light emission drive pattern A, and the drive by the light emission drive pattern A. FIG. 発光駆動パターンBに対応したデータ変換テーブル、並びに発光駆動パターンBによる駆動を示す図である。It is a figure which shows the data conversion table corresponding to the light emission drive pattern B, and the drive by the light emission drive pattern B. FIG. 図1に示されるPDP10を駆動する際の発光駆動シーケンスの一例を示す図である。It is a figure which shows an example of the light emission drive sequence at the time of driving PDP10 shown by FIG. 図1に示されるPDP10に印加される各種駆動パルスの印加タイミングを示す図である。It is a figure which shows the application timing of the various drive pulses applied to PDP10 shown by FIG. 図1に示されるPDP10を駆動する際の発光駆動シーケンスの他の一例を示す図である。It is a figure which shows another example of the light emission drive sequence at the time of driving PDP10 shown by FIG. 選択書込アドレス法を採用して駆動を行う場合に採用される発光駆動パターンAによる動作を示す図である。It is a figure which shows the operation | movement by the light emission drive pattern A employ | adopted when driving by employ | adopting the selective writing address method. 選択書込アドレス法を採用して駆動を行う場合に採用される発光駆動パターンBによる動作を示す図である。It is a figure which shows the operation | movement by the light emission drive pattern B employ | adopted when drive | operating by employ | adopting the selective writing address method.

主要部分の符号の説明Explanation of main part codes

2 平均輝度演算回路
3 画素駆動データ生成回路
4 駆動制御回路
10 PDP
2 Average luminance calculation circuit 3 Pixel drive data generation circuit 4 Drive control circuit 10 PDP

Claims (5)

複数の行電極対と前記行電極対の各々に交叉した方向に伸張する複数の列電極との各交叉部に画素に対応した放電セルが形成されているプラズマディスプレイパネルを、単位表示期間毎にN個(N:2以上の整数)のサブフィールドにて階調駆動するプラズマディスプレイパネルの駆動方法であって、
前記単位表示期間内において互いに隣接するM個(M:N以下の整数)のサブフィールドからなるサブフィールド群を1つまたは複数設け、前記サブフィールド群内において、先頭のサブフィールドは、全ての前記放電セルを点灯モードの状態に初期化するリセット行程と、入力映像信号に応じて前記放電セルを点灯モード及び消灯モードのいずれか一方に設定するアドレス行程と、点灯モードに設定されている前記放電セルのみをサスティン放電させるサスティン行程とを含み、先頭以外の前記サブフィールドは前記アドレス行程と前記サスティン行程とを含み、
前記サブフィールド群内において、入力映像信号によって示される輝度レベルに応じた1のサブフィールドの前記アドレス行程にて前記放電セルの状態を消灯モードの状態に遷移させる選択放電を生起させるべく第1の画素データパルスを前記放電セルに印加し、前記1のサブフィールドに後続するサブフィールドの前記アドレス行程において前記選択放電を生起させる為の第2の画素データパルスを前記放電セルに印加し、
前記入力映像信号の平均輝度レベルが所定輝度レベルよりも低い場合には高い場合に比して前記サブフィールド群内において前記放電セルに前記第2の画素データパルスを印加するサブフィールドの数を減らすことを特徴とするプラズマディスプレイパネルの駆動方法。
A plasma display panel in which discharge cells corresponding to pixels are formed at each intersection of a plurality of row electrode pairs and a plurality of column electrodes extending in a direction intersecting each of the row electrode pairs is provided for each unit display period. A driving method of a plasma display panel that performs gradation driving in N (N: an integer of 2 or more) subfields,
One or a plurality of subfield groups consisting of M (M: integer less than or equal to N) subfields adjacent to each other within the unit display period are provided. A reset process for initializing the discharge cells to the lighting mode, an address process for setting the discharge cells in one of the lighting mode and the extinguishing mode according to an input video signal, and the discharge set in the lighting mode. A sustain process for sustaining only the cells, and the subfield other than the head includes the address process and the sustain process,
In the subfield group, a first discharge is generated to cause the discharge cell to transition to the extinguishing mode in the address process of one subfield corresponding to the luminance level indicated by the input video signal. Applying a pixel data pulse to the discharge cell, applying a second pixel data pulse to the discharge cell to cause the selective discharge in the addressing step of a subfield subsequent to the one subfield;
The number of subfields average luminance level of the input video signal is to apply a pre-Symbol second pixel data pulse to the discharge cell in the subfield in the group compared is higher if it is lower than a predetermined luminance level A method of driving a plasma display panel, comprising: reducing the number of plasma display panels.
前記平均輝度レベルは、前記入力映像信号における1フレーム又は1フィールド分毎の平均輝度レベルであることを特徴とする請求項1記載のプラズマディスプレイパネルの駆動方法。   2. The method of driving a plasma display panel according to claim 1, wherein the average luminance level is an average luminance level for one frame or one field in the input video signal. 前記所定輝度レベルは、表示画面の全体が黒表示となる際の平均輝度レベルよりも1段階だけ高輝度な輝度レベルであることを特徴とする請求項1記載のプラズマディスプレイパネルの駆動方法。   2. The plasma display panel driving method according to claim 1, wherein the predetermined luminance level is a luminance level that is one level higher than an average luminance level when the entire display screen is black. 複数の行電極対と前記行電極対の各々に交叉した方向に伸張する複数の列電極との各交叉部に画素に対応した放電セルが形成されているプラズマディスプレイパネルを、単位表示期間毎にN個(N:2以上の整数)のサブフィールドにて階調駆動するプラズマディスプレイパネルの駆動方法であって、
前記単位表示期間内において互いに隣接するM個(M:N以下の整数)のサブフィールドからなるサブフィールド群を1つまたは複数設け、前記サブフィールド群内において、先頭のサブフィールドは、全ての前記放電セルを消灯モードの状態に初期化するリセット行程と、入力映像信号に応じて前記放電セルを点灯モード及び消灯モードのいずれか一方に設定するアドレス行程と、点灯モードに設定されている前記放電セルのみをサスティン放電させるサスティン行程とを含み、先頭以外の前記サブフィールドは前記アドレス行程と前記サスティン行程とを含み、
前記サブフィールド群内において、入力映像信号によって示される輝度レベルに応じた1のサブフィールドの前記アドレス行程にて前記放電セルの状態を点灯モードの状態に遷移させる選択放電を生起させるべく第1の画素データパルスを前記放電セルに印加し、前記1のサブフィールドに後続するサブフィールドの前記アドレス行程において前記選択放電を生起させる為の第2の画素データパルスを前記放電セルに印加し、
前記入力映像信号の平均輝度レベルが所定輝度レベルよりも高い場合には低い場合に比して前記サブフィールド群内において前記放電セルに前記第2の画素データパルスを印加するサブフィールドの数を減らすことを特徴とするプラズマディスプレイパネルの駆動方法。
A plasma display panel in which discharge cells corresponding to pixels are formed at each intersection of a plurality of row electrode pairs and a plurality of column electrodes extending in a direction intersecting each of the row electrode pairs is provided for each unit display period. A driving method of a plasma display panel that performs gradation driving in N (N: an integer of 2 or more) subfields,
One or a plurality of subfield groups consisting of M (M: integer less than or equal to N) subfields adjacent to each other within the unit display period are provided. A reset process for initializing the discharge cells to the extinguishing mode, an address process for setting the discharge cells to one of the lighting mode and the extinguishing mode according to an input video signal, and the discharging set to the lighting mode A sustain process for sustaining only the cells, and the subfield other than the head includes the address process and the sustain process,
In the subfield group, a first discharge is generated to cause the discharge cell to transition to the lighting mode in the addressing process of one subfield corresponding to the luminance level indicated by the input video signal. Applying a pixel data pulse to the discharge cell, applying a second pixel data pulse to the discharge cell to cause the selective discharge in the addressing step of a subfield subsequent to the one subfield;
The number of subfields average luminance level of the input video signal is to apply a pre-Symbol second pixel data pulse to the discharge cell in the subfield in groups as compared to the case lower when higher than the predetermined luminance level A method of driving a plasma display panel, comprising: reducing the number of plasma display panels.
前記平均輝度レベルは、前記入力映像信号における1フレーム又は1フィールド分毎の平均輝度レベルであることを特徴とする請求項4記載のプラズマディスプレイパネルの駆動方法。   5. The method of driving a plasma display panel according to claim 4, wherein the average luminance level is an average luminance level for each frame or field in the input video signal.
JP2005067403A 2005-03-10 2005-03-10 Driving method of plasma display panel Expired - Fee Related JP4791057B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005067403A JP4791057B2 (en) 2005-03-10 2005-03-10 Driving method of plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005067403A JP4791057B2 (en) 2005-03-10 2005-03-10 Driving method of plasma display panel

Publications (2)

Publication Number Publication Date
JP2006251335A JP2006251335A (en) 2006-09-21
JP4791057B2 true JP4791057B2 (en) 2011-10-12

Family

ID=37091915

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005067403A Expired - Fee Related JP4791057B2 (en) 2005-03-10 2005-03-10 Driving method of plasma display panel

Country Status (1)

Country Link
JP (1) JP4791057B2 (en)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3618571B2 (en) * 1998-12-08 2005-02-09 パイオニア株式会社 Driving method of plasma display panel
JP3080064B2 (en) * 1998-05-01 2000-08-21 日本電気株式会社 Drive circuit for plasma display panel
JP3644838B2 (en) * 1999-03-04 2005-05-11 パイオニア株式会社 Driving method of plasma display panel
JP4698070B2 (en) * 2001-06-07 2011-06-08 パナソニック株式会社 Plasma display panel driving method and plasma display apparatus
JP5157031B2 (en) * 2001-08-23 2013-03-06 パナソニック株式会社 Driving method of plasma display panel
JP2004029553A (en) * 2002-06-27 2004-01-29 Pioneer Electronic Corp Driving device of display panel

Also Published As

Publication number Publication date
JP2006251335A (en) 2006-09-21

Similar Documents

Publication Publication Date Title
JP3736671B2 (en) Driving method of plasma display panel
JP3738890B2 (en) Driving method of plasma display panel
JP2002366086A (en) Method for driving plasma display panel and plasma display device
JP3736672B2 (en) Driving method of plasma display panel
JP4170713B2 (en) Driving method of display panel
JP4146126B2 (en) Driving method of plasma display panel
JP4180828B2 (en) Method and apparatus for driving plasma display panel
JP2000231362A (en) Driving method for plasma display panel
JP2000259121A (en) Display panel driving method
JP4801914B2 (en) Driving method of plasma display panel
JP4731939B2 (en) Driving method of display panel
JP4146129B2 (en) Method and apparatus for driving plasma display panel
JP2001350447A (en) Driving method for plasma display panel
JP4703892B2 (en) Driving method of display panel
JP4698076B2 (en) Driving method of plasma display panel
JP3630584B2 (en) Display panel drive method
JP3734244B2 (en) Driving method of display panel
JP2005004148A (en) Driving method of display panel
JP3868461B2 (en) Driving method of plasma display panel
JP4679932B2 (en) Driving method of display panel
JP4828994B2 (en) Driving method of plasma display panel
JP4791057B2 (en) Driving method of plasma display panel
JP2001306030A (en) Method for driving plasma display panel
JP4679936B2 (en) Driving method of plasma display panel
JP3825793B2 (en) Driving method of plasma display panel

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080201

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20090605

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100714

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100727

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100916

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101221

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110216

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110712

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110721

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140729

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees