JP4618065B2 - Wiring pattern design apparatus and method, and program - Google Patents

Wiring pattern design apparatus and method, and program Download PDF

Info

Publication number
JP4618065B2
JP4618065B2 JP2005265741A JP2005265741A JP4618065B2 JP 4618065 B2 JP4618065 B2 JP 4618065B2 JP 2005265741 A JP2005265741 A JP 2005265741A JP 2005265741 A JP2005265741 A JP 2005265741A JP 4618065 B2 JP4618065 B2 JP 4618065B2
Authority
JP
Japan
Prior art keywords
area ratio
area
base material
wiring pattern
resist layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005265741A
Other languages
Japanese (ja)
Other versions
JP2007079833A (en
Inventor
聡 岩津
肇 矢木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2005265741A priority Critical patent/JP4618065B2/en
Publication of JP2007079833A publication Critical patent/JP2007079833A/en
Application granted granted Critical
Publication of JP4618065B2 publication Critical patent/JP4618065B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、電気回路の配線パターンを設計するアプリケーション・プログラムによって、基材に任意の配線パターンを設計する配線パターン設計装置及び方法並びにプログラムに関する。   The present invention relates to a wiring pattern design apparatus, method, and program for designing an arbitrary wiring pattern on a substrate by an application program for designing a wiring pattern of an electric circuit.

現在、プリント基板の製作作業においては、実際にプリント基板の製作を行う前に、CAD(computer-aided design)システムを使用して、LSI等の集積回路におけるレイアウトパターンや、電子回路の設計が行われている(例えば、特許文献1参照)。   Currently, in the production of printed circuit boards, layout patterns and electronic circuits in integrated circuits such as LSIs are designed using a CAD (computer-aided design) system before the actual production of printed circuit boards. (For example, refer to Patent Document 1).

ところで、CADシステムによって設計された配線パターンにしたがって、はんだ付けによるディップ工程や、フロー工程(はんだ槽にプリント基板をくぐらせる工程)や、リフロー工程(はんだを溶融させるための加熱炉を通過させる工程)等により、プリント基板上に電子部品を固定する。   By the way, according to the wiring pattern designed by the CAD system, a dipping process by soldering, a flow process (a process of passing a printed circuit board through a solder bath), a reflow process (a process of passing through a heating furnace for melting solder) ) Etc. to fix the electronic component on the printed circuit board.

これらの工程では、プリント配線基板を加熱するため、積層形成されている絶縁材料や、導電材料による等価的な線膨張率の差から、基板が反ってしまい、変形が生じてしまう。   In these steps, the printed wiring board is heated, so that the board is warped and deformed due to the difference in the equivalent linear expansion coefficient between the laminated insulating material and the conductive material.

また、近年では、高密度実装により、プリント配線板の多層化が進んでおり、各層の銅配線パターンが複雑に影響し合って、銅配線と基材の線膨張差による反り方向などが複雑になる。   In recent years, printed wiring boards have become multilayered due to high-density mounting, and the copper wiring pattern of each layer affects each other in a complicated manner, and the warping direction due to the difference in linear expansion between the copper wiring and the base material becomes complicated. Become.

特開平4−340172号公報JP-A-4-340172

このような状況下において、これまでは、プリント配線基板が反るか否かはサンプルを試作し、実験してみなければ分からなかった。したがって、プリント配線基板の反りに起因する、はんだ接合不良(テンプラ)等を修正する為には、莫大な手間がかかる場合があり、設計製造コストの増大につながってしまう。   Under such circumstances, until now, it was impossible to determine whether or not the printed wiring board would warp unless a sample was made and tested. Therefore, in order to correct a solder joint defect (tempered plastic) or the like caused by warping of the printed wiring board, it may take a great deal of labor, leading to an increase in design and manufacturing costs.

そこで、本発明では、電子部品の固定(接合)を行う工程で発生するプリント配線基板の反り(変形)をプリント配線基板のサンプルを試作することなく予測する配線パターン設計装置及び方法並びにプログラムを提供する。   Accordingly, the present invention provides a wiring pattern design apparatus, method, and program for predicting warpage (deformation) of a printed wiring board that occurs in a process of fixing (joining) electronic components without producing a sample of the printed wiring board. To do.

本発明に係る配線パターン設計装置は、上述の課題を解決するために、基材の一方面及び他方面に任意の配線パターンを設計する設計手段と、上記設計手段により上記一方面及び上記他方面に任意の配線パターンが設計されている上記基材を複数層積層させる積層手段と、上記積層手段により上記基材を複数層積層することにより生ずる影響を調整するための調整値を設定する調整値設定手段と、上記設計手段により任意の配線パターンが設計されている上記基材の一方面及び他方面を任意のサイズで複数のエリアに分割する分割手段と、上記分割手段により分割されたエリア内に含まれている配線パターンの面積率をエリアごとに算出する面積率算出手段と、上記面積率算出手段により算出された上記各基材の一方面のエリアごとの面積率と、上記面積率算出手段により算出された上記各基材の他方面のエリアごとの面積率と、上記調整値設定手段により設定された調整値とに基づき、上記複数層積層された基材の最表面の反り量をエリアごとに算出する反り量算出手段を備える。
更に、本発明に係る配線パターン設計装置は、基材の一方面及び他方面に任意の配線パターンを設計する設計手段と、上記設計手段により上記基材の一方面及び他方面に任意の配線パターンを設計した後、上記基材の一方面の最表面及び他方面の最表面の任意の場所にレジスト層を積層するレジスト層積層手段と、上記レジスト層積層手段により任意の場所にレジスト層が積層されている上記基材の一方面の最表面及び他方面の最表面を複数のエリアに分割する分割手段と、上記分割手段により分割されたエリア内に含まれているレジスト層の面積率をエリアごとに算出する面積率算出手段と、上記面積率算出手段により算出された上記基材の一方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の他方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の一方面のレジスト層の面積率と、上記面積率算出手段により算出された上記基材の他方面のレジスト層の面積率とに基づき、上記基材表面のエリアごとの反り量を算出する反り量算出手段を備える。
In order to solve the above-described problems, a wiring pattern design apparatus according to the present invention is a design means for designing an arbitrary wiring pattern on one side and the other side of a base material, and the one side and the other side by the design means. An adjustment value for setting an adjustment value for adjusting an effect caused by stacking a plurality of layers of the base material by the stacking means, and a stacking means for stacking the base material on which an arbitrary wiring pattern is designed. A setting unit, a dividing unit that divides one side and the other side of the base material on which an arbitrary wiring pattern is designed by the design unit into a plurality of areas with an arbitrary size, and an area within the area divided by the dividing unit Area ratio calculating means for calculating the area ratio of the wiring pattern included in each area, and the area ratio for each area of one side of each substrate calculated by the area ratio calculating means Based on the area ratio for each area of the other surface of each base material calculated by the area ratio calculation means and the adjustment value set by the adjustment value setting means, A warp amount calculating means for calculating the warp amount of the surface for each area is provided.
Furthermore, the wiring pattern design apparatus according to the present invention includes a design means for designing an arbitrary wiring pattern on one surface and the other surface of the base material, and an arbitrary wiring pattern on the one surface and the other surface of the base material by the design means. After designing, a resist layer laminating means for laminating a resist layer at an arbitrary location on the outermost surface of one side and the other surface of the base material, and a resist layer is laminated at an arbitrary location by the resist layer laminating means The dividing means for dividing the outermost surface of one side and the outermost surface of the other side of the base material into a plurality of areas, and the area ratio of the resist layer contained in the area divided by the dividing means An area ratio calculating means for calculating each area, an area ratio of the wiring pattern on one surface of the base material calculated by the area ratio calculating means, and a wiring on the other surface of the base material calculated by the area ratio calculating means The area ratio of the turn, the area ratio of the resist layer on one side of the base material calculated by the area ratio calculating means, and the area ratio of the resist layer on the other side of the base material calculated by the area ratio calculating means And a warp amount calculating means for calculating a warp amount for each area of the substrate surface.

また、本発明に係る配線パターン設計方法は、上述の課題を解決するために、設計手段が、基材の一方面及び他方面に任意の配線パターンを設計する設計工程と、積層手段が、上記設計手段により上記一方面及び上記他方面に任意の配線パターンが設計されている上記基材を複数層積層させる積層工程と、調整値設定手段が、上記積層手段により上記基材を複数層積層することにより生ずる影響を調整するための調整値を設定する調整値設定工程と、分割手段が、上記設計手段により任意の配線パターンが設計されている上記基材の一方面及び他方面を任意のサイズで複数のエリアに分割する分割工程と、面積率算出手段が、上記分割手段により分割されたエリア内に含まれている配線パターンの面積率をエリアごとに算出する面積率算出工程と、反り量算出手段が、上記面積率算出手段により算出された上記各基材の一方面のエリアごとの面積率と、上記面積率算出手段により算出された上記各基材の他方面のエリアごとの面積率と、上記調整値設定手段により設定された調整値とに基づき、上記複数層積層された基材の最表面の反り量をエリアごとに算出する反り量算出工程とを有する。
更に、本発明に係る配線パターン設計方法は、設計手段が、基材の一方面及び他方面に任意の配線パターンを設計する設計工程と、レジスト層積層手段が、上記設計手段により上記基材の一方面及び他方面に任意の配線パターンを設計した後、上記基材の一方面の最表面及び他方面の最表面の任意の場所にレジスト層を積層するレジスト層積層工程と、分割手段が、上記レジスト層積層手段により任意の場所にレジスト層が積層されている上記基材の一方面の最表面及び他方面の最表面を複数のエリアに分割する分割工程と、面積率算出手段が、上記分割手段により分割されたエリア内に含まれているレジスト層の面積率をエリアごとに算出する面積率算出工程と、反り量算出手段が、上記面積率算出手段により算出された上記基材の一方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の他方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の一方面のレジスト層の面積率と、上記面積率算出手段により算出された上記基材の他方面のレジスト層の面積率とに基づき、上記基材表面のエリアごとの反り量を算出する反り量算出工程とを有する。
In addition, in order to solve the above-described problem, the wiring pattern design method according to the present invention includes a design process in which the design means designs an arbitrary wiring pattern on one side and the other side of the base material, and the lamination means A laminating step of laminating a plurality of layers of the base material on which the arbitrary wiring pattern is designed on the one side and the other side by a design unit, and an adjustment value setting unit laminating the plurality of layers of the base material by the laminating unit An adjustment value setting step for setting an adjustment value for adjusting the influence caused by the above, and the dividing means, the one side and the other side of the base material on which the arbitrary wiring pattern is designed by the design means are of arbitrary size The area ratio calculating process in which the dividing step for dividing the area into a plurality of areas and the area ratio calculating means calculate the area ratio of the wiring pattern included in the area divided by the dividing means for each area. And an area ratio for each area of one surface of each of the base materials calculated by the area ratio calculating means, and an area of the other surface of each base material calculated by the area ratio calculating means. A warping amount calculating step of calculating, for each area, the warping amount of the outermost surface of the base material laminated with the plurality of layers based on the area ratio for each and the adjustment value set by the adjustment value setting means.
Furthermore, in the wiring pattern design method according to the present invention, the design means designs an arbitrary wiring pattern on one side and the other side of the base material, and the resist layer stacking means After designing an arbitrary wiring pattern on one side and the other side, a resist layer laminating step for laminating a resist layer at an arbitrary location on the outermost surface of the one side and the outermost side of the other side, and a dividing means, A dividing step of dividing the outermost surface of one side and the outermost surface of the other side of the base material in which the resist layer is laminated at an arbitrary place by the resist layer laminating unit, and an area ratio calculating unit, An area ratio calculating step for calculating, for each area, an area ratio of the resist layer included in the area divided by the dividing means, and a warp amount calculating means are provided on the base material calculated by the area ratio calculating means. Direction The area ratio of the wiring pattern, the area ratio of the wiring pattern on the other surface of the base material calculated by the area ratio calculating means, and the area of the resist layer on the one surface of the base material calculated by the area ratio calculating means A warpage amount calculating step of calculating a warpage amount for each area of the substrate surface based on the ratio and the area ratio of the resist layer on the other surface of the substrate calculated by the area ratio calculation means.

また、本発明に係るプログラムは、上述の課題を解決するために、設計手段が、基材の一方面及び他方面に任意の配線パターンを設計する設計工程と、積層手段が、上記設計手段により上記一方面及び上記他方面に任意の配線パターンが設計されている上記基材を複数層積層させる積層工程と、調整値設定手段が、上記積層手段により上記基材を複数層積層することにより生ずる影響を調整するための調整値を設定する調整値設定工程と、分割手段が、上記設計手段により任意の配線パターンが設計されている上記基材の一方面及び他方面を任意のサイズで複数のエリアに分割する分割工程と、面積率算出手段が、上記分割手段により分割されたエリア内に含まれている配線パターンの面積率をエリアごとに算出する面積率算出工程と、反り量算出手段が、上記面積率算出手段により算出された上記各基材の一方面のエリアごとの面積率と、上記面積率算出手段により算出された上記各基材の他方面のエリアごとの面積率と、上記調整値設定手段により設定された調整値とに基づき、上記複数層積層された基材の最表面の反り量をエリアごとに算出する反り量算出工程とをコンピュータに実行させるためのものである。
更に、本発明に係るプログラムは、設計手段が、基材の一方面及び他方面に任意の配線パターンを設計する設計工程と、レジスト層積層手段が、上記設計手段により上記基材の一方面及び他方面に任意の配線パターンを設計した後、上記基材の一方面の最表面及び他方面の最表面の任意の場所にレジスト層を積層するレジスト層積層工程と、分割手段が、上記レジスト層積層手段により任意の場所にレジスト層が積層されている上記基材の一方面の最表面及び他方面の最表面を複数のエリアに分割する分割工程と、面積率算出手段が、上記分割手段により分割されたエリア内に含まれているレジスト層の面積率をエリアごとに算出する面積率算出工程と、反り量算出手段が、上記面積率算出手段により算出された上記基材の一方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の他方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の一方面のレジスト層の面積率と、上記面積率算出手段により算出された上記基材の他方面のレジスト層の面積率とに基づき、上記基材表面のエリアごとの反り量を算出する反り量算出工程とをコンピュータに実行させるためのものである。
In addition, in order to solve the above-described problem, the program according to the present invention includes a design process in which a design unit designs an arbitrary wiring pattern on one side and the other side of the base material, and a stacking unit includes the design unit. The stacking step of stacking a plurality of layers of the base material on which the arbitrary wiring pattern is designed on the one surface and the other surface, and the adjustment value setting means are generated by stacking the base material by a plurality of layers by the stacking means. An adjustment value setting step for setting an adjustment value for adjusting the influence, and a dividing unit that includes a plurality of one side and the other side of the base material on which an arbitrary wiring pattern is designed by the design unit at an arbitrary size. A dividing step of dividing into areas, an area rate calculating means for calculating the area ratio of the wiring pattern included in the area divided by the dividing means for each area, and warping The calculation means calculates the area ratio for each area of one side of each base material calculated by the area ratio calculation means, and the area ratio for each area of the other base material calculated by the area ratio calculation means. And a warp amount calculating step of calculating for each area the warpage amount of the outermost surface of the base material laminated by the plurality of layers based on the adjustment value set by the adjustment value setting means. It is.
Further, the program according to the present invention includes a design process in which the design means designs an arbitrary wiring pattern on one side and the other side of the base material, and a resist layer laminating means has the one side of the base material and After designing an arbitrary wiring pattern on the other side, a resist layer laminating step for laminating a resist layer at an arbitrary position on the outermost surface of one side and the outermost side of the other side of the base material, and a dividing means include the resist layer A dividing step of dividing the outermost surface of one side and the outermost surface of the other side of the base material on which a resist layer is laminated at an arbitrary position by a laminating unit, and an area ratio calculating unit are divided by the dividing unit The area ratio calculation step for calculating the area ratio of the resist layer included in the divided area for each area, and the warpage amount calculation means is a wiring on one side of the base material calculated by the area ratio calculation means Patter Area ratio of the wiring pattern on the other surface of the base material calculated by the area ratio calculation means, and the area ratio of the resist layer on the one surface of the base material calculated by the area ratio calculation means And a warp amount calculating step of calculating a warp amount for each area of the base material surface based on the area ratio of the resist layer on the other surface of the base material calculated by the area ratio calculating means. Is for.

本発明では、電子部品の固定(接合)を行う工程で発生するプリント配線基板の反り(変形)をプリント配線基板のサンプルを試作することなく予測するので、完成したプリント配線基板が反らないような配線パターン形状や、電子部品配置等の設計を迅速に行うことができる。   In the present invention, the warpage (deformation) of the printed wiring board that occurs in the process of fixing (joining) the electronic components is predicted without making a sample of the printed wiring board, so that the completed printed wiring board does not warp. It is possible to quickly design a simple wiring pattern shape and electronic component arrangement.

以下、本発明を実施するための最良の形態について、図面を参照して詳細に説明をする。   Hereinafter, the best mode for carrying out the present invention will be described in detail with reference to the drawings.

まず、所定の製造工程によって製造されたプリント配線基板の構造を図1に示す。プリント配線基板1の製造工程では、電気CAD(computer-aided design)等により予め配線等のレイアウトパターンの設計が行われ、当該設計に基づいて、絶縁材料である基材10の両面(一方面11と他方面12)に任意の銅パターンを形成し、その後、電子部品のはんだ付けがディップ工程、又はリフロー工程等により行われる。   First, the structure of a printed wiring board manufactured by a predetermined manufacturing process is shown in FIG. In the manufacturing process of the printed wiring board 1, a layout pattern such as wiring is designed in advance by an electric CAD (computer-aided design) or the like. Based on the design, both surfaces (one surface 11) of the base material 10 that is an insulating material are designed. Then, an arbitrary copper pattern is formed on the other surface 12), and then soldering of the electronic component is performed by a dipping process, a reflow process, or the like.

銅パターンの形成工程において、プリント配線基板1は、一方面11に形成された銅パターンの面積に起因する線膨張率及び剛性と、他方面12に形成された銅パターンの面積に起因する線膨張率及び剛性とに差が生じると、はんだ付け工程の際の加熱により、プリント配線基板1に反りが生じ、変形してしまう。   In the copper pattern formation process, the printed wiring board 1 is formed by the linear expansion coefficient and rigidity resulting from the area of the copper pattern formed on the one surface 11 and the linear expansion resulting from the area of the copper pattern formed on the other surface 12. When there is a difference between the rate and the rigidity, the printed wiring board 1 is warped and deformed due to heating during the soldering process.

ここで、プリント配線基板1の反りと銅パターンの面積(残銅率)の関係について図2を用いて説明する。プリント配線基板1の一方面11に形成されている銅パターンの面積(残銅率)をAとし、他方面12に形成されている銅パターンの残銅率をBとする。ここで、A/B>1のとき、すなわちA>Bのときには、プリント配線基板1は一方面11が凸となるように変形し、また、A/B<1のとき、すなわちA<Bのときには、プリント配線基板1は他方面12が凸となるように変形する。   Here, the relationship between the warp of the printed wiring board 1 and the area (remaining copper ratio) of the copper pattern will be described with reference to FIG. The area (remaining copper ratio) of the copper pattern formed on one surface 11 of the printed wiring board 1 is A, and the remaining copper ratio of the copper pattern formed on the other surface 12 is B. Here, when A / B> 1, that is, when A> B, the printed wiring board 1 is deformed so that the one surface 11 becomes convex, and when A / B <1, that is, A <B. Sometimes, the printed wiring board 1 is deformed so that the other surface 12 is convex.

また、プリント配線基板1は、一方面11又は他方面12に凸となるように変形する場合において、反りの度合い(レベル)も問題となる(図3)。例えば、図3(a)、(b)に示すように、第1の基材10Aの一方面11の残銅率をA1とし、第1の基材10Aの他方面12の残銅率をB1とし、第2の基材10Bの一方面11の残銅率をA2とし、第2の基材10Bの他方面12の残銅率をB2とし、A1/B1<1、A2/B2<1のとき、A1/B1>A2/B2であった場合、反り量εは、ε1<ε2となる。   Further, when the printed wiring board 1 is deformed so as to be convex on the one surface 11 or the other surface 12, the degree (level) of warpage becomes a problem (FIG. 3). For example, as shown in FIGS. 3A and 3B, the remaining copper ratio of the one surface 11 of the first substrate 10A is A1, and the remaining copper ratio of the other surface 12 of the first substrate 10A is B1. The remaining copper ratio of the one surface 11 of the second base material 10B is A2, the remaining copper ratio of the other surface 12 of the second base material 10B is B2, and A1 / B1 <1, A2 / B2 <1 When A1 / B1> A2 / B2, the warpage amount ε is ε1 <ε2.

本願発明では、プリント配線基板1の反り(変形)を電気CADによる設計の段階で予測し、当該予測に基づいて、プリント配線基板1の一方面11及び他方面12に形成する銅パターンの形状の変更や、部品配置の変更、追加、削除、さらには層構成や、材料の見直しを行い、設計及び製造コストの低減を目的とするものである。   In the present invention, warping (deformation) of the printed wiring board 1 is predicted at the stage of design by electric CAD, and based on the prediction, the shape of the copper pattern formed on one side 11 and the other side 12 of the printed wiring board 1 is determined. The purpose is to reduce the design and manufacturing costs by making changes, changing, adding and deleting parts arrangements, and reviewing the layer structure and materials.

本発明に係る配線パターンの設計及びプリント配線基板の反り予測は、例えば、図4に示すように、所定の演算を行うCPU20と、画像を表示する表示部21と、ユーザの操作に応じて操作信号を生成するポインティングデバイス22と、所定のアプリケーション・プログラムが格納されている記憶部23と、CPU20が各種演算を行う際に利用するワーキングメモリ24を備えるPC(パーソナルコンピュータ)2により行われる。   For example, as shown in FIG. 4, the design of the wiring pattern and the prediction of the warpage of the printed wiring board according to the present invention are performed according to the operation of the CPU 20 that performs a predetermined calculation, the display unit 21 that displays an image, This is performed by a PC (personal computer) 2 including a pointing device 22 that generates a signal, a storage unit 23 that stores a predetermined application program, and a working memory 24 that is used when the CPU 20 performs various calculations.

ポインティングデバイス22は、ユーザの操作に応じて所定の操作信号を生成し、生成した操作信号をCPU20に供給する。   The pointing device 22 generates a predetermined operation signal in accordance with a user operation, and supplies the generated operation signal to the CPU 20.

CPU20は、ポインティングデバイス22から供給された操作信号に応じて、記憶部23から配線パターンを設計するためのアプリケーション・プログラムAを読み出し、読み出したプログラムAをワーキングメモリ24に展開し、GUI(graphical user interface)を表示部21に表示させる。   The CPU 20 reads an application program A for designing a wiring pattern from the storage unit 23 in response to an operation signal supplied from the pointing device 22, expands the read program A in the working memory 24, and displays a GUI (graphical user interface) is displayed on the display unit 21.

ここで、PC2により本発明に係る配線パターンの設計及び基板の反り予測を行うための構成を図5に示す機能ブロック図を用いて説明する。なお、以下では、配線パターンの設計及び基板の反り予測を行う装置を配線パターン設計装置と呼ぶ。   Here, a configuration for performing wiring pattern design and board warpage prediction according to the present invention by the PC 2 will be described with reference to a functional block diagram shown in FIG. In the following description, a device that performs wiring pattern design and substrate warpage prediction is referred to as a wiring pattern design device.

配線パターン設計装置3は、基材10の一方面11及び他方面12に任意の配線パターンを設計する設計部30と、設計部30により任意の配線パターンが設計されている基材10の一方面11及び他方面12を任意のサイズで複数のエリアに分割する分割部31と、分割部31により分割されたエリア内に含まれている配線パターンの面積率(残銅率)をエリアごとに算出する面積率算出部32と、面積率算出部32により算出された基材10の一方面11のエリアごとの面積率と、基材10の他方面12のエリアごとの面積率とに基づき、基材表面のエリアごとの反り量(反り方向、反り形状、反り度合い等)を算出する反り量算出部33とを備える。また、面積率算出部32は、分割部31により分割された各エリア内の任意の位置に配線パターンが有るかどうかを判定し、当該判定結果に応じて配線パターンの面積率をエリアごとに算出する。   The wiring pattern design device 3 includes a design unit 30 that designs an arbitrary wiring pattern on the one surface 11 and the other surface 12 of the substrate 10, and one surface of the substrate 10 on which the arbitrary wiring pattern is designed by the design unit 30. 11 and the other surface 12 are divided into a plurality of areas of an arbitrary size, and the area ratio (remaining copper ratio) of the wiring pattern included in the area divided by the divider 31 is calculated for each area. Based on the area ratio calculation unit 32 to perform, the area ratio for each area of the one surface 11 of the base material 10 calculated by the area ratio calculation unit 32, and the area ratio for each area of the other surface 12 of the base material 10. And a warp amount calculation unit 33 that calculates a warp amount (a warp direction, a warp shape, a warp degree, etc.) for each area of the material surface. Further, the area ratio calculation unit 32 determines whether or not there is a wiring pattern at an arbitrary position in each area divided by the dividing unit 31, and calculates the area ratio of the wiring pattern for each area according to the determination result. To do.

また、配線パターン設計装置3は、反り量算出部33により算出された基材表面のエリアごとの反り量に基づいて、基材表面の反り量を濃淡又は色調差によって視覚化する視覚化部34と、分割部31により基材10の一方面11及び他方面12を複数のエリアに分割する際に、当該エリアのサイズを設定する分割サイズ設定部35とを備える。視覚化部34は、表示部21に基材表面の反り量を視覚的に表示する。   In addition, the wiring pattern design device 3 visualizes the amount of warpage of the substrate surface by shading or color difference based on the amount of warpage of each area of the substrate surface calculated by the warpage amount calculation unit 33. And a division size setting unit 35 for setting the size of the area when the division unit 31 divides the one surface 11 and the other surface 12 of the base material 10 into a plurality of areas. The visualization unit 34 visually displays the amount of warpage of the substrate surface on the display unit 21.

ここで、配線パターン設計装置3によりプリント配線基板1の反りを予測する方法について図6に示すフローチャートにしたがって説明する。   Here, a method for predicting the warpage of the printed wiring board 1 by the wiring pattern design device 3 will be described with reference to the flowchart shown in FIG.

ステップS1において、設計部30は、基材10の一方面11及び他方面12に任意の配線パターンの設計を行う。   In step S <b> 1, the design unit 30 designs an arbitrary wiring pattern on the one surface 11 and the other surface 12 of the base material 10.

ステップS2において、分割部31は、基材10の一方面11及び他方面12を任意のサイズで複数のエリアに分割する。このとき、分割サイズ設定部35により分割サイズを指定しても良い。分割サイズ指定部25は、一辺が約0.5mm〜5mmの間で分割サイズを指定する。なお、本実施例では、分割サイズの形は、正方形としているが、これに限られない。また、分割サイズ指定部25は、例えば、基材10全体を分割対象にする場合には、一辺が5mmとなるように分割サイズを指定し、また、基材10の一部を拡大し、当該一部を分割対象にする場合には、一辺が0.5mmとなるように分割サイズを指定する。   In step S2, the dividing unit 31 divides the one surface 11 and the other surface 12 of the base material 10 into a plurality of areas with an arbitrary size. At this time, the division size may be designated by the division size setting unit 35. The division size designating unit 25 designates the division size between one side and about 0.5 mm to 5 mm. In this embodiment, the shape of the division size is a square, but is not limited thereto. Further, for example, when the entire base material 10 is to be divided, the division size designating unit 25 designates the division size so that one side is 5 mm, and enlarges a part of the base material 10, When a part is to be divided, the division size is designated so that one side is 0.5 mm.

ステップS3において、面積率算出部32は、エリアごとに配線パターンの面積率を算出する。   In step S3, the area ratio calculation unit 32 calculates the area ratio of the wiring pattern for each area.

ステップS4において、面積率算出部32は、ステップS3の工程によって算出した面積率からエリアごとの残銅率を計算する。   In step S4, the area ratio calculation unit 32 calculates the remaining copper ratio for each area from the area ratio calculated in the process of step S3.

ステップS5において、反り量算出部33は、一方面11の各エリアの残銅率と、他方面12の各エリアの残銅率に基づき、基材表面の反り量をエリアごとに算出する。   In step S <b> 5, the warpage amount calculation unit 33 calculates the warpage amount of the substrate surface for each area based on the remaining copper ratio of each area of the one surface 11 and the remaining copper ratio of each area of the other surface 12.

ステップS6において、視覚化部34は、ステップS5によって算出された基材表面のエリアごとの反り量を濃淡又は色調差によって視覚化する。ここで、色調差によって視覚化した基材表面の反りの分布を図7に示す。図7は、一方面側から観た平面図を示しており、エリアOには一方面側に反るエリアが多く分布し、エリアPには他方面側に反るエリアが多く分布していることを示している。   In step S <b> 6, the visualization unit 34 visualizes the warpage amount for each area of the base material surface calculated in step S <b> 5 by shading or color difference. Here, the distribution of the warpage of the substrate surface visualized by the color difference is shown in FIG. FIG. 7 shows a plan view viewed from one side. In the area O, many areas that warp on one side are distributed, and in area P, many areas that warp on the other side are distributed. It is shown that.

また、配線パターン設計装置3によりプリント配線基板1の反りを予測する他の方法について図8に示すフローチャートにしたがって説明する。   Further, another method for predicting the warpage of the printed wiring board 1 by the wiring pattern design apparatus 3 will be described with reference to the flowchart shown in FIG.

ステップS10において、設計部30は、基材10の一方面11及び他方面12に任意の配線パターンの設計を行う。   In step S <b> 10, the design unit 30 designs an arbitrary wiring pattern on the one surface 11 and the other surface 12 of the base material 10.

ステップS11において、分割部31は、基材10の一方面11及び他方面12を任意のサイズで複数のエリアに分割する。なお、分割サイズの指定に関しては、上述したステップS2の工程に記載した通りである。   In step S11, the dividing unit 31 divides the one surface 11 and the other surface 12 of the base material 10 into a plurality of areas with an arbitrary size. The designation of the division size is as described in the step S2 described above.

ステップS12において、面積率算出部32は、ステップS11の工程により分割部31で分割された各エリア内の任意の位置、例えば、エリアの中央に配線パターンが有るかどうかを判定し、エリアごとに配線パターンの面積率を算出する。ここで、面積率算出部32による判定動作について説明する。   In step S12, the area ratio calculation unit 32 determines whether there is a wiring pattern at an arbitrary position in each area divided by the division unit 31 in the step S11, for example, in the center of the area. The area ratio of the wiring pattern is calculated. Here, the determination operation by the area ratio calculation unit 32 will be described.

分割部31は、任意の配線パターンが設計されたプリント配線基板1を任意のサイズに分割する(図9(a)、(b)、(c))。図9(a)は、プリント配線基板1上の銅パターンの一例を示す図であり、図9(b)は、分割部31で生成されるプリント配線基板1を分割する各エリアを示す模式図であり、図9(c)は、プリント配線基板1上にエリアを配置した場合の模式図である。   The dividing unit 31 divides the printed wiring board 1 on which an arbitrary wiring pattern is designed into an arbitrary size (FIGS. 9A, 9B, and 9C). FIG. 9A is a diagram showing an example of a copper pattern on the printed wiring board 1, and FIG. 9B is a schematic diagram showing areas for dividing the printed wiring board 1 generated by the dividing unit 31. FIG. 9C is a schematic diagram when an area is arranged on the printed wiring board 1.

面積率算出部32は、各エリアの中心部分に配線パターンがあるかどうかの判定を行い、中心部分に配線パターンがある場合には、エリア全体を面積率100パーセントとし、一方、中心部分に配線パターンがない場合には、エリア全体を面積率0パーセントとする(図9(d))。なお、図9(d)は、各エリアの中央に配線パターンがあるかどうかを判定している様子を示す図である。   The area ratio calculation unit 32 determines whether or not there is a wiring pattern in the central portion of each area. If there is a wiring pattern in the central portion, the entire area is set to 100%, while the wiring is formed in the central portion. When there is no pattern, the entire area is set to an area ratio of 0% (FIG. 9D). In addition, FIG.9 (d) is a figure which shows a mode that it is determined whether a wiring pattern exists in the center of each area.

この状態を視覚化部34によって視覚化した場合、一目で基材10上に設計された配線パターンの分布の様子を把握することができる(図9(e))。なお、図9(e)は、判定後の各エリアの様子を示す図である。   When this state is visualized by the visualization unit 34, it is possible to grasp the distribution pattern distribution pattern designed on the base material 10 at a glance (FIG. 9E). In addition, FIG.9 (e) is a figure which shows the mode of each area after determination.

また、ステップS13において、面積率算出部32は、ステップS12の工程によって算出された面積率に基づき、基材10の一方面11と他方面12におけるエリアごとの配線パターンの有無の組み合わせを判定する。面積率算出部32は、例えば、一方面11の一のエリアには配線パターンが有るが、当該エリアに対応する裏面(他方面12)のエリアには配線パターンが無いときには、「判定1」とし、一方面11の一のエリアには配線パターンが無いが、当該エリアに対応する裏面(他方面12)のエリアには配線パターンが有るときには、「判定2」とし、一方面11の一のエリア及び当該エリアに対応する裏面(他方面12)のエリアともに配線パターンが有るときには、「判定3」とし、一方面11の一のエリア及び当該エリアに対応する裏面(他方面12)のエリアともに配線パターンが無いときには、「判定4」とする。   Moreover, in step S13, the area ratio calculation part 32 determines the combination of the presence or absence of the wiring pattern for every area in the one surface 11 of the base material 10, and the other surface 12 based on the area ratio calculated by the process of step S12. . For example, when the area ratio calculating unit 32 has a wiring pattern in one area of the one surface 11 but does not have a wiring pattern in the area of the back surface (the other surface 12) corresponding to the area 11, the area ratio calculating unit 32 determines “determination 1”. When there is no wiring pattern in one area of the one surface 11, but there is a wiring pattern in the area of the back surface (the other surface 12) corresponding to the area, it is determined as “determination 2” and one area of the one surface 11. And when there is a wiring pattern in the area of the back surface (the other surface 12) corresponding to the area, it is determined as “determination 3” and wiring is performed for both the area of the one surface 11 and the area of the back surface (the other surface 12) corresponding to the area. When there is no pattern, “determination 4” is set.

ステップS14において、面積率算出部32は、ステップS13の判定結果に応じて、エリアごとの残銅率を計算する。   In step S14, the area ratio calculation unit 32 calculates the remaining copper ratio for each area according to the determination result of step S13.

ステップS15において、反り量算出部33は、ステップS14の工程により算出した一方面11の各エリアの残銅率と、他方面12の各エリアの残銅率に基づき、基材表面の反り量をエリアごとに算出する。   In step S15, the warpage amount calculation unit 33 calculates the warpage amount of the base material surface based on the remaining copper ratio of each area of the one surface 11 and the remaining copper ratio of each area of the other surface 12 calculated in the process of step S14. Calculate for each area.

ステップS16において、視覚化部34は、ステップS15によって算出された基材表面のエリアごとの反り量を濃淡又は色調差によって視覚化する。   In step S <b> 16, the visualization unit 34 visualizes the warpage amount for each area of the base material surface calculated in step S <b> 15 by shading or color difference.

また、配線パターン設計装置3は、設計部30により一方面11及び他方面12に任意の配線パターンが設計されている基材10を複数層積層させる積層部36と、積層部36により基材10を複数層積層することにより生ずる影響を調整するための調整値を設定する調整値設定部37とを備える。このような構成の場合、反り量算出部33は、面積率算出部32により算出された各基材の一方面11のエリアごとの面積率と、各基材の他方面12のエリアごとの面積率と、調整値設定部37により設定された調整値とに基づき、複数層積層された基材10の最表面の反り量をエリアごとに算出する。   In addition, the wiring pattern design device 3 includes a stacking unit 36 that stacks a plurality of base materials 10 on which an arbitrary wiring pattern is designed on the one surface 11 and the other surface 12 by the design unit 30, and the base material 10 by the stacking unit 36. And an adjustment value setting unit 37 for setting an adjustment value for adjusting an influence caused by stacking a plurality of layers. In the case of such a configuration, the warpage amount calculation unit 33 calculates the area ratio for each area of the one surface 11 of each substrate calculated by the area ratio calculation unit 32 and the area for each area of the other surface 12 of each substrate. Based on the rate and the adjustment value set by the adjustment value setting unit 37, the warpage amount of the outermost surface of the base material 10 laminated in a plurality of layers is calculated for each area.

積層部36により一方面11と他方面12に任意の配線パターンが設計されている基材10が複数層積層される場合には、反りは、中心層から離れた位置に形成されている層ほど残銅率差の影響が大きくなる。そこで、調整値設定部37により設定された調整値によって、中心層からの層距離による重み付けを残銅率差の計算へ反映させる。   In the case where a plurality of layers of the base material 10 on which an arbitrary wiring pattern is designed on the one surface 11 and the other surface 12 are stacked by the stacked portion 36, the warp is the more the layer formed at a position away from the center layer. The effect of the residual copper rate difference becomes large. Accordingly, the adjustment value set by the adjustment value setting unit 37 reflects the weight based on the layer distance from the center layer to the calculation of the remaining copper ratio difference.

また、配線パターン設計装置3は、設計部30により基材10の一方面11及び他方面12に任意の配線パターンを設計した後、基材10の一方面11の最表面及び他方面12の最表面の任意の場所にレジスト層を積層するレジスト層積層部38を備える。このような構成の場合には、分割部22は、レジスト層積層部38により任意の場所にレジスト層が積層されている基材10の一方面11の最表面及び他方面12の最表面を複数のエリアに分割する。また、面積率算出部32は、分割部31により分割されたエリア内に含まれているレジスト層の面積率をエリアごとに算出する。また、反り量算出部33は、面積率算出22により算出された基材10の一方面11の配線パターンの面積率と、基材10の他方面12の配線パターンの面積率と、基材10の一方面11のレジスト層の面積率と、基材10の他方面12のレジスト層の面積率とに基づき、基材表面のエリアごとの反り量を算出する。また、面積率算出部32は、分割部31により分割された各エリア内の任意の位置にレジスト層が有るかどうかを判定し、当該判定結果に応じてレジスト層の面積率をエリアごとに算出するような構成であっても良い。   In addition, the wiring pattern design device 3 designs an arbitrary wiring pattern on the one surface 11 and the other surface 12 of the substrate 10 by the design unit 30, and then the outermost surface of the one surface 11 and the other surface 12 of the substrate 10. A resist layer laminating portion 38 for laminating a resist layer at an arbitrary position on the surface is provided. In the case of such a configuration, the dividing portion 22 includes a plurality of outermost surfaces of the one surface 11 and the other surface 12 of the base material 10 on which the resist layer is laminated at an arbitrary position by the resist layer stacking portion 38. Divide into areas. Further, the area ratio calculation unit 32 calculates the area ratio of the resist layer included in the area divided by the division unit 31 for each area. Further, the warpage amount calculation unit 33 calculates the area ratio of the wiring pattern on the one surface 11 of the base material 10 calculated by the area ratio calculation 22, the area ratio of the wiring pattern on the other surface 12 of the base material 10, and the base material 10. Based on the area ratio of the resist layer on the one surface 11 and the area ratio of the resist layer on the other surface 12 of the substrate 10, the amount of warpage for each area of the substrate surface is calculated. Further, the area ratio calculation unit 32 determines whether or not the resist layer is present at an arbitrary position in each area divided by the division unit 31, and calculates the area ratio of the resist layer for each area according to the determination result. Such a configuration may be adopted.

ここで、一方面11及び他方面12に任意の配線パターンが設計されている基材10が複数層形成され、かつ、両最表面にレジスト層が形成されているプリント配線基板1の断面構造と、調整値設定部37による重み付けについて図10を用いて説明する。なお、以下では、調整値設定部37によって設定される重み付け(調整値)を評価指数Sとして表現する。   Here, a cross-sectional structure of the printed wiring board 1 in which a plurality of base materials 10 on which an arbitrary wiring pattern is designed is formed on one surface 11 and the other surface 12 and a resist layer is formed on both outermost surfaces. The weighting by the adjustment value setting unit 37 will be described with reference to FIG. Hereinafter, the weighting (adjustment value) set by the adjustment value setting unit 37 is expressed as an evaluation index S.

図9に示すような基材10が複数層積層される場合、それぞれの基材10の一方面及び他方面をそれぞれA1、A2・・・、B1、B2・・・とし、曲げ中心位置Xからの各面(層)の距離をそれぞれlA1、lA2・・・、lB1、lB2・・・とし、各基材10の残銅率をそれぞれZA1、ZA2・・・、ZB1、ZB2・・・とし、各基材10の一方面及び他方面に設計される配線(銅)パターンの厚さをそれぞれtA1、tA2・・・、tB1、tB2・・・とすると、評価指数Sは、(1)式で表すことができる。
S=ZA1×lA1 ×tA1+ZA2×lA2 ×tA2+・・・−(ZB1×lB1 ×tB1+ZB2×lB2 ×tB2)・・・(1)
また、基材10が複数層積層されているプリント配線基板1の両最表面にレジスト層が形成される場合には、中心位置Xから一方向に形成されるレジスト層の残レジスト率をRとし、中心位置Xから他方面に形成されるレジスト層の残レジスト率をRとすると、評価指数Sは、(2)式で表すことができる。
S=R×lA1 +ZA1×lA1 ×tA1+ZA2×lA2 ×tA2+・・・−(R×lB1 +ZB1×lB1 ×tB1+ZB2×lB2 ×tB2)・・・(2)
また、積層される層間樹脂によって剛性や線膨張率、及び硬化収縮率等が異なる材料を採用する場合には、プリント配線基板1の製造工程中のプレス工程で残留歪みが発生する。
When a plurality of base materials 10 as shown in FIG. 9 are laminated, one side and the other side of each base material 10 are A1, A2,..., B1, B2,. distance each l of each surface (layer) A1, l A2 ···, l B1, l B2 ··· and, Z A1 residual copper rate of the substrate 10, respectively, Z A2 ···, Z B1 , Z B2 ... And the thicknesses of the wiring (copper) patterns designed on one surface and the other surface of each base material 10 are tA1, tA2,..., TB1, tB2,. S can be expressed by equation (1).
S = Z A1 * 1 A1 3 * t A1 + Z A2 * 1 A2 3 * t A2 + ...- (Z B1 * 1 B1 3 * t B1 + Z B2 * 1 B2 3 * t B2 ) (1) )
In addition, when resist layers are formed on both outermost surfaces of the printed wiring board 1 on which a plurality of layers of the base material 10 are laminated, the residual resist rate of the resist layer formed in one direction from the center position X is expressed as RA When the residual resist rate of the resist layer formed on the other surface from the center position X is R B , the evaluation index S can be expressed by the equation (2).
S = R A × 1 A1 3 + Z A1 × 1 A1 3 × t A1 + Z A2 × 1 A2 3 × t A2 +...-(R B × 1 B1 3 + Z B1 × 1 B1 3 × t B1 + Z B2 × l B2 3 × t B2 ) (2)
Further, when materials having different rigidity, linear expansion coefficient, curing shrinkage ratio, and the like are employed depending on the interlayer resin to be laminated, residual strain is generated in the pressing process during the manufacturing process of the printed wiring board 1.

このような場合には、残銅率ではなく(3)式で表される残樹脂率とし、それぞれJA1、JA2・・・、JB1、JB2・・・とすると、各層の材質の違いから生ずる反りに対する寄与度をそれぞれ、MA1、MA2・・・、MB1、MB2・・・とすると、評価指数Sは、(4)式で表すことができる。
A1=(1−ZA1)・・・(3)
S=JA1×MA1×lA1 +JA2×MA2×lA2 +・・・−(JB1×MB1×lB1 +JB2×MB2×lB2 +・・・)・・・(4)
また、調整値設定部37は、材料による反りの寄与度の他に、さらにプリント配線基板1の製造工程における成形工程による寄与度を加算する場合もある。
In such a case, it is assumed that the residual resin ratio represented by the formula (3) is used instead of the residual copper ratio, and J A1 , J A2 ..., J B1 , J B2 . The evaluation index S can be expressed by equation (4), where the degrees of contribution to warpage resulting from the differences are M A1 , M A2 ..., M B1 , M B2 .
J A1 = (1-Z A1 ) (3)
S = J A1 * M A1 * 1 A1 3 + J A2 * M A2 * 1 A2 3 + ...- (J B1 * M B1 * 1 B1 3 + J B2 * MB B2 * 1 B2 3 + ...) (4)
Further, the adjustment value setting unit 37 may add the contribution by the molding process in the manufacturing process of the printed wiring board 1 in addition to the contribution of the warp by the material.

例えば、ビルトアップ基板のようにプレス回数が層ごとに異なる場合、プレス工程で与えられた残留歪みが、リフロー工程で開放される場合の反りに対する影響度をそれぞれ、PA1、PA2・・・PB1、PB2・・・とすると、評価指数Sは、(5)式で表すことができる。
S=JA1×MA1×PA1×lA1 +JA2×MA2×PA2×lA2 +・・・−(JB1×MB1×PB1×lB1 +JB2×MB2×PB2×lB2 +・・・)・・・(5)
また、視覚化部34は、評価指数Sの値がプラス(一方面が凸)の場合とマイナス(他方面が凸)の場合で、反り方向が変わるので、例えば、プラスを赤にし、マイナスを青緑にするなど色調差が互いに補色の関係であることが望ましい。
For example, when the number of times of pressing differs from layer to layer as in a built-up substrate, the degree of influence on the warp when the residual strain applied in the pressing process is released in the reflow process is P A1 , P A2. If P B1 , P B2 ..., The evaluation index S can be expressed by equation (5).
S = J A1 * M A1 * P A1 * 1 A1 3 + J A2 * M A2 * P A2 * 1 A2 3 + ...- (J B1 * M B1 * P B1 * 1 B1 3 + J B2 * M B2 * P B2 × l B2 3 + ...) (5)
In addition, since the warping direction changes depending on whether the value of the evaluation index S is positive (one side is convex) or negative (the other side is convex), the visualization unit 34 changes the positive value to red and negative value, for example. It is desirable that the color difference is in a complementary color relationship such as blue-green.

このようにして本発明に係る配線パターン設計装置3は、基材10の一方面11及び他方面12に任意の配線パターンを設計部30により設計し、設計部30により任意の配線パターンが設計されている基材10の一方面11及び他方面12を任意のサイズで複数のエリアに分割部31により分割し、分割部31により分割されたエリア内に含まれている配線パターンの面積率(残銅率)をエリアごとに面積率算出部32により算出し、面積率算出部32により算出された基材10の一方面11のエリアごとの面積率と、基材10の他方面12のエリアごとの面積率とに基づき、基材表面のエリアごとの反り量(反り方向、反り形状、反り度合い等)を反り量算出部33により算出するので、電子部品の固定(接合)を行う工程(ディップ工程又はリフロー工程等)で発生するプリント配線基板1の反り(変形)をプリント配線基板のサンプルを試作することなく予測することができ、また、プリント配線基板1上の同一層におけるパターン分布を考慮した、反り形状の予測ができるので、プリント配線基板の形状や、銅箔パターンの形状や、電子部品の配置等について最適な設計を迅速に行うことが可能となり、設計、製造コストを低減することが可能となる。   In this way, the wiring pattern design device 3 according to the present invention designs an arbitrary wiring pattern on the one surface 11 and the other surface 12 of the substrate 10 by the design unit 30, and the arbitrary wiring pattern is designed by the design unit 30. The one surface 11 and the other surface 12 of the substrate 10 are divided into a plurality of areas of an arbitrary size by the dividing unit 31, and the area ratio of the wiring pattern included in the area divided by the dividing unit 31 (residual Copper ratio) is calculated for each area by the area ratio calculation unit 32, and the area ratio for each area of the one surface 11 of the base material 10 calculated by the area ratio calculation unit 32 and each area of the other surface 12 of the base material 10 are calculated. Since the warpage amount (warpage direction, warpage shape, warpage degree, etc.) for each area of the base material surface is calculated by the warpage amount calculation unit 33 based on the area ratio of the substrate, a step of fixing (joining) the electronic components (dip) Craft Or warping (deformation) of the printed wiring board 1 occurring in the reflow process or the like) can be predicted without making a sample of the printed wiring board, and the pattern distribution in the same layer on the printed wiring board 1 is considered. Since the warpage shape can be predicted, it is possible to quickly carry out an optimal design for the shape of the printed wiring board, the shape of the copper foil pattern, the arrangement of the electronic components, etc., thereby reducing the design and manufacturing costs. It becomes possible.

また、本発明によれば、各層の残銅率を簡易的な方法により算出が可能となり、計算時間を短縮することが可能となる。   Further, according to the present invention, the remaining copper ratio of each layer can be calculated by a simple method, and the calculation time can be shortened.

また、本発明によれば、プリント配線基板1上の同一層におけるパターン分布を考慮した簡易的な反り形状の予測が可能となり、設計、製造コストを低減することが可能となる。   Further, according to the present invention, it is possible to easily predict a warped shape in consideration of the pattern distribution in the same layer on the printed wiring board 1, and it is possible to reduce design and manufacturing costs.

また、本発明によれば、プリント配線基板1が複数層で構成される場合、各層の残銅率の影響を考慮した詳細な反り形状の予測が可能となり、設計、製造コストを低減することが可能となる。   In addition, according to the present invention, when the printed wiring board 1 is composed of a plurality of layers, it is possible to predict a detailed warped shape in consideration of the influence of the remaining copper ratio of each layer, thereby reducing design and manufacturing costs. It becomes possible.

さらに、本発明によれば、複数層の中心層距離や、層間樹脂の特性や、残留歪み等の重み付けが任意に設定することができ、詳細な反り形状の予測が可能となり、設計、製造コストを低減することが可能となる。   Furthermore, according to the present invention, it is possible to arbitrarily set the center layer distance of a plurality of layers, the characteristics of the interlayer resin, the residual strain, and the like, and it is possible to predict the detailed warped shape, and the design and manufacturing costs. Can be reduced.

また、本発明では、上述で説明した配線パターン設計装置3による一連の処理は、ソフトウェアにより行うこともできる。一連の処理をソフトウェアによって行う場合には、そのソフトウェアを構成するプログラムが、汎用のコンピュータ等にインストールされる。また、当該プログラムは、CD−ROMのようなリムーバブルメディアに記録されてユーザに配布されても良いし、ネットワークを介してユーザのコンピュータにダウンロードされることにより配布されても良い。   In the present invention, the series of processing by the wiring pattern design apparatus 3 described above can also be performed by software. When a series of processing is performed by software, a program constituting the software is installed in a general-purpose computer or the like. The program may be recorded on a removable medium such as a CD-ROM and distributed to the user, or may be distributed by being downloaded to the user's computer via a network.

プリント配線基板の断面図である。It is sectional drawing of a printed wiring board. プリント配線基板の反りと銅パターンの面積(残銅率)の関係についての説明に供する図である。It is a figure where it uses for description about the relationship between the curvature of a printed wiring board, and the area (residual copper ratio) of a copper pattern. プリント配線基板の反り方向についての説明に供する図である。It is a figure where it uses for description about the curvature direction of a printed wiring board. 本発明に係る配線パターンの設計及びプリント配線基板の反り予測を行う装置の構成を示すブロック図である。It is a block diagram which shows the structure of the apparatus which performs the design of the wiring pattern based on this invention, and the curvature prediction of a printed wiring board. 本発明に係る配線パターンの設計及びプリント配線基板の反り予測を行う配線パターン設計装置の構成を示すブロック図である。It is a block diagram which shows the structure of the wiring pattern design apparatus which performs the design of the wiring pattern which concerns on this invention, and the curvature prediction of a printed wiring board. 図5に示す配線パターン設計装置によりプリント配線基板の反りを予測する方法についての説明に供するフローチャートである。It is a flowchart with which it uses for description about the method of estimating the curvature of a printed wiring board by the wiring pattern design apparatus shown in FIG. 色調差によって視覚化した基材表面の反りの分布を示す図である。It is a figure which shows distribution of the curvature of the base-material surface visualized by the color tone difference. 図5に示す配線パターン設計装置によりプリント配線基板の反りを予測する他の方法についての説明に供するフローチャートである。It is a flowchart with which it uses for description about the other method of estimating the curvature of a printed wiring board with the wiring pattern design apparatus shown in FIG. 面積率算出部による判定動作についての説明に供する図である。It is a figure where it uses for description about the determination operation | movement by an area ratio calculation part. 調整値設定部による重み付けについての説明に供する図である。It is a figure where it uses for description about the weighting by an adjustment value setting part.

符号の説明Explanation of symbols

1 プリント配線基板、2 PC(パーソナルコンピュータ)、3 配線パターン設計装置、10 基材、11 一方面、12 他方面、20 CPU、21 表示部、22 ポインティングデバイス、23 記憶部、24 ワーキングメモリ、30 設計部、31 分割部、32 面積率算出部、33 反り量算出部、34 視覚化部、35 分割サイズ設定部、36 積層部、37 調整値設定部、38 レジスト層積層部   DESCRIPTION OF SYMBOLS 1 Printed wiring board, 2 PC (personal computer), 3 Wiring pattern design apparatus, 10 Base material, 11 One side, 12 The other side, 20 CPU, 21 Display part, 22 Pointing device, 23 Memory | storage part, 24 Working memory, 30 Design unit, 31 division unit, 32 area ratio calculation unit, 33 warp amount calculation unit, 34 visualization unit, 35 division size setting unit, 36 lamination unit, 37 adjustment value setting unit, 38 resist layer lamination unit

Claims (9)

基材の一方面及び他方面に任意の配線パターンを設計する設計手段と、
上記設計手段により上記一方面及び上記他方面に任意の配線パターンが設計されている上記基材を複数層積層させる積層手段と、
上記積層手段により上記基材を複数層積層することにより生ずる影響を調整するための調整値を設定する調整値設定手段と、
上記設計手段により任意の配線パターンが設計されている上記基材の一方面及び他方面を任意のサイズで複数のエリアに分割する分割手段と、
上記分割手段により分割されたエリア内に含まれている配線パターンの面積率をエリアごとに算出する面積率算出手段と、
上記面積率算出手段により算出された上記各基材の一方面のエリアごとの面積率と、上記面積率算出手段により算出された上記各基材の他方面のエリアごとの面積率と、上記調整値設定手段により設定された調整値とに基づき、上記複数層積層された基材の最表面の反り量をエリアごとに算出する反り量算出手段を備え配線パターン設計装置。
Design means for designing an arbitrary wiring pattern on one side and the other side of the substrate;
Laminating means for laminating a plurality of layers of the base material on which an arbitrary wiring pattern is designed on the one side and the other side by the design means;
An adjustment value setting means for setting an adjustment value for adjusting the influence caused by laminating the plurality of layers of the substrate by the lamination means;
A dividing unit that divides one side and the other side of the base material on which an arbitrary wiring pattern is designed by the design unit into a plurality of areas with an arbitrary size;
An area ratio calculating means for calculating the area ratio of the wiring pattern included in the area divided by the dividing means for each area;
The area ratio for each area of one surface of each base material calculated by the area ratio calculation means, the area ratio for each area of the other surface of each base material calculated by the area ratio calculation means, and the adjustment based on the adjustment value set by the value setting means, said plurality of layers stacked Ru wiring pattern designing apparatus comprising a warp amount calculating means for calculating an amount of warpage of the uppermost surface for each area of the substrate.
基材の一方面及び他方面に任意の配線パターンを設計する設計手段と、
上記設計手段により上記基材の一方面及び他方面に任意の配線パターンを設計した後、上記基材の一方面の最表面及び他方面の最表面の任意の場所にレジスト層を積層するレジスト層積層手段と、
上記レジスト層積層手段により任意の場所にレジスト層が積層されている上記基材の一方面の最表面及び他方面の最表面を複数のエリアに分割する分割手段と、
上記分割手段により分割されたエリア内に含まれているレジスト層の面積率をエリアごとに算出する面積率算出手段と、
上記面積率算出手段により算出された上記基材の一方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の他方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の一方面のレジスト層の面積率と、上記面積率算出手段により算出された上記基材の他方面のレジスト層の面積率とに基づき、上記基材表面のエリアごとの反り量を算出する反り量算出手段を備え配線パターン設計装置。
Design means for designing an arbitrary wiring pattern on one side and the other side of the substrate;
A resist layer in which an arbitrary wiring pattern is designed on one side and the other side of the base material by the design means, and then a resist layer is laminated at an arbitrary position on the outermost surface of the one side and the other side of the base material. Laminating means;
Dividing means for dividing the outermost surface of one side of the base material and the outermost surface of the other side of the base material in which the resist layer is laminated at an arbitrary place by the resist layer laminating means ,
An area ratio calculating means for calculating, for each area, the area ratio of the resist layer included in the area divided by the dividing means ;
The area ratio of the wiring pattern on one surface of the base material calculated by the area ratio calculating means, the area ratio of the wiring pattern on the other surface of the base material calculated by the area ratio calculating means, and the area ratio calculation Based on the area ratio of the resist layer on one side of the base material calculated by the means and the area ratio of the resist layer on the other side of the base material calculated by the area ratio calculation means, the area of the base material surface Ru wiring pattern designing apparatus comprising a warp amount calculating means for calculating an amount of warpage of each.
上記面積率算出手段は、上記分割手段により分割された各エリア内の任意の位置にレジスト層が有るかどうかを判定し、当該判定結果に応じてレジスト層の面積率をエリアごとに算出す請求項記載の配線パターン設計装置。 The area ratio calculation means determines whether the resist layer at any location within each area divided by the dividing means is, that to calculate the area ratio of the resist layer in accordance with the determination result for each area The wiring pattern design apparatus according to claim 2 . 設計手段が、基材の一方面及び他方面に任意の配線パターンを設計する設計工程と、
積層手段が、上記設計手段により上記一方面及び上記他方面に任意の配線パターンが設計されている上記基材を複数層積層させる積層工程と、
調整値設定手段が、上記積層手段により上記基材を複数層積層することにより生ずる影響を調整するための調整値を設定する調整値設定工程と、
分割手段が、上記設計手段により任意の配線パターンが設計されている上記基材の一方面及び他方面を任意のサイズで複数のエリアに分割する分割工程と、
面積率算出手段が、上記分割手段により分割されたエリア内に含まれている配線パターンの面積率をエリアごとに算出する面積率算出工程と、
反り量算出手段が、上記面積率算出手段により算出された上記各基材の一方面のエリアごとの面積率と、上記面積率算出手段により算出された上記各基材の他方面のエリアごとの面積率と、上記調整値設定手段により設定された調整値とに基づき、上記複数層積層された基材の最表面の反り量をエリアごとに算出する反り量算出工程とを有する配線パターン設計方法。
A design process in which a design means designs an arbitrary wiring pattern on one side and the other side of the substrate;
A stacking step of stacking a plurality of layers of the base material on which the arbitrary wiring pattern is designed on the one side and the other side by the design unit;
An adjustment value setting step for setting an adjustment value for adjusting an effect caused by the lamination means stacking a plurality of layers of the base material by the lamination means;
Dividing means, a dividing step of dividing the one surface and the other surface of the substrate any of the wiring pattern is designed in a plurality of areas of any size by the design unit,
An area ratio calculating means for calculating an area ratio of the wiring pattern included in the area divided by the dividing means for each area;
The amount of warpage calculating means calculates the area ratio for each area of one surface of each of the base materials calculated by the area ratio calculating means, and the area for the other surface of each base material calculated by the area ratio calculating means. A wiring pattern design method including a warpage amount calculation step of calculating, for each area, a warpage amount of the outermost surface of the base material laminated with the plurality of layers based on an area ratio and an adjustment value set by the adjustment value setting means. .
設計手段が、基材の一方面及び他方面に任意の配線パターンを設計する設計工程と、
レジスト層積層手段が、上記設計手段により上記基材の一方面及び他方面に任意の配線パターンを設計した後、上記基材の一方面の最表面及び他方面の最表面の任意の場所にレジスト層を積層するレジスト層積層工程と、
分割手段が、上記レジスト層積層手段により任意の場所にレジスト層が積層されている上記基材の一方面の最表面及び他方面の最表面を複数のエリアに分割する分割工程と、
面積率算出手段が、上記分割手段により分割されたエリア内に含まれているレジスト層の面積率をエリアごとに算出する面積率算出工程と、
反り量算出手段が、上記面積率算出手段により算出された上記基材の一方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の他方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の一方面のレジスト層の面積率と、上記面積率算出手段により算出された上記基材の他方面のレジスト層の面積率とに基づき、上記基材表面のエリアごとの反り量を算出する反り量算出工程とを有する配線パターン設計方法。
A design process in which a design means designs an arbitrary wiring pattern on one side and the other side of the substrate;
After the resist layer laminating means designs an arbitrary wiring pattern on the one surface and the other surface of the base material by the design means, the resist layer is registered at an arbitrary position on the outermost surface of the one surface and the outermost surface of the other surface. A resist layer laminating step of laminating layers;
A dividing step of dividing the outermost surface of the one side and the outermost surface of the other side of the base material in which the resist layer is laminated at an arbitrary position by the resist layer laminating unit into a plurality of areas ;
An area ratio calculating means for calculating, for each area, the area ratio of the resist layer included in the area divided by the dividing means ;
The warp amount calculating means calculates the area ratio of the wiring pattern on the one surface of the base material calculated by the area ratio calculating means, and the area ratio of the wiring pattern on the other surface of the base material calculated by the area ratio calculating means. And based on the area ratio of the resist layer on one side of the base material calculated by the area ratio calculation means, and the area ratio of the resist layer on the other side of the base material calculated by the area ratio calculation means, A wiring pattern design method comprising: a warpage amount calculating step of calculating a warpage amount for each area of the substrate surface .
上記面積率算出工程において、上記面積率算出手段が、上記分割手段により分割された各エリア内の任意の位置にレジスト層が有るかどうかを判定し、当該判定結果に応じてレジスト層の面積率をエリアごとに算出する請求項5記載の配線パターン設計方法。  In the area ratio calculation step, the area ratio calculation means determines whether or not there is a resist layer at an arbitrary position in each area divided by the dividing means, and the area ratio of the resist layer is determined according to the determination result. The wiring pattern design method according to claim 5, wherein: is calculated for each area. 設計手段が、基材の一方面及び他方面に任意の配線パターンを設計する設計工程と、
積層手段が、上記設計手段により上記一方面及び上記他方面に任意の配線パターンが設計されている上記基材を複数層積層させる積層工程と、
調整値設定手段が、上記積層手段により上記基材を複数層積層することにより生ずる影響を調整するための調整値を設定する調整値設定工程と、
分割手段が、上記設計手段により任意の配線パターンが設計されている上記基材の一方面及び他方面を任意のサイズで複数のエリアに分割する分割工程と、
面積率算出手段が、上記分割手段により分割されたエリア内に含まれている配線パターンの面積率をエリアごとに算出する面積率算出工程と、
反り量算出手段が、上記面積率算出手段により算出された上記各基材の一方面のエリアごとの面積率と、上記面積率算出手段により算出された上記各基材の他方面のエリアごとの面積率と、上記調整値設定手段により設定された調整値とに基づき、上記複数層積層された基材の最表面の反り量をエリアごとに算出する反り量算出工程をコンピュータに実行させるためのプログラム。
A design process in which a design means designs an arbitrary wiring pattern on one side and the other side of the substrate;
A stacking step of stacking a plurality of layers of the base material on which the arbitrary wiring pattern is designed on the one side and the other side by the design unit;
An adjustment value setting step for setting an adjustment value for adjusting an effect caused by the lamination means stacking a plurality of layers of the base material by the lamination means;
Dividing means, a dividing step of dividing the one surface and the other surface of the substrate any of the wiring pattern is designed in a plurality of areas of any size by the design unit,
An area ratio calculating means for calculating an area ratio of the wiring pattern included in the area divided by the dividing means for each area;
The amount of warpage calculating means calculates the area ratio for each area of one surface of each of the base materials calculated by the area ratio calculating means, and the area for the other surface of each base material calculated by the area ratio calculating means. and the area ratio, based on the adjustment value set by the adjustment value setting means, for executing the warpage calculation step in the computer to calculate the amount of warpage of the multilayer laminated outermost surface of the substrate for each area Program.
設計手段が、基材の一方面及び他方面に任意の配線パターンを設計する設計工程と、
レジスト層積層手段が、上記設計手段により上記基材の一方面及び他方面に任意の配線パターンを設計した後、上記基材の一方面の最表面及び他方面の最表面の任意の場所にレジスト層を積層するレジスト層積層工程と、
分割手段が、上記レジスト層積層手段により任意の場所にレジスト層が積層されている上記基材の一方面の最表面及び他方面の最表面を複数のエリアに分割する分割工程と、
面積率算出手段が、上記分割手段により分割されたエリア内に含まれているレジスト層の面積率をエリアごとに算出する面積率算出工程と、
反り量算出手段が、上記面積率算出手段により算出された上記基材の一方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の他方面の配線パターンの面積率と、上記面積率算出手段により算出された上記基材の一方面のレジスト層の面積率と、上記面積率算出手段により算出された上記基材の他方面のレジスト層の面積率とに基づき、上記基材表面のエリアごとの反り量を算出する反り量算出工程をコンピュータに実行させるためのプログラム。
A design process in which a design means designs an arbitrary wiring pattern on one side and the other side of the substrate;
After the resist layer laminating means designs an arbitrary wiring pattern on the one surface and the other surface of the base material by the design means, the resist layer is registered at an arbitrary position on the outermost surface of the one surface and the outermost surface of the other surface. A resist layer laminating step of laminating layers;
A dividing step of dividing the outermost surface of the one side and the outermost surface of the other side of the base material in which the resist layer is laminated at an arbitrary position by the resist layer laminating unit into a plurality of areas ;
An area ratio calculating means for calculating, for each area, the area ratio of the resist layer included in the area divided by the dividing means ;
The warp amount calculating means calculates the area ratio of the wiring pattern on one side of the base material calculated by the area ratio calculating means, and the area ratio of the wiring pattern on the other side of the base material calculated by the area ratio calculating means. And based on the area ratio of the resist layer on one side of the base material calculated by the area ratio calculation means, and the area ratio of the resist layer on the other side of the base material calculated by the area ratio calculation means, program for executing a warpage calculation step in the computer to calculate the amount of warpage of each area of the substrate surface.
上記面積率算出工程において、上記面積率算出手段が、上記分割手段により分割された各エリア内の任意の位置にレジスト層が有るかどうかを判定し、当該判定結果に応じてレジスト層の面積率をエリアごとに算出する請求項8記載のコンピュータに実行させるためのプログラム。  In the area ratio calculation step, the area ratio calculation means determines whether or not there is a resist layer at an arbitrary position in each area divided by the dividing means, and the area ratio of the resist layer is determined according to the determination result. The program for making a computer run according to Claim 8 which calculates for every area.
JP2005265741A 2005-09-13 2005-09-13 Wiring pattern design apparatus and method, and program Expired - Fee Related JP4618065B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005265741A JP4618065B2 (en) 2005-09-13 2005-09-13 Wiring pattern design apparatus and method, and program

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005265741A JP4618065B2 (en) 2005-09-13 2005-09-13 Wiring pattern design apparatus and method, and program

Publications (2)

Publication Number Publication Date
JP2007079833A JP2007079833A (en) 2007-03-29
JP4618065B2 true JP4618065B2 (en) 2011-01-26

Family

ID=37940087

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005265741A Expired - Fee Related JP4618065B2 (en) 2005-09-13 2005-09-13 Wiring pattern design apparatus and method, and program

Country Status (1)

Country Link
JP (1) JP4618065B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10699056B1 (en) 2019-01-21 2020-06-30 Samsung Electronics Co., Ltd. Computer-implemented method, processor-implemented system, and non-transitory computer-readable storage medium storing instructions for simulation of printed circuit board

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009145928A (en) * 2007-12-11 2009-07-02 Omron Corp Print wiring pattern generation method
JP2010129027A (en) * 2008-12-01 2010-06-10 Nec Corp Assembling design apparatus, assembling design method, and program for processing assembling design
JP6127674B2 (en) * 2013-04-12 2017-05-17 富士通株式会社 Board design support device, board design support method, and board design support program
US9563732B1 (en) 2016-01-26 2017-02-07 International Business Machines Corporation In-plane copper imbalance for warpage prediction

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10190229A (en) * 1996-12-27 1998-07-21 Ibiden Co Ltd Multilayer printed wiring board
JP2002261402A (en) * 2001-03-01 2002-09-13 Alps Electric Co Ltd Circuit board for electronic circuit unit
JP2003204128A (en) * 2002-01-10 2003-07-18 Sharp Corp Printed wiring board, converter for receiving radio wave, and antenna device
JP2004013437A (en) * 2002-06-05 2004-01-15 Toshiba Corp Warp analysis method for base board, its system, and warp analysis program for base board

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10190229A (en) * 1996-12-27 1998-07-21 Ibiden Co Ltd Multilayer printed wiring board
JP2002261402A (en) * 2001-03-01 2002-09-13 Alps Electric Co Ltd Circuit board for electronic circuit unit
JP2003204128A (en) * 2002-01-10 2003-07-18 Sharp Corp Printed wiring board, converter for receiving radio wave, and antenna device
JP2004013437A (en) * 2002-06-05 2004-01-15 Toshiba Corp Warp analysis method for base board, its system, and warp analysis program for base board

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10699056B1 (en) 2019-01-21 2020-06-30 Samsung Electronics Co., Ltd. Computer-implemented method, processor-implemented system, and non-transitory computer-readable storage medium storing instructions for simulation of printed circuit board

Also Published As

Publication number Publication date
JP2007079833A (en) 2007-03-29

Similar Documents

Publication Publication Date Title
KR100783461B1 (en) Multilayer printed circuit board and manufacturing method thereof
US8249736B2 (en) Registration system and method
JP4618065B2 (en) Wiring pattern design apparatus and method, and program
JP4588502B2 (en) Printed circuit board design support apparatus, printed circuit board design support method, and printed circuit board design support program
JP3927076B2 (en) Substrate warpage analysis method and system, and substrate warpage analysis program
KR101142881B1 (en) Analyzer, analysis method, and computer-readable storage medium recording analysis program
TWI298613B (en) Method for manufacturing via holes used in printed circuit boards
McCaslin et al. Methodology for modeling substrate warpage using copper trace pattern implementation
JP2007027152A (en) Method of designing printed board
JP4481761B2 (en) Board design support device, board design support method, and board design support program
JP5051036B2 (en) Multilayer substrate analysis apparatus, multilayer substrate analysis program and method
JP6127674B2 (en) Board design support device, board design support method, and board design support program
JP5040363B2 (en) Analysis apparatus, analysis method, and analysis program
Madadnia et al. Technological development for the reduction of out-of-plane deformation of metallic meander structures in thermoformed electronics
JP6866229B2 (en) Rigid flex multi-layer printed wiring board
JP4204530B2 (en) Component mounting board analysis method
US6973635B2 (en) Printed wiring board design aiding system, printed wiring board CAD system, and record medium
JP5018893B2 (en) Via design apparatus, via design program, and via design method
JP4204524B2 (en) Analysis processing device
Brist et al. Pcb trace impedance: Impact of localized pcb copper density
US20090265028A1 (en) Organic Substrate with Asymmetric Thickness for Warp Mitigation
KR101285771B1 (en) A method of pattern design for preventing warpage of printed circuit board
JP2018190765A (en) Rigid-flex multilayer printed wiring substrate
JP4770535B2 (en) Multi-layer board design support system
JP2012003460A (en) Analyzing process for 3d mounting boards

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080820

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100428

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100511

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100618

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100928

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101011

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131105

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131105

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees