JP4458084B2 - 電気光学装置及び電子機器 - Google Patents

電気光学装置及び電子機器 Download PDF

Info

Publication number
JP4458084B2
JP4458084B2 JP2006321337A JP2006321337A JP4458084B2 JP 4458084 B2 JP4458084 B2 JP 4458084B2 JP 2006321337 A JP2006321337 A JP 2006321337A JP 2006321337 A JP2006321337 A JP 2006321337A JP 4458084 B2 JP4458084 B2 JP 4458084B2
Authority
JP
Japan
Prior art keywords
transistor
terminal
electro
power supply
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006321337A
Other languages
English (en)
Other versions
JP2007072485A (ja
Inventor
貴士 宮澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2006321337A priority Critical patent/JP4458084B2/ja
Publication of JP2007072485A publication Critical patent/JP2007072485A/ja
Application granted granted Critical
Publication of JP4458084B2 publication Critical patent/JP4458084B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Description

本発明は、電子回路、電気光学装置及び電子機器に関するものである。
近年、広く表示装置として用いられる複数の電気光学素子を備えた電気光学装置は、高精彩化あるいは大画面化が求められており、これに呼応して、複数の電気光学素子の各々を駆動するための画素回路を備えたアクティブマトリクス駆動型電気光学装置のパッシブ駆動型電気光学装置に対する比重はより高まっている。しかしながら、より一層の高精彩化あるいは大画面化を達成するためには、電気光学素子をそれぞれ精密に制御する必要がある。そのためには、画素回路を構成する能動素子の特性バラツキを補償しなければならない。
能動素子の特性バラツキの補償方法として、例えば、特性バラツキを補償するための、ダイオード接続したトランジスタを含む画素回路を備えた表示装置(例えば、特許文献1を参照)が提案されている。
特開平11−272233号公報
ところで、能動素子の特性バラツキを補償する画素回路は、一般に4つ以上のトランジスタにより構成され、そのため、歩留まりや開口率の低下を招くこととなる。
本発明の一つの目的は、上記問題点を解消することであって、画素回路、あるいは単位回路を構成するトランジスタの個数を削減することができる電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器を提供することにある。
本発明に係る電子回路は、複数のデータ線と、複数の第1の電源線と、複数の第2の電源線と、複数の単位回路と、を含み、前記複数の単位回路の各々は、第1ゲートと第1の端子と第2の端子とを備えた第1のトランジスタと、第1の電極と第2の電極とを備え、前記第1のゲートに接続されたキャパシタと、 第2のゲートと第3の端子と第4の端子とを備え、前記第1の端子と前記第1のゲートとの導通を制御する第2のトランジスタと、第3のゲートと第5の端子と第6の端子とを備えた第3のトランジスタと、を含み、前記第5の端子は、前記複数のデータ線のうちの一つのデータ線に接続され、前記第6の端子は、前記第2の端子に接続され、前記一つのデータ線及び前記第3のトランジスタを介して第1の期間に供給されるデータ信号に応じた電位に、前記第1のゲートのゲート電圧は設定され、前記ゲート電圧に応じた電流レベルを有する駆動電流が、第2の期間に前記複数の第1の電源線のうちの一つの第1の電源線から電子素子に前記第1のトランジスタを介して供給され、前記複数の第2の電源線の一つの第2の電源線は所定電位に設定されており、前記一つの第2の電源線により、前記第1の電極は前記所定電位に設定されることを特徴とする。
上記の電子回路において、前記電子素子は、前記第1の端子に接続されていてもよい。
上記の電子回路において、前記一つの第2の電源線の電位は、前記一つの第1の電源線とは独立して、前記所定電位に設定されていてもよい。
上記の電子回路において、前記所定電位は、前記一つの第2の電源線に常時供給されていてもよい。
上記の電子回路において、前記複数の第1の電源線は、前記複数の走査線に平行に延設されていてもよい。
上記の電子回路において、前記複数の第2の電源線は、前記複数の走査線に平行に延設されていてもよい。
上記の電子回路において、前記複数の第1の電源線の各々の電位を複数の電位に設定する、あるいは、前記複数の第1の電源線の各々への駆動電圧の供給及び遮断を制御する制御回路をさらに備えていてもよい。
上記の電子回路において、前記データ信号は、前記第1の期間に前記一つのデータ線、前記第3のトランジスタ、前記第1のトランジスタ及び前記第2のトランジスタを介して前記キャパシタに供給されるようにしてもよい。
本発明に係る電気光学装置は、複数の走査線と、複数のデータ線と、複数の第1の電源線と、複数の第2の電源線と、複数の単位回路と、を含み、前記複数の単位回路の各々は、第1ゲートと第1の端子と第2の端子とを備えた第1のトランジスタと、第1の電極と第2の電極とを備え、前記第1のゲートに接続されたキャパシタと、第2のゲートと第3の端子と第4の端子とを備え、前記第1の端子と前記第1のゲートとの導通を制御する第2のトランジスタと、第3のゲートと第5の端子と第6の端子とを備えた第3のトランジスタと、電気光学素子と、を含み、前記第5の端子は、前記複数のデータ線のうちの一つのデータ線に接続され、前記第6の端子は、前記第2の端子に接続され、前記一つのデータ線及び前記第3のトランジスタを介して第1の期間に供給されるデータ信号に応じた電位に、前記第1のゲートのゲート電圧は設定され、前記ゲート電圧に応じた電流レベルを有する駆動電流が、第2の期間に前記複数の第1の電源線のうちの一つの第1の電源線から前記電気光学素子に前記第1のトランジスタを介して供給され、前記複数の第2の電源線の一つの第2の電源線は所定電位に設定されており、前記一つの第2の電源線により、前記第1の電極は前記所定電位に設定されることを特徴とする。
上記の電気光学装置において、前記電気光学素子は、前記第1のトランジスタに前記第1の端子に接続されていてもよい。
上記の電気光学装置において、前記第1のトランジスタは、前記一つの第1の電源線に接続されていてもよい。
上記の電気光学装置において、前記複数の第1の電源線は、前記複数の走査線と平行に延設されていてもよい。
上記の電気光学装置において、前記一つの第2の電源線の電位は、前記一つの第1の電源線とは独立して、前記所定電位に設定されていてもよい。
本発明に係る電子機器は、上記の電子回路が実装されたことを特徴とする。
本発明に係る他の電子機器は、上記の電気光学装置を備える。

本発明に係る電気光学装置は、複数の走査線と、複数のデータ線と、複数の第1の電源線と、複数の第2の電源線と、複数の単位回路と、を含み、前記複数の単位回路の各々は、第1のゲートと第1のソースと第1のドレインとを備えた第1のトランジスタと、第1の電極と第2の電極とを備えたキャパシタと、第2のゲートと第2のソースと第2のドレインとを備え、前記第1のドレインと前記第1のゲートとの導通を制御する第2のトランジスタと、電気光学素子と、を含み、前記複数のデータ線のうちの一つのデータ線を介して、第1の期間に供給されるデータ信号に応じた電位に前記キャパシタの前記第1の電極の電位が設定されることにより、前記第1のゲートのゲート電圧は設定され、前記ゲート電圧に応じた電流レベルを有する駆動電流が、第2の期間に前記複数の第1の電源線のうちの一つの第1の電源線から前記電気光学素子に前記第1のトランジスタを介して供給され、前記第2の電極は、前記複数の第2の電源線のうちの一つの第2の電源線に接続されていることを特徴とする。
上記の電気光学装置において、前記電気光学素子は、前記第1のトランジスタに直列に接続されていてもよい。
上記の電気光学装置において、前記第1のトランジスタは、前記一つの第1の電源線に接続されていてもよい。
上記の電気光学装置において、前記一つの第2の電源線は、所定電位に設定されていてもよい。
上記の電気光学装置において、前記複数の第1の電源線は、前記複数のデータ線と交差していてもよい。
上記の電気光学装置において、前記一つの第2の電源線の電位は、前記一つの第1の電源線とは独立して、前記所定電位に設定されていてもよい。
上記の電子回路又は上記の電気光学装置は、電子機器に実装することができる。
本発明の第1の電子回路は、複数の単位回路を含む電子回路であって、第1の電源線を含み、前記複数の単位回路の各々は、電子素子に直列に接続されるともに前記第1の電源線に接続された第1のトランジスタと、前記第1のトランジスタのドレインと前記第1のトランジスタのゲートとの導通を制御する第2のトランジスタと、前記第1のトランジスタの導通状態を設定するためのデータ電流を出力する電流源と前記第1のトランジスタとの導通を制御する第3のトランジスタと、を備え、前記第3のトランジスタがオン状態にある期間のうち少なくとも1部の期間において、前記第1の電源線は駆動電圧から電気的に切断され、前記第3のトランジスタがオフ状態にある期間のうち少なくとも1部の期間において、前記第1の電源線と前記電子素子との間に、前記第1のトランジスタに前記データ電流により設定された前記第1のトランジスタの導通状態に応じた電流が流れることを特徴とする。
上記の電子回路において、「前記第1のトランジスタのドレインと前記第1のトランジスタのゲートとの導通を制御する」とは、前記第1のトランジスタの前記ドレインと前記第1のトランジスタの前記ゲートとを直接電気的に接続する場合ばかりではなく、前記第3のトランジスタなど、他のトランジスタなどの素子、あるいは配線を介して電気的に接続する場合も含む。
本発明の第2の電子回路は、複数の単位回路を含む電子回路であって、第1の電源線と、前記第1の電源線の電位を複数の電位に設定する、あるいは、前記第1の電源線への駆動電圧の供給及び遮断を制御する制御回路と、を含み、前記複数の単位回路の各々は、電子素子と、前記電子素子に直列に接続されるともに前記第1の電源線に接続された第1のトランジスタと、前記第1のトランジスタのドレインと前記第1のトランジスタとのゲートとの導通を制御する第2のトランジスタと、前記第1のトランジスタの導通状態を設定するためのデータ電流を出力する電流源と前記第1のトランジスタとの導通を制御する第3のトランジスタと、を備え、前記第3のトランジスタがオフ状態にある期間のうち少なくとも1部の期間において、前記第1の電源線と前記電子素子との間に、前記第1のトランジスタに前記データ電流により設定された前記第1のトランジスタの導通状態に応じた電流が流れることを特徴とする。
上記の電子回路において、「ドレイン」はデータ電流が前記第1のトランジスタを流れる際の前記第1のトランジスタのチャネルを挟む2つの端子の電位の相対的な関係と前記第1のトランジスタの導電型によって決定される。例えば、前記第1のトランジスタがp型である場合は、前記第1のトランジスタの前記2つの端子のうち電位が低い端子を「ドレイン」と言い、前記第1のトランジスタがn型である場合は、前記第1のトランジスタの前記2つの端子のうち電位が高い端子を「ドレイン」と言う。
上記の電子回路において、「電子素子」とは、例えば、電気光学素子、抵抗素子、ダイオード等である。
本発明における第3の電子回路は、複数の単位回路を含む電子回路であって、前記複数の単位回路の各々は、第1の端子と第2の端子と第1の制御用端子とを有する第1のトランジスタと、第3の端子と第4の端子とを有し、前記第1の制御用端子に前記第3の端子が接続され、前記2の端子と前記第3の端子との電気的接続を制御する第2のトランジスタと、第5の端子と第6の端子とを有し、前記第1の端子に前記第5の端子が接続された第3のトランジスタと、第7の端子と第8の端子とを有し、前記第7の端子が前記第1の制御用端子及び前記第3の端子に接続された容量素子と、を含み、前記第1の端子は前記複数の単位回路の他の単位回路の前記第1の端子と共に第1の電源線に接続され、前記第1の電源線の電位を複数の電位に設定する、あるいは、前記第1の電源線への駆動電圧の供給及び遮断を制御する制御回路を備えている。
上記の第1のトランジスタ、第1の端子、第2の端子及び第1の制御用端子は、例えば、後述する実施形態の図3の画素回路においては、駆動トランジスタQ1、駆動トランジスタQ1のソース、駆動トランジスタQ1のドレイン、駆動トランジスタQ1のゲートに対応している。
また、第2のトランジスタ、第3の端子、第4の端子及び第2の制御用端子は、それぞれ、トランジスタQ2、トランジスタQ2のソース、トランジスタQ2のドレイン、トランジスタQ2のゲートに対応している。
さらに、第3のトランジスタ、第5の端子、第6の端子、第3の制御用端子は、それぞれ、スイッチングトランジスタQ3、スイッチングトランジスタQ3のソース、スイッチングトランジスタQ3のドレイン、スイッチングトランジスタQ3のゲートに対応している。
また、容量素子、第7の端子及び第8の端子は、それぞれ、保持用キャパシタCo、保持用キャパシタCoの第1の電極La及び保持用キャパシタCoの第2の電極Lbに対応している。
これによれば、従来のものと比べて使用するトランジスタの数を削減された単位回路を構成することができる。
本発明における第4の電子回路は、複数の単位回路を含む電子回路であって、前記複数の単位回路の各々は、第1の端子と第2の端子と第1の制御用端子とを有する第1のトランジスタと、第3の端子と第4の端子とを有し、前記第1の制御用端子に前記第3の端子が接続され、前記2の端子と前記第4の端子との電気的接続を制御する第2のトランジスタと、第5の端子と第6の端子とを有し、前記第1の端子に前記第5の端子が接続された第3のトランジスタと、第7の端子と第8の端子とを有し、前記第7の端子が前記第1の制御用端子及び前記第3の端子に接続された容量素子と、を含み、前記第1の端子は前記複数の単位回路の他の単位回路の前記第1の端子と共に第1の電源線に接続され、前記第8の端子は前記複数の単位回路の他の単位回路の前記第8の端子と共に所定電位に保持された第2の電源線に接続され、前記第1の電源線の電位を複数の電位に設定する、あるいは、前記第1の電源線への駆動電圧の供給及び遮断を制御する制御回路を備えている。
これによれば、従来のものと比べて使用するトランジスタの数を削減して単位回路を構成することができることに加えて、容量素子に電圧を安定して保持させることができる。
上記の電子回路において、前記単位回路の各々に含まれるトランジスタは、前記第1のトランジスタ、前記第2のトランジスタ及び前記第3のトランジスタのみである。
これによれば、使用するトランジスタの数を従来のものに比べて1つ削減して単位回路を構成することができる。
上記の電子回路において、前記第2の端子には電子素子が接続されている。
これによれば、従来のものと比べて使用するトランジスタが1つ少ない回路で電子素子を制御することができる。
上記の電子回路において、前記電子素子は電流駆動素子であってもよい。
これによれば、従来のものと比べて使用するトランジスタが1つ少ない回路で電流駆動素子を制御することができる。
上記の電子回路において、前記制御回路は第9の端子と第10の端子とを備えた第4のトランジスタであり、前記第9の端子は前記駆動電圧に接続され、前記第10の端子は前記第1の電源線に接続されていてもよい。
これによれば、制御回路を容易に構成することができる。
本発明の第1の電子回路の駆動方法は、複数の単位回路を含む電子回路の駆動方法であって、前記電子回路は、第1の電源線を含み、前記複数の単位回路の各々は、電子素子に直列に接続されるともに前記第1の電源線に接続された第1のトランジスタと、前記第1のトランジスタのドレインと前記第1のトランジスタとのゲートとの導通を制御する第2のトランジスタと、前記第1のトランジスタの導通状態を設定するためのデータ電流を出力する電流源と前記第1のトランジスタとの導通を制御する第3のトランジスタと、を備え、前記第3のトランジスタをオン状態として前記データ電流を前記第1のトランジスタに供給し、前記第1のトランジスタの導通状態を設定する第1のステップと、前記第3のトランジスタをオフ状態とし、前記第1の電源線と前記電子素子との間に前記第1のトランジスタの前記導通状態に応じた電流を流す第2のステップと、を含み、前記第1のステップの前記データ電流を前記第1のトランジスタに供給する期間の少なくとも1部の期間において、前記第1の電源線を駆動電圧から電気的に切り離し、前記第2のステップを行っている期間の少なくとも1部の期間において、前記第1のトランジスタの前記ドレイン及びソースのいずれか一方に前記第1の電源線を介して前記駆動電圧を印加すること、を特徴とする。
本発明の第2の電子回路の駆動方法は、第1の端子と第2の端子と第1の制御用端子とを有する第1のトランジスタと、第3の端子と第4の端子とを有し、前記第1の制御用端子に前記第3の端子が接続され、前記第2の端子に前記第4の端子が接続された第2のトランジスタと、第5の端子と第6の端子とを有し、前記第1の端子に前記第5の端子が接続された第3のトランジスタと、第7の端子及び第8の端子を有し、前記第7の端子が前記第1の制御用端子及び前記第3の端子に接続された容量素子と、を含む単位回路を複数備え、前記第1の端子は前記複数の単位回路のうちの一連の単位回路の前記第1の端子と共に第1の電源線に接続されている電子回路の駆動方法であって、前記第1の電源線を駆動電圧から電気的に切り離すことにより、前記一連の単位回路の前記第1の端子を前記駆動電圧から電気的に切り離し、かつ、前記一連の単位回路の前記第3のトランジスタをオン状態とすることにより、前記第1のトランジスタを経由して流れる電流の電流レベルに応じた電荷量を前記容量素子に保持し、前記電荷量に応じた電圧を前記第1の制御用端子に印加して、前記第1の端子と前記第2の端子との間の導通状態を設定するステップと、前記第3のトランジスタをオフ状態にするとともに、前記一連の単位回路の前記第1の端子を前記駆動電圧に電気的に接続にするステップと、を含む。
本発明の第3電子回路の駆動方法は、第1の端子と第2の端子と第1の制御用端子とを有する第1のトランジスタと、第3の端子と第4の端子とを有し、前記第1の制御用端子に前記第3の端子が接続され、前記第2の端子に前記第4の端子が接続された第2のトランジスタと、第5の端子と第6の端子とを有し、前記第1の端子に前記第5の端子が接続された第3のトランジスタと、第7の端子及び第8の端子を有し、前記第7の端子が前記第1の制御用端子及び前記第3の端子に接続された容量素子と、を含む単位回路を複数備え、前記第1の端子は前記複数の単位回路のうちの一連の単位回路の前記第1の端子と共に第1の電源線に接続されるとともに、前記第8の端子は前記複数の単位回路のうちの一連の単位回路の前記第8の端子と共に第2の電源線に接続されている電子回路の駆動方法であって、前記第1の電源線を駆動電圧から電気的に切り離すことにより、前記一連の単位回路の前記第1の端子を前記駆動電圧から電気的に切り離し、かつ、前記一連の単位回路の前記第3のトランジスタがオン状態とすることにより、前記第1のトランジスタを経由して流れる電流の電流レベルに応じた電荷量を前記容量素子に保持し、前記電荷量に応じた電圧を前記第1の制御用端子に印加して、前記第1の端子と前記第2の端子との間の導通状態を設定するステップと、前記第3のトランジスタをオフ状態にするとともに、前記一連の単位回路の前記第1の端子を前記駆動電圧に電気的に接続するステップとを含む。
上記の電子回路の駆動方法によれば、前記単位回路内のトランジスタ数を可能な限り少なくすることができる。
本発明の第1の電気光学装置は、複数の走査線と、複数のデータ線と、複数の第1の電源線と、複数の単位回路と、を含み、前記複数の単位回路の各々は、電気光学素子に直列に接続されるともに前記第1の電源線のうち対応する第1の電源線に接続された第1のトランジスタと、前記第1のトランジスタのドレインと前記第1のトランジスタとのゲートとの導通を制御する第2のトランジスタと、前記第1のトランジスタと前記複数のデータ線のうち対応するデータ線との導通を制御し、前記複数の走査線のうち対応する走査線を介して供給される走査信号により制御される第3のトランジスタと、を備え、前記第3のトランジスタがオン状態にある期間のうち少なくとも1部の期間において、前記対応する第1の電源線は駆動電圧から電気的に切り離されるとともに、前記対応するデータ線から供給されるデータ電流が前記第1のトランジスタに流れることにより前記第1のトランジスタの導通状態が設定され、前記第3のトランジスタがオフ状態にある期間のうち少なくとも1部の期間において、前記第1のトランジスタの前記ドレイン及びソースのうちいずれか一方に前記駆動電圧が印加され、前記対応する第1の電源線と前記電気光学素子との間に、前記データ電流により設定された前記第1のトランジスタの前記導通状態に応じた電流が流れること、を特徴とする。
上記の電気光学装置において、「前記第1のトランジスタのドレインと前記第1のトランジスタのゲートとの導通を制御する」とは、前記第1のトランジスタの前記ドレインと前記第1のトランジスタの前記ゲートとを直接電気的に接続する場合ばかりではなく、前記第3のトランジスタなど、他のトランジスタなどの素子、あるいは前記対応するデータ線などの配線を介して電気的に接続する場合も含む。
本発明の第2の電気光学装置は、複数の走査線と、複数のデータ線と、複数の単位回路と、を備えた電気光学装置であって、前記複数の単位回路の各々は、第1の端子と第2の端子と第1の制御用端子とを有する第1のトランジスタと、第3の端子と第4の端子と第2の制御用端子とを有し、前記第1の制御用端子に前記第3の端子が接続された第2のトランジスタと、第5の端子と第6の端子と第3の制御用端子とを有し、前記第5の端子が前記第1の端子に接続され、前記第6の端子が前記複数のデータ線のうちの一つのデータ線に接続され、前記第3の制御用端子が複数の走査線のうちの一つの走査線に接続された第3のトランジスタと、第7の端子と第8の端子とを有し、前記第7の端子が前記第1の制御用端子及び前記第3の端子に接続された容量素子と、を含み、前記第1の端子は前記複数の単位回路の他の単位回路の前記第1の端子と共に第1の電源線に接続され、前記第1の電源線の電位を複数の電位に設定する、あるいは、前記電源線への駆動電圧の供給及び遮断を制御する制御回路を備えている。
本発明の第3の電気光学装置は、複数の走査線と、複数のデータ線と、複数の単位回路と、を備えた電気光学装置であって、前記複数の単位回路の各々は、第1の端子と第2の端子と第1の制御用端子とを有する第1のトランジスタと、第3の端子と第4の端子と第2の制御用端子とを有し、前記第1の制御用端子に前記第3の端子が接続され、前記2の端子と前記第4の端子との電気的接続を制御する第2のトランジスタと、第5の端子と第6の端子と第3の制御用端子とを有し、前記第1の端子に前記第5の端子が接続され、前記第6の端子が前記複数のデータ線のうちの一つのデータ線に接続され、前記第3の制御用端子が複数の走査線のうちの一つの走査線に接続された第3のトランジスタと、第7の端子と第8の端子とを有し、前記第7の端子が前記第1の制御用端子及び前記第3の端子に接続された容量素子と、を含み、前記第1の端子は前記複数の単位回路の他の単位回路の前記第1の端子と共に第1の電源線に接続され、前記第8の端子は前記複数の単位回路の他の単位回路の前記第8の端子と共に所定電位に保持された第2の電源線に接続され、前記第1の電源線の電位を複数の電位に設定する、あるいは、前記第1の電源線への駆動電圧の供給及び遮断を制御する制御回路を備えている。
上記の電気光学装置においては、前記単位回路内のトランジスタ数を可能な限り少なくすることができる。
上記の電気光学装置において、前記単位回路の各々に含まれるトランジスタは、前記第1のトランジスタ、前記第2のトランジスタ及び前記第3のトランジスタのみであることが好ましい。
上記の電気光学装置において、前記制御回路は第9の端子と第10の端子とを備えた第4のトランジスタであり、前記第9の端子は前記駆動電圧に接続され、前記第10の端子は前記第1の電源線に接続されていることが好ましい。
これによれば、制御回路を容易に構成することができる。
上記の電気光学装置において、前記電気光学素子は、例えば、EL素子であってもよい。中でも有機EL素子などの電流駆動素子が好適である。
本発明の第1の電気光学装置の駆動方法は、電気光学装置の駆動方法であって、前記電気光学装置は、複数の走査線と、複数のデータ線と、複数の第1の電源線と、複数の単位回路と、を含み、前記複数の単位回路の各々は、電気光学素子に直列に接続されるともに前記第1の電源線のうち対応する第1の電源線に接続された第1のトランジスタと、前記第1のトランジスタの前記ドレインと前記第1のトランジスタとのゲートとの導通を制御する第2のトランジスタと、前記第1のトランジスタと前記複数のデータ線のうち対応するデータ線との導通を制御し、前記複数の走査線のうち対応する走査線を介して供給される走査信号により制御される第3のトランジスタと、を備え、前記第3のトランジスタがオン状態及び前記対応する第1の電源線が駆動電圧から電気的に切り離された状態で、前記対応するデータ線から供給されるデータ電流を前記第1のトランジスタに流すことにより、前記第1のトランジスタの導通状態を設定する第1のステップと、前記第3のトランジスタがオフ状態及び前記第1のトランジスタの前記ドレイン及びソースのうちいずれか一方に前記対応する第1の電源線を介して前記駆動電圧が印加された状態で、前記対応する第1の電源線と前記電気光学素子との間に、前記データ電流により設定された前記第1のトランジスタの前記導通状態に応じた電流を流す第2のステップを含むこと、を特徴とする。
本発明の第2の電気光学装置の駆動方法は、第1の端子と第2の端子と第1の制御用端子とを有する第1のトランジスタと、第3の端子と第4の端子と第2の制御用端子とを有し、前記第1の制御用端子に前記第3の端子が接続され、前記第2の端子に前記第4の端子が接続された第2のトランジスタと、第5の端子と第6の端子と第3の制御用端子とを有し、前記第1の端子に前記第5の端子が接続された第3のトランジスタと、第7の端子と第8の端子を有し、前記第7の端子が前記第1の制御用端子及び前記第3の端子に接続された容量素子と、前記第2の端子に接続された電気光学素子と、含む単位回路を複数備え、前記第6の端子が複数のデータ線のうち1つのデータ線と接続され、前記第3の制御用端子が複数の走査線のうち1つの走査線と接続され、前記第1の端子は前記複数の単位回路の他の単位回路の前記第1の端子と共に第1の電源線に接続されている電気光学装置の駆動方法であって、前記第1の電源線を駆動電圧から電気的に切り離すことにより、前記一連の単位回路の前記第1の端子を、前記駆動電圧から電気的に切り離し、かつ、前記一連の単位回路の前記第3のトランジスタがオン状態とすることにより、前記第1のトランジスタを経由して流れる電流の電流レベルに応じた電荷量を前記容量素子に保持し、前記電荷量に応じた電圧を前記第1の制御用端子に印加して、前記第1の端子と前記第2の端子との間の導通状態を設定するステップと、前記第3のトランジスタをオフ状態にするとともに、前記一連の単位回路の前記第1の端子を前記第1の電源線を介して前記駆動電圧に電気的に接続するステップとを含む。
本発明の第3の電気光学装置の駆動方法は、第1の端子と第2の端子と第1の制御用端子とを有する第1のトランジスタと、第3の端子と第4の端子と第2の制御用端子とを有し、前記第1の制御用端子に前記第3の端子が接続され、前記第2の端子に前記第4の端子が接続された第2のトランジスタと、第5の端子と第6の端子と第3の制御用端子とを有し、前記第1の端子に前記第5の端子が接続された第3のトランジスタと、第7の端子と第8の端子を有し、前記第7の端子が前記第1の制御用端子及び前記第3の端子に接続された容量素子と、前記第2の端子に接続された電気光学素子と、を含む単位回路を複数備え、前記第6の端子が複数のデータ線のうち1つのデータ線と接続され、前記第3の制御用端子が複数の走査線のうち1つの走査線と接続され、前記第1の端子は前記複数の単位回路の他の単位回路の前記第1の端子と共に第1の電源線に接続されるとともに、前記第8の端子は前記複数の単位回路の他の単位回路の前記第8の端子と共に第2の電源線に接続されている電気光学装置の駆動方法であって、前記第1の電源線を駆動電圧から電気的に切り離すことにより、前記一連の単位回路の前記第1の端子を前記駆動電圧から電気的に切り離し、かつ、前記一連の単位回路の前記第3のトランジスタがオン状態とすることにより、前記第1のトランジスタを経由して流れる電流の電流レベルに応じた電荷量を前記容量素子に保持し、前記電荷量に応じた電圧を前記第1の制御用端子に印加して、前記第1の端子と前記第2の端子との間の導通状態を設定するステップと、前記第3のトランジスタをオフ状態にするとともに、前記一連の単位回路の前記第1の端子を前記第1の電源線を介して前記駆動電圧に電気的に接続するステップとを含む。
上記の電気光学装置の駆動方法によれば、電気光学素子に供給する電流あるいは電圧を決定するトランジスタの特性バラツキを補償するとともに、画素回路を構成するトランジスタを可能な限り削減することができる。
本発明における第1の電子機器は、上記の電子回路を実装したことを特徴とする。
上記の電子回路は、前記電子機器の表示ユニットやメモリ部等のアクティブな機能を有するアクティブ駆動部に用いることができる。
本発明における第2の電子機器は、上記のの電気光学装置を実装したことを特徴とする。
上記の電気光学装置は、高精度に電気光学素子の状態を制御できるとともに高開口率を有しているので、表示品質が優れた表示ユニットを有した電子機器を提供することができる。
又、上記の電気光学装置は、画素回路を構成するトランジスタの数を可能な限り少なくしているので、製造コストを抑制することができる。
(第1実施形態)
以下、本発明を具体化した第1実施形態を図1〜4に従って説明する。図1は、電気光学装置としての有機ELディスプレイの回路構成を示すブロック回路図である。図2は、表示パネル部及びデータ線駆動回路の回路構成を示すブロック回路図である。図3は画素回路の回路図である。図4は、画素回路の駆動方法を説明するためのタイミングチャートである。
有機ELディスプレイ10は、信号生成回路11、アクティブマトリクス部12、走査線駆動回路13、データ線駆動回路14及び電源線制御回路15を備えている。有機ELディスプレイ10の信号生成回路11、走査線駆動回路13、データ線駆動回路14及び電源線制御回路15は、それぞれが独立した電子部品によって構成されていてもよい。例えば、信号生成回路11、走査線駆動回路13、データ線駆動回路14及び電源線制御回路15が、各々1チップの半導体集積回路装置によって構成されていてもよい。又、信号生成回路11、走査線駆動回路13、データ線駆動回路14及び電源線制御回路15の全部若しくは一部がプログラマブルなICチップで構成され、その機能がICチップに書き込まれたプログラムによりソフトウェア的に実現されてもよい。
信号生成回路11は、図示しない外部装置からの画像データに基づいてアクティブマトリクス部12に画像を表示させるための走査制御信号及びデータ制御信号を作成する。そして、信号生成回路11は、前記走査制御信号を走査線駆動回路13に出力するとともに、前記データ制御信号をデータ線駆動回路14に出力する。又、信号生成回路11は、電源線制御回路15に対してタイミング制御信号を出力する。
アクティブマトリクス部12は、図2に示すように、列方向に沿って延設されたM本のデータ線Xm(m=1〜M;mは自然数)と、行方向に沿って延設されたN本の走査線Yn(n=1〜N;nは自然数)との交差部に対応する位置に配置された複数の単位回路としての画素回路20を有している。そして、複数の画素回路20で1つの電子回路が形成されている。
つまり、各画素回路20は、その列方向に沿って延設されたデータ線Xmと、行方向に沿って延設された走査線Ynとにそれぞれ接続されることによりマトリクス状に配列されている。又、各画素回路20は、走査線Ynに平行して延設された第1の電源線VL1に接続されている。各第1の電源線VL1は、アクティブマトリクス部12の右端側に配設された画素回路20の列方向に沿って延設された駆動電圧としての駆動電圧Vddを供給する電圧供給線Loに駆動電圧供給用トランジスタQvを介して接続されている。
画素回路20は、図2に示すように、発光層が有機材料で構成された電気光学素子又は電子素子として有機EL素子21を有する。そして、画素回路20は、駆動電圧供給用トランジスタQvがオン状態になることで、第1の電源線VL1を介して駆動電圧Vddが供給されるようになっている。尚、各画素回路20内に配置形成される後記するトランジスタは、TFT(薄膜トランジスタ)で構成されている。
走査線駆動回路13は、信号生成回路11から出力される走査制御信号に基づいて、アクティブマトリクス部12に配設されたN本の走査線Ynのうち、1本の走査線を選択し、その選択された走査線に走査信号を出力する。
データ線駆動回路14は、図2に示すように、複数の単一ラインドライバ23を備えている。各単一ラインドライバ23は、それぞれアクティブマトリクス部12に配設された対応するデータ線Xmと接続されている。データ線駆動回路14は、信号生成回路11から出力された前記データ制御信号に基づいて、データ電流Idata1、Idata2、・・・、IdataMをそれぞれ生成する。そして、データ線駆動回路14は、その生成されたデータ電流Idata1、Idata2、・・・、IdataMをデータ線Xmを介して各画素回路20に出力する。そして、画素回路20は、それぞれデータ電流Idata1、Idata2、・・・、IdataMに応じて同画素回路20の内部状態が設定されると、このデータ電流Idata1、Idata2、・・・、IdataMの電流レベルに応じて有機EL素子21に供給する駆動電流Ielを制御するようになっている。
電源線制御回路15は、駆動電圧供給用トランジスタQvのゲートと電源線制御線Fを介して接続されている。電源線制御回路15は、信号生成回路11から出力されるタイミング制御信号に基づいて、駆動電圧供給用トランジスタQvのオン・オフ状態を決定する電源線制御信号SFCを生成し、供給する。
そして、駆動電圧供給用トランジスタQvがオン状態となることで、第1の電源線VL1に駆動電圧Vddが供給され、該第1の電源線VL1と接続された画素回路20に駆動電圧Vddが供給される。
次に、有機ELディスプレイ10の画素回路20について以下に説明する。
図3に示すように、画素回路20は、駆動トランジスタQ1、トランジスタQ2、スイッチングトランジスタQ3及び保持用キャパシタCoから構成されている。
駆動トランジスタQ1の導電型はp型(pチャネル)である。又、トランジスタQ2及びスイッチングトランジスタQ3の導電型は、それぞれ、n型(nチャネル)である。
駆動トランジスタQ1は、そのドレインが有機EL素子21の陽極と、トランジスタQ2のドレインとに接続されている。有機EL素子21の陰極は接地されている。トランジスタQ2は、そのソースが駆動トランジスタQ1のゲートに接続されている。トランジスタQ2のゲートはアクティブマトリクス部12の行方向に沿って配置された他の画素回路20のトランジスタQ2のゲートととも第2の副走査線Yn2に接続されている。
駆動トランジスタQ1のゲートには、保持用キャパシタCoの第1の電極Laが接続されるとともに、保持用キャパシタCoの第2の電極Lbが駆動トランジスタQ1のソースに接続されている。
駆動トランジスタQ1のソースは、スイッチングトランジスタQ3のソースに接続されている。スイッチングトランジスタQ3のドレインはデータ線Xmに接続されている。スイッチングトランジスタQ3のゲートは第1の副走査線Yn1に接続されている。尚、第1の副走査線Yn1と第2の副走査線Yn2とで走査線Ynを構成している。
また、駆動トランジスタQ1のソースは、他の画素回路20の駆動トランジスタQ1のソースととも第1の電源線VL1に接続されている。第1の電源線VL1は、駆動電圧供給用トランジスタQvの第10の端子としてのドレインに接続されている。駆動電圧供給用トランジスタQvの第9の端子としてのソースは電圧供給線Loに接続されている。
駆動電圧供給用トランジスタQvの導電型はp型(pチャネル)である。駆動電圧供給用トランジスタQvは、電源線制御回路15から電源線制御線Fを介して供給される電源線制御信号SFCに応じて、電気的切断の状態(オフ状態)及び電気的接続の状態(オン状態)となる。駆動電圧供給用トランジスタQvがオン状態となると、駆動電圧供給用トランジスタQvが接続されている第1の電源線VL1に接続された各画素回路20の駆動トランジスタQ1に駆動電圧Vddが供給される。
次に、上述のように構成された画素回路20の駆動方法について図4に従って説明する。図4において、駆動周期Tcは、有機EL素子21の輝度が1回ずつ更新される周期を意味しており、通常、フレーム周期に相当する。
まず、図4に示すように、データ線駆動回路14からデータ電流Idataが供給される。この状態で、走査線駆動回路13から第1の副走査線Yn1を介してスイッチングトランジスタQ3のゲートにスイッチングトランジスタQ3をオン状態とする第1の走査信号SC1が供給される。又、このとき、走査線駆動回路13から第2の副走査線Yn2を介してトランジスタQ2のゲートにトランジスタQ2をオン状態にする第2の走査信号SC2が供給される。
これにより、スイッチングトランジスタQ3及びトランジスタQ2がそれぞれオン状態になる。そして、データ電流Idataが駆動トランジスタQ1を経由して流れる。これによりデータ電流Idataに応じた電荷量が保持用キャパシタCoに保持され、当該電荷量に対応するゲート電圧Voに応じて駆動トランジスタQ1のソースとドレインとの間の導通状態が設定される。
その後、走査線駆動回路13から第1の副走査線Yn1を介してスイッチングトランジスタQ3のゲートにスイッチングトランジスタQ3をオフ状態にする第1の走査信号SC1が供給される。又、このとき、走査線駆動回路13から第2の副走査線Yn2を介してトランジスタQ2のゲートにトランジスタQ2をオフ状態にする第2の走査信号SC2が供給される。
これにより、スイッチングトランジスタQ3及びトランジスタQ2がそれぞれオフ状態となり、データ線Xmと駆動トランジスタQ1とは電気的に切断される。
尚、少なくともデータ電流Idataが駆動トランジスタQ1に供給されている期間は、駆動電圧供給用トランジスタQvは、電源線制御回路15から供給される駆動電圧供給用トランジスタQvをオフ状態にする電源線制御信号SFCが供給されることによって、オフ状態になっている。
続いて、電源線制御回路15から駆動電圧供給用トランジスタQvをオン状態とする電源線制御信号Svが駆動電圧供給用トランジスタQvのゲートに電源線制御線Fを介して供給される。すると、駆動電圧供給用トランジスタQvがオン状態になり、駆動トランジスタQ1のソースに駆動電圧Vddが供給される。
これにより、データ電流によって設定された導通状態に応じた駆動電流Ielが有機EL素子21に供給され、有機EL素子21が発光する。このとき、駆動電流Ielは、データ電流Idataとほぼ等しくするためには、駆動トランジスタQ1は飽和領域で駆動するように設定されていることが好ましい。
上述のようにデータ信号としてデータ電流Idataを用いることにより、閾値電圧や利得係数など種々の駆動トランジスタQ1の電気特性のパラメータのバラツキを駆動トランジスタQ1毎に補償される。
駆動電圧供給用トランジスタQvがオフ状態とされるまで、有機EL素子21はデータ電流Idataに応じた輝度で発光し続ける。
上述のように、画素回路20は、4個のトランジスタを必要とする従来の画素回路と比べて、使用するトランジスタの数を1つ少なくすることができる。従って、画素回路20のトランジスタの製造における歩留まりや開口率を向上させることができる。
上述の実施形態の電子回路及び電気光学装置によれば、以下のような特徴を得ることができる。
(1)本実施形態では、駆動トランジスタQ1、トランジスタQ2、スイッチングトランジスタQ3及び保持用キャパシタCoで画素回路20を構成した。そして、駆動トランジスタQ1を駆動させるための駆動電圧Vddを供給する第1の電源線VL1と、アクティブマトリクス部12の右端側に設けられた画素回路20の列方向に沿って延設された電圧供給線Loとの間に駆動電圧供給用トランジスタQvを接続した。
このように構成することによって、画素回路20は使用するトランジスタの個数を従来のものと比べて少なくすることができる。従って、トランジスタの製造における歩留まりや開口率が向上に適した画素回路を有する有機ELディスプレイ10を提供することができる。
(第2実施形態)
次に、本発明を具体化した第2実施形態を図5に従って説明する。尚、本実施形態において、上述の第1実施形態と同じ構成部材については符号を等しくして、その詳細な説明を省略する。
図5は、本実施形態における有機ELディスプレイ10のアクティブマトリクス部12a及びデータ線駆動回路14の回路構成を示すブロック回路図である。図6は、アクティブマトリクス部12aに配設される画素回路30の回路図である。
アクティブマトリクス部12は、第1の電源線VL1に平行して第2の電源線VL2が配設されている。複数の第2の電源線VL2の各々は、図6に示したように各画素回路30の保持用キャパシタCoと接続するとともに、電圧供給線Loに接続されている。
画素回路30は、図6に示すように、駆動トランジスタQ1、トランジスタQ2、スイッチングトランジスタQ3及び保持用キャパシタCoから構成されている。
駆動トランジスタQ1は、そのドレインが有機EL素子21の陽極とトランジスタQ2のドレインとに接続されている。有機EL素子21の陰極は接地されている。トランジスタQ2のソースは駆動トランジスタQ1のゲートに接続されるとともに、保持用キャパシタCoの第1の電極に接続されている。トランジスタQ2のゲートは、第2の副走査線Yn2に接続されている。
保持用キャパシタCoの第2の電極Lbは、第2の電源線VL2に接続されている。これによって、保持用キャパシタCoには定電圧である駆動電圧Vddが駆動電圧供給用トランジスタQvのオン・オフ状態に関係なく独立して常時供給される。
このように保持用キャパシタCoの第2の電極Lbを第2の電源線VL2に接続することによって、駆動トランジスタQ1にデータ電流Idataを供給するときと、駆動トランジスタQ1のソースに駆動電圧を印加するときとで、保持用キャパシタCoに生じる電圧の変動を抑制することができる。
その結果、画素回路30は上述の第1実施形態と同様の効果を得ることができることに加えて、上述の第1実施形態と比較して、より有機EL素子21の輝度階調を精度良く制御することができる。
駆動トランジスタQ1のソースは、第1の電源線VLに接続されるとともに、スイッチングトランジスタQ3のソースに接続されている。スイッチングトランジスタQ3のドレインは、データ線Xmと接続されている。スイッチングトランジスタQ3のゲートは、第1の副走査線Yn1に接続されている。
次に、上述のように構成された画素回路30の駆動方法について説明する。
まず、データ線駆動回路14からデータ電流Idataが供給される。この状態で、走査線駆動回路13から第1の副走査線Yn1を介してスイッチングトランジスタQ3のゲートにスイッチングトランジスタQ3をオン状態にする第1の走査信号SC1が供給される。又、このとき、走査線駆動回路13から第2の副走査線Yn2を介してトランジスタQ2のゲートにトランジスタQ2をオン状態にする第2の走査信号SC2が供給される。
すると、スイッチングトランジスタQ3及びトランジスタQ2がそれぞれオン状態になる。そして、データ電流Idataが駆動トランジスタQ1及びトランジスタQ2を経由して、データ電流Idataに相応した電荷量が保持用キャパシタCoに保持される。
これにより、駆動トランジスタQ1のソースとドレインとの間の導通状態が設定される。
その後、走査線駆動回路13から第1の副走査線Yn1を介してスイッチングトランジスタQ3のゲートにスイッチングトランジスタQ3をオフ状態にする第1の走査信号SC1が供給される。又、このとき、走査線駆動回路13から第2の副走査線Yn2を介してトランジスタQ2のゲートにトランジスタQ2をオフ状態にする第2の走査信号SC2が供給される。その結果、スイッチングトランジスタQ3及びトランジスタQがそれぞれオフ状態になり、データ線Xmと駆動トランジスタQ1とは電気的に切断される。
尚、少なくともデータ電流Idataが駆動トランジスタQ1に供給されている期間は、駆動電圧供給用トランジスタQvは、電源線制御回路15から供給される駆動電圧供給用トランジスタQvをオフ状態にする電源線制御信号SFCが供給されることによって、オフ状態になっている。
続いて、電源線制御回路15から駆動電圧供給用トランジスタQvをオン状態にする電源線制御信号Svが駆動電圧供給用トランジスタQvのゲートに電源線制御線Fを介して供給される。すると、駆動電圧供給用トランジスタQvがオン状態になり、駆動トランジスタQ1のソースに駆動電圧Vddが供給される。このとき、保持用キャパシタCoの第2の電極Lbには、駆動電圧Vddが駆動電圧供給用トランジスタQvのオン・オフ状態に関係なく独立して常時供給されているので、データ電流Idataに相対した電荷量を保持用キャパシタCoに保持するときと、駆動電圧供給用トランジスタQvをオン状態にすることによって駆動トランジスタQ1から有機EL素子21に駆動電流Ielを供給するときとで保持用キャパシタCoに生じる電圧の変動を抑制することができる。従って、保持用キャパシタCoに保持された電圧Voに応じた駆動電流Ielが有機EL素子に供給される。
(第3実施形態)
次に、第1又は第2実施形態で説明した電気光学装置としての有機ELディスプレイ10の電子機器の適用について図7及び図8に従って説明する。有機ELディスプレイ10は、モバイル型のパーソナルコンピュータ、携帯電話、デジタルカメラ等種々の電子機器に適用できる。
図7は、モバイル型パーソナルコンピュータの構成を示す斜視図を示す。図7において、パーソナルコンピュータ70は、キーボード71を備えた本体部72と、有機ELディスプレイ10を用いた表示ユニット73とを備えている。
この場合においても、有機ELディスプレイ10を用いた表示ユニット73は実施形態と同様な効果を発揮する。この結果、有機EL素子21の輝度階調を精度良く制御することができるとともに歩留まりや開口率を向上させることができる有機ELディスプレイ10を備えたモバイル型パーソナルコンピュータ70を提供することができる。
図8は、携帯電話の構成を示す斜視図を示す。図8において、携帯電話80は、複数の操作ボタン81、受話口82、送話口83、有機ELディスプレイ10を用いた表示ユニット84を備えている。この場合においても、有機ELディスプレイ10を用いた表示ユニット84は上述の実施形態と同様な効果を発揮する。この結果、有機EL素子21の輝度階調を精度良く制御することができるとともに歩留まりや開口率を向上させることができる有機ELディスプレイ10を備えた携帯電話80を提供することができる。
尚、発明の実施形態は、上記実施形態に限定されるものではなく、以下のように実施してもよい。
上述の実施形態では、画素回路20,30の駆動トランジスタQ1の導電型をp型(pチャネル)、トランジスタQ2及びスイッチングトランジスタQ3のそれぞれの導電型をn型(nチャネル)になるように設定した。そして、駆動トランジスタQ1のドレインを有機EL素子21の陽極に接続した。又、有機EL素子21の陰極を接地した。
これを、駆動トランジスタQ1の導電型をn型(nチャネル)、スイッチングトランジスタQ3及びトランジスタQ2のそれぞれの導電型をp型(pチャネル)になるように設定してもよい。
上述の実施形態では、陽極を画素電極、陰極を複数の画素電極に対して共通の共通電極としたが、陰極を画素電極、共通電極を陽極としてもよい。
上述の第1実施形態及び第2実施形態では、画素回路に含まれるスイッチングトランジスタQ3のゲートを第1の副走査線Yn1に接続した。又、トランジスタQ2のゲートを第2の副走査線Yn2に接続した。そして、第1の副走査線Yn1と第2の副走査線Yn2とで走査線Ynを構成した。
これに対して、図9や図10に示すように、トランジスタQ2及びスイッチングトランジスタQ3を共通の走査信号SC1で制御することもできる。
これにより、一つの画素回路に対して設けられる走査線の数は1本となり、一つの画素回路当たりの配線数を減ずることができ、開口率を向上させることができる。
上記の実施形態では、駆動電圧Vddの画素回路に対する供給を制御する制御回路として、駆動電圧供給用トランジスタQvを使用した。
これを、駆動電圧供給用トランジスタQvの変わりに低電位と高電位との間で切換え可能なスイッチを設けてもよい。又、前記制御回路として駆動能力を向上させるためにバッファ回路あるいはソースフォロワ回路を含むボルテージフォロワ回路を使用してもよい。このようにすることによって、画素回路に対して速やかに駆動電圧Vddを供給することができる。
上記の実施形態では、電圧供給線Loをアクティブマトリクス部12の右端側に設けたが、これに限定されることはなく、例えば、アクティブマトリクス部12の左端側に設けてもよい。
電圧供給線Loをアクティブマトリクス部12に対して走査線駆動回路13と同じ側に設けてもよい。
電源線制御回路15を、アクティブマトリクス部12に対して走査線駆動回路13と同じ側に設けることもできる。
上記の実施形態では、本発明を有機EL素子に適用した例について述べたが、もちろん、有機EL素子以外の例えばLED、FED、液晶素子、無機EL素子、電気泳動素子、電子放出素子等の種々の電気光学素子を駆動する単位回路に具体化してもよい。RAM等(特にMRAM)の記憶素子に具体化してもよい。
第1実施形態の有機ELディスプレイの回路構成を示すブロック回路図である。 第1実施形態の表示パネル部及びデータ線駆動回路の回路構成を示すブロック回路図である。 第1実施形態の画素回路の回路図である。 第1実施形態の画素回路の駆動方法を説明するためのタイミングチャートである。 第2実施形態の表示パネル部及びデータ線駆動回路の回路構成を示すブロック回路図である。 第2実施形態の画素回路の回路図である。 第3実施形態を説明するためのモバイル型パーソナルコンピュータの構成を示す斜視図である。 第3実施形態を説明するための携帯電話の構成を示す斜視図である。 別例の画素回路を説明するための回路図である。 別例の画素回路を説明するための回路図である。
符号の説明
Co…容量素子としての保持用キャパシタ、Q1…第1のトランジスタとしての駆動トランジスタ、Q2…第2のトランジスタとしてのトランジスタ、Q3…第3のトランジスタとしてのスイッチングトランジスタ、Qv…制御回路又は第4のトランジスタとしての駆動電圧供給用トランジスタ、Vdd…駆動電圧VL、1…第1の電源線、VL2…第2の電源線、Xm…データ線、Yn…走査線、10…電気光学装置としての有機ELディスプレイ、20,30…単位回路としての画素回路、21…電子素子、電気光学素子又は電流駆動素子としての有機EL素子、70…電子機器としてのパーソナルコンピュータ、80…電子機器としての携帯電話。

Claims (6)

  1. 複数の走査線と、
    複数のデータ線と、
    複数の第1の電源線と、
    複数の第2の電源線と、
    複数の単位回路と、を含み、
    前記複数の単位回路の各々は、
    第1ゲートと第1の端子と第2の端子とを備えた第1のトランジスタと、
    第1の電極と第2の電極とを備え、当該第1の電極が前記第2の電源線に接続されるとともに、当該第2の電極が前記第1のゲートに接続されたキャパシタと、
    第2のゲートと第3の端子と第4の端子とを備え、前記第1の端子と前記第1のゲート
    との導通を制御する第2のトランジスタと、
    第3のゲートと第5の端子と第6の端子とを備えた第3のトランジスタと、
    電気光学素子と、を含み、
    前記第1のトランジスタは、前記電気光学素子と前記第3のトランジスタとの間に接続され、
    前記第5の端子は、前記複数のデータ線のうちの一つのデータ線に接続され、
    前記第6の端子は、前記第2の端子に接続され、
    前記一つのデータ線及び前記第3のトランジスタを介して第1の期間に供給されるデー
    タ信号に応じた電位に、前記第1のゲートのゲート電圧は設定され、
    前記ゲート電圧に応じた電流レベルを有する駆動電流が、第2の期間に前記複数の第1
    の電源線のうちの一つの第1の電源線から前記電気光学素子に前記第1のトランジスタを
    介して供給され、
    前記複数の第2の電源線のうち一つの第2の電源線は所定電位に設定されており、
    前記一つの第2の電源線により、前記第1の電極は前記所定電位に設定されること、
    を特徴とする電気光学装置。
  2. 請求項に記載の電気光学装置において、
    前記電気光学素子は、前記第1のトランジスタ前記第1の端子に接続されていること

    を特徴とする電気光学装置。
  3. 請求項又はに記載の電気光学装置において、
    前記第1のトランジスタは、前記一つの第1の電源線に接続されていること、
    を特徴とする電気光学装置。
  4. 請求項乃至のいずれか一項に記載の電気光学装置において、
    前記複数の第1の電源線は、前記複数の走査線と平行に延設されていること、
    を特徴とする電気光学装置。
  5. 請求項又はに記載の電気光学装置において、
    前記一つの第2の電源線の電位は、前記一つの第1の電源線とは独立して、前記所定電
    位に設定されていること、
    を特徴とする電気光学装置。
  6. 請求項乃至のいずれか一項に記載の電気光学装置が実装された電子機器。
JP2006321337A 2002-08-30 2006-11-29 電気光学装置及び電子機器 Expired - Fee Related JP4458084B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006321337A JP4458084B2 (ja) 2002-08-30 2006-11-29 電気光学装置及び電子機器

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002255255 2002-08-30
JP2006321337A JP4458084B2 (ja) 2002-08-30 2006-11-29 電気光学装置及び電子機器

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003207373A Division JP2004145278A (ja) 2002-08-30 2003-08-12 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器

Publications (2)

Publication Number Publication Date
JP2007072485A JP2007072485A (ja) 2007-03-22
JP4458084B2 true JP4458084B2 (ja) 2010-04-28

Family

ID=37933911

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006321337A Expired - Fee Related JP4458084B2 (ja) 2002-08-30 2006-11-29 電気光学装置及び電子機器

Country Status (1)

Country Link
JP (1) JP4458084B2 (ja)

Also Published As

Publication number Publication date
JP2007072485A (ja) 2007-03-22

Similar Documents

Publication Publication Date Title
KR100570164B1 (ko) 전자 회로, 전자 회로의 구동 방법, 전기 광학 장치, 전기광학 장치의 구동 방법 및 전자 기기
JP4144462B2 (ja) 電気光学装置及び電子機器
JP4123084B2 (ja) 電子回路、電気光学装置、及び電子機器
TWI284307B (en) Electronic circuit and driving method thereof, electronic device, photoelectric apparatus and driving method thereof, and electronic machine
WO2010041426A1 (ja) 画像表示装置およびその制御方法
TW200402021A (en) Electronic circuit, driving method of electronic circuit, optoelectronic apparatus, driving method of optoelectronic apparatus, and electronic machine
JP2004126526A (ja) 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器
JP2004145281A (ja) 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器
JP2004145279A (ja) 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器
JP2010055116A (ja) 電気光学装置及び電子機器
JP4458084B2 (ja) 電気光学装置及び電子機器
JP3965583B2 (ja) 表示画素及び表示装置
JP2006072385A (ja) 電子装置及び電子機器
JP2004145301A (ja) 電子回路、電子回路の駆動方法、電子装置、電気光学装置、電気光学装置の駆動方法及び電子機器
KR20030095253A (ko) 전자 회로, 전자 장치, 전기 광학 장치 및 전자 기기

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070406

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080401

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080530

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091013

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091210

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100119

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100201

R150 Certificate of patent or registration of utility model

Ref document number: 4458084

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130219

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130219

Year of fee payment: 3

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees