JP4282725B2 - 復号装置、及び復号方法 - Google Patents
復号装置、及び復号方法 Download PDFInfo
- Publication number
- JP4282725B2 JP4282725B2 JP2007049376A JP2007049376A JP4282725B2 JP 4282725 B2 JP4282725 B2 JP 4282725B2 JP 2007049376 A JP2007049376 A JP 2007049376A JP 2007049376 A JP2007049376 A JP 2007049376A JP 4282725 B2 JP4282725 B2 JP 4282725B2
- Authority
- JP
- Japan
- Prior art keywords
- external information
- unit
- exponent
- bit
- decoding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2957—Turbo codes and decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/3905—Maximum a posteriori probability [MAP] decoding or approximations thereof based on trellis or lattice decoding, e.g. forward-backward algorithm, log-MAP decoding, max-log-MAP decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6577—Representation or format of variables, register sizes or word-lengths and quantization
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6577—Representation or format of variables, register sizes or word-lengths and quantization
- H03M13/658—Scaling by multiplication or division
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6577—Representation or format of variables, register sizes or word-lengths and quantization
- H03M13/6588—Compression or short representation of variables
Landscapes
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Error Detection And Correction (AREA)
Description
3GPP Technical Specification TS25.212 C. Berrou, A. Glavieux, and P. Thitimajshima, "Near Shannon limit error-correcting coding and decoding: Turbo-codes (1)," in proc. of the IEEE int. conf. on Communications(ICC'93),Geneva, 1993, pp.1064-1070. J. Vogt and A. Finger, "Improving the max-log-MAP turbo decoder," Electronics Letters 9th November 2000, Vol.36, No. 23, pp. 1937-1939. J. Vogt, J. Ertel and A. Finger, "Reducing bit width of extrinsic memory in turbo decoder realisations," Electronics Letters 28th November 2000, Vol.36, No. 20, pp. 1937-1939. D. Garrett, B. Xu, and C. Nicol, "Energy Efficient Turbo Decoding for 3G Mobile," in Int. Symp. on Low Power Electronics and Design, 2001 pp. 328-333.
入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記要素復号部から出力された外部情報が入力されて、前記外部情報から符号ビットを除いた情報のうち前記符号ビットと異なる値が最初に出現するビット位置である指数を特定する指数位置決定部と、
前記外部情報のうち前記指数に隣接した1又は複数ビットの情報を仮数として取得する仮数取得部と、
前記指数、前記仮数を記憶する記憶部と、
前記記憶部に記憶された前記指数と前記仮数とを読み出して前記外部情報を復元する復元部とを備え、
前記要素復号部は、前記復元された前記外部情報に基づいて繰返しの復号を行うことを特徴とする復号装置。
前記復元部は前記指数に対応するビット位置に隣接したビット位置に前記仮数の情報をそのまま追加することで前記外部情報を復元することを特徴する付記1記載の復号装置。
前記復元部は前記指数に対応するビット位置に前記符号ビットと異なる値を立て、前記仮数の情報を前記指数に対応するビット位置に隣接してそのまま追加することで前記外部情報を復元することを特徴とする付記1記載の復号装置。
入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記要素復号部から出力された前記外部情報が入力されて、前記外部情報の符号ビットを除いた情報のうち前記符号ビットと異なる値が最初に出現するビット位置である指数を特定する指数位置決定部と、
前記外部情報のうち前記指数より下位の桁のビットを取得し、前記取得した下位の桁のビットと前記符号ビットを除く前記外部情報とを加算する加算部と、
前記加算部からの加算値に対する前記指数を記憶する記憶部と、
前記記憶部に記憶された前記指数を読み出して前記外部情報を復元する復元部とを備え、
前記要素復号部は、前記復元された前記外部情報に基づいて繰返しの復号を行うことを特徴とする復号装置。
前記復元部は、前記加算値に対する指数のビット位置に前記符号ビットと異なる値を立てることで前記外部情報を復元することを特徴とする付記4記載の復号装置。
入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記要素復号部からの前記外部情報に対して係数値を乗算して出力する係数スケーリング部と、
前記係数スケーリング部から出力された外部情報に対して、前記外部情報のうち符号ビットを除いた情報から、前記符号ビットと異なる値が最初に出現するビット位置である指数を特定する指数化部と、
前記指数を記憶する記憶部と、
前記記憶部に保存された前記指数を読み出して前記外部情報を復元する復元部とを備え、
前記要素復号部は、前記復元された前記外部情報に基づいて繰り返しの復号を行うことを特徴とする復号装置。
入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記要素復号部からの前記外部情報に対して、m(mは1以上の整数)ビット右シフトさせる右シフト部と、
右シフトされた前記外部情報をメモリに保存するメモリ保存部と、
前記メモリから読み出した前記外部情報に対して係数値を乗算する係数スケーリング部とを備え、
前記要素復号部は、前記係数スケーリング部からの前記外部情報に基づいて繰り返しの復号を行うことを特徴とする復号装置。
前記係数スケーリング部は、前記メモリから読み出した前記外部情報に対して、n(nは1以上の整数)ビット左シフトさせる左シフト部と、
前記メモリから読み出された前記外部情報と前記左シフト部からの外部情報とを加算する加算部とにより、前記係数値を乗算することを特徴とする付記7記載の復号装置。
入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記要素復号部から出力された前記外部情報が入力されて、前記外部情報から符号ビットを除いた情報のうち前記符号ビットと異なる値が最初に出現するビット位置である指数を特定する指数位置決定部と、
前記外部情報のうち前記指数に隣接した1又は複数ビットの情報を仮数として取得する仮数取得部と、
前記指数に対応する2進数値として表現できない他の2進数値に対してインデックスが割り当てられたテーブルから、前記指数と前記仮数との組に対応する前記インデックスを求めるテーブル参照部と、
求められた前記インデックスを記憶する記憶部と、
前記記憶部に記憶された前記インデックスに基づいて、前記テーブルを参照して前記外部情報を復元する復元部とを備え、
前記要素復号部は、前記復元された前記外部情報に基づいて繰返しの復号を行うことを特徴とする復号装置。
前記テーブルは、前記他の2進数値にうち下位桁から順にインデックスが割り当てられることを特徴とする付記9記載の復号装置。
前記テーブルは、前記他の2進数値のうち上位桁に下位桁より多くのインデックスが割り当てられることを特徴とする付記9記載の復号装置。
入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記要素復号部の入力側に、前記各入力データを構成する各ビット系列に対して、符号ビットを除いた情報のうち前記符号ビットと異なる値が最初に出現するビット位置である指数を各々特定する指数化部と、
前記指数化部から出力される指数を各々メモリに保存するメモリ保存部とを夫々備え、
前記要素復号部は、前記メモリから読み出された前記入力データの前記各ビット系列に基づいて繰り返し復号を行うことを特徴とする復号装置。
入力データに対して外部情報を生成する要素復号部を有する復号装置における復号方法において、
前記要素復号部から出力される前記外部情報が入力されて、前記外部情報から符号ビットを除いた情報のうち前記符号ビットと異なる値の最初のビット位置である指数を特定し、
前記外部情報のうち前記指数に隣接した1又は複数ビットの情報を仮数として取得し、
前記指数と前記仮数とを記憶部に保存し、
前記記憶部に保存された前記指数と前記仮数とを読み出して前記外部情報を復元し、
前記要素復号部は、復元された前記外部情報に基づいて繰り返し復号を行うことを特徴とする復号装置。
入力データに対して外部情報を生成する要素復号部を有する復号装置における復号方法おいて、
前記要素復号部から出力された前記外部情報が入力されて、前記外部情報の符号ビットを除いた情報のうち前記符号ビットと異なる値が最初に出現するビット位置である指数を特定し、
前記外部情報のうち前記指数より下位の桁のビットを取得し、前記取得した下位の桁のビットと前記符号ビットを除く前記外部情報とを加算し、
加算後の加算値に対する前記指数を記憶部に保存し、
前記記憶部に保存された前記指数を読み出して前記外部情報を復元し、
前記要素復号部は、復元された前記外部情報に基づいて繰り返し復号を行うことを特徴とする復号方法。
入力データに対して外部情報を生成する要素復号部を有する復号装置における復号方法において、
前記要素復号部からの前記外部情報に対して係数値を乗算し、
前記乗算された外部情報に対して、前記外部情報のうち符号ビットを除いた情報から、前記符号ビットと異なる値が最初に出現するビット位置である指数を特定し、
前記指数を記憶部に保存し、
前記記憶部に保存された前記指数を読み出して、前記外部情報を復元し、
前記要素復号部は、復元された前記外部情報に基づいて繰り返しの復号を行うことを特徴とする復号方法。
入力データに対して外部情報を生成する要素復号部を有する復号装置における復号方法において、
前記要素復号部からの前記外部情報に対して、m(mは1以上の整数)ビット右シフトさせ、
前記mビット右シフトされた前記外部情報を記憶部に保存し、
前記記憶部から読み出した前記外部情報に対して係数値を乗算し、
前記要素復号部は乗算された前記外部情報に基づいて繰り返し復号を行うことを特徴とする復号方法。
入力データに対して外部情報を生成する要素復号部を有する復号装置における復号方法において、
前記要素復号部から出力された前記外部情報が入力されて、前記外部情報から符号ビットを除いた情報のうち前記符号ビットと異なる値の最初のビット位置である指数を特定し、
前記外部情報のうち前記指数に隣接した1又は複数ビットの情報を仮数として取得し、
前記指数に対応する2進数値として表現できない他の2進数値に対してインデックスが割り当てられたテーブルから、前記指数と前記仮数との組に対応する前記インデックスを取得し、
前記取得したインデックスを記憶部に保存し、
前記記憶部から読み出された前記インデックスから前記テーブルを参照して前記外部情報を復元し、
前記要素復号部は、復元された前記外部情報に基づいて繰り返し復号を行うことを特徴とする復号方法。
入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記入力データに対する符号化率と変調方式に関するフォーマット情報を取得するフォーマット情報取得部と、
前記取得したフォーマット情報に基づいて誤り訂正復号の方式が選択され、選択された誤り訂正複号の方式により前記入力データに対する誤り訂正復号を行う誤り訂正復号部と
を備えることを特徴とする復号装置。
Claims (5)
- 入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記要素復号部から出力された外部情報が入力されて、前記外部情報から符号ビットを除いた情報のうち前記符号ビットと異なる値が最初に出現するビット位置である指数を特定する指数位置決定部と、
前記外部情報のうち前記指数に隣接した1又は複数ビットの情報を仮数として取得する仮数取得部と、
前記指数、前記仮数を記憶する記憶部と、
前記記憶部に記憶された前記指数と前記仮数とを読み出して前記外部情報を復元する復元部とを備え、
前記要素復号部は、前記復元された前記外部情報に基づいて繰返しの復号を行うことを特徴とする復号装置。 - 前記復元部は前記指数に対応するビット位置に隣接したビット位置に前記仮数の情報をそのまま追加することで前記外部情報を復元することを特徴する請求項1記載の復号装置。
- 入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記要素復号部から出力された前記外部情報が入力されて、前記外部情報の符号ビットを除いた情報のうち前記符号ビットと異なる値が最初に出現するビット位置である指数を特定する指数位置決定部と、
前記外部情報のうち前記指数より下位の桁のビットを取得し、前記取得した下位の桁のビットと前記符号ビットを除く前記外部情報とを加算する加算部と、
前記加算部からの加算値に対する前記指数を記憶する記憶部と、
前記記憶部に記憶された前記指数を読み出して前記外部情報を復元する復元部とを備え、
前記要素復号部は、前記復元された前記外部情報に基づいて繰返しの復号を行うことを特徴とする復号装置。 - 入力データに対して外部情報を生成する要素復号部を有する復号装置において、
前記要素復号部から出力された前記外部情報が入力されて、前記外部情報から符号ビットを除いた情報のうち前記符号ビットと異なる値が最初に出現するビット位置である指数を特定する指数位置決定部と、
前記外部情報のうち前記指数に隣接した1又は複数ビットの情報を仮数として取得する仮数取得部と、
前記指数に対応する2進数値として表現できない他の2進数値に対してインデックスが割り当てられたテーブルから、前記指数と前記仮数との組に対応する前記インデックスを求めるテーブル参照部と、
求められた前記インデックスを記憶する記憶部と、
前記記憶部に記憶された前記インデックスに基づいて、前記テーブルを参照して前記外部情報を復元する復元部とを備え、
前記要素復号部は、前記復元された前記外部情報に基づいて繰返しの復号を行うことを特徴とする復号装置。 - 入力データに対して外部情報を生成する要素復号部を有する復号装置における復号方法において、
前記要素復号部から出力される前記外部情報が入力されて、前記外部情報から符号ビットを除いた情報のうち前記符号ビットと異なる値が最初に出現するビット位置である指数を特定し、
前記外部情報のうち前記指数に隣接した1又は複数ビットの情報を仮数として取得し、
前記指数と前記仮数とを記憶部に記憶し、
前記記憶部に保存された前記指数と前記仮数とを読み出して前記外部情報を復元し、
前記要素復号部は、前記復元された前記外部情報に基づいて繰り返しの復号を行うことを特徴とする復号方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007049376A JP4282725B2 (ja) | 2007-02-28 | 2007-02-28 | 復号装置、及び復号方法 |
EP08101922A EP1968200A1 (en) | 2007-02-28 | 2008-02-25 | Decoder device and decoding method |
US12/071,903 US8250446B2 (en) | 2007-02-28 | 2008-02-27 | Decoder device and decoding method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007049376A JP4282725B2 (ja) | 2007-02-28 | 2007-02-28 | 復号装置、及び復号方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008219082A JP2008219082A (ja) | 2008-09-18 |
JP4282725B2 true JP4282725B2 (ja) | 2009-06-24 |
Family
ID=39492979
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007049376A Expired - Fee Related JP4282725B2 (ja) | 2007-02-28 | 2007-02-28 | 復号装置、及び復号方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8250446B2 (ja) |
EP (1) | EP1968200A1 (ja) |
JP (1) | JP4282725B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8239745B2 (en) * | 2009-06-02 | 2012-08-07 | Freescale Semiconductor, Inc. | Parity data encoder for serial communication |
CN101777926B (zh) * | 2010-01-12 | 2014-04-16 | 浙江大学 | 一种Turbo乘积码的通用译码器及其方法 |
JP5696604B2 (ja) * | 2011-06-30 | 2015-04-08 | 富士通株式会社 | 誤り訂正符号の復号装置、誤り訂正符号の復号方法及び基地局装置ならびに移動局装置 |
JP5991580B2 (ja) * | 2012-08-01 | 2016-09-14 | Necエンジニアリング株式会社 | ターボ復号器、それに用いられる対数尤度比演算装置、ターボ復号方法、対数尤度比演算方法、ターボ復号プログラム及び対数尤度比演算プログラム |
WO2019182102A1 (ja) * | 2018-03-23 | 2019-09-26 | パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ | 三次元データ符号化方法、三次元データ復号方法、三次元データ符号化装置、及び三次元データ復号装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4617641A (en) * | 1983-10-19 | 1986-10-14 | Hitachi, Ltd. | Operation unit for floating point data having a variable length exponent part |
US5222189A (en) * | 1989-01-27 | 1993-06-22 | Dolby Laboratories Licensing Corporation | Low time-delay transform coder, decoder, and encoder/decoder for high-quality audio |
US5233629A (en) * | 1991-07-26 | 1993-08-03 | General Instrument Corporation | Method and apparatus for communicating digital data using trellis coded qam |
JP3341474B2 (ja) * | 1994-07-28 | 2002-11-05 | ソニー株式会社 | 情報符号化方法及び復号化方法、情報符号化装置及び復号化装置、並びに情報記録媒体 |
US6098192A (en) * | 1997-09-17 | 2000-08-01 | Cirrus Logic, Inc. | Cost reduced finite field processor for error correction in computer storage devices |
US6253311B1 (en) * | 1997-11-29 | 2001-06-26 | Jp First Llc | Instruction set for bi-directional conversion and transfer of integer and floating point data |
FR2785743A1 (fr) * | 1998-11-09 | 2000-05-12 | Canon Kk | Dispositif et procede d'adaptation des turbocodeurs et des decodeurs associes a des sequences de longueur variable |
US6734810B2 (en) * | 2001-01-31 | 2004-05-11 | Matsushita Electric Industrial Co., Ltd. | Apparatus and method for decoding |
US7065695B2 (en) * | 2002-05-31 | 2006-06-20 | Broadcom Corporation | Metric calculation design for variable code rate decoding of broadband trellis, TCM, or TTCM |
JP4690141B2 (ja) | 2005-08-09 | 2011-06-01 | 住友電気工業株式会社 | 光加入者線端局装置および下り帯域制御方法 |
KR100929079B1 (ko) * | 2005-10-31 | 2009-11-30 | 삼성전자주식회사 | 저밀도 패리티 검사 부호를 사용하는 통신 시스템의 복호 장치 및 방법 |
KR100984289B1 (ko) * | 2005-12-07 | 2010-09-30 | 포항공과대학교 산학협력단 | 통신 시스템에서 가변 부호화율을 지원하는 신호 송수신장치 및 방법 |
KR100933139B1 (ko) * | 2006-02-22 | 2009-12-21 | 삼성전자주식회사 | 통신 시스템에서 신호 수신 장치 및 방법 |
KR100834650B1 (ko) * | 2006-09-04 | 2008-06-02 | 삼성전자주식회사 | 통신 시스템에서 신호 송수신 장치 및 방법 |
-
2007
- 2007-02-28 JP JP2007049376A patent/JP4282725B2/ja not_active Expired - Fee Related
-
2008
- 2008-02-25 EP EP08101922A patent/EP1968200A1/en not_active Withdrawn
- 2008-02-27 US US12/071,903 patent/US8250446B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2008219082A (ja) | 2008-09-18 |
US20080208939A1 (en) | 2008-08-28 |
EP1968200A1 (en) | 2008-09-10 |
US8250446B2 (en) | 2012-08-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20190190544A1 (en) | Method and apparatus for generating a code word | |
US7814393B2 (en) | Apparatus and method for coding/decoding block low density parity check code with variable block length | |
US7600174B2 (en) | Apparatus and method for encoding and decoding a block low density parity check code | |
US7962828B2 (en) | Apparatus and method for coding/decoding block low density parity check code in a mobile communication system | |
JP3923618B2 (ja) | 誤り訂正符号を有する情報ビットの変換方法およびこの方法を実行する符号化器と復号化器 | |
EP0973268B1 (en) | Method and device for coding and transmission using a sub-code of a product code | |
US8880973B1 (en) | Detector-decoder interface for GF(q) iterative decoding | |
CN107919874B (zh) | 校验子计算基本校验节点处理单元、方法及其计算机程序 | |
CN110999095B (zh) | 用于极化码的按块并行冻结位生成 | |
WO2003021440A1 (en) | Decoding architecture for low density parity check codes | |
WO2018229073A1 (en) | Polar decoder with llr-domain computation of f-function and g-function | |
JP4282725B2 (ja) | 復号装置、及び復号方法 | |
CN105634508A (zh) | 一种低复杂度近性能限的Turbo译码器的实现方法 | |
US6868518B2 (en) | Look-up table addressing scheme | |
KR20060016059A (ko) | 가변 블록 길이를 가지는 블록 저밀도 패리티 검사 부호부호화/복호 장치 및 방법 | |
US20030091129A1 (en) | Look-up table index value generation in a turbo decoder | |
US7913153B2 (en) | Arithmetic circuit | |
KR20090012189A (ko) | Ldpc 부호의 성능 개선을 위한 스케일링 기반의 개선된min-sum 반복복호알고리즘을 이용한 복호 장치 및그 방법 | |
US20030023919A1 (en) | Stop iteration criterion for turbo decoding | |
US6886127B2 (en) | Implementation of a turbo decoder | |
Urman et al. | Efficient maximum likelihood decoding of polar codes over the binary erasure channel | |
KR101562220B1 (ko) | 비이진 저밀도 패리티 검사 부호를 위한 복호 방법 및 장치 | |
Mohr et al. | Implementation-Efficient Finite Alphabet Decoding of Polar Codes | |
Velumani | Design and implementation of improved decoding algorithms for LDPC convolutional codes | |
KR100331686B1 (ko) | 2를 밑수로 하는 로그 맵을 이용한 터보 복호기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090108 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090317 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090317 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120327 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130327 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140327 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |