JP3855229B2 - Pachinko machine - Google Patents

Pachinko machine Download PDF

Info

Publication number
JP3855229B2
JP3855229B2 JP2002000008A JP2002000008A JP3855229B2 JP 3855229 B2 JP3855229 B2 JP 3855229B2 JP 2002000008 A JP2002000008 A JP 2002000008A JP 2002000008 A JP2002000008 A JP 2002000008A JP 3855229 B2 JP3855229 B2 JP 3855229B2
Authority
JP
Japan
Prior art keywords
symbol
display
value
winning
symbol display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2002000008A
Other languages
Japanese (ja)
Other versions
JP2002200249A (en
Inventor
茂 市原
守人 滝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Daiichi Shokai Co Ltd
Original Assignee
Daiichi Shokai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Daiichi Shokai Co Ltd filed Critical Daiichi Shokai Co Ltd
Priority to JP2002000008A priority Critical patent/JP3855229B2/en
Publication of JP2002200249A publication Critical patent/JP2002200249A/en
Application granted granted Critical
Publication of JP3855229B2 publication Critical patent/JP3855229B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Pinball Game Machines (AREA)
  • Display Devices Of Pinball Game Machines (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、第1の図柄表示部と第2の図柄表示部とを備えたパチンコ遊技機に関する。
【0002】
【従来の技術】
特開平4−117980号公報には、遊技領域に、特別可変表示装置、普通可変表示装置、特別始動入賞口、普通始動入賞口、特別可変入賞球装置、普通可変入賞球装置とを備え、普通始動入賞口への入賞に基いて普通可変表示装置を変動表示し、普通可変表示装置に停止表示された図柄が「77」或いは「33」である場合、当り(但し、「77」で大当り、「33」で中当り)となって普通可変入賞球装置を拡開し、特別始動入賞口への入賞に基いて特別可変表示装置を変動表示し、特別可変表示装置に停止された図柄の組合せが、横3行及び斜め対角線上に2列の合計5列のラインに例えば777が揃えば大当りとなって特別可変入賞球装置の大入賞口を開放するよう構成されたパチンコ遊技機が記載されている。
【0003】
このパチンコ遊技機は、普通可変表示装置において当りとなる確率を、0乃至219の範囲でカウントアップされる当たりはずれ決定用カウンタにより設定している。このものは、始動通過に基いて判定される当りはずれ決定用カウンタの値が、通常時では、0〜6であれば大当り、7〜21であれば中当りとし、また、集中ゲーム時では、0〜69であれば大当り、70〜139であれば中当りとしている。一方、このパチンコ遊技機は、特別図柄及び普通図柄のはずれ用の停止図柄を作成する停止図柄決定用カウンタを備えており、所定の演算にしたがってカウンタの値を更新している。そして、上記判定結果が大当りである場合には、普通可変表示装置に停止表示する図柄を「77」に決定し、上記判定結果が中当りである場合には、普通可変表示装置に停止表示する図柄を「33」に決定し、上記判定結果がはずれである場合には、停止図柄決定用カウンタの値(左普通図柄の値と右普通図柄の値)を参照し、普通可変表示装置に停止表示する図柄が「77」又は「33」でなければ、そのまま停止図柄として記憶する一方、普通可変表示装置に停止表示する図柄が「77」又は「33」であれば、右普通図柄の値を+3だけずらして記憶するようにしている。
【0004】
しかしながら、上記パチンコ遊技機は、普通図柄について当り(大当り)となる図柄の種類が「77」の1種類しかなく、このため、左図柄が7で停止されない場合、右図柄が停止されなくとも今回の変動表示がはずれであることが分かってしまい、遊技の興趣が低下するものとなる。また、このものは、始動通過に基く当りはずれの判定結果に基いて、作成した左図柄右図柄をチェックする必要があり、変動表示処理が複雑なものとなる。
【0005】
【発明が解決しようとする課題】
本発明の目的は、変動表示される第1の図柄の種類や図柄の組合せ数が如何なる数であるかに無関係に第1の図柄によって所定の複数種類の組合せ図柄のうちのいずれかの表示態様が表示される確率を設定できると共に、当りの場合、所定の複数種類の組合せ図柄のうちのいずれが表示されるかをランダムにすることができる遊技効果の高いパチンコ遊技機を提供することにある。
【0006】
請求項1に記載のパチンコ遊技機は、普通図柄を変動表示する第1の図柄表示部と、特別図柄を変動表示する第2の図柄表示部とを備えたパチンコ遊技機において、遊技球の検出によって前記第1の図柄表示部で前記普通図柄の変動表示を開始させるための第1の検出手段と、前記普通図柄が予め定められた複数種類の当り図柄組合せのうちのいずれかの当り図柄組合せで前記第1の図柄表示部に表示されると拡開作動する第1の変動入賞装置と、前記第1の変動入賞装置への入賞を検出し、前記入賞検出に応じて前記第2の図柄表示部で前記特別図柄の変動表示を開始させるための第2の検出手段と、前記第2の検出手段による入賞検出に応じて、所定の範囲内で更新される大当たり判定用乱数の現在値を抽選する第2の抽選手段と、前記第2の図柄表示部に表示される前記特別図柄が予め定められた複数種類の当り図柄組合せのうちのいずれかの当り図柄組合せであるときに拡開作動する第2の変動入賞装置と、前記第1の検出手段による遊技球の検出数を記憶する第1の記憶手段と、前記第2の検出手段による遊技球の検出数を記憶する第2の記憶手段と、を有し、前記第1の図柄表示部に前記普通図柄によって前記当り図柄組合せが表示される確率が、前記第2の図柄表示部に前記特別図柄によって前記当り図柄組合せが表示される確率よりも高い確率に設定され、前記大当たり判定用乱数に基づき生成される普通当り用乱数を前記第1の検出手段の検出信号に応じて抽選する第1の抽選手段と、前記第1の抽選手段による抽選結果に基づいて、前記普通図柄が前記第1の図柄表示部に複数種類の当り図柄組合せのうちのいずれかの当り図柄組合せで表示されるように制御する表示制御手段とを備えると共に、前記表示制御手段による前記普通図柄の変動表示処理とは別のタイミングで実行される別処理であって、前記第1の図柄表示部に確定表示される前記普通図柄の組合せ図柄を作成する図柄組合せステップと、前記図柄組合せステップで作成された図柄組合せが前記当り図柄組合せか前記当り図柄組合せ以外のはずれ図柄組合せかを判別する図柄組合せ判別ステップと、前記図柄組合せ判別ステップにおける判別結果がはずれ図柄組合せであった場合に、前記はずれ図柄組合せをはずれ図柄組合せ記憶手段に記憶するとともに、前記図柄組合せ判別ステップにおける判別結果が当り図柄組合せであった場合に、前記当り図柄組合せを当り図柄組合せ記憶手段に記憶する図柄組合せ記憶ステップと、からなる図柄組合せ作成記憶処理手段を備え、前記表示制御手段は、前記 1 抽選手段による抽選結果がはずれであった場合に、前記図柄組合せ作成記憶処理手段によって前記はずれ図柄組合せ記憶手段に予め記憶されている前記はずれ図柄組合せを読み出して前記第1の図柄表示部に確定表示するとともに、前記 1 抽選手段による抽選結果が当りであった場合に、前記図柄組合せ作成記憶処理手段によって前記当り図柄組合せ記憶手段に予め記憶されている前記当り図柄組合せを読み出して前記第1の図柄表示部に確定表示するように制御することを特徴とする。
【0008】
【発明の実施の形態】
以下、本発明の実施の形態を図面に基づいて詳細に説明する。図1において、遊技盤1の略中央部にはパチンコ機の図柄表示装置の主要部を構成する図柄表示ユニット2が配備され、図柄表示ユニット2の左右にそれぞれ普通図柄作動口である左ゲート5及び右ゲート6が配置され、更に遊技盤1の中央下部には左,右ゲート5,6と同形状の飾り部材41があって、さらに飾り部材41の下方には図柄表示ユニット2に連動し、ソレノイド等で開閉駆動される電動役物普通入賞装置(第1の変動入賞装置)の入賞口としての中第1種始動口3が配設されている。
【0009】
図柄表示ユニット2内中央には、ドットマトリクスLEDにより表示される普通図柄表示部22aからなる第1の図柄表示部と、特別図柄表示部22bからなる第2の図柄表示部および記憶数表示部25が設けられている。
【0010】
又、左ゲート5と右ゲート6の内部には、左普通図柄作動スイッチSW5と右普通図柄作動スイッチSW6からなる第1の検出手段が配設されている。そして、中第1種始動口3は、左普通図柄作動検出スイッチSW5または右普通図柄作動検出スイッチSW6により、図柄表示ユニット2の特定される図柄一致に基づいて連続開閉動作を行い、1開放動作0.6秒間、1閉鎖動作3.6秒間として開閉動作の継続時間を21.6秒間に設定され、開閉動作を6回行う。
【0011】
入賞装置14は、その略中央にはソレノイド等で開閉駆動される大入賞口15が配備され、大入賞口15の両側には左第1種始動口16と右第1種始動口17が配設されている。中第1種始動口3と左第1種始動口16および右第1種始動口17の内部には中第1種始動口入賞検出スイッチSW1と左第1種始動口入賞検出スイッチSW2および右第1種始動口入賞検出スイッチSW3の各々からなる第2の検出手段が配設されている。
【0012】
入賞装置14における大入賞口15の内部には、遊技球分け壁18,19によって3つの入賞領域に区分され、遊技球分け壁18,19を両側とする中央の入賞領域には、大入賞口15を連続開放させる役物連続作動装置としての特定領域入賞検出スイッチSW4による大入賞口15の連続開放回数を数値表示する連続回数表示LED20と大入賞口15の1開放動作中の入賞数を数値表示する大入賞口入賞数表示LED21が配設されている。なお、大入賞口15の連続開放動作は、図柄表示ユニット2の図柄一致に基づく第1回目の開放動作と特定領域入賞検出スイッチSW4の作動による連続開放動作とを合わせて最高16回までである。大入賞口15の1開放動作の継続時間は29.5秒に設定されているが、1開放動作中に大入賞口15に入賞した遊技球の総数が10個を越えた場合には、10個目の入賞検出を以て1開放動作を完了するようになっている。
【0013】
左普通図柄作動スイッチSW5及び右普通図柄作動スイッチSW6は第1の検出手段であり、中第1種始動口入賞検出スイッチSW1と左第1種始動口入賞検出スイッチSW2および右第1種始動口入賞検出スイッチSW3は第2の検出手段である。また、中第1種始動口3は第1の変動入賞装置の入賞口であり、入賞装置14の大入賞口15は第2の変動入賞装置の入賞口である。
【0014】
図1において、左下入賞口4、右下入賞口7、ランプ付風車8、風車9、アウト球受口11、球誘導レール12、返しゴム13の各要素については周知であるから説明を省略する。
【0015】
50は表示灯A,51は表示灯B,52は表示灯C,53は表示灯D,54は装飾LEDである。
【0016】
図2は、図柄表示ユニット2を中央で上下に割って示す断面図であり、該図柄表示ユニット2は、遊技盤面に対して略平行に配備されたドットマトリクスLED表示体23と遊技盤面に対して略直角に配備されたドットマトリクスLED表示体22を備え、ドットマトリクスLED表示体23による図柄表示とドットマトリクスLED表示体22による図柄表示の鏡像とが共に遊技盤1の手前から視認できるような位置にハーフミラー24が傾斜して配設されている。
【0017】
ドットマトリクスLED表示体23は遊技盤に対し傾斜して配備されたハーフミラー24を透過して図柄を表示する図柄表示手段であり、又、ドットマトリクスLED表示体22はハーフミラー24の反射面を介して図柄を表示する図柄表示手段である。ドットマトリクスLED表示体23からハーフミラー24の反射面に至る距離はドットマトリクスLED表示体22からハーフミラー24の反射面に至る距離に比べて短い。
【0018】
図3は略矩形のドットマトリクスLED表示体22の一縁22cを上に向けて表示面22dの側からドットマトリクスLED表示体22を示す平面図であり、遊技盤1において視認される特別図柄表示部22bは、ドットマトリクスLED表示体22を構成するLED素子の1行1列乃至8行24列までの192素子によって構成され、遊技盤1において視認される普通図柄表示部22aは、ドットマトリクスLED表示体22を構成するLED素子の9行9列乃至9行24列までの128素子によって構成されている。詳しくは、ドットマトリクスLED表示体22を構成するLED素子の1行1列乃至8行8までの64素子と1行9列乃至8行16列までの64素子及び1行17列乃至8行24列までの64素子の各々により、特別図柄を表示するための左特別図柄表示LED(L)と中特別図柄表示LED(C)及び右特別図柄表示LED(R)が構成され、ドットマトリクスLED表示体22の9行9列乃至16行16列までの64素子と9行17列乃至16行24列までの64素子の各々により、普通図柄を表示するための左普通図柄表示LED(A)と右普通図柄表示LED(B)が構成されている。
【0019】
そして、遊技盤1において視認される記憶数表示部25は、ドットマトリクスLED表示体22の9行1列乃至8行16列までの64素子により構成される記憶数表示LED(N)に対応している。記憶数表示LED(N)は、普通図柄変動表示実行中、又は中第1種始動口3の開閉動作中、又は特別図柄変動表示実行中および大入賞口15の開放動作中に左ゲート5,右ゲート6を通過して左普通図柄作動スイッチSW5または右普通図柄作動スイッチSW6によって検出された遊技球の数を、普通図柄合わせの実行回数として現在普通図柄変動表示実行中の場合も含めて最高4回まで数字表示し、遊技者に知らせる。
【0020】
ドットマトリクスLED表示体22の左普通図柄表示LED(A)及び右普通図柄表示LED(B)は第1の図柄表示部であり、また、左特別図柄表示LED(L)と中特別図柄表示LED(C)及び右特別図柄表示LED(R)は第2の図柄表示部である。
【0021】
図4はドットマトリクスLED表示体23を遊技盤1の手前から見て示す平面図であり、ドットマトリクスLED表示体23を構成するLED素子の1行1列乃至8行8列までの64素子と1行9列乃至8行16列までの64素子及び1行17列乃至8行24列までの64素子の各々により、左特別図柄表示LED(l)と中特別図柄表示LED(c)及び右特別図柄表示LED(r)が構成されている。
【0022】
左特別図柄表示LED(l),中特別図柄表示LED(c),右特別図柄表示LED(r)の各々は第2の図柄表示部の一部を構成するドットマトリクスLED表示体23の図柄表示単位面であり、また、左特別図柄表示LED(L),中特別図柄表示LED(C),右特別図柄表示LED(R)の各々は第2の図柄表示部の一部を構成するドットマトリクスLED表示体22の図柄表示単位面である。
【0023】
ドットマトリクスLED表示体22及びドットマトリクスLED表示体23とハーフミラー24は、ドットマトリクスLED23の図柄表示単位面である左特別図柄表示LED(l),中特別図柄表示LED(c),右特別図柄表示LED(r)の図柄表示とドットマトリクスLED表示体22の図柄表示単位面である左特別図柄表示LED(L),中特別図柄表示LED(C),右特別図柄表示LED(R)の各図柄表示の鏡像とが重なって見えるような位置に配備される。なお、透明カバー部材29aは、ドットマトリクスLED表示体22の表示面を保護するためのものである。
【0024】
図柄表示ユニット2は、その頂部に天入賞口7を備え、また、ハーフミラー24の後方下部には文字表示LED26と記憶数表示LED27が配設されている。記憶数表示LED27は図柄の変動表示実行中もしくは大入賞口15の開放動作中に左,中,右第1種始動口16,3,17に入賞した遊技球の数を図柄合わせの実行回数として最高4回まで点灯個数で表示し、文字表示LED26は記憶数表示LED27の機能を“MEMORY”等の文字表示で遊技者に知らせる。また、図柄表示ユニット2におけるハーフミラー24の手前に穿設された略矩形の覗き窓28の上縁にはアーチ型の遊技球振り分け部29が突設され、遊技球の転動による視認阻害や図柄表示ユニット2内部への不用意な遊技球の侵入を防止している。
【0025】
図27において、図柄表示ユニット2の制御部40は、図柄表示ユニット2の制御プログラムや表示図柄のデータ等を格納したROM30とデータの一時記憶等に用いられるRAM31及びROM30の制御プログラムに従って図柄表示ユニット2の各部を駆動制御するCPU32によって構成され、該制御部40は表示制御手段と条件検出手段を兼ねる。また、ROM30の制御プログラムには、ドットマトリクスLED表示体23やドットマトリクスLED表示体22への表示出力の切替え動作を制御する設定条件となる表示制御プログラムが含まれる。なお、ここでいうROMは書き込みや書き替えの不能な記憶手段を意味するものではない。
【0026】
左,中,右第1種始動口16,3,17に配備された第1種始動口入賞検出スイッチSW1,SW2,SW3と左ゲート5及び右ゲート6に配備された普通図柄作動検出スイッチSW5,SW6の各々は、スイッチ検出部33を介してCPU32に接続され、また、ドットマトリクスLED表示体22,23に置ける左,中,右特別図柄表示LED(L),(C),(R),(l),(c),(r)と左,右普通図柄表示LED(A),(B)及び記憶数表示LED(N)の各々は、LED表示回路34を介してCPU32により個別にまたは同時に駆動制御されるようになっている。また、クロック回路35はCPU32の処理周期を規定する。
【0027】
CPU32は遊技盤1における入賞装置14や装飾LED54及び各表示灯A〜Dおよび連続回数表示LED20や大入賞口入賞数表示LED21を始め、文字表示LED26や記憶数表示LED27等および効果音を出力するスピーカー等の駆動制御手段をも兼ねるが、これら各部材の駆動制御方式については周知であるから説明を省略する。
【0028】
以下、ROM30に格納された制御プログラムの要部を示すフローチャート(図5乃至図26)を参照して本実施形態におけるパチンコ機の処理動作を説明する。なお、図5乃至図11に示すタスク1の処理と図12乃至図14に示すタスク2の処理と、図15乃至図22に示すタスク3の処理と、図23乃至図25に示すタスク4の処理及び図26に示すタスク5の処理は、クロック回路35からの信号に応じ、CPU32が所定の処理周期(μsのオーダー)ごとに並列的に繰り返し実行するものである。なお、請求項1に記載の図柄組合せ作成処理手段が上記タスク1の処理に相当し、請求項1に記載の表示制御手段よる第1の図柄の変動表示処理が上記タスク2の処理に相当するものである。したがって、上記第1の図柄の変動表示処理とは別処理で図柄組合せ作成処理が実行されるものである。
【0029】
図5〜図11に示すタスク1の処理は、CPU32が所定周期毎に大当り用乱数の値(抽選用数値手段に相当)を0乃至1050の範囲で逐次インクリメントすることにより発生させ、この大当り用乱数の値に基づいて、変動時間用乱数、普通当り用乱数、左,右普通図柄データ及び左,中,右特別図柄データの各値を設定し、普通当り用乱数の値及び左,右普通図柄データにより普通当り図柄データおよび普通はずれ図柄データの作成を行い、左,中,右特別図柄データの各値によって左,中,右特別大当り図柄データ及び左,中,右特別はずれ図柄データを作成し、更に、左,右普通図柄作動スイッチSW5,SW6からの検出信号により遊技球の左,右ゲート通過を最高4回まで記憶して図柄表示ユニット2の記憶数表示部25に数字表示し、左,中,右第1種始動入賞検出スイッチSW1,SW2,SW3からの入賞検出信号がされる毎に、大当り用乱数の値を最高4個まで記憶する。
【0030】
CPU32は、所定の処理周期毎に大当り用乱数の値を0乃至1050の範囲で逐次インクリメントし、大当り用乱数記憶レジスタRAN1の値が1050に到達する毎にレジスタRAN1の値を0に初期化する一方、レジスタRAN1の値を1つインクリメントする度に変動時間用乱数記憶レジスタRAN2の値を0と1との間で循環的に切り替える(ステップa1〜ステップa6)。
【0031】
次いで、CPU32は普通当り用乱数、左,右普通図柄データ及び左,中,右特別図柄データの各値を設定するための処理として、大当り用乱数記憶レジスタRAN1の2ビット目と3ビット目(0〜3までの値)をレジスタRxに格納し、同様に、大当り用乱数記憶レジスタRAN1の1ビット目と2ビット目及び0ビット目と1ビット目を各々レジスタRy,Rzに格納し(ステップa7〜ステップa9)、レジスタRxの値に1を加算してレジスタR´に格納し、レジスタR´の値が4であるかを判別し、4であればレジスタR´に0を格納し、4でなければ格納された値のままにして、レジスタR´の値と普通当り乱数レジスタR´0の値(0〜4までの値)を加算して普通当り乱数レジスタR´0に格納し、又、レジスタR´の値と左特別図柄データ記憶レジスタr0の値(0〜14までの値)を加算して左特別図柄データ記憶レジスタr0に格納する(ステップa10〜ステップa14)。CPU32は、普通当り用乱数記憶レジスタR´0の値を5以上であるか否かを判別し、5以上であれば普通当り用乱数記憶レジスタR´0の値より5を減算して普通当り用乱数記憶レジスタR´0に格納し、左特別図柄データ記憶レジスタr0の値が15以上かどうかを判別し、15以上であればレジスタr0の値より15を減算して左特別図柄データ記憶レジスタr0に格納する(ステップa15〜ステップa18)。この結果、普通当り用乱数記憶レジスタR´0には0〜4までのどれかの値がセットされ、左特別図柄データ記憶レジスタr0には0〜14までのどれかの値がセットされる。ここで、レジスタRx,Ry,Rz及びR´は、CPU32が内部処理に使用するレジスタである。
【0032】
このレジスタRxの値と普通当り用乱数記憶レジスタR´0の値(0〜4までの値)と左特別図柄データ記憶レジスタr0の値(0〜14までの値)に対してCPU32が行った判別処理及び演算処理を、CPU32は、レジスタRyと左普通図柄データ記憶レジスタRl(0〜4までの値)及び中特別図柄記憶レジスタr1(0〜14までの値)の各値に対してと、レジスタRzと右普通図柄データ記憶レジスタRr(0〜4までの値)及び右特別図柄記憶レジスタr2(0〜14までの値)の各値に対しても、同様に行う(ステップa19〜ステップa36)。なお、タスク1の処理におけるステップa22及びステップa31は、請求項1に記載の図柄組合せステップを示すものである。
【0033】
左,右普通図柄データ記憶レジスタRl,Rr及び左,中,右特別図柄記憶レジスタr0乃至r2に記憶された値は、内部処理指標の値であり、CPU32は、この値を処理周期毎に逐次個別に変化させることにより、図柄表示可能なすべての組合わせ図柄を作成し、当該処理周期で作成された内部処理指標の組合わせが当り図柄に関するものであるかはずれ図柄に関するものであるかを判別して(ステップa37)、当り図柄であれば各内部指標Rl,Rrの現在値を左,右普通当り図柄データ記憶レジスタrla,rraの各々に格納し(ステップa38)、また、当該処理周期で作成された内部処理指標の組合わせがはずれ図柄に関するものであれば各内部指標Rl,Rrの現在値を左,右普通はずれ図柄データ記憶レジスタrlb,rrbの各々に格納し(ステップa39)、又、内部指標r0乃至r2に関しても作成された内部処理指標の組合わせが当り図柄に関するものであるかはずれ図柄に関するものであるかを判別して(ステップa40〜ステップa41)、当り図柄であれば各内部処理指標のr0乃至r2の現在値を左,中,右大当り図柄データ記憶レジスタr0a乃至r2aの各々に格納し(ステップa42)、また、当該処理周期で作成された内部処理指標の組合わせがはずれ図柄に関するものであれば各内部処理指標r0乃至r2の現在値を左,中,右はずれ図柄データ記憶レジスタr0b乃至r2bの各々に格納する(ステップa43)。なお、タスク1の処理において、ステップa37は請求項1に記載の図柄組合せ判別ステップを示すものであり、ステップa38、a39は請求項1に記載の図柄組合せ記憶ステップを示すものである。
【0034】
従って、左,右普通当り図柄データ記憶レジスタrla,rra及び左,中,右大当り図柄データ記憶レジスタr0a乃至r2aの各々には当り図柄に関する内部処理指標の値のみが逐次変化して更新記憶され、また、左,右普通はずれ図柄データ記憶レジスタrlb,rrb及び左,中,右はずれ図柄データ記憶レジスタr0b乃至r2bの各々には、はずれ図柄に関する内部処理指標の値のみが逐次変化して更新記憶される。
【0035】
そして、CPU32は、左,右普通図柄作動スイッチSW5,SW6からの検出信号が入力される毎に、未使用のゲート検出状態識別フラグEiを検出して記憶する(ステップa44〜ステップa49)。CPU32は、左,右ゲート5,6に遊技球が通過する毎に、検索指標iの値に基づいてゲート検出状態識別フラグE0乃至E3を設定するから、最高4個まで記憶される。
【0036】
更に、左,中,右第1種始動口入賞検出スイッチSW1,SW2,SW3からの入賞検出信号が入力される毎に、未使用の確定乱数記憶レジスタRiに大当り用乱数記憶レジスタRAN1の現在値を記憶する(ステップa50〜ステップa56)。CPU32は第1種始動口16,3,17への入力を検出する毎に、検索指標iの値に基づいて記憶状態識別フラグFiが未使用の確定乱数記憶レジスタRiを検出し、この確定乱数記憶レジスタRiに大当り用乱数記憶レジスタRAN1の現在値を記憶して記憶状態識別フラグFiを設定するから、図28に示されるように、確定乱数記憶レジスタRiには入賞検出時点でのRAN1の値が最高4個まで記憶されることになる。
【0037】
大当り用乱数記憶レジスタRAN1の値は所定の処理周期毎に法則的に変化するが、左,中,右第1種始動口16,3,17への入賞検出タイミングとRAN1の現在値との間には何の因果関係もないので、入賞検出時点でのRAN1の現在値を乱数として使用することができる。
【0038】
そして、CPU32は、検索指標iの値に基づいて使用中のゲート検出状態識別フラグEiを検出し、検出されるごとに記憶数表示レジスタRdに1つずつ加算していき、記憶数表示レジスタRdの値を記憶数表示LED(N)によって数字表示する(ステップa57〜ステップa63)。表示される数字は0〜4のいずれかとなる。
【0039】
普通図柄データ記憶レジスタRl,Rrに記憶される内部処理指標の値と図柄の関係は、表1乃び表2に示す左,右普通の各表示指標iu,ivに内部処理指標の値を置き換えており、特別図柄記憶レジスタr0乃至r2に記憶される内部処理指標の値と図柄の関係は表3乃至表5に示す通りであって、左,中,右特別の各表示指標il,ic,irと図柄との関係に等しい。従って図柄可能な全ての組合わせの図柄を一巡して作成するためには普通図柄では25回、特別図柄では15回の処理が必要とされる。
【0040】
【表1】

Figure 0003855229
【0041】
【表2】
Figure 0003855229
【0042】
【表3】
Figure 0003855229
【0043】
【表4】
Figure 0003855229
【0044】
【表5】
Figure 0003855229
請求項1に記載の第1の図柄表示部に第1の図柄によって所定の表示態様が表示される場合とは、本実施形態にあっては、普通図柄で当りとなる図柄の組合せとなる場合であって、左普通図柄と右普通図柄が一致する場合である。また、請求項1に記載の第2の図柄表示部に第2の図柄によって所定の表示態様が表示される場合とは、本実施形態にあっては特別図柄で大当りとなる図柄の組合せとなる場合であって、左,中,右の特別図柄が全て一致した場合となる。
【0045】
即ち、左,右普通図柄当りデータ記憶レジスタrlaおよびrraに記憶される図柄の組合わせは5通りであるから機械式回転ドラムのように各図柄を完全に無作為に変動表示して当りがでる表示上の確率は、5/25となり、また、左,中,右大当たり図柄データ記憶レジスタr0a乃至r2aに記憶される図柄の組合わせは左,中,右が同図柄のうちのいずれかであり、それ以外の組合わせは全て左,中,右外れ図柄データ記憶レジスタr0b乃至r2bに記憶されることになるから、表示上の大当りがでる確率は、当り図柄の組合わせ数を図柄の総組合わせ数で除した値15/3375となる。
【0046】
実施形態においては、普通図柄に関しては、普通当り用乱数記憶レジスタR´0の値と設定値との関係に基いて変動表示停止時に表示する図柄を選択するようにし、特別図柄に関しては、左,中,右第1種始動口16,3,17への入賞検出時点でセットされた確定乱数記憶レジスタRiの値と設定値との関係に基いて変動表示停止時に表示する図柄を選択するようにしているので、普通図柄当り及び大当りの発生確率は各図柄の組合わせ発生確率等と無関係に任意に設定することができる。なお、レジスタRl及びRr,レジスタrla及びrra,レジスタrlb,rrb,レジスタr0a乃至r2a,レジスタr0b乃至r2b,レジスタr0乃至r2の各値は内部処理指標の値を示すものであって、実際の変動表示に用いられる表示指標il,ic,irの現在値とは無関係である。
【0047】
図12〜図14に示すタスク2の処理は普通図柄の変動表示に関するものである。なお、タスク2の処理において、後述するステップb11は請求項1に記載の抽選手段を示すものである。
【0048】
CPU32は、まず、左,右普通図柄作動スイッチSW5,SW6の検出信号に基づく新規の普通図柄変動表示の開始が可能であるか否かを普通図柄動作フラグfaに1又は2又は3が設定されているか否かにより検出する(ステップb1,ステップb2及びステップb3)。普通図柄動作フラグfaの値が1であれば左普通図柄変動表示の実行中であり、また、普通図柄動作フラグfaの値が2であれば右普通図柄変動表示の実行中であり、また、普通図柄動作フラグfaの値が3であれば第1種始動口3の開閉動作の実行中であって、いずれの場合にも新規の図柄変動表示の開始は不能である。なお、普通図柄動作フラグfaの値が1の時はCPU32はタスク2の処理で図柄の左普通図柄変動表示を継続して実行し、普通図柄動作フラグfaの値が2の場合には、タスク2の処理で図柄の右普通図柄変動表示を継続して実行し、また、普通図柄動作フラグfaの値が3の場合には、実質上、タスク2の処理が非実行とされる。
【0049】
また、普通図柄動作フラグfaが1又は2又は3以外の値であれば普通図柄の変動表示も第1種始動口3の開閉動作も行われていないので、新規の普通図柄変動が開始可能な状態にある。初期段階ではfa=0であり、信号検出待ちの状態となる。
【0050】
この場合、CPU32は、まず、ゲート検出状態識別フラグE0に1がセットされているか否か、即ち、タスク1の処理で左,右ゲート5,6に遊技球が通過したかどうかが既に検出されているか否かを判別する(ステップb4)。
【0051】
左,右普通図柄作動スイッチSW5,SW6によって遊技球のゲート通過が検出されていれば、タスク1の処理でCPU32はゲート通過が検出される毎にi=0〜3の順で未使用のゲート検出状態識別フラグEiに1をセットしていくので、ゲート検出状態識別フラグE0に1がセットされていれば、左,右ゲート5,6に遊技球が通過したかどうかがが少なくとも1回は検出されていることを意味する(ステップa7〜ステップa13参照)。
【0052】
そして、ゲート検出状態識別フラグE0に1がセットされていれば、CPU32はステップb5に移行し、普通図柄動作フラグfaに1をセットして普通図柄変動表示の開始を記憶し(ステップb5)、t1 乃びt2 のパラメータに予め決められた値を設定することになる(ステップb6)。t1 乃びt2 は、図29に示すように、左,右の各普通図柄の変動時間を示す固定的な値である。
【0053】
左,右の各普通図柄の変動時間を設定したCPU32は、次いで、ドットマトリクスLED表示体22の左,右普通図柄表示LED(A),(B)の各々に表示すべき図柄を示す表示指標iu,ivの値を連続的にインクリメントして各普通図柄を変動表示させる処理を開始し(ステップb7)、タイマTaを作動させて変動表示開始後の経過時間の測定を開始する(ステップb8)。なお、実際の図柄送りは各図柄表示LED(A),(B)の各行の表示出力を数行ずつ所定周期毎に切り替えることにより、あたかも図柄が上下に流れるように連続的に行われるが、この点に関しては、LED素子等を用いた表示技術として周知であるから説明を省略する。実施形態の場合、変動表示時における左,右図柄の図柄送り速度の基準値は各々0.032秒/図柄である。
【0054】
次周期以降の処理では既に普通図柄動作フラグfaに1がセットされているから、表示制御手段としてのCPU32はステップc1の判別処理実行後ステップc9に移行し、変動表示開始後の経過時間Taが設定値t1 に達するまでの間、ステップc1およびステップb9の判別処理と左,右の普通図柄表示LED(A),(B)の変動表示に関するステップb10の処理を所定の処理周期で繰り返し実行することとなる。
【0055】
このようにして左,右普通図柄の変動処理を繰り返し実行する間に変動表示開始後の経過時間Taが設定値t1 に達すると(ステップb9)、CPU32は普通当り乱数レジスタR´0の現在値を読み込んで普通確定値記憶レジスタRbに格納し(ステップb11)、ゲート検出状態識別フラグE1乃至E2をゲート検出状態識別フラグE0乃至E2に順次シフトして、ゲート検出状態識別フラグF3に0をセットする(ステップb12)。
【0056】
次いで、CPU32は、普通確定値記憶レジスタRbの値が当りに対応する設定値1と一致するか否かを判別し(ステップb13)、普通確定値記憶レジスタRbの値が設定値と一致すれば、左,右普通当たり図柄データ記憶レジスタrla乃びrraの各値を左,右表示普通図柄記憶レジスタrlc乃びrrcに格納する一方(ステップb14)、普通確定値記憶レジスタRbの値が設定値と一致しなければ、左,右普通はずれ図柄データ記憶レジスタrlb乃至rrbの各値を左,右表示普通図柄記憶レジスタrlc乃至rrcの各々に格納して(ステップb15)、変動停止時に左,右普通図柄表示LEDに表示すべき図柄を確定する。
【0057】
次いで、CPU32は、左,右普通図柄表示LED(A),(B)の変動停止時間t1 及びt2 時に、左,右表示普通図柄記憶レジスタrlc,rrcの内部処理指標に対応する図柄が表示されるように左,右図柄に関する表示指標iu及びivの値に各々置き換えて(ステップb16)、左普通図柄表示LED(A)の変動を停止し(ステップb17)、普通図柄動作フラグfaに2をセットして(ステップb18)、この周期の処理を終了する。
【0058】
左普通図柄表示LED(A)の変動が停止された時点で、左普通図柄表示LED(L)には、左普通表示図柄記憶レジスタrlcに記憶された指標に対応する図柄が静止表示されることとなるが、外部ノイズ等の影響で正常な表示制御が阻害されたりすると、変動表示停止時に別の図柄が表示される場合もある。このような場合であっても、表示指標iuの値に基いてROM31から読込まれたデータに基いて図柄が表示されることにかわりはないから、表示指標iuの値と左普通図柄との関係は常に確保される。
【0059】
次周期以降の処理では普通図柄動作フラグfaの値が2となるから、CPU32はステップc1,ステップc2の判別処理実行後ステップb19に移行し、変動表示開始後の経過時間Taが設定値t2 に達するまでの間、ステップc1,ステップc2およびステップb19の判別処理と、右普通図柄表示LED(B)の変動表示に関するステップb20の処理を所定の処理周期で繰り返し実行することとなる。
【0060】
そして、経過時間Taが設定値t2 に達したことがステップb19の判別処理で検出されると、CPU32は右普通図柄表示LED(B)の変動を停止し(ステップb21)、右普通図柄表示LED(B)の変動が停止された時点で、右普通図柄表示LED(B)には、右表示普通図柄記憶レジスタrrcに記憶された指標に対応する図柄が静止表示されることとなる。また、外部ノイズ等の影響で正常な表示制御が阻害された場合であっても、表示指標ivの値と右普通図柄との関係は常に確保される。
【0061】
そして、左右の普通図柄の変動表示を終了したCPU32は、表示指標iu,ivの現在値に基いて左普通図柄表示LED(A)と右普通図柄表示LED(B)の組合わせが同図柄であるか否かを判別し(ステップb22)、同図柄であれば、即ち、当り図柄の組合わせであれば普通図柄動作フラグfaに3を設定し(ステップb23)、中第1種始動口3の開閉動作処理のための開放回数記憶レジスタCを初期化し(ステップb24)、動作時間フラグftを初期化して(ステップb25)、中第1種始動口3の開閉動作処理に関するタスク4の処理の実行を許可する。また、同図柄の組合わせでなければ、普通図柄動作フラグfaの値を初期化し(ステップb26)、記憶数表示レジスタRdの値を1減じて(ステップb27)、この周期の処理を終了する。
【0062】
この実施形態においては、所定の処理周期毎に行われるタスク2におけるステップb11の処理時の普通当り用乱数記憶レジスタR´0の現在値が普通確定値記憶レジスタRbの値であり、設定値1と一致するか否かによって普通図柄当りの有無が決定され、また、ステップb17の処理で左普通図柄表示LED(A)の変動表示が停止される時点ではステップc14乃至ステップc16の処理により当り図柄の組合わせやはずれ図柄の組合わせが確定されているが、外部ノイズ等の影響で正常な表示制御が阻害され、最終的に表示される図柄に狂いが生じることも考えられる。
【0063】
しかし、本実施形態においては、最終的な図柄組合わせの判定に際し、予め確定された図柄組合わせのかわりに、変動表示停止時の図柄に対応する表示指標iu,ivの現在値を用いるにようにしているので、表示図柄に狂いを生じたような場合であっても、実際に表示された図柄の組合わせに対応した的確な判定を行うことができる。
【0064】
実施形態において普通図柄当りの発生する確率は、当りに対応する設定値の範囲を普通当り用乱数記憶レジスタR´0の値域で除した値であり、この例では、当りに対応する設定値の値が1のみであって、普通当り用乱数記憶レジスタR´0の取り得る値が0乃至4の整数であるから、普通図柄当りの発生する確率は1/5(0.2)となる。従って、表1及び表2に示される各図柄を表記した2つの回転ドラムを有し、同じ図柄が揃うような条件を当り図柄の組合わせとして設定した機械式回転ドラム型の図柄表示装置の当り発生確率5/25(0.2)と一致するが、ステップb13の判別処理で用いられる比較値の値を領域として設定することにより、普通図柄当りの発生確率を任意に操作することができる。なお、普通図柄当りの発生する確率は1/5(0.2)は、後述する特別図柄が大当りする確率が15/3375であることから、特別図柄が大当りする確率に比べて高い確率に設定されている。
【0065】
このような操作は普通図柄当りの発生する確率に影響を与えるのみであって、当り図柄や外れ図柄の内容自体はタスク2の処理により、左,右普通当たり図柄データ記憶レジスタrla乃びrraおよび左,右普通はずれ図柄データ記憶レジスタrlb乃びrrbの各々にランダムに設定されるから、特定の図柄の組合わせが出易くなるようなことはなく、違和感がない。
【0066】
図15乃至図22に示すタスク3の処理は主に特別図柄の変動表示に関するものである。
【0067】
タスク3の処理を開始したCPU32は、まず、左,中,右第1種始動口16,3,17への入賞検出に基く新規の特別図柄変動表示の開始が可能であるか否かを状態記憶フラグFaに1もしくは2が設定されているか否かにより検出する(ステップc1,ステップc2)。状態記憶フラグFaの値が1であれば特別図柄変動表示の実行中であり、また、状態記憶フラグFaの値が2であれば大入賞口15の開放動作の実行中であって、いずれの場合にも新規の特別図柄変動表示の開始は不能である。なお、状態記憶フラグFaの値が1の時はCPU32はタスク3の処理で特別図柄の変動表示を継続して実行し、また、状態記憶フラグFaの値が2の場合には、実質上、タスク3の処理が非実行とされる。
【0068】
また、状態記憶フラグFaが1および2以外の値であれば特別図柄の変動表示も大入賞口15の開放動作も行われていないので、新規の特別図柄変動が開始可能な状態にある。初期段階ではFa=0となり、左,中,右第1種始動口16,3,17への入賞検出待ちとなっている。
【0069】
この場合、CPU32は、まず、記憶状態識別フラグF0に1がセットされているか否か、即ち、タスク1の処理で左,中,右第1種始動口16,3,17への入賞が既に検出されているか否かを判別する(ステップc3)。
【0070】
左,中,右第1種始動口16,3,17への入賞が検出されていれば、入賞検出時点における大当り用乱数記憶レジスタRAN1の値がタスク1の処理で確定乱数記憶レジスタRiに記憶され、かつ、確定乱数記憶レジスタRiに対応した記憶状態識別フラグFiに1がセットされるが、この時、CPU32は左,中,右第1種始動口16,3,17への入賞が検出される毎にi=0〜3の順で確定乱数記憶レジスタRiに乱数を記憶してゆくので、記憶状態識別フラグF0に1がセットされていれば、左,中,右第1種始動口16,3,17への入賞が少なくとも1回は検出されていることを意味する(ステップa50〜ステップa56参照)。
【0071】
そして、記憶状態識別フラグF0に1がセットされていれば、CPU32はステップc4に移行し、状態記憶フラグFaに1をセットして変動表示の開始を記憶し、変動表示の選択処理を規定する変動状態記憶フラグFbに0をセットして(ステップc5)、ta乃至tgのパラメータに予め決められた値を設定することになる(ステップc6)。ta乃至tgは、図30に示すように、左,中,右の各特別図柄の変動速度の切り替え時間を示す固定的な値である。
【0072】
左,中,右の各特別図柄の変動速度の切り替え時間を設定したCPU32は、次いで、ドットマトリクスLED表示体22の左,中,右,の各特別図柄表示LED(L),(C),(R)の各々に表示すべき図柄を示す表示指標il,ic,irの値を連続的にインクリメントして各図柄を高速変動させる処理を開始し(ステップc7)、タイマTを作動させて変動表示開始後の経過時間の測定を開始する(ステップc8)。なお、実際の図柄送りは各特別図柄表示LED(L),(C),(R)の各行の表示出力を数行ずつ所定周期毎に切り替えることにより、あたかも図柄が上下に流れるように連続的に行われるが、この点に関しては、LED素子等を用いた表示技術として周知であるから説明を省略する。実施形態の場合、高速変動,中速変動および低速変動時における各特別図柄の図柄送り速度の基準値は各々0.064秒/図柄,0.256秒/図柄,0.512秒/図柄である。
【0073】
また、左,中,右の各特別図柄表示には必ずしもドットマトリクスLED表示体22を用いる必要はなく、これにかえて、ドットマトリクスLED表示体23を用いてもよい。更に、ドットマトリクスLED表示体22とドットマトリクスLED表示体23の双方に表示指標il,ic,irに基く図柄を出力するようにすれば立体表示による図柄変動が可能となる。実施形態の場合、ドットマトリクスLED表示体23からハーフミラー24の反射面に至る距離がドットマトリクスLED表示体22からハーフミラー24の反射面に至る距離に比べて短いので、ドットマトリクスLED表示体22とドットマトリクスLED表示体23の双方に図柄を出力すると、ドットマトリクスLED表示体23の各ドットはこれに重複するドットマトリクスLED表示体22の各ドットよりも近くに、かつ、大きく見えるため、各ドットの中央部が窪んで立体的に表示されることになる。
【0074】
以下、左,中,右の各図柄表示にドットマトリクスLED表示体22が用いられているものとして説明する。
【0075】
以上のようにして、左,中,右第1種始動口16,3,17への入賞検出に基く特別図柄の変動表示が開始されるが、変動表示開始の時点では図30に示されるth以降の値、即ち、右特別図柄表示LED(R)の中速および低速変動の時間を規制する値は未設定である。
【0076】
次周期以降の処理では既に状態記憶フラグFaに1がセットされているから、表示制御手段としてのCPU32はステップc1の判別処理実行後ステップc9に移行し、以下、変動状態記憶フラグFbの現在値0に応じて、変動表示開始後の経過時間Tが設定値taに達するまでの間、ステップc1およびステップc9乃至ステップc10の判別処理と左,中,右の各特別図柄表示LED(L),(C),(R)の高速変動に関するステップc11の処理を所定の処理周期で繰り返し実行することとなる。
【0077】
このようにして各特別図柄の高速変動処理を繰り返し実行する間に変動表示開始後の経過時間Tが設定値taに達すると(ステップc10)、CPU32は確定乱数記憶レジスタR0の値を読み込んで確定値記憶レジスタRaに格納し(ステップc12)、図28(b)に示されるように、記憶状態識別フラグF1乃至F3および確定乱数記憶レジスタR1乃至R3のデータを記憶状態識別フラグF0乃至F2および確定乱数記憶レジスタR0乃至R2に順次シフトして、記憶状態識別フラグF3および確定乱数記憶レジスタR3に0をセットする(ステップc13)。
【0078】
次いで、CPU32は、確定値記憶レジスタRaの値が設定値εと一致するか否か、即ち、今回の図柄変動処理の開始刺激となった左,中,右第1種始動口16,3,17への入賞検出時点における大当り用乱数記憶レジスタRAN1の値が大当りに対応する設定値εと一致するか否かを判別し(ステップc14)、確定値記憶レジスタRaの値が設定値εと一致すれば、左,中,右特別大当たり図柄データ記憶レジスタr0a乃至r2aの各値を左,中,右,表示特別図柄記憶レジスタr0c乃至r2cに格納する一方(ステップc15)、確定値記憶レジスタRaの値が設定値εと一致しなければ、左,中,右特別はずれ図柄データ記憶レジスタr0b乃至r2bの各値を左,中,右表示特別図柄記憶レジスタr0c乃至r2cの各々に格納して(ステップc16)、変動停止時に各特別図柄表示LEDに表示すべき図柄を確定する。
【0079】
実施形態では、設定値εの値を15,37,47,63,79の5種類の数値に設定してある。
【0080】
次いで、CPU32は、左特別図柄表示LED(L)の変動停止時間tc時に左表示特別図柄記憶レジスタr0cの内部処理指標に対応する図柄が表示されるように左特別図柄に関する表示指標ilの値を設定変更して(ステップc17)、左特別図柄表示LED(L)の変動速度を高速変動から中速変動に切り替えると共に(ステップc18)、変動状態記憶フラグFbに1をセットして(ステップc19)、この周期の処理を終了する。
【0081】
ta時における左特別図柄表示LED(L)の表示指標ilの値は自明でないが、左特別図柄表示LED(L)の中速変動時間tb−ta=Aの値と左特別図柄表示LED(L)の低速変動時間tc−tb=Bの値は予め設定されており、また、左特別図柄表示LED(L)の中速変動時速度と低速変動速度の各々は一定であるから、左特別図柄表示LED(L)の変動停止時間tc時に左特別図柄表示LED(L)に表示すべき図柄の表示指標r0cの情報のみに基いて、表示指標ilの設定変更値を求めることができる。
【0082】
実施形態の処理タイミングによれば、高速変動から中速変動への切り替えに際し、表示指標ilの現在値が変動停止時に左特別図柄表示LED(L)に表示すべき図柄の表示指標r0cよりも3図柄前の表示指標となるようにilの値を設定変更することにより、変動停止時にr0cの図柄を得ることができる。
【0083】
次周期以降の処理では、CPU32はステップc1およびステップc9の判別処理実行後ステップc20に移行し、以下、変動状態記憶フラグFbの現在値1に応じて、変動表示開始後の経過時間Tが設定値tbに達するまでの間、ステップc1,ステップc9およびステップc20乃至ステップc21の判別処理と、左特別図柄表示LED(L)の中速変動に関する処理および中,右の各特別図柄表示LED(C),(R)の高速変動に関するステップc22の処理を所定の処理周期で繰り返し実行することとなる。
【0084】
このようにして各図柄の変動処理を繰り返し実行する間に変動表示開始後の経過時間Tが設定値tbに達すると(ステップc21)、CPU32は左特別図柄表示LED(L)の変動速度を中速変動から低速変動に切り替えると共に(ステップc23)、変動状態記憶フラグFbに2をセットして(ステップc24)、この周期の処理を終了する。
【0085】
次周期以降の処理では変動状態記憶フラグFbの値が2となるから、CPU32はステップc1,ステップc9,ステップc20の判別処理実行後ステップc25に移行し、以下、変動状態記憶フラグFbの現在値2に応じて、変動表示開始後の経過時間Tが設定値tcに達するまでの間、ステップc1,ステップc9,ステップc20およびステップc25乃至ステップc26の判別処理と、左特別図柄表示LED(L)の低速変動に関する処理および中,右の各特別図柄表示LED(C),(R)の高速変動に関するステップc27の処理を所定の処理周期で繰り返し実行することとなる。
【0086】
そして、経過時間Tが設定値tcに達したことがステップc26の判別処理で検出されると、CPU32は左特別図柄表示LED(L)の低速変動を停止し(ステップc28)、変動状態記憶フラグFbに3をセットして(ステップc29)、この周期の処理を終了する。左特別図柄表示LED(L)の低速変動が停止された時点で、左特別図柄表示LED(L)には、左表示特別図柄記憶レジスタr0cに記憶された指標に対応する図柄が静止表示されることとなるが、外部ノイズ等の影響で正常な表示制御が阻害されたりすると、変動表示停止時に別の図柄が表示される場合もある。このような場合であっても、表示指標ilの値に基いてROM30から読込まれたデータに基いて図柄が表示されることにかわりはないから、表示指標ilの値と左図柄との関係は常に確保される。
【0087】
次周期以降の処理では変動状態記憶フラグFbの値が3となるから、CPU32はステップc1,ステップc9,ステップc20,ステップc25,ステップc30の判別処理実行後ステップc31に移行し、以下、変動状態記憶フラグFbの現在値3に応じて、変動表示開始後の経過時間Tが設定値tdに達するまでの間、ステップc1,ステップc9,ステップc20,ステップc25およびステップc30乃至ステップc31の判別処理と、中,右の各特別図柄表示LED(C),(R)の高速変動に関するステップc32の処理を所定の処理周期で繰り返し実行することとなる。
【0088】
そして、経過時間Tが設定値tdに達したことがステップc31の判別処理で検出されると、CPU32は、中特別図柄表示LED(C)の変動停止時間tf時に中表示特別図柄記憶レジスタr1cの内部処理指標に対応する図柄が表示されるように中図柄に関する表示指標icの値を設定変更して(ステップc33)、中特別図柄表示LED(C)の変動速度を高速変動から中速変動に切り替えると共に(ステップc34)、変動状態記憶フラグFbに4をセットして(ステップc35)、この周期の処理を終了する。
【0089】
中図柄表示LED(C)の中速変動時間te−td=Aの値と低速変動時間tf−te=Bの値は左特別図柄表示LED(L)の場合と同様であるから、表示指標icの設定変更に関する条件も左特別図柄表示LED(L)の場合と同様であり、高速変動から中速変動への切り替えに際し、表示指標icの現在値が変動停止時に中特別図柄表示LED(C)に表示すべき図柄の表示指標r1cよりも3図柄前の表示指標となるようにicの値を設定変更することにより、変動停止時にr1cの図柄を得ることができる。
【0090】
次周期以降の処理では変動状態記憶フラグFbの値が4となるから、CPU32はステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36の判別処理実行後ステップc37に移行し、以下、変動状態記憶フラグFbの現在値4に応じて、変動表示開始後の経過時間Tが設定値teに達するまでの間、ステップc1,ステップc9,ステップc20,ステップc25,ステップc30およびステップc36乃至ステップc37の判別処理と、中特別図柄表示LED(C)の中速変動に関する処理および右特別図柄表示LED(R)の高速変動に関するステップc38の処理を所定の処理周期で繰り返し実行することとなる。
【0091】
このようにして各特別図柄の変動処理を繰り返し実行する間に変動表示開始後の経過時間Tが設定値teに達すると(ステップc37)、CPU32は中特別図柄表示LED(C)の変動速度を中速変動から低速変動に切り替えると共に(ステップc39)、変動状態記憶フラグFbに5をセットして(ステップc40)、この周期の処理を終了する。
【0092】
次周期以降の処理では変動状態記憶フラグFbの値が5となるから、CPU32はステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36,ステップc41の判別処理実行後ステップc42に移行し、以下、変動状態記憶フラグFbの現在値5に応じて、変動表示開始後の経過時間Tが設定値tfに達するまでの間、ステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36およびステップc41乃至ステップc42の判別処理と、中特別図柄表示LED(C)の低速変動に関する処理および右特別図柄表示LED(R)の高速変動に関するステップc43の処理を所定の処理周期で繰り返し実行することとなる。
【0093】
そして、経過時間Tが設定値tfに達したことがステップc42の判別処理で検出されると、CPU32は中特別図柄表示LED(C)の低速変動を停止し(ステップc44)、変動状態記憶フラグFbに6をセットして(ステップc45)、この周期の処理を終了する。中特別図柄表示LED(C)の低速変動が停止された時点で、中特別図柄表示LED(C)には、中表示特別図柄記憶レジスタr1cに記憶された指標に対応する図柄が静止表示されることとなる。また、外部ノイズ等の影響で正常な表示制御が阻害された場合であっても、表示指標icの値と中図柄との関係は常に確保される。
【0094】
即ち、左特別図柄表示LED(L)および中特別図柄表示LED(C)の各々は、図柄の変動表示開始後、予め定められた設定時間tcおよびtfが経過した時点でCPU32の処理によって個別に停止されることになる。
【0095】
次周期以降の処理では変動状態記憶フラグFbの値が6となるから、CPU32はステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36,ステップc41,ステップc46の判別処理実行後ステップc47に移行し、以下、変動状態記憶フラグFbの現在値6に応じて、変動表示開始後の経過時間Tが設定値tgに達するまでの間、ステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36,ステップc41およびステップc46乃至ステップc47の判別処理と、右特別図柄表示LED(R)の高速変動に関するステップc48の処理を所定の処理周期で繰り返し実行することとなる。
【0096】
そして、経過時間Tが設定値tgに達したことがステップc47の判別処理で検出されると、CPU32は、左特別図柄表示LED(L)の表示指標ilの現在値と中特別図柄表示LED(C)の表示指標icの現在値とが一致しているか否か、即ち、変動表示を停止した左特別図柄表示LED(L)と中特別図柄表示LED(C)の図柄組合わせが大当り図柄の組合わせの必要条件を満足しているか否かを比較し(ステップc49)、比較結果に応じて、tg時以降の特別図柄変動処理、即ち、右特別図柄表示LED(R)の中速および低速変動の時間設定に必要とされる各種のデータを設定することとなる。
【0097】
まず、ステップc49の判別結果が偽となった場合、即ち、左特別図柄表示LED(L)の停止図柄と中特別図柄表示LED(C)の停止図柄とが一致していず、大当りの発生する確率が皆無の場合には、CPU32は、右特別図柄の変動速度の切り替え時間を示すth乃びtjのパラメータに予め決められた値を設定した後(ステップc50)、右特別図柄表示LED(R)の変動停止時間ti時に右表示特別図柄記憶レジスタr2cの内部処理指標に対応する図柄が表示されるように右図柄に関する表示指標irの値を設定変更して(ステップc51)、右特別図柄表示LED(R)の変動速度を高速変動から中速変動に切り替えると共に(ステップc56)、変動状態記憶フラグFbに7をセットして(ステップc57)、この周期の処理を終了する。
【0098】
右特別図柄表示LED(R)の中速変動時間th−tg=Cの値と右特別図柄表示LED(R)の低速変動時間ti−th=Dの値は固定的であるから、右特別図柄表示LED(R)の変動停止時間ti時に右特別図柄表示LED(R)に表示すべき図柄の表示指標r2cの情報のみに基いて、表示指標irの設定変更値を求めることができる。実施形態の処理タイミングによれば、高速変動から中速変動への切り替えに際し、表示指標irの現在値が変動停止時に右特別図柄表示LED(R)に表示すべき図柄の表示指標r2cよりも1図柄前の表示指標となるようにirの値を設定変更することにより、変動停止時にr2cの図柄を得ることができる。
【0099】
また、ステップc49の判別結果が真となった場合、即ち、左特別図柄表示LED(L)の停止図柄と中特別図柄表示LED(C)の停止図柄とが一致して大当り図柄の組合わせの必要条件を満足した場合には、CPU32は、右特別図柄に関する表示指標irの現在値を特定の値2に設定変更した後(ステップc52)、変動時間用乱数記憶レジスタRAN2の値と変動停止時に表示すべき表示指標r2cの情報に基いてth乃至tjのパラメータを選択的に設定することとなる(ステップc53〜ステップc55)。
【0100】
即ち、変動時間用乱数記憶レジスタRAN2の値が0であった場合には表6に示されるようなROM30の選択条件ファイルに基いて、変動停止時に表示すべき図柄の表示指標r2cに対応する変動時間Cを選択してパラメータthにtg+Cを設定し(ステップc54)、また、変動時間用乱数記憶レジスタRAN2の値が1であった場合には表7に示されるようなROM31の選択条件ファイルに基いて、変動停止時に表示すべき図柄の表示指標r2cに対応する変動時間Cを選択してパラメータthにtg+Cを設定し、パラメータthの値に予め決められた一定の値を加えてパラメータtiおよびtjの値を設定する(ステップc55)。
【0101】
【表6】
Figure 0003855229
【0102】
【表7】
Figure 0003855229
従って、変動時間用乱数記憶レジスタRAN2の値が0で、かつ、変動停止時に表示すべき図柄の表示指標r2cの値が0の場合であれば、変動時間Cとして表6から3.104sが選択され、パラメータthの値はtg+C=10.336sとなり、また、変動時間用乱数記憶レジスタRAN2の値が1で、かつ、変動停止時に表示すべき図柄の表示指標r2cの値が14の場合であれば、変動時間Cとして表7から10.528sが選択され、パラメータthの値はtg+C=17.760sとなる。
【0103】
つまり、ステップc54およびステップc55の処理は、ステップc17,ステップc33およびステップc51に示される処理のように中速および低速時の変動時間を一定として変動停止時に表示すべき図柄の表示指標r2cの値に対応して中速変動開始時における表示指標irの値を再設定するかわりに、中速変動開始時における表示指標irの値を特定の値に決めて変動停止時に表示すべき図柄の表示指標r2cの値に対応して中速および低速の変動時間を設定するものである。
【0104】
表6および表7に示されるように、ROM30は、中図柄表示LED(C)の変動表示が停止してから右図柄表示LED(R)の図柄表示を略一巡させて表示指標r2cの停止図柄を表示する変動時間を変動時間用乱数記憶レジスタRAN2の値0に対応して記憶する一方、変動時間用乱数記憶レジスタRAN2の値1に対しては、中特別図柄表示LED(C)の変動表示が停止してから右特別図柄表示LED(R)の図柄表示を略二巡させて表示指標r2cの停止図柄を表示する変動時間を記憶しており、どの変動表示時間を選択して設定するかは、変動時間用乱数記憶レジスタRAN2の現在値と停止図柄を示す表示指標r2cの値で確定される。
【0105】
表6および表7の各々においては停止図柄を示す表示指標r2cの値が増大するにつれて変動表示時間時も単純増加するが、遊技者の側では変動時間用乱数記憶レジスタRAN2の現在値を認識することはできず、図柄表示が略一巡するのか略二巡するのかを知るよしもないから、単純に変動時間の長短を観察することによって停止図柄を推定することは非常に困難である。
【0106】
なお、表6および表7に示す変動時間の値は実施形態の処理タイミングに基いて一例を示すものであり、変動時間等を制限するものではない。
【0107】
そして、ステップc54もしくはステップc55の処理でth乃至tjのパラメータを設定したCPU32は、右特別図柄表示LED(R)の変動速度を高速変動から中速変動に切り替えた後(ステップc56)、変動状態記憶フラグFbに7をセットして(ステップc57)、この周期の処理を終了する。
【0108】
変動状態記憶フラグFbに7がセットされる結果、次周期以降の処理では、ステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36,ステップc41,ステップc46,ステップc58の判別処理実行後、CPU32はステップc59に移行し、以下、変動状態記憶フラグFbの現在値7に応じて、変動表示開始後の経過時間Tが設定値thに達するまでの間、ステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36,ステップc41,ステップc46およびステップc58乃至ステップc59の判別処理と、右特別図柄表示LED(R)の中速変動に関するステップc60の処理を所定の処理周期で繰り返し実行することとなる。
【0109】
このようにして各図柄の変動処理を繰り返し実行する間に変動表示開始後の経過時間Tが設定値thに達すると(ステップc59)、CPU32は右特別図柄表示LED(R)の変動速度を中速変動から低速変動に切り替えると共に(ステップc61)、変動状態記憶フラグFbに8をセットして(ステップc62)、この周期の処理を終了する。
【0110】
次周期以降の処理では変動状態記憶フラグFbの値が8となるから、CPU32はステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36,ステップc41,ステップc46,ステップc58,ステップc63の判別処理実行後ステップc64に移行し、以下、変動状態記憶フラグFbの現在値8に応じて、変動表示開始後の経過時間Tが設定値tiに達するまでの間、ステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36,ステップc41,ステップc46,ステップc58およびステップc63乃至ステップc64の判別処理と、右特別図柄表示LED(R)の低速変動に関するステップc65の処理を所定の処理周期で繰り返し実行することとなる。
【0111】
そして、経過時間Tが設定値tiに達したことがステップc64の判別処理で検出されると、CPU32は右特別図柄表示LED(R)の低速変動を停止し(ステップc66)、変動状態記憶フラグFbに9をセットして(ステップc67)、この周期の処理を終了する。右特別図柄表示LED(R)の低速変動が停止された時点で、右特別図柄表示LED(R)には、右表示特別図柄記憶レジスタr2cに記憶された指標に対応する図柄が静止表示されることとなる。また、外部ノイズ等の影響で正常な表示制御が阻害された場合であっても、表示指標irの値と右図柄との関係は常に確保される。
【0112】
そして、全ての特別図柄の変動表示を終了したCPU32は、次周期以降の処理では変動状態記憶フラグFbの値が9となるから、ステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36,ステップc41,ステップc46,ステップc58,ステップc63の判別処理実行後ステップc68に移行し、以下、変動状態記憶フラグFbの現在値9に応じて、変動表示開始後の経過時間Tが設定値tjに達するまでの間、ステップc1,ステップc9,ステップc20,ステップc25,ステップc30,ステップc36,ステップc41,ステップc46,ステップc58,ステップc63およびステップc68の判別処理を所定の処理周期で繰り返し実行することとなる。
【0113】
そして、経過時間Tが設定値tjに達したことがステップc68の判別処理で検出されると、CPU32は、左特別図柄表示LED(L)の表示指標ilの現在値と中特別図柄表示LED(C)の表示指標icの現在値とが一致しているか否か、即ち、最終的に表示された左特別図柄表示LED(L)の停止図柄と中特別図柄表示LED(C)の停止図柄とが一致しているか否か(ステップc69)、および、左特別図柄表示LED(L)の表示指標ilの現在値と右特別図柄表示LED(R)の表示指標irの現在値とが一致しているか否か、即ち、最終的に表示された左特別図柄表示LED(L)の停止図柄と中特別図柄表示LED(C)の停止図柄および右特別図柄表示LED(R)の停止図柄が全て一致しているか否かを判別し(ステップc70)、図柄の一致不一致、即ち、大当りか否かに応じて、タスク5の処理に必要とされる各種のデータを設定することとなる。
【0114】
まず、ステップc69またはステップc70の判別結果が偽となった場合、即ち、左図柄表示LED(L)の停止図柄と中図柄表示LED(C)の停止図柄とが一致していないはずれの場合には、CPU32は、状態記憶フラグFaおよび変動状態記憶フラグFbの値を初期化して(ステップc71,ステップc72)、この周期の処理を終了する。
【0115】
これに対し、ステップc69およびステップc70の判別結果が共に真となった場合、即ち、左特別図柄表示LED(L)の停止図柄と中特別図柄表示LED(C)の停止図柄および右特別図柄表示LED(R)の停止図柄が全て一致、即ち、大当りの場合には、CPU32は変動状態記憶フラグFbの値を初期化し(ステップc73)、状態記憶フラグFaに2を設定して(ステップc74)、大入賞口15の開放に関するタスク5の処理の実行を許可する。
【0116】
この実施形態においては左,中,右第1種始動口16,3,17への入賞検出時におけるステップa12の処理で大当り用乱数記憶レジスタRAN1の現在値が確定乱数記憶レジスタRiに記憶された時点で確定乱数記憶レジスタRiの値が設定値ε(15,31,47,63及び79の5種類の値)と一致するか否かによって大当りの発生の有無が既に決定され、また、ステップc17の処理で左特別図柄表示LED(L)の中速変動表示が開始される時点ではステップc14乃至ステップc16の処理により特別大当り図柄の組合わせや特別外れ図柄の組合わせが確定されているが、外部ノイズ等の影響で正常な表示制御が阻害され、最終的に表示される図柄に狂いが生じることも考えられる。
【0117】
しかし、本実施形態においては、最終的な特別図柄組合わせの判定に際し、予め確定された特別図柄組合わせのかわりに、変動表示停止時の特別図柄に対応する表示指標il,ic,ir,iuの現在値を用いるにようにしているので、表示図柄に狂いを生じたような場合であっても、実際に表示された特別図柄の組合わせに対応した的確な判定を行うことができる。
【0118】
実施形態において大当りの発生する確率は、大当りに対応する設定値の範囲を大当り用乱数記憶レジスタRAN1の値域で除した値であり、この例では、大当りに対応する設定値の数が5種類であって、大当り用乱数記憶レジスタRAN1の取り得る値が0乃至1049の整数であるから、大当りの発生する確率は5/1050(0.952/200)となる。従って、表1乃至表4に示される各図柄を表記した3つの回転ドラムを有し、同じ図柄が3つ揃う時を当り図柄の組合わせとして設定した機械式回転ドラム型の図柄表示装置の大当り発生確率15/3375(0.888/200)とは一致しない。また、ステップa2の判別処理で用いられる比較値の値を変更したり、ステップc14の判別処理で用いられる比較値の値を領域として設定したりすることにより、大当りの発生確率を任意に操作することができる。
【0119】
例えば、ステップa2の判別処理で用いられる比較値の値を1025とすれば大当りの発生する確率は5/1025(0.975/200)となり、また、ステップc14の判別処理で用いられる比較値の値εを0<ε<6のように領域として設定してもよい。
【0120】
このような操作は大当りの発生する確率に影響を与えるのみであって、特別大当り図柄や特別はずれ図柄の内容自体はタスク1の処理により、左,中,右特別大当たり図柄データ記憶レジスタr0a乃至r2aおよび左,中,右特別はずれ図柄データ記憶レジスタr0b乃至r2bの各々にランダムに設定されるから、特定の図柄の組合わせが出易くなるようなことはなく、違和感がない。
【0121】
図23乃至図25に示されるタスク4の処理は、中第1種始動口3の開閉動作処理に関するものである。
【0122】
中第1種始動口3は、図31に示すように、タスク2の処理で左右の普通図柄が一致して当りと判定される場合に6回開閉を行う。普通動作フラグfaに3が設定されると、CPU32は、ステップd1の判別処理実行後ステップd2に移行し、まず、中第1種始動口3の開放動作が可能か否かを動作時間フラグftに1もしくは2が設定されているか否かにより検出する。普通動作フラグfaが3以外の場合には、実質上タスク4の処理は非実行となる。
【0123】
動作時間フラグftの値が1であれば、中第1種始動口3の開放状態の実行中であり、また、動作時間フラグftの値が2であれば中第1種始動口3の閉鎖状態の実行中であって、いずれの場合も中第1種始動口3の開閉動作の開始は不可能である。そして、動作時間フラグftが1及び2以外の値であれば、中第1種始動口3の開放状態あるいは閉鎖状態の実行中ではないので、中第1種始動口3の開閉動作が開始可能な状態にある。初期段階ではタスク2の処理で動作時間フラグftに0がセットされる。この場合には、CPU32は、パラメータtkに予め決められた値にセットして(ステップd4)、動作時間フラグftに1をセットして(ステップd5)、ソレノイド等で開閉駆動される中第1種始動口3の開放動作処理を実行し(ステップd6)、タイマTbを作動させて中第1種始動口3の開放後の経過時間の測定を開始する(ステップd7)。
【0124】
そして、次周期以降の処理では、既に動作時間フラグftに1がセットされているから、CPU32は、ステップd1の判別処理実行後ステップd8に移行し、開放動作実行後の経過時間Tbが設定値tkに達するまでの間、ステップd1及びステップd2乃至ステップd3の判別処理を所定の処理周期で繰り返し実行することとなる。
【0125】
そして、中第1種始動口3の開放動作実行後の経過時間Tbが設定値tkに達したことがステップd8の判別処理で検出されると、CPU32は中第1種始動口3を閉鎖し(ステップd9)、開放回数記憶レジスタCの値をインクリメントした後(ステップd10)、中第1種始動口3の開閉動作処理の実行回数が設定値6に達したか否かを判別し(ステップd11)、中第1種始動口3の開閉動作処理の実行回数が設定値6の範囲内にあれば、パラメータtlに予め決められた値をセットし(ステップd12)、動作時間フラグftに2をセットして(ステップd13)、タイマTbを作動させて中第1種始動口3の閉鎖後の経過時間の測定を開始して(ステップd14)、この周期の処理を終了する。
【0126】
次周期以降の処理では、動作時間フラグftに2がセットされているから、CPU32は、ステップd1、ステップd2及びステップd3の判別処理実行後、ステップd15に移行し、閉鎖状態の経過時間Tbが設定値tlに達するまでの間、ステップd1、ステップd2、ステップd3及びステップd15の判別処理を所定の処理周期で繰り返し実行することとなる。
【0127】
そして、中第1種始動口3の閉鎖状態の経過時間Tbが設定値tlに達したことが検出されると(ステップd15)、CPU32は動作時間フラグftを0クリアし(ステップd16)、この周期の処理を終了する。これにより中第1種始動口3の開閉動作の1回目が終了する。
【0128】
次周期では、動作時間フラグftが0とされている結果、CPU32は、ステップd1、ステップd2、ステップd3と経由して再びステップd4に移行し、前述のステップd4乃至ステップd7の各処理を実行し、この周期の処理を終了する。この結果、中第1種始動口3の開閉動作の2回目が開始されることとなる。
【0129】
このように、CPU32は、開放回数記憶レジスタCの値が所定の開放回数6に達するまでの間、前記のステップd1〜ステップd7に至る中第1種始動口3の拡開に伴う処理を含め、ステップd8のタイマTbによる開放時間の計時処理、開放時間tkの経過時の中第1種始動口3の閉鎖に伴う処理(ステップd9〜ステップd14)、ステップd15のタイマTbによる閉鎖時間の計時処理、閉鎖時間tlの経過時の動作時間フラグの0クリアの処理(ステップd16)を繰り返し実行する。
【0130】
CPU32は、開放時間tkの経過時の中第1種始動口3の閉鎖に伴う処理を行う毎に開放回数記憶レジスタCを1つずつアップしていくことにより、中第1種始動口3の6回目の拡開が終了する時点で開放回数記憶レジスタCの値が6に達する(ステップd11)。
【0131】
CPU32は、ステップd11を真と判別してステップd17に移行し、開放回数記憶レジスタC及び動作時間フラグftを初期化し(ステップd17、ステップd18)、普通図柄動作フラグfaを初期化して(ステップd19)、記憶数表示レジスタRdの値を1だけ減じて(ステップd20)処理を終了する。
【0132】
タスク2またはタスク4の処理で普通図柄動作フラグfaの値が初期化される結果、次周期以降のステップd1及びステップd2の判別結果は共に偽となり、ゲート検出状態識別フラグE0の値が再度CPU32により検出されることとなる(ステップb4)。
【0133】
従って、左,右ゲート5,6の再度のゲート通過検出によりゲート検出状態識別フラグE0に新たに1が記憶された場合や、複数のゲート通過検出によってゲート検出状態識別フラグE1以降に記憶された値がシフトされたような場合には、ステップd4以降の処理により再度の図柄合せ処理が、第1回目を含め、最高4回まで続けて開始されることとなる。
【0134】
図26はタスク5の処理の概略を示すフローチャートである。状態記憶フラグFaに2が設定されると、CPU32はステップe1の判別処理実行後ステップe2に移行し、ソレノイド等で開閉駆動される大入賞口15の開閉操作を開始し、所定の開放時間の経過もしくは大入賞口15への遊技球の入賞個数の検出などに基づく開閉動作の終了条件が成立するまでの間、所定の処理周期でステップe2の開閉処理を繰り返し実行し、ステップe3の判別処理で終了条件の成立が検出されると、ステップe4の処理で大入賞口15を閉鎖して1開放動作を終了し、ステップe5の処理で状態記憶フラグFaの値を初期化する。
【0135】
タスク3またはタスク5の処理で状態記憶フラグFaの値が初期化される結果、次周期移行のステップc1及びステップc2の判別結果は共に偽となり、記憶状態識別フラグF0の値が再度CPU32により検出されることとなる(ステップc3)。
【0136】
従って、左,中,右第一種始動口16,3,17への再度の入賞検出により確定乱数レジスタR0に新たに記憶された場合や、複数の入賞検出によって確定乱数記憶レジスタR1以降に記憶された値がシフトされたような場合には、ステップc4以降の処理により再度の図柄組合わせ処理が、第一回目を含め、最高4回まで続けて開始されることとなる。
【0137】
遊技盤1において、遊技が開始されて左ゲート5または右ゲート5に遊技球が通過し、また、平行して左,中,右第1種始動口16,3,17のいずれかに遊技球が入賞した場合、CPU32によるタスク1の処理で、左,右普通図柄作動スイッチSW5,SW6からの検出信号により未使用のゲート検出状態識別フラグEiを検出して記憶されると共に、左,中,右第1種始動口入賞検出スイッチSW1,SW2,SW3からの入賞検出信号が入力されて、未使用の確定乱数記憶レジスタRiに大当り用乱数記憶レジスタRAN1の現在値が記憶され、第1種始動口16,3,17への入力を検出する毎に、検索指標iの値に基づいて記憶状態識別フラグFiがセットされる。
【0138】
そして、CPU32はタスク2の処理において、普通図柄の変動表示を行い、又、タスク3において、特別図柄の変動表示を行う。タスク1、タスク2及びタスク3の処理は、クロック回路35からの信号に応じ、CPU32が所定の処理周期(μsのオーダー)ごとに並列的に繰り返し実行するものである。
【0139】
従って、遊技者は、図柄表示ユニット2内の普通図柄表示部22aと特別図柄表示部22bにおいて、普通図柄表示LED(A),(B)による普通図柄変動表示と、特別図柄表示LED(L),(C),(R)もしくは特別図柄表示LED(L),(C),(R),(l),(c),(r)による特別図柄変動表示を、同時に遊技盤1において視認することとなる。
【0140】
また、表8乃至表10はパチンコ機の動作状態に応じたランプおよびLEDの表示、点灯態様を表わす表であり、表11は、パチンコ機の動作状態に応じたスピーカーの識別効果音発生態様を表わす表である。
【0141】
【表8】
Figure 0003855229
【0142】
【表9】
Figure 0003855229
【0143】
【表10】
Figure 0003855229
【0144】
【表11】
Figure 0003855229
【0145】
なお、上記実施の形態においては、第2の図柄表示部22bに所定の図柄の組合せ態様が表示される時に拡開作動する第2の変動入賞装置(大入賞口15)を備え、第1の変動入賞装置(中第一種始動口3を備えたチューリップ式の電動役物)を第2の可変表示部22bにおいて図柄の変動を開始させる始動入賞装置に設定し、第1の変動入賞装置がその入賞口の開閉を複数回(6回)繰り返すようにしたので、第1の変動入賞装置が1回のみの拡開動作を行うものと比べて、入賞の可能性を高めることができ、かつ拡開するタイミングに合わせて遊技者が遊技球をコントロールさせる機会を増やし、入賞させることができるか否かの趣興性を維持することができる。
【0146】
また、変動表示される第1の図柄の種類や図柄の組合せ数が如何なる数であるかに無関係に普通図柄(第1の図柄)によって所定の複数種類の当り組合せ図柄(11、33、55、77、99)のうちのいずれかの表示態様(当り組合せ図柄)が表示される確率を設定できると共に、当りの場合、所定の複数種類の当り組合せ図柄のうちのいずれが表示されるかをランダムにすることができる。
【0147】
【発明の効果】
請求項1に記載の構成によれば、第1の図柄表示部に第1の図柄によって所定の表示態様が表示される確率が、第2の図柄表示部に前記第2の図柄によって所定の表示態様が表示される確率よりも高い確率に設定されているので、第1の変動入賞装置は第2の変動入賞装置よりも比較的拡開作動されやすく、これにより遊技者に入賞機会を拡大すると同時に第2の図柄の変動回数を比較的多くすることができ、遊技の興趣を高めることができる。また、第1の入賞装置への入賞により、第2の図柄が所定の表示態様で表示され、第2の変動入賞装置が拡開作動されると、遊技者の入賞機会がさらに拡大し、遊技者に利益をもたらすことができることとなるが、一方的に入賞機会を拡大すると遊技店が営業的に不利となるおそれがあるため、第2の図柄が所定の表示態様で表示される確率を比較的低く設定することによって、第2の変動入賞装置が拡開作動される機会を比較的少なくすることができ、これによって遊技者の遊技に対する興趣を維持しながら遊技者と遊技店の利益バランスを取ることが可能になる。
【0148】
さらに、第1の検出手段の検出信号に応じて抽選用数値手段の現在値を抽選し、抽選した抽選用数値手段の現在値が当りであるか否かにより乱数的に設定される確率に基いて第1の図柄によって所定の複数種類の組合せ図柄のうちのいずれかの表示態様が表示されるように制御するので、変動表示される第1の図柄の種類や図柄の組合せ数が如何なる数であるかに無関係に第1の図柄によって所定の複数種類の組合せ図柄のうちのいずれかの表示態様が表示される確率を設定できる。
【0149】
さらに、図柄組合せ判別ステップにおける判別結果がはずれ図柄組合せであった場合に、はずれ図柄組合せをはずれ図柄組合せ記憶手段に記憶するとともに、図柄組合せ判別ステップにおける判別結果が当り図柄組合せであった場合に、当り図柄組合せを当り図柄組合せ記憶手段に記憶するので、図柄組合せ作成記憶処理が単純で容易である。また、第1の検出手段の検出信号に応じて抽選用数値手段の現在値を抽選し、その抽選結果に基づいて当りはずれが判定され、当りの場合は当り図柄組合せ記憶手段に記憶されている当り図柄組合せを読み出して確定表示させ、はずれの場合ははずれ図柄組合せ記憶手段に記憶されている当り図柄組合せを読み出して確定表示させることができ、当りおよびはずれの各図柄組合せを確実に表示させることができる。
【図面の簡単な説明】
【図1】本発明の実施形態に係るパチンコ機の遊技盤を示す正面図
【図2】実施形態の図柄表示ユニットの要部を示す側断面概念図
【図3】実施形態の図柄表示体のドットマトリクス表示体を示す平面図
【図4】実施形態の別の図柄表示体のドットマトリクス表示体を示す平面図
【図5】実施形態のパチンコ機に配備したCPUによる処理の一部を示すフロー図
【図6】図5のフロー図のつづき
【図7】図6のフロー図のつづき
【図8】図7のフロー図のつづき
【図9】図8のフロー図のつづき
【図10】図9のフロー図のつづき
【図11】図10のフロー図のつづき
【図12】実施形態のパチンコ機に配備したCPUによる処理の一部を示すフロー図
【図13】図12のフロー図のつづき
【図14】図13のフロー図のつづき
【図15】実施形態のパチンコ機に配備したCPUによる処理の一部を示すフロー図
【図16】図15のフロー図のつづき
【図17】図16のフロー図のつづき
【図18】図17のフロー図のつづき
【図19】図18のフロー図のつづき
【図20】図19のフロー図のつづき
【図21】図19のフロー図のつづき
【図22】図21のフロー図のつづき
【図23】実施形態のパチンコ機に配備したCPUによる処理の一部を示すフロー図
【図24】図23のフロー図のつづき
【図25】図24のフロー図のつづき
【図26】実施形態のパチンコ機に配備したCPUによる処理の一部を示すフロー図
【図27】実施形態のパチンコ機の制御部を示す要部ブロック図
【図28】実施形態における確定乱数記憶レジスタRiの記憶動作を示す作用原理図
【図29】実施形態のパチンコ機の図柄表示ユニットにおける普通図柄変動処理を示すタイミングチャート
【図30】実施形態のパチンコ機の図柄表示ユニットにおける特別図柄変動処理を示すタイミングチャート
【図31】実施形態のパチンコ機の中第一種始動口における開閉動作処理を示すタイミングチャート
【符号の説明】
1 遊技盤
2 図柄表示ユニット
3 中第一種始動口
4a 左下入賞口
4b 右下入賞口
5 左ゲート
6 右ゲート
7 天入賞口
8 ランプ付風車
9 風車
11 アウト球受口
12 球誘導レール
13 返しゴム
14 入賞装置
15 大入賞口
16 左第一種始動口
17 右第一種始動口
18 遊技球分け壁
19 遊技球分け壁
20 連続回数表示LED
21 大入賞口入賞数表示LED
22 ドットマトリクスLED表示体
22a 普通図柄表示部
22b 特別図柄表示部
22c 一縁
22d 表示面
23 ドットマトリクスLED表示体
24 ハーフミラー
25 記憶数表示部
26 文字表示LED
27 記憶数表示LED
28 覗き窓
29a 遊技球振り分け部
30 ROM
31 RAM
32 CPU
33 スイッチ検出部
34 LED表示回路
35 クロック回路
40 制御部
41 飾り部材
50 表示灯
51 表示灯
52 表示灯
53 表示灯
54 装飾LED
SW1 第2の検出体としての第1種始動口入賞検出スイッチ
SW2 同上
SW3 同上
SW5 第1の検出体としての普通図柄作動検出スイッチ
SW6 同上
(L)第2の図柄表示体の図柄表示単位面としての左特別図柄表示LED
(C)第2の図柄表示体の図柄表示単位面としての中特別図柄表示LED
(R)第2の図柄表示体の図柄表示単位面としての右特別図柄表示LED
(A)第1の図柄表示体の図柄表示単位面としての左特別図柄表示LED
(B)第1の図柄表示体の図柄表示単位面としての右特別図柄表示LED
(N)図柄表示体の図柄表示単位面としての記憶数表示LED
(l)第2の別の図柄表示体の図柄表示単位面としての左特別図柄表示LED
(c)第2の別の図柄表示体の図柄表示単位面としての左特別図柄表示LED
(r)第2の別の図柄表示体の図柄表示単位面としての左特別図柄表示LED[0001]
BACKGROUND OF THE INVENTION
  The present inventionA first symbol display unit and a second symbol display unit are provided.Related to pachinko machines.
[0002]
[Prior art]
Japanese Patent Application Laid-Open No. 4-117980 includes a special variable display device, a normal variable display device, a special start winning port, a normal start winning port, a special variable winning ball device, and a normal variable winning ball device in the game area. When the variable display device is variably displayed on the basis of the winning at the start winning opening, and the symbol stopped and displayed on the normal variable display device is “77” or “33”, a win (however, “77” is a big win, "33" is a medium hit) and the normal variable winning ball device is expanded, the special variable display device is variably displayed based on the winning at the special starting winning opening, and the combination of symbols stopped by the special variable display device However, there is described a pachinko gaming machine configured to open a large winning opening of a special variable winning ball apparatus when, for example, 777 is aligned in a total of five rows of two rows on three horizontal rows and two diagonal diagonal lines. ing.
[0003]
In this pachinko gaming machine, the probability of winning in the normal variable display device is set by a hit / loss determination counter that is counted up in the range of 0 to 219. This is a big hit if the value of the counter for determining the hit determination determined based on the start passage is 0-6 in the normal time, a medium hit if it is 7-21, and in the intensive game, If it is 0 to 69, it is a big hit, and if it is 70 to 139, it is a middle hit. On the other hand, this pachinko gaming machine is provided with a stop symbol determination counter that creates a stop symbol for detaching a special symbol and a normal symbol, and updates the value of the counter according to a predetermined calculation. If the determination result is a big hit, the symbol to be stopped and displayed on the normal variable display device is determined to be “77”, and if the determination result is a middle hit, the symbol is stopped and displayed on the normal variable display device. When the symbol is determined to be “33” and the determination result is out of order, the value of the stop symbol determination counter (the value of the left normal symbol and the value of the right normal symbol) is referred to, and the normal variable display device is stopped. If the symbol to be displayed is not “77” or “33”, it is stored as a stop symbol as it is, while if the symbol to be stopped and displayed on the normal variable display device is “77” or “33”, the value of the right ordinary symbol is set. It shifts by +3 and memorizes it.
[0004]
However, the pachinko gaming machine has only one type of symbol “77” which is a hit (big hit) for the normal symbol, so if the left symbol is not stopped at 7, this time even if the right symbol is not stopped It will be understood that the fluctuation display is out of place, and the interest of the game will be reduced. In addition, it is necessary to check the created left symbol and right symbol on the basis of the determination result of the hit error based on the start passage, and the variable display processing becomes complicated.
[0005]
[Problems to be solved by the invention]
An object of the present invention is to display any one of a plurality of combinations of predetermined symbols depending on the first symbol, regardless of the number of first symbol types and the number of symbol combinations that are variably displayed. It is to provide a pachinko gaming machine having a high gaming effect that can set a probability of being displayed, and can randomize which of a plurality of predetermined combination symbols is displayed in the case of winning. .
[0006]
  The pachinko gaming machine according to claim 1,usuallyA first symbol display unit for variably displaying symbols;specialIn a pachinko gaming machine provided with a second symbol display unit for variably displaying symbols, the first symbol display unit detects the game ball by detecting the game ball.usuallyA first detecting means for starting a variable display of the pattern;usuallyA first variable winning device that performs an expansion operation when the symbol is displayed on the first symbol display unit in any one of a plurality of predetermined symbol combinations; A winning to the variable winning device is detected, and in response to the winning detection, the second symbol display unitspecialA second detecting means for starting the variable display of the pattern;Second lottery means for lottery of the current value of the jackpot determination random number updated within a predetermined range in response to winning detection by the second detection means;Displayed on the second symbol display sectionspecialThe number of game balls detected by the second variable winning device that expands when the symbol is any one of a plurality of predetermined symbol combinations, and the first detection means. First storage means for storing; and second storage means for storing the number of game balls detected by the second detection means; and the first symbol display section includes the first storage meansusuallyThe probability that the winning symbol combination is displayed depending on the symbol is displayed on the second symbol display section.specialThe probability is set higher than the probability that the winning symbol combination is displayed depending on the symbol,Based on the lottery result by the first lottery means, the first lottery means for lottering the normal hit random number generated based on the jackpot determination random number according to the detection signal of the first detection means, usuallyDisplay control means for controlling the symbols to be displayed in any one of a plurality of types of hit symbol combinations on the first symbol display unit, and the display control meansusuallyIt is a separate process executed at a different timing from the symbol fluctuation display process, and the final display on the first symbol display unitusuallyA symbol combination step for creating a symbol combination symbol, a symbol combination determining step for determining whether the symbol combination created in the symbol combination step is the winning symbol combination or a symbol combination other than the winning symbol combination, and the symbol combination. When the discrimination result in the discrimination step is a missed symbol combination, the missed symbol combination is stored in the missed symbol combination storage means, and when the discrimination result in the symbol combination discrimination step is a hit symbol combination, the hit A symbol combination storing step for storing the symbol combination in the symbol combination storing means, and a symbol combination creating and storing processing means comprising:First 1 ofWhen the lottery result by the lottery means is out of date, the symbol combination creation storage processing means reads out the off symbol combination stored in advance in the off symbol combination storage means and confirms it on the first symbol display unit. And saidFirst 1 ofWhen the lottery result by the lottery means is a win, the symbol combination creation storage processing means reads the winning symbol combination stored in the winning symbol combination storage means in advance and displays it on the first symbol display unit. It controls to do.
[0008]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. In FIG. 1, a symbol display unit 2 that constitutes a main part of the symbol display device of the pachinko machine is arranged at a substantially central portion of the game board 1, and a left gate 5 that is a normal symbol operating port on each of the left and right sides of the symbol display unit 2. And a right gate 6 are arranged. Further, a decorative member 41 having the same shape as the left and right gates 5 and 6 is provided at the lower center of the game board 1, and further below the decorative member 41 is interlocked with the symbol display unit 2. A middle first type starting port 3 is arranged as a winning port of an electric prize ordinary winning device (first variable winning device) that is opened and closed by a solenoid or the like.
[0009]
In the center of the symbol display unit 2, a first symbol display unit composed of a normal symbol display unit 22a displayed by a dot matrix LED, a second symbol display unit composed of a special symbol display unit 22b, and a stored number display unit 25. Is provided.
[0010]
Further, in the left gate 5 and the right gate 6, a first detection means including a left normal symbol operation switch SW5 and a right normal symbol operation switch SW6 is disposed. The middle first-type start port 3 performs a continuous opening / closing operation based on the symbol matching specified by the symbol display unit 2 by the left normal symbol operation detection switch SW5 or the right normal symbol operation detection switch SW6. The continuation time of the opening / closing operation is set to 21.6 seconds as 0.6 seconds, 1 closing operation 3.6 seconds, and the opening / closing operation is performed 6 times.
[0011]
The prize winning device 14 is provided with a big prize opening 15 that is opened and closed by a solenoid or the like at substantially the center thereof, and a left first type start opening 16 and a right first type start opening 17 are arranged on both sides of the big prize opening 15. It is installed. Inside the middle first type starting port 3, the left first type starting port 16 and the right first type starting port 17, the middle first type starting port winning detection switch SW1, the left first type starting port winning detection switch SW2 and the right Second detection means comprising each of the first type start port winning detection switch SW3 is provided.
[0012]
Inside the big prize opening 15 in the prize winning device 14, the game ball dividing walls 18 and 19 are divided into three winning areas, and the central winning area having the game ball dividing walls 18 and 19 on both sides has a big prize opening. The consecutive number display LED 20 for displaying the number of continuous opening of the big prize opening 15 by the specific area winning detection switch SW4 as the accessory continuous operation device that continuously opens 15 and the number of winning prizes during one opening operation of the big prize opening 15 are numerical values. A large winning opening winning number display LED 21 to be displayed is arranged. The continuous opening operation of the special winning opening 15 is up to 16 times including the first opening operation based on the symbol matching of the symbol display unit 2 and the continuous opening operation by the operation of the specific area winning detection switch SW4. . The duration of one opening operation of the big winning opening 15 is set to 29.5 seconds. However, when the total number of game balls won in the big winning opening 15 during one opening operation exceeds 10, One open operation is completed upon detection of the first winning prize.
[0013]
The left normal symbol operation switch SW5 and the right normal symbol operation switch SW6 are the first detection means. The middle first type start port winning detection switch SW1, the left first type start port winning detection switch SW2, and the right first type start port. The winning detection switch SW3 is a second detection means. In addition, the middle first type starting port 3 is a winning port of the first variable winning device, and the big winning port 15 of the winning device 14 is a winning port of the second variable winning device.
[0014]
In FIG. 1, the elements of the lower left winning port 4, the lower right winning port 7, the windmill with lamp 8, the windmill 9, the out ball receiving port 11, the ball guide rail 12, and the return rubber 13 are well known and will not be described. .
[0015]
Reference numeral 50 is an indicator lamp A, 51 is an indicator lamp B, 52 is an indicator lamp C, 53 is an indicator lamp D, and 54 is a decoration LED.
[0016]
FIG. 2 is a cross-sectional view of the symbol display unit 2 that is vertically divided at the center. The symbol display unit 2 is arranged with respect to the dot matrix LED display 23 and the game board surface arranged substantially parallel to the game board surface. The dot matrix LED display body 22 is arranged substantially at right angles, and both the symbol display by the dot matrix LED display body 23 and the mirror image of the symbol display by the dot matrix LED display body 22 are visible from the front of the game board 1. The half mirror 24 is inclined at the position.
[0017]
The dot matrix LED display body 23 is a symbol display means for displaying a symbol through the half mirror 24 arranged at an inclination with respect to the game board, and the dot matrix LED display body 22 has a reflecting surface of the half mirror 24. It is a symbol display means for displaying a symbol via The distance from the dot matrix LED display body 23 to the reflection surface of the half mirror 24 is shorter than the distance from the dot matrix LED display body 22 to the reflection surface of the half mirror 24.
[0018]
FIG. 3 is a plan view showing the dot matrix LED display body 22 from the display surface 22d side with the edge 22c of the substantially rectangular dot matrix LED display body 22 facing upward, and a special symbol display visually recognized on the game board 1 The portion 22b is composed of 192 elements from 1 row 1 column to 8 rows 24 columns of LED elements constituting the dot matrix LED display body 22, and the normal symbol display portion 22a visually recognized on the game board 1 is a dot matrix LED. The display element 22 is composed of 128 elements from 9 rows 9 columns to 9 rows 24 columns of LED elements. Specifically, the LED elements constituting the dot matrix LED display 22 include 64 elements from 1 row 1 column to 8 rows 8 and 64 elements from 1 row 9 columns to 8 rows 16 columns and 1 row 17 columns to 8 rows 24. Each of the 64 elements up to the column constitutes a left special symbol display LED (L), a middle special symbol display LED (C) and a right special symbol display LED (R) for displaying a special symbol, and a dot matrix LED display The left normal symbol display LED (A) for displaying a normal symbol by 64 elements from 9 rows 9 columns to 16 rows 16 columns and 64 elements 9 rows 17 columns to 16 rows 24 columns of the body 22; The right normal symbol display LED (B) is configured.
[0019]
And the memory number display part 25 visually recognized in the game board 1 respond | corresponds to memory number display LED (N) comprised by 64 elements from 9 rows 1 column to 8 rows 16 columns of the dot matrix LED display body 22. ing. The memory number display LED (N) is displayed on the left gate 5 during normal symbol variation display execution, during the opening / closing operation of the middle first type starting port 3, or during special symbol variation display execution and during the opening operation of the big prize opening 15. The number of game balls detected by the left normal symbol operation switch SW5 or the right normal symbol operation switch SW6 after passing through the right gate 6 is the highest as the number of executions of normal symbol alignment, including the case where the normal symbol variation display is currently being executed. Display numbers up to 4 times to inform the player.
[0020]
The left normal symbol display LED (A) and the right normal symbol display LED (B) of the dot matrix LED display body 22 are the first symbol display unit, and the left special symbol display LED (L) and the middle special symbol display LED. (C) and the right special symbol display LED (R) are the second symbol display section.
[0021]
FIG. 4 is a plan view showing the dot matrix LED display body 23 as viewed from the front of the game board 1. The LED elements constituting the dot matrix LED display body 23 are 64 elements from 1 row 1 column to 8 rows 8 columns, and Each of 64 elements from 1 row 9 columns to 8 rows 16 columns and 64 elements from 1 row 17 columns to 8 rows 24 columns, left special symbol display LED (l), middle special symbol display LED (c) and right A special symbol display LED (r) is configured.
[0022]
Each of the left special symbol display LED (l), the middle special symbol display LED (c), and the right special symbol display LED (r) is a symbol display of the dot matrix LED display 23 constituting a part of the second symbol display unit. Each of the left special symbol display LED (L), the middle special symbol display LED (C), and the right special symbol display LED (R) is a dot matrix that constitutes a part of the second symbol display unit. It is a symbol display unit surface of the LED display body 22.
[0023]
The dot matrix LED display body 22 and the dot matrix LED display body 23 and the half mirror 24 are a left special symbol display LED (l), a middle special symbol display LED (c), and a right special symbol which are symbol display unit surfaces of the dot matrix LED 23. Each of the symbol display of the display LED (r) and the symbol display unit surface of the dot matrix LED display 22 is the left special symbol display LED (L), the middle special symbol display LED (C), and the right special symbol display LED (R). It is placed at a position where it can be seen as a superimposed mirror image of the symbol display. The transparent cover member 29a is for protecting the display surface of the dot matrix LED display body 22.
[0024]
The symbol display unit 2 includes a top prize opening 7 at the top thereof, and a character display LED 26 and a memory number display LED 27 are disposed at the lower rear portion of the half mirror 24. The memory number display LED 27 indicates the number of game balls won in the left, middle, and right first-type start ports 16, 3, and 17 as the number of symbol matching executions while the symbol variation display is being executed or during the opening operation of the big prize opening 15. The number of lights is displayed up to four times, and the character display LED 26 informs the player of the function of the memory number display LED 27 by displaying characters such as “MEMORY”. In addition, an arch-shaped game ball distributing portion 29 is projected on the upper edge of the substantially rectangular viewing window 28 formed in front of the half mirror 24 in the symbol display unit 2 to prevent visual disturbance due to rolling of the game ball. Inadvertent entry of game balls into the symbol display unit 2 is prevented.
[0025]
In FIG. 27, the control unit 40 of the symbol display unit 2 includes a ROM 30 storing a control program for the symbol display unit 2 and display symbol data, a RAM 31 used for temporary storage of data, and the control program for the ROM 30. The control unit 40 serves as both a display control unit and a condition detection unit. In addition, the control program of the ROM 30 includes a display control program serving as a setting condition for controlling the switching operation of the display output to the dot matrix LED display body 23 and the dot matrix LED display body 22. Note that ROM here does not mean storage means that cannot be written or rewritten.
[0026]
1st type starting port winning detection switches SW1, SW2 and SW3 provided at the left, middle and right first type starting ports 16, 3 and 17 and the normal symbol operation detecting switch SW5 provided at the left gate 5 and the right gate 6 , SW6 are connected to the CPU 32 via the switch detection unit 33, and left, middle and right special symbol display LEDs (L), (C), (R) that can be placed on the dot matrix LED display bodies 22, 23. , (L), (c), (r) and the left and right normal symbol display LEDs (A), (B) and the memory number display LED (N) are individually provided by the CPU 32 via the LED display circuit 34. Alternatively, the drive is controlled at the same time. The clock circuit 35 defines the processing cycle of the CPU 32.
[0027]
The CPU 32 outputs the winning device 14, the decoration LED 54, the display lamps A to D, the continuous number display LED 20, the big winning opening winning number display LED 21, the character display LED 26, the stored number display LED 27, etc. and sound effects in the game board 1. Although it also serves as a drive control means such as a speaker, the drive control system for each of these members is well known and will not be described.
[0028]
  Hereinafter, the processing operation of the pachinko machine according to the present embodiment will be described with reference to flowcharts (FIGS. 5 to 26) showing main parts of the control program stored in the ROM 30. FIG. The processing of task 1 shown in FIGS. 5 to 11, the processing of task 2 shown in FIGS. 12 to 14, the processing of task 3 shown in FIGS. 15 to 22, and the processing of task 4 shown in FIGS. The process and the process of task 5 shown in FIG. 26 are repeatedly executed in parallel by the CPU 32 every predetermined processing cycle (order of μs) in accordance with a signal from the clock circuit 35.The symbol combination creation processing means according to claim 1 corresponds to the task 1 processing, and the first symbol variation display processing by the display control means according to claim 1 corresponds to the task 2 processing. Is. Therefore, the symbol combination creation process is executed as a separate process from the first symbol variation display process.
[0029]
The processing of task 1 shown in FIGS. 5 to 11 is generated by the CPU 32 sequentially incrementing the value of the random number for jackpot (corresponding to the lottery numerical means) in the range of 0 to 1050 every predetermined cycle. Based on the random number value, set the random time random number, normal hit random number, left and right normal symbol data, and left, middle, and right special symbol data. Creates normal hit symbol data and normal off symbol data based on symbol data, and creates left, middle and right special big hit symbol data and left, middle and right special off symbol data based on left, middle and right special symbol data values. Further, the left and right normal symbol operation switches SW5 and SW6 detect the left and right gate passages of the game ball up to four times, and the number is displayed in the memory number display section 25 of the symbol display unit 2. Shows, left, middle, every time it is the winning detection signal from the right first kind start winning detecting switches SW1, SW2, SW3, and stores the value of the jackpot for the random number up to four.
[0030]
The CPU 32 sequentially increments the value of the jackpot random number within a range of 0 to 1050 every predetermined processing cycle, and initializes the value of the register RAN1 to 0 every time the value of the jackpot random number storage register RAN1 reaches 1050. On the other hand, every time the value of the register RAN1 is incremented by 1, the value of the random time storage register RAN2 for change time is cyclically switched between 0 and 1 (step a1 to step a6).
[0031]
Next, the CPU 32 sets the second bit and third bit (in the big hit random number storage register RAN1) as a process for setting the values for the normal hit random numbers, left and right normal symbol data, and left, middle and right special symbol data. 0 to 3) are stored in the register Rx, and similarly, the first bit and the second bit, and the 0th bit and the first bit of the jackpot random number storage register RAN1 are stored in the registers Ry and Rz, respectively (step a7 to step a9), 1 is added to the value of the register Rx and stored in the register R ′, it is determined whether the value of the register R ′ is 4, and if it is 4, 0 is stored in the register R ′, If it is not 4, the stored value is left as it is, and the value of register R ′ and the value of ordinary random number register R′0 (values 0 to 4) are added and stored in ordinary random number register R′0. Also, the value of register R 'and the left By adding the value of another symbol data storage register r0 (value between 0-14) is stored in the left special symbol data storage register r0 (step a10~ step a14). The CPU 32 determines whether or not the value of the normal hit random number storage register R′0 is 5 or more. If the value is 5 or more, the CPU 32 subtracts 5 from the value of the normal hit random number storage register R′0. Is stored in the random number storage register R′0, and it is determined whether the value of the left special symbol data storage register r0 is 15 or more. If it is 15 or more, 15 is subtracted from the value of the register r0 and the left special symbol data storage register Store in r0 (step a15 to step a18). As a result, any value from 0 to 4 is set in the normal hit random number storage register R′0, and any value from 0 to 14 is set in the left special symbol data storage register r0. Here, the registers Rx, Ry, Rz, and R ′ are registers that the CPU 32 uses for internal processing.
[0032]
  The CPU 32 performed the value of the register Rx, the value of the random number storage register R′0 for ordinary hits (value from 0 to 4), and the value of the left special symbol data storage register r0 (value from 0 to 14). The CPU 32 performs the discrimination process and the arithmetic process for each value of the register Ry, the left normal symbol data storage register Rl (values from 0 to 4), and the middle special symbol storage register r1 (values from 0 to 14). The same operation is performed for each value of the register Rz, the right normal symbol data storage register Rr (values from 0 to 4) and the right special symbol storage register r2 (values from 0 to 14) (step a19 to step a). a36).It should be noted that step a22 and step a31 in the processing of task 1 indicate the symbol combination step according to claim 1.
[0033]
  The values stored in the left and right normal symbol data storage registers Rl and Rr and the left, middle and right special symbol storage registers r0 to r2 are the values of the internal processing index, and the CPU 32 sequentially calculates these values for each processing cycle. By making individual changes, all combinations of symbols that can be displayed are created, and it is determined whether the combination of the internal processing indicators created in the processing cycle is related to the winning symbol or not. (Step a37), if it is a winning symbol, the current values of the internal indicators Rl and Rr are stored in the left and right ordinary winning symbol data storage registers rla and rra (Step a38). If the created combination of the internal processing indices is related to the outliers, the current values of the internal indices Rl and Rr are set to the left and right normal outliers symbol data storage registers rlb, It is stored in each of rb (step a39), and it is determined whether the combination of the internal processing indexes created for the internal indexes r0 to r2 is related to the winning symbol or not (step a) a40 to step a41), if it is a winning symbol, the current value of r0 to r2 of each internal processing index is stored in each of the left, middle and right big hit symbol data storage registers r0a to r2a (step a42), and the processing If the combination of the internal processing indexes created in the cycle relates to the outliers, the current values of the respective internal processing indexes r0 to r2 are stored in the left, middle, and right off symbol data storage registers r0b to r2b (steps). a43).In the process of task 1, step a37 indicates the symbol combination determining step described in claim 1, and steps a38 and a39 indicate the symbol combination storing step described in claim 1.
[0034]
Therefore, only the value of the internal processing index relating to the winning symbol is sequentially updated and stored in each of the left and right normal hit symbol data storage registers rla and rra and the left, middle and right big hit symbol data storage registers r0a to r2a. In addition, each of the left and right normal symbol data storage registers rlb and rrb and each of the left, middle and right offset symbol data storage registers r0b to r2b is updated and stored with only the value of the internal processing index relating to the fault symbol being sequentially changed. The
[0035]
The CPU 32 detects and stores an unused gate detection state identification flag Ei each time a detection signal is input from the left and right normal symbol operation switches SW5 and SW6 (steps a44 to a49). Since the CPU 32 sets the gate detection state identification flags E0 to E3 based on the value of the search index i every time a game ball passes through the left and right gates 5 and 6, up to four are stored.
[0036]
Further, each time a winning detection signal is input from the left, middle, and right first-type start opening winning detection switches SW1, SW2, and SW3, the current value of the jackpot random number storage register RAN1 is added to the unused fixed random number storage register Ri. Is stored (step a50 to step a56). Each time the CPU 32 detects an input to the first type start ports 16, 3 and 17, the CPU 32 detects the fixed random number storage register Ri whose storage state identification flag Fi is not used based on the value of the search index i. Since the current value of the big hit random number storage register RAN1 is stored in the storage register Ri and the storage state identification flag Fi is set, as shown in FIG. 28, the value of RAN1 at the time of winning detection is stored in the fixed random number storage register Ri. Will be stored up to four.
[0037]
The value of the jackpot random number storage register RAN1 changes in a regular manner at every predetermined processing cycle, but between the winning detection timing at the left, middle, and right first type start ports 16, 3, and 17 and the current value of RAN1. Has no causal relationship, the current value of RAN1 at the time of winning detection can be used as a random number.
[0038]
Then, the CPU 32 detects the gate detection state identification flag Ei in use based on the value of the search index i, and adds it to the memory number display register Rd one by one every time it is detected, and the memory number display register Rd. Is numerically displayed by the memory number display LED (N) (step a57 to step a63). The displayed number is 0-4.
[0039]
The relationship between the value of the internal processing index stored in the normal symbol data storage registers Rl and Rr and the symbol is replaced with the left and right normal display indexes iu and iv shown in Table 1 and Table 2, respectively. The relationship between the value of the internal processing index stored in the special symbol storage registers r0 to r2 and the symbol is as shown in Tables 3 to 5, and the display indicators il, ic, It is equal to the relationship between ir and symbols. Therefore, in order to create a pattern of all possible combinations of symbols, it is 25 times for normal symbols and 15 times for special symbols.3Processing is required.
[0040]
[Table 1]
Figure 0003855229
[0041]
[Table 2]
Figure 0003855229
[0042]
[Table 3]
Figure 0003855229
[0043]
[Table 4]
Figure 0003855229
[0044]
[Table 5]
Figure 0003855229
The case where a predetermined display mode is displayed by the first symbol on the first symbol display unit according to claim 1 is a combination of symbols that are normal symbols in this embodiment. In this case, the left normal symbol matches the right normal symbol. In addition, the case where a predetermined display mode is displayed by the second symbol on the second symbol display unit according to claim 1 is a combination of symbols that are big hits with special symbols in this embodiment. This is a case where the left, middle and right special symbols all match.
[0045]
That is, since there are five combinations of symbols stored in the data storage registers rla and rra for the left and right normal symbols, each symbol is displayed in a completely random manner as in a mechanical rotary drum. The display probability is 5/25, and the combination of symbols stored in the left, middle and right big hit symbol data storage registers r0a to r2a is one of the same symbols in the left, middle and right Since all other combinations are stored in the left, middle, and off-right symbol data storage registers r0b to r2b, the probability of a big hit on the display is the total number of symbol combinations. The value divided by the total number is 15/3375.
[0046]
In the embodiment, for the normal symbol, the symbol to be displayed when the variable display is stopped is selected based on the relationship between the value of the normal hit random number storage register R′0 and the set value, and for the special symbol, The symbol to be displayed when the variable display is stopped is selected based on the relationship between the value of the fixed random number storage register Ri set when the winning is detected at the middle, right first type start ports 16, 3 and 17 and the set value. Therefore, the occurrence probability per normal symbol and jackpot can be arbitrarily set regardless of the combination occurrence probability of each symbol. The values of the registers Rl and Rr, the registers rla and rra, the registers rlb and rrb, the registers r0a to r2a, the registers r0b to r2b, and the registers r0 to r2 indicate the values of the internal processing indexes, and are actually changed. It is irrelevant to the current values of the display indexes il, ic, and ir used for display.
[0047]
  The processing of task 2 shown in FIGS. 12 to 14 is related to the normal symbol variation display.In the process of task 2, step b11 described later indicates the lottery means according to claim 1.
[0048]
First, the CPU 32 is set to 1 or 2 or 3 in the normal symbol operation flag fa as to whether or not it is possible to start a new normal symbol variation display based on the detection signals of the left and right normal symbol operation switches SW5 and SW6. (Step b1, step b2 and step b3). If the value of the normal symbol operation flag fa is 1, the left normal symbol variation display is being executed. If the value of the normal symbol operation flag fa is 2, the right normal symbol variation display is being executed. If the value of the normal symbol operation flag fa is 3, the opening / closing operation of the first type start port 3 is being executed, and in any case, a new symbol variation display cannot be started. When the value of the normal symbol operation flag fa is 1, the CPU 32 continuously executes the left normal symbol variation display of the symbol in the process of task 2, and when the value of the normal symbol operation flag fa is 2, the task 32 When the right normal symbol variation display of the symbol is continuously executed in the process 2 and the value of the normal symbol operation flag fa is 3, the process of the task 2 is substantially not executed.
[0049]
If the normal symbol operation flag fa is a value other than 1 or 2 or 3, neither the normal symbol change display nor the opening / closing operation of the first type start port 3 is performed, so a new normal symbol change can be started. Is in a state. In the initial stage, fa = 0, and a signal detection wait state is entered.
[0050]
In this case, the CPU 32 first detects whether or not the gate detection state identification flag E0 is set to 1, that is, whether or not a game ball has passed through the left and right gates 5 and 6 in the processing of task 1. It is determined whether or not (step b4).
[0051]
If the gate pass of the game ball is detected by the left and right normal symbol operation switches SW5 and SW6, the CPU 32 in the process of task 1 will use the unused gates in the order of i = 0 to 3 every time the gate pass is detected. Since 1 is set to the detection state identification flag Ei, if 1 is set to the gate detection state identification flag E0, whether or not the game ball has passed through the left and right gates 5 and 6 is determined at least once. This means that it has been detected (see step a7 to step a13).
[0052]
If 1 is set to the gate detection state identification flag E0, the CPU 32 proceeds to step b5, sets 1 to the normal symbol operation flag fa and stores the start of the normal symbol variation display (step b5), A predetermined value is set to the parameter of t1 and t2 (step b6). As shown in FIG. 29, t1 and t2 are fixed values indicating the fluctuation times of the left and right ordinary symbols.
[0053]
The CPU 32 having set the fluctuation times of the left and right normal symbols, next, the display index indicating the symbol to be displayed on each of the left and right normal symbol display LEDs (A) and (B) of the dot matrix LED display 22. The process of continuously incrementing the values of iu and iv to display each normal symbol in a variable manner is started (step b7), and the timer Ta is activated to start measuring the elapsed time after the start of the variable display (step b8). . In addition, the actual symbol feed is continuously performed as if the symbols flow up and down by switching the display output of each row of each symbol display LED (A), (B) at a predetermined cycle by several rows, Since this point is well known as a display technique using an LED element or the like, description thereof is omitted. In the case of the embodiment, the reference value of the symbol feed speed of the left and right symbols at the time of the variable display is 0.032 seconds / design.
[0054]
Since the normal symbol operation flag fa is already set to 1 in the processing after the next cycle, the CPU 32 as the display control means shifts to step c9 after executing the discrimination processing in step c1, and the elapsed time Ta after the start of the variable display is set. Until the set value t1 is reached, the determination processing in step c1 and step b9 and the processing in step b10 regarding the fluctuation display of the left and right normal symbol display LEDs (A) and (B) are repeatedly executed at a predetermined processing cycle. It will be.
[0055]
When the elapsed time Ta after the start of the fluctuation display reaches the set value t1 (step b9) during the repeated execution of the left and right normal symbol fluctuation processing in this way, the CPU 32 presents the current value of the normal hit random number register R'0. Is stored in the normal fixed value storage register Rb (step b11), the gate detection state identification flags E1 to E2 are sequentially shifted to the gate detection state identification flags E0 to E2, and the gate detection state identification flag F3 is set to 0. (Step b12).
[0056]
Next, the CPU 32 determines whether or not the value of the normal fixed value storage register Rb matches the set value 1 corresponding to the hit (step b13), and if the value of the normal fixed value storage register Rb matches the set value. The left and right normal symbol data storage registers rla and rra are stored in the left and right display normal symbol storage registers rlc and rrc (step b14), while the value of the normal fixed value storage register Rb is the set value. If they do not coincide with each other, the values of the left and right normal symbol data storage registers rlb to rrb are stored in the left and right display normal symbol storage registers rlc to rrc, respectively (step b15). The symbol to be displayed on the normal symbol display LED is determined.
[0057]
Next, the CPU 32 displays symbols corresponding to the internal processing indices of the left and right display normal symbol storage registers rlc and rrc at the fluctuation stop times t1 and t2 of the left and right normal symbol display LEDs (A) and (B). Thus, the display indices iu and iv relating to the left and right symbols are respectively replaced (step b16), the fluctuation of the left normal symbol display LED (A) is stopped (step b17), and the normal symbol operation flag fa is set to 2. After setting (step b18), the processing of this cycle is completed.
[0058]
When the variation of the left ordinary symbol display LED (A) is stopped, the symbol corresponding to the index stored in the left ordinary display symbol storage register rlc is statically displayed on the left ordinary symbol display LED (L). However, if normal display control is hindered by the influence of external noise or the like, another symbol may be displayed when the variable display is stopped. Even in such a case, the symbol is not displayed based on the data read from the ROM 31 based on the value of the display index iu, so the relationship between the value of the display index iu and the left normal symbol Is always secured.
[0059]
Since the value of the normal symbol operation flag fa is 2 in the processing after the next cycle, the CPU 32 proceeds to step b19 after executing the discrimination processing of step c1 and step c2, and the elapsed time Ta after the start of the variable display is set to the set value t2. In the meantime, the determination processing of step c1, step c2 and step b19 and the processing of step b20 regarding the fluctuation display of the right normal symbol display LED (B) are repeatedly executed at a predetermined processing cycle.
[0060]
When it is detected by the discrimination process in step b19 that the elapsed time Ta has reached the set value t2, the CPU 32 stops changing the right normal symbol display LED (B) (step b21) and the right normal symbol display LED. When the fluctuation of (B) is stopped, the symbol corresponding to the index stored in the right display normal symbol storage register rrc is statically displayed on the right normal symbol display LED (B). Further, even when normal display control is hindered by the influence of external noise or the like, the relationship between the value of the display index iv and the right normal symbol is always ensured.
[0061]
Then, the CPU 32 that has finished the fluctuation display of the left and right normal symbols has the same combination of the left normal symbol display LED (A) and the right normal symbol display LED (B) based on the current values of the display indices iu and iv. If it is the same symbol, that is, if it is a combination of winning symbols, the normal symbol operation flag fa is set to 3 (step b23), and the middle first type start port 3 is determined. Of the opening number storage register C for the opening / closing operation processing of the first (step b24), the operation time flag ft is initialized (step b25), Allow execution. If it is not a combination of the same symbols, the value of the normal symbol operation flag fa is initialized (step b26), the value of the storage number display register Rd is decremented by 1 (step b27), and the processing of this cycle is finished.
[0062]
In this embodiment, the current value of the normal hit random number storage register R′0 at the time of processing of step b11 in task 2 performed every predetermined processing cycle is the value of the normal fixed value storage register Rb, and the set value 1 Whether or not the normal symbol per unit is determined is determined by whether or not it matches, and when the fluctuation display of the left normal symbol display LED (A) is stopped in the process of step b17, the process of steps c14 to c16 is performed. However, it is also conceivable that normal display control is hindered by the influence of external noise or the like, and that the finally displayed symbol is distorted.
[0063]
However, in the present embodiment, when determining the final symbol combination, the current values of the display indices iu and iv corresponding to the symbols when the variable display is stopped are used instead of the symbol combinations determined in advance. Therefore, even when the display symbol is distorted, an accurate determination corresponding to the combination of the symbols actually displayed can be performed.
[0064]
In the embodiment, the probability of occurrence per normal symbol is a value obtained by dividing the range of the set value corresponding to the hit by the range of the normal hit random number storage register R′0. In this example, the probability of the set value corresponding to the hit is Since the value is only 1 and the possible value of the normal hit random number storage register R′0 is an integer of 0 to 4, the probability of occurrence per normal symbol is 1/5 (0.2). Therefore, the mechanical rotary drum type symbol display device having two rotary drums each representing the symbols shown in Tables 1 and 2 and having the same symbol set as a combination of symbols. Although it coincides with the occurrence probability 5/25 (0.2), the occurrence probability per normal symbol can be arbitrarily manipulated by setting the value of the comparison value used in the discrimination processing in step b13 as a region. Note that the probability of occurrence per normal symbol is set to 1/5 (0.2), which is higher than the probability of special symbol hits because the special symbol hit rate described later is 15/3375. Has been.
[0065]
Such an operation only affects the probability of occurrence per ordinary symbol, and the contents of the winning symbol and the missed symbol itself are processed by task 2 so that the left and right ordinary per symbol data storage registers rlanobirra and Since the left and right ordinary off-set symbol data storage registers rlb and rrb are set at random, there is no possibility that a particular symbol combination is easily generated, and there is no sense of incongruity.
[0066]
The processing of task 3 shown in FIGS. 15 to 22 is mainly related to the special symbol variation display.
[0067]
The CPU 32 that has started the processing of the task 3 first determines whether or not it is possible to start a new special symbol variation display based on the winning detection to the left, middle, and right first-type start ports 16, 3, and 17. Detection is based on whether 1 or 2 is set in the storage flag Fa (step c1, step c2). If the value of the state memory flag Fa is 1, the special symbol variation display is being executed. If the value of the state memory flag Fa is 2, the opening operation of the big prize opening 15 is being executed. Even in this case, it is impossible to start a new special symbol variation display. Note that when the value of the state storage flag Fa is 1, the CPU 32 continues to execute the special symbol variation display in the processing of the task 3, and when the value of the state storage flag Fa is 2, the CPU 32 is substantially The process of task 3 is not executed.
[0068]
If the state storage flag Fa is a value other than 1 and 2, neither the special symbol change display nor the opening operation of the special winning opening 15 is performed, so that a new special symbol change can be started. In the initial stage, Fa = 0, and waiting for winning detection to the left, middle, and right first type start ports 16, 3, and 17 is awaited.
[0069]
In this case, the CPU 32 first determines whether or not 1 is set in the storage state identification flag F0, that is, in the processing of the task 1, the left, middle, and right first type start ports 16, 3, and 17 have already won. It is determined whether or not it has been detected (step c3).
[0070]
If winning at the left, middle, and right first-type start ports 16, 3, and 17 is detected, the value of the jackpot random number storage register RAN1 at the time of winning detection is stored in the fixed random number storage register Ri by the processing of task 1 In addition, 1 is set to the storage state identification flag Fi corresponding to the fixed random number storage register Ri. At this time, the CPU 32 detects winning in the left, middle, and right first type start ports 16, 3, and 17. Each time the random number is stored in the fixed random number storage register Ri in the order of i = 0 to 3, if the storage state identification flag F0 is set to 1, the left, middle and right first type start ports This means that winnings 16, 16, and 17 have been detected at least once (see step a50 to step a56).
[0071]
If 1 is set to the storage state identification flag F0, the CPU 32 proceeds to step c4, sets 1 to the state storage flag Fa, stores the start of the variable display, and defines the variable display selection process. The variable state storage flag Fb is set to 0 (step c5), and predetermined values are set to the parameters ta to tg (step c6). As shown in FIG. 30, ta to tg are fixed values indicating switching times of the fluctuation speeds of the left, middle and right special symbols.
[0072]
The CPU 32 that has set the switching time of the fluctuation speed of each of the left, middle, and right special symbols then displays the special symbol display LEDs (L), (C), left, middle, and right of the dot matrix LED display 22. (R) The process of causing the symbols to be changed at high speed by continuously incrementing the values of the display indexes il, ic, and ir indicating the symbols to be displayed on each of them is started (step c7), and the timer T is activated to change the values. The measurement of the elapsed time after the start of display is started (step c8). In addition, the actual symbol feed is continuously performed as if the symbols flow up and down by switching the display output of each row of each special symbol display LED (L), (C), (R) every predetermined cycle. However, since this point is well known as a display technique using an LED element or the like, a description thereof will be omitted. In the case of the embodiment, the reference values of the symbol feed speed of each special symbol at the time of high speed fluctuation, medium speed fluctuation and low speed fluctuation are 0.064 seconds / symbol, 0.256 seconds / symbol, and 0.512 seconds / symbol, respectively. .
[0073]
Further, it is not always necessary to use the dot matrix LED display body 22 for the left, middle and right special symbol displays, and instead, the dot matrix LED display body 23 may be used. Furthermore, if the symbols based on the display indexes il, ic, and ir are output to both the dot matrix LED display body 22 and the dot matrix LED display body 23, the symbols can be changed by the three-dimensional display. In the case of the embodiment, since the distance from the dot matrix LED display body 23 to the reflection surface of the half mirror 24 is shorter than the distance from the dot matrix LED display body 22 to the reflection surface of the half mirror 24, the dot matrix LED display body 22. When the symbol is output to both the dot matrix LED display body 23, each dot of the dot matrix LED display body 23 looks closer and larger than each dot of the dot matrix LED display body 22 overlapping therewith. The center portion of the dot is recessed and displayed three-dimensionally.
[0074]
In the following description, it is assumed that the dot matrix LED display 22 is used for the left, middle, and right symbol displays.
[0075]
As described above, the special symbol variation display based on the winning detection to the left, middle, and right first type start ports 16, 3, and 17 is started. At the time of the variation display start, th shown in FIG. Subsequent values, that is, values for regulating the medium speed and low speed fluctuation times of the right special symbol display LED (R) are not set.
[0076]
Since the state storage flag Fa has already been set to 1 in the processing after the next cycle, the CPU 32 as the display control means proceeds to step c9 after executing the discrimination processing in step c1, and hereinafter the current value of the fluctuation state storage flag Fb. In response to 0, until the elapsed time T after the start of the variable display reaches the set value ta, the discrimination processing of step c1 and step c9 to step c10 and the special symbol display LEDs (L) on the left, middle, and right, The process of step c11 regarding the high-speed fluctuation in (C) and (R) is repeatedly executed at a predetermined processing cycle.
[0077]
When the elapsed time T after the start of fluctuation display reaches the set value ta (step c10) while the high-speed fluctuation process for each special symbol is repeatedly executed in this way, the CPU 32 reads the value of the fixed random number storage register R0 and determines it. The value is stored in the value storage register Ra (step c12). As shown in FIG. 28B, the data in the storage state identification flags F1 to F3 and the fixed random number storage registers R1 to R3 are stored in the storage state identification flags F0 to F2. The shift is sequentially performed to the random number storage registers R0 to R2, and 0 is set to the storage state identification flag F3 and the fixed random number storage register R3 (step c13).
[0078]
Next, the CPU 32 determines whether or not the value of the fixed value storage register Ra matches the set value ε, that is, the left, middle, and right first type start ports 16, 3, which are the start stimulus of the current symbol variation process. It is determined whether or not the value of the jackpot random number storage register RAN1 at the time of detection of winning 17 matches the set value ε corresponding to the jackpot (step c14), and the value of the final value storage register Ra matches the set value ε. Then, the respective values of the left, middle and right special jackpot symbol data storage registers r0a to r2a are stored in the left, middle, right and display special symbol storage registers r0c to r2c (step c15), while the fixed value storage register Ra is stored. If the value does not match the set value ε, the values in the left, middle, and right special off symbol data storage registers r0b to r2b are stored in the left, middle, and right display special symbol storage registers r0c to r2c, respectively. And (Step c16), to determine the symbol to be displayed on each special symbol display LED during variation stopped.
[0079]
In the embodiment, the set value ε is set to five types of numerical values 15, 37, 47, 63, and 79.
[0080]
Next, the CPU 32 sets the value of the display index il related to the left special symbol so that the symbol corresponding to the internal processing index of the left display special symbol storage register r0c is displayed at the fluctuation stop time tc of the left special symbol display LED (L). The setting is changed (step c17), the fluctuation speed of the left special symbol display LED (L) is switched from high speed fluctuation to medium speed fluctuation (step c18), and 1 is set to the fluctuation state storage flag Fb (step c19). The processing of this cycle is finished.
[0081]
Although the value of the display index il of the left special symbol display LED (L) at the time of ta is not obvious, the value of the medium special speed change time tb-ta = A of the left special symbol display LED (L) and the left special symbol display LED (L ) Of the low speed fluctuation time tc-tb = B is set in advance, and the left special symbol display LED (L) has a constant medium speed fluctuation speed and a low speed fluctuation speed. The setting change value of the display index il can be obtained based only on the information of the display index r0c of the symbol to be displayed on the left special symbol display LED (L) at the fluctuation stop time tc of the display LED (L).
[0082]
According to the processing timing of the embodiment, when switching from high speed fluctuation to medium speed fluctuation, the current value of the display indicator il is 3 than the symbol display indicator r0c to be displayed on the left special symbol display LED (L) when the fluctuation is stopped. By changing the setting of the il value so that it becomes the display index before the symbol, the symbol r0c can be obtained when the fluctuation is stopped.
[0083]
In the processing after the next cycle, the CPU 32 proceeds to step c20 after executing the discrimination processing of step c1 and step c9. Hereinafter, the elapsed time T after the start of the fluctuation display is set according to the current value 1 of the fluctuation state storage flag Fb. Until the value tb is reached, the determination processing of step c1, step c9 and steps c20 to c21, the processing related to the medium speed fluctuation of the left special symbol display LED (L) and the special symbol display LEDs (C ) And (R), the process of step c22 relating to the high-speed fluctuation is repeatedly executed at a predetermined processing cycle.
[0084]
When the elapsed time T after the start of variation display reaches the set value tb (step c21) while the variation processing of each symbol is repeatedly performed in this way, the CPU 32 reduces the variation speed of the left special symbol display LED (L) to the middle. While switching from the fast fluctuation to the low speed fluctuation (step c23), 2 is set to the fluctuation state storage flag Fb (step c24), and the processing of this cycle is finished.
[0085]
Since the value of the fluctuation state storage flag Fb is 2 in the processing after the next cycle, the CPU 32 proceeds to step c25 after executing the discrimination processing of step c1, step c9 and step c20, and hereinafter, the current value of the fluctuation state storage flag Fb. 2, until the elapsed time T after the start of the fluctuation display reaches the set value tc, the discrimination processing of step c1, step c9, step c20 and steps c25 to c26 and the left special symbol display LED (L) The processing relating to the low speed fluctuation and the processing in step c27 relating to the high speed fluctuation of each of the right special symbol display LEDs (C) and (R) are repeatedly executed at a predetermined processing cycle.
[0086]
When the elapsed time T has reached the set value tc, the CPU 32 stops the low-speed fluctuation of the left special symbol display LED (L) (step c28) and detects the fluctuation state storage flag. Fb is set to 3 (step c29), and this cycle of processing is terminated. When the low-speed fluctuation of the left special symbol display LED (L) is stopped, the symbol corresponding to the index stored in the left special symbol storage register r0c is statically displayed on the left special symbol display LED (L). However, if normal display control is hindered by the influence of external noise or the like, another design may be displayed when the variable display is stopped. Even in such a case, since the symbol is displayed based on the data read from the ROM 30 based on the value of the display index il, the relationship between the value of the display index il and the left symbol is Always secured.
[0087]
Since the value of the fluctuation state storage flag Fb is 3 in the processing after the next cycle, the CPU 32 proceeds to step c31 after executing the discrimination processing of step c1, step c9, step c20, step c25, and step c30. In accordance with the current value 3 of the storage flag Fb, until the elapsed time T after the start of the fluctuation display reaches the set value td, the determination processing of Step c1, Step c9, Step c20, Step c25 and Step c30 to Step c31 The process of step c32 relating to the high-speed fluctuation of the middle and right special symbol display LEDs (C) and (R) is repeatedly executed at a predetermined processing cycle.
[0088]
When the elapsed time T has reached the set value td in the determination process of step c31, the CPU 32 detects the middle display special symbol storage register r1c at the fluctuation stop time tf of the middle special symbol display LED (C). The value of the display index ic related to the middle symbol is changed so that the symbol corresponding to the internal processing index is displayed (step c33), and the variation speed of the middle special symbol display LED (C) is changed from high-speed variation to medium-speed variation. At the same time as switching (step c34), the variation state storage flag Fb is set to 4 (step c35), and the processing of this cycle is completed.
[0089]
Since the value of medium speed fluctuation time te-td = A and the value of low speed fluctuation time tf-te = B of the middle symbol display LED (C) are the same as those of the left special symbol display LED (L), the display index ic The condition regarding the setting change is the same as in the case of the left special symbol display LED (L). When switching from high speed fluctuation to medium speed fluctuation, the current value of the display index ic is the middle special symbol display LED (C) when the fluctuation is stopped. By changing the setting of the value of ic so that the display index is three symbols before the display index r1c of the symbol to be displayed, the symbol r1c can be obtained when the fluctuation is stopped.
[0090]
In the processing after the next cycle, the value of the fluctuation state storage flag Fb is 4. Therefore, the CPU 32 proceeds to step c37 after executing the discrimination processing of step c1, step c9, step c20, step c25, step c30, and step c36. Depending on the current value 4 of the fluctuation state storage flag Fb, steps c1, step c9, step c20, step c25, step c30, and steps c36 to c36 until the elapsed time T after the start of fluctuation display reaches the set value te. The determination process of step c37, the process related to the medium speed fluctuation of the middle special symbol display LED (C), and the process of step c38 related to the high speed fluctuation of the right special symbol display LED (R) are repeatedly executed at a predetermined processing cycle. .
[0091]
In this way, when the elapsed time T after the start of the variable display reaches the set value te while repeatedly executing the variation process of each special symbol (step c37), the CPU 32 changes the variation speed of the medium special symbol display LED (C). While switching from the medium speed fluctuation to the low speed fluctuation (step c39), the fluctuation state storage flag Fb is set to 5 (step c40), and the processing of this cycle is finished.
[0092]
In the processing after the next cycle, the value of the fluctuation state storage flag Fb becomes 5, so the CPU 32 proceeds to step c42 after executing the discrimination processing of step c1, step c9, step c20, step c25, step c30, step c36, step c41. Thereafter, in accordance with the current value 5 of the fluctuation state storage flag Fb, until the elapsed time T after the start of fluctuation display reaches the set value tf, step c1, step c9, step c20, step c25, step c30, The determination process of step c36 and steps c41 to c42, the process related to the low speed fluctuation of the middle special symbol display LED (C) and the process of step c43 related to the high speed fluctuation of the right special symbol display LED (R) are repeated at a predetermined processing cycle. Will be executed.
[0093]
When the elapsed time T has reached the set value tf in the determination process in step c42, the CPU 32 stops the low-speed fluctuation of the medium special symbol display LED (C) (step c44), and the fluctuation state storage flag. Fb is set to 6 (step c45), and this cycle of processing is terminated. When the low speed fluctuation of the middle special symbol display LED (C) is stopped, the symbol corresponding to the index stored in the middle special symbol display register r1c is statically displayed on the middle special symbol display LED (C). It will be. Even when normal display control is hindered by the influence of external noise or the like, the relationship between the value of the display index ic and the middle symbol is always ensured.
[0094]
That is, each of the left special symbol display LED (L) and the middle special symbol display LED (C) is individually processed by the CPU 32 when a predetermined set time tc and tf have elapsed after the start of the symbol variation display. Will be stopped.
[0095]
Since the value of the fluctuation state storage flag Fb is 6 in the processing after the next cycle, the CPU 32 performs the step c1, step c9, step c20, step c25, step c30, step c36, step c41, step c46 after executing the discrimination processing. The process proceeds to c47, and thereafter, according to the current value 6 of the fluctuation state storage flag Fb, until the elapsed time T after the start of fluctuation display reaches the set value tg, step c1, step c9, step c20, step c25, The determination process of step c30, step c36, step c41 and step c46 to step c47 and the process of step c48 relating to the high-speed fluctuation of the right special symbol display LED (R) are repeatedly executed at a predetermined processing cycle.
[0096]
When the elapsed time T has reached the set value tg, the CPU 32 detects the current value of the display index il of the left special symbol display LED (L) and the middle special symbol display LED ( Whether or not the current value of the display index ic of C) coincides, that is, the symbol combination of the left special symbol display LED (L) and the middle special symbol display LED (C) for which the variable display is stopped is the jackpot symbol It is compared whether or not the necessary conditions for combination are satisfied (step c49), and according to the comparison result, special symbol variation processing after tg, that is, medium speed and low speed of the right special symbol display LED (R) Various data required for setting the time of variation are set.
[0097]
First, if the determination result in step c49 is false, that is, the stop symbol of the left special symbol display LED (L) and the stop symbol of the middle special symbol display LED (C) do not match, and a big hit occurs. If there is no probability, the CPU 32 sets a predetermined value for the parameter of th and tj indicating the switching time of the fluctuation speed of the right special symbol (step c50), and then the right special symbol display LED (R ), The value of the display index ir related to the right symbol is changed so that the symbol corresponding to the internal processing index of the right display special symbol memory register r2c is displayed (step c51), and the right special symbol display is displayed. The fluctuation speed of the LED (R) is switched from high speed fluctuation to medium speed fluctuation (step c56), and 7 is set in the fluctuation state storage flag Fb (step c57). To terminate the management.
[0098]
Since the right special symbol display LED (R) has a medium speed fluctuation time th-tg = C and the right special symbol display LED (R) has a low speed fluctuation time ti-th = D, the right special symbol display LED (R) has a fixed value. The setting change value of the display index ir can be obtained based only on the information of the display indicator r2c of the symbol to be displayed on the right special symbol display LED (R) at the time of the change stop time ti of the display LED (R). According to the processing timing of the embodiment, when switching from high speed fluctuation to medium speed fluctuation, the current value of the display index ir is 1 than the display index r2c of the symbol to be displayed on the right special symbol display LED (R) when the fluctuation is stopped. By changing the setting of the ir value so that it becomes the display index before the symbol, the symbol r2c can be obtained when the fluctuation is stopped.
[0099]
If the determination result in step c49 is true, that is, the stop symbol of the left special symbol display LED (L) and the stop symbol of the middle special symbol display LED (C) match, If the necessary condition is satisfied, the CPU 32 changes the current value of the display index ir related to the right special symbol to the specific value 2 (step c52), and then changes the value of the random number storage register RAN2 for the variable time and when the variable is stopped. Based on the information of the display index r2c to be displayed, parameters th to tj are selectively set (step c53 to step c55).
[0100]
That is, when the value of the random number storage register RAN2 for variation time is 0, the variation corresponding to the display index r2c of the symbol to be displayed based on the selection condition file of the ROM 30 as shown in Table 6 when the variation is stopped. The time C is selected and the parameter th is set to tg + C (step c54). If the value of the random time storage register RAN2 for variation time is 1, the selection condition file of the ROM 31 as shown in Table 7 is displayed. Based on this, the variation time C corresponding to the symbol display index r2c to be displayed when the variation is stopped is selected, tg + C is set to the parameter th, and a predetermined value is added to the value of the parameter th, and the parameters ti and The value of tj is set (step c55).
[0101]
[Table 6]
Figure 0003855229
[0102]
[Table 7]
Figure 0003855229
Therefore, if the value of the random time storage register RAN2 for fluctuation time is 0 and the value of the display index r2c of the symbol to be displayed when the fluctuation is stopped is 0, 3.104s from Table 6 is selected as the fluctuation time C. The value of the parameter th is tg + C = 10.3336 s, and the value of the random number storage register RAN2 for change time is 1 and the value of the display indicator r2c of the symbol to be displayed when the change is stopped is 14. For example, 10.528 s is selected as the variation time C from Table 7, and the value of the parameter th is tg + C = 17.760 s.
[0103]
In other words, the processing of step c54 and step c55 is the value of the display index r2c of the symbol to be displayed at the time of the fluctuation stop with the fluctuation time at the medium speed and low speed fixed as in the processes shown at step c17, step c33 and step c51. Instead of resetting the value of the display index ir at the start of the medium speed fluctuation, instead of resetting the value of the display index ir at the start of the medium speed fluctuation, the value of the display index ir at the start of the medium speed fluctuation is determined to be a specific value and the display indicator of the symbol to be displayed Corresponding to the value of r2c, medium and low speed fluctuation times are set.
[0104]
As shown in Tables 6 and 7, the ROM 30 stops the display of the display index r2c by making a complete cycle of the symbol display of the right symbol display LED (R) after the change display of the middle symbol display LED (C) stops. Is stored in correspondence with the value 0 of the random number storage register RAN2 for the variable time, while the variable display of the medium special symbol display LED (C) is displayed for the value 1 of the random number storage register RAN2 for the variable time. The display time of the right special symbol display LED (R) is displayed in two cycles after the display stops and the change time for displaying the stop symbol of the display index r2c is stored, and which change display time is selected and set Is determined by the current value of the random time storage register RAN2 for change time and the value of the display index r2c indicating the stop symbol.
[0105]
In each of Tables 6 and 7, the value of the display index r2c indicating the stop symbol increases as the value of the variable display time simply increases, but the player recognizes the current value of the random time storage register RAN2 for variable time. Since it is impossible to know whether the symbol display makes one or two cycles, it is very difficult to estimate the stop symbol by simply observing the length of the variation time.
[0106]
Note that the values of the variation times shown in Table 6 and Table 7 are examples based on the processing timing of the embodiment, and do not limit the variation times and the like.
[0107]
The CPU 32 having set the th to tj parameters in the process of step c54 or step c55 switches the fluctuation speed of the right special symbol display LED (R) from the high speed fluctuation to the medium speed fluctuation (step c56), and then the fluctuation state. The storage flag Fb is set to 7 (step c57), and the processing in this cycle is finished.
[0108]
As a result of setting 7 in the fluctuation state storage flag Fb, in the processing after the next cycle, the discrimination processing of step c1, step c9, step c20, step c25, step c30, step c36, step c41, step c46, and step c58 is executed. Thereafter, the CPU 32 proceeds to step c59, and thereafter, in accordance with the current value 7 of the variation state storage flag Fb, until the elapsed time T after the start of variation display reaches the set value th, step c1, step c9, step c20, Step c25, Step c30, Step c36, Step c41, Step c46 and Step c58 to Step c59, and the processing of Step c60 regarding the medium speed fluctuation of the right special symbol display LED (R) in a predetermined processing cycle. It will be executed repeatedly.
[0109]
When the elapsed time T after the start of variation display reaches the set value th (step c59) while the variation processing for each symbol is repeatedly performed in this manner, the CPU 32 reduces the variation speed of the right special symbol display LED (R) to the middle. The speed change is switched to the low speed change (step c61), the change state storage flag Fb is set to 8 (step c62), and the processing of this cycle is finished.
[0110]
In the processing after the next cycle, the value of the fluctuation state storage flag Fb becomes 8. Therefore, the CPU 32 performs step c1, step c9, step c20, step c25, step c30, step c36, step c41, step c46, step c58, step c63. After the determination process is executed, the process proceeds to step c64, and thereafter, in accordance with the current value 8 of the fluctuation state storage flag Fb, until the elapsed time T after the start of fluctuation display reaches the set value ti, step c1, step c9, Step c20, step c25, step c30, step c36, step c41, step c46, step c58 and step c63 to step c64, and the process of step c65 relating to the low speed fluctuation of the right special symbol display LED (R) Repeatedly in the processing cycle That.
[0111]
Then, when it is detected in the determination process in step c64 that the elapsed time T has reached the set value ti, the CPU 32 stops the low speed fluctuation of the right special symbol display LED (R) (step c66), and the fluctuation state storage flag. Fb is set to 9 (step c67), and the processing in this cycle is finished. When the low speed fluctuation of the right special symbol display LED (R) is stopped, the symbol corresponding to the index stored in the right special symbol display register r2c is statically displayed on the right special symbol display LED (R). It will be. Even when normal display control is hindered by the influence of external noise or the like, the relationship between the value of the display index ir and the right symbol is always ensured.
[0112]
Then, the CPU 32 that has finished displaying the variation of all the special symbols, since the value of the variation state storage flag Fb is 9 in the processing after the next period, step c1, step c9, step c20, step c25, step c30, step After execution of the discrimination process of c36, step c41, step c46, step c58, and step c63, the process proceeds to step c68. Hereinafter, the elapsed time T after the start of the fluctuation display is set to the set value according to the current value 9 of the fluctuation state storage flag Fb. Until the time tj is reached, the determination processing of step c1, step c9, step c20, step c25, step c30, step c36, step c41, step c46, step c58, step c63 and step c68 is repeatedly executed at a predetermined processing cycle. Will be.
[0113]
Then, when it is detected in the determination process of step c68 that the elapsed time T has reached the set value tj, the CPU 32 detects the current value of the display index il of the left special symbol display LED (L) and the middle special symbol display LED ( C) whether or not the current value of the display index ic matches, that is, the stop symbol of the left special symbol display LED (L) and the stop symbol of the middle special symbol display LED (C) that are finally displayed (Step c69) and the current value of the display index il of the left special symbol display LED (L) matches the current value of the display index ir of the right special symbol display LED (R). That is, the stop symbol of the left special symbol display LED (L), the stop symbol of the middle special symbol display LED (C), and the stop symbol of the right special symbol display LED (R) that are finally displayed are all one. To determine whether or not -Up c70), the symbol of the match or mismatch, i.e., depending on whether the jackpot, and setting the various data needed for processing of the task 5.
[0114]
First, when the determination result of step c69 or step c70 is false, that is, when the stop symbol of the left symbol display LED (L) does not match the stop symbol of the middle symbol display LED (C). The CPU 32 initializes the values of the state storage flag Fa and the fluctuation state storage flag Fb (step c71, step c72), and ends the processing of this cycle.
[0115]
On the other hand, when both the determination results of step c69 and step c70 are true, that is, the stop symbol of the left special symbol display LED (L) and the stop symbol and right special symbol display of the middle special symbol display LED (C). If all of the stop symbols of the LEDs (R) are coincident, that is, if it is a big hit, the CPU 32 initializes the value of the fluctuation state storage flag Fb (step c73) and sets 2 to the state storage flag Fa (step c74). The execution of the process of task 5 relating to the opening of the special winning opening 15 is permitted.
[0116]
In this embodiment, the current value of the jackpot random number storage register RAN1 is stored in the fixed random number storage register Ri in the process of step a12 when winning is detected at the left, middle, and right first type start ports 16, 3, and 17. Whether or not a jackpot has already occurred is already determined depending on whether or not the value of the fixed random number storage register Ri matches the set value ε (five values of 15, 31, 47, 63 and 79), and step c17 At the time when the middle speed variation display of the left special symbol display LED (L) is started in the process of step c14, the combination of the special jackpot symbol and the combination of the special off symbol are determined by the processing of step c14 to step c16. It is also conceivable that normal display control is hindered by the influence of external noise or the like, and that the symbol that is finally displayed is distorted.
[0117]
However, in the present embodiment, when determining the final special symbol combination, instead of the predetermined special symbol combination, the display indexes il, ic, ir, iu corresponding to the special symbol at the time when the variable display is stopped. Therefore, even if the display symbol is distorted, an accurate determination corresponding to the combination of the special symbols actually displayed can be performed.
[0118]
In the embodiment, the probability of jackpot occurrence is a value obtained by dividing the range of setting values corresponding to jackpot by the value range of the jackpot random number storage register RAN1, and in this example, there are five types of setting values corresponding to jackpot. Since the possible values of the jackpot random number storage register RAN1 are integers from 0 to 1049, the probability that the jackpot will occur is 5/1050 (0.952 / 200). Therefore, the jackpot of the mechanical rotary drum type symbol display device having three rotary drums each representing the symbols shown in Tables 1 to 4 and setting the combination of the symbols when the same three symbols are arranged. It does not match the probability of occurrence 15/3375 (0.888 / 200). Further, the probability of jackpot occurrence is arbitrarily manipulated by changing the value of the comparison value used in the determination process of step a2 or setting the value of the comparison value used in the determination process of step c14 as a region. be able to.
[0119]
For example, if the value of the comparison value used in the discrimination process in step a2 is 1025, the probability of occurrence of a big hit is 5/1025 (0.975 / 200), and the comparison value used in the discrimination process in step c14 is The value ε may be set as a region such that 0 <ε <6.
[0120]
Such an operation only affects the probability that the jackpot will occur. The contents of the special jackpot symbol and the special off-slot symbol itself are processed by the task 1, and the left, middle and right special jackpot symbol data storage registers r0a to r2a. Also, since the left, middle and right special off-set symbol data storage registers r0b to r2b are set at random, there is no possibility that specific combinations of symbols are easily generated, and there is no sense of incongruity.
[0121]
The processing of task 4 shown in FIGS. 23 to 25 relates to the opening / closing operation processing of the middle first type starting port 3.
[0122]
As shown in FIG. 31, the middle first type starting port 3 opens and closes six times when the right and left normal symbols coincide with each other in the process of task 2 and it is determined that they are hit. When 3 is set in the normal operation flag fa, the CPU 32 proceeds to step d2 after executing the discrimination processing in step d1, and first determines whether the opening operation of the middle first type starting port 3 is possible or not. It is detected depending on whether 1 or 2 is set in. When the normal operation flag fa is other than 3, the task 4 is substantially not executed.
[0123]
If the value of the operating time flag ft is 1, the middle first type starting port 3 is being opened, and if the value of the operating time flag ft is 2, the middle first type starting port 3 is closed. In any case, it is impossible to start the opening / closing operation of the middle first type starting port 3 in any case. If the operation time flag ft is a value other than 1 and 2, since the middle first type start port 3 is not being opened or closed, the middle first type start port 3 can be opened and closed. It is in a state. In the initial stage, 0 is set to the operation time flag ft in the process of task 2. In this case, the CPU 32 sets the parameter tk to a predetermined value (step d4), sets 1 to the operation time flag ft (step d5), and is opened / closed by a solenoid or the like. The opening operation process of the seed start port 3 is executed (step d6), the timer Tb is activated, and the measurement of the elapsed time after opening the middle first type start port 3 is started (step d7).
[0124]
Since the operation time flag ft is already set to 1 in the processing after the next cycle, the CPU 32 proceeds to step d8 after executing the discrimination processing in step d1, and the elapsed time Tb after executing the opening operation is set to the set value. Until the time tk is reached, the determination processing of step d1 and steps d2 to d3 is repeatedly executed at a predetermined processing cycle.
[0125]
Then, when it is detected in the determination process in step d8 that the elapsed time Tb after the opening operation of the middle first type starting port 3 has been performed has reached the set value tk, the CPU 32 closes the middle first type starting port 3. (Step d9) After incrementing the value of the release count storage register C (Step d10), it is determined whether or not the number of execution times of the opening / closing operation processing of the middle first type start port 3 has reached the set value 6 (Step d10). d11) If the number of executions of the opening / closing operation processing of the middle first type start port 3 is within the range of the set value 6, a predetermined value is set to the parameter tl (step d12), and the operation time flag ft is set to 2 Is set (step d13), the timer Tb is activated to start measuring the elapsed time after the middle first type start port 3 is closed (step d14), and the processing of this cycle is completed.
[0126]
In the processing after the next cycle, since the operation time flag ft is set to 2, the CPU 32 proceeds to step d15 after executing the discrimination processing of step d1, step d2 and step d3, and the elapsed time Tb in the closed state is Until the set value tl is reached, the determination processing of step d1, step d2, step d3, and step d15 is repeatedly executed at a predetermined processing cycle.
[0127]
When it is detected that the elapsed time Tb in the closed state of the middle first type starting port 3 has reached the set value tl (step d15), the CPU 32 clears the operation time flag ft to 0 (step d16). The cycle processing is terminated. Thus, the first opening / closing operation of the middle first type starting port 3 is completed.
[0128]
In the next cycle, as a result of the operation time flag ft being set to 0, the CPU 32 proceeds to step d4 again via step d1, step d2, and step d3, and executes the processes of steps d4 to d7 described above. Then, the process of this cycle is finished. As a result, the second opening / closing operation of the middle first type starting port 3 is started.
[0129]
As described above, the CPU 32 includes the process accompanying the expansion of the first type start port 3 during the steps d1 to d7 until the value of the opening number storage register C reaches the predetermined opening number 6. , The time measurement processing of the opening time by the timer Tb in step d8, the processing accompanying the closing of the first type start port 3 during the elapse of the opening time tk (step d9 to step d14), the time measurement of the closing time by the timer Tb of step d15 The process of clearing 0 of the operation time flag when the process and the closing time tl have elapsed (step d16) is repeatedly executed.
[0130]
The CPU 32 increases the number-of-opening storage registers C one by one each time the process associated with the closing of the middle first type starting port 3 at the time when the opening time tk elapses, so that the middle first type starting port 3 When the sixth expansion is completed, the value of the release count storage register C reaches 6 (step d11).
[0131]
The CPU 32 determines that step d11 is true and proceeds to step d17, initializes the release count storage register C and the operation time flag ft (step d17, step d18), and initializes the normal symbol operation flag fa (step d19). ) The value of the memory number display register Rd is decremented by 1 (step d20), and the process is terminated.
[0132]
As a result of initializing the value of the normal symbol operation flag fa in the processing of task 2 or task 4, both the determination results of step d1 and step d2 after the next period are false, and the value of the gate detection state identification flag E0 is again set to the CPU 32. (Step b4).
[0133]
Therefore, when 1 is newly stored in the gate detection state identification flag E0 by the second gate detection of the left and right gates 5 and 6, or after the gate detection state identification flag E1 by a plurality of gate passage detections. When the value is shifted, the symbol matching process is started again up to 4 times including the first time by the process after step d4.
[0134]
FIG. 26 is a flowchart showing an outline of task 5 processing. When 2 is set in the state storage flag Fa, the CPU 32 proceeds to step e2 after executing the discrimination processing in step e1, starts the opening / closing operation of the big prize opening 15 that is opened / closed by a solenoid or the like, and has a predetermined opening time. The opening / closing process of step e2 is repeatedly executed at a predetermined processing period until the end condition of the opening / closing operation based on the elapsed time or the detection of the number of winning game balls to the big winning opening 15 is established, and the discrimination process of step e3 When the completion of the end condition is detected in step e4, the special winning opening 15 is closed in the process of step e4 to end the 1 releasing operation, and the value of the state storage flag Fa is initialized in the process of step e5.
[0135]
As a result of initializing the value of the state storage flag Fa in the processing of task 3 or task 5, both the determination results of step c1 and step c2 of transition to the next cycle are false, and the value of the storage state identification flag F0 is detected again by the CPU 32 (Step c3).
[0136]
Therefore, when a new winning is detected in the left, middle, and right first-type start ports 16, 3, and 17 and is newly stored in the fixed random number register R0, or after a plurality of winning detections, the number is stored after the fixed random number storage register R1. In the case where the value has been shifted, the symbol combination process is started again up to four times including the first time by the process after step c4.
[0137]
In the game board 1, the game is started and the game ball passes through the left gate 5 or the right gate 5, and in parallel, the game ball enters one of the left, middle, and right first type start ports 16, 3, and 17. In the process of task 1 by the CPU 32, the unused gate detection state identification flag Ei is detected and stored by the detection signals from the left and right normal symbol operation switches SW5 and SW6, and left, middle, A winning detection signal is input from the right first type starting port winning detection switch SW1, SW2, SW3, the current value of the big hit random number storage register RAN1 is stored in the unused fixed random number storage register Ri, and the first type starting is performed. Each time an input to the mouth 16, 3, 17 is detected, the storage state identification flag Fi is set based on the value of the search index i.
[0138]
Then, the CPU 32 performs normal symbol variation display in the task 2 process, and the task 3 performs special symbol variation display in the task 3. The processing of task 1, task 2 and task 3 is repeatedly executed in parallel by the CPU 32 at predetermined processing cycles (μs order) in accordance with the signal from the clock circuit 35.
[0139]
Accordingly, the player uses the normal symbol display LEDs (A) and (B) in the normal symbol display unit 22a and the special symbol display unit 22b in the symbol display unit 2, and the special symbol display LED (L). , (C), (R), or special symbol display LEDs (L), (C), (R), (l), (c), (r), the special symbol variation display is simultaneously visually recognized on the game board 1. It will be.
[0140]
Tables 8 to 10 are tables showing lamps and LED display and lighting modes according to the operating state of the pachinko machine, and Table 11 shows speaker sound effect generating modes according to the operating state of the pachinko machine. It is a table to represent.
[0141]
[Table 8]
Figure 0003855229
[0142]
[Table 9]
Figure 0003855229
[0143]
[Table 10]
Figure 0003855229
[0144]
[Table 11]
Figure 0003855229
[0145]
In the above-described embodiment, the second variable winning device (large winning port 15) that operates to expand when the predetermined symbol combination mode is displayed on the second symbol display unit 22b is provided. A variable winning device (a tulip-type electric accessory having a middle first-type starting port 3) is set as a starting winning device for starting the variation of symbols in the second variable display portion 22b, and the first variable winning device is Since the opening / closing of the winning opening is repeated a plurality of times (six times), the possibility of winning can be increased as compared with the first variable winning apparatus performing the expanding operation only once, and It is possible to increase the opportunity for the player to control the game ball in accordance with the expansion timing, and to maintain the appeal of whether or not the player can win a prize.
[0146]
Further, regardless of the number of the first symbol type and the number of symbol combinations displayed in a variable manner, a predetermined plurality of types of winning combination symbols (11, 33, 55,. 77, 99), the probability of displaying any one of the display modes (winning combination symbols) can be set, and in the case of winning, it is randomly determined which of a plurality of predetermined types of winning combination symbols is displayed. Can be.
[0147]
【The invention's effect】
According to the configuration of claim 1, the probability that a predetermined display mode is displayed by the first symbol on the first symbol display unit is the predetermined display by the second symbol on the second symbol display unit. Since the probability is set to be higher than the probability that the mode is displayed, the first variable winning device is relatively easier to operate than the second variable winning device, and this increases the winning opportunity for the player. At the same time, the number of changes in the second symbol can be made relatively large, and the interest of the game can be enhanced. In addition, when the second symbol is displayed in a predetermined display mode by winning the first winning device and the second variable winning device is expanded, the player's winning opportunities are further expanded. Will be profitable, but if the opportunity to win the game is unilaterally expanded, there is a risk that the amusement store may be disadvantaged in terms of sales. Compare the probability that the second symbol will be displayed in the specified display mode. By setting the target low, it is possible to relatively reduce the chance that the second variable prize winning device is expanded, thereby maintaining the interest of the player and the interest balance of the player and the game store. It becomes possible to take.
[0148]
Further, based on the probability that the current value of the lottery numerical means is lottered according to the detection signal of the first detection means, and is randomly set depending on whether or not the current value of the lottery numerical means is a win. Since the display is controlled so as to display any one of a plurality of predetermined combinations of symbols depending on the first symbol, the number of types of symbols and the number of symbol combinations to be variably displayed is any number. Regardless of whether or not there is a probability that one of the display modes of a plurality of types of combination symbols is displayed by the first symbol.
[0149]
Further, when the determination result in the symbol combination determination step is a loss symbol combination, the loss symbol combination is stored in the loss symbol combination storage means, and when the determination result in the symbol combination determination step is a winning symbol combination, Since the winning symbol combination is stored in the winning symbol combination storing means, the symbol combination creating and storing process is simple and easy. In addition, the current value of the lottery value means is lottered in accordance with the detection signal of the first detection means, and a hit / miss is determined based on the lottery result, and in the case of a win, it is stored in the hit symbol combination storage means. The winning symbol combination can be read and confirmed, and in the case of a loss, the winning symbol combination stored in the missing symbol combination storage means can be read and confirmed, and each winning and missing symbol combination can be displayed reliably. Can do.
[Brief description of the drawings]
FIG. 1 is a front view showing a game board of a pachinko machine according to an embodiment of the present invention.
FIG. 2 is a conceptual side sectional view showing the main part of the symbol display unit of the embodiment.
FIG. 3 is a plan view showing a dot matrix display of the symbol display of the embodiment.
FIG. 4 is a plan view showing a dot matrix display body of another symbol display body of the embodiment;
FIG. 5 is a flowchart showing a part of processing by a CPU provided in the pachinko machine according to the embodiment.
6 is a continuation of the flow diagram of FIG.
7 is a continuation of the flowchart of FIG.
8 is a continuation of the flow diagram of FIG.
FIG. 9 is a continuation of the flow diagram of FIG.
FIG. 10 is a continuation of the flowchart of FIG.
FIG. 11 is a continuation of the flowchart of FIG.
FIG. 12 is a flowchart showing a part of processing performed by a CPU provided in the pachinko machine according to the embodiment.
FIG. 13 is a continuation of the flowchart of FIG.
FIG. 14 is a continuation of the flowchart of FIG.
FIG. 15 is a flowchart showing a part of processing performed by a CPU provided in the pachinko machine according to the embodiment;
16 is a continuation of the flow diagram of FIG.
FIG. 17 is a continuation of the flowchart of FIG.
18 is a continuation of the flowchart of FIG.
FIG. 19 is a continuation of the flowchart of FIG.
20 is a continuation of the flowchart of FIG.
FIG. 21 is a continuation of the flowchart of FIG.
FIG. 22 is a continuation of the flowchart of FIG.
FIG. 23 is a flowchart showing a part of processing by a CPU provided in the pachinko machine according to the embodiment.
FIG. 24 is a continuation of the flowchart of FIG.
FIG. 25 is a continuation of the flowchart of FIG.
FIG. 26 is a flowchart showing a part of processing by a CPU provided in the pachinko machine according to the embodiment.
FIG. 27 is a principal block diagram showing a control unit of the pachinko machine of the embodiment.
FIG. 28 is an operation principle diagram showing the storage operation of the fixed random number storage register Ri in the embodiment.
FIG. 29 is a timing chart showing normal symbol variation processing in the symbol display unit of the pachinko machine of the embodiment.
FIG. 30 is a timing chart showing special symbol variation processing in the symbol display unit of the pachinko machine of the embodiment.
FIG. 31 is a timing chart showing an opening / closing operation process in the first kind start port in the pachinko machine of the embodiment;
[Explanation of symbols]
1 Game board
2 Symbol display unit
3 Middle first class start
4a Lower left winning entrance
4b Lower right winning entrance
5 Left gate
6 Right gate
7 Tenjin prize entrance
8 Windmill with lamp
9 Windmill
11 Out ball socket
12 ball guide rail
13 Return rubber
14 Winning equipment
15 Grand Prize Exit
16 Left first class starting port
17 Right first class starting port
18 game ball dividing wall
19 game ball dividing wall
20 Continuous number display LED
21 Number of winning prize display LED
22 Dot matrix LED display
22a Normal symbol display
22b Special symbol display
22c
22d Display surface
23 Dot matrix LED display
24 half mirror
25 Memory number display
26 Character display LED
27 Memory number display LED
28 Viewing window
29a Game ball distribution part
30 ROM
31 RAM
32 CPU
33 Switch detector
34 LED display circuit
35 Clock circuit
40 Control unit
41 Decorative materials
50 Indicator light
51 Indicator light
52 Indicator light
53 Indicator light
54 Decorative LED
SW1 Type 1 start opening winning detection switch as a second detection body
SW2 Same as above
SW3 Same as above
SW5 Normal symbol operation detection switch as the first detection body
SW6 Same as above
(L) Left special symbol display LED as a symbol display unit surface of the second symbol display body
(C) Medium special symbol display LED as a symbol display unit surface of the second symbol display body
(R) Right special symbol display LED as a symbol display unit surface of the second symbol display body
(A) Left special symbol display LED as a symbol display unit surface of the first symbol display body
(B) Right special symbol display LED as a symbol display unit surface of the first symbol display body
(N) Memory number display LED as a symbol display unit surface of the symbol display body
(L) Left special symbol display LED as a symbol display unit surface of the second different symbol display body
(C) Left special symbol display LED as a symbol display unit surface of the second different symbol display body
(R) Left special symbol display LED as a symbol display unit surface of the second different symbol display body

Claims (1)

普通図柄を変動表示する第1の図柄表示部と、特別図柄を変動表示する第2の図柄表示部とを備えたパチンコ遊技機において、
遊技球の検出によって前記第1の図柄表示部で前記普通図柄の変動表示を開始させるための第1の検出手段と、前記普通図柄が予め定められた複数種類の当り図柄組合せのうちのいずれかの当り図柄組合せで前記第1の図柄表示部に表示されると拡開作動する第1の変動入賞装置と、前記第1の変動入賞装置への入賞を検出し、前記入賞検出に応じて前記第2の図柄表示部で前記特別図柄の変動表示を開始させるための第2の検出手段と、前記第2の検出手段による入賞検出に応じて、所定の範囲内で更新される大当たり判定用乱数の現在値を抽選する第2の抽選手段と、前記第2の図柄表示部に表示される前記特別図柄が予め定められた複数種類の当り図柄組合せのうちのいずれかの当り図柄組合せであるときに拡開作動する第2の変動入賞装置と、前記第1の検出手段による遊技球の検出数を記憶する第1の記憶手段と、前記第2の検出手段による遊技球の検出数を記憶する第2の記憶手段と、を有し、
前記第1の図柄表示部に前記普通図柄によって前記当り図柄組合せが表示される確率が、前記第2の図柄表示部に前記特別図柄によって前記当り図柄組合せが表示される確率よりも高い確率に設定され、前記大当たり判定用乱数に基づき生成される普通当り用乱数を前記第1の検出手段の検出信号に応じて抽選する第1の抽選手段と、前記第1の抽選手段による抽選結果に基づいて、前記普通図柄が前記第1の図柄表示部に複数種類の当り図柄組合せのうちのいずれかの当り図柄組合せで表示されるように制御する表示制御手段とを備えると共に、
前記表示制御手段による前記普通図柄の変動表示処理とは別のタイミングで実行される別処理であって、
前記第1の図柄表示部に確定表示される前記普通図柄の組合せ図柄を作成する図柄組合せステップと、前記図柄組合せステップで作成された図柄組合せが前記当り図柄組合せか前記当り図柄組合せ以外のはずれ図柄組合せかを判別する図柄組合せ判別ステップと、前記図柄組合せ判別ステップにおける判別結果がはずれ図柄組合せであった場合に、前記はずれ図柄組合せをはずれ図柄組合せ記憶手段に記憶するとともに、前記図柄組合せ判別ステップにおける判別結果が当り図柄組合せであった場合に、前記当り図柄組合せを当り図柄組合せ記憶手段に記憶する図柄組合せ記憶ステップと、からなる図柄組合せ作成記憶処理手段を備え、
前記表示制御手段は、前記 1 抽選手段による抽選結果がはずれであった場合に、前記図柄組合せ作成記憶処理手段によって前記はずれ図柄組合せ記憶手段に予め記憶されている前記はずれ図柄組合せを読み出して前記第1の図柄表示部に確定表示するとともに、前記 1 抽選手段による抽選結果が当りであった場合に、前記図柄組合せ作成記憶処理手段によって前記当り図柄組合せ記憶手段に予め記憶されている前記当り図柄組合せを読み出して前記第1の図柄表示部に確定表示するように制御することを特徴とするパチンコ遊技機。
In a pachinko gaming machine comprising a first symbol display unit for variably displaying a normal symbol and a second symbol display unit for variably displaying a special symbol,
One of a first detection means for starting the normal symbol variation display on the first symbol display unit upon detection of a game ball, and a plurality of types of hit symbol combinations in which the normal symbol is predetermined. When the winning symbol combination is displayed on the first symbol display unit, the first variable winning device that operates to expand and the winning to the first variable winning device are detected, and in response to the winning detection, a second detecting means for starting variable display of the special symbols in the second symbol display unit, in response to said winning detection by the second detecting means, jackpot determining random number to be updated within a predetermined range A second lottery means for lottering the current value of the symbol , and the special symbol displayed on the second symbol display unit is any one of a plurality of predetermined symbol combinations The second variable input that expands An apparatus; first storage means for storing the number of game balls detected by the first detection means; and second storage means for storing the number of game balls detected by the second detection means. ,
The probability that the winning symbol combination is displayed by the normal symbol on the first symbol display unit is set higher than the probability that the winning symbol combination is displayed by the special symbol on the second symbol display unit. And a first lottery means for lottering a random number for ordinary winning generated based on the random number for jackpot determination according to a detection signal of the first detecting means, and based on a lottery result by the first lottery means. And a display control means for controlling the normal symbol to be displayed on the first symbol display unit in any one of a plurality of hit symbol combinations.
It is a separate process executed at a different timing from the normal symbol variation display process by the display control means,
A symbol combination step for creating a combination symbol of the normal symbol that is fixedly displayed on the first symbol display section, and a symbol combination created in the symbol combination step is either the winning symbol combination or an off symbol other than the winning symbol combination If the determination result in the symbol combination determining step and the symbol combination determining step is an outlier symbol combination, the off symbol combination is stored in the off symbol combination storage means, and in the symbol combination determining step When the determination result is a winning symbol combination, a symbol combination creating and storing processing unit comprising: a symbol combination storing step of storing the winning symbol combination in a winning symbol combination storing unit;
Wherein the display control unit, when the lottery result by said first selecting means were out, reads the failure symbol combination which is previously stored in the failure symbol combination storage means by said symbol combination created storage processing unit together confirm displayed on the first symbol display unit, when the lottery result by the first drawing means was per, it is previously stored in the per symbol combination storage means by said symbol combination created storage processing unit The pachinko gaming machine is controlled so as to read out the winning symbol combination and confirm and display it on the first symbol display unit.
JP2002000008A 2002-01-04 2002-01-04 Pachinko machine Expired - Lifetime JP3855229B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002000008A JP3855229B2 (en) 2002-01-04 2002-01-04 Pachinko machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002000008A JP3855229B2 (en) 2002-01-04 2002-01-04 Pachinko machine

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP32364099A Division JP3286659B2 (en) 1999-11-15 1999-11-15 Pachinko machine

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2002027088A Division JP3855230B2 (en) 2002-02-04 2002-02-04 Pachinko machine

Publications (2)

Publication Number Publication Date
JP2002200249A JP2002200249A (en) 2002-07-16
JP3855229B2 true JP3855229B2 (en) 2006-12-06

Family

ID=19190425

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002000008A Expired - Lifetime JP3855229B2 (en) 2002-01-04 2002-01-04 Pachinko machine

Country Status (1)

Country Link
JP (1) JP3855229B2 (en)

Also Published As

Publication number Publication date
JP2002200249A (en) 2002-07-16

Similar Documents

Publication Publication Date Title
JP2001087492A (en) Game machine
JP3855229B2 (en) Pachinko machine
JP3855230B2 (en) Pachinko machine
JP3064537B2 (en) Pachinko machine
JP3321444B2 (en) Pachinko machine
JP3286659B2 (en) Pachinko machine
JP5159339B2 (en) Game machine
JP3035019B2 (en) Pachinko machine
JP2004180994A (en) Game machine and game program
JPH11319241A (en) Pachinko game machine
JP2004215865A (en) Game machine and game program
JP2009178321A (en) Game machine
JP2009178317A (en) Game machine
JP3636296B2 (en) Pachinko machine
JP6994085B2 (en) Pachinko machine
JP3356215B2 (en) Pachinko machine
JP5507629B2 (en) Game machine
JP3045342B2 (en) Pachinko machine
JP3528853B2 (en) Pachinko machine
JP3636299B2 (en) Design control method in gaming machine
JPH05103864A (en) Picture display device of pinball machine
JP2009178319A (en) Game machine
JP3704066B2 (en) Pachinko machine
JP3704060B2 (en) Pachinko machine
JPH05285261A (en) Pattern display device for pachinko machine

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050419

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050620

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20051006

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051205

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060314

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060515

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060808

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060901

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110922

Year of fee payment: 5

EXPY Cancellation because of completion of term