JP3832897B2 - 映像出力装置及び映像出力方法 - Google Patents

映像出力装置及び映像出力方法 Download PDF

Info

Publication number
JP3832897B2
JP3832897B2 JP16915096A JP16915096A JP3832897B2 JP 3832897 B2 JP3832897 B2 JP 3832897B2 JP 16915096 A JP16915096 A JP 16915096A JP 16915096 A JP16915096 A JP 16915096A JP 3832897 B2 JP3832897 B2 JP 3832897B2
Authority
JP
Japan
Prior art keywords
signal
field
output
pixel
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP16915096A
Other languages
English (en)
Other versions
JPH1023328A (ja
Inventor
久敬 広瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP16915096A priority Critical patent/JP3832897B2/ja
Publication of JPH1023328A publication Critical patent/JPH1023328A/ja
Application granted granted Critical
Publication of JP3832897B2 publication Critical patent/JP3832897B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Studio Circuits (AREA)
  • Television Signal Processing For Recording (AREA)
  • Television Systems (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は映像出力装置及び映像出力方法に関し、特に、テレビ等に静止画像を表示するために用いて好適な技術に関する。
【0002】
【従来の技術】
従来の静止画表示装置においては、メモリ手段にフィールドメモリを使うものやフレームメモリを使うもの、またメモリ手段から読み出した映像信号に補間処理した信号を加えることによって画質を改善するようにしたものなど、種々の装置が提案されており、大別すると下記に示すようになる。
【0003】
1)ビデオカメラ等から入力される動画の映像信号をフィールドメモリに書き込み、その後、前記フィールドメモリから映像信号を読み出して静止画を表示する静止画表示装置は、メモリ容量がフレームメモリに比べて半分で済むのでコストが安く、またフィールド間の動きによるブレも発生しない長所がある。しかし、この場合、オッドフィールド及びイーブンフィールドに同じ映像信号を読み出すので、垂直方向の解像度が半分となってしまい、画質劣化が発生するという欠点がある。
【0004】
2)入力される動画の映像信号をフレームメモリに書き込み、その後、前記フレームメモリから読み出して表示する静止画表示装置は、被写体の静止している部分では垂直方向の解像度劣化もなく画質劣化が発生しない。しかし、この場合は、被写体の動いている部分では動きによるブレが発生し画質劣化が発生する。この問題を解決するために、画像の動きを検出し、前記検出した動きに応じて制御する方法が提案されている。しかし、このような制御方法を実現しようとすると回路規模が増大してしまい、コストが高くなるという問題が発生している。
【0005】
3)前記1)と同じくメモリにはフィールドメモリを使用して、前記フィールドメモリから読み出すときに、例えばオッドフィールドではそのまま読み出して出力し、イーブンフィールドでは上下のラインの信号から補間信号を生成して出力するような静止画表示装置では、フィールド間の動きによるブレはない。しかし、画質的には前記2)のフレームメモリを使う装置にはやや及ばないという欠点がある。
【0006】
【発明が解決しようとする課題】
従来の静止画表示装置においては、フィールドメモリを使用する装置では垂直方向の解像度が劣化し、その結果、画質が悪くなるという問題があった。
【0007】
また、画質を良くしようとしてフレームメモリを使用するとフィールド間の動きによるブレが発生してしまうので、却って画質劣化を生じるという問題があった。また、画像の動きを検出する方法では、検出するための回路の規模が大きくなり、コストが高くなるという問題があった。
【0008】
本発明は上述の問題点にかんがみ、垂直方向の画質劣化及びフィールド間の動きによるブレを簡単な構成の回路でなくすことができるようにすることを目的とする。
【0009】
【課題を解決するための手段】
本発明の映像出力装置は、連続する2つのフィールドの映像信号を記録するメモリ手段と、前記メモリ手段から読み出した映像信号であって、第1のフィールドの着目する画素の信号レベルと、前記第1のフィールドの着目する画素と画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルとを比較する比較手段と、前記画面上で上下の位置にある画素の信号の平均値を求める平均値回路と、前記比較手段の出力信号に応じて第1のフィールドの信号と前記平均値回路の出力信号とを選択的に出力する第1のスイッチ回路と、前記第2のフィールドの映像信号と前記第1のスイッチ回路の出力信号とを選択的に出力する第2のスイッチ回路とを備え、前記比較手段による出力信号が、前記第1のフィールドの着目する画素の信号レベルが画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルの間にあることを示すときは前記第1のフィールドの着目する画素の信号を出力し、それ以外のときは画面上で上下の位置にある第2のフィールドの映像信号の平均値を出力するように前記第1のスイッチ回路を制御することを特徴とする。
【0010】
本発明の映像出力方法は、連続する2つのフィールドの映像信号を記録するメモリ手段から読み出した映像信号であって、第1のフィールドの着目する画素の信号レベルと、前記第1のフィールドの着目する画素と画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルとを比較し、前記信号レベルの比較の結果、前記第1のフィールドの着目する画素の信号レベルが画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルの間にあるときは前記第1のフィールドの着目する画素の信号を選択し、それ以外のときは画面上で上下の位置にある第2のフィールドの映像信号の平均値を選択し、前記第2のフィールドの映像信号と前記比較結果に応じて選択した出力信号とを選択的に出力することを特徴とする。
【0011】
【作用】
本発明は前記技術手段よりなるので、イーブンフィールドの注目する画素の信号レベルと、前記注目する画素と上下の位置にあるオッドフィールドの画素の信号レベルとが比較され、前記比較の結果に基づいて、前記注目する画素の部分に動きによるブレが発生している場合には、前記注目する画素と上下の位置にある画素を平均した補間信号が出力される。また、前記注目する画素の部分にブレが発生していない場合には、前記イーブンフィールドの注目する画素が出力される。これにより、静止部分ではフレーム画像が出力されて垂直方向の画像劣化がなくなり、また、動きでブレが発生している部分ではフィールド信号から生成した補間信号が出力されてぶれのない画像が得られるようになる。
【0012】
【発明の実施の形態】
以下、本発明の実施の形態を図面を参照して説明する。
図1は、本実施の形態の映像出力装置の一例を示すブロック図である。図1において、2はインターレース映像信号の入力端子であり、4は入力された映像信号の連続する2フィールドの映像信号を記録するためのメモリ手段である。
【0013】
6は、前記メモリ手段4から読み出した第2のフィールドの映像信号を1水平同期期間だけ遅延するための遅延手段である。8は、前記メモリ手段4から読み出した第1のフィールドの映像信号と第2のフィールドの映像信号と前記遅延手段6の出力映像信号との信号レベルを比較する比較回路8である。
【0014】
10は、第2のフィールドの映像信号と前記遅延手段6の出力映像信号の平均値を演算する平均値回路であり、12は前記比較回路8の出力信号によって前記第1のフィールドの映像信号と前記平均値回路10から出力される映像信号とを切り替える第1のスイッチ回路である。また、14は前記第2のフィールドの映像信号と前記第1のスイッチ回路12から出力される映像信号とを切り替える第2のスイッチ回路である。
【0015】
次に、本実施の形態の静止画表示装置の動作について説明する。静止画像を表示するためのタイミングにおいて、メモリ手段4には連続する2フィールドの映像信号が、例えばオッドフィールド、イーブンフィールドの順で書き込まれる。
【0016】
メモリ手段4から映像信号を読み出すときは、オッドフィールド、イーブンフィールドの映像信号が第1の出力端子4a、第2の出力端子4bから同時に出力されるようにメモリ手段4を制御する。
【0017】
メモリ手段4の第1の出力端子4aから出力されたオッドフィールドの映像信号は、遅延手段6において1水平同期期間だけ遅れた信号として出力するために遅延手段6に入力され、さらに、比較回路8及び平均値回路10に入力される。一方、メモリ手段4の第2の出力端子4bから出力されたイーブンフィールドの映像信号は比較回路8と第1のスイッチ回路12に入力される。
【0018】
比較回路8には、メモリ手段4の第1の出力端子4aから出力されたオッドフィールドの映像信号と、第2の出力端子4bから出力されたイーブンフィールドの映像信号と遅延手段6において1水平同期期間だけ遅延した映像信号が入力される。この時、入力された3つの映像信号は、画面上ではイーブンフィールドの映像信号を真ん中にしてオッドフィールドの映像信号が画面下側に、遅延手段6の出力信号が画面上側に位置するような関係になる。
【0019】
そして、入力された3つの映像信号の信号レベルを各画素毎に比較し、イーブンフィールドの映像信号の信号レベルがオッドフィールドの映像信号の信号レベルと遅延手段6から入力された映像信号の信号レベルとの間にあるかどうかを判定する。この判定結果は、第1のスイッチ回路12の制御信号として出力する。
【0020】
平均値回路10では、前記メモリ手段4の第1の出力端子4aから出力された映像信号と前記遅延手段6の出力映像信号との平均値を演算して第1のスイッチ回路12に出力する。
【0021】
第1のスイッチ回路12には、メモリ手段4の第2の出力端子4bから出力されるイーブンフィールドの映像信号と平均値回路10の出力映像信号がそれぞれ入力される。また、制御信号として比較回路8の出力信号が入力される。
【0022】
そして、比較回路8に入力された3つの映像信号の信号レベルにおいて、イーブンフィールドの映像信号の信号レベルがオッドフィールドの映像信号の信号レベルと遅延手段6から入力された映像信号の信号レベルとの間にある時は、メモリ手段4の第2の出力端子4bから出力されるイーブンフィールドの映像信号が選択され、それ以外のときは平均値回路10の出力映像信号が選択されるように動作する。
【0023】
一方、第2のスイッチ回路14には、メモリ手段4の第1の出力端子4aから出力されるオッドフィールドの映像信号と第1のスイッチ回路12の出力映像信号がそれぞれ入力される。そして、フィールド毎に反転する制御信号(図中、Field Index 信号として示している。)によって、オッドフィールドのときにはオッドフィールドの映像信号が選択され、イーブンフィールドのときには前記第1のスイッチ回路12の出力映像信号が選択されて出力される。
【0024】
ここで、比較回路8において行われる、メモリ手段4に記録した連続した2フィールドの映像信号の一部分に動きによるブレが発生しているかどうかを検出する方法について説明する。
【0025】
図2は、比較回路8に入力された3つの映像信号の注目している画素の信号レベルの様子を示したものである。図2(a)は、動きによるブレがない部分(静止してる部分)における画素の信号レベルの様子を示し、図2(b)は動きによるブレが発生している部分における画素の信号レベルの様子を示している。
【0026】
また、これらの図2(a)及び(b)の中で、aはメモリ手段4から出力されたオッドフィールドの出力映像信号の画素の信号レベルを表し、bは前記オッドフィールドの出力信号を遅延手段6で1水平同期期間遅延した出力映像信号の画素の信号レベルを表している。また、cはメモリ手段4から出力されたイーブンフィールドの出力映像信号の画素の信号レベルを表している。
【0027】
図2(a)に示すように、動きによるブレがない部分(静止している部分)では、出力映像信号の画素の信号レベルcはオッドフィールドの出力映像信号の画素の信号レベルaと1水平同期期間遅延した出力映像信号の画素の信号レベルbの間にあることが分かる。しかし、動きによるブレが発生している部分では、図2(b)に示すように出力映像信号の画素の信号レベルcはオッドフィールドの出力映像信号の画素の信号レベルaと1水平同期期間遅延した出力映像信号の画素の信号レベルbの間にはない。したがって、3つの映像信号の信号レベルa、b、cを比較することによって注目している画素がブレているか否かを判断することができる。
【0028】
そして、注目する画素がブレていると判断したときは、平均値回路10の出力信号であるオッドフィールドの映像信号と1水平同期期間遅延した映像信号との平均値である映像信号(補間信号)を選択する。この信号は、オッドフィールドから生成した信号なので、ブレは完全に無くなる。
【0029】
一方、注目する画素がブレていなくて静止していると判断したときは、イーブンフィールドの映像信号を選択する。この時は、フレーム信号となるので画質劣化の無い映像が得られる。
【0030】
【発明の効果】
本発明は上述したように、本発明によれば、第1のフィールドの信号と平均値回路の出力信号とを選択的に出力するに際して、第1のフィールドの着目する画素の信号レベルと、第1のフィールドの着目する画素と画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルとを比較し、第1のフィールドの着目する画素の信号レベルが画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルの間にあるときは第1のフィールドの着目する画素の信号を出力し、それ以外のときは画面上で上下の位置にある第2のフィールドの映像信号の平均値を出力するようにしたので、静止部分ではフレーム画像を出力して垂直方向の画像劣化をなくすことができるとともに、動きでブレが発生している部分ではフィールド信号から生成した補間信号を出力することによりブレをなくすことが実現できる。
また、本発明の他の特徴によれば、ブレ検出回路の構成が非常に簡単な構成なので安いコストで実現することができる。
【図面の簡単な説明】
【図1】本発明の静止画表示装置の実施の形態における静止画表示装置の構成を示すブロック図である。
【図2】各画素の信号レベルの様子を示す特性図である。
【符号の説明】
2 入力端子
4 メモリ手段
6 遅延手段
8 比較回路
10 平均値回路
12 第1のスイッチ回路
14 第2のスイッチ回路

Claims (2)

  1. 連続する2つのフィールドの映像信号を記録するメモリ手段と、
    前記メモリ手段から読み出した映像信号であって、第1のフィールドの着目する画素の信号レベルと、前記第1のフィールドの着目する画素と画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルとを比較する比較手段と、
    前記画面上で上下の位置にある画素の信号の平均値を求める平均値回路と、
    前記比較手段の出力信号に応じて第1のフィールドの信号と前記平均値回路の出力信号とを選択的に出力する第1のスイッチ回路と、
    前記第2のフィールドの映像信号と前記第1のスイッチ回路の出力信号とを選択的に出力する第2のスイッチ回路とを備え
    前記比較手段による出力信号が、前記第1のフィールドの着目する画素の信号レベルが画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルの間にあることを示すときは前記第1のフィールドの着目する画素の信号を出力し、それ以外のときは画面上で上下の位置にある第2のフィールドの映像信号の平均値を出力するように前記第1のスイッチ回路を制御することを特徴とする映像出力装置。
  2. 連続する2つのフィールドの映像信号を記録するメモリ手段から読み出した映像信号であって、第1のフィールドの着目する画素の信号レベルと、前記第1のフィールドの着目する画素と画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルとを比較し、
    前記信号レベルの比較の結果、前記第1のフィールドの着目する画素の信号レベルが画面上で上下の位置にある第2のフィールドの映像信号の画素の信号レベルの間にあるときは前記第1のフィールドの着目する画素の信号を選択し、それ以外のときは画面上で上下の位置にある第2のフィールドの映像信号の平均値を選択し、
    前記第2のフィールドの映像信号と前記比較結果に応じて選択した出力信号とを選択的に出力することを特徴とする映像出力方法。
JP16915096A 1996-06-28 1996-06-28 映像出力装置及び映像出力方法 Expired - Fee Related JP3832897B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16915096A JP3832897B2 (ja) 1996-06-28 1996-06-28 映像出力装置及び映像出力方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16915096A JP3832897B2 (ja) 1996-06-28 1996-06-28 映像出力装置及び映像出力方法

Publications (2)

Publication Number Publication Date
JPH1023328A JPH1023328A (ja) 1998-01-23
JP3832897B2 true JP3832897B2 (ja) 2006-10-11

Family

ID=15881220

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16915096A Expired - Fee Related JP3832897B2 (ja) 1996-06-28 1996-06-28 映像出力装置及び映像出力方法

Country Status (1)

Country Link
JP (1) JP3832897B2 (ja)

Also Published As

Publication number Publication date
JPH1023328A (ja) 1998-01-23

Similar Documents

Publication Publication Date Title
JP3103894B2 (ja) ビデオデータの手振れ補正装置およびその方法
JPH0757025B2 (ja) テレビジョン受像回路装置
JP2005167887A (ja) 動画像フォーマット変換装置及び方法
JPS61139175A (ja) ビデオ信号変換方法
JP2004522364A (ja) 映像監視システムの映像出力方法
US6417887B1 (en) Image display processing apparatus and method for converting an image signal from an interlaced system to a progressive system
JP3832897B2 (ja) 映像出力装置及び映像出力方法
KR100787660B1 (ko) 화상 신호 처리 장치
US5956082A (en) Video signal processing apparatus
KR100214787B1 (ko) 비디오 신호 재생 장치
JP3489852B2 (ja) 高精細撮像装置
JP2552558B2 (ja) 電子的に拡大撮影可能な撮像装置
JP2007019708A (ja) 画像処理装置
JP3158781B2 (ja) ノイズ低減装置
JP2602189B2 (ja) 画像表示方法
JP4250229B2 (ja) 画像処理装置
KR920007917B1 (ko) 순차 주사신호 재생회로
JP2700034B2 (ja) 撮像記録再生装置
JP3053681B2 (ja) 手振れ補正装置
JP2002199265A (ja) 電子ズーム装置及びビデオカメラ
JP4270071B2 (ja) 映像信号設定装置
JP4356468B2 (ja) 映像信号処理装置
JP4206827B2 (ja) 映像信号処理装置
JP2001057654A (ja) 高感度撮像装置
JP3596731B2 (ja) 電子ズーム回路

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060220

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060228

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060421

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060704

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060718

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090728

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100728

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100728

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110728

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120728

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120728

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130728

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees