JP3787418B2 - Multiplex transmission apparatus and signal reception / transmission apparatus - Google Patents

Multiplex transmission apparatus and signal reception / transmission apparatus Download PDF

Info

Publication number
JP3787418B2
JP3787418B2 JP17352197A JP17352197A JP3787418B2 JP 3787418 B2 JP3787418 B2 JP 3787418B2 JP 17352197 A JP17352197 A JP 17352197A JP 17352197 A JP17352197 A JP 17352197A JP 3787418 B2 JP3787418 B2 JP 3787418B2
Authority
JP
Japan
Prior art keywords
transmission
optical signal
unit
bit
ais
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP17352197A
Other languages
Japanese (ja)
Other versions
JPH1075222A (en
Inventor
俊樹 菅原
幸男 中野
昌輝 大平
隆 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Communication Technologies Ltd
Original Assignee
Hitachi Communication Technologies Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Communication Technologies Ltd filed Critical Hitachi Communication Technologies Ltd
Priority to JP17352197A priority Critical patent/JP3787418B2/en
Publication of JPH1075222A publication Critical patent/JPH1075222A/en
Application granted granted Critical
Publication of JP3787418B2 publication Critical patent/JP3787418B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Time-Division Multiplex Systems (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、SDH(Synchronous Digital Hierarchy)同期伝送方式およびSONET(Synchronous Optical Network)同期伝送方式の異なる複数の伝送同期方式が収容される多重化伝送装置に関する。
【0002】
【従来の技術】
従来からの同期デジタル伝送方式としては、ANSI T1.105に定められているSONET同期伝送方式と、ITU−T G.707(1995)に定められているSDH同期伝送方式がある。どちらの伝送方式も、パス、ライン(M−セクション)、セクション(R−セクション)といったレイヤーの概念や、オーバヘッドの使用方法が共通に設定されている。
【0003】
【表1】

Figure 0003787418
【0004】
表1に、2種類の同期デジタル伝送方式の各オーバヘッドの用途を比較して示す。両伝送方式でのオーバヘッドの運用は、セクションオーバヘッドのC1バイトが、SONET伝送方式ではOC−M信号のOC−1多重番号の指定に用いられるの対し、SDH伝送方式では、STM−M信号のSTM−1多重番号の指定に用いる点、セクションオーバヘッドのJ0バイトの使用法が異なる点、ラインオーバヘッドのS1バイトの使用法が異なる点、および、ポインタのH1バイトの5、6ビットであるSSビットの使用法が異なる点で相違するのみである。
【0005】
C1バイトは、SDH伝送方式ではSTM−1単位の多重化番号が付与され、SONET伝送方式ではOC−1(STM−0に相当)単位の多重化番号が付与されるので、送信値は互いに異なる。しかしSONET伝送方式では受信C1バイトを無視することになっており、一方のSDH伝送方式では受信C1バイトの処理は特に規定されてはいない。
J0バイトはセクショントレース(R−セクショントレース)として使用され、SDH伝送方式ではITU−T G.707において使用方法が規定されているが、SONET伝送方式では未規定である。また、S1バイトは下位4ビットが網同期状態を示すSynchronization Status Messageに使用されるが、そのコード値が両方式間では異なっている。
【0006】
次にポインタのSSビットについて説明する。オーバヘッドのH1バイトおよびH2バイトに位置するポインタは、パスの先頭位相の指示に使用される。ただし、オーバヘッド部分のポインタ部の構造を示す図1にあるように、H1バイトのSSビット(H1バイトの5ビット、6ビット)については、その使用方法が異なり、SDH方式ではAUタイプを示し”10”が定義されるが、SONET方式では未定義である。SONET方式では未定義ビットは、”0”であるため、SSビットは”00”となる。
SONET伝送方式ではこのSSビットはポインタ値解釈では無視されるが、SDH伝送方式では、ポインタ値解釈の条件にSSビットを含めることがITU−T G.783 ANNEX C(1996)に記載されている。
【0007】
ここで、ある多重化伝送装置がSDH方式の伝送路とSONET方式の伝送路の双方に接続される場合を考える。例えば、高速側の伝送路がSONET方式で、低速側の伝送路がSDH方式といった具合にである。この時、主信号に悪影響を及ぼすのは前記の相違点のうちSSビットの相違のみである。以下、このことを具体的に説明する。
【0008】
ここで低速側の伝送路とは、多重化される前の低ビットレート側の伝送路を意味しており、一方高速側の伝送路とは、多重化された後の高ビットレート側の伝送路を意味する。以降では、この低ビットレート側の信号と高ビットレート側の信号をそれぞれ単に低速信号、高速信号と呼ぶ。
【0009】
ポインタ処理部を備えるSONET方式の多重化装置がSDH方式のSSビット(“10”)を受信しても、このSSビットは無視される為、悪影響は生じない。しかしSSビットをポインタ値解釈条件に含むポインタ処理部を備えるSDH方式の多重化装置が、SONET方式のSSビット(“00”)を受信した場合には、受信データ自体は正常であったとしても、ポインタ処理部においてSSビットのミスマッチによるポインタ異常(AU−LOP)を検出してしまう。あるAU(Administrative Unit)でAU−LOPが検出されれば、このAUに警報信号(AU−AIS)が挿入されるので、結果的には受信データの消失に至る。ここでAU−AIS挿入とは、AUポインタと高次バーチャルコンテナの全ビットをオール“1”にすることである。
一方、J0(C1)バイト、S1バイトの相違は上記の如くの受信データの消失といった主信号への悪影響は及ぼさない。
【0010】
このように、J0(C1)バイト、S1バイト、及びポインタのH1バイトのSSビット(H1バイトの5ビット、6ビット)の使用方法がSONET方式とSDH方式では異なるので、低速信号伝送路または高速信号伝送路の対向装置にSONET伝送方式とSDH伝送方式のいずれかが接続されうる場合には、これらの対向装置がつながれる度に接続の都度、オペレーションシステムあるいは、ローカルクラフトインタフェースから、SONET方式信号かSDH方式信号かを設定することで、少なくともSONET方式かSDH方式のどちらのSSビットを送信するか、さらに場合によってはSONET方式かSDH方式のどちらのJ0(C1)バイト、S1バイトを送信するかを一括的に選択する必要があった。
【0011】
この方法では、国際間のネットワークの境界で接続される多重化伝送装置において、ある低速信号伝送路または高速信号伝送路の対向装置がSONET伝送方式かSDH伝送方式のいずれかが判断できない場合には、適切なSSビットの送信を保証できず、場合によってはSDH方式の対向装置で、前記した如くの受信SSビットのミスマッチに起因するデータ消失を誘発することとなる。
【0012】
【発明が解決しようとする課題】
本発明は、上記問題に鑑みなされたもので、低速伝送路または高速伝送路の対向装置にSONET伝送方式とSDH伝送方式のいずれもが接続され得る多重化伝送装置において、オペレーションシステムあるいはローカルクラフトインタフェースからSONET方式かSDH方式かを設定することなしに、SONET方式とSDH方式のいずれでも接続可能な伝送装置を提供することを目的とする。
【0013】
【課題を解決するための手段】
本発明による多重化装置は、SONET方式信号あるいはSDH方式信号の受信/送信を行う複数の低速信号受信/送信部と、多重分離変換部と、SONET方式あるいはSDH方式の高速信号の受信/送信部から成る多重化伝送装置であり、前記低速信号受信/送信部と前記高速信号受信/送信部は、伝送路から受信したSONET方式あるいはSDH方式信号のSSビット(H1バイトの5ビット、6ビット)を受信する受信側受信処理部と、該受信SSビットが”10”あるいは、”00”の場合は、この値を内部SSビットとし、これ以外の場合は内部SSビットを前状態保持とする内部SSビット設定部と、AIS転送時にはSSビットを”11”とし、それ以外ではSSビットを無処理、または内部SSビット、または任意値とし多重分離変換部に送信する受信側送信処理部と、多重分離変換部からの信号にAISが転送されている時にはSSビットをそのまま、ないしは“11”とし、それ以外ではSSビットを前記内部SSビットと同じとして伝送路に送信する送信側送信処理部とから構成される。
【0014】
本発明の多重化伝送装置は、以上の構成を備えているので、SONET方式とSDH方式では、H1バイトのSSビットの使用方法は異なっているにもかかわらず、一つの多重伝送装置の別のインタフェースにそれぞれ別の方式の信号が送られてきたときでも、オペレーションシステムあるいは、ローカルクラフトインタフェースから指示を与えなくても、SONET方式信号かSDH方式信号かを識別し、対向装置に正しいSSビットを送信することができる。
【0015】
ここで、多重化伝送装置が国際間のネットワークの境界付近で使用される場合について説明する。図2は、例えば米国内等のSONET伝送方式と、例えばメキシコ国内等のSDH伝送方式との境界付近(国境付近)において、SONET方式側の多重化伝送装置に、(1)SDH方式の低速信号を接続する場合、(2)SDH方式の高速信号を接続する場合の概観を示している。
【0016】
(1)のSDH方式の低速信号の接続では、SONET方式多重化伝送装置100の低速信号受信/送信部(OC−12)1−16の対向装置として、SDH方式多重化伝送装置250が接続され、他の低速信号受信/送信部(OC−12)1の対向装置として、SONET方式多重化伝送装置150(LTE:Line Terminating Equipment)が接続された場合を示している。
【0017】
(2)のSDH方式の高速信号の接続では、SONET方式の挿入分離多重化伝送装置101、102(ADM:Add Drop Multiplexer)の高速信号受信/送信部(OC−192)3、4の対向装置として、各々SONET方式103、SDH方式の挿入分離多重化伝送装置200が接続された場合を示している。挿入分離多重化伝送装置102の低速信号受信/送信部(OC−12)1−3、1−4には対向装置として、各々SONET方式多重化伝送装置150、SDH方式多重化伝送装置250が接続されている。
【0018】
なお、図2では、示されていない2台のLTE間の高速伝送路が国境をまたいでも構わない。
【0019】
次に、図2のLTEとADMとを図3と図4を用いて説明しよう。図3は、SDH方式、SONET方式ともにもちいることができるLTE型の多重化伝送装置の機能ブロック図を示している。図3に示すとおり、LTEは、複数の低速信号受信/送信部1−1、1−2、…、1−16と、多重分離部2と、高速信号受信/送信部3とからなる。各々の信号受信/送信部1、3は、SPI(SDH Physical Interface)部30、RST(Regenerator Section Termination)部40、MST(Multiplexer Termination)部50、MSP(MultiplexSection Protection)部60、MSA(Multiplex Section Adaptation)部70、HCS(Higher Order Path Connection Supervisory)部80は、各々、ITU−T G.783で規定されるSPI、RST、MST、MSP、MSA、HCSのSDH方式の各機能を有するとともに、それぞれに対応するSONET方式の機能も有している。
【0020】
図4は、SDH方式、SONET方式ともにもちいることができるADM型の多重化伝送装置の機能ブロック図を示している。図4に示すとおり、ADMは、複数の低速信号受信/送信部1−1、1−2、…、1−16と、多重分離部2と、挿入分離部5と、複数の高速信号受信/送信部3、4とからなる。各々の信号受信/送信部1、3、4は、LTEと同様に、SPI部30、RST部40、MST部50、MSP部60、MSA部70、HCS部80は、各々、ITU−TG.783で規定されるSDH方式の各機能を有するとともに、それぞれに対応するSONET方式の機能も有している。
【0021】
次に、図3に示したLTE、図4に示したADMの信号受信/送信部をさらに詳しく図5を用いて説明しよう。伝送路側から送信されてきた信号は、MSA部70のポインタ解釈部111でポインタ情報とオペレーティングシステム9からの情報とを解釈し、必要に応じてポインタ変換部112で変換する。多重分離変換部2または挿入分離部5から送信されてきた信号は、MSA部70のAIS識別部211の情報とオペレーティングシステム9からの情報をSSビット挿入判定部222で判定し、SSビット挿入部221でSSビットが挿入され伝送路へ送出される。
【0022】
【発明の実施の形態】
以下、図6および図7を用いて本発明の実施の形態である多重化伝送装置および信号受信/送信装置の実施例を説明する。
【0023】
SONET方式信号およびSDH方式信号の受信/送信を行う複数の低速信号受信/送信部と、多重分離変換部と、SONET方式の高速信号の受信/送信部とからなる多重化伝送装置を、まず説明しよう。図6では、低速信号送信/受信部(OC−12)1−2の対向装置として、SDH方式多重化装置が接続され、他の低速信号送信/受信部(OC−12)1の対向装置として、SONET方式多重化装置が接続された場合を示している。この実施例では、SONET方式信号およびSDH方式信号を受信/送信した低速信号受信/送信部1は、多重分離変換部2を通して高速信号受信/送信部3と接続している。
【0024】
この場合、対向装置がSDH方式多重化装置である低速信号送信/受信装置(OC−12)1−2の伝送路側(送信/受信とも)でのみSSビットが”10”となる必要がある。したがって、SSビットの運用は、各インタフェース部より、伝送路側を見たエリア(図6の中の枠でくくった部分)で閉じる必要がある。多重化伝送装置内(A点)におけるSSビットは、高速信号受信/送信部(OC−192)の送信部において付与されて高速側の伝送路へ送りだされる。
【0025】
本実施例の多重化伝送装置では、送信処理を受信側送信処理部と送信側送信処理部に分けたので、SONET方式あるいはSDH方式の対向装置が同時に対向して接続されていても、正しいSSビットを伝送することができる。
【0026】
本実施例では、SONET方式信号およびSDH方式信号の受信/送信を行う複数の低速信号受信/送信部と、多重分離変換部と、SONET方式の高速信号の受信/送信部とからなる多重化伝送装置を説明したが、SONET方式信号およびSDH方式信号の受信/送信を行う複数の低速信号受信/送信部と、多重分離変換部と、SDH方式の高速信号の受信/送信部とからなる多重化伝送装置であってもよい。
【0027】
また、同様に、SONET方式信号またはSDH方式信号の受信/送信を行う複数の低速信号受信/送信部と、多重分離変換部と、SONET方式およびSDH方式の高速信号の受信/送信部とからなる多重化伝送装置であっても良い。
【0028】
図7は、本発明の多重化伝送装置の伝送路側に配置される低速信号受信/送信部1または高速信号受信/送信部3の機能ブロック図を示している。
本発明の多重化装置の伝送路側に設けられる信号受信/送信部1は、受信側受信/送信処理部10と、送信側受信/送信処理部20から構成される。
【0029】
受信側受信/送信処理部10は、受信側受信処理部11と、受信側送信処理部12と、内部SSビット設定部13とから構成される。送信側受信/送信処理部20は、送信側受信処理部21と、送信側送信処理部22とから構成される。さらに、送信側受信処理部21は、ASIを識別するポインタ簡易終端部211を持ち、送信側送信処理部22は、SSビット挿入部221とSSビット挿入判定部222から構成される。
【0030】
本発明の多重化伝送装置は、受信側受信/送信処理部1においてSONET方式あるいはSDH方式信号の受信処理を行う。受信側受信処理部11では、受信したオーバヘッドのポインタのSSビットからSDH伝送方式を示す”10”あるいは、SONET伝送方式を示す”00”のいずれかのSSビットを検出する。検出されたSSビットの値は、内部SSビット設定部13に伝達され、内部SSビットとして設定される。ただし、「内部SSビット」は、”10”あるいは、”00”のいずれかであり、それ以外を受信したときは前状態保持とする。
【0031】
ここで、内部SSビットの設定は、接続される特定の伝送容量単位、例えばSTM−64(OC−192)の伝送路と接続される高速受信/送信部ではSTM−64(OC−192)単位、STM−4(OC−12)の伝送路と接続される低速受信/送信部ではSTM−4(OC−12)単位、とする。このとき、特定の伝送容量単位内には通常複数のAUが存在する為、これに対応する受信SSビットも複数存在する。内部SSビットの設定は、例えば特定の伝送容量単位内の先頭AUの受信SSビットに設定しても、あるいは特定の伝送容量単位内に含まれる全AUに対する全受信SSビットを多数決判定したものに設定しても、どちらでもよい。ここでコンカチネートされたパスでは、CI(Concatenation Indicator)内のSSビットは、SONET方式、SDH方式共に未定義である為、多数決判定の際にはCI内のSSビットを除外することが望ましい。もし、特定の伝送容量単位内のAUがただ1つの場合、例えば特定の伝送容量単位がSTM−0の場合(AU−3がただ1つ存在)や、特定の伝送容量単位がSTM−1でこれに含まれるAUサイズがAU−4の場合や、特定の伝送容量単位がSTM−N(N>4)でこれに含まれるAUサイズがAU−4−Ncの場合、にはSTMフレーム内の先頭AUの受信SSビットを内部SSビットとする。
【0032】
受信側送信処理部12は、(1)警報表示信号AIS(Alarm Indication Signal)が転送されている場合は、SSビットを”11”に設定し、(2)AISが転送されていない場合は、SSビットは無処理、または内部SSビット、または任意値として多重伝送装置内の多重分離変換部2へ送信する。ここでAISはSTSパスレベルでのAIS−P(AUレベルでのAU−AIS)である。次に受信側送信処理部12におけるSSビットの扱いについて説明する。図7の受信側送信処理部12の出力は図6の装置内の低速信号受信/送信部1と高速信号受信/送信部3の間、例えばAの位置での信号に相当しており、この位置ではSSビットは処理の対象外であり、本発明を低速信号受信/送信部1と高速信号受信/送信部3双方に適用した場合には、最終的には多重分離変換部2を通過した後段の高速信号受信/送信部3(または低速信号受信/送信部1)内の送信側送信処理部22(図7)で対向装置に対応した適切な内部SSビットが付与されるので、多重化伝送装置内に限られた暫定的な値にすぎない。具体的な内容としては、SSビットを無処理とするか、あるいは内部SSビット設定部13からの値によって、SSビットを「内部SSビット」とするか、あるいはSSビットを任意の固定値“00”、“01”、“10”、“11”とするいずれの方法でもよく、場合によっては装置構成によって決まる。
【0033】
例えば、図6で本発明を低速信号受信/送信部1のみに適用し、高速信号受信/送信部3では単にSSビットをスルーして伝送路に送り出す本発明適用外の構成をとった場合において、高速信号受信/送信部3がSDH方式で動作している場合にはSSビットを“10”とすることが必須となるが、高速信号受信/送信部3がSONET方式で動作している場合にはSSビットを“00”とすることが望ましく、それ以外であっても問題とはならない。
【0034】
図7の受信側送信処理部12では、AIS非転送時にはSSビットを無処理とする場合について示している。
送信側受信処理部21は、多重分離変換部2から受信したパスのサイズと警報表示信号AISを受信しているかどうかを識別するポインタ簡易終端部211を有している。ここで、AISは前記の受信側送信処理部部12と同様に、STSパスレベルでのAIS−P(AUレベルでのAU−AIS)である。
【0035】
送信側送信処理部22のSSビット挿入判定部222は、内部SSビット設定部13から「内部SSビット」の値を受信し、ポインタ簡易終端部211から、受信したパスサイズの情報を得て、H1バイトのSSビット位置に内部SSビットの値を割り当てる。ここでSSビット挿入は、接続される特定の伝送容量単位、例えばSTM−64(OC−192)の伝送路と接続される高速受信/送信部ではSTM−64(OC−192)単位、STM−4(OC−12)の伝送路と接続される低速受信/送信部ではSTM−4(OC−12)単位、に行う。即ち、特定の伝送容量単位内の全AUのSSビットは同一値で伝送路側に送信される。
【0036】
このとき、SSビット挿入判定部222は、(1)AISが転送されている場合は、無処理、ないしは“11”の挿入とし、(2)AISが転送されていない場合には、内部SSビット設定部13からの値により、SSビットを「内部SSビット」とする処理を実行する。SSビット挿入部221は、SSビット挿入判定部222からの判定をもとに、前記内部SSビットの値をポインタのSSビットに挿入し、伝送路側に送信する。ここで、AISは前記の送信側受信処理部21と同様に、STSパスレベルでのAIS−P(AUレベルでのAU−AIS)である。
【0037】
ここで、AISが転送されている場合は、無処理とするのは、AIS転送時は送信側受信処理部21への入力SSビットの値が既に“11”であるはずだからである。下流の装置でAISはH1バイトとH2バイトがオール“1”であるか否かによって検出される為、AISが転送されている場合はSSビットに内部SSビットの値を挿入してはならず、あくまでも無処理、ないしは“11”の挿入としなければならない。
【0038】
【表2】
Figure 0003787418
【0039】
本実施例の多重化伝送装置の受信側受信処理部11と受信側送信処理部12と送信側送信処理部22の上記した処理内容を、表2にまとめて示す。
上記の説明では、内部SSビット設定部13は、受信側受信信号処理部11が受信する度に内部SSビットを設定する方法として説明したが、伝送路に新たな対向装置が接続されたときに内部SSビットを設定記憶する初期処理を施し、以降の処理は設定記憶された内部SSビットの値を読み出して伝送路に送出するポインタのSSビットに載せるようにしても良い。
【0040】
次に、図8を用いて本発明の多重化伝送装置および信号受信/送信装置の他の実施例を説明しよう。図8は、前記とは別の実施例としての多重化伝送装置の伝送路側に配置される低速信号受信/送信部1または高速信号受信/送信部3の機能ブロック図を示している。図中のSPI部30、RST部40、MST部50、MSP部60、MSA部70、HCS部80は、各々、ITU−T G.783で規定されるSDH方式の各機能を有するとともに、それぞれに対応するSONET方式の機能も有する。MSA部70内に含まれる受信側受信/送信処理部10、および送信側受信/送信処理部20は図7の構成と同様である。本実施例の特徴は、前記実施例の如く送信SSビットの値を内部SSビットの値により自動的に選択することの他に、J0(C1)バイトの生成終端機能を有するRST部40と、S1バイトの生成終端機能を有するMST部50と、MSA部70と、HCS部80とに於ける主信号の終端及びモニタ動作を、SDH方式とするかSONET方式とするかについても、内部SSビットの値により自動的に選択するようにしたことにある。即ち、内部SSビットの値が“00”の場合はRST部30と、MST部40と、MSA部70と、HCS部80の全部または一部をSONET方式で動作させ、一方内部SSビットの値が“10”の場合はSDH方式で動作させる。ここで、SONET/SDH方式の選択単位は、接続される特定の伝送容量単位、例えばSTM−64(OC−192)と接続される高速受信/送信部ではSTM−64(OC−192)単位、STM−4(OC−12)と接続される低速受信/送信部ではSTM−4(OC−12)単位、とする。
【0041】
本発明の多重化伝送装置は、図6に示すように、一つの多重伝送装置の別のインタフェースにそれぞれSONET伝送方式およびSDH伝送方式の信号が送られてきたときでも、オペレーションシステムあるいはローカルクラフトインタフェースから指示を与えなくても、SONET方式信号かSDH方式信号かを識別し、対向装置に正しいSSビットを送信することができる。
【0042】
【発明の効果】
本発明の多重化伝送装置では、低速信号受信/送信部での送信処理を受信側送信処理部12と送信側送信処理部21に分け、受信側受信/送信処理部10で検出した「内部SSビット」によって「内部SSビット」を設定する内部SSビット設定部を持つので、AIS受信時、およびSSビットが”10”あるいは、”00”以外の値を受信したときでも、前状態保持を行うことにより、誤ったSSビットが送信されることを防ぐ効果を持つ。
【0043】
また、本発明の多重化伝送装置では、送信SSビットの値を内部SSビットの値により自動的に選択し、さらに、J0(C1)バイトの生成終端機能を有するRST部40と、S1バイトの生成終端機能を有するMST部50と、MSA部70と、HCS部80とに於ける主信号の終端及びモニタ動作を、SDH方式とするかSONET方式とするかについても、内部SSビットの値により自動的に選択することができる。
【図面の簡単な説明】
【図1】標準化により規定されているSONET方式/SDH方式でのSSビット(H1バイトの5ビット、6ビット)の違いを説明する図である。
【図2】多重化伝送装置が国際間のネットワークの境界付近で使用される場合について説明する図である。
【図3】LTE型の多重化伝送装置を説明する機能ブロック図である。
【図4】ADM型の多重化伝送装置を説明する機能ブロック図である。
【図5】既存の多重化伝送装置の信号受信/送信部を説明するブロック図である。
【図6】本発明の多重化伝送装置が用いられる伝送システム構成例を説明するシステム概念図である。
【図7】本発明による多重化装置の低速信号受信/送信部の機能を説明するブロック図である。
【図8】本発明の実施例の多重化伝送装置の伝送路側に配置される低速信号受信/送信部1または高速信号受信/送信部3の機能ブロック図である。
【符号の説明】
1…低速信号受信/送信部、2…多重分離変換部、3…高速信号受信/送信部、4…高速信号受信/送信部、5…挿入分離部、9…オペレーティングシステム、10…受信側受信/送信処理部、11…受信側受信処理部、12…受信側送信処理部、13…内部SSビット設定部、20…送信側受信/送信処理部、21…送信側受信処理部、22…送信側送信処理部、30…SPI部、40…RST部、50…MST部、60…MSP部、70…MSA部、80…HCS部、100…SONET方式多重化伝送装置、103…SONET方式挿入分離多重化伝送装置、111…ポインタ解釈部、112…ポインタ変換部、150…SONET方式多重化伝送装置、200…SDH方式挿入分離多重化伝送装置、211…AIS認識部、221…SSビット挿入部、222…SSビット挿入判定部、250…SDH方式多重化伝送装置。[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a multiplex transmission apparatus that accommodates a plurality of transmission synchronization systems different in SDH (Synchronous Digital Hierarchy) synchronous transmission system and SONET (Synchronous Optical Network) synchronous transmission system.
[0002]
[Prior art]
Conventional synchronous digital transmission schemes include SONET synchronous transmission schemes defined in ANSI T1.105, ITU-T G. There is an SDH synchronous transmission system defined in 707 (1995). In both transmission systems, the concept of layers such as path, line (M-section), and section (R-section) and the usage method of overhead are set in common.
[0003]
[Table 1]
Figure 0003787418
[0004]
Table 1 shows a comparison of the applications of the overheads of the two types of synchronous digital transmission systems. In both overhead transmission methods, the overhead C1 byte of the section overhead is used to specify the OC-1 multiplex number of the OC-M signal in the SONET transmission method, whereas the STM of the STM-M signal is used in the SDH transmission method. -1 Point used to specify multiplex number, usage of J0 byte of section overhead is different, usage of S1 byte of line overhead is different, and SS bit which is 5 or 6 bits of H1 byte of pointer The only difference is in the usage.
[0005]
The C1 byte is assigned a multiplexing number in STM-1 units in the SDH transmission method, and is assigned a multiplexing number in OC-1 (corresponding to STM-0) in the SONET transmission method. . However, in the SONET transmission method, the received C1 byte is ignored, and in the other SDH transmission method, the processing of the received C1 byte is not particularly defined.
The J0 byte is used as a section trace (R-section trace). In the SDH transmission system, the ITU-T G. Although the usage method is defined in 707, it is not defined in the SONET transmission method. The S1 byte is used for Synchronization Status Message in which the lower 4 bits indicate the network synchronization state, but the code value is different between the two expressions.
[0006]
Next, the SS bit of the pointer will be described. The pointers located in the overhead H1 and H2 bytes are used to indicate the top phase of the path. However, as shown in FIG. 1 showing the structure of the pointer portion of the overhead portion, the usage method of the SS bit of the H1 byte (5 bits of the H1 byte, 6 bits) is different, and the SDH method indicates the AU type. 10 ″ is defined but not defined in the SONET method. In the SONET method, since the undefined bit is “0”, the SS bit is “00”.
In the SONET transmission method, the SS bit is ignored in the interpretation of the pointer value. However, in the SDH transmission method, the ITU-T G. 783 ANNEX C (1996).
[0007]
Here, consider a case where a certain multiplexing transmission apparatus is connected to both the SDH transmission line and the SONET transmission line. For example, the high-speed transmission line is the SONET system, and the low-speed transmission line is the SDH system. At this time, only the difference of the SS bit among the above-mentioned differences has an adverse effect on the main signal. This will be specifically described below.
[0008]
Here, the transmission line on the low speed side means a transmission line on the low bit rate side before multiplexing, while the transmission line on the high speed side means transmission on the high bit rate side after multiplexing. Means road. Hereinafter, the low bit rate side signal and the high bit rate side signal are simply referred to as a low speed signal and a high speed signal, respectively.
[0009]
Even if the SONET multiplexing device including the pointer processing unit receives the SDH SS bit (“10”), the SS bit is ignored, so that no adverse effect is caused. However, when the SDH multiplexing device including the pointer processing unit including the SS bit in the pointer value interpretation condition receives the SONET SS bit (“00”), the received data itself may be normal. In the pointer processing unit, a pointer abnormality (AU-LOP) due to SS bit mismatch is detected. If an AU-LOP is detected at a certain AU (Administrative Unit), an alarm signal (AU-AIS) is inserted into this AU, resulting in the loss of received data. Here, AU-AIS insertion means that all bits of the AU pointer and the high-order virtual container are all “1”.
On the other hand, the difference between the J0 (C1) byte and the S1 byte does not adversely affect the main signal such as the loss of received data as described above.
[0010]
As described above, the usage method of the SS bit (5 bits and 6 bits of the H1 byte) of the J0 (C1) byte, the S1 byte, and the pointer H1 byte is different between the SONET method and the SDH method. When either the SONET transmission method or the SDH transmission method can be connected to the opposite device of the signal transmission path, the SONET method signal is sent from the operation system or the local craft interface every time these opposite devices are connected. Or SDH system signal, at least either the SONET system or SDH system SS bit is transmitted, and depending on the case, either the SONET system or SDH system J0 (C1) byte, S1 byte is transmitted I had to select them all at once.
[0011]
In this method, in a multiplexing transmission apparatus connected at an international network boundary, when a low-speed signal transmission path or an opposite apparatus of a high-speed signal transmission path cannot determine either the SONET transmission system or the SDH transmission system. Therefore, transmission of appropriate SS bits cannot be guaranteed, and in some cases, the data loss due to the mismatch of the received SS bits as described above is induced in the opposite device of the SDH method.
[0012]
[Problems to be solved by the invention]
SUMMARY OF THE INVENTION The present invention has been made in view of the above problems. In a multiplex transmission apparatus in which both a SONET transmission system and an SDH transmission system can be connected to a low-speed transmission line or a device opposite to a high-speed transmission line, an operation system or a local craft interface is provided. It is an object of the present invention to provide a transmission apparatus that can be connected by either the SONET method or the SDH method without setting the SONET method or the SDH method.
[0013]
[Means for Solving the Problems]
A multiplexing apparatus according to the present invention includes a plurality of low-speed signal reception / transmission units that perform reception / transmission of SONET system signals or SDH system signals, a demultiplexing conversion unit, and a SONET system or SDH system high-speed signal reception / transmission unit. The low-speed signal receiving / transmitting unit and the high-speed signal receiving / transmitting unit include SS bits (5 bits of the H1 byte, 6 bits) of the SONET system or SDH system signal received from the transmission path. This value is used as the internal SS bit when the received SS bit is “10” or “00”, and the internal SS bit is held in the previous state in other cases. SS bit setting section, SS bit is set to “11” at the time of AIS transfer, otherwise SS bit is not processed, internal SS bit, or arbitrary value When the AIS is transferred to the signal from the receiving side transmission processing unit and the demultiplexing conversion unit, the SS bit is left as is or “11”, otherwise the SS bit is the internal SS bit. And a transmission side transmission processing unit that transmits to the transmission line.
[0014]
Since the multiplex transmission apparatus of the present invention has the above-described configuration, the SONET system and the SDH system have different usage methods for the SS bit of the H1 byte. Even when signals of different systems are sent to the interface, it is possible to identify the SONET system signal or the SDH system signal without giving an instruction from the operation system or the local craft interface, and set the correct SS bit to the opposite device. Can be sent.
[0015]
Here, a case where the multiplexing transmission apparatus is used in the vicinity of an international network boundary will be described. FIG. 2 shows (1) a low-speed signal of the SDH system in a multiplexing transmission device on the SONET system side near the boundary (near the border) between the SONET transmission system in the United States and the SDH transmission system in Mexico, for example. (2) An overview of connecting an SDH high-speed signal is shown.
[0016]
In the connection of the SDH low-speed signal in (1), the SDH multiplexing transmission device 250 is connected as the opposite device of the low-speed signal reception / transmission unit (OC-12) 1-16 of the SONET multiplexing transmission device 100. In the figure, a SONET multiplexing transmission apparatus 150 (LTE: Line Terminating Equipment) is connected as an opposite apparatus of the other low-speed signal reception / transmission unit (OC-12) 1.
[0017]
In the connection of the high-speed signal of the SDH method of (2), the opposite devices of the high-speed signal reception / transmission units (OC-192) 3 and 4 of the SONET-type insertion / demultiplexing transmission devices 101 and 102 (ADM: Add Drop Multiplexer) As shown, the SONET system 103 and the SDH system insertion / demultiplexing transmission apparatus 200 are connected. The SONET multiplex transmission device 150 and the SDH multiplex transmission device 250 are connected to the low-speed signal reception / transmission units (OC-12) 1-3 and 1-4 of the insertion / separation multiplex transmission device 102 as opposing devices, respectively. Has been.
[0018]
In FIG. 2, a high-speed transmission path between two LTEs not shown may cross a border.
[0019]
Next, LTE and ADM in FIG. 2 will be described with reference to FIGS. FIG. 3 shows a functional block diagram of an LTE-type multiplex transmission apparatus that can use both the SDH system and the SONET system. As shown in FIG. 3, LTE includes a plurality of low-speed signal reception / transmission units 1-1, 1-2,..., 1-16, a demultiplexing unit 2, and a high-speed signal reception / transmission unit 3. Each of the signal receiving / transmitting units 1 and 3 includes an SPI (SDH Physical Interface) unit 30, an RST (Regenerator Section Termination) unit 40, an MST (Multiplexer Termination) unit 50, an MSP (Multiplex Section Protection) unit 60, MSAx (Pulse). The Adaptation (IT) unit 70 and the HCS (Higher Order Path Connection Supervision) unit 80 are respectively ITU-TG. In addition to the functions of the SDH system of SPI, RST, MST, MSP, MSA, and HCS defined by 783, they also have SONET system functions corresponding to the respective functions.
[0020]
FIG. 4 shows a functional block diagram of an ADM type multiplex transmission apparatus that can use both the SDH system and the SONET system. As shown in FIG. 4, the ADM includes a plurality of low-speed signal reception / transmission units 1-1, 1-2,..., 1-16, a demultiplexing unit 2, an insertion / separation unit 5, and a plurality of high-speed signal reception / transmission units. It consists of transmitters 3 and 4. Each of the signal receiving / transmitting units 1, 3, 4 is similar to the LTE unit in the SPI unit 30, the RST unit 40, the MST unit 50, the MSP unit 60, the MSA unit 70, and the HCS unit 80. In addition to the SDH system functions defined in 783, the system also has a SONET system function corresponding to each function.
[0021]
Next, the signal reception / transmission unit of the LTE shown in FIG. 3 and the ADM shown in FIG. 4 will be described in more detail with reference to FIG. The signal transmitted from the transmission line side is interpreted by the pointer interpretation unit 111 of the MSA unit 70 between the pointer information and the information from the operating system 9 and converted by the pointer conversion unit 112 as necessary. The signal transmitted from the demultiplexing conversion unit 2 or the insertion / separation unit 5 determines the information of the AIS identification unit 211 of the MSA unit 70 and the information from the operating system 9 by the SS bit insertion determination unit 222, and the SS bit insertion unit In SS 221, the SS bit is inserted and transmitted to the transmission line.
[0022]
DETAILED DESCRIPTION OF THE INVENTION
Examples of the multiplexing transmission apparatus and the signal receiving / transmitting apparatus according to the embodiment of the present invention will be described below with reference to FIGS.
[0023]
First, a multiplex transmission apparatus including a plurality of low-speed signal reception / transmission units for receiving / transmitting SONET system signals and SDH system signals, a demultiplexing conversion unit, and a SONET system high-speed signal reception / transmission unit will be described first. Try. In FIG. 6, an SDH multiplexing device is connected as the opposite device of the low-speed signal transmission / reception unit (OC-12) 1-2, and as the opposite device of the other low-speed signal transmission / reception unit (OC-12) 1. This shows a case where a SONET multiplexing device is connected. In this embodiment, the low-speed signal receiving / transmitting unit 1 that receives / transmits the SONET system signal and the SDH system signal is connected to the high-speed signal reception / transmission unit 3 through the demultiplexing conversion unit 2.
[0024]
In this case, the SS bit needs to be “10” only on the transmission line side (both transmission / reception) of the low-speed signal transmission / reception device (OC-12) 1-2 whose opposing device is an SDH multiplexing device. Therefore, the operation of the SS bit needs to be closed from each interface unit in an area (a portion surrounded by a frame in FIG. 6) viewed from the transmission line side. The SS bit in the multiplexing transmission apparatus (point A) is added by the transmission unit of the high-speed signal reception / transmission unit (OC-192) and sent out to the transmission line on the high-speed side.
[0025]
In the multiplex transmission apparatus according to the present embodiment, the transmission process is divided into the reception side transmission processing unit and the transmission side transmission processing unit. Therefore, even if the SONET or SDH type opposite devices are connected to face each other at the same time, the correct SS Bits can be transmitted.
[0026]
In this embodiment, multiplexed transmission comprising a plurality of low-speed signal reception / transmission units for receiving / transmitting SONET system signals and SDH system signals, a demultiplexing conversion unit, and a SONET system high-speed signal reception / transmission unit. The apparatus has been described. Multiplexing comprising a plurality of low-speed signal reception / transmission units for receiving / transmitting SONET system signals and SDH system signals, a demultiplexing conversion unit, and a SDH system high-speed signal reception / transmission unit. It may be a transmission device.
[0027]
Similarly, it includes a plurality of low-speed signal reception / transmission units that perform reception / transmission of SONET system signals or SDH system signals, a demultiplexing conversion unit, and SONET system / SDH system high-speed signal reception / transmission units. A multiplexed transmission apparatus may be used.
[0028]
FIG. 7 shows a functional block diagram of the low-speed signal receiving / transmitting unit 1 or the high-speed signal receiving / transmitting unit 3 arranged on the transmission line side of the multiplexing transmission apparatus of the present invention.
The signal reception / transmission unit 1 provided on the transmission line side of the multiplexing apparatus of the present invention includes a reception side reception / transmission processing unit 10 and a transmission side reception / transmission processing unit 20.
[0029]
The reception side reception / transmission processing unit 10 includes a reception side reception processing unit 11, a reception side transmission processing unit 12, and an internal SS bit setting unit 13. The transmission side reception / transmission processing unit 20 includes a transmission side reception processing unit 21 and a transmission side transmission processing unit 22. Further, the transmission side reception processing unit 21 has a simple pointer termination unit 211 for identifying ASI, and the transmission side transmission processing unit 22 includes an SS bit insertion unit 221 and an SS bit insertion determination unit 222.
[0030]
In the multiplex transmission apparatus of the present invention, the reception side transmission / transmission processing unit 1 performs reception processing of a SONET system or SDH system signal. The reception side reception processing unit 11 detects either “10” indicating the SDH transmission method or “00” indicating the SONET transmission method from the SS bit of the received overhead pointer. The detected SS bit value is transmitted to the internal SS bit setting unit 13 and set as the internal SS bit. However, the “internal SS bit” is either “10” or “00”, and when other bits are received, the previous state is maintained.
[0031]
Here, the setting of the internal SS bit is a specific transmission capacity unit to be connected, for example, an STM-64 (OC-192) unit in a high-speed reception / transmission unit connected to a transmission path of STM-64 (OC-192). In the low-speed reception / transmission unit connected to the STM-4 (OC-12) transmission path, the unit is STM-4 (OC-12). At this time, since a plurality of AUs usually exist within a specific transmission capacity unit, a plurality of reception SS bits corresponding to the AUs also exist. The internal SS bit is set, for example, by setting the received SS bit of the first AU in a specific transmission capacity unit or by determining the majority of all received SS bits for all AUs included in the specific transmission capacity unit. Either can be set. In the concatenated path, the SS bit in the CI (Concatenation Indicator) is undefined in both the SONET method and the SDH method. Therefore, it is desirable to exclude the SS bit in the CI in the majority decision. If there is only one AU in a specific transmission capacity unit, for example, the specific transmission capacity unit is STM-0 (there is only one AU-3), or the specific transmission capacity unit is STM-1. When the AU size included in this is AU-4, or when the specific transmission capacity unit is STM-N (N> 4) and the AU size included in this is AU-4-Nc, The received SS bit of the first AU is set as an internal SS bit.
[0032]
The reception side transmission processing unit 12 sets (1) the SS indication bit to “11” when the alarm indication signal AIS (Alarm Indication Signal) is transferred, and (2) when the AIS is not transferred, The SS bits are transmitted to the demultiplexing / conversion unit 2 in the multiplex transmission apparatus as unprocessed, internal SS bits, or arbitrary values. Here, AIS is AIS-P at the STS path level (AU-AIS at the AU level). Next, the handling of SS bits in the reception side transmission processing unit 12 will be described. The output of the reception side transmission processing unit 12 in FIG. 7 corresponds to a signal at a position A, for example, between the low speed signal reception / transmission unit 1 and the high speed signal reception / transmission unit 3 in the apparatus of FIG. The SS bit is not subject to processing at the position, and when the present invention is applied to both the low-speed signal reception / transmission unit 1 and the high-speed signal reception / transmission unit 3, it finally passes through the demultiplexing conversion unit 2. The transmission side transmission processing unit 22 (FIG. 7) in the subsequent high-speed signal reception / transmission unit 3 (or low-speed signal reception / transmission unit 1) is provided with an appropriate internal SS bit corresponding to the opposite device, so that multiplexing is performed. It is only a provisional value limited within the transmission device. Specifically, the SS bit is not processed, or the SS bit is set to the “internal SS bit” according to the value from the internal SS bit setting unit 13, or the SS bit is set to an arbitrary fixed value “00”. Any method such as “,” “01,” “10,” and “11” may be used.
[0033]
For example, in the case where the present invention is applied only to the low-speed signal receiving / transmitting unit 1 in FIG. 6, and the high-speed signal receiving / transmitting unit 3 simply takes SS bits and sends it to the transmission line. When the high-speed signal receiving / transmitting unit 3 is operating in the SDH system, it is essential to set the SS bit to “10”, but when the high-speed signal receiving / transmitting unit 3 is operating in the SONET system In this case, it is desirable to set the SS bit to “00”, and other values are not a problem.
[0034]
7 shows a case where the SS bit is not processed when AIS is not transferred.
The transmission side reception processing unit 21 includes a simple pointer termination unit 211 that identifies whether the path size received from the demultiplexing conversion unit 2 and the alarm display signal AIS are received. Here, the AIS is an AIS-P at the STS path level (AU-AIS at the AU level), similar to the reception side transmission processing unit 12 described above.
[0035]
The SS bit insertion determination unit 222 of the transmission side transmission processing unit 22 receives the value of the “internal SS bit” from the internal SS bit setting unit 13, obtains the received path size information from the simple pointer termination unit 211, The value of the internal SS bit is assigned to the SS bit position of the H1 byte. Here, the SS bit insertion is performed in a specific transmission capacity unit to be connected, for example, an STM-64 (OC-192) unit or STM- in a high-speed reception / transmission unit connected to a transmission path of STM-64 (OC-192). In the low-speed reception / transmission unit connected to the transmission path of 4 (OC-12), it is performed in units of STM-4 (OC-12). That is, the SS bits of all AUs within a specific transmission capacity unit are transmitted to the transmission line side with the same value.
[0036]
At this time, the SS bit insertion determination unit 222 performs (1) no processing when the AIS is transferred, or “11” insertion, and (2) the internal SS bit when the AIS is not transferred. Based on the value from the setting unit 13, the SS bit is changed to “internal SS bit”. Based on the determination from the SS bit insertion determination unit 222, the SS bit insertion unit 221 inserts the value of the internal SS bit into the SS bit of the pointer and transmits it to the transmission line side. Here, the AIS is an AIS-P at the STS path level (AU-AIS at the AU level), similar to the transmission side reception processing unit 21 described above.
[0037]
Here, when AIS is transferred, the reason for no processing is that the value of the SS bit input to the transmission side reception processing unit 21 should already be “11” at the time of AIS transfer. Since the AIS is detected by whether the H1 byte and the H2 byte are all “1” in the downstream device, the value of the internal SS bit must not be inserted into the SS bit when the AIS is transferred. However, no processing or “11” should be inserted.
[0038]
[Table 2]
Figure 0003787418
[0039]
Table 2 summarizes the above-described processing contents of the reception side reception processing unit 11, the reception side transmission processing unit 12, and the transmission side transmission processing unit 22 of the multiplexing transmission apparatus according to the present embodiment.
In the above description, the internal SS bit setting unit 13 has been described as a method of setting the internal SS bit every time the reception signal processing unit 11 receives, but when a new opposing device is connected to the transmission path. Initial processing for setting and storing the internal SS bit may be performed, and the subsequent processing may read the value of the internal SS bit that has been set and stored and place it on the SS bit of the pointer that is sent to the transmission path.
[0040]
Next, another embodiment of the multiplex transmission apparatus and signal reception / transmission apparatus of the present invention will be described with reference to FIG. FIG. 8 shows a functional block diagram of the low-speed signal receiving / transmitting unit 1 or the high-speed signal receiving / transmitting unit 3 arranged on the transmission line side of the multiplexing transmission apparatus as another embodiment different from the above. The SPI unit 30, RST unit 40, MST unit 50, MSP unit 60, MSA unit 70, and HCS unit 80 in FIG. In addition to having each function of the SDH method defined by 783, it also has a function of the SONET method corresponding to each. The reception-side reception / transmission processing unit 10 and the transmission-side reception / transmission processing unit 20 included in the MSA unit 70 are the same as those in FIG. The feature of the present embodiment is that, in addition to automatically selecting the value of the transmission SS bit according to the value of the internal SS bit as in the previous embodiment, the RST unit 40 having a J0 (C1) byte generation termination function, The internal SS bit also determines whether the termination and monitoring operation of the main signal in the MST unit 50, the MSA unit 70, and the HCS unit 80 having the S1 byte generation termination function is the SDH method or the SONET method. The automatic selection is based on the value of. That is, when the value of the internal SS bit is “00”, all or part of the RST unit 30, the MST unit 40, the MSA unit 70, and the HCS unit 80 are operated by the SONET method, while the value of the internal SS bit is set. Is “10”, the SDH method is used. Here, the selection unit of the SONET / SDH method is a specific transmission capacity unit to be connected, for example, an STM-64 (OC-192) unit in a high-speed reception / transmission unit connected to STM-64 (OC-192), In the low-speed reception / transmission unit connected to STM-4 (OC-12), the unit is STM-4 (OC-12).
[0041]
As shown in FIG. 6, the multiplexing transmission apparatus of the present invention can operate the operation system or local craft interface even when signals of SONET transmission system and SDH transmission system are respectively sent to different interfaces of one multiplexing transmission apparatus. Even if the instruction is not given from, it is possible to identify the SONET system signal or the SDH system signal and transmit the correct SS bit to the opposite apparatus.
[0042]
【The invention's effect】
In the multiplex transmission apparatus of the present invention, the transmission processing at the low-speed signal reception / transmission unit is divided into the reception-side transmission processing unit 12 and the transmission-side transmission processing unit 21, and the “internal SS detected by the reception-side reception / transmission processing unit 10 is detected. Since it has an internal SS bit setting section that sets the “internal SS bit” by “bit”, the previous state is retained even when receiving an AIS and when the SS bit receives a value other than “10” or “00”. This has the effect of preventing erroneous SS bits from being transmitted.
[0043]
Also, in the multiplex transmission apparatus of the present invention, the value of the transmission SS bit is automatically selected according to the value of the internal SS bit, and further, the RST unit 40 having a J0 (C1) byte generation termination function, and the S1 byte Whether the termination and monitoring of the main signal in the MST unit 50 having the generation termination function, the MSA unit 70, and the HCS unit 80 is set to the SDH method or the SONET method also depends on the value of the internal SS bit. Can be selected automatically.
[Brief description of the drawings]
FIG. 1 is a diagram for explaining a difference between SS bits (5 bits and 6 bits of an H1 byte) in a SONET method / SDH method defined by standardization.
FIG. 2 is a diagram for explaining a case where a multiplexed transmission device is used in the vicinity of an international network boundary.
FIG. 3 is a functional block diagram illustrating an LTE-type multiplexed transmission apparatus.
FIG. 4 is a functional block diagram illustrating an ADM type multiplex transmission apparatus;
FIG. 5 is a block diagram illustrating a signal reception / transmission unit of an existing multiplexed transmission apparatus.
FIG. 6 is a system conceptual diagram for explaining a transmission system configuration example in which a multiplexing transmission apparatus of the present invention is used.
FIG. 7 is a block diagram illustrating a function of a low-speed signal reception / transmission unit of the multiplexing device according to the present invention.
FIG. 8 is a functional block diagram of the low-speed signal receiving / transmitting unit 1 or the high-speed signal receiving / transmitting unit 3 arranged on the transmission line side of the multiplexing transmission apparatus according to the embodiment of the present invention.
[Explanation of symbols]
DESCRIPTION OF SYMBOLS 1 ... Low speed signal reception / transmission part, 2 ... Demultiplexing conversion part, 3 ... High speed signal reception / transmission part, 4 ... High speed signal reception / transmission part, 5 ... Insertion / separation part, 9 ... Operating system, 10 ... Reception side reception / Transmission processing unit, 11 ... reception side reception processing unit, 12 ... reception side transmission processing unit, 13 ... internal SS bit setting unit, 20 ... transmission side reception / transmission processing unit, 21 ... transmission side reception processing unit, 22 ... transmission Side transmission processing unit, 30 ... SPI unit, 40 ... RST unit, 50 ... MST unit, 60 ... MSP unit, 70 ... MSA unit, 80 ... HCS unit, 100 ... SONET method multiplexing transmission apparatus, 103 ... SONET method insertion / separation Multiplex transmission apparatus, 111... Pointer interpretation unit, 112. Pointer conversion unit, 150... SONET system multiplexing transmission apparatus, 200. SDH system insertion / demultiplexing transmission apparatus, 211... AIS recognition unit, 221. S bit inserting section, 222 ... SS bits insertion determining unit, 250 ... SDH scheme multiplex transmission apparatus.

Claims (4)

SDH伝送方式に従う第1の伝送路およびSONET伝送方式に従う第2の伝送路の組、または、SONET伝送方式に従う第1の伝送路およびSDH伝送方式に従う第2の伝送路の組、の少なくともいずれか一組の伝送路を収容し、前記第1の伝送路と前記第2の伝送路の間でオーバヘッドを含む光信号の中継を行なう光信号の伝送装置において、
前記第1の伝送路との間で光信号の送受信を行なう第1の光信号送受信部と、
前記第2の伝送路との間で光信号の送受信を行なう第2の光信号送受信部とを有し、
前記第1の光信号送受信部と前記第2の光信号送受信部は相互に信号の送受信を行ない、
前記第1の光信号送受信部は、
前記第2の光信号送受信部から受信した信号にAISが含まれているか否かを識別するAIS識別部と、
前記AIS識別部により前記第2の光信号送受信部から受信した信号にAISが含まれていると判断された場合に、前記第2の光信号送受信部へ送信する信号のオーバヘッドに含まれるSSビットに“11”を設定する送信処理部とを有することを特徴とする光信号の伝送装置。
At least one of a first transmission path according to the SDH transmission scheme and a second transmission path according to the SONET transmission scheme, or a first transmission path according to the SONET transmission scheme and a second transmission path according to the SDH transmission scheme In an optical signal transmission apparatus that accommodates a set of transmission lines and relays an optical signal including overhead between the first transmission line and the second transmission line,
A first optical signal transmission / reception unit for transmitting / receiving an optical signal to / from the first transmission path;
A second optical signal transmission / reception unit that transmits and receives an optical signal to and from the second transmission path;
The first optical signal transmission / reception unit and the second optical signal transmission / reception unit perform transmission / reception of signals with each other,
The first optical signal transmission / reception unit includes:
An AIS identification unit for identifying whether or not an AIS is included in a signal received from the second optical signal transmission / reception unit;
The SS bit included in the overhead of the signal transmitted to the second optical signal transmitting / receiving unit when the AIS identifying unit determines that the AIS is included in the signal received from the second optical signal transmitting / receiving unit. And a transmission processing unit for setting “11” to the optical signal transmission apparatus.
請求項1に記載の光信号の伝送装置において、
前記第1の光信号送受信部は、前記第1の伝送路から受信した信号のオーバヘッドに含まれるSSビットを検出し、
前記送信処理部は、前記AIS識別部により前記第2の光信号送受信部から受信した信号にAISが含まれていないと判断された場合に、前記検出されたSSビットが、
“10”である場合は“10”を、
“00”である場合は“00”を、
“10”でなく、かつ“00”でもない場合は“10”または“00”のいずれかを、前記第2の光信号送受信部へ送信する信号のオーバヘッドに含まれるSSビットに設定することを特徴とする光信号の伝送装置。
The optical signal transmission device according to claim 1,
The first optical signal transmitting / receiving unit detects an SS bit included in an overhead of a signal received from the first transmission path;
When the transmission processing unit determines that the AIS is not included in the signal received from the second optical signal transmission / reception unit by the AIS identification unit, the detected SS bit is:
If it is “10”, set “10”.
If it is “00”, enter “00”.
If it is neither “10” nor “00”, either “10” or “00” is set to the SS bit included in the overhead of the signal transmitted to the second optical signal transmitting / receiving unit. A characteristic optical signal transmission device.
SDH伝送方式に従う第1の伝送路およびSONET伝送方式に従う第2の伝送路の組、または、SONET伝送方式に従う第1の伝送路およびSDH伝送方式に従う第2の伝送路の組、の少なくともいずれか一組の伝送路を収容し、前記第1の伝送路と前記第2の伝送路の間で光信号の中継を行なう光信号の伝送装置において、
前記第1の伝送路との間で光信号の送受信を行なう第1の光信号送受信部と、
前記第2の伝送路との間で光信号の送受信を行なう第2の光信号送受信部とを有し、
前記第1の光信号送受信部と前記第2の光信号送受信部は相互に信号の送受信を行ない、
前記第1の光信号送受信部は、
前記第1の光信号送受信部から受信する信号のオーバヘッドに含まれるSSビットの値を検出する解釈部と、
前記第2の光信号送受信部から受信した信号にAISが含まれているか否かを識別するAIS識別部と、
前記AIS識別部により前記第2の光信号送受信部から受信した信号にAISが含まれていないと判断された場合は、前記第1の伝送路へ送信する信号のオーバヘッドに含まれるSSビットに前記解釈部により検出されたSSビットの値を設定し、前記AIS識別部により前記第2の光信号送受信部から受信した信号にAISが含まれていると判断された場合は、前記第1の伝送路へ送信する信号のオーバヘッドに含まれるSSビットに“11”を設定し、若しくは当該SSビットをそのまま通過させる送信処理部とを有することを特徴とする光信号の伝送装置。
At least one of a first transmission path according to the SDH transmission scheme and a second transmission path according to the SONET transmission scheme, or a first transmission path according to the SONET transmission scheme and a second transmission path according to the SDH transmission scheme In an optical signal transmission apparatus that accommodates a set of transmission paths and relays an optical signal between the first transmission path and the second transmission path,
A first optical signal transmission / reception unit for transmitting / receiving an optical signal to / from the first transmission path;
A second optical signal transmission / reception unit that transmits and receives an optical signal to and from the second transmission path;
The first optical signal transmission / reception unit and the second optical signal transmission / reception unit perform transmission / reception of signals with each other,
The first optical signal transmission / reception unit includes:
An interpretation unit for detecting a value of an SS bit included in an overhead of a signal received from the first optical signal transmission / reception unit;
An AIS identification unit for identifying whether or not an AIS is included in a signal received from the second optical signal transmission / reception unit;
When it is determined by the AIS identification unit that the AIS is not included in the signal received from the second optical signal transmission / reception unit, the SS bit included in the overhead of the signal transmitted to the first transmission path includes When the value of the SS bit detected by the interpreter is set and the AIS identifier determines that the signal received from the second optical signal transmitter / receiver includes AIS, the first transmission is performed. An optical signal transmission apparatus comprising: a transmission processing unit that sets “11” in an SS bit included in an overhead of a signal to be transmitted to a path or passes the SS bit as it is.
請求項3に記載の光信号の伝送装置において、
前記第1の光信号送受信部の送信処理部は、前記AIS識別部により前記第1の光伝送路から受信した信号にAISが含まれていると判断された場合に、前記第2の光信号送受信部から受信した信号のオーバヘッドに含まれるSSビットが“11”である場合は、当該SSビットをそのまま通過させることを特徴とする光信号の伝送装置。
The optical signal transmission device according to claim 3,
The transmission processing unit of the first optical signal transmission / reception unit receives the second optical signal when the AIS identification unit determines that an AIS is included in the signal received from the first optical transmission line. An optical signal transmission device characterized in that, when the SS bit included in the overhead of a signal received from the transmission / reception unit is “11”, the SS bit is passed as it is.
JP17352197A 1996-07-05 1997-06-30 Multiplex transmission apparatus and signal reception / transmission apparatus Expired - Fee Related JP3787418B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17352197A JP3787418B2 (en) 1996-07-05 1997-06-30 Multiplex transmission apparatus and signal reception / transmission apparatus

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP17608896 1996-07-05
JP8-176088 1996-07-05
JP17352197A JP3787418B2 (en) 1996-07-05 1997-06-30 Multiplex transmission apparatus and signal reception / transmission apparatus

Publications (2)

Publication Number Publication Date
JPH1075222A JPH1075222A (en) 1998-03-17
JP3787418B2 true JP3787418B2 (en) 2006-06-21

Family

ID=26495468

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17352197A Expired - Fee Related JP3787418B2 (en) 1996-07-05 1997-06-30 Multiplex transmission apparatus and signal reception / transmission apparatus

Country Status (1)

Country Link
JP (1) JP3787418B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5707347B2 (en) * 2012-02-02 2015-04-30 富士通テレコムネットワークス株式会社 Data transmission control system

Also Published As

Publication number Publication date
JPH1075222A (en) 1998-03-17

Similar Documents

Publication Publication Date Title
JP3421208B2 (en) Path test signal generation circuit and path test signal inspection circuit in digital transmission system and synchronous transmission device
US5905585A (en) Optical bidirectional transmission system and method having transmission-line-disconnection detecting function
CA2030954C (en) Method for transmitting a digital broadband signal in a tributary unit concatenation via a network of a synchronous digital multiplex hierarchy
US6094440A (en) Multiplex type transmitting apparatus
US20040184403A1 (en) Method and apparatus for multiplex transmission
JP3775859B2 (en) Path switch ring controller in synchronous (SDH) network including asynchronous (PDH) subnetwork
EP1253734B1 (en) Data transmission in an SDH network
US6839871B2 (en) Method for transparent multiplexing of SONET/ SDH streams
EP1083692A2 (en) Inter-chip port and method for supporting high rate data streams in SDH and SONET transport networks
US6188701B1 (en) Apparatus and method for interfacing between communication networks
US5490142A (en) VT group optical extension interface and VT group optical extension format method
US7447429B2 (en) Bidirectional line switched ring network
US6717953B1 (en) Method of and facility for converting a SONET signal to an SDH signal
US7526197B2 (en) Utilizing the protecting bandwidth in a SONET network
US20060168330A1 (en) Temporary disabling of a member of a Virtual Concatenation Group
EP1401217A2 (en) Transmission path monitoring
JP3787418B2 (en) Multiplex transmission apparatus and signal reception / transmission apparatus
US6337848B1 (en) Path switching device for transmission apparatus
KR100271311B1 (en) Pointer processing method of administrative unit and tributary unit
EP1040708B1 (en) Inserting a plurality of higher order virtual containers into a higher order stmframe in an sdh system
KR100195063B1 (en) Ring Alarming Method in Branch Coupling Network of Synchronous Optical Transmission Device
JP2967611B2 (en) Signal identification method
KR100237475B1 (en) An apparatus for requesting to switch a remote aumux unit in synchronous transmission system
KR100219216B1 (en) An inter-unit error detector of a fiber loof carrier system
JP5707347B2 (en) Data transmission control system

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20040225

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040602

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040602

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040602

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060124

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060227

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060314

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060327

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090331

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100331

Year of fee payment: 4

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100331

Year of fee payment: 4

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100331

Year of fee payment: 4

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100331

Year of fee payment: 4

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110331

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110331

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120331

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130331

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees