JP3605860B2 - Antenna duplexer - Google Patents

Antenna duplexer Download PDF

Info

Publication number
JP3605860B2
JP3605860B2 JP21477094A JP21477094A JP3605860B2 JP 3605860 B2 JP3605860 B2 JP 3605860B2 JP 21477094 A JP21477094 A JP 21477094A JP 21477094 A JP21477094 A JP 21477094A JP 3605860 B2 JP3605860 B2 JP 3605860B2
Authority
JP
Japan
Prior art keywords
antenna
pin diode
inductor
circuit
phase circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP21477094A
Other languages
Japanese (ja)
Other versions
JPH0879118A (en
Inventor
祐之 後川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP21477094A priority Critical patent/JP3605860B2/en
Publication of JPH0879118A publication Critical patent/JPH0879118A/en
Application granted granted Critical
Publication of JP3605860B2 publication Critical patent/JP3605860B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Waveguide Switches, Polarizers, And Phase Shifters (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Radio Transmission System (AREA)

Description

【0001】
【産業上の利用分野】
本発明は、移動体通信機において、スペースダイバーシティ受信システムを備えたアンテナ共用器に関する。
【0002】
【従来の技術】
従来の移動体通信機、例えば、スペースダイバーシティ受信方式によるディジタル携帯電話システムは、図2に示される。アンテナANT1はアンテナ共用器に接続され、もう一つのアンテナANT2は別系統の受信フィルタ(RX−TOP−BPF)に接続されている。
【0003】
【発明が解決しようとする課題】
しかしながら、この従来のスペースダイバーシティ受信方式によるディジタル携帯電話システムは、アンテナ共用器とは別にRx−Top用の受信フィルタを必要として、受信フィルタを2つ使用し、セットの小形化、コスト低減に問題があった。
【0004】
したがって、本発明は、ダイバーシティ受信アンテナに対し一つの受信フィルタで対応して、受信フィルタを共通化し、小形化およびコストダウンを図ったアンテナ共用器を提供することを目的とする。
【0005】
【課題を解決するための手段】
本発明の課題に対する解決手段は以下の通りである。
1.送信側端子と受信側端子との間に、順方向ピンダイオード(D1)、λ/4位相回路(Φ1)およびλ/4位相回路(Φ2)の直列回路と、インダクタ(L1)および順方向ピンダイオード(D3)の直列回路と、が並列に接続され、前記ピンダイオート(D1)のカソードとλ/4位相回路(Φ1)との接続点にアンテナ(ANT1)が接続され、インダクタ(L1)とピンダイオード(D3)のアノードとの間にアンテナ(ANT2)が接続され、送信側端子にインダクタ(L2)の一端が接続され、このインダクタ(L2)の他端は制御端子に接続され、λ/4位相回路(Φ1)とλ/4位相回路(Φ2)との接続点にピンダイオード(D2)のアノードが接続され、このピンダイオード(D2)のカソードは接地されている回路よりなり、前記制御端子に入力される制御信号のON/OFFにより、前記アンテナ(ANT1)または前記アンテナ(ANT2)のいずれか一方からの信号が前記受信側端子に流れることを特徴とするアンテナ共用器。
【0006】
2.送信側端子と受信側端子との間に、逆方向ピンダイオード(D1)、λ/4位相回路(Φ1)およびλ/4位相回路(Φ2)の直列回路と、インダクタ(L1)および逆方向ピンダイオード(D3)の直列回路と、が並列に接続され、前記ピンダイオート(D1)のアノードとλ/4位相回路(Φ1)との接続点にアンテナ(ANT1)が接続され、インダクタ(L1)とピンダイオード(D3)のカソードとの間にアンテナ(ANT2)が接続され、送信側端子にインダクタ(L2)の一端が接続され、このインダクタ(L2)の他端は制御端子に接続され、λ/4位相回路(Φ1)とλ/4位相回路(Φ2)との接続点にピンダイオード(D2)のカソードが接続され、このピンダイオード(D2)のアノードは接地されている回路よりなり、前記制御端子に入力される制御信号のON/OFFにより、前記アンテナ(ANT1)または前記アンテナ(ANT2)のいずれか一方からの信号が前記受信側端子に流れることを特徴とするアンテナ共用器。
【0007】
【作用】
本発明は、ダイバーシティ受信アンテナの切り替えをピンダイオードスイッチ回路で行い、ダイバーシティ受信アンテナに対し一つの受信フィルタで対応しているので、受信フィルタを共通化することができる。
【0008】
【実施例】
以下に、本発明の実施例について図1を参照して説明する。
同図において、送信側LPF(ローパスフィルタ)の出力端(送信側端子)と受信側BPF(バンドパスフィルタ)の入力端(受信側端子)との間には、順方向ピンダイオードD1、λ/4位相回路Φ1およびλ/4位相回路Φ2からなる一つの直列回路と、インダクタL1および順方向ピンダイオードD3からなるもう一つの直列回路と、が並列に接続されている。
【0009】
前記ピンダイオートD1のカソードとλ/4位相回路Φ1との接続点には、アンテナANT1が接続されている。また、インダクタL1とピンダイオードD3のアノードとの間には、アンテナANT2が接続されている。
【0010】
送信側LPFの出力端(送信側端子)には、インダクタL2の一端が接続され、このインダクタL2の他端は制御端子に接続されている。また、λ/4位相回路Φ1とλ/4位相回路Φ2との接続点には、ピンダイオードD2のアノードが接続され、このピンダイオードD2のカソードは接地されている。
【0011】
本実施例の回路構成は以上のようなものであるが、つぎに回路の動作について説明する。
1.制御電流ONのとき
この制御電流は、一つには、制御端子からインダクタL2、ピンダイオードD1、λ/4位相回路Φ1およびピンダイオードD2を経由してアースに流れ、二つには、制御端子からインダクタL2、インダクタL1、ピンダイオードD3、λ/4位相回路Φ2そしてピンダイオードD2を経由してアースに流れる。送信系Txからの信号は、分岐点a(送信側端子)において、インダクタL1およびL2は信号周波数に対してインピーダンスが高いので、ピンダイオードD1方向に流れ、分岐点b(アンテナ端子)において、λ/4位相回路Φ1は信号周波数に対しインピーダンスが無限大となるように位相調整されているので、信号はアンテナANT1へと進む。また、アンテナANT2からの信号は、インダクタL1のインピーダンスが高いので、ピンダイオードD3の方に流れ、分岐点c(受信側端子)において、λ/4位相回路Φ2は信号周波数に対しインピーダンスが無限大となるように位相調整されているので、Rx側へと流れる。
【0012】
2.制御電流OFFのとき
制御電流OFFで、ピンダイオードD1、D2、D3は、低容量で高インピーダンンスとなるので、交流信号は流れずアイソレーションが確保される。
【0013】
アンテナANT1からの信号は、分岐点b(アンテナ端子)において、ピンダイオードD1が高インピーダンスのため、Rx側へ流れ、分岐点c(受信側端子)においてもピンダイオードD3が高インピーダンスのため、Rx側へと流れる。
【0014】
上記の制御電流のON/OFFによる信号の流れを簡略記載すると下記のようになる。

Figure 0003605860
したがって、制御電流のON/OFFにより、ANT1からの信号も、ANT2からの信号もRX側に流れ、受信側BPFを経由することになり、ダイバーシティ受信アンテナANT1、ANT2に対し、受信側BPFを共通化できることになる。
【0015】
なお、ピンダイオードを図1に示す方向とは逆方向に接続して、制御電流を同様に流す回路も考えられるが、前記実施例とほぼ同様なので、その説明を省略する。
【0016】
【発明の効果】
本発明は、ダイバーシティ受信アンテナの切り替えをピンダイオードスイッチ回路で行い、ダイバーシティ受信アンテナに対し一つの受信フィルタで対応しているので、受信フィルタを共通化することができる。したがって、小形化およびコストダウンを図ったアンテナ共用器を実現することができる。
【図面の簡単な説明】
【図1】本発明の一実施例に係るアンテナ共用器の回路構成図
【図2】従来のアンテナ共用器の回路構成図
【符号の説明】
L1、L2 インダクタ
D1、D2、D3 ピンダイオード
ANT1、ANT2 アンテナ
Φ1、Φ2 λ/4位相回路
LPF ローパスフィルタ
BPF ハイパスフィルタ[0001]
[Industrial applications]
The present invention relates to an antenna duplexer having a space diversity receiving system in a mobile communication device.
[0002]
[Prior art]
FIG. 2 shows a conventional mobile communication device, for example, a digital mobile phone system using a space diversity reception system. The antenna ANT1 is connected to an antenna duplexer, and the other antenna ANT2 is connected to another system of a reception filter (RX-TOP-BPF).
[0003]
[Problems to be solved by the invention]
However, the conventional digital cellular phone system based on the space diversity receiving method requires a receiving filter for Rx-Top separately from the antenna duplexer, and uses two receiving filters, thus reducing the size and cost of the set. was there.
[0004]
Accordingly, it is an object of the present invention to provide an antenna duplexer in which a single reception filter is used for a diversity reception antenna, the reception filter is shared, and the size and cost are reduced.
[0005]
[Means for Solving the Problems]
The solution to the problem of the present invention is as follows.
1. A series circuit of a forward pin diode (D1), a λ / 4 phase circuit (Φ1) and a λ / 4 phase circuit (Φ2), an inductor (L1) and a forward pin between a transmission side terminal and a reception side terminal. A series circuit of a diode (D3) is connected in parallel, an antenna (ANT1) is connected to a connection point between a cathode of the pin die auto (D1) and a λ / 4 phase circuit (Φ1), and an inductor (L1) is connected. An antenna (ANT2) is connected to the anode of the pin diode (D3), one end of an inductor (L2) is connected to a transmission side terminal, and the other end of the inductor (L2) is connected to a control terminal. 4 anode connected to the phase circuit (.phi.1) and lambda / 4 phase circuit (.phi.2) and the connection point to the pin diode (D2), the cathode of the pIN diode (D2) is made of circuit that is grounded, The ON / OFF control signal input to the serial control terminal, said antenna (ANT1) or antenna duplexer signal from one of said antenna (ANT2), characterized in that the flow to the reception side terminal.
[0006]
2. A series circuit of a reverse pin diode (D1), a λ / 4 phase circuit (Φ1) and a λ / 4 phase circuit (Φ2), an inductor (L1) and a reverse pin are provided between the transmission side terminal and the reception side terminal. A series circuit of a diode (D3) is connected in parallel, an antenna (ANT1) is connected to a connection point between the anode of the pin diode (D1) and a λ / 4 phase circuit (Φ1), and an inductor (L1) is connected. An antenna (ANT2) is connected to the cathode of the pin diode (D3), one end of an inductor (L2) is connected to a transmission side terminal, and the other end of the inductor (L2) is connected to a control terminal. 4 a cathode connected to the phase circuit (.phi.1) and lambda / 4 phase circuit (.phi.2) and the connection point to the pin diode (D2), the anode of the pin diode (D2) is made of circuit that is grounded, The ON / OFF control signal input to the serial control terminal, said antenna (ANT1) or antenna duplexer signal from one of said antenna (ANT2), characterized in that the flow to the reception side terminal.
[0007]
[Action]
According to the present invention, the diversity receiving antenna is switched by the pin diode switch circuit, and the diversity receiving antenna is supported by one receiving filter, so that the receiving filter can be shared.
[0008]
【Example】
Hereinafter, an embodiment of the present invention will be described with reference to FIG.
In the figure, a forward pin diode D1, λ / λ is connected between an output terminal (transmission terminal) of a transmission LPF (low-pass filter) and an input terminal (reception terminal) of a reception BPF (bandpass filter). One series circuit consisting of a four-phase circuit Φ1 and a λ / 4 phase circuit Φ2 and another series circuit consisting of an inductor L1 and a forward pin diode D3 are connected in parallel.
[0009]
An antenna ANT1 is connected to a connection point between the cathode of the pin die auto D1 and the λ / 4 phase circuit Φ1. An antenna ANT2 is connected between the inductor L1 and the anode of the pin diode D3.
[0010]
One end of an inductor L2 is connected to an output terminal (transmission side terminal) of the transmission side LPF, and the other end of the inductor L2 is connected to a control terminal. The connection point between the λ / 4 phase circuit Φ1 and the λ / 4 phase circuit Φ2 is connected to the anode of a pin diode D2, and the cathode of the pin diode D2 is grounded.
[0011]
The circuit configuration of this embodiment is as described above. Next, the operation of the circuit will be described.
1. When the control current is ON, this control current flows from the control terminal to the ground via the inductor L2, the pin diode D1, the λ / 4 phase circuit Φ1 and the pin diode D2, and to the control terminal Flows through the inductor L2, the inductor L1, the pin diode D3, the λ / 4 phase circuit Φ2, and the pin diode D2 to ground. The signal from the transmission system Tx flows in the direction of the pin diode D1 at the branch point a (transmission side terminal) because the inductors L1 and L2 have high impedance with respect to the signal frequency at the branch point b (antenna terminal). Since the phase of the / 4 phase circuit Φ1 is adjusted so that the impedance becomes infinite with respect to the signal frequency, the signal proceeds to the antenna ANT1. Further, the signal from the antenna ANT2 flows toward the pin diode D3 because the impedance of the inductor L1 is high, and at the branch point c (receiving side terminal), the λ / 4 phase circuit Φ2 has an infinite impedance with respect to the signal frequency. Since the phase is adjusted so as to be as follows, it flows to the Rx side.
[0012]
2. When the control current is OFF when the control current is OFF, the pin diodes D1, D2, and D3 have a low capacitance and a high impedance, so that an AC signal does not flow and isolation is ensured.
[0013]
The signal from the antenna ANT1 flows to the Rx side at the branch point b (antenna terminal) because the pin diode D1 has high impedance, and the signal at the branch point c (reception side terminal) also has Rx because the pin diode D3 has high impedance. Flows to the side.
[0014]
The signal flow by ON / OFF of the control current is briefly described as follows.
Figure 0003605860
Therefore, when the control current is turned ON / OFF, both the signal from ANT1 and the signal from ANT2 flow to the RX side and pass through the receiving BPF, and the receiving BPF is shared with the diversity receiving antennas ANT1 and ANT2. Will be able to
[0015]
A circuit in which a pin diode is connected in a direction opposite to the direction shown in FIG. 1 and a control current flows in the same manner is also conceivable.
[0016]
【The invention's effect】
According to the present invention, the diversity receiving antenna is switched by the pin diode switch circuit, and the diversity receiving antenna is supported by one receiving filter, so that the receiving filter can be shared. Therefore, it is possible to realize an antenna duplexer that is reduced in size and cost.
[Brief description of the drawings]
FIG. 1 is a circuit configuration diagram of an antenna duplexer according to an embodiment of the present invention. FIG. 2 is a circuit configuration diagram of a conventional antenna duplexer.
L1, L2 Inductors D1, D2, D3 Pin diodes ANT1, ANT2 Antenna Φ1, Φ2 λ / 4 phase circuit LPF Low pass filter BPF High pass filter

Claims (2)

送信側端子と受信側端子との間に、順方向ピンダイオード(D1)、λ/4位相回路(Φ1)およびλ/4位相回路(Φ2)の直列回路と、インダクタ(L1)および順方向ピンダイオード(D3)の直列回路と、が並列に接続され、前記ピンダイオート(D1)のカソードとλ/4位相回路(Φ1)との接続点にアンテナ(ANT1)が接続され、インダクタ(L1)とピンダイオード(D3)のアノードとの間にアンテナ(ANT2)が接続され、送信側端子にインダクタ(L2)の一端が接続され、このインダクタ(L2)の他端は制御端子に接続され、λ/4位相回路(Φ1)とλ/4位相回路(Φ2)との接続点にピンダイオード(D2)のアノードが接続され、このピンダイオード(D2)のカソードは接地されている回路よりなり、
前記制御端子に入力される制御信号のON/OFFにより、前記アンテナ(ANT1)または前記アンテナ(ANT2)のいずれか一方からの信号が前記受信側端子に流れることを特徴とするアンテナ共用器。
A series circuit of a forward pin diode (D1), a λ / 4 phase circuit (Φ1) and a λ / 4 phase circuit (Φ2), an inductor (L1) and a forward pin between a transmission side terminal and a reception side terminal. A series circuit of a diode (D3) is connected in parallel, an antenna (ANT1) is connected to a connection point between a cathode of the pin die auto (D1) and a λ / 4 phase circuit (Φ1), and an inductor (L1) is connected. An antenna (ANT2) is connected to the anode of the pin diode (D3), one end of an inductor (L2) is connected to a transmission side terminal, and the other end of the inductor (L2) is connected to a control terminal. An anode of a pin diode (D2) is connected to a connection point between the four-phase circuit (Φ1) and the λ / 4 phase circuit (Φ2), and a cathode of the pin diode (D2) is a grounded circuit .
An antenna duplexer, wherein a signal from either the antenna (ANT1) or the antenna (ANT2) flows to the receiving terminal by turning on / off a control signal input to the control terminal .
送信側端子と受信側端子との間に、逆方向ピンダイオード(D1)、λ/4位相回路(Φ1)およびλ/4位相回路(Φ2)の直列回路と、インダクタ(L1)および逆方向ピンダイオード(D3)の直列回路と、が並列に接続され、前記ピンダイオート(D1)のアノードとλ/4位相回路(Φ1)との接続点にアンテナ(ANT1)が接続され、インダクタ(L1)とピンダイオード(D3)のカソードとの間にアンテナ(ANT2)が接続され、送信側端子にインダクタ(L2)の一端が接続され、このインダクタ(L2)の他端は制御端子に接続され、λ/4位相回路(Φ1)とλ/4位相回路(Φ2)との接続点にピンダイオード(D2)のカソードが接続され、このピンダイオード(D2)のアノードは接地されている回路よりなり、
前記制御端子に入力される制御信号のON/OFFにより、前記アンテナ(ANT1)または前記アンテナ(ANT2)のいずれか一方からの信号が前記受信側端子に流れることを特徴とするアンテナ共用器。
A series circuit of a reverse pin diode (D1), a λ / 4 phase circuit (Φ1) and a λ / 4 phase circuit (Φ2), an inductor (L1) and a reverse pin are provided between the transmission side terminal and the reception side terminal. A series circuit of a diode (D3) is connected in parallel, an antenna (ANT1) is connected to a connection point between the anode of the pin diode (D1) and a λ / 4 phase circuit (Φ1), and an inductor (L1) is connected. An antenna (ANT2) is connected to the cathode of the pin diode (D3), one end of an inductor (L2) is connected to a transmission side terminal, and the other end of the inductor (L2) is connected to a control terminal. A cathode of a pin diode (D2) is connected to a connection point between the four-phase circuit (Φ1) and the λ / 4 phase circuit (Φ2), and the anode of the pin diode (D2) is a grounded circuit .
An antenna duplexer, wherein a signal from either the antenna (ANT1) or the antenna (ANT2) flows to the receiving terminal by turning on / off a control signal input to the control terminal .
JP21477094A 1994-09-08 1994-09-08 Antenna duplexer Expired - Fee Related JP3605860B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21477094A JP3605860B2 (en) 1994-09-08 1994-09-08 Antenna duplexer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21477094A JP3605860B2 (en) 1994-09-08 1994-09-08 Antenna duplexer

Publications (2)

Publication Number Publication Date
JPH0879118A JPH0879118A (en) 1996-03-22
JP3605860B2 true JP3605860B2 (en) 2004-12-22

Family

ID=16661255

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21477094A Expired - Fee Related JP3605860B2 (en) 1994-09-08 1994-09-08 Antenna duplexer

Country Status (1)

Country Link
JP (1) JP3605860B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI117684B (en) 2004-12-02 2007-01-15 Filtronic Comtek Oy Antenna head filter arrangement

Also Published As

Publication number Publication date
JPH0879118A (en) 1996-03-22

Similar Documents

Publication Publication Date Title
US6496083B1 (en) Diode compensation circuit including two series and one parallel resonance points
JP4278868B2 (en) Harmonic rejection in dual-band mobile phones
EP1583253B1 (en) High-frequency switch
WO2003036806A1 (en) High-frequency compound switch module and communication terminal using it
US20110234469A1 (en) Wireless communication terminal
EP1532745B1 (en) High frequency module
WO2002067451A1 (en) Switch device and portable communication terminal
KR100514568B1 (en) Signal combining device and method for radio communication
JP2008522533A (en) Distributed diplexer
EP0964477B1 (en) Antenna sharing device for dual frequency band
CN210468054U (en) Dielectric filter
EP0700168A2 (en) Integrated port selection circuit for high frequency signal
JP3163918B2 (en) High frequency switch
EP0729239A1 (en) Antenna sharing device
EP1083671A1 (en) Radio terminal device
JP3605860B2 (en) Antenna duplexer
JP3866989B2 (en) Antenna duplexer and mobile communication device using the same
CN210274079U (en) Miniaturized multifrequency section LTE 4G antenna
JP2002171198A (en) Transmission/reception control circuit
CN201222807Y (en) Digital radio frequency zooming system with variable bandwidth
US20040135600A1 (en) High frequency switch module
JP3874282B2 (en) High frequency switch
WO2023203857A1 (en) Doherty amplifier circuit
WO2002067359A1 (en) Signal processing circuit
JP2000286601A (en) High-frequency switch device

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040914

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040927

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071015

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081015

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091015

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101015

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees