JP3547601B2 - Imaging device - Google Patents

Imaging device Download PDF

Info

Publication number
JP3547601B2
JP3547601B2 JP35937397A JP35937397A JP3547601B2 JP 3547601 B2 JP3547601 B2 JP 3547601B2 JP 35937397 A JP35937397 A JP 35937397A JP 35937397 A JP35937397 A JP 35937397A JP 3547601 B2 JP3547601 B2 JP 3547601B2
Authority
JP
Japan
Prior art keywords
image signal
pixels
pixel
predetermined
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP35937397A
Other languages
Japanese (ja)
Other versions
JPH11196314A (en
Inventor
直幸 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP35937397A priority Critical patent/JP3547601B2/en
Publication of JPH11196314A publication Critical patent/JPH11196314A/en
Application granted granted Critical
Publication of JP3547601B2 publication Critical patent/JP3547601B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Picture Signal Circuits (AREA)
  • Television Systems (AREA)
  • Studio Devices (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、例えばアスペクト比(画面の横縦比)が16:9の画像信号と4:3の画像信号というような、異なったアスペクト比の画像信号を切り換えて出力する撮像装置に関するものである。
【0002】
【従来の技術】
従来、例えばアスペクト比(画面の横縦比)が16:9の画像信号と4:3の画像信号というような、アスペクト比の異なった画像信号を切り換えて出力する撮像装置として、例えば、特開平6−339075号公報に記載されたものが知られている。
【0003】
図11に、このような、従来の撮像装置の構成図を示す。図11において、1は、アスペクト比(画面の横縦比)が16:9であり、アナログの画像信号を発生する撮像素子である。2は、撮像素子1からのアナログの画像信号をディジタルの画像信号に変換するアナログ/ディジタル変換回路である。なお、アナログ/ディジタル変換回路2は、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換するものである。25は、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで入力して記憶し、撮像装置が出力する画像信号のアスペクト比に応じて、記憶した画像信号を読み出して撮像装置外部に出力するメモリ回路である。
【0004】
次に、このような、従来の撮像装置の動作を説明する。
【0005】
図11の撮像装置において、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生し、アナログ/ディジタル変換回路2が、撮像素子1からのアナログの画像信号を、周波数45MHzのサンプリングクロックで出力する。
【0006】
次に、メモリ回路25が、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで記憶する。
【0007】
そして、撮像装置が装置外部に出力する画像信号のアスペクト比が16:9である場合、つまり、メモリ回路25がアスペクト比16:9の画像信号を撮像装置外部に出力する場合、メモリ回路25は、画像信号を入力し記憶したさいと同じ周波数45MHzのサンプリングクロックで、記憶した全ての画像信号を読み出して、撮像装置外部に出力する。
【0008】
他方、撮像装置が装置外部に出力する画像信号のアスペクト比が4:3である場合、つまり、メモリ回路25がアスペクト比4:3の画像信号を装置外部に出力する場合、メモリ回路25は、記憶した画像信号の画像の中央部分を抽出するように、画像の縦方向の画素の数は変えず、横方向の3/4部分のみを、画像信号を入力したときの周波数45MHzの3/4の周波数33.75MHzのサンプリングクロックで読み出して、撮像装置外部に出力する。
【0009】
このように、従来の撮像装置は、メモリ回路25の画像信号の読み出し動作を制御することによって、アスペクト比16:9の画像信号と、アスペクト比4:3の画像信号とを切り換えて出力する。
【0010】
【発明が解決しようとする課題】
以上説明したように、従来の撮像装置は、アスペクト比16:9の画像信号と、アスペクト比4:3の画像信号とを切り換えて出力することができるが、撮像装置は、画像信号を出力するさい、アスペクト比に応じて、サンプリングクロックを変えている。つまり、撮像装置は、出力する画像信号のアスペクト比が16:9である場合、周波数45MHzのサンプリングクロックで画像信号を出力し、出力する画像信号のアスペクト比が4:3である場合、周波数33.75MHzのサンプリングクロックで画像信号を出力している。
【0011】
したがって、撮像装置の後段で画像信号を処理するさいにおいても、アスペクト比に応じて、45MHzと33.75MHzという2種類のサンプリングクロックを切り換えて処理しなければならない。そのため、撮像装置の後段では、画像信号を処理するための回路が複数必要となるという問題や、それら回路が複雑になるという問題が生じている。
【0012】
また、「従来の技術」の項で述べたように、メモリ回路25の画像信号読み出しのサンプリングクロックとして、45MHzと33.75MHzという2種類が混在するので、アナログ回路へのノイズの飛び込みが発生するなどの問題が生じる可能性がある。
【0013】
本発明は、このような従来の撮像装置では、画像信号を出力するさい、アスペクト比に応じて、サンプリングクロックが変化するという課題を考慮し、画像信号を出力するさい、アスペクト比が切り換わっても、同一のサンプリングクロックで画像信号を出力する撮像装置を提供することを目的とするものである。
【0014】
また、本発明は、従来の撮像装置では、メモリ回路の画像信号の読み出しのサンプリングクロックが2種類混在するという課題を考慮し、メモリ回路の画像信号の読み出しのサンプリングクロックを1種類とする撮像装置を提供することを目的とするものである。
【0015】
【課題を解決するための手段】
請求項1の本発明は、縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、横方向の画素の数を削減して、前記第一速度より遅い所定の第二速度で出力する画素削減手段と、前記画素削減手段からの画像信号を入力し、その画像信号の所定の位置に所定の値を有する所定の数の画素を付加して、前記第二速度より速い所定の第三速度で出力する画素付加手段と、前記画素付加手段からの画像信号を入力し、入力した画像信号を利用して、入力した画素の数と同数の画素の画像信号を生成し、前記第三速度で出力する画素制御手段と、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第三速度で出力する画素抽出手段とを備え、前記画素制御手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、前記画素付加手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を付加し、前記画素抽出手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去することを特徴とする撮像装置である。
【0016】
請求項2の本発明は、縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、横方向の画素の数を削減し、所定の位置に所定の値を有する所定の数の画素を付加して、前記第一速度より遅い所定の第二速度で出力する画素加減手段と、前記画素加減手段からの画像信号を入力し、入力した画像信号を利用して、入力した画素の数と同数の画素の画像信号を生成し、前記第二速度で出力する画素制御手段と、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第二速度で出力する画素選抜手段とを備え、前記画素加減手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、所定の画像信号を付加し、前記画素選抜手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去することを特徴とする撮像装置である。
【0017】
請求項6の本発明は、縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、横方向の画素の数を削減して、前記第一速度より遅い所定の第二速度で出力する画素削減手段と、前記画素削減手段からの画像信号を入力し、その画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第二速度で出力する画素制御手段と、前記画素制御手段からの画像信号を入力し、前記画素制御手段が生成した前記不要画素以外の画像信号のみを前記第二速度より遅い所定の第三速度で出力する画素選択手段と、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第三速度で出力する画素抽出手段とを備え、前記画素選択手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、前記画素抽出手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去することを特徴とする撮像装置である。
【0018】
請求項7の本発明は、縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素制御手段と、前記画素制御手段からの画像信号を入力し、前記画素制御手段が生成した前記不要画素を除去するとともに、残りの画像信号の縦方向の画素の数は変えず、横方向の画素の数を削減して、前記第一速度より遅い所定の第二速度で出力する画素選択手段と、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第二速度で出力する画素選抜手段とを備え、前記画素選択手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、前記画素選抜手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去することを特徴とする撮像装置である。
【0019】
請求項12の本発明は、縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、画像信号を入力し、その画像信号に所定の処理をする画素加減手段と、画像信号を入力し、その画像信号を利用して、その画像信号とは異なる画像信号を生成する画素制御手段と、前記撮像素子からの画像信号を前記画素加減手段または前記画素制御手段に導く第一画像信号伝送手段と、前記画素加減手段からの画像信号を前記画素制御手段または撮像装置外部に導く第二画像信号伝送手段と、前記画素制御手段からの画像信号を前記画素加減手段または撮像装置外部に導く第三画像信号伝送手段とを備え、撮像装置が所定のアスペクト比の画像信号を外部に出力する場合、前記撮像素子からの画像信号は、前記第一画像信号伝送手段によって前記画素加減手段に導かれ、前記画素加減手段は、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、横方向の画素の数を削減し、所定の位置に所定の値を有する所定の数の画素を付加して、前記第一速度より遅い所定の第二速度で、前記第二画像信号伝送手段によって前記画素制御手段に出力し、前記画素制御手段は、前記画素加減手段からの画像信号を入力し、入力した画像信号を利用して、入力した画素の数と同数の画素の画像信号を生成し、前記第二速度で、前記第三画像信号伝送手段によって撮像装置外部に出力し、撮像装置が前記所定のアスペクト比とは別の所定のアスペクト比の画像信号を外部に出力する場合、前記撮像素子からの画像信号は、前記第一画像信号伝送手段によって前記画素制御手段に導かれ、前記画素制御手段は、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で、前記第三画像信号伝送手段によって前記画素加減手段に出力し、前記画素加減手段は、前記画素制御手段からの画像信号を入力し、前記画素制御手段が生成した前記不要画素以外の画像信号のみを前記第二速度で、前記第二画像信号伝送手段によって撮像装置外部に出力することを特徴とする撮像装置である。
【0020】
請求項16の本発明は、縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、前記撮像素子からの画像信号を所定の第一速度で入力し、その画像信号に所定の処理をして、入力した画像信号とは異なる画像信号を生成し、前記第一速度で出力する画素調整手段と、前記画素調整手段からの画像信号を入力し、所定の画像信号のみを前記第一速度より遅い所定の第二速度で出力する画素選択手段とを備え、撮像装置が所定のアスペクト比の画像信号を外部に出力する場合、前記画素調整手段は、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画像信号の画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して出力し、撮像装置が前記所定のアスペクト比とは別の所定のアスペクト比の画像信号を外部に出力する場合、前記画素調整手段は、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画像信号の画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して出力し、前記画素選択手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去することを特徴とする撮像装置である。
【0021】
請求項19の本発明は、縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第一速度より遅い所定の第二速度で撮像装置外部に出力する画素選択手段と、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、前記第二速度で撮像装置外部に出力することができるように、横方向の画素の数を削減して、前記第二速度で撮像装置外部に出力する画素削減手段とを備え、前記画素削減手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、撮像装置が外部に出力するべき画像信号に応じて、前記画素調整手段を含む回路群、または、前記画素削減手段を含む回路群のいずれかひとつが選択されることを特徴とする撮像装置である。
【0022】
請求項22の本発明は、縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、画像信号を入力し、その画像信号に所定の処理をする画素加減手段と、画像信号を入力し、その画像信号に所定の処理をする画素制御手段と、前記撮像素子からの画像信号を前記画素加減手段または前記画素制御手段に導く第一画像信号伝送手段と、前記画素加減手段からの画像信号を前記画素制御手段または撮像装置外部に導く第二画像信号伝送手段と、前記画素制御手段からの画像信号を前記画素加減手段または撮像装置外部に導く第三画像信号伝送手段とを備え、撮像装置が所定のアスペクト比の画像信号を外部に出力する場合、前記撮像素子からの画像信号は、前記第一画像信号伝送手段によって前記画素制御手段に導かれ、前記画素制御手段は、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で、前記第三画像信号伝送手段によって前記画素加減手段に出力し、前記画素加減手段は、前記画素制御手段からの画像信号を入力し、前記画素制御手段が生成した前記不要画素以外の画像信号のみを前記第一速度より遅い所定の第二速度で、前記第二画像信号伝送手段によって撮像装置外部に出力し、撮像装置が前記所定のアスペクト比とは別の所定のアスペクト比の画像信号を外部に出力する場合、前記撮像素子からの画像信号は、前記第一画像信号伝送手段によって前記画素加減手段に導かれ、前記画素加減手段は、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、前記第二速度で撮像装置外部に出力することができるように、横方向の画素の数を削減して、前記第二速度で、前記第二画像信号伝送手段によって前記画素制御手段または撮像装置外部に出力し、前記画素制御手段は、前記画素加減手段からの画像信号を入力した場合、その入力した画像信号を、前記第二速度で、前記第三画像信号伝送手段によってそのまま撮像装置外部に出力することを特徴とする撮像装置である。
【0023】
【発明の実施の形態】
以下に、本発明の実施の形態を図面を参照して説明する。
【0024】
(実施の形態1)
先ず、本発明の実施の形態1の撮像装置の構成を述べる。
【0025】
図1に、本発明の実施の形態1の撮像装置の構成図を示す。図2に、本発明の各実施の形態で扱う画像の構成図を示す。
【0026】
本発明の実施の形態1の撮像装置は、撮像素子1と、アナログ/ディジタル変換回路2と、第1メモリ3と、第2メモリ4と、第1ディジタルフィルタ5と、第2ディジタルフィルタ6と、第3メモリ7から構成される。
【0027】
撮像素子1は、アスペクト比(画面の横縦比)が16:9であり、アナログの画像信号を発生する素子である。
【0028】
アナログ/ディジタル変換回路2は、撮像素子1からのアナログの画像信号をディジタルの画像信号に変換する回路である。なお、アナログ/ディジタル変換回路2は、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、周波数45MHzのサンプリングクロックで第1メモリ3または第2ディジタルフィルタ6に出力する。また、アナログ/ディジタル変換回路2が変換した、アスペクト比16:9の画像信号を、そのまま再生した画像は、図2(a)の全体画像のようになる。
第1メモリ3は、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで入力して記憶し、記憶した画像信号から、その画像の中央部分を抽出する手段である。つまり、第1メモリ3は、アナログ/ディジタル変換回路2からのディジタルの各画像信号を入力して記憶し、その記憶した画像信号が図2(a)の全体画像であるので、その図2(a)に示した画像から、図2(b)に示す画像を抽出するものである。
【0029】
第2メモリ4は、第1メモリ3からの画像信号を、周波数33.75MHzのサンプリングクロックで入力して記憶し、入力した画像信号の画素の数の16/15の数となるように、その画像信号の所定の位置に所定の値を有する画像信号を付加して、周波数36MHzのサンプリングクロックで出力する手段である。
【0030】
第1ディジタルフィルタ5は、第2メモリ4からの画像信号を周波数36MHzのサンプリングクロックで入力し、その画像信号の縦方向の画素の数は変えず、上述した画像の横方向の各画素列について、入力した画像信号を利用して、補間方法を用い、入力した画像信号の画素の数と同数の画素となるような画像信号を生成する手段である。また、第1ディジタルフィルタ5は、生成した画像信号を周波数36MHzのサンプリングクロックで、撮像装置外部に出力する手段である。
【0031】
第2ディジタルフィルタ6は、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで入力し、その画像信号の縦方向の画素の数は変えず、その画像の横方向の各画素列について、入力した画像信号を利用して、補間方法を用い、入力した画像信号の画素の数の4/5の数の画像信号と、1/5の数の不要画素とを生成する手段である。
【0032】
第3メモリ7は、第2ディジタルフィルタ6から、その第2ディジタルフィルタ6が生成した不要画素以外の画像信号のみを、周波数45MHzのサンプリングクロックで入力して記憶し、画像信号を入力したときの周波数45MHzの4/5の周波数36MHzのサンプリングクロックで、記憶した画像信号を読み出して、撮像装置外部に出力する手段である。
【0033】
次に、このような本発明の実施の形態1の撮像装置の動作を述べる。
【0034】
本発明の実施の形態1の撮像装置の動作は、その撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて異なるので、本発明の実施の形態1の撮像装置が、アスペクト比4:3の画像信号を外部に出力する場合と、アスペクト比16:9の画像信号を外部に出力する場合とを区別して説明する。
【0035】
はじめに、本発明の実施の形態1の撮像装置がアスペクト比4:3の画像信号を外部に出力する場合の本発明の実施の形態1の撮像装置の動作を述べる。
【0036】
この場合、本発明の実施の形態1の撮像装置を構成する各構成手段のうち、撮像素子1と、アナログ/ディジタル変換回路2と、第1メモリ3と、第2メモリ4と、第1ディジタルフィルタ5から構成される回路群が選択される。
【0037】
先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生し、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、周波数45MHzのサンプリングクロック、すなわち第一速度で第1メモリ3に出力する。なお、上述したように、アナログ/ディジタル変換回路2が変換した、アスペクト比16:9の画像信号を、そのまま再生した画像は、図2(a)に示した画像のようになる。
【0038】
次に、第1メモリ3が、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり、上述した第一速度で入力して記憶する。そして、第1メモリ3は、記憶した画像信号から、その画像の縦方向の画素の数は変えず、入力した画像信号の画素の数の3/4の数となるように、上述した画像の中央部分を抽出する。すなわち、入力した画像信号の画素の数の3/4の数となるように、図2(a)の画像のうち、横方向の各画素列の画素の数を実質上削減して、図2(b)に示す画像を抽出する。さらに、第1メモリ3は、画素数を削減した画像信号を、画像信号を入力したときの周波数45MHzの3/4の周波数33.75MHzのサンプリングクロックで読み出して、第2メモリ4に出力する。つまり、第1メモリ3は、入力した画素数の3/4の画素数の画像信号を、画像信号を入力したときのサンプリングクロック45MHzの3/4のサンプリングクロックで、つまり、33.75MHzのサンプリングクロックで出力する。いいかえると、画像信号を入力したときの第一速度より遅い第二速度で、画像信号を出力する。
【0039】
その後、第2メモリ4が、第1メモリ3からの画像信号を、周波数33.75MHzのサンプリングクロックで、つまり、上述した第二速度で入力して記憶する。そして、記憶した画像信号の縦方向の画素の数は変えず、つまり、図2(b)に示す画像の縦方向の画素の数は変えず、その画像の横方向の各画素列の画素数が互いに等しくなるように、また、入力した画像信号の画素の数の16/15の数となるように、以下に述べる方法で、所定の位置に0という値を有する画素の画像信号を付加して、実質上画素の数を増加する。すなわち、第2メモリ4は、図2(b)に示す画像の横方向の各画素列について、図2(c)に示すように、連続した15画素から構成される各画素群の画像信号の後に、0という値を有する画素の画像信号を付加する。さらに、第2メモリ4は、画像信号を入力したときの周波数33.75MHzの16/15の周波数36MHzのサンプリングクロックで、画素数を削減した後の画像信号と付加した画像信号とを読み出して、第1ディジタルフィルタ5に出力する。つまり、第2メモリ4は、入力した画素数の16/15の画素数の画像信号を、画像信号を入力したときのサンプリングクロック33.75MHzの16/15のサンプリングクロックで、つまり、36MHzのサンプリングクロックで出力する。いいかえると、画像信号を入力したときの第二速度より速い第三速度で、画素数を削減した後の画像信号と付加した画像信号とを出力する。
【0040】
さらに、第1ディジタルフィルタ5が、第2メモリ4からの画像信号を、周波数36MHzのサンプリングクロックで、つまり、上述した第三速度で入力する。そして、入力した画像信号の縦方向の画素の数は変えず、その画像の横方向の各画素列について、入力した画像信号を利用して、補間方法を用い、以下に述べる方法で、入力した画像信号の画素の数と同数の画素の画像信号を生成する。すなわち、第1ディジタルフィルタ5は、第2メモリ4からの画像信号に対して、図3に示すように、順次、各画素に対応する係数を掛けて足し合わせ、新たな画像信号を生成する。このようにして、第1ディジタルフィルタ5は、入力した画素数と同数の画素数の画像信号を、画像信号を入力したときのサンプリングクロック36MHzで、つまり第三速度で、アスペクト比4:3の画像信号として撮像装置外部に出力する。
【0041】
次に、本発明の実施の形態1の撮像装置がアスペクト比16:9の画像信号を外部に出力する場合の本発明の実施の形態1の撮像装置の動作を述べる。
【0042】
この場合、本発明の実施の形態1の撮像装置を構成する各構成手段のうち、撮像素子1と、アナログ/ディジタル変換回路2と、第2ディジタルフィルタ6と、第3メモリ7から構成される回路群が選択される。
【0043】
本発明の実施の形態1の撮像装置がアスペクト比4:3の画像信号を外部に出力するさいの動作と同様に、先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生し、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換する。そして、変換したディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で、第2ディジタルフィルタ6に出力する。
【0044】
その後、第2ディジタルフィルタ6が、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり、上述した第一速度で入力する。そして、入力した画像信号の縦方向の画素の数は変えず、つまり、図2(a)に示す画像の縦方向の画素の数は変えず、その画像の横方向の各画素列について、入力した画像信号を利用して、補間方法を用い、以下に述べる方法で、入力した画像信号の画素の数の4/5の数の画像信号と、1/5の数の不要画素とを生成する。すなわち、第2ディジタルフィルタ6は、アナログ/ディジタル変換回路2からのディジタルの画像信号に対して、図3に示すように、順次、各画素に対応する係数を掛けて足し合わせ、連続した各5画素の画素群に対して、4画素の新たな画像信号と1画素の不要画素とを生成する。このようにして、第2ディジタルフィルタ6は、入力した画素数と同数の画素数の画像信号を、画像信号を入力したときのサンプリングクロック45MHzで、つまり第一速度で、第3メモリ7に出力する。
【0045】
次に、第3メモリ7が、第2ディジタルフィルタ6から、その第2ディジタルフィルタ6が生成した不要画素以外の画像信号のみを、周波数45MHzのサンプリングクロックで入力して記憶し、画像信号を入力したときの周波数45MHzの4/5の周波数36MHzのサンプリングクロックで、記憶した画像信号を読み出して、アスペクト比16:9の画像信号として撮像装置外部に出力する。つまり、第3メモリ7は、入力した画素数の4/5の画素数の画像信号を、画像信号を入力したときのサンプリングクロック45MHzの4/5のサンプリングクロックで、つまり、36MHzのサンプリングクロックで出力する。いいかえると、画像信号を入力したときの第一速度より遅い第二速度で、画素数を削減した後の画像信号を出力する。さらにいえば、第3メモリ7は、第1ディジタルフィルタ5がアスペクト比4:3の画像信号を撮像装置外部に出力するさいと同じ第二速度で、撮像装置外部に出力することになる。
【0046】
(実施の形態2)
本発明の実施の形態2の撮像装置の構成をその動作とともに述べる。
【0047】
図4に、本発明の実施の形態2の撮像装置の構成図を示す。
【0048】
本発明の実施の形態2の撮像装置は、撮像素子1と、アナログ/ディジタル変換回路2と、第4メモリ8と、第1ディジタルフィルタ5と、第2ディジタルフィルタ6と、第3メモリ7から構成される。
【0049】
このように、本発明の実施の形態2の撮像装置は、本発明の実施の形態1の撮像装置が備えていた第1メモリ3と第2メモリ4の代わりに、第4メモリ8を備えていること以外は、本発明の実施の形態1の撮像装置が備えていた各構成手段を備えている。したがって、実施の形態2では、実施の形態1で述べたところと相違する部分のみについて述べる。
【0050】
第4メモリ8は、本発明の実施の形態1の撮像装置の第1メモリ3と第2メモリ4を合体したようなものであり、先ず、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり、第一速度で、入力して記憶する。
【0051】
そして、第4メモリ8は、記憶した画像信号から、すなわち、図2(a)に示した画像から、その画像の中央部分を抽出するように、つまり、図2(b)に示す画像を抽出するように、図2(a)に示した画像の縦方向の画素の数は変えず、入力した画像信号の画素の数の3/4の数となるように、画像信号を削減する。
【0052】
次に、第4メモリ8は、画素数を削減した後の画像信号の画像の縦方向の画素の数は変えず、つまり、図2(b)に示す画像の縦方向の画素の数は変えず、その画像の横方向の各画素列の画素数が互いに等しくなるように、また、入力した画像信号の画素の数の16/15の数となるように、以下に述べる方法で、所定の位置に0という値を有する画像信号を付加して、実質上画素の数を増加する。すなわち、第4メモリ8は、図2(b)に示す画像の横方向の各画素列について、図2(c)に示すように、連続した15画素から構成される各画素群の画像信号の後に、0という値を有する画素の画像信号を付加する。なお、第4メモリ8が画素数を削減した画像信号に、0という値を有する画素の画像信号を付加した後の合計の画像信号の画素数は、第4メモリ8が画像信号を入力したときの画素数の4/5になっている。
【0053】
さらに、第4メモリ8は、画像信号を入力したときの周波数45MHzの4/5の周波数36MHzのサンプリングクロックで、画素数を削減した後の画像信号と付加した画像信号とを読み出して、第1ディジタルフィルタ5に出力する。つまり、第4メモリ8は、画像信号を入力したときの画素数の4/5の画素数の画像信号を、画像信号を入力したときの第一速度より遅い第二速度で出力する。
【0054】
なお、アナログ/ディジタル変換回路2は、撮像素子1からのアナログの画像信号をディジタルの画像信号に変換し、第4メモリ8または第2ディジタルフィルタ6に出力する。
【0055】
また、第1ディジタルフィルタ5は、第4メモリ8からの画像信号を、周波数36MHzのサンプリングクロックで入力し、実施の形態1で説明したように、入力した画像信号の画素の数と同数の画素の画像信号を生成し、その画像信号を、すなわち、アスペクト比4:3の画像信号を、周波数36MHzのサンプリングクロックで、撮像装置外部に出力する。いいかえると、第1ディジタルフィルタ5は、第4メモリ8からの画像信号を第二速度で入力し、アスペクト比4:3の画像信号を生成し、その画像信号を第二速度で、撮像装置外部に出力する。なお、第1ディジタルフィルタ5が入力する、第4メモリ8からの画像信号は、本発明の実施の形態1の第2メモリ4からの画像信号と同等な画像信号である。
【0056】
また、第3メモリ7は、実施の形態1で説明したように、第2ディジタルフィルタ6が生成した不要画素以外の画像信号のみを、すなわち、アスペクト比16:9の画像信号を、周波数36MHzのサンプリングクロックで、つまり、第二速度で、撮像装置外部に出力する。
【0057】
したがって、本発明の実施の形態2の撮像装置は、アスペクト比4:3の画像信号を出力する場合でも、アスペクト比16:9の画像信号を出力する場合でも、周波数36MHzのサンプリングクロックで、つまり、第二速度で、画像信号を出力することになる。
【0058】
(実施の形態3)
先ず、本発明の実施の形態3の撮像装置の構成を述べる。
【0059】
図5に、本発明の実施の形態3の撮像装置の構成図を示す。
【0060】
本発明の実施の形態3の撮像装置は、撮像素子1と、アナログ/ディジタル変換回路2と、第1メモリ3と、第3ディジタルフィルタ9と、第5メモリ10と、第4ディジタルフィルタ11と、第6メモリ12から構成される。
【0061】
撮像素子1、アナログ/ディジタル変換回路2および第1メモリ3それぞれは、実施の形態1で述べた本発明の実施の形態1の撮像装置の撮像素子1、アナログ/ディジタル変換回路2および第1メモリ3それぞれと同等な手段であるので、説明を省略する。なお、アナログ/ディジタル変換回路2は、変換したディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり、第一速度で、第1メモリ3または第4ディジタルフィルタ11に出力する。また、第1メモリ3は、入力した画像信号の画素の数の3/4の数の画素の画像信号を、画像信号を入力したときの周波数45MHzの3/4の周波数33.75MHzのサンプリングクロックで、つまり、第一速度より遅い第二速度で、第3ディジタルフィルタ9に出力する。
【0062】
第3ディジタルフィルタ9は、本発明の実施の形態1の撮像装置の第2ディジタルフィルタ6と同様な手段である。具体的には、第3ディジタルフィルタ9は、第1メモリ3からの画像信号を、周波数33.75MHzのサンプリングクロックで入力し、その画像信号の画像の縦方向の画素の数は変えず、その画像の横方向の各画素列について、入力した画像信号を利用して、補間方法を用い、入力した画像信号の画素の数の14/15の数の画像信号と、1/15の数の不要画素とを生成する手段である。
【0063】
第5メモリ10は、本発明の実施の形態1の撮像装置の第3メモリ7と同様な手段である。具体的には、第5メモリ10は、第3ディジタルフィルタ9から、その第3ディジタルフィルタ9が生成した不要画素以外の画像信号のみを、周波数33.75MHzのサンプリングクロックで入力して記憶し、画像信号を入力したときの周波数33.75MHzの14/15の周波数31.5MHzのサンプリングクロックで、記憶した画像信号を読み出して、撮像装置外部に出力する手段である。
【0064】
第4ディジタルフィルタ11は、本発明の実施の形態1の撮像装置の第2ディジタルフィルタ6と同様な手段である。具体的には、第4ディジタルフィルタ11は、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで入力し、その画像信号の画像の縦方向の画素の数は変えず、その画像の横方向の各画素列について、入力した画像信号を利用して、補間方法を用い、入力した画像信号の画素の数の7/10の数の画像信号と、3/10の数の不要画素とを生成する手段である。
【0065】
第6メモリ12は、本発明の実施の形態1の撮像装置の第3メモリ7と同様な手段である。具体的には、第6メモリ12は、第4ディジタルフィルタ11から、その第4ディジタルフィルタ11が生成した不要画素以外の画像信号のみを、周波数45MHzのサンプリングクロックで入力して記憶し、画像信号を入力したときの周波数45MHzの7/10の周波数31.5MHzのサンプリングクロックで、記憶した画像信号を読み出して、撮像装置外部に出力する手段である。
【0066】
次に、このような本発明の実施の形態3の撮像装置の動作を述べる。
【0067】
本発明の実施の形態3の撮像装置の動作は、その撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて異なるので、本発明の実施の形態3の撮像装置が、アスペクト比4:3の画像信号を外部に出力する場合と、アスペクト比16:9の画像信号を外部に出力する場合とを区別して説明する。
【0068】
はじめに、本発明の実施の形態3の撮像装置がアスペクト比4:3の画像信号を外部に出力する場合の本発明の実施の形態3の撮像装置の動作を述べる。
【0069】
この場合、本発明の実施の形態3の撮像装置を構成する各構成手段のうち、撮像素子1と、アナログ/ディジタル変換回路2と、第1メモリ3と、第3ディジタルフィルタ9と、第5メモリ10から構成される回路群が選択される。
【0070】
本発明の実施の形態1の撮像装置がアスペクト比4:3の画像信号を外部に出力するさいの動作と同様に、先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生し、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、周波数45MHzのサンプリングクロックで、つまり第一速度で、第1メモリ3に出力する。なお、実施の形態1で述べたように、アナログ/ディジタル変換回路2が変換した、アスペクト比16:9の画像信号を、そのまま再生した画像は、図2(a)に示した画像のようになる。
【0071】
次に、第1メモリ3が、実施の形態1の撮像装置の第1メモリ3と同様に、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで入力して記憶し、記憶した画像信号から、つまり、図2(a)に示した画像から、図2(b)に示す画像を抽出する。さらに、第1メモリ3は、図2(b)に示した画像の画像信号を、画像信号を入力したときの周波数45MHzの3/4の周波数33.75MHzのサンプリングクロックで読み出して、第3ディジタルフィルタ9に出力する。つまり、第1メモリ3は、画像信号を入力したときの第一速度より遅い第二速度で、画像信号を出力する。
【0072】
その後、第3ディジタルフィルタ9が、第1メモリ3からの画像信号を、周波数33.75MHzのサンプリングクロックで、つまり、上述した第二速度で入力する。そして、入力した画像信号の縦方向の画素の数は変えず、つまり、図2(b)に示す画像の縦方向の画素の数は変えず、その画像の横方向の各画素列について、入力した画像信号を利用して、補間方法を用い、以下に述べる方法で、入力した画像信号の画素の数の14/15の数の画像信号と、1/15の数の不要画素とを生成する。すなわち、第3ディジタルフィルタ9は、第1メモリ3からのディジタルの画像信号に対して、図3に示すように、順次、各画素に対応する係数を掛けて足し合わせ、連続した各15画素群に対して、14画素の新たな画像信号と1画素の不要画素とを生成する。このようにして、第3ディジタルフィルタ9は、生成した画像信号と不要画素とを、つまり、画像信号を入力したときの画素数と同数の画素数の画像信号を、周波数33.75MHzのサンプリングクロックで、つまり、第二速度で第5メモリ10に出力する。
【0073】
さらに、第5メモリ10が、第3ディジタルフィルタ9から、第3ディジタルフィルタ9が生成した不要画素以外の画像信号のみを、周波数33.75MHzのサンプリングクロックで、つまり第二速度で入力して記憶し、画像信号を入力したときの周波数33.75MHzの14/15の周波数31.5MHzのサンプリングクロックで、記憶した画像信号を読み出して、アスペクト比4:3の画像信号として撮像装置外部に出力する。すなわち、第5メモリ10は、第3ディジタルフィルタ9が生成した不要画素以外の画像信号のみを、つまり、入力した画像信号の画素数の14/15の画素数の画像信号を記憶して、画像信号を入力したときの第二速度より遅い第三速度で撮像装置外部に出力する。
【0074】
次に、本発明の実施の形態3の撮像装置がアスペクト比16:9の画像信号を外部に出力する場合の本発明の実施の形態3の撮像装置の動作を述べる。
【0075】
この場合、本発明の実施の形態3の撮像装置を構成する各構成手段のうち、撮像素子1と、アナログ/ディジタル変換回路2と、第4ディジタルフィルタ11と、第6メモリ12から構成される回路群が選択される。
【0076】
本発明の実施の形態3の撮像装置がアスペクト比4:3の画像信号を外部に出力するさいの動作と同様に、先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生し、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、周波数45MHzのサンプリングクロックで、つまり第一速度で、第4ディジタルフィルタ11に出力する。
【0077】
その後、第4ディジタルフィルタ11が、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で入力する。そして、入力した画像信号の画像の縦方向の画素の数は変えず、つまり、図2(a)に示す画像の縦方向の画素の数は変えず、その画像の横方向の各画素列について、入力した画像信号を利用して、補間方法を用い、以下に述べる方法で、入力した画像信号の画素の数の7/10の数の画像信号を生成する。すなわち、第4ディジタルフィルタ11は、アナログ/ディジタル変換回路2からのディジタルの画像信号に対して、図3に示すように、順次、各画素に対応する係数を掛けて足し合わせ、連続した各10画素の画素群に対して、7画素の新たな画像信号と3画素の不要画素とを生成する。このようにして、第4ディジタルフィルタ11は、画像信号を入力したときの周波数45MHzのサンプリングクロックで、つまり第一速度で、生成した画像信号と不要画素とを、つまり、入力したときの画素数と同数の画素数の画像信号を、第6メモリ12に出力する。
【0078】
次に、第6メモリ12が、第4ディジタルフィルタ11から、その第4ディジタルフィルタ11が生成した不要画素以外の画像信号のみを、周波数45MHzのサンプリングクロックで入力して記憶し、画像信号を入力したときの周波数45MHzの7/10の周波数31.5MHzのサンプリングクロックで、記憶した画像信号を読み出して、アスペクト比16:9の画像信号として撮像装置外部に出力する。すなわち、第6メモリ12は、画像信号を入力したときの画素数の7/10の画素数の画像信号を記憶して、画像信号を入力したときの第一速度より遅い第三速度で、つまり、第5メモリ10がアスペクト比4:3の画像信号を撮像装置外部に出力するさいと同じ第三速度で撮像装置外部に出力する。
【0079】
このように、本発明の実施の形態3の撮像装置は、アスペクト比4:3の画像信号を出力する場合でも、アスペクト比16:9の画像信号を出力する場合でも、周波数31.5MHzのサンプリングクロックで、つまり第三速度で、画像信号を出力することになる。
【0080】
(実施の形態4)
本発明の実施の形態4の撮像装置の構成をその動作とともに述べる。
【0081】
図6に、本発明の実施の形態4の撮像装置の構成図を示す。
【0082】
本発明の実施の形態4の撮像装置は、撮像素子1と、アナログ/ディジタル変換回路2と、第5ディジタルフィルタ13と、第7メモリ14と、第4ディジタルフィルタ11と、第6メモリ12から構成される。
【0083】
このように、本発明の実施の形態4の撮像装置は、本発明の実施の形態3の撮像装置が備えていた第1メモリ3、第3ディジタルフィルタ9および第5メモリ10の代わりに、第5ディジタルフィルタ13および第7メモリ14を備えていること以外は、本発明の実施の形態3の撮像装置が備えていた各構成手段を備えている。したがって、実施の形態4では、実施の形態3で述べたところと相違する部分のみについて述べる。
【0084】
第5ディジタルフィルタ13は、先ず、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で入力する。次に、入力した画像信号の縦方向の画素の数は変えず、つまり、図2(a)に示す画像の縦方向の画素の数は変えず、その画像の横方向の各画素列について、入力した画像信号を利用して、補間方法を用い、以下に述べる方法で、入力した画像信号の画素の数の14/15の数の画像信号と、1/15の数の不要画素とを生成する。すなわち、第5ディジタルフィルタ13は、アナログ/ディジタル変換回路2からのディジタルの画像信号に対して、図3に示すように、順次、各画素に対応する係数を掛けて足し合わせ、連続した各15画素の画素群に対して、14の画素の新たな画像信号と1画素の不要画素とを生成する。このようにして、第5ディジタルフィルタ13は、画像信号を入力したときの周波数45MHzのサンプリングクロックで、つまり第一速度で、生成した画像信号と不要画素とを、第7メモリ14に出力する。
【0085】
第7メモリ14は、第5ディジタルフィルタ13が生成した不要画素以外の部分のみを、周波数45MHzのサンプリングクロックで入力して記憶する。さらに、記憶した画像信号のうち、その画像信号の画像の縦方向の画素の数は変えず、その画像信号の画素の数の3/4の数の部分、つまり、図2(a)の画像の中央部分を抽出する。そして、第7メモリ14は、画像信号を入力したときの周波数45MHzの7/10の周波数31.5MHzのサンプリングクロックで、記憶した画像信号を読み出して、アスペクト比4:3の画像信号として撮像装置外部に出力する。つまり、第7メモリ14は、第5ディジタルフィルタ13からの画素数の7/10の画素数の画像信号を、画像信号を入力したときの第一速度より遅い第二速度で、撮像装置外部に出力する。
【0086】
なお、アナログ/ディジタル変換回路2は、撮像素子1からのアナログの画像信号をディジタルの画像信号に変換し、第5ディジタルフィルタ13または第4ディジタルフィルタ11に出力する。
【0087】
また、第6メモリ12は、実施の形態3で説明したように、第4ディジタルフィルタ11が生成した不要画素以外の画像信号のみを、すなわち、アスペクト比16:9の画像信号を、周波数31.5MHzのサンプリングクロックで、つまり第二速度で、撮像装置外部に出力する。
【0088】
したがって、本発明の実施の形態4の撮像装置は、アスペクト比4:3の画像信号を出力する場合でも、アスペクト比16:9の画像信号を出力する場合でも、周波数31.5MHzのサンプリングクロックで、つまり第二速度で、画像信号を出力することになる。
【0089】
(実施の形態5)
先ず、本発明の実施の形態5の撮像装置の構成を述べる。
【0090】
図7に、本発明の実施の形態5の撮像装置の構成図を示す。
【0091】
本発明の実施の形態5の撮像装置は、撮像素子1と、アナログ/ディジタル変換回路2と、第8メモリ15と、第6ディジタルフィルタ16と、第1スイッチ17と、第2スイッチ18と、第3スイッチ19と、伝送路から構成される。
【0092】
撮像素子1およびアナログ/ディジタル変換回路2それぞれは、実施の形態1で述べた本発明の実施の形態1の撮像装置の撮像素子1およびアナログ/ディジタル変換回路2それぞれと同等な手段であるので、説明を省略する。なお、アナログ/ディジタル変換回路2によって変換されたディジタルの画像信号は、第1スイッチ17または第2スイッチ18を介して、第8メモリ15または第6ディジタルフィルタ16に入力される。
【0093】
第8メモリ15は、本発明の実施の形態2の撮像装置の第4メモリ8と第3メモリ7の役割を兼ねた手段であり、本発明の実施の形態5の撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて、動作が異なるので、後に、本発明の実施の形態5の撮像装置の動作を述べるところで詳しく説明する。
【0094】
第6ディジタルフィルタ16は、本発明の実施の形態2の撮像装置の第1ディジタルフィルタ5と第2ディジタルフィルタ6の役割を兼ねた手段であり、上述した第8メモリ15と同様に、本発明の実施の形態5の撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて、動作が異なるので、後に、本発明の実施の形態5の撮像装置の動作を述べるところで詳しく説明する。
【0095】
第1スイッチ17は、第8メモリ15への入力として、アナログ/ディジタル変換回路2の出力、または、第6ディジタルフィルタ16の出力を選択する手段である。
【0096】
第2スイッチ18は、第6ディジタルフィルタ16への入力として、アナログ/ディジタル変換回路2の出力、または、第8メモリ15の出力を選択する手段である。
【0097】
第3スイッチ19は、本発明の実施の形態5の撮像装置が画像信号を装置外部に出力するさい、第8メモリ15の出力、または、第6ディジタルフィルタ16の出力を選択する手段である。
【0098】
伝送路は、上述した各構成手段を適宜接続する手段である。
【0099】
次に、このような本発明の実施の形態5の撮像装置の動作を述べる。
【0100】
本発明の実施の形態5の撮像装置の動作は、その撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて異なるので、本発明の実施の形態5の撮像装置が、アスペクト比4:3の画像信号を外部に出力する場合と、アスペクト比16:9の画像信号を外部に出力する場合とを区別して説明する。
【0101】
はじめに、本発明の実施の形態5の撮像装置がアスペクト比4:3の画像信号を外部に出力する場合の本発明の実施の形態5の撮像装置の動作を述べる。
【0102】
この場合、本発明の実施の形態5の撮像装置の第1スイッチ17、第2スイッチ18および第3スイッチ19が、いずれも図7に示すB側を選択することにより、撮像素子1からの画像信号は、アナログ/ディジタル変換回路2、第8メモリ15、第6ディジタルフィルタ16を順に通過して、本発明の実施の形態5の撮像装置外部に出力される。
【0103】
本発明の実施の形態1の撮像装置がアスペクト比4:3の画像信号を外部に出力するさいの動作と同様に、先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生する。そして、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、同じ45MHzのサンプリングクロックで、つまり第一速度で、第8メモリ15に出力する。
【0104】
そして、第8メモリ15が、本発明の実施の形態2の撮像装置の第4メモリ8と同様に、先ず、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で入力して記憶し、記憶した画像信号の画素の数の3/4の数となるように、画像信号を削減する。次に、第8メモリ15は、入力した画像信号の画素の数の4/5の数となるように、所定の位置に0という値を有する画像信号を付加し、画像信号を入力したときの周波数45MHzの4/5の周波数36MHzのサンプリングクロックで、つまり第一速度より遅い第二速度で、第6ディジタルフィルタ16に出力する。
【0105】
その後、第6ディジタルフィルタ16が、本発明の実施の形態1の撮像装置の第1ディジタルフィルタ5と同様に、先ず、第8メモリ15からの画像信号を、周波数36MHzのサンプリングクロックで、つまり第二速度で入力し、入力した画像信号を利用して、入力した画像信号の画素の数と同数の画素の画像信号を生成する。そして、生成した画像信号を、画像信号を入力したときの周波数36MHzのサンプリングクロックで、つまり第二速度で、アスペクト比4:3の画像信号として撮像装置外部に出力する。
【0106】
次に、本発明の実施の形態5の撮像装置がアスペクト比16:9の画像信号を外部に出力する場合の本発明の実施の形態5の撮像装置の動作を述べる。
【0107】
この場合、本発明の実施の形態5の撮像装置の第1スイッチ17、第2スイッチ18および第3スイッチ19が、いずれも図7に示すA側を選択することにより、撮像素子1からの画像信号は、アナログ/ディジタル変換回路2、第6ディジタルフィルタ16、第8メモリ15を順に通過して、本発明の実施の形態5の撮像装置外部に出力される。
【0108】
本発明の実施の形態5の撮像装置がアスペクト比4:3の画像信号を外部に出力するさいの動作と同様に、先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生する。そして、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、同じ45MHzのサンプリングクロックで、つまり第一速度で、第6ディジタルフィルタ16に出力する。
【0109】
次に、第6ディジタルフィルタ16が、本発明の実施の形態1の撮像装置の第2ディジタルフィルタ6と同様に、先ず、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で入力し、その入力した画像信号を利用して、入力した画像信号の画素の数の4/5の数の画像信号と1/5の数の不要画素とを生成し、画像信号を入力したときの周波数45MHzのサンプリングクロックで、つまり第一速度で、第8メモリ15に出力する。
【0110】
その後、第8メモリ15が、本発明の実施の形態1の撮像装置の第3メモリ7と同様に、第6ディジタルフィルタ16から、その第6ディジタルフィルタ16が生成した不要画素以外の画像信号のみを、周波数45MHzのサンプリングクロックで、つまり第一速度で入力して記憶する。そして、画像信号を入力したときの周波数45MHzの4/5の周波数36MHzのサンプリングクロックで、つまり、第6ディジタルフィルタ16がアスペクト比4:3の画像信号を撮像装置外部に出力するさいと同じ第二速度で、記憶した画像信号を読み出して、アスペクト比16:9の画像信号として撮像装置外部に出力する。
【0111】
このように、本発明の実施の形態5の撮像装置は、アスペクト比4:3の画像信号を出力する場合でも、アスペクト比16:9の画像信号を出力する場合でも、周波数36MHzのサンプリングクロックで、つまり第二速度で、画像信号を出力する。
【0112】
(実施の形態6)
先ず、本発明の実施の形態6の撮像装置の構成を述べる。
【0113】
図8に、本発明の実施の形態6の撮像装置の構成図を示す。
【0114】
本発明の実施の形態6の撮像装置は、撮像素子1と、アナログ/ディジタル変換回路2と、第7ディジタルフィルタ20と、第9メモリ21から構成される。
【0115】
撮像素子1およびアナログ/ディジタル変換回路2それぞれは、実施の形態1で述べた本発明の実施の形態1の撮像装置の撮像素子1およびアナログ/ディジタル変換回路2それぞれと同等な手段であるので、説明を省略する。なお、アナログ/ディジタル変換回路2は、変換したディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で第7ディジタルフィルタ20に出力する。
【0116】
第7ディジタルフィルタ20は、本発明の実施の形態4の撮像装置の第5ディジタルフィルタ13と第4ディジタルフィルタ11の役割を兼ねた手段であり、本発明の実施の形態6の撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて、動作が異なるので、後に、本発明の実施の形態6の撮像装置の動作を述べるところで詳しく説明する。
【0117】
第9メモリ21は、本発明の実施の形態4の撮像装置の第7メモリ14と第6メモリ12の役割を兼ねた手段であり、上述した第7ディジタルフィルタ20と同様に、本発明の実施の形態6の撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて、動作が異なるので、後に、本発明の実施の形態6の撮像装置の動作を述べるところで詳しく説明する。
【0118】
次に、このような本発明の実施の形態6の撮像装置の動作を述べる。
【0119】
本発明の実施の形態6の撮像装置の動作は、その撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて異なるので、本発明の実施の形態6の撮像装置が、アスペクト比4:3の画像信号を外部に出力する場合と、アスペクト比16:9の画像信号を外部に出力する場合とを区別して説明する。
【0120】
はじめに、本発明の実施の形態6の撮像装置がアスペクト比4:3の画像信号を外部に出力する場合の本発明の実施の形態6の撮像装置の動作を述べる。
【0121】
本発明の実施の形態1の撮像装置がアスペクト比4:3の画像信号を外部に出力するさいの動作と同様に、先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生する。そして、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、同じ45MHzのサンプリングクロックで、つまり第一速度で、第7ディジタルフィルタ20に出力する。
次に、第7ディジタルフィルタ20が、本発明の実施の形態4の撮像装置の第5ディジタルフィルタ13と同様に、先ず、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で入力し、その入力した画像信号を利用して、入力した画像信号の画素の数の14/15の画像信号と、1/15の数の不要画素とを生成し、画像信号を入力したときの周波数45MHzのサンプリングクロックで、つまり第一速度で、第9メモリ21に出力する。
【0122】
その後、第9メモリ21が、本発明の実施の形態3の撮像装置の第7メモリ14と同様に、第7ディジタルフィルタ20からの画像信号のうち、その画像信号の画素の数の3/4の数の画素を抽出し、かつ、第7ディジタルフィルタ20が生成した不要画素以外の画像信号のみを、周波数45MHzのサンプリングクロックで、つまり第一速度で入力して記憶する。そして、第9メモリ21は、画像信号を入力したときの周波数45MHzの7/10の周波数31.5MHzのサンプリングクロックで、つまり第二速度で、記憶した画像信号を読み出して、アスペクト比4:3の画像信号として撮像装置外部に出力する。
【0123】
次に、本発明の実施の形態6の撮像装置がアスペクト比16:9の画像信号を外部に出力する場合の本発明の実施の形態6の撮像装置の動作を述べる。
【0124】
本発明の実施の形態6の撮像装置がアスペクト比4:3の画像信号を外部に出力するさいの動作と同様に、先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生する。そして、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、同じ45MHzのサンプリングクロックで、つまり第一速度で、第7ディジタルフィルタ20に出力する。
【0125】
次に、第7ディジタルフィルタ20が、本発明の実施の形態3の撮像装置の第4ディジタルフィルタ11と同様に、先ず、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で入力し、その入力した画像信号を利用して、入力した画像信号の画素の数の7/10の画像信号と、3/10の数の不要画素とを生成し、画像信号を入力したときの周波数45MHzのサンプリングクロックで、つまり第一速度で、第9メモリ21に出力する。
【0126】
その後、第9メモリ21が、本発明の実施の形態3の撮像装置の第6メモリ12と同様に、第7ディジタルフィルタ20から、その第7ディジタルフィルタ20が生成した不要画素以外の画像信号のみを、周波数45MHzのサンプリングクロックで、つまり第一速度で入力して記憶する。そして、画像信号を入力したときの周波数45MHzの7/10の周波数31.5MHzのサンプリングクロックで、つまり、第7ディジタルフィルタ20がアスペクト比4:3の画像信号を撮像装置外部に出力さいと同じ第二速度で、記憶した画像信号を読み出して、アスペクト比16:9の画像信号として撮像装置外部に出力する。
【0127】
このように、本発明の実施の形態6の撮像装置は、アスペクト比4:3の画像信号を出力する場合でも、アスペクト比16:9の画像信号を出力する場合でも、周波数31.5MHzのサンプリングクロックで、つまり第二速度で、画像信号を出力する。
【0128】
(実施の形態7)
本発明の実施の形態7の撮像装置の構成をその動作とともに述べる。
【0129】
図9に、本発明の実施の形態7の撮像装置の構成図を示す。
【0130】
本発明の実施の形態7の撮像装置は、撮像素子1と、アナログ/ディジタル変換回路2と、第10メモリ22と、第2ディジタルフィルタ6と、第3メモリ7から構成される。
【0131】
このように、本発明の実施の形態7の撮像装置は、本発明の実施の形態2の撮像装置が備えていた第4メモリ8と第1ディジタルフィルタ5の代わりに、第10メモリ22を備えていること以外は、本発明の実施の形態2の撮像装置が備えていた各構成手段を備えている。したがって、実施の形態7では、実施の形態2で述べたところと相違する部分のみについて述べる。
【0132】
第10メモリ22は、本発明の実施の形態2の撮像装置の第4メモリ8のようなものであり、先ず、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で入力して記憶する。
【0133】
そして、第10メモリ22は、記憶した画像信号の画像から、すなわち、図2(a)に示した画像から、その画像の中央部分を抽出するように、つまり、図2(b)に示す画像を抽出するように、図2(a)に示した画像の縦方向の画素の数は変えず、入力した画像信号の画素の数の3/4の数となるように、画像信号を削減する。
【0134】
次に、第10メモリ22は、画素数を削減した後の画像をそのままにし、つまり、図2(b)に示す画像の縦方向および横方向の画素の数は変えず、図2(f)に示すように、その画像の右端に、その画像の縦方向の画素の数と同数となるように、かつ、画素を削減した後の画像の画素を含めて、入力した画像信号の画素の数の4/5の数となるように、0という値を有する画素のかたまりを付加する。
【0135】
さらに、第10メモリ22は、図2(f)に示した画像信号を、画像信号を入力したときの周波数45MHzの4/5の周波数36MHzのサンプリングクロックで、つまり、第一速度より遅い第二速度で読み出して、撮像装置外部に出力する。つまり、第10メモリ22は、画像信号を入力したときの画素数の4/5の画素数の画像信号を、画像信号を入力したときのサンプリングクロック45MHzの4/5のサンプリングクロック36MHzで、アスペクト比4:3の画像信号として撮像装置外部に出力する。
【0136】
なお、アナログ/ディジタル変換回路2は、撮像素子1からのアナログの画像信号をディジタルの画像信号に変換し、第10メモリ22または第2ディジタルフィルタ6に出力する。
【0137】
また、第3メモリ7は、実施の形態1で説明したように、第2ディジタルフィルタ6が生成した不要画素以外の画像信号のみを、すなわち、アスペクト比16:9の画像信号を、周波数36MHzのサンプリングクロックで、つまり第二速度で、撮像装置外部に出力する。
【0138】
このように、本発明の実施の形態7の撮像装置は、アスペクト比4:3の画像信号を出力する場合でも、アスペクト比16:9の画像信号を出力する場合でも、周波数36MHzのサンプリングクロックで、つまり第二速度で、画像信号を出力する。
【0139】
ただし、本発明の実施の形態7の撮像装置がアスペクト比4:3の画像信号を装置外部に出力する場合、その装置の後段の装置または回路等によって、本発明の実施の形態7の撮像装置が付加した画素の画像信号を除去する必要がある。
【0140】
(実施の形態8)
本発明の実施の形態8の撮像装置の構成をその動作とともに述べる。
【0141】
図10に、本発明の実施の形態8の撮像装置の構成図を示す。
【0142】
本発明の実施の形態8の撮像装置は、撮像素子1と、アナログ/ディジタル変換回路2と、第11メモリ23と、第8ディジタルフィルタ24と、第1スイッチ17と、第2スイッチ18と、第3スイッチ19と、伝送路から構成される。
【0143】
撮像素子1およびアナログ/ディジタル変換回路2それぞれは、実施の形態1で述べた本発明の実施の形態1の撮像装置の撮像素子1およびアナログ/ディジタル変換回路2それぞれと同等な手段であるので、説明を省略する。また、第1スイッチ17、第2スイッチ18、第3スイッチ19および伝送路それぞれは、実施の形態5で述べた本発明の実施の形態5の撮像装置の第1スイッチ17、第2スイッチ18、第3スイッチ19および伝送路それぞれと同等な手段であるので、説明を省略し、後に、本発明の実施の形態8の撮像装置の動作を述べるところで適宜説明する。なお、アナログ/ディジタル変換回路2によって変換されたディジタルの画像信号は、第1スイッチ17または第2スイッチ18を介して、第11メモリ23または第8ディジタルフィルタ24に入力される。
【0144】
第11メモリ23は、本発明の実施の形態7の撮像装置の第10メモリ22と第3メモリ7の役割を兼ねた手段であり、本発明の実施の形態8の撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて、動作が異なるので、後に、本発明の実施の形態8の撮像装置の動作を述べるところで詳しく説明する。
【0145】
第8ディジタルフィルタ24は、本発明の実施の形態7の撮像装置の第2ディジタルフィルタ6のような手段であり、上述した第11メモリ23と同様に、本発明の実施の形態8の撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて、動作が異なるので、後に、本発明の実施の形態8の撮像装置の動作を述べるところで詳しく説明する。
【0146】
次に、このような本発明の実施の形態8の撮像装置の動作を述べる。
【0147】
本発明の実施の形態8の撮像装置の動作は、その撮像装置が外部に出力する画像信号のアスペクト比4:3または16:9に応じて異なるので、本発明の実施の形態8の撮像装置が、アスペクト比4:3の画像信号を外部に出力する場合と、アスペクト比16:9の画像信号を外部に出力する場合とを区別して説明する。
【0148】
はじめに、本発明の実施の形態8の撮像装置がアスペクト比4:3の画像信号を外部に出力する場合の本発明の実施の形態8の撮像装置の動作を述べる。
【0149】
この場合、本発明の実施の形態8の撮像装置の第1スイッチ17、第2スイッチ18および第3スイッチ19が、いずれも図10に示すB側を選択することにより、撮像素子1からの画像信号は、アナログ/ディジタル変換回路2、第11メモリ23、第8ディジタルフィルタ24を順に通過して、本発明の実施の形態8の撮像装置外部に出力される。
【0150】
本発明の実施の形態1の撮像装置がアスペクト比4:3の画像信号を外部に出力するさいの動作と同様に、先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生する。そして、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、同じ45MHzのサンプリングクロックで、つまり第一速度で、第11メモリ23に出力する。
【0151】
次に、第11メモリ23が、本発明の実施の形態7の撮像装置の第10メモリ22と同様に、先ず、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で、入力して記憶する。そして、記憶した画像信号から、その画像の画素の数の3/4の数となって、図2(a)の画像の中央部分を抽出するように、画像信号を削減する。その後、第11メモリ23は、画素数を削減した後の画像をそのままにし、図2(f)に示すように、その画像の右端に、その画像の縦方向の画素の数と同数となるように、かつ、画素を削減した後の画像の画素を含めて、入力した画像信号の画素の数の4/5の数となるように、0という値を有する画素のかたまりを付加する。さらに、図2(f)に示した画像信号を、画像信号を入力したときの周波数45MHzの4/5の周波数36MHzのサンプリングクロックで、つまり、第一速度より遅い第二速度で読み出して、第8ディジタルフィルタ24に出力する。
【0152】
その後、第8ディジタルフィルタ24が、第11メモリ23からの画像信号を周波数36MHzのサンプリングクロックで入力し、そのまま、周波数36MHzのサンプリングクロックで、つまり第二速度で、アスペクト比4:3の画像信号として撮像装置外部に出力する。
【0153】
次に、本発明の実施の形態8の撮像装置がアスペクト比16:9の画像信号を外部に出力する場合の本発明の実施の形態8の撮像装置の動作を述べる。
【0154】
この場合、本発明の実施の形態5の撮像装置の第1スイッチ17、第2スイッチ18および第3スイッチ19が、いずれも図10に示すA側を選択することにより、撮像素子1からの画像信号は、アナログ/ディジタル変換回路2、第8ディジタルフィルタ24、第11メモリ23を順に通過して、本発明の実施の形態8の撮像装置外部に出力される。
【0155】
本発明の実施の形態8の撮像装置がアスペクト比4:3の画像信号を外部に出力するさいの動作と同様に、先ず、撮像素子1が、アスペクト比16:9のアナログの画像信号を発生する。そして、アナログ/ディジタル変換回路2が、撮像素子1の各画素からのアナログの画像信号を周波数45MHzのサンプリングクロックでディジタルの画像信号に変換し、同じ45MHzのサンプリングクロックで、つまり第一速度で、第8ディジタルフィルタ24に出力する。
【0156】
そして、第8ディジタルフィルタ24が、本発明の実施の形態1の撮像装置の第2ディジタルフィルタ6と同様に、先ず、アナログ/ディジタル変換回路2からのディジタルの画像信号を、周波数45MHzのサンプリングクロックで、つまり第一速度で入力し、その入力した画像信号を利用して、入力した画像信号の画素の数の4/5の画像信号と1/5の不要画素とを生成し、画像信号を入力したときの周波数45MHzのサンプリングクロックで、つまり第一速度で、第11メモリ23に出力する。
【0157】
その後、第11メモリ23が、本発明の実施の形態1の撮像装置の第3メモリ7と同様に、第8ディジタルフィルタ24から、その第8ディジタルフィルタ24が生成した不要画素以外の画像信号のみを、周波数45MHzのサンプリングクロックで、つまり第一速度で入力して記憶する。そして、画像信号を入力したときの周波数45MHzの4/5の周波数36MHzのサンプリングクロックで、つまり、第8ディジタルフィルタ24がアスペクト比4:3の画像信号を撮像装置外部に出力するさいと同じ第二速度で、記憶した画像信号を読み出して、アスペクト比16:9の画像信号として撮像装置外部に出力する。
【0158】
このように、本発明の実施の形態8の撮像装置は、アスペクト比4:3の画像信号を出力する場合でも、アスペクト比16:9の画像信号を出力する場合でも、周波数36MHzのサンプリングクロックで、つまり第二速度で、画像信号を出力することになる。
【0159】
ただし、本発明の実施の形態8の撮像装置がアスペクト比4:3の画像信号を装置外部に出力する場合、その装置の後段の装置または回路等によって、本発明の実施の形態8の撮像装置が付加した画素の画像信号を除去する必要がある。
【0160】
なお、本発明では、画素削減手段として第1メモリ3または第10メモリ22、画素付加手段として第2メモリ4、画素制御手段として第1ディジタルフィルタ5、第3ディジタルフィルタ9、第5ディジタルフィルタ13、第6ディジタルフィルタ16または第8ディジタルフィルタ24を用いた。また、画素調整手段として第2ディジタルフィルタ6、第4ディジタルフィルタ11または第7ディジタルフィルタ20、画素抽出手段として第3メモリ7または第6メモリ12を用いた。さらに、画素加減手段として第4メモリ8、第8メモリ15または第11メモリ23、画素選抜手段として第3メモリ7または第6メモリ12、画素選択手段として第5メモリ10、第7メモリ14、第9メモリ21または第3メモリ7を用いた。
【0161】
また、本発明の実施の形態1、2、5、7または8の撮像装置は、その撮像装置の後段の装置または回路等に画像信号を出力するさいの伝送路の伝送速度を考慮して、周波数36MHzのサンプリングクロックで画像信号を出力するとした。同様に、本発明の実施の形態3、4または6の撮像装置は、その撮像装置の後段の装置または回路等に画像信号を出力するさいの伝送路の伝送速度を考慮して、周波数31.5MHzのサンプリングクロックで画像信号を出力するとした。
【0162】
また、本発明の各実施の形態では、その実施の形態の撮像装置のそれぞれの構成手段が所定の処理をするさいのサンプリングクロックは、45、36、33.75または31.5MHzに限るものではない。要するに、本発明の各実施の形態の撮像装置のそれぞれの構成手段が所定の処理をするさいの処理速度が、本発明の各実施の実施形態で示した第一速度、その第一速度より遅い第二速度、さらに、第二速度より速い第三速度、または、第二速度より遅い第三速度になるようなサンプリングクロックでありさえすればよい。
【0163】
また、本発明の各実施の形態の撮像装置のディジタルフィルタは、補間方法を用いて、新たな画像信号を生成するとしたが、本発明の各実施の形態の撮像装置のディジタルフィルタは、補間方法を用いずに画像信号を生成してもよい。要するに、本発明の各実施の形態の撮像装置のディジタルフィルタは、所定の画像信号を利用して、新たな所定の画像信号を生成しさえすればよい。
【0164】
また、本発明の各実施の形態の撮像装置の第2メモリ4、第4メモリ8、第8メモリ15、第10メモリ22または第11メモリ23は、所定の位置に0という値の画像信号を付加するとしたが、上述した、本発明の各実施の形態の撮像装置のメモリ回路またはディジタルフィルタは、所定の位置でありさえすれば、0以外の値の画像信号を付加してもよい。
【0165】
また、本発明の各実施の形態の撮像装置の第1メモリ3、第4メモリ8、第5メモリ10、第7メモリ14、第3メモリ7、第6メモリ12、第8メモリ15または第9メモリ21、第10メモリ22または第11メモリ23は、画像信号を入力するさいに、それぞれ所定の画像信号を入力するとしたが、上述した本発明の各実施の形態の撮像装置のメモリ回路は、画像信号を入力するさい、または、出力するさいに、必要とするもの以外の画像信号を除去しさえすればよい。
【0166】
また、本発明の実施の形態7および8では、第10メモリ22または第11メモリ23は、図2(f)に示した画像のように、所定の画像の右端に、0という値を有する画素のかたまりを付加するとしたが、本発明の実施の形態7または8の第10メモリ22または第11メモリ23は、所定の画像の左端に、0以外の所定の値を有する画素のかたまりを付加するとしてもよい。要するに、本発明の実施の形態7または8の第10メモリ22または第11メモリ23は、図2(b)に示した画像を含み、かつ、入力したさいの画像信号の画素の数の4/5の数となるように、画像信号の画素の数を制御しさえすればよい。
【0167】
【発明の効果】
以上説明したところから明らかなように、本発明は、画像信号を出力するさい、アスペクト比が切り換わっても、同一のサンプリングクロックで画像信号を出力する撮像装置を提供することができる。
【0168】
また、本発明は、メモリ回路の画像信号の読み出しのサンプリングクロックを1種類とする撮像装置を提供することができる。
【図面の簡単な説明】
【図1】本発明の実施の形態1の撮像装置の構成図
【図2】本発明の実施の形態で扱う画像の構成図
【図3】本発明の各実施の形態の撮像装置のディジタルフィルタが行う、画像信号の処理を説明するための図
【図4】本発明の実施の形態2の撮像装置の構成図
【図5】本発明の実施の形態3の撮像装置の構成図
【図6】本発明の実施の形態4の撮像装置の構成図
【図7】本発明の実施の形態5の撮像装置の構成図
【図8】本発明の実施の形態6の撮像装置の構成図
【図9】本発明の実施の形態7の撮像装置の構成図
【図10】本発明の実施の形態8の撮像装置の構成図
【図11】従来の撮像装置の構成図
【符号の説明】
1 撮像素子
2 アナログ/ディジタル変換回路
3 第1メモリ
4 第2メモリ
5 第1ディジタルフィルタ
6 第2ディジタルフィルタ
7 第3メモリ
8 第4メモリ
9 第3ディジタルフィルタ
10 第5メモリ
11 第4ディジタルフィルタ
12 第6メモリ
13 第5ディジタルフィルタ
14 第7メモリ
15 第8メモリ
16 第6ディジタルフィルタ
17 第1スイッチ
18 第2スイッチ
19 第3スイッチ
20 第7ディジタルフィルタ
21 第9メモリ
22 第10メモリ
23 第11メモリ
24 第8ディジタルフィルタ
25 メモリ
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to an imaging apparatus that switches and outputs image signals having different aspect ratios, such as an image signal having an aspect ratio (screen aspect ratio) of 16: 9 and an image signal of 4: 3. .
[0002]
[Prior art]
2. Description of the Related Art Conventionally, as an image pickup apparatus that switches and outputs image signals having different aspect ratios, such as an image signal having an aspect ratio (aspect ratio of a screen) of 16: 9 and an image signal of 4: 3, for example, The thing described in 6-339075 is known.
[0003]
FIG. 11 shows a configuration diagram of such a conventional imaging apparatus. In FIG. 11, reference numeral 1 denotes an image sensor having an aspect ratio (screen aspect ratio) of 16: 9 and generating an analog image signal. Reference numeral 2 denotes an analog / digital conversion circuit that converts an analog image signal from the image sensor 1 into a digital image signal. The analog / digital conversion circuit 2 converts an analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz. 25, a digital image signal from the analog / digital conversion circuit 2 is input and stored with a sampling clock having a frequency of 45 MHz, and the stored image signal is read out according to the aspect ratio of the image signal output by the imaging device. It is a memory circuit that outputs to the outside of the imaging device.
[0004]
Next, the operation of such a conventional imaging device will be described.
[0005]
11, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, and the analog / digital conversion circuit 2 converts the analog image signal from the image sensor 1 into a 45 MHz sampling clock. To output.
[0006]
Next, the memory circuit 25 stores the digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz.
[0007]
When the aspect ratio of the image signal output from the imaging device to the outside of the device is 16: 9, that is, when the memory circuit 25 outputs the image signal having the aspect ratio of 16: 9 to the outside of the imaging device, the memory circuit 25 Then, all the stored image signals are read out with a sampling clock having the same frequency of 45 MHz when the image signals are input and stored, and output to the outside of the imaging apparatus.
[0008]
On the other hand, when the aspect ratio of an image signal output from the imaging device to the outside of the device is 4: 3, that is, when the memory circuit 25 outputs an image signal having an aspect ratio of 4: 3 to the outside of the device, the memory circuit 25 The number of pixels in the vertical direction of the image is not changed so that the central portion of the image of the stored image signal is extracted, and only the 3 portion in the horizontal direction is changed to 3 of the frequency of 45 MHz when the image signal is input. At a sampling clock of a frequency of 33.75 MHz, and outputs it to the outside of the imaging apparatus.
[0009]
As described above, the conventional imaging apparatus switches the image signal having the aspect ratio of 16: 9 and the image signal having the aspect ratio of 4: 3 and outputs the image signal by controlling the operation of reading the image signal of the memory circuit 25.
[0010]
[Problems to be solved by the invention]
As described above, the conventional imaging apparatus can switch and output an image signal having an aspect ratio of 16: 9 and an image signal having an aspect ratio of 4: 3, but the imaging apparatus outputs an image signal. In addition, the sampling clock is changed according to the aspect ratio. In other words, the imaging device outputs an image signal with a sampling clock having a frequency of 45 MHz when the aspect ratio of the output image signal is 16: 9, and outputs the image signal when the aspect ratio of the output image signal is 4: 3. An image signal is output at a sampling clock of 0.75 MHz.
[0011]
Therefore, even when the image signal is processed in the subsequent stage of the imaging apparatus, it is necessary to switch between two types of sampling clocks of 45 MHz and 33.75 MHz in accordance with the aspect ratio. For this reason, a problem arises in that a plurality of circuits for processing image signals are required at a subsequent stage of the imaging device, and a problem that these circuits are complicated.
[0012]
Further, as described in the section of "Prior Art", since two kinds of sampling clocks of 45 MHz and 33.75 MHz are mixed as sampling clocks for reading image signals of the memory circuit 25, noise jumps into the analog circuit. Such problems may occur.
[0013]
The present invention takes into consideration the problem that the sampling clock changes in accordance with the aspect ratio when outputting an image signal in such a conventional imaging apparatus, and the aspect ratio is switched when outputting the image signal. It is another object of the present invention to provide an imaging device that outputs an image signal at the same sampling clock.
[0014]
In addition, the present invention considers the problem that two types of sampling clocks for reading an image signal from a memory circuit are mixed in a conventional imaging device, and takes an imaging device that uses one type of sampling clock for reading an image signal from a memory circuit. The purpose is to provide.
[0015]
[Means for Solving the Problems]
The present invention according to claim 1 has an image sensor that has a predetermined number of pixels in a vertical direction and a horizontal direction, generates an image signal, and inputs an image signal from the image sensor at a predetermined first speed, A pixel reduction unit that outputs the image at a predetermined second speed lower than the first speed by reducing the number of pixels in the horizontal direction without changing the number of pixels in the vertical direction of the image sensor, and an image from the pixel reduction unit. A pixel adding means for inputting a signal, adding a predetermined number of pixels having a predetermined value to a predetermined position of the image signal, and outputting at a predetermined third speed higher than the second speed; Means for inputting an image signal from the means, using the input image signal, generating an image signal of the same number of pixels as the number of input pixels, and outputting the image signal at the third speed; and The image signal is input at the first speed, and the image sensor in the vertical direction Using the same number of pixels, using the image signal of the pixel, generate an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal, and generate the same number of pixels as the number of input pixels. In order to generate a predetermined number of unnecessary pixels having a predetermined value at a predetermined position, a pixel adjustment unit that outputs at the first speed, and an image signal from the pixel adjustment unit is input, and the pixel A pixel extracting unit that outputs only the image signal other than the unnecessary pixels generated by the adjusting unit at the third speed, wherein the pixel control unit inputs or outputs the image signal, and outputs a predetermined image. Signal, the pixel adding means adds a predetermined image signal when inputting or outputting an image signal, and the pixel extracting means adds or outputs the image signal when inputting or outputting the image signal. , Predetermined image signal An imaging apparatus characterized by removing the.
[0016]
The present invention according to claim 2 has an image sensor that has a predetermined number of pixels in the vertical direction and the horizontal direction, generates an image signal, and inputs an image signal from the image sensor at a predetermined first speed, The number of pixels in the vertical direction of the image sensor is not changed, the number of pixels in the horizontal direction is reduced, a predetermined number of pixels having a predetermined value are added at predetermined positions, A pixel adjusting means for outputting at a second speed, and an image signal from the pixel adjusting means are input, and an image signal of the same number of pixels as the number of input pixels is generated by using the input image signal. Pixel control means that outputs at two speeds, the image signal from the image sensor is input at the first speed, the number of pixels in the vertical direction of the image sensor does not change, using the image signal of the pixel, Generate an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal. Pixel adjustment means for generating a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so that the number of pixels is equal to the number of input pixels, and outputting the pixel at the first speed; and A pixel selection unit that receives an image signal from the adjustment unit and outputs only the image signal other than the unnecessary pixels generated by the pixel adjustment unit at the second speed, and the pixel adjustment unit receives the image signal. A predetermined image signal is removed at the time of output, and a predetermined image signal is added, and the pixel selection means removes the predetermined image signal at the time of inputting or outputting the image signal. An imaging apparatus characterized in that:
[0017]
The present invention according to claim 6, having a predetermined number of pixels in the vertical direction and the horizontal direction, an image sensor that generates an image signal, and an image signal from the image sensor is input at a predetermined first speed, A pixel reduction unit that outputs the image at a predetermined second speed lower than the first speed by reducing the number of pixels in the horizontal direction without changing the number of pixels in the vertical direction of the image sensor, and an image from the pixel reduction unit. A signal is input, and the image signal is used to generate an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal, so that the number of pixels is equal to the number of input pixels, A pixel control unit that generates a predetermined number of unnecessary pixels having a predetermined value at a predetermined position and outputs the pixel at the second speed, and inputs an image signal from the pixel control unit, and the pixel control unit generates Only the image signals other than the unnecessary pixels are A pixel selection unit that outputs at a predetermined third speed that is slow, and an image signal from the image sensor is input at the first speed, and the number of pixels in the vertical direction of the image sensor is unchanged, and the image signal of that pixel is Utilizing and generating an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal, and having a predetermined value at a predetermined position so as to be the same number of pixels as the number of input pixels A pixel adjustment unit that generates a predetermined number of unnecessary pixels and outputs at the first speed, and inputs an image signal from the pixel adjustment unit, and outputs only the image signals other than the unnecessary pixels generated by the pixel adjustment unit. Pixel extraction means for outputting the image signal at the third speed, wherein the pixel selection means removes a predetermined image signal when inputting or outputting an image signal, and wherein the pixel extraction means To enter, or Again outputting an imaging apparatus characterized by removing a predetermined image signal.
[0018]
The present invention according to claim 7, having a predetermined number of pixels in the vertical direction and the horizontal direction, an image sensor that generates an image signal, and inputting an image signal from the image sensor at a predetermined first speed, The number of pixels in the vertical direction of the imaging device is not changed, and an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal is generated using the image signal of the pixel, and A pixel control unit that generates a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so as to have the same number of pixels, and outputs the pixel signal at the first speed, and an image signal from the pixel control unit. And removing the unnecessary pixels generated by the pixel control means, reducing the number of pixels in the horizontal direction without changing the number of pixels in the vertical direction of the remaining image signal, and reducing the number of pixels in the horizontal direction. A pixel selecting means for outputting at a slow predetermined second speed; The image signal from the element is input at the first speed, and the number of pixels in the vertical direction of the imaging element is not changed, and the predetermined number of pixels of the input image signal is smaller than the number of pixels of the input image signal using the image signal of the pixel. While generating an image signal of a number of pixels, a predetermined number of unnecessary pixels having a predetermined value at a predetermined position are generated so as to be the same number of pixels as the number of input pixels, at the first speed. A pixel adjustment unit that outputs, and an image signal from the pixel adjustment unit, and a pixel selection unit that outputs only the image signals other than the unnecessary pixels generated by the pixel adjustment unit at the second speed, The pixel selecting means removes a predetermined image signal when inputting or outputting an image signal, and the pixel selecting means outputs a predetermined image signal when inputting or outputting an image signal. Characterized by removal That is an image pickup apparatus.
[0019]
According to the present invention, there is provided an image pickup device having a predetermined number of pixels in a vertical direction and a horizontal direction, generating an image signal, and a pixel adjusting means for inputting the image signal and performing predetermined processing on the image signal. And an image signal input, using the image signal, a pixel control means for generating an image signal different from the image signal, and an image signal from the image sensor to the pixel adjustment means or the pixel control means A first image signal transmitting means for guiding, an image signal from the pixel adjusting means, a second image signal transmitting means for guiding the image signal to the outside of the pixel control means or the imaging device, and an image signal from the pixel controlling means, A third image signal transmitting unit that guides the image signal to the outside of the image capturing apparatus, and when the image capturing apparatus outputs an image signal having a predetermined aspect ratio to the outside, the image signal from the image sensor is transmitted to the first image signal transmitting unit. The pixel adjusting means inputs an image signal from the image sensor at a predetermined first speed, and does not change the number of pixels in the vertical direction of the image sensor, Reducing the number of pixels, adding a predetermined number of pixels having a predetermined value at a predetermined position, and controlling the pixel control by the second image signal transmitting means at a predetermined second speed lower than the first speed. Means, the pixel control means receives an image signal from the pixel adjusting means, generates an image signal of the same number of pixels as the number of input pixels by using the input image signal, and At two speeds, the third image signal is output to the outside of the imaging device by the third image signal transmission means, and when the imaging device outputs an image signal of a predetermined aspect ratio different from the predetermined aspect ratio to the outside, the output from the imaging device is The image signal is transmitted by the first image signal transmission. Guided by the stage to the pixel control means, the pixel control means inputs the image signal from the image sensor at the first speed, the number of pixels in the vertical direction of the image sensor does not change, the image of the pixel A signal is used to generate an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal, and a predetermined value is set at a predetermined position so that the number of pixels is equal to the number of input pixels. A predetermined number of unnecessary pixels having the following are generated and output to the pixel adjusting means by the third image signal transmitting means at the first speed, and the pixel adjusting means outputs an image signal from the pixel controlling means. An image pickup apparatus, comprising: inputting and outputting only image signals other than the unnecessary pixels generated by the pixel control means at a second speed to the outside of the image pickup apparatus by the second image signal transmission means.
[0020]
The present invention according to claim 16 has a predetermined number of pixels in the vertical direction and the horizontal direction, an image sensor that generates an image signal, and an image signal from the image sensor is input at a predetermined first speed, A predetermined process is performed on the image signal to generate an image signal different from the input image signal, and a pixel adjustment unit that outputs at the first speed, and an image signal from the pixel adjustment unit are input, and a predetermined image is input. A pixel selection unit that outputs only a signal at a predetermined second speed lower than the first speed, and when the imaging device outputs an image signal having a predetermined aspect ratio to the outside, the pixel adjustment unit includes the imaging device. The number of pixels in the vertical direction is not changed, and an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal is generated using the image signal of the pixel, and the pixel of the input image signal is generated. So that there are as many pixels as When a predetermined number of unnecessary pixels having a predetermined value are generated and output at a predetermined position, and the image pickup apparatus outputs an image signal having a predetermined aspect ratio different from the predetermined aspect ratio to the outside, the pixel is output from the pixel. The adjusting unit does not change the number of pixels in the vertical direction of the image sensor, and generates an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal by using the image signal of the pixel. Generating and outputting a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so that the number of pixels is equal to the number of pixels of the input image signal, and the pixel selection unit inputs the image signal An image pickup apparatus characterized by removing a predetermined image signal at the time of output or output.
[0021]
The present invention according to claim 19 has an image sensor that has a predetermined number of pixels in the vertical direction and the horizontal direction, generates an image signal, and inputs an image signal from the image sensor at a predetermined first speed, The number of pixels in the vertical direction of the imaging device is not changed, and an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal is generated using the image signal of the pixel, and A pixel adjusting unit that generates a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so as to have the same number of pixels, and outputs the pixel signal at the first speed, and an image signal from the pixel adjusting unit. And a pixel selection unit that outputs only image signals other than the unnecessary pixels generated by the pixel adjustment unit to the outside of the imaging device at a predetermined second speed lower than the first speed, and an image signal from the imaging device. At the first speed, and The number of pixels in the horizontal direction is reduced, and the number of pixels in the horizontal direction is reduced and output to the outside of the imaging device at the second speed so that the number of pixels in the vertical direction can be output to the outside of the imaging device at the second speed. A pixel reduction unit, wherein the pixel reduction unit removes a predetermined image signal when inputting or outputting an image signal, and according to an image signal to be output to the outside by an imaging apparatus, the pixel reduction unit The imaging apparatus is characterized in that one of a circuit group including an adjustment unit and a circuit group including the pixel reduction unit is selected.
[0022]
23. An image pickup device according to claim 22, which has a predetermined number of pixels in a vertical direction and a horizontal direction, generates an image signal, and a pixel adjusting means for inputting the image signal and performing predetermined processing on the image signal. A pixel control means for inputting an image signal and performing predetermined processing on the image signal; a first image signal transmission means for guiding an image signal from the image sensor to the pixel adjustment means or the pixel control means; A second image signal transmitting unit that guides an image signal from a pixel adjusting unit to the outside of the pixel control unit or the imaging device; and a third image signal transmission that guides an image signal from the pixel control unit to the outside of the pixel adjusting unit or the imaging device. Means, the image signal from the image pickup device is guided to the pixel control means by the first image signal transmission means, when the imaging device outputs an image signal of a predetermined aspect ratio to the outside, The pixel control means inputs an image signal from the image sensor at a predetermined first speed, does not change the number of pixels in the vertical direction of the image sensor, and uses the image signal of the pixel to input the image signal. Generates an image signal of a predetermined number of pixels smaller than the number of pixels, and generates a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so as to have the same number of pixels as the number of input pixels. Then, at the first speed, the third image signal transmitting means outputs to the pixel adjusting means, and the pixel adjusting means inputs an image signal from the pixel controlling means, and the pixel controlling means generates the image signal. Only the image signals other than the unnecessary pixels are output to the outside of the image pickup device by the second image signal transmission means at a predetermined second speed lower than the first speed, and the image pickup device outputs a predetermined image signal different from the predetermined aspect ratio. Aspect ratio picture When outputting a signal to the outside, the image signal from the image sensor is guided to the pixel adjusting means by the first image signal transmitting means, and the pixel adjusting means converts the image signal from the image sensor to the first image signal. The number of pixels in the horizontal direction is reduced so that the number of pixels in the vertical direction of the image sensor can be output at the second speed without changing the number of pixels in the vertical direction of the image sensor. At the speed, the second image signal transmission means to output to the outside of the pixel control means or the imaging device, the pixel control means, when the image signal from the pixel adjustment means is input, the input image signal, An image pickup apparatus characterized in that the image data is directly output to the outside of the image pickup apparatus by the third image signal transmission means at a second speed.
[0023]
BEST MODE FOR CARRYING OUT THE INVENTION
Embodiments of the present invention will be described below with reference to the drawings.
[0024]
(Embodiment 1)
First, the configuration of the imaging device according to the first embodiment of the present invention will be described.
[0025]
FIG. 1 shows a configuration diagram of an imaging apparatus according to Embodiment 1 of the present invention. FIG. 2 shows a configuration diagram of an image handled in each embodiment of the present invention.
[0026]
The imaging device according to the first embodiment of the present invention includes an imaging device 1, an analog / digital conversion circuit 2, a first memory 3, a second memory 4, a first digital filter 5, and a second digital filter 6. , The third memory 7.
[0027]
The image sensor 1 is an element having an aspect ratio (screen aspect ratio) of 16: 9 and generating an analog image signal.
[0028]
The analog / digital conversion circuit 2 is a circuit that converts an analog image signal from the image sensor 1 into a digital image signal. The analog / digital conversion circuit 2 converts an analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz, and converts the analog image signal into a first memory 3 or a second memory with a sampling clock having a frequency of 45 MHz. Output to the digital filter 6. An image obtained by directly reproducing the image signal having the aspect ratio of 16: 9 converted by the analog / digital conversion circuit 2 is as shown in FIG. 2A.
The first memory 3 is means for inputting and storing a digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz, and extracting a central portion of the image from the stored image signal. In other words, the first memory 3 receives and stores each digital image signal from the analog / digital conversion circuit 2, and the stored image signal is the entire image of FIG. The image shown in FIG. 2B is extracted from the image shown in FIG.
[0029]
The second memory 4 inputs and stores the image signal from the first memory 3 with a sampling clock having a frequency of 33.75 MHz, and stores the image signal such that the number of pixels of the input image signal is 16/15. A means for adding an image signal having a predetermined value to a predetermined position of the image signal and outputting the image signal with a sampling clock having a frequency of 36 MHz.
[0030]
The first digital filter 5 inputs the image signal from the second memory 4 with a sampling clock having a frequency of 36 MHz, and does not change the number of pixels in the vertical direction of the image signal. Means for generating an image signal having the same number of pixels as the number of pixels of the input image signal using an interpolation method by using the input image signal. The first digital filter 5 is a unit that outputs the generated image signal to the outside of the imaging device by using a sampling clock having a frequency of 36 MHz.
[0031]
The second digital filter 6 inputs a digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz, and does not change the number of pixels in the vertical direction of the image signal. For each pixel column, an image signal of 4/5 of the number of pixels of the input image signal and an unnecessary pixel of 1/5 of the number of pixels of the input image signal are generated by an interpolation method using the input image signal. Means.
[0032]
The third memory 7 stores only the image signals other than the unnecessary pixels generated by the second digital filter 6 from the second digital filter 6 with a sampling clock having a frequency of 45 MHz and stores the image signals. This is a means for reading out the stored image signal with a sampling clock having a frequency of 36 MHz, which is 4/5 of the frequency of 45 MHz, and outputting the read out image signal to the outside of the imaging apparatus.
[0033]
Next, the operation of the imaging apparatus according to the first embodiment of the present invention will be described.
[0034]
The operation of the imaging device according to the first embodiment of the present invention differs depending on the aspect ratio of the image signal output from the imaging device to the outside, 4: 3 or 16: 9. However, a case where an image signal having an aspect ratio of 4: 3 is output to the outside and a case where an image signal having an aspect ratio of 16: 9 is output to the outside will be described separately.
[0035]
First, the operation of the imaging device according to the first embodiment of the present invention when the imaging device according to the first embodiment of the present invention outputs an image signal having an aspect ratio of 4: 3 to the outside will be described.
[0036]
In this case, among the respective components constituting the imaging apparatus according to the first embodiment of the present invention, the imaging device 1, the analog / digital conversion circuit 2, the first memory 3, the second memory 4, the first digital A circuit group including the filter 5 is selected.
[0037]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, and the analog / digital conversion circuit 2 converts the analog image signal from each pixel of the image sensor 1 into a digital signal with a sampling clock having a frequency of 45 MHz. The signal is converted into an image signal, and is output to the first memory 3 at a sampling clock having a frequency of 45 MHz, that is, at a first speed. As described above, an image reproduced from the image signal having the aspect ratio of 16: 9 converted by the analog / digital conversion circuit 2 as it is is as shown in FIG. 2A.
[0038]
Next, the first memory 3 inputs and stores the digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz, that is, at the above-described first speed. Then, the first memory 3 does not change the number of pixels in the vertical direction of the image from the stored image signal, and the number of pixels of the input image signal is / of the number of pixels of the input image signal. Extract the central part. That is, in the image of FIG. 2A, the number of pixels in each pixel row in the horizontal direction is substantially reduced so that the number of pixels is 3/4 of the number of pixels of the input image signal. The image shown in (b) is extracted. Further, the first memory 3 reads out the image signal with the reduced number of pixels with a sampling clock having a frequency of 33.75 MHz, which is / of the frequency of 45 MHz when the image signal is input, and outputs the read signal to the second memory 4. In other words, the first memory 3 converts the image signal having 3/4 of the input pixel number into a 3/4 sampling clock of 45 MHz when the image signal is input, that is, the 33.75 MHz sampling clock. Output with clock. In other words, the image signal is output at a second speed lower than the first speed when the image signal was input.
[0039]
Thereafter, the second memory 4 inputs and stores the image signal from the first memory 3 with a sampling clock having a frequency of 33.75 MHz, that is, at the above-described second speed. Then, the number of pixels in the vertical direction of the stored image signal does not change, that is, the number of pixels in the vertical direction of the image shown in FIG. Are added to the image signal of a pixel having a value of 0 at a predetermined position by the method described below so that are equal to each other and 16/15 of the number of pixels of the input image signal. Thus, the number of pixels is substantially increased. That is, as shown in FIG. 2C, the second memory 4 outputs the image signal of each pixel group composed of continuous 15 pixels for each pixel row in the horizontal direction of the image shown in FIG. Later, an image signal of a pixel having a value of 0 is added. Further, the second memory 4 reads out the image signal after reducing the number of pixels and the added image signal with a sampling clock having a frequency of 33.75 MHz and a frequency of 16 MHz of 16/15 when the image signal is input, Output to the first digital filter 5. That is, the second memory 4 uses the 16/15 sampling clock of 33.75 MHz as the sampling clock when the image signal is input, that is, the 36 MHz sampling clock when the image signal of 16/15 of the input pixel number is input. Output with clock. In other words, the image signal after reducing the number of pixels and the added image signal are output at a third speed higher than the second speed when the image signal was input.
[0040]
Further, the first digital filter 5 inputs the image signal from the second memory 4 with a sampling clock having a frequency of 36 MHz, that is, at the above-described third speed. Then, the number of pixels in the vertical direction of the input image signal is not changed, and for each pixel row in the horizontal direction of the image, the input image signal is input using the interpolation method by the method described below. An image signal of the same number of pixels as the number of pixels of the image signal is generated. That is, the first digital filter 5 successively multiplies the image signals from the second memory 4 by the coefficients corresponding to the respective pixels as shown in FIG. 3 and adds them to generate a new image signal. In this manner, the first digital filter 5 converts the image signal having the same number of pixels as the input pixel with the sampling clock of 36 MHz when the image signal is input, that is, with the third speed and the aspect ratio of 4: 3. It is output to the outside of the imaging device as an image signal.
[0041]
Next, the operation of the imaging device according to the first embodiment of the present invention when the imaging device according to the first embodiment of the present invention outputs an image signal having an aspect ratio of 16: 9 to the outside will be described.
[0042]
In this case, among the respective components constituting the imaging device according to the first embodiment of the present invention, the imaging device 1 includes the imaging device 1, the analog / digital conversion circuit 2, the second digital filter 6, and the third memory 7. A circuit group is selected.
[0043]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, similarly to the operation of the imaging apparatus according to Embodiment 1 of the present invention when outputting an image signal having an aspect ratio of 4: 3 to the outside. Then, the analog / digital conversion circuit 2 converts an analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz. Then, the converted digital image signal is output to the second digital filter 6 with a sampling clock having a frequency of 45 MHz, that is, at a first speed.
[0044]
Thereafter, the second digital filter 6 inputs the digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz, that is, at the above-described first speed. Then, the number of pixels in the vertical direction of the input image signal does not change, that is, the number of pixels in the vertical direction of the image shown in FIG. Using the obtained image signal, an image signal of 4/5 of the number of pixels of the input image signal and an unnecessary pixel of 1/5 of the number of pixels of the input image signal are generated by an interpolation method as described below. . That is, the second digital filter 6 sequentially multiplies the digital image signal from the analog / digital conversion circuit 2 by a coefficient corresponding to each pixel as shown in FIG. For a pixel group of pixels, a new image signal of four pixels and one unnecessary pixel are generated. In this way, the second digital filter 6 outputs the image signal having the same number of pixels as the input pixel to the third memory 7 at the sampling clock of 45 MHz when the image signal is input, that is, at the first speed. I do.
[0045]
Next, the third memory 7 inputs and stores only the image signals other than the unnecessary pixels generated by the second digital filter 6 from the second digital filter 6 with a sampling clock having a frequency of 45 MHz. The stored image signal is read out with a sampling clock having a frequency of 36 MHz, which is 4/5 of the frequency of 45 MHz, and output to the outside of the imaging device as an image signal having an aspect ratio of 16: 9. In other words, the third memory 7 converts the image signal having 4/5 of the input pixel number into a 4/5 sampling clock of 45 MHz when the image signal is input, that is, a 36 MHz sampling clock. Output. In other words, the image signal after reducing the number of pixels is output at the second speed lower than the first speed when the image signal was input. Furthermore, the third memory 7 outputs the image signal having the aspect ratio of 4: 3 to the outside of the imaging device at the same second speed as the image signal having the aspect ratio of 4: 3 to the outside of the imaging device.
[0046]
(Embodiment 2)
The configuration of the imaging device according to the second embodiment of the present invention will be described together with its operation.
[0047]
FIG. 4 shows a configuration diagram of an imaging device according to the second embodiment of the present invention.
[0048]
The imaging device according to the second embodiment of the present invention includes an imaging device 1, an analog / digital conversion circuit 2, a fourth memory 8, a first digital filter 5, a second digital filter 6, and a third memory 7. Be composed.
[0049]
As described above, the imaging device according to the second embodiment of the present invention includes the fourth memory 8 instead of the first memory 3 and the second memory 4 included in the imaging device according to the first embodiment of the present invention. Except for the above, the image forming apparatus according to the first embodiment of the present invention includes the respective components provided in the image capturing apparatus. Therefore, in the second embodiment, only portions different from those described in the first embodiment will be described.
[0050]
The fourth memory 8 is a combination of the first memory 3 and the second memory 4 of the imaging device according to the first embodiment of the present invention. First, a digital image signal from the analog / digital conversion circuit 2 is converted. , With a sampling clock having a frequency of 45 MHz, that is, at a first speed.
[0051]
Then, the fourth memory 8 extracts the central part of the image from the stored image signal, that is, the image shown in FIG. 2A, that is, extracts the image shown in FIG. Thus, the number of pixels in the vertical direction of the image shown in FIG. 2A is not changed, and the number of image signals is reduced so as to be 3/4 of the number of pixels of the input image signal.
[0052]
Next, the fourth memory 8 does not change the number of pixels in the vertical direction of the image of the image signal after reducing the number of pixels, that is, the number of pixels in the vertical direction of the image shown in FIG. In order to make the number of pixels of each pixel row in the horizontal direction of the image equal to each other, and to be 16/15 of the number of pixels of the input image signal, a predetermined method is used. An image signal having a value of 0 is added to the position to substantially increase the number of pixels. That is, as shown in FIG. 2C, the fourth memory 8 outputs the image signal of each pixel group composed of continuous 15 pixels for each pixel row in the horizontal direction of the image shown in FIG. Later, an image signal of a pixel having a value of 0 is added. Note that the total number of pixels of the image signal after adding the image signal of the pixel having the value of 0 to the image signal in which the number of pixels is reduced by the fourth memory 8 is determined when the fourth memory 8 inputs the image signal. Is 4/5 of the number of pixels.
[0053]
Further, the fourth memory 8 reads out the image signal after reducing the number of pixels and the added image signal with a sampling clock having a frequency of 36 MHz, which is 4/5 of the frequency of 45 MHz when the image signal is input, and outputs the first image signal. Output to the digital filter 5. That is, the fourth memory 8 outputs an image signal having 4/5 of the number of pixels when the image signal is input at a second speed lower than the first speed when the image signal is input.
[0054]
The analog / digital conversion circuit 2 converts an analog image signal from the image sensor 1 into a digital image signal and outputs the digital image signal to the fourth memory 8 or the second digital filter 6.
[0055]
Further, the first digital filter 5 inputs the image signal from the fourth memory 8 with a sampling clock having a frequency of 36 MHz, and as described in the first embodiment, the same number of pixels as the number of pixels of the input image signal. , And outputs the image signal, that is, an image signal having an aspect ratio of 4: 3, to the outside of the imaging device with a sampling clock having a frequency of 36 MHz. In other words, the first digital filter 5 receives the image signal from the fourth memory 8 at a second speed, generates an image signal having an aspect ratio of 4: 3, and outputs the image signal at a second speed to the external device. Output to The image signal from the fourth memory 8 input to the first digital filter 5 is an image signal equivalent to the image signal from the second memory 4 according to the first embodiment of the present invention.
[0056]
Further, as described in the first embodiment, the third memory 7 stores only the image signals other than the unnecessary pixels generated by the second digital filter 6, that is, the image signals having the aspect ratio of 16: 9 and the frequency of 36 MHz. The data is output to the outside of the imaging device at the sampling clock, that is, at the second speed.
[0057]
Therefore, the imaging apparatus according to the second embodiment of the present invention can output an image signal having an aspect ratio of 4: 3 or an image signal having an aspect ratio of 16: 9 by using a sampling clock having a frequency of 36 MHz. At the second speed.
[0058]
(Embodiment 3)
First, the configuration of the imaging device according to the third embodiment of the present invention will be described.
[0059]
FIG. 5 shows a configuration diagram of an imaging apparatus according to Embodiment 3 of the present invention.
[0060]
The imaging device according to the third embodiment of the present invention includes an imaging device 1, an analog / digital conversion circuit 2, a first memory 3, a third digital filter 9, a fifth memory 10, and a fourth digital filter 11. , The sixth memory 12.
[0061]
The imaging device 1, the analog / digital conversion circuit 2, and the first memory 3 are respectively the imaging device 1, the analog / digital conversion circuit 2, and the first memory of the imaging device according to the first embodiment of the present invention described in the first embodiment. 3 is equivalent to each of them, and the description is omitted. The analog / digital conversion circuit 2 outputs the converted digital image signal to the first memory 3 or the fourth digital filter 11 at a sampling clock frequency of 45 MHz, that is, at a first speed. Further, the first memory 3 converts the image signals of the pixels of the number of the pixels of the input image signal into 3 of the number of the pixels of the input image signal by using a sampling clock having a frequency of 33.75 MHz, which is 3/4 of the frequency of 45 MHz when the image signal is input. That is, at the second speed lower than the first speed, the signal is output to the third digital filter 9.
[0062]
The third digital filter 9 is similar to the second digital filter 6 of the imaging device according to the first embodiment of the present invention. Specifically, the third digital filter 9 inputs the image signal from the first memory 3 with a sampling clock having a frequency of 33.75 MHz, and does not change the number of pixels in the vertical direction of the image of the image signal. For each pixel row in the horizontal direction of the image, using the input image signal, an interpolation method is used, and the image signal of 14/15 of the number of pixels of the input image signal and the 1/15 of the number of pixels of the input image signal are unnecessary. This is a means for generating pixels.
[0063]
The fifth memory 10 is similar to the third memory 7 of the imaging device according to the first embodiment of the present invention. Specifically, the fifth memory 10 inputs and stores only the image signals other than the unnecessary pixels generated by the third digital filter 9 with a sampling clock having a frequency of 33.75 MHz from the third digital filter 9, This is a means for reading out the stored image signal with a sampling clock of a frequency of 31.5 MHz, which is 14/15 of a frequency of 33.75 MHz when the image signal is input, and outputting it to the outside of the imaging device.
[0064]
The fourth digital filter 11 is similar to the second digital filter 6 of the imaging device according to the first embodiment of the present invention. Specifically, the fourth digital filter 11 inputs a digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz, and does not change the number of vertical pixels of the image of the image signal. For each pixel row in the horizontal direction of the image, the input image signal is used, and the interpolation method is used to obtain an image signal of 7/10 of the number of pixels of the input image signal and 3/10 of the number of pixels of the input image signal. Means for generating unnecessary pixels.
[0065]
The sixth memory 12 is similar to the third memory 7 of the imaging device according to the first embodiment of the present invention. Specifically, the sixth memory 12 inputs and stores only the image signals other than the unnecessary pixels generated by the fourth digital filter 11 with a sampling clock having a frequency of 45 MHz from the fourth digital filter 11, and stores the image signals. Is a means for reading out the stored image signal with a sampling clock having a frequency of 31.5 MHz, which is 7/10 of the frequency of 45 MHz when is input, and outputting it to the outside of the imaging apparatus.
[0066]
Next, the operation of the imaging apparatus according to the third embodiment of the present invention will be described.
[0067]
The operation of the imaging device according to the third embodiment of the present invention differs according to the aspect ratio 4: 3 or 16: 9 of the image signal output from the imaging device to the outside. However, a case where an image signal having an aspect ratio of 4: 3 is output to the outside and a case where an image signal having an aspect ratio of 16: 9 is output to the outside will be described separately.
[0068]
First, the operation of the imaging device according to the third embodiment of the present invention when the imaging device according to the third embodiment of the present invention outputs an image signal having an aspect ratio of 4: 3 to the outside will be described.
[0069]
In this case, among the respective components constituting the image pickup apparatus according to the third embodiment of the present invention, the image pickup device 1, the analog / digital conversion circuit 2, the first memory 3, the third digital filter 9, and the fifth A circuit group including the memory 10 is selected.
[0070]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, similarly to the operation of the imaging apparatus according to Embodiment 1 of the present invention when outputting an image signal having an aspect ratio of 4: 3 to the outside. Then, the analog / digital conversion circuit 2 converts an analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz, and a sampling clock having a frequency of 45 MHz, that is, at a first speed. Output to the first memory 3. Note that, as described in the first embodiment, an image obtained by directly reproducing an image signal having an aspect ratio of 16: 9 converted by the analog / digital conversion circuit 2 is, as shown in FIG. Become.
[0071]
Next, similarly to the first memory 3 of the imaging apparatus according to the first embodiment, the first memory 3 inputs and stores a digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz. The image shown in FIG. 2B is extracted from the stored image signal, that is, from the image shown in FIG. Further, the first memory 3 reads out the image signal of the image shown in FIG. 2B with a sampling clock having a frequency of 33.75 MHz, which is 3/4 of the frequency of 45 MHz when the image signal is input, and outputs the third digital signal. Output to the filter 9. That is, the first memory 3 outputs the image signal at a second speed lower than the first speed when the image signal is input.
[0072]
Thereafter, the third digital filter 9 inputs the image signal from the first memory 3 with a sampling clock having a frequency of 33.75 MHz, that is, at the above-described second speed. Then, the number of pixels in the vertical direction of the input image signal does not change, that is, the number of pixels in the vertical direction of the image shown in FIG. Using the obtained image signal and an interpolation method, an image signal of 14/15 of the number of pixels of the input image signal and an unnecessary pixel of 1/15 of the number of pixels of the input image signal are generated by the method described below. . That is, the third digital filter 9 sequentially multiplies the digital image signal from the first memory 3 by a coefficient corresponding to each pixel as shown in FIG. , A new image signal of 14 pixels and one unnecessary pixel are generated. Thus, the third digital filter 9 converts the generated image signal and unnecessary pixels, that is, an image signal having the same number of pixels as the number of pixels when the image signal is input, into a sampling clock having a frequency of 33.75 MHz. That is, the data is output to the fifth memory 10 at the second speed.
[0073]
Further, the fifth memory 10 receives and stores only the image signals other than the unnecessary pixels generated by the third digital filter 9 from the third digital filter 9 with a sampling clock having a frequency of 33.75 MHz, that is, at a second speed. Then, the stored image signal is read out with a sampling clock having a frequency of 31.5 MHz of 14/15 of a frequency of 33.75 MHz when the image signal is input, and is output to the outside of the imaging device as an image signal having an aspect ratio of 4: 3. . That is, the fifth memory 10 stores only the image signals other than the unnecessary pixels generated by the third digital filter 9, that is, the image signals having the number of pixels of 14/15 of the number of the input image signals, and The signal is output to the outside of the imaging device at a third speed lower than the second speed when the signal is input.
[0074]
Next, the operation of the imaging device according to the third embodiment of the present invention when the imaging device according to the third embodiment of the present invention outputs an image signal having an aspect ratio of 16: 9 to the outside will be described.
[0075]
In this case, among the respective constituent units constituting the imaging apparatus according to the third embodiment of the present invention, the imaging unit 1 includes the imaging device 1, the analog / digital conversion circuit 2, the fourth digital filter 11, and the sixth memory 12. A circuit group is selected.
[0076]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, similarly to the operation of the imaging device according to Embodiment 3 of the present invention when outputting an image signal having an aspect ratio of 4: 3 to the outside. Then, the analog / digital conversion circuit 2 converts an analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz, and a sampling clock having a frequency of 45 MHz, that is, at a first speed. Output to the fourth digital filter 11.
[0077]
Thereafter, the fourth digital filter 11 inputs the digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz, that is, at a first speed. Then, the number of pixels in the vertical direction of the image of the input image signal does not change, that is, the number of pixels in the vertical direction of the image shown in FIG. Using an input image signal and an interpolation method, an image signal of 7/10 of the number of pixels of the input image signal is generated by the method described below. That is, the fourth digital filter 11 sequentially multiplies the digital image signal from the analog / digital conversion circuit 2 by a coefficient corresponding to each pixel as shown in FIG. For a pixel group of pixels, a new image signal of seven pixels and three unnecessary pixels are generated. In this manner, the fourth digital filter 11 outputs the generated image signal and unnecessary pixels at a sampling clock having a frequency of 45 MHz when the image signal is input, that is, at the first speed, that is, the number of pixels at the time of input. And outputs an image signal having the same number of pixels to the sixth memory 12.
[0078]
Next, the sixth memory 12 inputs and stores only the image signals other than the unnecessary pixels generated by the fourth digital filter 11 from the fourth digital filter 11 with a sampling clock having a frequency of 45 MHz. The stored image signal is read out with a sampling clock having a frequency of 31.5 MHz, which is 7/10 of the frequency of 45 MHz, and output to the outside of the imaging apparatus as an image signal having an aspect ratio of 16: 9. That is, the sixth memory 12 stores an image signal having 7/10 of the number of pixels when the image signal is input, and at a third speed lower than the first speed when the image signal is input, that is, When the fifth memory 10 outputs an image signal having an aspect ratio of 4: 3 to the outside of the imaging device, the fifth memory 10 outputs the image signal to the outside of the imaging device at the same third speed.
[0079]
As described above, the imaging apparatus according to the third embodiment of the present invention can perform sampling at a frequency of 31.5 MHz regardless of whether an image signal having an aspect ratio of 4: 3 or an image signal having an aspect ratio of 16: 9 is output. The image signal is output at the clock, that is, at the third speed.
[0080]
(Embodiment 4)
The configuration of the imaging device according to the fourth embodiment of the present invention will be described together with its operation.
[0081]
FIG. 6 shows a configuration diagram of an imaging apparatus according to Embodiment 4 of the present invention.
[0082]
The imaging device according to the fourth embodiment of the present invention includes an imaging device 1, an analog / digital conversion circuit 2, a fifth digital filter 13, a seventh memory 14, a fourth digital filter 11, and a sixth memory 12. Be composed.
[0083]
As described above, the imaging device according to the fourth embodiment of the present invention is different from the imaging device according to the third embodiment of the present invention in that the first memory 3, the third digital filter 9, and the fifth memory 10 are replaced by a second memory. Except for the provision of the fifth digital filter 13 and the seventh memory 14, the image forming apparatus according to the third embodiment of the present invention includes the components of the image pickup apparatus. Therefore, in the fourth embodiment, only portions different from those described in the third embodiment will be described.
[0084]
The fifth digital filter 13 first inputs a digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz, that is, at a first speed. Next, the number of pixels in the vertical direction of the input image signal is not changed, that is, the number of pixels in the vertical direction of the image shown in FIG. Using an input image signal and an interpolation method, an image signal of 14/15 of the number of pixels of the input image signal and an unnecessary pixel of 1/15 of the number of pixels are generated by the method described below. I do. That is, the fifth digital filter 13 sequentially multiplies the digital image signal from the analog / digital conversion circuit 2 by a coefficient corresponding to each pixel as shown in FIG. For a pixel group of pixels, a new image signal of 14 pixels and one unnecessary pixel are generated. In this way, the fifth digital filter 13 outputs the generated image signal and unnecessary pixels to the seventh memory 14 with the sampling clock having the frequency of 45 MHz when the image signal is input, that is, at the first speed.
[0085]
The seventh memory 14 inputs and stores only the portion other than the unnecessary pixels generated by the fifth digital filter 13 with a sampling clock having a frequency of 45 MHz. Further, in the stored image signal, the number of pixels in the vertical direction of the image of the image signal is not changed, and the number of pixels of the image signal is 3/4, that is, the image of FIG. Extract the central part of. The seventh memory 14 reads out the stored image signal with a sampling clock having a frequency of 31.5 MHz, which is 7/10 of the frequency of 45 MHz when the image signal is input, and converts the read image signal into an image signal having an aspect ratio of 4: 3. Output to the outside. That is, the seventh memory 14 outputs the image signal having the pixel number of 7/10 of the pixel number from the fifth digital filter 13 to the outside of the imaging device at a second speed lower than the first speed when the image signal is input. Output.
[0086]
The analog / digital conversion circuit 2 converts an analog image signal from the image sensor 1 into a digital image signal and outputs the digital image signal to the fifth digital filter 13 or the fourth digital filter 11.
[0087]
As described in the third embodiment, the sixth memory 12 stores only the image signal other than the unnecessary pixels generated by the fourth digital filter 11, that is, the image signal having the aspect ratio of 16: 9 and the frequency 31. The signal is output to the outside of the imaging device at a sampling clock of 5 MHz, that is, at the second speed.
[0088]
Therefore, the imaging apparatus according to the fourth embodiment of the present invention can output an image signal having an aspect ratio of 4: 3 or an image signal having an aspect ratio of 16: 9 with a sampling clock having a frequency of 31.5 MHz. That is, an image signal is output at the second speed.
[0089]
(Embodiment 5)
First, the configuration of the imaging device according to the fifth embodiment of the present invention will be described.
[0090]
FIG. 7 shows a configuration diagram of an imaging apparatus according to Embodiment 5 of the present invention.
[0091]
The imaging device according to the fifth embodiment of the present invention includes an imaging device 1, an analog / digital conversion circuit 2, an eighth memory 15, a sixth digital filter 16, a first switch 17, a second switch 18, It comprises a third switch 19 and a transmission path.
[0092]
Since each of the image sensor 1 and the analog / digital conversion circuit 2 is equivalent to each of the image sensor 1 and the analog / digital conversion circuit 2 of the image pickup apparatus according to the first embodiment of the present invention described in the first embodiment, Description is omitted. The digital image signal converted by the analog / digital conversion circuit 2 is input to the eighth memory 15 or the sixth digital filter 16 via the first switch 17 or the second switch 18.
[0093]
The eighth memory 15 is a unit that also serves as the fourth memory 8 and the third memory 7 of the imaging device according to the second embodiment of the present invention, and is output to the outside by the imaging device according to the fifth embodiment of the present invention. The operation differs depending on the aspect ratio 4: 3 or 16: 9 of the image signal, and therefore, the operation of the imaging apparatus according to the fifth embodiment of the present invention will be described in detail later.
[0094]
The sixth digital filter 16 is a unit that also serves as the first digital filter 5 and the second digital filter 6 of the imaging device according to the second embodiment of the present invention. The operation differs according to the aspect ratio 4: 3 or 16: 9 of the image signal output from the imaging apparatus according to the fifth embodiment to the outside. The operation of the imaging apparatus according to the fifth embodiment of the present invention will be described later. By the way, it will be described in detail.
[0095]
The first switch 17 is a means for selecting an output of the analog / digital conversion circuit 2 or an output of the sixth digital filter 16 as an input to the eighth memory 15.
[0096]
The second switch 18 is means for selecting an output of the analog / digital conversion circuit 2 or an output of the eighth memory 15 as an input to the sixth digital filter 16.
[0097]
The third switch 19 is means for selecting the output of the eighth memory 15 or the output of the sixth digital filter 16 when the imaging device according to the fifth embodiment of the present invention outputs an image signal to the outside of the device.
[0098]
The transmission path is a means for appropriately connecting the above-described respective constituent means.
[0099]
Next, the operation of the imaging apparatus according to the fifth embodiment of the present invention will be described.
[0100]
The operation of the imaging device according to the fifth embodiment of the present invention differs according to the aspect ratio 4: 3 or 16: 9 of the image signal output from the imaging device to the outside. However, a case where an image signal having an aspect ratio of 4: 3 is output to the outside and a case where an image signal having an aspect ratio of 16: 9 is output to the outside will be described separately.
[0101]
First, an operation of the imaging device according to the fifth embodiment of the present invention when the imaging device according to the fifth embodiment of the present invention outputs an image signal having an aspect ratio of 4: 3 to the outside will be described.
[0102]
In this case, the first switch 17, the second switch 18, and the third switch 19 of the imaging device according to the fifth embodiment of the present invention all select the B side shown in FIG. The signal sequentially passes through the analog / digital conversion circuit 2, the eighth memory 15, and the sixth digital filter 16, and is output to the outside of the imaging device according to the fifth embodiment of the present invention.
[0103]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, similarly to the operation of the imaging apparatus according to Embodiment 1 of the present invention when outputting an image signal having an aspect ratio of 4: 3 to the outside. I do. Then, the analog / digital conversion circuit 2 converts the analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz, and at the same sampling clock of 45 MHz, that is, at a first speed. Output to the eighth memory 15.
[0104]
Then, similarly to the fourth memory 8 of the imaging device according to the second embodiment of the present invention, the eighth memory 15 first converts the digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz. That is, the image signal is input and stored at the first speed, and the image signal is reduced so as to be / of the number of pixels of the stored image signal. Next, the eighth memory 15 adds an image signal having a value of 0 to a predetermined position so that the number of pixels of the input image signal becomes 4/5 of the number of pixels of the input image signal. The signal is output to the sixth digital filter 16 with a sampling clock having a frequency of 36 MHz, which is 4/5 of the frequency of 45 MHz, that is, at a second speed lower than the first speed.
[0105]
Thereafter, similarly to the first digital filter 5 of the imaging device according to the first embodiment of the present invention, the sixth digital filter 16 first converts the image signal from the eighth memory 15 with a sampling clock having a frequency of 36 MHz, The image signal is input at two speeds, and an image signal of the same number of pixels as the number of pixels of the input image signal is generated using the input image signal. Then, the generated image signal is output to the outside of the imaging apparatus as an image signal having an aspect ratio of 4: 3 at a sampling clock having a frequency of 36 MHz when the image signal is input, that is, at a second speed.
[0106]
Next, the operation of the imaging device according to the fifth embodiment of the present invention when the imaging device according to the fifth embodiment of the present invention outputs an image signal having an aspect ratio of 16: 9 to the outside will be described.
[0107]
In this case, the first switch 17, the second switch 18, and the third switch 19 of the imaging device according to the fifth embodiment of the present invention select the A side shown in FIG. The signal sequentially passes through the analog / digital conversion circuit 2, the sixth digital filter 16, and the eighth memory 15, and is output to the outside of the imaging device according to the fifth embodiment of the present invention.
[0108]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, similarly to the operation of the imaging device according to the fifth embodiment of the present invention when outputting an image signal having an aspect ratio of 4: 3 to the outside. I do. Then, the analog / digital conversion circuit 2 converts the analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz, and at the same sampling clock of 45 MHz, that is, at a first speed. Output to the sixth digital filter 16.
[0109]
Next, similarly to the second digital filter 6 of the imaging apparatus according to the first embodiment of the present invention, the sixth digital filter 16 first samples the digital image signal from the analog / digital conversion circuit 2 at a frequency of 45 MHz. Input at a clock, that is, at a first speed, and use the input image signal to generate an image signal of 4/5 and an unnecessary pixel of 1/5 of the number of pixels of the input image signal. Then, the image signal is output to the eighth memory 15 at a sampling clock having a frequency of 45 MHz when the image signal is input, that is, at the first speed.
[0110]
Thereafter, like the third memory 7 of the imaging device according to the first embodiment of the present invention, the eighth memory 15 outputs only the image signals other than the unnecessary pixels generated by the sixth digital filter 16 from the sixth digital filter 16. Is input and stored at a sampling clock having a frequency of 45 MHz, that is, at a first speed. Then, with the sampling clock of the frequency of 36 MHz, which is 4/5 of the frequency of 45 MHz when the image signal is input, that is, the same as when the sixth digital filter 16 outputs the image signal having the aspect ratio of 4: 3 to the outside of the imaging device. At two speeds, the stored image signal is read out and output to the outside of the imaging device as an image signal having an aspect ratio of 16: 9.
[0111]
As described above, the imaging apparatus according to the fifth embodiment of the present invention can output an image signal having an aspect ratio of 4: 3 or an image signal having an aspect ratio of 16: 9 with a sampling clock having a frequency of 36 MHz. That is, an image signal is output at the second speed.
[0112]
(Embodiment 6)
First, the configuration of the imaging device according to the sixth embodiment of the present invention will be described.
[0113]
FIG. 8 shows a configuration diagram of an imaging apparatus according to Embodiment 6 of the present invention.
[0114]
The imaging device according to the sixth embodiment of the present invention includes an imaging device 1, an analog / digital conversion circuit 2, a seventh digital filter 20, and a ninth memory 21.
[0115]
Since each of the image sensor 1 and the analog / digital conversion circuit 2 is equivalent to each of the image sensor 1 and the analog / digital conversion circuit 2 of the image pickup apparatus according to the first embodiment of the present invention described in the first embodiment, Description is omitted. The analog / digital conversion circuit 2 outputs the converted digital image signal to the seventh digital filter 20 at a sampling clock having a frequency of 45 MHz, that is, at a first speed.
[0116]
The seventh digital filter 20 serves as the fifth digital filter 13 and the fourth digital filter 11 of the imaging device according to the fourth embodiment of the present invention, and the imaging device according to the sixth embodiment of the present invention is an external device. The operation differs depending on the aspect ratio 4: 3 or 16: 9 of the image signal to be output to the image pickup device. Therefore, the operation of the imaging device according to the sixth embodiment of the present invention will be described in detail later.
[0117]
The ninth memory 21 is a unit that also serves as the seventh memory 14 and the sixth memory 12 of the imaging apparatus according to the fourth embodiment of the present invention. The operation differs according to the aspect ratio 4: 3 or 16: 9 of the image signal output from the imaging apparatus according to the sixth embodiment to the outside. The operation of the imaging apparatus according to the sixth embodiment of the present invention will be described in detail later. explain.
[0118]
Next, the operation of the imaging apparatus according to the sixth embodiment of the present invention will be described.
[0119]
The operation of the imaging device according to the sixth embodiment of the present invention differs depending on the aspect ratio of the image signal output from the imaging device to the outside, 4: 3 or 16: 9. However, a case where an image signal having an aspect ratio of 4: 3 is output to the outside and a case where an image signal having an aspect ratio of 16: 9 is output to the outside will be described separately.
[0120]
First, the operation of the imaging device according to the sixth embodiment of the present invention when the imaging device according to the sixth embodiment of the present invention outputs an image signal having an aspect ratio of 4: 3 to the outside will be described.
[0121]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, similarly to the operation of the imaging apparatus according to Embodiment 1 of the present invention when outputting an image signal having an aspect ratio of 4: 3 to the outside. I do. Then, the analog / digital conversion circuit 2 converts the analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz, and at the same sampling clock of 45 MHz, that is, at a first speed. Output to the seventh digital filter 20.
Next, similarly to the fifth digital filter 13 of the imaging device according to the fourth embodiment of the present invention, the seventh digital filter 20 first samples the digital image signal from the analog / digital conversion circuit 2 at a frequency of 45 MHz. Using the clock, that is, at the first speed, the input image signal is used to generate 14/15 image signals of the number of pixels of the input image signal and 1/15 of unnecessary pixels. The image signal is output to the ninth memory 21 at a sampling clock having a frequency of 45 MHz when the image signal is input, that is, at the first speed.
[0122]
After that, the ninth memory 21 stores 3/4 of the number of pixels of the image signal in the image signal from the seventh digital filter 20, similarly to the seventh memory 14 of the imaging device according to the third embodiment of the present invention. And the image signals other than the unnecessary pixels generated by the seventh digital filter 20 are input and stored at a sampling clock of a frequency of 45 MHz, that is, at a first speed. The ninth memory 21 reads out the stored image signal with a sampling clock having a frequency of 31.5 MHz, which is 7/10 of the frequency of 45 MHz when the image signal is input, that is, at the second speed, and reads the image signal at an aspect ratio of 4: 3. And outputs the image signal to the outside of the image pickup apparatus.
[0123]
Next, the operation of the imaging device according to the sixth embodiment of the present invention when the imaging device according to the sixth embodiment of the present invention outputs an image signal having an aspect ratio of 16: 9 to the outside will be described.
[0124]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, similarly to the operation of the imaging device according to Embodiment 6 of the present invention when outputting an image signal having an aspect ratio of 4: 3 to the outside. I do. Then, the analog / digital conversion circuit 2 converts the analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz, and at the same sampling clock of 45 MHz, that is, at a first speed. Output to the seventh digital filter 20.
[0125]
Next, similarly to the fourth digital filter 11 of the imaging device according to the third embodiment of the present invention, the seventh digital filter 20 first samples the digital image signal from the analog / digital conversion circuit 2 at a frequency of 45 MHz. Using a clock, that is, at the first speed, the input image signal is used to generate 7/10 image signals and 3/10 unnecessary pixels of the input image signal. The image signal is output to the ninth memory 21 at a sampling clock having a frequency of 45 MHz when the image signal is input, that is, at the first speed.
[0126]
Thereafter, like the sixth memory 12 of the imaging device according to the third embodiment of the present invention, the ninth memory 21 outputs only the image signals other than the unnecessary pixels generated by the seventh digital filter 20 from the seventh digital filter 20. Is input and stored at a sampling clock having a frequency of 45 MHz, that is, at a first speed. Then, it is the same as that when the seventh digital filter 20 outputs an image signal having an aspect ratio of 4: 3 to the outside of the imaging device with a sampling clock having a frequency of 31.5 MHz, which is 7/10 of the frequency of 45 MHz when the image signal is input. At the second speed, the stored image signal is read out and output to the outside of the imaging device as an image signal having an aspect ratio of 16: 9.
[0127]
Thus, the imaging apparatus according to the sixth embodiment of the present invention can perform sampling at a frequency of 31.5 MHz regardless of whether an image signal having an aspect ratio of 4: 3 or an image signal having an aspect ratio of 16: 9 is output. An image signal is output at a clock, that is, at a second speed.
[0128]
(Embodiment 7)
The configuration of the imaging device according to the seventh embodiment of the present invention will be described together with its operation.
[0129]
FIG. 9 shows a configuration diagram of an imaging apparatus according to Embodiment 7 of the present invention.
[0130]
The imaging device according to the seventh embodiment of the present invention includes an imaging device 1, an analog / digital conversion circuit 2, a tenth memory 22, a second digital filter 6, and a third memory 7.
[0131]
As described above, the imaging device according to the seventh embodiment of the present invention includes the tenth memory 22 instead of the fourth memory 8 and the first digital filter 5 included in the imaging device according to the second embodiment of the present invention. Except for the above, the image forming apparatus according to the second embodiment of the present invention is provided with the respective components. Therefore, in the seventh embodiment, only portions different from those described in the second embodiment will be described.
[0132]
The tenth memory 22 is similar to the fourth memory 8 of the imaging device according to the second embodiment of the present invention, and firstly converts a digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz. That is, it is input and stored at the first speed.
[0133]
Then, the tenth memory 22 extracts the central portion of the stored image signal from the image of the image signal, that is, from the image shown in FIG. 2A, that is, the image shown in FIG. 2A, the number of pixels in the vertical direction of the image shown in FIG. 2A is not changed, and the image signal is reduced so as to be 3/4 of the number of pixels of the input image signal. .
[0134]
Next, the tenth memory 22 keeps the image after reducing the number of pixels, that is, the number of pixels in the vertical direction and the horizontal direction of the image shown in FIG. As shown in the figure, at the right end of the image, the number of pixels of the input image signal is equal to the number of pixels in the vertical direction of the image, and includes the pixels of the image after the pixel reduction. A lump of pixels having a value of 0 is added so that the number becomes 4/5.
[0135]
Further, the tenth memory 22 converts the image signal shown in FIG. 2F with a sampling clock of a frequency 36 MHz which is 4/5 of a frequency 45 MHz when the image signal is input, that is, the second memory 22 which is slower than the first speed. The data is read out at the speed and output to the outside of the imaging device. That is, the tenth memory 22 converts the image signal having 4/5 of the number of pixels at the time of inputting the image signal into a 4/5 sampling clock of 36 MHz of the sampling clock of 45 MHz at the time of inputting the image signal, and the aspect ratio. An image signal having a ratio of 4: 3 is output to the outside of the imaging device.
[0136]
The analog / digital conversion circuit 2 converts an analog image signal from the image sensor 1 into a digital image signal and outputs the digital image signal to the tenth memory 22 or the second digital filter 6.
[0137]
Further, as described in the first embodiment, the third memory 7 stores only the image signals other than the unnecessary pixels generated by the second digital filter 6, that is, the image signals having the aspect ratio of 16: 9 and the frequency of 36 MHz. The signal is output to the outside of the imaging device at the sampling clock, that is, at the second speed.
[0138]
As described above, the imaging apparatus according to the seventh embodiment of the present invention can output an image signal having an aspect ratio of 4: 3 or an image signal having an aspect ratio of 16: 9 with a sampling clock having a frequency of 36 MHz. That is, an image signal is output at the second speed.
[0139]
However, when the imaging device according to the seventh embodiment of the present invention outputs an image signal having an aspect ratio of 4: 3 to the outside of the device, the imaging device according to the seventh embodiment of the present invention is operated by a device or a circuit at a subsequent stage of the device. It is necessary to remove the image signal of the pixel added by.
[0140]
(Embodiment 8)
The configuration of the imaging apparatus according to the eighth embodiment of the present invention will be described along with its operation.
[0141]
FIG. 10 shows a configuration diagram of an imaging apparatus according to Embodiment 8 of the present invention.
[0142]
The imaging device according to the eighth embodiment of the present invention includes an imaging device 1, an analog / digital conversion circuit 2, an eleventh memory 23, an eighth digital filter 24, a first switch 17, a second switch 18, It comprises a third switch 19 and a transmission path.
[0143]
Since each of the image sensor 1 and the analog / digital conversion circuit 2 is equivalent to each of the image sensor 1 and the analog / digital conversion circuit 2 of the image pickup apparatus according to the first embodiment of the present invention described in the first embodiment, Description is omitted. Further, the first switch 17, the second switch 18, the third switch 19, and the transmission line are respectively the first switch 17, the second switch 18, and the imaging device according to the fifth embodiment of the present invention described in the fifth embodiment. Since the means are equivalent to the third switch 19 and the transmission path, the description is omitted, and the operation of the imaging apparatus according to the eighth embodiment of the present invention will be described later as appropriate. The digital image signal converted by the analog / digital conversion circuit 2 is input to the eleventh memory 23 or the eighth digital filter 24 via the first switch 17 or the second switch 18.
[0144]
The eleventh memory 23 is a unit that also serves as the tenth memory 22 and the third memory 7 of the imaging device according to the seventh embodiment of the present invention, and is output to the outside by the imaging device according to the eighth embodiment of the present invention. Since the operation differs depending on the aspect ratio of the image signal, 4: 3 or 16: 9, the operation of the imaging apparatus according to the eighth embodiment of the present invention will be described in detail later.
[0145]
The eighth digital filter 24 is a unit like the second digital filter 6 of the imaging device according to the seventh embodiment of the present invention, and is similar to the eleventh memory 23 described above, and is similar to the imaging device according to the eighth embodiment of the present invention. The operation differs according to the aspect ratio 4: 3 or 16: 9 of the image signal output to the outside. Therefore, the operation of the imaging apparatus according to the eighth embodiment of the present invention will be described in detail later.
[0146]
Next, the operation of the imaging apparatus according to the eighth embodiment of the present invention will be described.
[0147]
Since the operation of the imaging apparatus according to the eighth embodiment of the present invention differs depending on the aspect ratio of the image signal output from the imaging apparatus to the outside of 4: 3 or 16: 9, the imaging apparatus according to the eighth embodiment of the present invention. However, a case where an image signal having an aspect ratio of 4: 3 is output to the outside and a case where an image signal having an aspect ratio of 16: 9 is output to the outside will be described separately.
[0148]
First, an operation of the imaging apparatus according to the eighth embodiment of the present invention when the imaging apparatus according to the eighth embodiment of the present invention outputs an image signal having an aspect ratio of 4: 3 to the outside will be described.
[0149]
In this case, the first switch 17, the second switch 18, and the third switch 19 of the imaging device according to the eighth embodiment of the present invention all select the B side shown in FIG. The signal sequentially passes through the analog / digital conversion circuit 2, the eleventh memory 23, and the eighth digital filter 24, and is output to the outside of the imaging device according to the eighth embodiment of the present invention.
[0150]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, similarly to the operation of the imaging apparatus according to Embodiment 1 of the present invention when outputting an image signal having an aspect ratio of 4: 3 to the outside. I do. Then, the analog / digital conversion circuit 2 converts the analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz, and at the same sampling clock of 45 MHz, that is, at a first speed. Output to the eleventh memory 23.
[0151]
Next, similarly to the tenth memory 22 of the imaging apparatus according to the seventh embodiment of the present invention, the eleventh memory 23 first converts a digital image signal from the analog / digital conversion circuit 2 with a sampling clock having a frequency of 45 MHz. That is, input and memorize at the first speed. Then, from the stored image signal, the image signal is reduced so that the number of pixels of the image becomes 3/4, and the central part of the image in FIG. 2A is extracted. After that, the eleventh memory 23 keeps the image after reducing the number of pixels as it is, and as shown in FIG. 2 (f), the right end of the image has the same number as the number of pixels in the vertical direction of the image. In addition, a lump of pixels having a value of 0 is added so that the number of pixels of the input image signal is 4/5, including the pixels of the image after the pixel reduction. Further, the image signal shown in FIG. 2F is read at a sampling clock of a frequency of 36 MHz, which is 4/5 of a frequency of 45 MHz when the image signal is input, that is, at a second speed lower than the first speed, and is read out. 8 to the digital filter 24.
[0152]
Thereafter, the eighth digital filter 24 inputs the image signal from the eleventh memory 23 with a sampling clock having a frequency of 36 MHz, and as it is, with a sampling clock having a frequency of 36 MHz, that is, at a second speed, an image signal having an aspect ratio of 4: 3. And outputs it to the outside of the imaging device.
[0153]
Next, an operation of the imaging apparatus according to the eighth embodiment of the present invention when the imaging apparatus according to the eighth embodiment of the present invention outputs an image signal having an aspect ratio of 16: 9 to the outside will be described.
[0154]
In this case, the first switch 17, the second switch 18, and the third switch 19 of the imaging device according to the fifth embodiment of the present invention select the A side shown in FIG. The signal sequentially passes through the analog / digital conversion circuit 2, the eighth digital filter 24, and the eleventh memory 23, and is output to the outside of the imaging device according to the eighth embodiment of the present invention.
[0155]
First, the image sensor 1 generates an analog image signal having an aspect ratio of 16: 9, similarly to the operation of the imaging device according to the eighth embodiment of the present invention when outputting an image signal having an aspect ratio of 4: 3 to the outside. I do. Then, the analog / digital conversion circuit 2 converts the analog image signal from each pixel of the image sensor 1 into a digital image signal with a sampling clock having a frequency of 45 MHz, and at the same sampling clock of 45 MHz, that is, at a first speed. Output to the eighth digital filter 24.
[0156]
Then, similarly to the second digital filter 6 of the imaging apparatus according to the first embodiment of the present invention, the eighth digital filter 24 first converts the digital image signal from the analog / digital conversion circuit 2 into a 45 MHz sampling clock. In other words, the input image signal is input at the first speed, and the input image signal is used to generate an image signal of 4/5 and an unnecessary pixel of 1/5 of the number of pixels of the input image signal. The data is output to the eleventh memory 23 at a sampling clock having a frequency of 45 MHz when input, that is, at a first speed.
[0157]
Thereafter, like the third memory 7 of the imaging apparatus according to the first embodiment of the present invention, the eleventh memory 23 outputs only the image signals other than the unnecessary pixels generated by the eighth digital filter 24 from the eighth digital filter 24. Is input and stored at a sampling clock having a frequency of 45 MHz, that is, at a first speed. Then, with the sampling clock of the frequency of 36 MHz, which is 4/5 of the frequency of 45 MHz when the image signal is input, that is, the same as when the eighth digital filter 24 outputs the image signal with the aspect ratio of 4: 3 to the outside of the imaging device. At two speeds, the stored image signal is read out and output to the outside of the imaging device as an image signal having an aspect ratio of 16: 9.
[0158]
As described above, the imaging apparatus according to the eighth embodiment of the present invention can output an image signal having an aspect ratio of 4: 3 or an image signal having an aspect ratio of 16: 9 by using a sampling clock having a frequency of 36 MHz. That is, an image signal is output at the second speed.
[0159]
However, when the imaging device according to the eighth embodiment of the present invention outputs an image signal having an aspect ratio of 4: 3 to the outside of the device, the imaging device according to the eighth embodiment of the present invention is operated by a device or a circuit at a subsequent stage of the device. It is necessary to remove the image signal of the pixel added by.
[0160]
In the present invention, the first memory 3 or the tenth memory 22 as a pixel reduction unit, the second memory 4 as a pixel addition unit, the first digital filter 5, the third digital filter 9, and the fifth digital filter 13 as a pixel control unit. , The sixth digital filter 16 or the eighth digital filter 24. Further, the second digital filter 6, the fourth digital filter 11 or the seventh digital filter 20 was used as the pixel adjusting means, and the third memory 7 or the sixth memory 12 was used as the pixel extracting means. Further, the fourth memory 8, the eighth memory 15 or the eleventh memory 23 as a pixel adjusting means, the third memory 7 or the sixth memory 12 as a pixel selecting means, the fifth memory 10, the seventh memory 14 as a pixel selecting means, and the like. Ninth memory 21 or third memory 7 was used.
[0161]
In addition, the imaging device according to the first, second, fifth, seventh, or eighth embodiment of the present invention takes into consideration the transmission speed of a transmission path when outputting an image signal to a device or a circuit at a subsequent stage of the imaging device, It is assumed that an image signal is output with a sampling clock having a frequency of 36 MHz. Similarly, the imaging device according to the third, fourth, or sixth embodiment of the present invention has a frequency of 31.times. In consideration of the transmission speed of the transmission line when outputting an image signal to a device, circuit, or the like subsequent to the imaging device. It is assumed that an image signal is output with a sampling clock of 5 MHz.
[0162]
Further, in each embodiment of the present invention, the sampling clock when each component of the imaging apparatus of the embodiment performs a predetermined process is not limited to 45, 36, 33.75 or 31.5 MHz. Absent. In short, the processing speed when each component of the imaging apparatus according to each embodiment of the present invention performs a predetermined process is lower than the first speed shown in each embodiment of the present invention and the first speed. The sampling clock need only be a second speed, a third speed higher than the second speed, or a third speed lower than the second speed.
[0163]
Also, the digital filter of the imaging apparatus according to each embodiment of the present invention generates a new image signal using an interpolation method. However, the digital filter of the imaging apparatus according to each embodiment of the present invention employs an interpolation method. May be used to generate the image signal. In short, the digital filter of the imaging device according to each embodiment of the present invention only needs to generate a new predetermined image signal using the predetermined image signal.
[0164]
In addition, the second memory 4, the fourth memory 8, the eighth memory 15, the tenth memory 22, or the eleventh memory 23 of the imaging apparatus according to each embodiment of the present invention transmits an image signal having a value of 0 at a predetermined position. However, the memory circuit or the digital filter of the imaging device according to each of the embodiments of the present invention described above may add an image signal having a value other than 0 as long as it is at a predetermined position.
[0165]
Further, the first memory 3, the fourth memory 8, the fifth memory 10, the seventh memory 14, the third memory 7, the sixth memory 12, the eighth memory 15, or the ninth memory 3 of the imaging apparatus according to each embodiment of the present invention. The memory 21, the tenth memory 22, or the eleventh memory 23 inputs a predetermined image signal when inputting the image signal. However, the memory circuit of the imaging device according to each of the embodiments of the present invention described above includes: When inputting or outputting an image signal, it is only necessary to remove image signals other than those required.
[0166]
In the seventh and eighth embodiments of the present invention, the tenth memory 22 or the eleventh memory 23 stores a pixel having a value of 0 at the right end of a predetermined image as in the image shown in FIG. However, the tenth memory 22 or the eleventh memory 23 according to the seventh or eighth embodiment of the present invention adds a cluster of pixels having a predetermined value other than 0 to the left end of a predetermined image. It may be. In short, the tenth memory 22 or the eleventh memory 23 according to the seventh or eighth embodiment of the present invention includes the image shown in FIG. What is necessary is just to control the number of pixels of the image signal so that the number becomes five.
[0167]
【The invention's effect】
As is apparent from the above description, the present invention can provide an imaging device that outputs an image signal with the same sampling clock even when the aspect ratio is switched when the image signal is output.
[0168]
Further, the present invention can provide an imaging device in which one kind of sampling clock for reading an image signal from a memory circuit is used.
[Brief description of the drawings]
FIG. 1 is a configuration diagram of an imaging device according to a first embodiment of the present invention;
FIG. 2 is a configuration diagram of an image handled in the embodiment of the present invention.
FIG. 3 is a diagram for explaining image signal processing performed by a digital filter of the imaging apparatus according to each embodiment of the present invention.
FIG. 4 is a configuration diagram of an imaging device according to a second embodiment of the present invention.
FIG. 5 is a configuration diagram of an imaging device according to a third embodiment of the present invention.
FIG. 6 is a configuration diagram of an imaging device according to a fourth embodiment of the present invention.
FIG. 7 is a configuration diagram of an imaging device according to a fifth embodiment of the present invention.
FIG. 8 is a configuration diagram of an imaging device according to a sixth embodiment of the present invention.
FIG. 9 is a configuration diagram of an imaging device according to a seventh embodiment of the present invention.
FIG. 10 is a configuration diagram of an imaging device according to an eighth embodiment of the present invention.
FIG. 11 is a configuration diagram of a conventional imaging device.
[Explanation of symbols]
1 Image sensor
2 Analog / digital conversion circuit
3 First memory
4 Second memory
5 First digital filter
6 Second digital filter
7 Third memory
8 4th memory
9 Third digital filter
10 Fifth memory
11 4th digital filter
12 6th memory
13 5th digital filter
14 7th memory
15 8th memory
16 6th digital filter
17 1st switch
18 Second switch
19 Third switch
20 7th digital filter
21 9th memory
22 10th memory
23 Eleventh memory
24 8th digital filter
25 memory

Claims (25)

縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、
前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、横方向の画素の数を削減して、前記第一速度より遅い所定の第二速度で出力する画素削減手段と、
前記画素削減手段からの画像信号を入力し、その画像信号の所定の位置に所定の値を有する所定の数の画素を付加して、前記第二速度より速い所定の第三速度で出力する画素付加手段と、
前記画素付加手段からの画像信号を入力し、入力した画像信号を利用して、入力した画素の数と同数の画素の画像信号を生成し、前記第三速度で出力する画素制御手段と、
前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、
前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第三速度で出力する画素抽出手段とを備え、前記画素制御手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、
前記画素付加手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を付加し、
前記画素抽出手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去する
ことを特徴とする撮像装置。
An image sensor that has a predetermined number of pixels in the vertical and horizontal directions and generates an image signal;
The image signal from the image sensor is input at a predetermined first speed, the number of pixels in the vertical direction of the image sensor is unchanged, the number of pixels in the horizontal direction is reduced, and the predetermined speed is lower than the first speed. Pixel reduction means for outputting at a second speed;
A pixel which receives an image signal from the pixel reduction unit, adds a predetermined number of pixels having a predetermined value to a predetermined position of the image signal, and outputs the image signal at a predetermined third speed higher than the second speed Additional means;
Pixel control means for inputting an image signal from the pixel addition means, using the input image signal, generating an image signal of the same number of pixels as the number of input pixels, and outputting at the third speed,
The image signal from the image sensor is input at the first speed, and the number of pixels in the vertical direction of the image sensor is not changed. Using the image signal of the pixel, the number of pixels of the input image signal is smaller than the number of pixels. While generating an image signal of a predetermined number of pixels, generating a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so that the number of pixels is the same as the number of input pixels, Pixel adjustment means for outputting at a speed;
A pixel extracting unit that receives an image signal from the pixel adjusting unit and outputs only an image signal other than the unnecessary pixels generated by the pixel adjusting unit at the third speed; and When inputting or outputting, remove a predetermined image signal,
The pixel addition means, when inputting an image signal, or when outputting, adds a predetermined image signal,
An image pickup apparatus according to claim 1, wherein said pixel extracting means removes a predetermined image signal when inputting or outputting an image signal.
縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、
前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、横方向の画素の数を削減し、所定の位置に所定の値を有する所定の数の画素を付加して、前記第一速度より遅い所定の第二速度で出力する画素加減手段と、
前記画素加減手段からの画像信号を入力し、入力した画像信号を利用して、入力した画素の数と同数の画素の画像信号を生成し、前記第二速度で出力する画素制御手段と、
前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、
前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第二速度で出力する画素選抜手段とを備え、前記画素加減手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、所定の画像信号を付加し、
前記画素選抜手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去する
ことを特徴とする撮像装置。
An image sensor that has a predetermined number of pixels in the vertical and horizontal directions and generates an image signal;
An image signal from the image sensor is input at a predetermined first speed, the number of pixels in the vertical direction of the image sensor is not changed, the number of pixels in the horizontal direction is reduced, and a predetermined value is provided at a predetermined position. Pixel addition and subtraction means for adding a predetermined number of pixels and outputting at a predetermined second speed lower than the first speed,
Pixel control means for inputting the image signal from the pixel addition / subtraction means, using the input image signal, generating an image signal of the same number of pixels as the number of input pixels, and outputting at the second speed,
The image signal from the image sensor is input at the first speed, and the number of pixels in the vertical direction of the image sensor is not changed. Using the image signal of the pixel, the number of pixels of the input image signal is smaller than the number of pixels. While generating an image signal of a predetermined number of pixels, generating a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so that the number of pixels is the same as the number of input pixels, Pixel adjustment means for outputting at a speed;
A pixel selection unit that receives an image signal from the pixel adjustment unit and outputs only the image signal other than the unnecessary pixels generated by the pixel adjustment unit at the second speed, and the pixel adjustment unit includes an image signal When inputting or outputting, remove a predetermined image signal, add a predetermined image signal,
The image pickup apparatus according to claim 1, wherein the pixel selection unit removes a predetermined image signal when inputting or outputting the image signal.
前記画素制御手段は、入力した画像信号を利用して、補間方法を用い、前記入力した画素の数と同数の画素の画像信号を生成することを特徴とする請求項1または2記載の撮像装置。3. The image pickup apparatus according to claim 1, wherein the pixel control unit generates an image signal of the same number of pixels as the number of the input pixels by using an input image signal and using an interpolation method. . 前記画素調整手段は、入力した画像信号を利用して、補間方法を用い、前記入力した画像信号の画素の数より小さい所定の数の画素の画像信号と、所定の数の不要画素とを生成することを特徴とする請求項1から3のいずれかに記載の撮像装置。The pixel adjustment unit generates an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal and a predetermined number of unnecessary pixels by using an interpolation method by using the input image signal. The imaging device according to any one of claims 1 to 3, wherein: 前記補間方法は、ディジタルフィルタによって行われることを特徴とする請求項3または4記載の撮像装置。The imaging device according to claim 3, wherein the interpolation method is performed by a digital filter. 縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、
前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、横方向の画素の数を削減して、前記第一速度より遅い所定の第二速度で出力する画素削減手段と、
前記画素削減手段からの画像信号を入力し、その画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第二速度で出力する画素制御手段と、
前記画素制御手段からの画像信号を入力し、前記画素制御手段が生成した前記不要画素以外の画像信号のみを前記第二速度より遅い所定の第三速度で出力する画素選択手段と、
前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、
前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第三速度で出力する画素抽出手段とを備え、前記画素選択手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、
前記画素抽出手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去する
ことを特徴とする撮像装置。
An image sensor that has a predetermined number of pixels in the vertical and horizontal directions and generates an image signal;
The image signal from the image sensor is input at a predetermined first speed, the number of pixels in the vertical direction of the image sensor is unchanged, the number of pixels in the horizontal direction is reduced, and the predetermined speed is lower than the first speed. Pixel reduction means for outputting at a second speed;
An image signal from the pixel reduction unit is input, and the image signal is used to generate an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal, and the same number as the number of input pixels. Pixel control means for generating a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so as to be a pixel, and outputting at the second speed,
Pixel selection means for inputting an image signal from the pixel control means and outputting only an image signal other than the unnecessary pixels generated by the pixel control means at a predetermined third speed lower than the second speed,
The image signal from the image sensor is input at the first speed, and the number of pixels in the vertical direction of the image sensor is not changed. Using the image signal of the pixel, the number of pixels of the input image signal is smaller than the number of pixels. While generating an image signal of a predetermined number of pixels, generating a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so that the number of pixels is the same as the number of input pixels, Pixel adjustment means for outputting at a speed;
A pixel extracting unit that receives an image signal from the pixel adjusting unit, and outputs only an image signal other than the unnecessary pixels generated by the pixel adjusting unit at the third speed, and the pixel selecting unit includes an image signal When inputting or outputting, remove a predetermined image signal,
An image pickup apparatus according to claim 1, wherein said pixel extracting means removes a predetermined image signal when inputting or outputting an image signal.
縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、
前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素制御手段と、
前記画素制御手段からの画像信号を入力し、前記画素制御手段が生成した前記不要画素を除去するとともに、残りの画像信号の縦方向の画素の数は変えず、横方向の画素の数を削減して、前記第一速度より遅い所定の第二速度で出力する画素選択手段と、
前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、
前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第二速度で出力する画素選抜手段とを備え、前記画素選択手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、
前記画素選抜手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去する
ことを特徴とする撮像装置。
An image sensor that has a predetermined number of pixels in the vertical and horizontal directions and generates an image signal;
The image signal from the image sensor is input at a predetermined first speed, and the number of pixels in the vertical direction of the image sensor is unchanged, and the number of pixels of the input image signal is calculated using the image signal of the pixel. While generating an image signal of a small predetermined number of pixels, and generating a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so as to be the same number of pixels as the number of input pixels, Pixel control means for outputting at one speed;
An image signal is input from the pixel control unit, and the unnecessary pixels generated by the pixel control unit are removed, and the number of pixels in the horizontal direction is reduced without changing the number of pixels in the vertical direction of the remaining image signals. And a pixel selecting means for outputting at a predetermined second speed lower than the first speed,
The image signal from the image sensor is input at the first speed, and the number of pixels in the vertical direction of the image sensor is not changed. Using the image signal of the pixel, the number of pixels of the input image signal is smaller than the number of pixels. While generating an image signal of a predetermined number of pixels, generating a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so that the number of pixels is the same as the number of input pixels, Pixel adjustment means for outputting at a speed;
A pixel selection unit that receives an image signal from the pixel adjustment unit and outputs only the image signal other than the unnecessary pixels generated by the pixel adjustment unit at the second speed, and the pixel selection unit includes an image signal When inputting or outputting, remove a predetermined image signal,
The image pickup apparatus according to claim 1, wherein the pixel selection unit removes a predetermined image signal when inputting or outputting the image signal.
前記画素制御手段は、入力した画像信号を利用して、補間方法を用い、前記入力した画像信号の画素の数より小さい所定の数の画素の画像信号と、所定の数の不要画素とを生成することを特徴とする請求項6または7記載の撮像装置。The pixel control means generates an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal and a predetermined number of unnecessary pixels using an interpolation method by using the input image signal. The imaging apparatus according to claim 6, wherein: 前記画素調整手段は、入力した画像信号を利用して、補間方法を用い、前記入力した画像信号の画素の数より小さい所定の数の画素の画像信号と、所定の数の不要画素とを生成することを特徴とする請求項6から8のいずれかに記載の撮像装置。The pixel adjustment unit generates an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal and a predetermined number of unnecessary pixels by using an interpolation method by using the input image signal. The imaging device according to claim 6, wherein the imaging is performed. 前記補間方法は、ディジタルフィルタによって行われることを特徴とする請求項8または9記載の撮像装置。The imaging device according to claim 8, wherein the interpolation method is performed by a digital filter. 撮像装置が外部に出力するべき画像信号に応じて、前記画素制御手段を含む回路群、または、前記画素調整手段を含む回路群のいずれかが選択されることを特徴とする請求項1から10のいずれかに記載の撮像装置。11. A circuit group including the pixel control unit or a circuit group including the pixel adjustment unit is selected according to an image signal to be output to the outside by an imaging device. An imaging device according to any one of the above. 縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、画像信号を入力し、その画像信号に所定の処理をする画素加減手段と、画像信号を入力し、その画像信号を利用して、その画像信号とは異なる画像信号を生成する画素制御手段と、前記撮像素子からの画像信号を前記画素加減手段または前記画素制御手段に導く第一画像信号伝送手段と、前記画素加減手段からの画像信号を前記画素制御手段または撮像装置外部に導く第二画像信号伝送手段と、前記画素制御手段からの画像信号を前記画素加減手段または撮像装置外部に導く第三画像信号伝送手段とを備え、
撮像装置が所定のアスペクト比の画像信号を外部に出力する場合、前記撮像素子からの画像信号は、前記第一画像信号伝送手段によって前記画素加減手段に導かれ、前記画素加減手段は、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、横方向の画素の数を削減し、所定の位置に所定の値を有する所定の数の画素を付加して、前記第一速度より遅い所定の第二速度で、前記第二画像信号伝送手段によって前記画素制御手段に出力し、前記画素制御手段は、前記画素加減手段からの画像信号を入力し、入力した画像信号を利用して、入力した画素の数と同数の画素の画像信号を生成し、前記第二速度で、前記第三画像信号伝送手段によって撮像装置外部に出力し、
撮像装置が前記所定のアスペクト比とは別の所定のアスペクト比の画像信号を外部に出力する場合、前記撮像素子からの画像信号は、前記第一画像信号伝送手段によって前記画素制御手段に導かれ、前記画素制御手段は、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で、前記第三画像信号伝送手段によって前記画素加減手段に出力し、前記画素加減手段は、前記画素制御手段からの画像信号を入力し、前記画素制御手段が生成した前記不要画素以外の画像信号のみを前記第二速度で、前記第二画像信号伝送手段によって撮像装置外部に出力する
ことを特徴とする撮像装置。
It has a predetermined number of pixels in the vertical direction and the horizontal direction, an image sensor that generates an image signal, an image signal is input, pixel adjustment means that performs predetermined processing on the image signal, and an image signal is input, A pixel control unit that generates an image signal different from the image signal using the image signal, and a first image signal transmission unit that guides the image signal from the image sensor to the pixel adjustment unit or the pixel control unit. A second image signal transmitting unit that guides an image signal from the pixel control unit to the outside of the pixel control unit or the imaging device; and a third image that guides an image signal from the pixel control unit to the outside of the pixel control unit or the imaging device. Signal transmission means,
When the imaging device outputs an image signal having a predetermined aspect ratio to the outside, the image signal from the imaging device is guided to the pixel adjustment unit by the first image signal transmission unit, and the pixel adjustment unit is An image signal from the element is input at a predetermined first speed, the number of pixels in the vertical direction of the imaging element is not changed, the number of pixels in the horizontal direction is reduced, and a predetermined value having a predetermined value at a predetermined position is obtained. Adding a number of pixels and outputting to the pixel control means by the second image signal transmission means at a predetermined second speed lower than the first speed, wherein the pixel control means outputs the image from the pixel adjustment means Inputting a signal, utilizing the input image signal, generating an image signal of the same number of pixels as the number of input pixels, and outputting the image signal to the outside of the imaging device by the third image signal transmission means at the second speed. ,
When the imaging device outputs an image signal having a predetermined aspect ratio different from the predetermined aspect ratio to the outside, an image signal from the imaging device is guided to the pixel control unit by the first image signal transmission unit. The pixel control means inputs an image signal from the image sensor at the first speed, and uses the image signal of the pixel without changing the number of pixels in the vertical direction of the image sensor, While generating an image signal of a predetermined number of pixels smaller than the number of pixels of the signal, a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so as to have the same number of pixels as the number of input pixels. Generated and output at the first speed to the pixel adjusting means by the third image signal transmitting means, wherein the pixel adjusting means inputs an image signal from the pixel controlling means, and the pixel controlling means generates Said unnecessary Only the image signal other than the element at the second speed, the imaging device and outputs the image pickup apparatus outside by the second image signal transmission means.
前記画素加減手段は、請求項12記載の撮像装置が前記所定のアスペクト比の画像信号を外部に出力する場合、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、所定の画像信号を付加し、請求項12記載の撮像装置が前記所定のアスペクト比とは別の前記所定のアスペクト比の画像信号を外部に出力する場合、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去することを特徴とする請求項12記載の撮像装置。The pixel addition and subtraction means, when the imaging device according to claim 12 outputs the image signal of the predetermined aspect ratio to the outside, when the image signal is input, or when outputting, remove the predetermined image signal, A predetermined image signal is added, and when the image pickup apparatus according to claim 12 outputs an image signal having the predetermined aspect ratio different from the predetermined aspect ratio to the outside, the image signal is input or output. 13. The imaging apparatus according to claim 12, wherein a predetermined image signal is removed. 前記画素制御手段は、請求項12または13記載の撮像装置が前記所定のアスペクト比の画像信号を外部に出力する場合、入力した画像信号を利用して、補間方法を用い、前記入力した画素の数と同数の画素の画像信号を生成し、請求項12または13記載の撮像装置が前記所定のアスペクト比とは別の所定のアスペクト比の画像信号を外部に出力する場合、入力した画像信号を利用して、補間方法を用い、前記入力した画像信号の画素の数より小さい所定の数の画素の画像信号と、所定の数の不要画素とを生成することを特徴とする請求項12または13記載の撮像装置。When the image pickup device according to claim 12 or 13 outputs the image signal having the predetermined aspect ratio to the outside, the pixel control unit uses an input image signal and performs an interpolation method using the input image signal. An image signal of the same number of pixels is generated, and when the imaging device according to claim 12 or 13 outputs an image signal having a predetermined aspect ratio different from the predetermined aspect ratio to the outside, the input image signal is output. The image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal and a predetermined number of unnecessary pixels are generated using an interpolation method. An imaging device according to any one of the preceding claims. 前記補間方法は、ディジタルフィルタによって行われることを特徴とする請求項14記載の撮像装置。The imaging device according to claim 14, wherein the interpolation method is performed by a digital filter. 縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、前記撮像素子からの画像信号を所定の第一速度で入力し、その画像信号に所定の処理をして、入力した画像信号とは異なる画像信号を生成し、前記第一速度で出力する画素調整手段と、前記画素調整手段からの画像信号を入力し、所定の画像信号のみを前記第一速度より遅い所定の第二速度で出力する画素選択手段とを備え、
撮像装置が所定のアスペクト比の画像信号を外部に出力する場合、前記画素調整手段は、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画像信号の画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して出力し、
撮像装置が前記所定のアスペクト比とは別の所定のアスペクト比の画像信号を外部に出力する場合、前記画素調整手段は、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画像信号の画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して出力し、
前記画素選択手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去する
ことを特徴とする撮像装置。
An image sensor that has a predetermined number of pixels in the vertical and horizontal directions and generates an image signal, and receives an image signal from the image sensor at a predetermined first speed and performs predetermined processing on the image signal. A pixel adjustment unit that generates an image signal different from the input image signal and outputs the image signal at the first speed, and inputs an image signal from the pixel adjustment unit, and outputs only a predetermined image signal from the first speed. Pixel selection means for outputting at a slow predetermined second speed,
When the imaging device outputs an image signal having a predetermined aspect ratio to the outside, the pixel adjustment unit does not change the number of pixels in the vertical direction of the imaging device, and uses the image signal of the pixel to input an image. While generating an image signal of a predetermined number of pixels smaller than the number of pixels of the signal, a predetermined number of pixels having a predetermined value at a predetermined position so as to have the same number of pixels as the number of pixels of the input image signal. Generate and output unnecessary pixels,
When the imaging device outputs an image signal having a predetermined aspect ratio different from the predetermined aspect ratio to the outside, the pixel adjustment unit does not change the number of pixels in the vertical direction of the imaging device, and the image of the pixel is not changed. Using the signal, while generating an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal, at a predetermined position so that the number of pixels of the input image signal is the same as the number of pixels Generating and outputting a predetermined number of unnecessary pixels having a predetermined value,
An image pickup apparatus according to claim 1, wherein said pixel selecting means removes a predetermined image signal when inputting or outputting an image signal.
前記画素調整手段は、入力した画像信号を利用して、補間方法を用い、前記入力した画像信号の画素の数より小さい所定の数の画素の画像信号と、所定の数の不要画素とを生成することを特徴とする請求項16記載の撮像装置。The pixel adjustment unit generates an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal and a predetermined number of unnecessary pixels by using an interpolation method by using the input image signal. 17. The imaging device according to claim 16, wherein: 前記補間方法は、ディジタルフィルタによって行われることを特徴とする請求項17記載の撮像装置。The imaging apparatus according to claim 17, wherein the interpolation method is performed by a digital filter. 縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で出力する画素調整手段と、前記画素調整手段からの画像信号を入力し、前記画素調整手段が生成した前記不要画素以外の画像信号のみを前記第一速度より遅い所定の第二速度で撮像装置外部に出力する画素選択手段と、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、前記第二速度で撮像装置外部に出力することができるように、横方向の画素の数を削減して、前記第二速度で撮像装置外部に出力する画素削減手段とを備え、
前記画素削減手段は、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、
撮像装置が外部に出力するべき画像信号に応じて、前記画素調整手段を含む回路群、または、前記画素削減手段を含む回路群のいずれかひとつが選択される
ことを特徴とする撮像装置。
An image sensor having a predetermined number of pixels in the vertical direction and the horizontal direction, generating an image signal, and inputting an image signal from the image sensor at a predetermined first speed, the pixel of the image sensor in the vertical direction The number is not changed and the image signal of the pixel is used to generate an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal, and the number of pixels is equal to the number of input pixels. A predetermined number of unnecessary pixels having a predetermined value at a predetermined position, a pixel adjustment unit that outputs at the first speed, and an image signal from the pixel adjustment unit, and the pixel adjustment unit Pixel selection means for outputting only the image signals other than the unnecessary pixels generated at a predetermined second speed lower than the first speed to the outside of the imaging device, and inputting the image signal from the imaging device at the first speed. The number of pixels in the vertical direction of the image sensor is Pictorial, so that it can be output to the image pickup apparatus outside the second speed, by reducing the number of lateral pixels, and a pixel reduction means for outputting the image pickup apparatus outside the second speed,
The pixel reduction unit, when inputting an image signal, or, when outputting, removes a predetermined image signal,
An imaging apparatus, wherein one of a circuit group including the pixel adjustment unit and a circuit group including the pixel reduction unit is selected according to an image signal to be output from the imaging apparatus to the outside.
前記画素調整手段は、入力した画像信号を利用して、補間方法を用い、前記入力した画像信号の画素の数より小さい所定の数の画素の画像信号と、所定の数の不要画素とを生成することを特徴とする請求項19記載の撮像装置。The pixel adjustment unit generates an image signal of a predetermined number of pixels smaller than the number of pixels of the input image signal and a predetermined number of unnecessary pixels by using an interpolation method by using the input image signal. 20. The imaging device according to claim 19, wherein: 前記補間方法は、ディジタルフィルタによって行われることを特徴とする請求項20記載の撮像装置。21. The imaging device according to claim 20, wherein the interpolation method is performed by a digital filter. 縦方向および横方向に所定の数の画素を有し、画像信号を発生する撮像素子と、画像信号を入力し、その画像信号に所定の処理をする画素加減手段と、画像信号を入力し、その画像信号に所定の処理をする画素制御手段と、前記撮像素子からの画像信号を前記画素加減手段または前記画素制御手段に導く第一画像信号伝送手段と、前記画素加減手段からの画像信号を前記画素制御手段または撮像装置外部に導く第二画像信号伝送手段と、前記画素制御手段からの画像信号を前記画素加減手段または撮像装置外部に導く第三画像信号伝送手段とを備え、
撮像装置が所定のアスペクト比の画像信号を外部に出力する場合、前記撮像素子からの画像信号は、前記第一画像信号伝送手段によって前記画素制御手段に導かれ、前記画素制御手段は、前記撮像素子からの画像信号を所定の第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、その画素の画像信号を利用して、入力した画像信号の画素の数より小さい所定の数の画素の画像信号を生成するとともに、入力した画素の数と同数の画素となるように、所定の位置に所定の値を有する所定の数の不要画素を生成して、前記第一速度で、前記第三画像信号伝送手段によって前記画素加減手段に出力し、前記画素加減手段は、前記画素制御手段からの画像信号を入力し、前記画素制御手段が生成した前記不要画素以外の画像信号のみを前記第一速度より遅い所定の第二速度で、前記第二画像信号伝送手段によって撮像装置外部に出力し、
撮像装置が前記所定のアスペクト比とは別の所定のアスペクト比の画像信号を外部に出力する場合、前記撮像素子からの画像信号は、前記第一画像信号伝送手段によって前記画素加減手段に導かれ、前記画素加減手段は、前記撮像素子からの画像信号を前記第一速度で入力し、前記撮像素子の縦方向の画素の数は変えず、前記第二速度で撮像装置外部に出力することができるように、横方向の画素の数を削減して、前記第二速度で、前記第二画像信号伝送手段によって前記画素制御手段または撮像装置外部に出力し、前記画素制御手段は、前記画素加減手段からの画像信号を入力した場合、その入力した画像信号を、前記第二速度で、前記第三画像信号伝送手段によってそのまま撮像装置外部に出力する
ことを特徴とする撮像装置。
It has a predetermined number of pixels in the vertical direction and the horizontal direction, an image sensor that generates an image signal, an image signal is input, pixel adjustment means that performs predetermined processing on the image signal, and an image signal is input, Pixel control means for performing predetermined processing on the image signal, first image signal transmission means for guiding the image signal from the image sensor to the pixel adjustment means or the pixel control means, and an image signal from the pixel adjustment means A second image signal transmission unit that guides the pixel control unit or the outside of the imaging device, and a third image signal transmission unit that guides the image signal from the pixel control unit to the pixel adjustment unit or the outside of the imaging device,
When the imaging device outputs an image signal having a predetermined aspect ratio to the outside, an image signal from the imaging device is guided to the pixel control unit by the first image signal transmission unit, and the pixel control unit An image signal from the element is input at a predetermined first speed, and the number of pixels in the vertical direction of the imaging element is not changed. Using the image signal of the pixel, a predetermined number smaller than the number of pixels of the input image signal is used. And generating a predetermined number of unnecessary pixels having a predetermined value at a predetermined position so that the number of pixels is equal to the number of input pixels. Then, the third image signal transmitting means outputs to the pixel adjusting means, the pixel adjusting means receives an image signal from the pixel controlling means, and outputs an image signal other than the unnecessary pixels generated by the pixel controlling means. Only the above Slow predetermined second rate than one speed, and outputs the image pickup apparatus outside by the second image signal transmitting means,
When the imaging device outputs an image signal having a predetermined aspect ratio different from the predetermined aspect ratio to the outside, the image signal from the imaging device is guided to the pixel adjustment unit by the first image signal transmission unit. The pixel adjusting means may input an image signal from the image sensor at the first speed, and output the image signal to the outside of the imaging device at the second speed without changing the number of pixels in the vertical direction of the image sensor. Reduce the number of pixels in the horizontal direction, and output the pixels at the second speed to the pixel control means or the outside of the image pickup device by the second image signal transmission means, wherein the pixel control means When an image signal is input from the means, the input image signal is output as it is to the outside of the image capturing apparatus at the second speed by the third image signal transmitting means.
前記画素加減手段は、請求項22記載の撮像装置が前記所定のアスペクト比の画像信号を外部に出力する場合、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、請求項22記載の撮像装置が前記所定のアスペクト比とは別の前記所定のアスペクト比の画像信号を外部に出力する場合、画像信号を入力するさい、または、出力するさい、所定の画像信号を除去し、所定の画像信号を付加することを特徴とする請求項22記載の撮像装置。The pixel addition and subtraction means, when the imaging device according to claim 22 outputs the image signal of the predetermined aspect ratio to the outside, when the image signal is input, or when outputting, remove the predetermined image signal, When the imaging device according to claim 22 outputs an image signal having the predetermined aspect ratio different from the predetermined aspect ratio to the outside, when the image signal is input or output, the predetermined image signal is output. 23. The imaging apparatus according to claim 22, wherein the image is removed and a predetermined image signal is added. 前記画素制御手段は、請求項22または23記載の撮像装置が前記所定のアスペクト比の画像信号を外部に出力する場合、入力した画像信号を利用して、補間方法を用い、前記入力した画像信号の画素の数より小さい所定の数の画素の画像信号と、所定の数の不要画素とを生成することを特徴とする請求項22または23記載の撮像装置。24. The image control apparatus according to claim 22, wherein the image pickup device outputs the image signal having the predetermined aspect ratio to an external device using the input image signal and an interpolation method. 24. The imaging apparatus according to claim 22, wherein an image signal of a predetermined number of pixels smaller than the number of pixels and a predetermined number of unnecessary pixels are generated. 前記補間方法は、ディジタルフィルタによって行われることを特徴とする請求項24記載の撮像装置。The imaging apparatus according to claim 24, wherein the interpolation method is performed by a digital filter.
JP35937397A 1997-12-26 1997-12-26 Imaging device Expired - Fee Related JP3547601B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP35937397A JP3547601B2 (en) 1997-12-26 1997-12-26 Imaging device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP35937397A JP3547601B2 (en) 1997-12-26 1997-12-26 Imaging device

Publications (2)

Publication Number Publication Date
JPH11196314A JPH11196314A (en) 1999-07-21
JP3547601B2 true JP3547601B2 (en) 2004-07-28

Family

ID=18464177

Family Applications (1)

Application Number Title Priority Date Filing Date
JP35937397A Expired - Fee Related JP3547601B2 (en) 1997-12-26 1997-12-26 Imaging device

Country Status (1)

Country Link
JP (1) JP3547601B2 (en)

Also Published As

Publication number Publication date
JPH11196314A (en) 1999-07-21

Similar Documents

Publication Publication Date Title
US8159562B2 (en) Storage device, storage method and computer-readable storage medium for storing video data
JPH0712206B2 (en) Basic device for video signal processing
JP3501301B2 (en) I / O signal switching device
US6762792B1 (en) Digital still camera
JPH07236151A (en) Digital video switcher
JP3547601B2 (en) Imaging device
JPH0622197A (en) Picture processing unit
JP2004260265A (en) Pixel extracting circuit having pixel turning over function, and image pickup apparatus
KR100387454B1 (en) Video signal processing device
JP3726971B2 (en) Parallel processor device
JP3782510B2 (en) Image processing device
JP4424097B2 (en) Electronic zoom device
JP2000050148A (en) Television camera device
JP3822920B2 (en) Video signal processing device
JP3752874B2 (en) Image reduction processing device
JP2861902B2 (en) Video signal processing method and apparatus
US5926229A (en) Development supporting method and device for signal processing system and signal processing device and method
JP2739959B2 (en) Video signal noise reduction device
KR20020002267A (en) Image processing device and image processing method and signal switching output device
KR20060020236A (en) Cmos image sensor
JPH1023318A (en) High speed camera system
JP4085431B2 (en) Digital video camera device and aspect ratio conversion device
KR940000967Y1 (en) Chrominance switching circuit for multi-image processing system
KR970011537B1 (en) Image system
JPH02150861A (en) Image processor

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040406

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040414

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees