JP3447372B2 - Semiconductor device - Google Patents

Semiconductor device

Info

Publication number
JP3447372B2
JP3447372B2 JP12999894A JP12999894A JP3447372B2 JP 3447372 B2 JP3447372 B2 JP 3447372B2 JP 12999894 A JP12999894 A JP 12999894A JP 12999894 A JP12999894 A JP 12999894A JP 3447372 B2 JP3447372 B2 JP 3447372B2
Authority
JP
Japan
Prior art keywords
diode
semiconductor device
input
protection circuit
esd protection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP12999894A
Other languages
Japanese (ja)
Other versions
JPH07335894A (en
Inventor
典章 佐藤
和雄 助川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP12999894A priority Critical patent/JP3447372B2/en
Publication of JPH07335894A publication Critical patent/JPH07335894A/en
Application granted granted Critical
Publication of JP3447372B2 publication Critical patent/JP3447372B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、半導体装置に係り、詳
しくは、超薄膜SOI構造におけるESD(静電破壊)
保護素子の改良技術に適用することができ、特に、超薄
膜SOI構造のCMOSを構成する際、ESDノイズの
ピーク電圧を低減することにより、ESD保護回路のE
SD耐圧を向上させてESD保護回路の性能を向上させ
ることができるとともに、ESD保護回路に使用される
MOSFETの内部電界を緩和してESD保護回路自身
の劣化を抑制することができる半導体装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device, and more particularly, to an ESD (electrostatic breakdown) in an ultra thin film SOI structure.
The present invention can be applied to an improved technology of a protection element, and particularly, when a CMOS having an ultra-thin film SOI structure is configured, by reducing the peak voltage of ESD noise, the E of the ESD protection circuit can be reduced.
The present invention relates to a semiconductor device capable of improving SD withstand voltage to improve the performance of an ESD protection circuit and relaxing an internal electric field of a MOSFET used in the ESD protection circuit to suppress deterioration of the ESD protection circuit itself.

【0002】[0002]

【従来の技術】図6は従来の半導体装置の構造を示す断
面図である。図示例は、超薄膜SOI構造のCMOSイ
ンバータに適用する場合である。図6において、100
1はSi等の基板であり、1002は基板1001上に
形成された膜厚0.4μm程度のSiO2 等の埋め込み
絶縁膜であり、1003は埋め込み絶縁膜1002上に
形成され、かつ素子等が形成されるSi膜であり、10
04はSi膜1003に形成された素子分離領域となる
膜厚250μm程度のSiO2 等のフィールド絶縁膜で
ある。
2. Description of the Related Art FIG. 6 is a sectional view showing the structure of a conventional semiconductor device. The illustrated example is a case where it is applied to a CMOS inverter having an ultra-thin film SOI structure. In FIG. 6, 100
Reference numeral 1 denotes a substrate made of Si or the like, 1002 denotes a buried insulating film such as SiO 2 having a film thickness of about 0.4 μm formed on the substrate 1001, 1003 denotes a buried insulating film formed on the buried insulating film 1002, and elements and the like are formed. It is a Si film to be formed and is 10
Reference numeral 04 is a field insulating film such as SiO 2 having a film thickness of about 250 μm, which becomes an element isolation region formed in the Si film 1003.

【0003】次いで、1005,1006は各々Si膜
1003に形成されたn+ 型ソース/ドレイン拡散層、
+ 型ソース/ドレイン拡散層であり、1007は対向
するソース/ドレイン拡散層1005とソース/ドレイ
ン拡散層1006間のSi膜1003上に形成されたS
iO2 等のゲート絶縁膜であり、1008はゲート絶縁
膜1007上に形成された膜厚400μm程度のポリS
i等のゲート電極である。
Next, 1005 and 1006 are n + type source / drain diffusion layers formed on the Si film 1003, respectively.
A p + type source / drain diffusion layer 1007 is an S formed on the Si film 1003 between the source / drain diffusion layers 1005 and 1006 facing each other.
Reference numeral 1008 denotes a gate insulating film such as iO 2 , and poly-S having a film thickness of about 400 μm formed on the gate insulating film 1007.
It is a gate electrode such as i.

【0004】そして、1009はn+ 型ソース/ドレイ
ン拡散層1005、p+ 型ソース/ドレイン拡散層10
06及びゲート電極1008が各々露出された開口部1
010を有する膜厚500μm程度のPSG,BPS
G,SiO2,Si34等の層間絶縁膜であり、101
1は開口部1010内のソース/ドレイン拡散層100
5,1006及びゲート電極1008とコンタクトする
ように形成されたAl,TiN,W等の配線層である。
Reference numeral 1009 denotes an n + type source / drain diffusion layer 1005 and ap + type source / drain diffusion layer 10.
06 and the gate electrode 1008 are exposed in the opening 1
PSG, BPS having a film thickness of about 500 μm having 010
An interlayer insulating film made of G, SiO 2 , Si 3 N 4, etc., 101
1 is the source / drain diffusion layer 100 in the opening 1010.
5, 1006 and a wiring layer of Al, TiN, W or the like formed so as to be in contact with the gate electrode 1008.

【0005】この従来の超薄膜SOI構造の半導体装置
は、CMOSを構成するNチャネル/Pチャネル各々の
MOSFETが、底面及び周囲を絶縁膜1002,10
04,1009にて完全に素子分離された構造で構成さ
れている。この従来の半導体装置は、図7に示す如く、
外部から入出力パッド1021を通じて侵入するESD
ノイズから内部回路を保護するため、CMOSバッファ
型ESD保護回路1022を用いていた。
In this conventional semiconductor device having an ultra-thin film SOI structure, N-channel / P-channel MOSFETs forming a CMOS have insulating films 1002 and 10 formed on the bottom surface and the periphery thereof.
04, 1009, the element is completely separated. This conventional semiconductor device, as shown in FIG.
ESD entering from the outside through the input / output pad 1021
A CMOS buffer type ESD protection circuit 1022 is used to protect the internal circuit from noise.

【0006】このCMOSバッファ型ESD保護回路1
022は、バルクCMOSにおいて通常用いられてきた
ものであり、このCMOSバッファ型ESD保護回路1
022については、特開昭54−30783号公報(特
公昭61−3111号公報、登録NO.133496
4)で報告されている。CMOSバッファ型ESD保護
回路1022の構成は、入出力パッド1021からの信
号線1023をNチャネルMOSFET1024のドレ
イン拡散層に繋ぐとともに、NチャネルMOSFET1
024のゲートとソースをVss線1025に繋ぎ、同
時に入出力パッド1021からの信号線1023をPチ
ャネルMOSFET1026のドレイン拡散層に繋ぐと
ともに、PチャネルMOSFET1026のゲートとソ
ースをVdd線1027に繋ぐものである。
This CMOS buffer type ESD protection circuit 1
Reference numeral 022 has been used normally in bulk CMOS, and this CMOS buffer type ESD protection circuit 1
Regarding No. 022, Japanese Patent Application Laid-Open No. 54-30783 (Japanese Patent Publication No. 61-3111, Registration No. 133496).
4). The configuration of the CMOS buffer type ESD protection circuit 1022 is such that the signal line 1023 from the input / output pad 1021 is connected to the drain diffusion layer of the N-channel MOSFET 1024 and the N-channel MOSFET 1 is connected.
The gate and source of 024 are connected to the Vss line 1025, the signal line 1023 from the input / output pad 1021 is connected to the drain diffusion layer of the P-channel MOSFET 1026 at the same time, and the gate and source of the P-channel MOSFET 1026 are connected to the Vdd line 1027. .

【0007】このESD保護回路1022によれば、通
常動作のVdd線1027〜Vss線1025間の電圧
範囲では、NチャネルMOSFET1024及びPチャ
ネルMOSFET1026共にオフ状態になり、電流は
流れないようにすることができる。しかしながら、ES
Dノイズのように数100Vものスパイクノイズが外部
からCMOSバッファ型ESD保護回路1022に入っ
た時には、このCMOSバッファ型ESD保護回路10
22を構成するNチャネルMOSFET1024とPチ
ャネルMOSFET1026を通してノイズ電荷をVs
s線1025またはVdd線1027に逃がすことがで
きる。
According to the ESD protection circuit 1022, in the voltage range between the Vdd line 1027 and the Vss line 1025 in the normal operation, both the N-channel MOSFET 1024 and the P-channel MOSFET 1026 are turned off and no current flows. it can. However, ES
When spike noise of several 100V such as D noise enters the CMOS buffer type ESD protection circuit 1022 from the outside, the CMOS buffer type ESD protection circuit 10 is used.
22 through the N-channel MOSFET 1024 and the P-channel MOSFET 1026 forming the noise charge Vs
It can escape to the s line 1025 or the Vdd line 1027.

【0008】例えば、正のESDノイズがCMOSバッ
ファ型ESD保護回路1022に印加された場合は、P
チャネルMOSFET1026側をオンすることによ
り、Vdd線1027にノイズを逃がすことができ、ま
た、負のESDノイズが印加された場合は、Nチャネル
MOSFET1024側をオンすることにより、Vss
線1025にノイズを逃がすことができる。
For example, when positive ESD noise is applied to the CMOS buffer type ESD protection circuit 1022, P
By turning on the channel MOSFET 1026 side, noise can be released to the Vdd line 1027, and when negative ESD noise is applied, by turning on the N channel MOSFET 1024 side, Vss
Noise can escape to line 1025.

【0009】[0009]

【発明が解決しようとする課題】しかしながら、上記し
たような従来の半導体装置では、チップの組立時等にE
SDノイズが印加されるのには、必ずしもNチャネルM
OSFET1024側のVss線1025端子やPチャ
ネルMOSFET1026側のVdd線1027端子が
接地された後である訳ではない。また、ICを部品とし
て組み立てる時にも同様である。
However, in the conventional semiconductor device as described above, when the chip is assembled, etc.
The SD noise is not necessarily applied to the N channel M
This is not after the Vss line 1025 terminal on the OSFET 1024 side and the Vdd line 1027 terminal on the P-channel MOSFET 1026 side are grounded. The same applies when the IC is assembled as a component.

【0010】例えば、PチャネルMOSFET1026
がVdd線1027に接続されていない時に正のESD
ノイズが印加された場合、PチャネルMOSFET10
26はフローティングであるため、NチャネルMOSF
ET1024のソース/ドレイン間がパンチスルーする
電圧までは電流を流すことができない。また、Nチャネ
ルMOSFET1024がVss線1025に接続され
ていない場合も、負のESDノイズに対しては、Pチャ
ネルMOSFET1026がパンチスルーするまではE
SD電荷を逃がすことができない。このため、CMOS
バッファ型ESD保護回路1022自体のESD耐圧が
低下してしまい、ESD保護回路1022素子としての
性能を十分発揮し難いという問題があった。
For example, P-channel MOSFET 1026
ESD is positive when is not connected to Vdd line 1027
When noise is applied, the P-channel MOSFET 10
Since 26 is floating, N-channel MOSF
A current cannot flow until a voltage at which the source / drain of the ET1024 punches through. Further, even when the N-channel MOSFET 1024 is not connected to the Vss line 1025, the negative E-channel noise will be E until the P-channel MOSFET 1026 punches through.
SD charge cannot escape. Therefore, CMOS
There is a problem that the ESD withstand voltage of the buffer type ESD protection circuit 1022 itself is lowered, and it is difficult to sufficiently exhibit the performance as an element of the ESD protection circuit 1022.

【0011】因みにバルクCMOSでは、このような問
題は生じない。何故なら、図8に示すように、バルクの
Si基板1001内に形成されたn型、p型ウェル10
31の上にNチャネル/PチャネルMOSFETが形成
されているからである。仮に、PチャネルMOSFET
がフローティング状態で、正のESDノイズが印加され
たとしても、NチャネルMOSFETのn+ 型ソース/
ドレイン拡散層1005とp型ウェル1031間接合が
逆バイアスされ、ウェル1031に生じる空乏層容量
(C1)に電荷を吸収させることができる。あるいは、
PチャネルMOSFETのn型ウェル1031とn型基
板1001と間に形成される接合に生じる空乏層容量
(C2)にも電荷を吸収させることができる。通常、ウ
ェル容量は、十分大きいので、ESDノイズによる電荷
を吸収するには何ら差支えない。更には、PチャネルM
OSFETのウェルコンタクトを介してVdd線102
7に電荷を吸収させることもできる。このように、バル
クCMOSでは、ウェル1031を介して種々の経路に
よりESD電荷を逃がすことができる。
Incidentally, such a problem does not occur in the bulk CMOS. Because, as shown in FIG. 8, the n-type and p-type wells 10 formed in the bulk Si substrate 1001.
This is because the N-channel / P-channel MOSFET is formed on 31. Assuming a P-channel MOSFET
Is floating and even if positive ESD noise is applied, the n + -type source /
The junction between the drain diffusion layer 1005 and the p-type well 1031 is reverse-biased, and the depletion layer capacitance (C1) generated in the well 1031 can absorb the charge. Alternatively,
The depletion layer capacitance (C2) generated at the junction formed between the n-type well 1031 and the n-type substrate 1001 of the P-channel MOSFET can also absorb the charge. Usually, the well capacitance is sufficiently large so that there is no problem in absorbing charges due to ESD noise. Furthermore, P channel M
Vdd line 102 through well contact of OSFET
It is also possible for 7 to absorb the charge. As described above, in the bulk CMOS, the ESD charge can be released through the well 1031 by various paths.

【0012】一方、超薄膜SOI構造のCMOSバッフ
ァ型ESD保護回路1022では、ウェルが形成されな
いので、上述のバルクのように、ウェル寄生容量やウェ
ルコンタクトを介したVss/Vdd経路への効果を期
待することができない。更に、超薄膜SOI構造では、
特に、NチャネルMOSFET1024において寄生バ
イポーラ効果によるセルフラッチアップ電流が流れるた
め、条件によっては過電流が生じ易いため、CMOSバ
ッファ型ESD保護回路1022自体の劣化が生じてし
まうという恐れもあるという問題があった。
On the other hand, in the CMOS buffer type ESD protection circuit 1022 having the ultra-thin film SOI structure, since no well is formed, it is expected to have an effect on the Vss / Vdd path via the well parasitic capacitance and the well contact like the above-mentioned bulk. Can not do it. Furthermore, in the ultra-thin SOI structure,
In particular, since a self-latch-up current due to a parasitic bipolar effect flows in the N-channel MOSFET 1024, an overcurrent is likely to occur under some conditions, which may cause deterioration of the CMOS buffer type ESD protection circuit 1022 itself. It was

【0013】また、正孔の移動度は、電子の移動度より
も小さいため、CMOSバッファ型ESD保護回路10
22のPチャネルMOSFET1026を介してESD
電荷を逃がす場合には、ESDノイズが印加される短時
間(数10nsと予想される)では、電荷を十分逃がし
きれなくなることがあるため、ESD耐圧は、Pチャネ
ルMOSFET1026側フローティングよりNチャネ
ルMOSFET1024側フローティングの方が低くな
る傾向があった。
Since the mobility of holes is smaller than the mobility of electrons, the CMOS buffer type ESD protection circuit 10
ESD through 22 P-channel MOSFETs 1026
When the charge is released, the charge may not be able to be released sufficiently in a short time when the ESD noise is applied (it is expected to be several tens ns). Therefore, the ESD withstand voltage is higher than the floating state on the P-channel MOSFET 1026 side on the N-channel MOSFET 1024 side. Floating tended to be lower.

【0014】そこで、本発明は、超薄膜SOI構造のC
MOSを構成する際、ESDノイズのピーク電圧を低減
することにより、ESD保護回路のESD耐圧を向上さ
せてESD保護回路の性能を向上させることができると
ともに、ESD保護回路に使用されるMOSFETの内
部電界を緩和してESD保護回路自身の劣化を抑制する
ことができる半導体装置を提供することを目的とする。
Therefore, according to the present invention, the C of the ultrathin film SOI structure is used.
When configuring a MOS, by reducing the peak voltage of ESD noise, the ESD withstand voltage of the ESD protection circuit can be improved and the performance of the ESD protection circuit can be improved, and at the same time, the inside of the MOSFET used in the ESD protection circuit can be improved. An object of the present invention is to provide a semiconductor device capable of relaxing an electric field and suppressing deterioration of the ESD protection circuit itself.

【0015】[0015]

【課題を解決するための手段】請求項1記載の発明は、
絶縁層上に形成され、周囲を絶縁層で囲われた半導体領
域を有し、入出力端子と接続された内部回路と、該入出
力端子を通して侵入するノイズから該内部回路を保護す
るCMOSバッファ型ESD保護回路とを備えたSOI
構造の半導体装置において、導電型が互いに逆向きにな
るように形成されたSOI構造のnpnダイオードとp
npダイオードとを備え、該npnダイオードの片方の
電極と該pnpダイオードの片方の電極とが該入出力端
子に接続され、該入出力端子、該npnダイオード、
pnpダイオード、該CMOSバッファ型ESD保護回
路、該内部回路の順に接続されていることを特徴とする
ものである。
The invention according to claim 1 is
An internal circuit formed on an insulating layer and surrounded by an insulating layer, the internal circuit being connected to an input / output terminal, and a CMOS buffer type for protecting the internal circuit from noise penetrating through the input / output terminal SOI with ESD protection circuit
In a semiconductor device having a structure, an npn diode and a p-type diode having an SOI structure are formed so that their conductivity types are opposite to each other.
a np diode, and one of the electrodes of one electrode and the pnp diode of the npn diode is connected to the input output terminals, said input output terminal, said npn diode, the pnp diode, said CMOS buffer type ESD protection The circuit and the internal circuit are connected in this order.

【0016】請求項2記載の発明は、請求項1の発明に
おいて、該npnダイオードの他方の電極と該pnpダ
イオードの他方の電極とのうち少なくとも一方が基準電
圧線又は電源電圧線に接続されていることを特徴とする
ものである。
According to a second aspect of the invention, in the first aspect of the invention, the other electrode of the npn diode and the pnp diode are connected.
At least one of the other electrodes of the ion is the reference
It is characterized in that it is connected to a voltage line or a power supply voltage line .

【0017】請求項3記載の発明は、請求項1におい
て、該npnダイオードの他方の電極と該pnpダイオ
ードの他方の電極とのうち一方が基準電圧線に接続され
ており、残りの一方が電源電圧線に接続されていること
を特徴とするものである。
The invention according to claim 3 is the same as in claim 1.
The other electrode of the npn diode and the pnp diode.
One of the other electrodes of the battery is connected to the reference voltage line.
And the other one is connected to the power supply voltage line .

【0018】請求項4記載の発明は、絶縁層上に形成さ
れ、周囲を絶縁層で囲われた半導体領域を有し、入出力
端子と接続された内部回路を有し、該入出力端子を通し
て侵入するノイズから該内部回路を保護するCMOSバ
ッファ型ESD保護回路を備えたSOI構造の半導体装置
において、導電型が互いに逆向きになるように形成され
たSOI構造のnpnダイオード又はpnpダイオード
とを備え、該ダイオードの片方の電極が該入出力端子に
接続され、該入出力端子、該npnダイオード又は該
npダイオード、該CMOSバッファ型ESD保護回
路、該内部回路の順に接続されていることを特徴とする
ものである。
According to a fourth aspect of the present invention, there is provided a semiconductor region formed on the insulating layer and surrounded by the insulating layer, and has an internal circuit connected to the input / output terminal. An SOI structure semiconductor device provided with a CMOS buffer type ESD protection circuit for protecting the internal circuit from intruding noise, comprising an SOI structure npn diode or pnp diode formed so that their conductivity types are opposite to each other. , One electrode of the diode is connected to the input / output terminal, and the input / output terminal, the npn diode or the p
An np diode, the CMOS buffer type ESD protection circuit, and the internal circuit are connected in this order.

【0019】請求項5記載の発明は、請求項4におい
て、該ダイオードの他方の電極が基準電圧線又は電源電
圧線に接続されていることを特徴とするものである。
The invention according to claim 5 is the same as in claim 4.
The other electrode of the diode
It is characterized by being connected to a pressure wire .

【0020】[0020]

【作用】本発明では、後述する実施例の図1〜3に示す
如く、MOSFET21,22のソース/ドレイン拡散
層5,6の側面の接合をダイオードとして利用し、導電
型が互いに逆向きになるように直列接続したpn接合を
形成することにより、npnダイオード27及びpnp
ダイオード28を形成し、このダイオード27,28の
片方の拡散層5,6を入出力パッド23と内部回路41
に接続するように構成する。
In the present invention, as shown in FIGS. 1 to 3 of the embodiment described later, the junctions on the side surfaces of the source / drain diffusion layers 5 and 6 of the MOSFETs 21 and 22 are used as diodes, and the conductivity types are opposite to each other. By forming the pn junctions connected in series as described above, the npn diode 27 and the pnp are formed.
The diode 28 is formed, and one of the diffusion layers 5 and 6 of the diodes 27 and 28 is connected to the input / output pad 23 and the internal circuit 41.
Configured to connect to.

【0021】このため、NチャネルMOSFET21及
びPチャネルMOSFET22共にONされていない状
態においても、ESDノイズによる電荷を、ソース/ド
レイン拡散層5,6が作るダイオード27,28部の容
量に吸収することができる他、NチャネルMOSFET
21またはPチャネルMOSFET22がONする動作
状態においても、ダイオード27,28部のソース/ド
レイン拡散層5,6容量によりESDノイズ波形を鈍ら
せて、ピーク電圧を低減させることができるため、内部
回路41のESD耐性を高めることができる。
Therefore, even when neither the N-channel MOSFET 21 nor the P-channel MOSFET 22 is turned on, the charge due to the ESD noise can be absorbed by the capacitances of the diodes 27 and 28 formed by the source / drain diffusion layers 5 and 6. Besides, N-channel MOSFET
Even in the operation state in which 21 or the P-channel MOSFET 22 is turned on, the ESD noise waveform can be blunted by the source / drain diffusion layers 5 and 6 capacitance of the diodes 27 and 28, and the peak voltage can be reduced. The ESD resistance of can be increased.

【0022】しかも、ESDノイズのピーク電圧を低減
することができるため、CMOSバッファ型ESD保護
回路31に使われるMOSFETの内部電界を緩和する
ことができ、CMOSバッファ型ESD保護回路31自
身の劣化を防止することができる。また、PチャネルM
OSFET22の正孔キャリア移動度を小さくすること
ができるため、ESD電荷の逃げる速度が遅い場合で
も、このダイオード27,28部のソース/ドレイン拡
散層5,6容量が電荷を吸収することができるので、内
部回路41を保護することができる。更に、このダイオ
ード27,28部のソース/ドレイン拡散層5,6容量
は、通常のCMOSプロセスを変更することなく形成す
ることができるため、特別なプロセスを追加しないで済
ませることができる。
Moreover, since the peak voltage of the ESD noise can be reduced, the internal electric field of the MOSFET used in the CMOS buffer type ESD protection circuit 31 can be relaxed, and the deterioration of the CMOS buffer type ESD protection circuit 31 itself can be prevented. Can be prevented. Also, P channel M
Since the hole carrier mobility of the OSFET 22 can be reduced, the source / drain diffusion layers 5 and 6 of the diodes 27 and 28 can absorb the charges even when the escape speed of the ESD charges is slow. , The internal circuit 41 can be protected. Further, since the source / drain diffusion layers 5 and 6 of the diodes 27 and 28 can be formed without changing the normal CMOS process, no special process can be added.

【0023】[0023]

【実施例】以下、本発明の実施例を図面を参照して説明
する。図1は本発明に係る一実施例の半導体装置の構造
を示す断面図、図2は図1に示す半導体装置の回路構成
を示す等価回路図、図3は図1に示す半導体装置の構造
を示す平面図である。図示例は、超薄膜SOI構造のC
MOSインバータに適用する場合である。図1〜3にお
いて、1はSi等の基板であり、2は基板1上に形成さ
れた膜厚0.4μm程度のSiO2 等の埋め込み絶縁膜
であり、3は埋め込み絶縁膜2上に形成され、かつ素子
等が形成されるSi膜であり、4はSi膜3に形成され
た素子分離領域となる膜厚250μm程度のSiO2
のフィールド絶縁膜である。
Embodiments of the present invention will be described below with reference to the drawings. 1 is a sectional view showing the structure of a semiconductor device according to an embodiment of the present invention, FIG. 2 is an equivalent circuit diagram showing the circuit configuration of the semiconductor device shown in FIG. 1, and FIG. 3 is a structure of the semiconductor device shown in FIG. It is a top view shown. The illustrated example is a C having an ultra-thin SOI structure.
This is a case where it is applied to a MOS inverter. In FIGS. 1 to 3, 1 is a substrate made of Si or the like, 2 is a buried insulating film made of SiO 2 or the like having a film thickness of about 0.4 μm formed on the substrate 1, and 3 is formed on the buried insulating film 2. And 4 is a field insulating film such as SiO 2 having a film thickness of about 250 μm which is an element isolation region formed in the Si film 3.

【0024】次に、5,6は各々Si膜1003に形成
されたn+ 型ソース/ドレイン拡散層、p+ 型ソース/
ドレイン拡散層であり、7は対向するソース/ドレイン
拡散層5間及びソース/ドレイン拡散層6間のSi膜3
上に形成されたSiO2 等のゲート絶縁膜であり、8は
ゲート絶縁膜7上に形成された膜厚400μm程度のポ
リSi等のゲート電極である。そして、9はn+ 型ソー
ス/ドレイン拡散層、p+ 型ソース/ドレイン拡散層及
びゲート電極8が各々露出された開口部10を有する膜
厚500μm程度のPSG等の層間絶縁膜であり、11
は開口部10内のソース/ドレイン拡散層5、ソース/
ドレイン拡散層6及びゲート電極8とコンタクトするよ
うに形成されたAl等の配線層である。
Next, 5 and 6 are n + type source / drain diffusion layers and p + type source / drain layers formed on the Si film 1003, respectively.
Reference numeral 7 is a drain diffusion layer, and 7 is a Si film 3 between the source / drain diffusion layers 5 and the source / drain diffusion layers 6 facing each other.
A gate insulating film made of SiO 2 or the like is formed on the upper surface, and a gate electrode 8 made of poly Si or the like having a thickness of about 400 μm is formed on the gate insulating film 7. Reference numeral 9 denotes an interlayer insulating film such as PSG having a film thickness of about 500 μm and having an opening 10 exposing the n + type source / drain diffusion layer, the p + type source / drain diffusion layer and the gate electrode 8, respectively.
Is the source / drain diffusion layer 5 in the opening 10,
The wiring layer is made of Al or the like so as to be in contact with the drain diffusion layer 6 and the gate electrode 8.

【0025】本実施例では、CMOSを構成するNチャ
ネルMOSFET21及びPチャネルMOSFET22
が、従来と同様底面及び周囲を絶縁膜2,4,9にて完
全に素子分離された構造で構成されている。そして、図
2に示す如く、外部から入出力パッド23を通じて侵入
するESDノイズから内部回路41を保護するため、C
MOSバッファ型ESD保護回路31を形成している。
In this embodiment, an N-channel MOSFET 21 and a P-channel MOSFET 22 which form a CMOS.
However, as in the conventional case, the bottom surface and the periphery are completely separated by the insulating films 2, 4 and 9. Then, as shown in FIG. 2, in order to protect the internal circuit 41 from the ESD noise entering from the outside through the input / output pad 23, C
A MOS buffer type ESD protection circuit 31 is formed.

【0026】このCMOSバッファ型ESD保護回路3
1の構成は、従来と同様、入出力パッド23からの信号
線24をNチャネルMOSFET21のドレイン拡散層
に繋ぐとともに、NチャネルMOSFET21のゲート
とソースをVss線25に繋ぎ、同時に入出力パッド2
3からの信号線24をPチャネルMOSFET22のド
レイン拡散層に繋ぐとともに、PチャネルMOSFET
22のゲートとソースをVdd線26に繋ぐものであ
る。
This CMOS buffer type ESD protection circuit 3
In the configuration of No. 1, the signal line 24 from the input / output pad 23 is connected to the drain diffusion layer of the N-channel MOSFET 21 and the gate and source of the N-channel MOSFET 21 are connected to the Vss line 25 at the same time as in the conventional configuration.
The signal line 24 from 3 is connected to the drain diffusion layer of the P-channel MOSFET 22 and
The gate and source of 22 are connected to the Vdd line 26.

【0027】本実施例では、更にMOSFET21,2
2を形成するプロセスを利用することにより、導電型が
互いに逆向きに直列接続したPN接合を、MOSFET
21,22のソース/ドレイン拡散層5,6により形成
することにより、npnダイオード27及びpnpダイ
オード28を形成する。このダイオード27,28のソ
ース/ドレイン拡散層5,6の片方を入出力パッド23
と内部回路41に繋ぎ、他方をnpnダイオード27で
は、Vss線25に繋ぎ、pnpダイオード28では、
Vdd線26に繋ぐ。
In this embodiment, the MOSFETs 21 and 2 are further added.
By using the process of forming 2
The npn diode 27 and the pnp diode 28 are formed by forming the source / drain diffusion layers 5 and 6 of 21 and 22. One of the source / drain diffusion layers 5 and 6 of the diodes 27 and 28 is connected to the input / output pad 23.
Is connected to the internal circuit 41, the other is connected to the Vss line 25 in the npn diode 27, and the other is connected to the pnp diode 28.
Connect to Vdd line 26.

【0028】このようなPN接合ダイオード27,28
を必要に応じてNチャネルMOSFET21側のみに配
置するか、あるいはPチャネルMOSFET22側のみ
に配置するか、若しくはNチャネルMOSFET21と
PチャネルMOSFET22の両側に配置する。本実施
例では、ESDノイズの正負に応じて、ノイズが印加さ
れると、ダイオード27,28の片方の接合は、順方向
にバイアスされ、他方の接合は、逆方向にバイアスされ
る。この逆方向にバイアスされた接合のチャネル部に
は、空乏層が広がり、この空乏層容量がESD電荷を吸
収する。
Such PN junction diodes 27, 28
Are arranged only on the N-channel MOSFET 21 side, on the P-channel MOSFET 22 side only, or on both sides of the N-channel MOSFET 21 and the P-channel MOSFET 22 as required. In the present embodiment, when noise is applied according to the positive or negative of the ESD noise, one of the junctions of the diodes 27 and 28 is biased in the forward direction and the other junction is biased in the reverse direction. A depletion layer spreads in the channel portion of the junction biased in the reverse direction, and the depletion layer capacitance absorbs the ESD charge.

【0029】なお、この時、Vss線25及びVdd線
26の引き出しは、CMOSバッファ回路のMOSFE
T21,22のソース/ドレイン拡散層と共用するよう
に構成してもよいし、別途に設けてもよい。また、ダイ
オード27,28部のゲート電極8は、PN接合ダイオ
ード17,18を形成するため、配線層11には接続せ
ずにフローティングにしておけばよい。謂わばゲート電
極8は、イオン注入用のマスクとして用いる。このマス
クとなるゲート電極8のゲート長は、CMOSバッファ
型ESD回路31のMOSFETに用いるゲート長より
長くしても構わない。
At this time, the Vss line 25 and the Vdd line 26 are pulled out by the MOSFE of the CMOS buffer circuit.
It may be configured to be shared with the source / drain diffusion layers of T21 and T22, or may be provided separately. Further, since the gate electrodes 8 of the diodes 27 and 28 form the PN junction diodes 17 and 18, they may be left floating without being connected to the wiring layer 11. The so-called gate electrode 8 is used as a mask for ion implantation. The gate length of the gate electrode 8 serving as the mask may be longer than the gate length used for the MOSFET of the CMOS buffer type ESD circuit 31.

【0030】このように、本実施例では、MOSFET
21,22のソース/ドレイン拡散層5,6の側面の接
合をダイオードとして利用し、導電型が互いに逆向きに
なるように直列接続したpn接合を形成することによ
り、npnダイオード27及びpnpダイオード28を
形成し、このダイオード27,28の片方の拡散層5,
6を入出力パッド23と内部回路41に接続するように
構成している。
Thus, in this embodiment, the MOSFET is
The npn diode 27 and the pnp diode 28 are formed by using the junctions on the side surfaces of the source / drain diffusion layers 5 and 6 of 21, 22 as diodes to form pn junctions connected in series so that their conductivity types are opposite to each other. And the diffusion layer 5 on one side of the diodes 27 and 28 is formed.
6 is connected to the input / output pad 23 and the internal circuit 41.

【0031】このため、NチャネルMOSFET21及
びPチャネルMOSFET22共にONされていない状
態においても、ESDノイズによる電荷を、ダイオード
27,28部のソース/ドレイン拡散層5,6容量に吸
収することができる他、NチャネルMOSFET21ま
たはPチャネルMOSFET22がONする動作状態に
おいても、ダイオード27,28部のソース/ドレイン
拡散層5,6容量によりESDノイズ波形を鈍らせて、
ピーク電圧を低減させることができるため、内部回路4
1のESD耐性を高めることができる。
Therefore, even when neither the N-channel MOSFET 21 nor the P-channel MOSFET 22 is turned on, the charges due to the ESD noise can be absorbed in the source / drain diffusion layers 5 and 6 of the diodes 27 and 28. In the operating state in which the N-channel MOSFET 21 or the P-channel MOSFET 22 is turned on, the ESD noise waveform is blunted by the capacitance of the source / drain diffusion layers 5 and 6 of the diodes 27 and 28,
Since the peak voltage can be reduced, the internal circuit 4
The ESD resistance of No. 1 can be increased.

【0032】しかも、ESDノイズのピーク電圧を低減
することができるため、CMOSバッファ型ESD保護
回路31に使われるMOSFETの内部電界を緩和する
ことができ、CMOSバッファ型ESD保護回路31自
身の劣化を防止することができる。また、PチャネルM
OSFET22の正孔キャリア移動度を小さくすること
ができるため、ESD電荷の逃げる速度が遅い場合で
も、このダイオード27,28部のソース/ドレイン拡
散層5,6容量が電荷を吸収することができるので、内
部回路41を保護することができる。
Moreover, since the peak voltage of the ESD noise can be reduced, the internal electric field of the MOSFET used in the CMOS buffer type ESD protection circuit 31 can be relaxed, and the deterioration of the CMOS buffer type ESD protection circuit 31 itself can be prevented. Can be prevented. Also, P channel M
Since the hole carrier mobility of the OSFET 22 can be reduced, the source / drain diffusion layers 5 and 6 of the diodes 27 and 28 can absorb the charges even when the escape speed of the ESD charges is slow. , The internal circuit 41 can be protected.

【0033】更に、このダイオード27,28部のソー
ス/ドレイン拡散層5,6容量は、通常のCMOSプロ
セスを変更することなく形成することができるため、特
別なプロセスを追加しないで済ませることができる。な
お、上記実施例では、ダイオード27,28部のマスク
となるゲート電極8の下方にp又はn型のSi膜3を形
成し、このゲート電極8を挟んで両側にp又はn型のS
i膜3に隣接するようにn又はp型の拡散層5,6を形
成し、拡散層5,6の片方を外部との入出力を行う端子
23と内部回路41に接続し、拡散層5,6のもう片方
をVss又はVdd配線25,26に接続してなる保護
回路を搭載してなる構成について説明したが、本発明に
おいては、図4に示す如くトランジスタではゲート電極
として機能するダイオード27,28部のマスクとなる
ゲート電極8の下方にp又はn型のSi膜3を形成し、
ゲート電極8を挟んで両側にp又はn型のSi膜3に隣
接するようにn又はp型の拡散層5,6を形成し、拡散
層5,6の片方を外部との入出力を行う端子23と内部
回路41に接続し、拡散層5,6のもう片方をフローテ
ィングで形成してなる保護回路を搭載してなるように構
成してもよい。
Further, since the source / drain diffusion layers 5 and 6 of the diodes 27 and 28 can be formed without changing the normal CMOS process, no special process need be added. . In the above embodiment, the p or n type Si film 3 is formed below the gate electrode 8 serving as a mask for the diodes 27 and 28, and the p or n type S film is sandwiched on both sides of the gate electrode 8.
The n or p type diffusion layers 5 and 6 are formed so as to be adjacent to the i film 3, and one of the diffusion layers 5 and 6 is connected to the terminal 23 for inputting and outputting to and from the outside and the internal circuit 41. , 6 is connected to the Vss or Vdd wirings 25 and 26, the protection circuit has been described. However, in the present invention, as shown in FIG. 4, a diode 27 that functions as a gate electrode in a transistor is used. , A p- or n-type Si film 3 is formed below the gate electrode 8 serving as a mask for 28 parts,
The n or p type diffusion layers 5 and 6 are formed on both sides of the gate electrode 8 so as to be adjacent to the p or n type Si film 3, and one of the diffusion layers 5 and 6 is used for input / output with the outside. It is also possible to connect the terminal 23 and the internal circuit 41 and mount a protection circuit formed by floating the other side of the diffusion layers 5 and 6.

【0034】この場合、上記実施例と同様の効果を得る
ことができる他、ゲート電極8を挟んだ2個のソース/
ドレイン拡散層5,6のうち一方を入出力パッド23に
接続するが、他方はフローティング状態(オープン)に
しておくため、ESDノイズが印加されると、ソース/
ドレイン拡散層5,6の片方の空乏層容量が、埋め込み
絶縁層容量と直列に接続されて電荷を蓄えることができ
る。また、本発明においては、図5に示す如く、2個の
ソース/ドレイン拡散層5,6の両方共入出力パッド2
3に接続して構成してもよく、この場合も上記実施例と
同様の効果を得ることができる他、ESDノイズは、P
N接合容量と埋め込み絶縁膜容量との直列容量に蓄積す
ることができる。
In this case, the same effect as that of the above-described embodiment can be obtained, and in addition, the two sources / the gate electrodes 8 are sandwiched in between.
One of the drain diffusion layers 5 and 6 is connected to the input / output pad 23, while the other is left floating (open).
The depletion layer capacitance of one of the drain diffusion layers 5 and 6 can be connected in series with the buried insulating layer capacitance to store charges. Further, in the present invention, as shown in FIG. 5, both of the two source / drain diffusion layers 5, 6 are provided with the input / output pad 2.
It may be configured by connecting to 3 and the same effect as in the above embodiment can be obtained in this case as well, and the ESD noise is P
It can be stored in the series capacitance of the N-junction capacitance and the buried insulating film capacitance.

【0035】[0035]

【発明の効果】本発明によれば、超薄膜SOI構造のC
MOSを構成する際、ESDノイズのピーク電圧を低減
することにより、ESD保護回路のESD耐圧を向上さ
せてESD保護回路の性能を向上させることができると
ともに、ESD保護回路に使用されるMOSFETの内
部電界を緩和してESD保護回路自身の劣化を抑制する
ことができるという効果がある。
According to the present invention, C having an ultra-thin film SOI structure is used.
When configuring a MOS, by reducing the peak voltage of ESD noise, the ESD withstand voltage of the ESD protection circuit can be improved and the performance of the ESD protection circuit can be improved, and at the same time, the inside of the MOSFET used in the ESD protection circuit can be improved. There is an effect that the electric field can be relaxed and the deterioration of the ESD protection circuit itself can be suppressed.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係る一実施例の半導体装置の構造を示
す断面図である。
FIG. 1 is a cross-sectional view showing the structure of a semiconductor device according to an embodiment of the present invention.

【図2】図1に示す半導体装置の回路構成を示す等価回
路図である。
FIG. 2 is an equivalent circuit diagram showing a circuit configuration of the semiconductor device shown in FIG.

【図3】図1に示す半導体装置の構造を示す平面図であ
る。
FIG. 3 is a plan view showing the structure of the semiconductor device shown in FIG.

【図4】本発明に適用できる半導体装置の構造を示す断
面図である。
FIG. 4 is a sectional view showing a structure of a semiconductor device applicable to the present invention.

【図5】本発明に適用できる半導体装置の構造を示す断
面図である。
FIG. 5 is a sectional view showing a structure of a semiconductor device applicable to the present invention.

【図6】従来の半導体装置の構造を示す断面図である。FIG. 6 is a sectional view showing the structure of a conventional semiconductor device.

【図7】従来のCMOSバッファ型ESD保護回路の構
成を示す回路図である。
FIG. 7 is a circuit diagram showing a configuration of a conventional CMOS buffer type ESD protection circuit.

【図8】従来の半導体装置の構造を示す断面図である。FIG. 8 is a cross-sectional view showing the structure of a conventional semiconductor device.

【符号の説明】[Explanation of symbols]

1 基板 2 埋め込み絶縁膜 3 Si膜 4 フィールド絶縁膜 5,6 ソース/ドレイン拡散層 7 ゲート絶縁膜 8 ゲート電極 9 層間絶縁膜 10 開口部 11 配線層 21 NチャネルMOSFET 22 PチャネルMOSFET 23 入出力パッド 24 信号線 25 Vss線 26 Vdd線 27 npnダイオード 28 pnpダイオード 31 CMOSバッファ型ESD保護回路 41 内部回路 1 substrate 2 Embedded insulating film 3 Si film 4 field insulation film 5,6 Source / drain diffusion layer 7 Gate insulation film 8 gate electrode 9 Interlayer insulation film 10 openings 11 wiring layer 21 N-channel MOSFET 22 P-channel MOSFET 23 Input / output pad 24 signal lines 25 Vss wire 26 Vdd line 27 npn diode 28 pnp diode 31 CMOS buffer type ESD protection circuit 41 Internal circuit

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI H01L 27/092 (56)参考文献 特開 平2−97066(JP,A) 特開 平4−259259(JP,A) 特開 平4−297018(JP,A) (58)調査した分野(Int.Cl.7,DB名) H01L 29/786 H01L 21/336 H01L 21/822 H01L 21/8238 H01L 27/04 H01L 27/092 ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 7 Identification code FI H01L 27/092 (56) References JP-A-2-97066 (JP, A) JP-A-4-259259 (JP, A) Kaihei 4-297018 (JP, A) (58) Fields investigated (Int.Cl. 7 , DB name) H01L 29/786 H01L 21/336 H01L 21/822 H01L 21/8238 H01L 27/04 H01L 27/092

Claims (5)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】絶縁層上に形成され、周囲を絶縁層で囲わ
れた半導体領域を有し、 入出力端子と接続された内部回路と、該入出力端子を通
して侵入するノイズから該内部回路を保護するCMOS
バッファ型ESD保護回路とを備えたSOI構造の半導
体装置において、 導電型が互いに逆向きになるように形成されたSOI構
造のnpnダイオードとpnpダイオードとを備え、該
npnダイオードの片方の電極と該pnpダイオードの
片方の電極とが該入出力端子に接続され、 該入出力端子、該npnダイオード、該pnpダイオー
ド、該CMOSバッファ型ESD保護回路、該内部回路
の順に接続されていることを特徴とする半導体装置。
1. An internal circuit formed on an insulating layer and surrounded by an insulating layer, the internal circuit being connected to an input / output terminal, and the internal circuit being protected from noise entering through the input / output terminal. CMOS to protect
An SOI structure semiconductor device including a buffer type ESD protection circuit includes an SOI structure npn diode and a pnp diode formed so that their conductivity types are opposite to each other, and one electrode of the npn diode and the and one electrode of the pnp diode is connected to the input output terminals, and wherein said input output terminal, said npn diode, the pnp diode, said CMOS buffer type ESD protection circuit, that are connected in this order of the internal circuit Semiconductor device.
【請求項2】該npnダイオードの他方の電極と該pn
pダイオードの他方の電極とのうち少なくとも一方が基
準電圧線又は電源電圧線に接続されていることを特徴と
する請求項1に記載の半導体装置。
2. The other electrode of the npn diode and the pn
The semiconductor device according to claim 1, wherein at least one of the other electrode of the p diode is connected to the reference voltage line or the power supply voltage line.
【請求項3】該npnダイオードの他方の電極と該pn
pダイオードの他方の電極とのうち一方が基準電圧線に
接続され、残りの一方が電源電圧線に接続されているこ
とを特徴とする請求項1に記載の半導体装置。
3. The other electrode of the npn diode and the pn
The semiconductor device according to claim 1, wherein one of the other electrode of the p diode is connected to the reference voltage line, and the other one is connected to the power supply voltage line.
【請求項4】絶縁層上に形成され、周囲を絶縁層で囲わ
れた半導体領域を有し、 入出力端子と接続された内部回路を有し、該入出力端子
を通して侵入するノイズから該内部回路を保護するCM
OSバッファ型ESD保護回路を備えたSOI構造の半
導体装置において、 導電型が互いに逆向きになるように形成されたSOI構
造のnpnダイオード又はpnpダイオードとを備え、
該ダイオードの片方の電極が該入出力端子に接続され、 該入出力端子、該npnダイオード又は該pnpダイオ
ード、該CMOSバッファ型ESD保護回路、該内部回
路の順に接続されていることを特徴とする半導体装置。
4. An internal circuit formed on an insulating layer and surrounded by an insulating layer, having an internal circuit connected to an input / output terminal, wherein the internal portion is protected from noise entering through the input / output terminal. CM to protect the circuit
An SOI structure semiconductor device having an OS buffer type ESD protection circuit is provided with an SOI structure npn diode or pnp diode formed so that their conductivity types are opposite to each other.
One of the electrodes of the diode is connected to the input / output terminal, and the input / output terminal, the npn diode or the pnp diode, the CMOS buffer type ESD protection circuit, and the internal circuit are sequentially connected. Semiconductor device.
【請求項5】該ダイオードの他方の電極が基準電圧線又
は電源電圧線に接続されていることを特徴とする請求項
4に記載の半導体装置。
5. The semiconductor device according to claim 4, wherein the other electrode of the diode is connected to a reference voltage line or a power supply voltage line.
JP12999894A 1994-06-13 1994-06-13 Semiconductor device Expired - Fee Related JP3447372B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12999894A JP3447372B2 (en) 1994-06-13 1994-06-13 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12999894A JP3447372B2 (en) 1994-06-13 1994-06-13 Semiconductor device

Publications (2)

Publication Number Publication Date
JPH07335894A JPH07335894A (en) 1995-12-22
JP3447372B2 true JP3447372B2 (en) 2003-09-16

Family

ID=15023623

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12999894A Expired - Fee Related JP3447372B2 (en) 1994-06-13 1994-06-13 Semiconductor device

Country Status (1)

Country Link
JP (1) JP3447372B2 (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5784235A (en) * 1995-06-02 1998-07-21 Nippon Telegraph And Telephone Corporation Semiconductor IC device including ESD protection circuit
JP3717227B2 (en) * 1996-03-29 2005-11-16 株式会社ルネサステクノロジ Input / output protection circuit
JP2914292B2 (en) * 1996-04-25 1999-06-28 日本電気株式会社 Semiconductor device
KR100296106B1 (en) * 1999-06-01 2001-07-12 김영환 Layout Structure of Input Protection Circuits
KR100364426B1 (en) * 2000-04-21 2002-12-11 주식회사 하이닉스반도체 Device for electro static discharging
JP2006294719A (en) * 2005-04-07 2006-10-26 Oki Electric Ind Co Ltd Semiconductor apparatus
JP4947964B2 (en) * 2005-12-05 2012-06-06 ラピスセミコンダクタ株式会社 Semiconductor device and manufacturing method thereof
US7528017B2 (en) 2005-12-07 2009-05-05 Kovio, Inc. Method of manufacturing complementary diodes

Also Published As

Publication number Publication date
JPH07335894A (en) 1995-12-22

Similar Documents

Publication Publication Date Title
US5218222A (en) Output ESD protection circuit
US4893157A (en) Semiconductor device
US4616243A (en) Gate protection for a MOSFET
US5786616A (en) Semiconductor integrated circuit having an SOI structure, provided with a protective circuit
JPH0837284A (en) Semiconductor integrated circuit device
US4691217A (en) Semiconductor integrated circuit device
US4607274A (en) Complementary MOS field effect transistor integrated circuit with protection function
JP4790166B2 (en) Protection transistor
JP3147849B2 (en) Protection circuit for semiconductor integrated circuit device
US5072271A (en) Protection circuit for use in semiconductor integrated circuit device
JP3447372B2 (en) Semiconductor device
US5710452A (en) Semiconductor device having electrostatic breakdown protection circuit
US6452234B1 (en) How to improve the ESD on SOI devices
US5349227A (en) Semiconductor input protective device against external surge voltage
JP3317345B2 (en) Semiconductor device
KR100613819B1 (en) Silicon-on-insulator latch-up pulse-radiation detector
US20010010384A1 (en) Semiconductor device
JP2906749B2 (en) Gate protection device for semiconductor device
JP3415401B2 (en) Semiconductor integrated circuit device and method of manufacturing the same
KR960009159A (en) Semiconductor devices
JPH11204737A (en) Integrated circuit protecting apparatus
US5880514A (en) Protection circuit for semiconductor device
JP2611639B2 (en) Semiconductor device
US6512663B1 (en) Electrostatic protection device and electrostatic protection circuit
JP2001144191A (en) Electrostatic protective element, electrostatic protective circuit, and semiconductor device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030624

LAPS Cancellation because of no payment of annual fees