JP3424372B2 - Noise reduction device - Google Patents

Noise reduction device

Info

Publication number
JP3424372B2
JP3424372B2 JP04562095A JP4562095A JP3424372B2 JP 3424372 B2 JP3424372 B2 JP 3424372B2 JP 04562095 A JP04562095 A JP 04562095A JP 4562095 A JP4562095 A JP 4562095A JP 3424372 B2 JP3424372 B2 JP 3424372B2
Authority
JP
Japan
Prior art keywords
signal
output
level
improvement amount
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP04562095A
Other languages
Japanese (ja)
Other versions
JPH08149343A (en
Inventor
陽一郎 三木
雅則 浜田
雅俊 中野
厚 石津
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP04562095A priority Critical patent/JP3424372B2/en
Priority to EP96301511A priority patent/EP0731601B2/en
Priority to DE69611113T priority patent/DE69611113T3/en
Priority to KR1019960005772A priority patent/KR100262897B1/en
Priority to US08/611,666 priority patent/US5867228A/en
Publication of JPH08149343A publication Critical patent/JPH08149343A/en
Priority to US08/905,155 priority patent/US6094233A/en
Application granted granted Critical
Publication of JP3424372B2 publication Critical patent/JP3424372B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は映像信号に含まれる
ノイズ成分を本来の映像信号を損なうことなく良好に除
去する雑音低減装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a noise reduction device for satisfactorily removing noise components contained in a video signal without damaging the original video signal.

【0002】[0002]

【従来の技術】雑音低減装置としては、映像信号は時間
方向に自己相関性が高いのに対し雑音(ノイズ)成分に
は自己相関性がほとんどないことを利用した、巡回型,
非巡回型のノイズリデューサ、或いは高域微小成分をク
リップしS/Nを改善するコアリング回路を用いたノイ
ズリデューサ等がある。
2. Description of the Related Art As a noise reduction device, a cyclic type, which utilizes the fact that a video signal has a high autocorrelation in the time direction, but a noise component has almost no autocorrelation,
There is a non-recursive noise reducer, or a noise reducer using a coring circuit that clips a high-frequency minute component and improves S / N.

【0003】代表的な非巡回型,巡回型のS/N改善装
置としては、例えば「吹抜,画像のディジタル信号処
理,日刊工業新聞社,p115−118」に示されている。図
36はこの従来の1フレーム巡回型の雑音低減装置のブロ
ック図を示すものであり、500は映像信号を入力する入
力端子、501は加算器、502は雑音の低減された映像信号
を出力する出力端子、503は非線形リミッタ、504は入力
される映像信号を1画面分遅延させるフレームメモリ、5
05は入力信号とフレームメモリ504の出力の差を求める
減算器である。図36における非線形リミッタ503の特性
の1例を図37に示す。
As a typical non-recursive type and cyclic type S / N improving device, for example, "Blow-out, digital signal processing of image, Nikkan Kogyo Shimbun, p115-118" is shown. Figure
36 is a block diagram of this conventional one-frame cyclic noise reduction device, in which 500 is an input terminal for inputting a video signal, 501 is an adder, and 502 is an output for outputting a video signal with reduced noise. Terminal, 503 is a non-linear limiter, 504 is a frame memory that delays the input video signal by one screen, 5
Reference numeral 05 is a subtractor for finding the difference between the input signal and the output of the frame memory 504. FIG. 37 shows an example of the characteristic of the nonlinear limiter 503 in FIG.

【0004】以上のように構成された従来の巡回型の雑
音低減装置においては、まず入力端子500に入力された
映像信号とフレームメモリ504から出力される1フレーム
前の映像信号との差が減算器505により求められる。入
力信号が完全な静止画像であれば減算器505の出力は時
間的に相関を持たないノイズであり、この信号に1以下
の適当なゲインをかけてもとの入力信号と加算器501で
加算することによりノイズが低減した映像信号を出力端
子502より得ることができる。
In the conventional cyclic noise reduction apparatus configured as described above, first, the difference between the video signal input to the input terminal 500 and the video signal one frame before output from the frame memory 504 is subtracted. It is calculated by the device 505. If the input signal is a completely static image, the output of the subtractor 505 is noise that has no temporal correlation, and this signal is multiplied by an appropriate gain of 1 or less and added by the adder 501 with the original input signal. By doing so, a video signal with reduced noise can be obtained from the output terminal 502.

【0005】一方、入力信号が動画像の場合は減算器50
5の出力はノイズ以外に動きの成分も含まれており、そ
のまま加算器501で入力信号と加算すると動きボケが生
じてしまう。そこで非線形リミッタ503により、図37に
示した特性のように、減算器505の出力が±2aの範囲で
のみ入力に基づいた信号を出力し、±2aを越える場合
は出力を0とする。このようにして得られた非線形リミ
ッタ503の出力と入力端子500に入力される信号を加算器
501で加算することにより、映像の動きに適応したノイ
ズリデュースを施した信号を出力端子502より得る。同
時に加算器501の出力はフレームメモリ504に入力され1
フレーム分遅延され次のフレームの入力信号との差が減
算器505で求められ、前記の処理が繰り返し行われるこ
とにより入力映像信号のS/Nが改善される。
On the other hand, when the input signal is a moving image, the subtractor 50
The output of 5 contains a motion component in addition to noise, and motion blur will occur if the adder 501 adds it to the input signal as it is. Therefore, the non-linear limiter 503 outputs a signal based on the input only when the output of the subtractor 505 is within a range of ± 2a as shown in the characteristic shown in FIG. The output of the nonlinear limiter 503 thus obtained and the signal input to the input terminal 500 are added by an adder.
By adding at 501, a signal subjected to noise reduction adapted to the motion of the image is obtained from the output terminal 502. At the same time, the output of the adder 501 is input to the frame memory 504 and 1
The difference from the input signal of the next frame after being delayed by the frame is obtained by the subtractor 505, and the S / N of the input video signal is improved by repeating the above processing.

【0006】すなわち1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。図37においてa
の値を大きくするほどノイズリデュースのかかる範囲が
増えるためS/N改善量は大きくなるが動きボケも多く
なる。
That is, when the difference signal between one frame is small, it is regarded as noise and noise reduction is performed, and when it is large, it is regarded as motion and noise reduction is not performed to prevent multi-line blurring of a moving portion. In FIG. 37, a
As the value of is increased, the range in which noise reduction is applied increases, so the S / N improvement amount increases, but motion blur also increases.

【0007】図38は従来のコアリング回路を用いた雑音
低減装置のブロック図を示したものである。図38に示し
たコアリング回路を用いた雑音低減装置は時間方向の処
理を伴わない同一フィールド内でのノイズリデューサの
1例である。
FIG. 38 is a block diagram of a noise reduction device using a conventional coring circuit. The noise reduction device using the coring circuit shown in Fig. 38 is a noise reducer in the same field without processing in the time direction.
This is an example.

【0008】図38において、510は映像信号を入力する
入力端子、511は加算器、512は雑音の低減された映像信
号を出力する出力端子、513はローパスフィルタ、514は
減算器、515は非線形リミッタである。図38における非
線形リミッタ515の特性の1例を図37に示す。
In FIG. 38, 510 is an input terminal for inputting a video signal, 511 is an adder, 512 is an output terminal for outputting a noise-reduced video signal, 513 is a low-pass filter, 514 is a subtractor, and 515 is non-linear. It is a limiter. FIG. 37 shows an example of the characteristic of the non-linear limiter 515 in FIG.

【0009】以上のように構成された従来のコアリング
回路を用いた雑音低減装置においては、まず入力端子51
0に入力された映像信号はローパスフィルタ513により低
域成分が抽出される。ローパスフィルタ513の出力と入
力端子510より入力される映像信号との差が減算器514に
より求められる。減算器514の出力は入力される映像信
号の高域成分と高域のノイズ成分である。つぎに非線形
リミッタ515により、図37に示した特性のように、減算
器514の出力が±2aの範囲でのみ入力に基づいた信号を
出力し、±2aを越える場合は出力を0とする。このよう
にして得られた非線形リミッタ515の出力と入力端子510
に入力される信号を加算器511で加算することにより、
ノイズリデュースを施した信号を出力端子512より得
る。
In the noise reduction device using the conventional coring circuit configured as described above, first, the input terminal 51 is used.
The low-pass filter 513 extracts low-frequency components from the video signal input to 0. The subtractor 514 calculates the difference between the output of the low-pass filter 513 and the video signal input from the input terminal 510. The output of the subtractor 514 is a high frequency component and a high frequency noise component of the input video signal. Next, the non-linear limiter 515 outputs a signal based on the input only when the output of the subtractor 514 is within ± 2a as shown in the characteristic shown in FIG. The output of the nonlinear limiter 515 thus obtained and the input terminal 510
By adding the signals input to the adder 511,
A noise-reduced signal is obtained from output terminal 512.

【0010】すなわち減算器514の出力が小さい場合は
ノイズとみなしノイズリデュースを施し、大きい場合は
本来の信号成分であるとみなしノイズリデュースを施さ
ないことにより本来の映像信号の高域成分のボケを防い
でいる。図37においてaの値を大きくするほどノイズリ
デュースのかかる範囲が増えるためS/N改善量は大き
くなるが本来の映像信号の高域成分のボケも多くなる。
That is, when the output of the subtractor 514 is small, it is regarded as noise and noise reduction is performed, and when it is large, it is regarded as the original signal component and noise reduction is not performed, thereby blurring the high-frequency component of the original video signal. It is preventing. In FIG. 37, as the value of a is increased, the range in which noise reduction is applied increases, and thus the S / N improvement amount increases, but the original high frequency component of the video signal also increases in blur.

【0011】[0011]

【発明が解決しようとする課題】しかしながら前記のよ
うな時間方向の相関を利用した雑音低減装置の構成で
は、動き信号かノイズかの判断をフレーム間の差分信号
のレベルにより求めているため振幅の小さい動きが含ま
れる映像信号においては動きがノイズと判断され、微小
な動きの映像のボケが生じてしまう。また前記のような
コアリング回路を用いた雑音低減装置の構成では、高域
成分かノイズかの判断を高域成分のレベルにより求めて
いるため振幅の小さい高域成分を含む映像信号において
は高域成分がノイズと判断され、本来の映像信号の微小
成分のボケが生じてしまう。
However, in the configuration of the noise reducing apparatus utilizing the correlation in the time direction as described above, since it is determined whether the signal is a motion signal or noise based on the level of the differential signal between frames, the amplitude In a video signal including a small motion, the motion is determined to be noise, and a slight motion image blur occurs. Further, in the configuration of the noise reduction device using the coring circuit as described above, since it is determined whether the high-frequency component or the noise is determined by the level of the high-frequency component, it is high in the video signal including the high-frequency component of small amplitude. The range component is determined to be noise, and the minute component of the original video signal is blurred.

【0012】また映像信号の低レベル信号を抑圧するよ
うな非線形演算手段が施される映像システムにおいて
は、レベルの高い領域に比べ、レベルの低い領域での信
号とノイズの分離が困難となる。特に風景等の自然画に
おいては輝度のレベルが低く色が薄い領域には細かい信
号成分が含まれていることが多く、いかにしてボケを最
小限にしてS/N改善を行うことが課題であった。
Further, in a video system provided with a non-linear operation means for suppressing a low level signal of the video signal, it is more difficult to separate the signal and noise in the low level area than in the high level area. Particularly in a natural image such as a landscape, a fine signal component is often included in a region having a low luminance level and a light color, and it is a problem to improve the S / N by minimizing the blur. there were.

【0013】すなわち従来の雑音低減装置の構成では、
信号レベルの低い領域においての信号とノイズの分別の
判断が不十分であったため映像信号のボケが生じてい
た。これらのボケを抑えるためには図37に示した非線形
リミッタの特性においてaの値を小さくしてS/N改善
量を下げなければならず、画面の静止画領域や平坦な部
分でのS/N改善効果が少なくなるという課題を有して
いた。
That is, in the configuration of the conventional noise reduction device,
Blurring of the video signal has occurred because the discrimination between the signal and the noise in the low signal level region was insufficient. In order to suppress these blurs, it is necessary to reduce the S / N improvement amount by reducing the value of a in the characteristic of the nonlinear limiter shown in FIG. There was a problem that the N improvement effect was reduced.

【0014】本発明はかかる点に鑑み、信号レベルの低
い領域の動きによるボケや信号レベルの低い領域の高域
成分のボケを抑えS/Nを改善する雑音低減装置を提供
することを目的とする。
In view of the above point, the present invention has an object to provide a noise reducing apparatus which suppresses blurring due to movement of an area having a low signal level and blurring of a high frequency component in an area having a low signal level and improves S / N. To do.

【0015】[0015]

【課題を解決するための手段】上記目的を達するため
に、本発明は、映像信号を入力し、入力された映像信号
に対してS/N改善量が可変できるノイズリデュース手
段と、前記映像信号を入力し入力された輝度信号レベル
と色差信号の絶対値レベルのうち少なくともどちらか一
方に応じた信号を画素毎に出力するS/N改善量制御信
号生成手段と、前記映像信号の輝度信号を入力し所定値
より低いレベルのものを出力する低レベル信号検出手段
と、前記映像信号を入力とし前記映像信号の高域成分を
検出する高域成分検出手段と、前記低レベル信号検出手
段と前記高域成分検出手段の出力を入力とし入力信号が
低レベルでかつ高域成分が検出された場合のみ信号を出
力する論理手段と、前記論理手段の出力を入力とし所定
の映像区間において前記論理手段の出力の個数を数える
カウンタと、前記カウンタの出力を入力とし所定値と比
較して大小関係を出力するしきい値手段とを具備し、前
記S/N改善量制御信号生成手段の出力は輝度信号レベ
ル,色差信号の絶対値レベルが低い場合に前記ノイズリ
デュース手段のS/N改善量を小さくする制御信号を出
力し、前記しきい値手段の出力により前記S/N改善量
制御信号生成手段の出力はS/N改善量が大きくなるよ
うに制御することを特徴とする雑音低減装置である。
[Means for Solving the Problems] To achieve the above object
According to the present invention, a noise reducer capable of inputting a video signal and varying an S / N improvement amount with respect to the input video signal, and an absolute luminance signal level and a color difference signal input by inputting the video signal. and S / N improving amount control signal generation means to output for each pixel a signal corresponding to at least one of the values levels, low outputs those inputs the luminance signal of the video signal of a level lower than a predetermined value Level signal detecting means, high-frequency component detecting means for detecting the high-frequency component of the video signal by inputting the video signal, and output of the low-level signal detecting means and high-frequency component detecting means for input signals Logic means for outputting a signal only when a high level component is detected at a low level, a counter for counting the number of outputs of the logic means in a predetermined video section with the output of the logic means as an input, A threshold value means for receiving the output of the counter and comparing it with a predetermined value to output a magnitude relationship, and the output of the S / N improvement amount control signal generating means is the luminance signal level and the absolute value level of the color difference signal. When it is low, a control signal for reducing the S / N improvement amount of the noise reducing means is output, and the output of the S / N improvement amount control signal generating means outputs a large S / N improvement amount by the output of the threshold value means. The noise reduction device is characterized by controlling so that

【0016】上記目的を達するために、本発明は、映像
信号を入力し、入力された映像信号に対してS/N改善
量が可変できるノイズリデュース手段と、前記映像信号
を入力し入力された輝度信号レベルと色差信号の絶対値
レベルのうち少なくともどちらか一方に応じた信号を画
素毎に出力するS/N改善量制御信号生成手段と、前記
映像信号の輝度信号を入力し所定値より低いレベルのも
のを出力する低レベル信号検出手段と、前記低レベル信
号検出手段の出力を入力とし所定の映像区間において低
レベルと判定された画素の個数を数える第1のカウンタ
と、前記映像信号を入力とし前記映像信号の高域成分を
検出する高域成分検出手段と、前記低レベル信号検出手
段と前記高域成分検出手段の出力を入力とし入力信号が
低レベルでかつ高域成分が検出された場合のみ信号を出
力する論理手段と、前記論理手段の出力を入力とし所定
の映像区間において前記論理手段の出力の個数を数える
第2のカウンタと、前記第1のカウンタの出力と前記第2
のカウンタの出力を入力とし両者の比率を求める割り算
手段と、前記割り算手段の出力を入力とし所定値と比較
して大小関係を出力するしきい値手段とを具備し、前記
S/N改善量制御信号生成手段の出力は輝度信号レベ
ル,色差信号の絶対値レベルが低い場合に前記ノイズリ
デュース手段のS/N改善量を小さくする制御信号を出
力し、前記しきい値手段の出力により前記S/N改善量
制御信号生成手段の出力はS/N改善量が大きくなるよ
うに制御することを特徴とする雑音低減装置である。
In order to achieve the above object, the present invention is provided with a noise reducing means capable of inputting a video signal and varying an S / N improvement amount with respect to the input video signal, and inputting the video signal. and S / N improving amount control signal generation means to output a signal corresponding to at least one for each pixel of the absolute value level of the luminance signal level and color-difference signals, the predetermined value inputted luminance signal of the video signal Low-level signal detection means for outputting a low-level signal, a first counter for counting the number of pixels determined to be low-level in a predetermined video section with the output of the low-level signal detection means as input, and the video signal Is input to the high-frequency component detecting means for detecting the high-frequency component of the video signal, and the outputs of the low-level signal detecting means and the high-frequency component detecting means are input, and the input signal is low level and high-frequency. A logic means for outputting a signal only when a component is detected, a second counter which receives the output of the logic means as an input and counts the number of outputs of the logic means in a predetermined video section, and an output of the first counter And the second
The S / N improvement amount is provided with division means for inputting the output of the counter to obtain the ratio of the two, and threshold means for inputting the output of the division means and outputting a magnitude relation by comparing with a predetermined value. The output of the control signal generating means outputs a control signal for reducing the S / N improvement amount of the noise reducing means when the luminance signal level and the absolute value level of the color difference signals are low, and the S value is output by the threshold value means. The output of the / N improvement amount control signal generating means is a noise reduction device characterized by controlling so that the S / N improvement amount becomes large.

【0017】上記目的を達するために、本発明は、映像
信号を入力し、入力された映像信号に対してS/N改善
量が可変できるノイズリデュース手段と、前記映像信号
を入力し入力された輝度信号レベルと色差信号の絶対値
レベルのうち少なくともどちらか一方に応じた信号を画
素毎に出力するS/N改善量制御信号生成手段と、前記
映像信号の輝度信号を入力し所定値より低いレベルのも
のを出力する低レベル信号検出手段と、少なくとも1フ
ィールド期間での動きを検出する動き検出手段と、前記
低レベル信号検出手段と前記動き検出手段の出力を入力
とし入力信号が低レベルでかつ動きの場合のみ信号を出
力する論理手段と、前記論理手段の出力を入力とし所定
の映像区間において前記論理手段の出力の個数を数える
カウンタと、前記カウンタの出力を入力とし所定値と比
較して大小関係を出力するしきい値手段とを具備し、前
記S/N改善量制御信号生成手段の出力は輝度信号レベ
ル,色差信号の絶対値レベルが低い場合に前記ノイズリ
デュース手段のS/N改善量を小さくする制御信号を出
力し、前記しきい値手段の出力により前記S/N改善量
制御信号生成手段の出力はS/N改善量が大きくなるよ
うに制御することを特徴とする雑音低減装置である。
In order to achieve the above object, the present invention has a noise reducing means for inputting a video signal and varying an S / N improvement amount with respect to the input video signal, and for inputting the video signal. and S / N improving amount control signal generation means to output a signal corresponding to at least one for each pixel of the absolute value level of the luminance signal level and color-difference signals, the predetermined value inputted luminance signal of the video signal Low-level signal detecting means for outputting a low-level signal, motion detecting means for detecting a motion in at least one field period, low-level signal detecting means and an output of the motion detecting means as input and a low-level input signal And a logic means for outputting a signal only in the case of movement, a counter for counting the number of outputs of the logic means in a predetermined video section with the output of the logic means as an input, and the counter. A threshold value means for receiving the output of the counter as an input and comparing it with a predetermined value to output a magnitude relation, and the output of the S / N improvement amount control signal generating means has a luminance signal level and an absolute value level of the color difference signal When it is low, a control signal for reducing the S / N improvement amount of the noise reducing unit is output, and the output of the S / N improvement amount control signal generating unit outputs a large S / N improvement amount by the output of the threshold value unit. The noise reduction device is characterized by controlling so that

【0018】上記目的を達するために、本発明は、映像
信号を入力し、入力された映像信号に対してS/N改善
量が可変できるノイズリデュース手段と、前記映像信号
を入力し入力された輝度信号レベルと色差信号の絶対値
レベルのうち少なくともどちらか一方に応じた信号を画
素毎に出力するS/N改善量制御信号生成手段と、前記
映像信号の輝度信号を入力し所定値より低いレベルのも
のを出力する低レベル信号検出手段と、前記低レベル信
号検出手段の出力を入力とし所定の映像区間において低
レベルと判定された画素の個数を数える第1のカウンタ
と、少なくとも1フィールド期間での動きを検出する動
き検出手段と、前記低レベル信号検出手段と前記動き検
出手段の出力を入力とし入力信号が低レベルでかつ動き
の場合のみ信号を出力する論理手段と、前記論理手段の
出力を入力とし所定の映像区間において前記論理手段の
出力の個数を数える第2のカウンタと、前記第1のカウン
タの出力と前記第2のカウンタの出力を入力とし両者の
比率を求める割り算手段と、前記割り算手段の出力を入
力とし所定値と比較して大小関係を出力するしきい値手
段とを具備し、前記S/N改善量制御信号生成手段の出
力は輝度信号レベル,色差信号の絶対値レベルが低い場
合に前記ノイズリデュース手段のS/N改善量を小さく
する制御信号を出力し、前記しきい値手段の出力により
前記S/N改善量制御信号生成手段の出力はS/N改善
量が大きくなるように制御することを特徴とする雑音低
減装置である。
In order to achieve the above object, the present invention has a noise reducing means for inputting a video signal and varying an S / N improvement amount with respect to the input video signal, and inputting the video signal for input. and S / N improving amount control signal generation means to output a signal corresponding to at least one for each pixel of the absolute value level of the luminance signal level and color-difference signals, the predetermined value inputted luminance signal of the video signal Low-level signal detecting means for outputting a low-level signal, a first counter for counting the number of pixels determined to be low-level in a predetermined video section with the output of the low-level signal detecting means as an input, and at least one field Motion detection means for detecting movement during a period, the low-level signal detection means and the outputs of the motion detection means are input, and a signal is output only when the input signal is at a low level and is in motion. Inputting the output of the logic means, a second counter that receives the output of the logic means and counts the number of outputs of the logic means in a predetermined video section, and the output of the first counter and the output of the second counter The output of the S / N improvement amount control signal generating means includes a dividing means for obtaining the ratio of the both and a threshold means for receiving the output of the dividing means as an input and comparing it with a predetermined value to output a magnitude relationship. Outputs a control signal for reducing the S / N improvement amount of the noise reducing means when the luminance signal level and the absolute value level of the color difference signal are low, and outputs the S / N improvement amount control signal by the output of the threshold value means. An output of the generation means is a noise reduction device characterized by controlling so that the S / N improvement amount becomes large.

【0019】上記目的を達するために、本発明は、映像
信号を入力し、入力された映像信号に対してS/N改善
量が可変できるノイズリデュース手段と、前記映像信号
を入力し入力された輝度信号レベルと色差信号の絶対値
レベルのうち少なくともどちらか一方に応じた信号を画
素毎に出力するS/N改善量制御信号生成手段と、前記
映像信号の輝度信号を入力し所定値より低いレベルのも
のを出力する低レベル信号検出手段と、少なくとも1フ
ィールド期間での動きを検出する動き検出手段と、前記
映像信号を入力とし前記映像信号の高域成分を検出する
高域成分検出手段と、前記低レベル信号検出手段と前記
動き検出手段の出力と前記高域成分検出手段の出力を入
力とし入力信号が低レベルでかつ高域成分の動きの場合
のみ信号を出力する論理手段と、前記論理手段の出力を
入力とし所定の映像区間において前記論理手段の出力の
個数を数えるカウンタと、前記カウンタの出力を入力と
し所定値と比較して大小関係を出力するしきい値手段と
を具備し、前記S/N改善量制御信号生成手段の出力は
輝度信号レベル,色差信号の絶対値レベルが低い場合に
前記ノイズリデュース手段のS/N改善量を小さくする
制御信号を出力し、前記しきい値手段の出力により前記
S/N改善量制御信号生成手段の出力はS/N改善量が
大きくなるように制御することを特徴とする雑音低減装
置である。
In order to achieve the above-mentioned object, the present invention has a noise reducing means for inputting a video signal and varying the S / N improvement amount with respect to the input video signal, and for inputting the video signal. and S / N improving amount control signal generation means to output a signal corresponding to at least one for each pixel of the absolute value level of the luminance signal level and color-difference signals, the predetermined value inputted luminance signal of the video signal Low level signal detecting means for outputting a low level signal, motion detecting means for detecting a motion in at least one field period, and high frequency component detecting means for receiving the video signal and detecting a high frequency component of the video signal And the output of the low-level signal detecting means, the output of the motion detecting means, and the output of the high-frequency component detecting means are input, and a signal is output only when the input signal is at a low level and the high-frequency component is moving. Logic means, a counter that receives the output of the logic means as an input and counts the number of outputs of the logic means in a predetermined video section, and a threshold value that outputs the counter and outputs a magnitude relationship by comparing with a predetermined value. Means for outputting the control signal for decreasing the S / N improvement amount of the noise reducing means when the luminance signal level and the absolute value level of the color difference signal are low. However, the noise reduction device is characterized in that the output of the S / N improvement amount control signal generation unit is controlled by the output of the threshold value unit so that the S / N improvement amount becomes large.

【0020】上記目的を達するために、本発明は、映像
信号を入力し、入力された映像信号に対してS/N改善
量が可変できるノイズリデュース手段と、前記映像信号
を入力し入力された輝度信号レベルと色差信号の絶対値
レベルのうち少なくともどちらか一方に応じた信号を画
素毎に出力するS/N改善量制御信号生成手段と、前記
映像信号の輝度信号を入力し所定値より低いレベルのも
のを出力する低レベル信号検出手段と、前記低レベル信
号検出手段の出力を入力とし所定の映像区間において低
レベルと判定された画素の個数を数える第1のカウンタ
と、少なくとも1フィールド期間での動きを検出する動
き検出手段と、前記映像信号を入力とし前記映像信号の
高域成分を検出する高域成分検出手段と、前記低レベル
信号検出手段と前記動き検出手段の出力と前記高域成分
検出手段の出力を入力とし入力信号が低レベルでかつ高
域成分の動きの場合のみ信号を出力する論理手段と、前
記論理手段の出力を入力とし所定の映像区間において前
記論理手段の出力の個数を数える第2のカウンタと、前
記第1のカウンタの出力と前記第2のカウンタの出力を入
力とし両者の比率を求める割り算手段と、前記割り算手
段の出力を入力とし所定値と比較して大小関係を出力す
るしきい値手段とを具備し、前記S/N改善量制御信号
生成手段の出力は輝度信号レベル,色差信号の絶対値レ
ベルが低い場合に前記ノイズリデュース手段のS/N改
善量を小さくする制御信号を出力し、前記しきい値手段
の出力により前記S/N改善量制御信号生成手段の出力
はS/N改善量が大きくなるように制御することを特徴
とする雑音低減装置である。
In order to achieve the above object, the present invention is provided with a noise reducing means for inputting a video signal and varying an S / N improvement amount with respect to the input video signal, and for inputting the video signal. and S / N improving amount control signal generation means to output a signal corresponding to at least one for each pixel of the absolute value level of the luminance signal level and color-difference signals, the predetermined value inputted luminance signal of the video signal Low-level signal detection means for outputting a low-level signal, a first counter for counting the number of pixels determined to be low-level in a predetermined video section with the output of the low-level signal detection means as an input, and at least one field Motion detection means for detecting movement during a period, high frequency component detection means for detecting the high frequency component of the video signal by inputting the video signal, the low level signal detection means, and Logic means for inputting the output of the detection means and the output of the high frequency component detection means and outputting a signal only when the input signal is at a low level and the movement of the high frequency component, and the output of the logic means A second counter for counting the number of outputs of the logic means in the video section, a division means for inputting the output of the first counter and the output of the second counter, and an output of the division means And a threshold value means for outputting a magnitude relation by comparing with a predetermined value when the luminance signal level and the absolute value level of the color difference signal are low. A control signal for reducing the S / N improvement amount of the noise reducing means is output, and the output of the S / N improvement amount control signal generating means is increased by the output of the threshold value means. Control A noise reduction device characterized by the above.

【0021】[0021]

【作用】 発明は前記した構成により、所定の映像区
間において信号レベルの低い高域成分の画素数がしきい
値を越えない場合は高域成分のボケが生じることが少な
いため、輝度信号レベルと色差信号の絶対値レベルのう
ち少なくともどちらか一方に応じてノイズリデュース手
段のS/N改善量を抑える制御を行わない構成にするこ
とにより、信号レベルの低い高域成分の画素数の少ない
映像では、画面全体にS/N改善が施される。
According to the present invention, when the number of pixels of the high frequency component having a low signal level does not exceed the threshold value in a predetermined video section, blurring of the high frequency component is less likely to occur. And a color difference signal having an absolute value level that does not control the S / N improvement amount of the noise reducer according to at least one of the absolute values of the color difference signals. Then, S / N is improved on the entire screen.

【0022】発明は前記した構成により、信号レベル
が低い領域中での高域成分の割合がしきい値を越えない
場合は高域成分のボケが生じることが少ないため、輝度
信号レベルと色差信号の絶対値レベルのうち少なくとも
どちらか一方に応じてノイズリデュース手段のS/N改
善量を抑える制御を行わない構成にすることにより、信
号レベルの低い領域中での高域成分の割合の少ない画面
では、画面全体にS/N改善が施される。
According to the present invention, when the ratio of the high frequency component in the low signal level area does not exceed the threshold value, the high frequency component is less likely to be blurred. Since the control for suppressing the S / N improvement amount of the noise reducer according to at least one of the absolute value levels of the signal is not performed, the proportion of high frequency components in the low signal level area is small. On the screen, S / N improvement is applied to the entire screen.

【0023】発明は前記した構成により、所定の映像
区間において信号レベルの低い動き成分の画素数がしき
い値を越えない場合は、動きが少なく動きによるボケが
生じることが少ないため、輝度信号レベルと色差信号の
絶対値レベルのうち少なくともどちらか一方に応じてノ
イズリデュース手段のS/N改善量を抑える制御を行わ
ない構成にすることにより、信号レベルの低い動き成分
の画素数の少ない映像では、画面全体にS/N改善が施
される。
According to the present invention, when the number of pixels of the motion component having a low signal level does not exceed the threshold value in the predetermined video section, the motion amount is small and the motion blur is less likely to occur. An image in which the number of pixels of the motion component having a low signal level is small is configured by not performing the control for suppressing the S / N improvement amount of the noise reducer according to at least one of the level and the absolute value level of the color difference signal. Then, S / N is improved on the entire screen.

【0024】発明は前記した構成により、低レベルの
領域中での動き成分の割合がしきい値を越えない場合
は、動きが少なく動きによるボケが生じることが少ない
ため、輝度信号レベルと色差信号の絶対値レベルのうち
少なくともどちらか一方に応じてノイズリデュース手段
のS/N改善量を抑える制御を行わない構成にすること
により、信号レベルの低い領域中での動き成分の割合の
少ない画面では、画面全体にS/N改善が施される。
According to the present invention, when the ratio of the motion component in the low level area does not exceed the threshold value, the motion amount is small and blurring due to the motion is less likely to occur. A screen having a small proportion of motion components in a region where the signal level is low is configured by not performing control for suppressing the S / N improvement amount of the noise reducer according to at least one of the absolute value levels of the signal. Then, S / N is improved on the entire screen.

【0025】発明は前記した構成により、所定の映像
区間において信号レベルの低い高域成分の動きの画素数
がしきい値を越えない場合は、細かいものの動きが少な
く動きによるボケが生じることが少ないため、輝度信号
レベルと色差信号の絶対値レベルのうち少なくともどち
らか一方に応じてノイズリデュース手段のS/N改善量
を抑える制御を行わない構成にすることにより、信号レ
ベルの低い高域成分の動きの画素数の少ない映像では、
画面全体にS/N改善が施される。
According to the present invention, due to the above-mentioned configuration, when the number of pixels of high frequency component movement having a low signal level does not exceed the threshold value in a predetermined video section, there is little movement, but blurring due to the movement may occur. Since the amount of the noise reduction is small, the control for suppressing the S / N improvement amount of the noise reducer according to at least one of the luminance signal level and the absolute value level of the color difference signal is not performed, so that a high frequency component with a low signal level is obtained. For images with a small number of pixels in motion,
S / N improvement is applied to the entire screen.

【0026】発明は前記した構成により、信号レベル
の低い領域中での高域成分の動き成分の割合がしきい値
を越えない場合は、細かいものの動きが少なく動きによ
るボケが生じることが少ないため、輝度信号レベルと色
差信号の絶対値レベルのうち少なくともどちらか一方に
応じてノイズリデュース手段のS/N改善量を抑える制
御を行わない構成にすることにより、信号レベルの低い
領域中での高域成分の動きの割合の少ない画面では、画
面全体にS/N改善が施される。
According to the present invention, according to the above-mentioned configuration, when the ratio of the high-frequency component motion component in the low signal level region does not exceed the threshold value, the motion is small, but the motion blur is less likely to occur. Therefore, in a region where the signal level is low, the control is not performed to suppress the S / N improvement amount of the noise reducer according to at least one of the luminance signal level and the absolute value level of the color difference signal. On a screen in which the proportion of high-frequency component movement is low, S / N improvement is applied to the entire screen.

【0027】[0027]

【発明の実施の形態】 (実施の形態1) 図1は実施の形態1における雑音低減装置のブロック図
を示すものである。図1において、1は映像信号を入力す
る入力端子、5はS/N改善量制御信号生成回路、6は減
算器、7は非線形リミッタ、8は加算器、9は1フレーム分
の映像を記憶するフレームメモリ、10は雑音を低減した
信号を出力する出力端子、11はS/N改善量が可変であ
る巡回型のノイズリデュース回路である。図1における
S/N改善量制御信号生成回路5の構成を図2に示す。図
2において31は入力端子、4は入力信号のうち色差信号
(R−Y,B−Y信号)の絶対値を求める絶対値回路、
34は入力される2種類の色差信号の絶対値うち小さい方
をC信号として出力する最小値回路、35は入力信号のう
ち輝度信号(Y信号)を入力しあらかじめ設定するしき
い値より大きい場合は1,小さい場合は0を出力するY信
号しきい値回路、36は入力されるC信号があらかじめ設
定するしきい値より大きい場合は1,小さい場合は0を出
力するC信号しきい値回路、37はY信号しきい値回路35
の出力と、C信号しきい値回路36の出力を入力とし、非
線形リミッタ7を制御する信号を生成するYCレベル制
御回路、38はS/N改善量制御信号生成回路5の出力端
子である。以上のように構成されたこの実施の形態の雑
音低減装置において、以下その動作を説明する。
Figure 1 DETAILED DESCRIPTION OF THE INVENTION (Embodiment 1) shows a block diagram of a noise reduction apparatus in the first embodiment. In FIG. 1, 1 is an input terminal for inputting a video signal, 5 is an S / N improvement amount control signal generation circuit, 6 is a subtractor, 7 is a non-linear limiter, 8 is an adder, and 9 is a frame of video. 1 is a frame memory, 10 is an output terminal for outputting a noise-reduced signal, and 11 is a cyclic noise reduce circuit whose S / N improvement amount is variable. The configuration of the S / N improvement amount control signal generation circuit 5 in FIG. 1 is shown in FIG. Figure
In 2, reference numeral 31 is an input terminal, 4 is an absolute value circuit for obtaining an absolute value of a color difference signal (RY, BY signal) of the input signal,
34 is the minimum value circuit that outputs the smaller of the absolute values of the two types of color difference signals that are input as the C signal, and 35 is the luminance signal (Y signal) of the input signals that is input 1, a Y signal threshold circuit that outputs 0 when it is smaller, 36 is a C signal threshold circuit that outputs 1 when the input C signal is greater than a preset threshold value, and outputs 0 when it is smaller, 37 is a Y signal threshold circuit 35
And an output of the C signal threshold circuit 36 as inputs, and a YC level control circuit for generating a signal for controlling the nonlinear limiter 7, and 38 is an output terminal of the S / N improvement amount control signal generation circuit 5. The operation of the noise reduction device of this embodiment configured as described above will be described below.

【0028】まず、ノイズリデュース回路11の動作を説
明する。入力端子1に入力された映像信号とフレームメ
モリ9から出力される1フレーム前の映像信号との差が減
算器6により求められる。減算器6より出力される1フレ
ーム間の差分信号に、非線形リミッタ7で1以下の適当な
ゲインをかけて、もとの入力信号に加算器8で加算する
ことにより、1フレーム間の信号のレベル差が縮まる。
加算器8の出力はノイズリデュース回路の出力であると
同時に、フレームメモリ9に入力され次のフレームに対
して前記の処理が繰り返し行われる。入力信号が完全な
静止画像であれば減算器6の出力は時間的に相関を持た
ないノイズであるため、ノイズが低減した映像信号を出
力端子10より得ることができるが、入力信号が動画像の
場合は減算器6の出力はノイズ以外に動きの成分も含ま
れているため、動きボケが生じる。そこで、非線形リミ
ッタ7の特性を図4に示すものとすることにより動きボケ
を低減させている。すなわち1フレーム間の差分信号が
小さい場合はノイズとみなしノイズリデュースを施し、
大きい場合は動きとみなしノイズリデュースを施さない
ことにより動き部分の多線ボケを防いでいる。さらに非
線形リミッタ7ではS/N改善量制御信号生成回路5の出
力信号によりS/N改善量を変化させることができる。
図4に示すようにS/N改善量制御信号の値が小さくな
るにつれ非線形リミッタ7の出力の範囲が狭くなるため
S/N改善量は小さくなり動きのボケも少なくなる。
First, the operation of the noise reduce circuit 11 will be described. The subtracter 6 obtains the difference between the video signal input to the input terminal 1 and the video signal one frame before output from the frame memory 9. The non-linear limiter 7 applies an appropriate gain of 1 or less to the difference signal between the frames output from the subtractor 6, and the original input signal is added by the adder 8 The level difference is reduced.
The output of the adder 8 is the output of the noise reducing circuit, and at the same time, the output of the adder 8 is input to the frame memory 9 and the above process is repeated for the next frame. If the input signal is a completely static image, the output of the subtractor 6 is noise that has no temporal correlation, so a video signal with reduced noise can be obtained from the output terminal 10, but the input signal is a moving image. In the case of, since the output of the subtractor 6 includes a motion component in addition to noise, motion blur occurs. Therefore, the motion blur is reduced by setting the characteristics of the non-linear limiter 7 as shown in FIG. That is, when the difference signal between 1 frames is small, it is regarded as noise and noise reduction is applied,
If it is large, it is regarded as movement and noise reduction is not applied to prevent multi-line blurring in the moving part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 5.
As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so that the S / N improvement amount becomes smaller and the motion blur becomes less.

【0029】次に非線形リミッタ7を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路5の動作を図面を用いて説明する。S/N
改善量制御信号生成回路5の入力端子31に入力される映
像信号のうちY信号はYしきい値回路35に入力する。映
像信号のうちR−Y,B−Y信号はまず絶対値回路4で
絶対値を求め、次に最小値回路34で両者の最小値を求め
たものをCしきい値回路36に入力する。Yしきい値回路
35とCしきい値回路36はそれぞれ入力信号が予め設定し
たしきい値よりも大きければ1を出力し、小さければ0を
出力する。Yしきい値回路35,Cしきい値回路36で2値
化された信号はYCレベル回路37に入力される。YCレ
ベル回路37は図3に示した特性に基づいて非線形リミッ
タ7を制御する信号を出力する。
Next, the operation of the S / N improvement amount control signal generation circuit 5 for controlling the non-linear limiter 7 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S / N
Of the video signals input to the input terminal 31 of the improvement amount control signal generation circuit 5, the Y signal is input to the Y threshold circuit 35. Of the video signals, the RY and BY signals are first obtained by the absolute value circuit 4 and then by the minimum value circuit 34, and the minimum value of them is input to the C threshold circuit 36. Y threshold circuit
35 and the C threshold circuit 36 output 1 if the input signal is larger than a preset threshold value, and output 0 if it is smaller. The signals binarized by the Y threshold circuit 35 and the C threshold circuit 36 are input to the YC level circuit 37. The YC level circuit 37 outputs a signal for controlling the non-linear limiter 7 based on the characteristics shown in FIG.

【0030】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路5の特性により、輝度信号
レベルが大きく色信号の飽和度の高い領域に比べ、輝度
信号レベルが低く色信号の飽和度の低い領域のS/N改
善量を小さくすることにより、レベルが低く信号とノイ
ズの区別がつきにくい領域ではS/N改善量を小さくし
ノイズリデューサによる動きボケを抑え、輝度信号レベ
ルが大きく色飽和度の高い領域には適度なS/N改善を
行うことができる。すなわち低レベルの信号のボケを抑
えつつ明るい領域においてはS/N改善効果が得られ
る。
[0030] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 5, the S / N improvement amount in the region where the luminance signal level is low and the saturation level of the color signal is low is smaller than that in the region where the luminance signal level is high and the saturation level of the color signal is high. By doing so, the S / N improvement amount is reduced in a region where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to the noise reducer is suppressed. N improvement can be performed. That is, the S / N improving effect can be obtained in the bright region while suppressing the blurring of the low level signal.

【0031】(実施の形態2) 図5は実施の形態2における雑音低減装置のブロック図
を示すものである。図5において、1は映像信号を入力す
る入力端子、5は入力信号に対して非線形な信号を出力
するS/N改善量制御信号生成回路、43は減算器、44は
非線形リミッタ、45は加算器、42は1フレーム分の映像
を記憶するフレームメモリ、10は雑音を低減した信号を
出力する出力端子、41はS/N改善量が可変である非巡
回型のノイズリデュース回路である。図5におけるS/
N改善量制御信号生成回路5の構成を図2に示す。図2に
おいて31は入力端子、4は入力信号のうち色差信号(R
−Y,B−Y信号)の絶対値を求める絶対値回路、34は
入力される2種類の色差信号の絶対値うち小さい方をC
信号として出力する最小値回路、35は入力信号のうち輝
度信号(Y信号)を入力しあらかじめ設定するしきい値
より大きい場合は1,小さい場合は0を出力するY信号し
きい値回路、36は入力されるC信号があらかじめ設定す
るしきい値より大きい場合は1,小さい場合は0を出力す
るC信号しきい値回路、37はY信号しきい値回路35の出
力と、C信号しきい値回路36の出力を入力とし、非線形
リミッタ44を制御する信号を生成するYCレベル制御回
路、38はS/N改善量制御信号生成回路5の出力端子で
ある。以上のように構成されたこの実施の形態の雑音低
減装置において、以下その動作を説明する。なお、既に
述べた実施の形態と同じものには同じ番号を記した。
(Second Embodiment) FIG. 5 is a block diagram of a noise reduction device according to a second embodiment . In FIG. 5, 1 is an input terminal for inputting a video signal, 5 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 43 is a subtractor, 44 is a non-linear limiter, and 45 is an addition 42 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, and 41 is a non-cyclic noise reduce circuit whose S / N improvement amount is variable. S / in Figure 5
The configuration of the N improvement amount control signal generation circuit 5 is shown in FIG. In FIG. 2, 31 is an input terminal, 4 is a color difference signal (R
-Y, BY signal) absolute value circuit for obtaining the absolute value of the signal, 34 is the absolute value of the two types of color difference signals input, and the smaller one is C
A minimum value circuit for outputting as a signal, 35 is a Y signal threshold circuit for inputting a luminance signal (Y signal) in the input signal and outputting 1 when it is larger than a preset threshold value, and 0 when it is smaller than the preset threshold value, 36 Is a C signal threshold circuit that outputs 1 if the input C signal is larger than a preset threshold value, and outputs 0 if it is smaller. 37 is the output of the Y signal threshold circuit 35 and the C signal threshold. The YC level control circuit 38 receives the output of the value circuit 36 and generates a signal for controlling the non-linear limiter 44, and 38 is an output terminal of the S / N improvement amount control signal generation circuit 5. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0032】ノイズリデュース回路41の動作を説明す
る。入力端子1に入力された映像信号とフレームメモリ4
2により1フレーム遅延した映像信号との差が減算器43に
より求められる。減算器43より出力される1フレーム間
の差分信号に、非線形リミッタ44で1以下の適当なゲイ
ンをかけて、もとの入力信号に加算器45で加算すること
により、1フレーム間の信号のレベル差が縮まる。加算
器45の出力がノイズリデュース回路の出力となる。入力
信号が完全な静止画像であれば減算器43出力は時間的に
相関を持たないノイズであるため、ノイズが低減した映
像信号を出力端子10より得ることができるが、入力信号
が動画像の場合は減算器43の出力はノイズ以外に動きの
成分も含まれているため、動きボケが生じる。そこで、
非線形リミッタ44の特性を図4に示すものとすることに
より動きボケを低減させている。すなわち1フレーム間
の差分信号が小さい場合はノイズとみなしノイズリデュ
ースを施し、大きい場合は動きとみなしノイズリデュー
スを施さないことにより動き部分の多線ボケを防いでい
る。さらに非線形リミッタ44ではS/N改善量制御信号
生成回路5の出力信号によりS/N改善量を変化させる
ことができる。図4に示すようにS/N改善量制御信号
の値が小さくなるにつれ非線形リミッタ44の出力の範囲
が狭くなるためS/N改善量は小さくなり動きのボケも
少なくなる。
The operation of the noise reduce circuit 41 will be described. Video signal input to input terminal 1 and frame memory 4
The subtractor 43 obtains the difference from the video signal delayed by one frame by 2. The non-linear limiter 44 applies an appropriate gain of 1 or less to the difference signal between the frames output from the subtractor 43, and the original input signal is added by the adder 45 to obtain the signal between the frames. The level difference is reduced. The output of the adder 45 becomes the output of the noise reduce circuit. If the input signal is a completely static image, the output of the subtractor 43 is noise that has no temporal correlation, so a video signal with reduced noise can be obtained from the output terminal 10, but the input signal is a moving image. In this case, the output of the subtractor 43 includes a motion component in addition to noise, so that motion blur occurs. Therefore,
Motion blur is reduced by setting the characteristics of the nonlinear limiter 44 as shown in FIG. That is, when the difference signal between 1 frames is small, it is regarded as noise and noise reduction is performed, and when it is large, it is regarded as motion and noise reduction is not performed, so that multi-line blurring of a moving part is prevented. Furthermore, the nonlinear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 5. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 44 becomes narrower, so that the S / N improvement amount becomes smaller and the motion blur becomes less.

【0033】次に非線形リミッタ44を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路5の動作を図面を用いて説明する。S/N
改善量制御信号生成回路5の入力端子31に入力される映
像信号のうちY信号はYしきい値回路35に入力する。映
像信号のうちR−Y,B−Y信号はまず絶対値回路4で
絶対値を求め、次に最小値回路34で両者の最小値を求め
たものをCしきい値回路36に入力する。Yしきい値回路
35とCしきい値回路36はそれぞれ入力信号が予め設定し
たしきい値よりも大きければ1を出力し、小さければ0を
出力する。Yしきい値回路35,Cしきい値回路36で2値
化された信号はYCレベル回路37に入力される。YCレ
ベル回路37は図3に示した特性に基づいて非線形リミッ
タ44を制御する信号を出力する。
Next, the operation of the S / N improvement amount control signal generation circuit 5 for controlling the non-linear limiter 44 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S / N
Of the video signals input to the input terminal 31 of the improvement amount control signal generation circuit 5, the Y signal is input to the Y threshold circuit 35. Of the video signals, the RY and BY signals are first obtained by the absolute value circuit 4 and then by the minimum value circuit 34, and the minimum value of them is input to the C threshold circuit 36. Y threshold circuit
35 and the C threshold circuit 36 output 1 if the input signal is larger than a preset threshold value, and output 0 if it is smaller. The signals binarized by the Y threshold circuit 35 and the C threshold circuit 36 are input to the YC level circuit 37. The YC level circuit 37 outputs a signal for controlling the non-linear limiter 44 based on the characteristic shown in FIG.

【0034】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路5の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができる。すなわち低レベルの信号のボケを
抑えつつ明るい領域においてはS/N改善効果が得られ
る。
[0034] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 5, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low compared to the area where the luminance signal level is high and the saturation degree of the color signal is high.
By reducing the improvement amount, the S / N improvement amount is reduced in areas where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in areas where the luminance signal level is large and color saturation is high. It is possible to perform an appropriate S / N improvement. That is, the S / N improving effect can be obtained in the bright region while suppressing the blurring of the low level signal.

【0035】(実施の形態3) 図6は実施の形態3における雑音低減装置のブロック図
を示すものである。図6において、1は映像信号を入力す
る入力端子、5は入力信号に対して非線形な信号を出力
するS/N改善量制御信号生成回路、53は減算器、54は
非線形リミッタ、55は加算器、52は入力信号の低域成分
を通過させるローパスフィルタ、10は雑音を低減した信
号を出力する出力端子、51はS/N改善量が可変である
コアリング回路を用いたノイズリデュース回路である。
図6におけるS/N改善量制御信号生成回路5の構成を図
2に示す。図2において31は入力端子、4は入力信号のう
ち色差信号(R−Y,B−Y信号)の絶対値を求める絶
対値回路、34は入力される2種類の色差信号の絶対値う
ち小さい方をC信号として出力する最小値回路、35は入
力信号のうち輝度信号(Y信号)を入力しあらかじめ設
定するしきい値より大きい場合は1,小さい場合は0を出
力するY信号しきい値回路、36は入力されるC信号があ
らかじめ設定するしきい値より大きい場合は1,小さい
場合は0を出力するC信号しきい値回路、37はY信号し
きい値回路35の出力と、C信号しきい値回路36の出力を
入力とし、非線形リミッタ54を制御する信号を生成する
YCレベル制御回路、38はS/N改善量制御信号生成回
路5の出力端子である。以上のように構成されたこの実
の形態の雑音低減装置において、以下その動作を説明
する。なお、既に述べた実施の形態と同じものには同じ
番号を記した。
(Third Embodiment) FIG. 6 is a block diagram of a noise reduction apparatus according to the third embodiment . In FIG. 6, 1 is an input terminal for inputting a video signal, 5 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 53 is a subtractor, 54 is a non-linear limiter, and 55 is an addition. , 52 is a low-pass filter that passes the low-frequency component of the input signal, 10 is an output terminal that outputs a signal with reduced noise, and 51 is a noise reduce circuit that uses a coring circuit with a variable S / N improvement amount. is there.
FIG. 6 shows the configuration of the S / N improvement amount control signal generation circuit 5 in FIG.
Shown in 2. In FIG. 2, 31 is an input terminal, 4 is an absolute value circuit for obtaining the absolute value of color difference signals (RY, BY signals) of the input signals, and 34 is the smaller of the absolute values of the two types of input color difference signals. Is a minimum value circuit that outputs as a C signal, and 35 is a Y signal threshold circuit that inputs a luminance signal (Y signal) of the input signals and outputs 1 when it is larger than a preset threshold value, and outputs 0 when it is smaller. , 36 is a C signal threshold circuit that outputs 1 when the input C signal is larger than a preset threshold value, and outputs 0 when it is smaller, 37 is the output of the Y signal threshold circuit 35 and the C signal The YC level control circuit 38 receives the output of the threshold circuit 36 as an input and generates a signal for controlling the nonlinear limiter 54, and 38 is an output terminal of the S / N improvement amount control signal generation circuit 5. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0036】ノイズリデュース回路51の動作を説明す
る。入力端子1に入力された映像信号とローパスフィル
タ52の出力との差が減算器53により求められる。この信
号は入力映像信号の高域成分である。減算器53より出力
される入力映像信号の高域成分の信号に、非線形リミッ
タ54で1以下の適当なゲインをかけて、もとの入力信号
に加算器55で加算することにより、高域成分を抑制した
信号が得られ、加算器55の出力がノイズリデュース回路
の出力となる。本構成によるノイズリデュース回路にお
いては、目につきやすい高域成分のノイズを減少させる
ことができるが、同時に信号成分の高域成分も減少す
る。その結果、信号の高域成分のボケが生じる。そこ
で、非線形リミッタ54の特性を図4に示すものとするこ
とにより高域成分のボケを低減させている。すなわち高
域成分が小さい場合はノイズとみなしノイズリデュース
を施し、大きい場合は映像の高域成分であるとみなしノ
イズリデュースを施さないことにより高域成分のボケを
防いでいる。さらに非線形リミッタ54ではS/N改善量
制御信号生成回路5の出力信号によりS/N改善量を変
化させることができる。図4に示すようにS/N改善量
制御信号の値が小さくなるにつれ非線形リミッタ54の出
力の範囲が狭くなるためS/N改善量は小さくなり高域
成分のボケも少なくなる。
The operation of the noise reduce circuit 51 will be described. The subtracter 53 calculates the difference between the video signal input to the input terminal 1 and the output of the low pass filter 52. This signal is a high frequency component of the input video signal. The high frequency component signal of the input video signal output from the subtractor 53 is multiplied by an appropriate gain of 1 or less by the non-linear limiter 54 and added to the original input signal by the adder 55 to obtain the high frequency component. Is obtained, and the output of the adder 55 becomes the output of the noise reduce circuit. In the noise reducing circuit according to this configuration, it is possible to reduce the noise of the high frequency component which is easily noticeable, but at the same time, the high frequency component of the signal component is also reduced. As a result, blurring of high frequency components of the signal occurs. Therefore, the characteristic of the nonlinear limiter 54 is set as shown in FIG. 4 to reduce the blur of the high frequency component. That is, when the high frequency component is small, it is considered as noise and noise reduction is performed. When the high frequency component is large, it is considered as the high frequency component of the image and noise reduction is not performed to prevent blurring of the high frequency component. Further, the non-linear limiter 54 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 5. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the range of the output of the nonlinear limiter 54 becomes narrower, so that the S / N improvement amount becomes smaller and the blur of the high frequency component also becomes smaller.

【0037】次に非線形リミッタ54を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路5の動作を図面を用いて説明する。S/N
改善量制御信号生成回路5の入力端子31に入力される映
像信号のうちY信号はYしきい値回路35に入力する。映
像信号のうちR−Y,B−Y信号はまず絶対値回路4で
絶対値を求め、次に最小値回路34で両者の最小値を求め
たものをCしきい値回路36に入力する。Yしきい値回路
35とCしきい値回路36はそれぞれ入力信号が予め設定し
たしきい値よりも大きければ1を出力し、小さければ0を
出力する。Yしきい値回路35,Cしきい値回路36で2値
化された信号はYCレベル回路37に入力される。YCレ
ベル回路37は図3に示した特性に基づいて非線形リミッ
タ54を制御する信号を出力する。
Next, the operation of the S / N improvement amount control signal generating circuit 5 for controlling the non-linear limiter 54 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S / N
Of the video signals input to the input terminal 31 of the improvement amount control signal generation circuit 5, the Y signal is input to the Y threshold circuit 35. Of the video signals, the RY and BY signals are first obtained by the absolute value circuit 4 and then by the minimum value circuit 34, and the minimum value of them is input to the C threshold circuit 36. Y threshold circuit
35 and the C threshold circuit 36 output 1 if the input signal is larger than a preset threshold value, and output 0 if it is smaller. The signals binarized by the Y threshold circuit 35 and the C threshold circuit 36 are input to the YC level circuit 37. The YC level circuit 37 outputs a signal for controlling the non-linear limiter 54 based on the characteristics shown in FIG.

【0038】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路5の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる高域成分のボケを抑え、輝度
信号レベルが大きく色飽和度の高い領域には適度なS/
N改善を行うことができる。すなわち低レベルの信号の
ボケを抑えつつ明るい領域においてはS/N改善効果が
得られる。
[0038] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 5, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low compared to the area where the luminance signal level is high and the saturation degree of the color signal is high.
By reducing the improvement amount, the S / N improvement amount is reduced in a region where the level is low and it is difficult to distinguish between signal and noise, and the blur of high frequency components due to the noise reducer is suppressed, and the luminance signal level is large and the color saturation is high. Moderate S /
N improvement can be performed. That is, the S / N improving effect can be obtained in the bright region while suppressing the blurring of the low level signal.

【0039】(実施の形態4) 図7は実施の形態4における雑音低減装置のブロック図
を示すものである。図7において、1は映像信号を入力す
る入力端子、61は入力される信号の高域成分を出力する
ハイパスフィルタ、62は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、6は減算
器、7は非線形リミッタ、8は加算器、9は1フレーム分の
映像を記憶するフレームメモリ、10は雑音を低減した信
号を出力する出力端子、11はS/N改善量が可変である
巡回型のノイズリデュース回路である。図7におけるS
/N改善量制御信号生成回路62の構成を示したブロック
図を図8に示す。図8において63は映像信号の入力端子、
66はハイパスフィルタ61の出力信号を入力する入力端
子、4は入力信号のうち色差信号(R−Y,B−Y信
号)の絶対値を求める絶対値回路、67は入力される2種
類の色差信号の絶対値うち小さい方をC信号として出力
する最小値回路、68は入力信号のうち輝度信号(Y信
号)を入力しあらかじめ設定するしきい値より大きい場
合は1,小さい場合は0を出力するY信号しきい値回路、
69は入力されるC信号があらかじめ設定するしきい値よ
り大きい場合は1,小さい場合は0を出力するC信号しき
い値回路、70は入力される高域成分の絶対値があらかじ
め設定するしきい値より大きい場合は0,小さい場合は1
を出力する高域成分しきい値回路、71はY信号しきい値
回路68の出力と、C信号しきい値回路69の出力を入力と
し、非線形リミッタ7を制御する信号を生成するYCレ
ベル制御回路、72はYCレベル制御回路71の出力と高域
成分しきい回路70の論理和をとる論理和回路、73はS/
N改善量制御信号生成回路62の出力端子である。また、
図7における非線形リミッタ7の特性を図4に示す。以上
のように構成されたこの実施の形態の雑音低減装置にお
いて、以下その動作を説明する。なお、既に述べた実施
の形態と同じものには同じ番号を記した。
(Embodiment 4) FIG. 7 is a block diagram of a noise reduction apparatus according to Embodiment 4 . In FIG. 7, 1 is an input terminal for inputting a video signal, 61 is a high-pass filter for outputting the high frequency component of the input signal, and 62 is an S / N improvement amount control signal for outputting a non-linear signal to the input signal. Generation circuit, 6 is a subtractor, 7 is a non-linear limiter, 8 is an adder, 9 is a frame memory that stores one frame of video, 10 is an output terminal that outputs a noise-reduced signal, and 11 is S / N improvement. It is a cyclic noise reduce circuit whose amount is variable. S in FIG.
FIG. 8 is a block diagram showing the configuration of the / N improvement amount control signal generation circuit 62. In FIG. 8, 63 is a video signal input terminal,
66 is an input terminal for inputting the output signal of the high pass filter 61, 4 is an absolute value circuit for obtaining the absolute value of the color difference signals (RY, BY signals) of the input signal, and 67 is the two types of color difference input A minimum value circuit that outputs the smaller one of the absolute values of the signals as the C signal, 68 is a luminance signal (Y signal) of the input signals, and outputs 1 when it is larger than a preset threshold value, and outputs 0 when it is smaller Y signal threshold circuit,
69 is a C signal threshold circuit that outputs 1 when the input C signal is larger than a preset threshold value, and outputs 0 when it is smaller. 70 is a preset absolute value of the input high frequency component. 0 if greater than threshold, 1 if less
, 71 is a high frequency component threshold circuit, 71 is a YC level control which receives the output of the Y signal threshold circuit 68 and the output of the C signal threshold circuit 69 and generates a signal for controlling the non-linear limiter 7. A circuit, 72 is a logical sum circuit for taking the logical sum of the output of the YC level control circuit 71 and the high frequency component threshold circuit 70, and 73 is S /
The output terminal of the N improvement amount control signal generation circuit 62. Also,
The characteristics of the nonlinear limiter 7 in FIG. 7 are shown in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. In addition, the implementation already described
The same numbers are given to the same forms as the above.

【0040】ノイズリデュース回路11は実施の形態1
説明した1フレーム間の差分信号を用いた巡回型のノイ
ズリデューサであり、1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。また非線形リミ
ッタ7ではS/N改善量制御信号生成回路62の出力信号
によりS/N改善量を変化させることができる。図4に
示すようにS/N改善量制御信号の値が小さくなるにつ
れ非線形リミッタ7の出力の範囲が狭くなるためS/N
改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 11 is a cyclic noise reducer using the differential signal between 1 frames described in the first embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. If it is large, it is regarded as movement and noise reduction is not applied to prevent multi-line blurring in the moving part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 62. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so the S / N ratio becomes smaller.
The improvement amount is small and the motion blur is also small.

【0041】次に非線形リミッタ7を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路62の動作を図面を用いて説明する。S/N
改善量制御信号生成回路62の入力端子63に入力される映
像信号のうちY信号はYしきい値回路68に入力する。映
像信号のうちR−Y,B−Y信号はまず絶対値回路4で
絶対値を求め、次に最小値回路67で両者の最小値を求め
たものをCしきい値回路69に入力する。Yしきい値回路
68とCしきい値回路69はそれぞれ入力信号が予め設定し
たしきい値よりも大きければ1を出力し、小さければ0を
出力する。またハイパスフィルタ61により求められた高
域成分は入力端子66に入力され高域成分しきい値回路70
により予め設定したしきい値により2値化される。本実
の形態においては入力される信号が高域の場合は0
を,低域の場合は1を出力する。Yしきい値回路68,C
しきい値回路69で2値化された信号はYCレベル回路71
に入力され、YCレベル回路71は図3に示した特性に基
づいた信号を出力する。YCレベル回路71の出力と高域
成分しきい値回路70の出力は論理和回路72に入力される
ことにより図9に示した出力信号をS/N改善量制御信
号生成回路62の出力信号として出力端子73より出力す
る。
Next, the operation of the S / N improvement amount control signal generation circuit 62 for controlling the non-linear limiter 7 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S / N
Of the video signals input to the input terminal 63 of the improvement amount control signal generation circuit 62, the Y signal is input to the Y threshold circuit 68. Of the video signals, the R-Y and B-Y signals are first obtained by the absolute value circuit 4 and then the minimum value circuit 67 is used to obtain the minimum value of the two, which is input to the C threshold circuit 69. Y threshold circuit
68 and the C threshold circuit 69 output 1 when the input signal is larger than a preset threshold value, and output 0 when the input signal is smaller than the preset threshold value. The high frequency component obtained by the high pass filter 61 is input to the input terminal 66 and the high frequency component threshold circuit 70
Is binarized by a preset threshold value. In this embodiment , 0 when the input signal is in the high frequency range.
Is output, and 1 is output for low frequencies. Y threshold circuit 68, C
The signal binarized by the threshold circuit 69 is the YC level circuit 71.
The YC level circuit 71 outputs a signal based on the characteristics shown in FIG. The output of the YC level circuit 71 and the output of the high frequency component threshold circuit 70 are input to the logical sum circuit 72, and the output signal shown in FIG. 9 is used as the output signal of the S / N improvement amount control signal generation circuit 62. Output from output terminal 73.

【0042】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路62の特性により、輝度信号
レベルが大きく色信号の飽和度の高い領域に比べ、輝度
信号レベルが低く色信号の飽和度の低い領域のS/N改
善量を小さくすることにより、レベルが低く信号とノイ
ズの区別がつきにくい領域ではS/N改善量を小さくし
ノイズリデューサによる動きボケを抑え、輝度信号レベ
ルが大きく色飽和度の高い領域には適度なS/N改善を
行うことができることに加え、信号レベルが低い領域で
あっても低域成分であればノイズリデュースによる映像
信号のボケは生じにくいためにS/N改善を行うことが
できる。すなわち低レベルの高域信号のボケを抑えつつ
明るい領域や低域成分信号の領域においてはS/N改善
効果が得られる。
[0042] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 62, the S / N improvement amount is smaller in the region where the luminance signal level is low and the saturation level of the color signal is lower than that in the region where the luminance signal level is high and the color signal saturation is high. By doing so, the S / N improvement amount is reduced in a region where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to the noise reducer is suppressed. In addition to being able to improve N, S / N can be improved because even if the signal level is low, blurring of the video signal due to noise reduction is unlikely to occur if it is a low frequency component. That is, the S / N improvement effect can be obtained in a bright region or a region of low-frequency component signals while suppressing blurring of low-level high-frequency signals.

【0043】(実施の形態5) 図10は実施の形態5における雑音低減装置のブロック図
を示すものである。図10において、1は映像信号を入力
する入力端子、61は入力される信号の高域成分を出力す
るハイパスフィルタ、62は入力信号に対して非線形な信
号を出力するS/N改善量制御信号生成回路、43は減算
器、44は非線形リミッタ、45は加算器、42は1フレーム
分の映像を記憶するフレームメモリ、10は雑音を低減し
た信号を出力する出力端子、41はS/N改善量が可変で
ある非巡回型のノイズリデュース回路である。図10にお
けるS/N改善量制御信号生成回路62の構成を示したブ
ロック図を図8に示す。図8において63は映像信号の入力
端子、66はハイパスフィルタ61の出力信号を入力する入
力端子、4は入力信号のうち色差信号(R−Y,B−Y
信号)の絶対値を求める絶対値回路、67は入力される2
種類の色差信号の絶対値うち小さい方をC信号として出
力する最小値回路、68は入力信号のうち輝度信号(Y信
号)を入力しあらかじめ設定するしきい値より大きい場
合は1,小さい場合は0を出力するY信号しきい値回路、
69は入力されるC信号があらかじめ設定するしきい値よ
り大きい場合は1,小さい場合は0を出力するC信号しき
い値回路、70は入力される高域成分の絶対値があらかじ
め設定するしきい値より大きい場合は0,小さい場合は1
を出力する高域成分しきい値回路、71はY信号しきい値
回路68の出力と、C信号しきい値回路69の出力を入力と
し、非線形リミッタ44を制御する信号を生成するYCレ
ベル制御回路、72はYCレベル制御回路71の出力と高域
成分しきい回路70の論理和をとる論理和回路、73はS/
N改善量制御信号生成回路62の出力端子である。また、
図10における非線形リミッタ44の特性を図4に示す。以
上のように構成されたこの実施の形態の雑音低減装置に
おいて、以下その動作を説明する。なお、既に述べた実
の形態と同じものには同じ番号を記した。
(Fifth Embodiment) FIG. 10 is a block diagram of a noise reduction apparatus according to the fifth embodiment . In FIG. 10, 1 is an input terminal for inputting a video signal, 61 is a high-pass filter for outputting the high frequency component of the input signal, and 62 is an S / N improvement amount control signal for outputting a non-linear signal to the input signal. Generation circuit, 43 is a subtractor, 44 is a non-linear limiter, 45 is an adder, 42 is a frame memory that stores one frame of video, 10 is an output terminal that outputs a noise-reduced signal, 41 is S / N improvement It is a non-recursive noise reduce circuit whose amount is variable. FIG. 8 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 62 in FIG. In FIG. 8, 63 is a video signal input terminal, 66 is an input terminal for inputting the output signal of the high-pass filter 61, and 4 is a color difference signal (RY, BY) of the input signals.
Absolute value circuit for calculating the absolute value of (signal), 67 is input 2
The minimum value circuit that outputs the smaller of the absolute values of the color difference signals of the type as the C signal, 68 is 1 when the luminance signal (Y signal) of the input signals is input and is larger than a preset threshold value, and 0 when it is smaller. Y signal threshold circuit for outputting
69 is a C signal threshold circuit that outputs 1 when the input C signal is larger than a preset threshold value, and outputs 0 when it is smaller. 70 is a preset absolute value of the input high frequency component. 0 if greater than threshold, 1 if less
, 71 is a high frequency component threshold circuit, and 71 is a YC level control which receives the output of the Y signal threshold circuit 68 and the output of the C signal threshold circuit 69 and generates a signal for controlling the non-linear limiter 44. A circuit, 72 is a logical sum circuit for taking the logical sum of the output of the YC level control circuit 71 and the high frequency component threshold circuit 70, and 73 is an S /
The output terminal of the N improvement amount control signal generation circuit 62. Also,
The characteristic of the nonlinear limiter 44 in FIG. 10 is shown in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0044】ノイズリデュース回路41は実施の形態2
説明した1フレーム間の差分信号を用いた非巡回型のノ
イズリデューサであり、1フレーム間の差分信号が小さ
い場合はノイズとみなしノイズリデュースを施し、大き
い場合は動きとみなしノイズリデュースを施さないこと
により動き部分の多線ボケを防いでいる。さらに非線形
リミッタ44ではS/N改善量制御信号生成回路62の出力
信号によりS/N改善量を変化させることができる。図
4に示すようにS/N改善量制御信号の値が小さくなる
につれ非線形リミッタ44の出力の範囲が狭くなるためS
/N改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 41 is a non-recursive noise reducer using the differential signal between 1 frames described in the second embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. , If it is large, it is regarded as movement and no noise reduction is applied to prevent multi-line blurring in the movement part. Further, the nonlinear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 62. Figure
As shown in 4, the output range of the nonlinear limiter 44 becomes narrower as the value of the S / N improvement amount control signal becomes smaller.
The / N improvement amount becomes small and the motion blur becomes small.

【0045】次に非線形リミッタ44を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路62の動作を図面を用いて説明する。S/N
改善量制御信号生成回路62の入力端子63に入力される映
像信号のうちY信号はYしきい値回路68に入力する。映
像信号のうちR−Y,B−Y信号はまず絶対値回路4で
絶対値を求め、次に最小値回路67で両者の最小値を求め
たものをCしきい値回路69に入力する。Yしきい値回路
68とCしきい値回路69はそれぞれ入力信号が予め設定し
たしきい値よりも大きければ1を出力し、小さければ0を
出力する。またハイパスフィルタ61により求められた高
域成分は入力端子66に入力され高域成分しきい値回路70
により予め設定したしきい値により2値化される。本実
の形態においては入力される信号が高域の場合は0
を,低域の場合は1を出力する。Yしきい値回路68,C
しきい値回路69で2値化された信号はYCレベル回路71
に入力され、YCレベル回路71は図3に示した特性に基
づいた信号を出力する。YCレベル回路71の出力と高域
成分しきい値回路70の出力は論理和回路72に入力される
ことにより図9に示した出力信号をS/N改善量制御信
号生成回路62の出力信号として出力端子73より出力す
る。
Next, the operation of the S / N improvement amount control signal generation circuit 62 for controlling the non-linear limiter 44 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S / N
Of the video signals input to the input terminal 63 of the improvement amount control signal generation circuit 62, the Y signal is input to the Y threshold circuit 68. Of the video signals, the R-Y and B-Y signals are first obtained by the absolute value circuit 4 and then the minimum value circuit 67 is used to obtain the minimum value of the two, which is input to the C threshold circuit 69. Y threshold circuit
68 and the C threshold circuit 69 output 1 when the input signal is larger than a preset threshold value, and output 0 when the input signal is smaller than the preset threshold value. The high frequency component obtained by the high pass filter 61 is input to the input terminal 66 and the high frequency component threshold circuit 70
Is binarized by a preset threshold value. In this embodiment , 0 when the input signal is in the high frequency range.
Is output, and 1 is output for low frequencies. Y threshold circuit 68, C
The signal binarized by the threshold circuit 69 is the YC level circuit 71.
The YC level circuit 71 outputs a signal based on the characteristics shown in FIG. The output of the YC level circuit 71 and the output of the high frequency component threshold circuit 70 are input to the logical sum circuit 72, and the output signal shown in FIG. 9 is used as the output signal of the S / N improvement amount control signal generation circuit 62. Output from output terminal 73.

【0046】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路62の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、信号レベルが低い領域
であっても低域成分であればノイズリデュースによる映
像信号のボケは生じにくいためにS/N改善を行うこと
ができる。すなわち低レベルの高域信号のボケを抑えつ
つ明るい領域や低域成分信号の領域においてはS/N改
善効果が得られる。
[0046] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 62, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the saturation degree of the color signal is high.
By reducing the improvement amount, the S / N improvement amount is reduced in areas where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in areas where the luminance signal level is large and color saturation is high. In addition to being able to perform an appropriate S / N improvement, it is possible to perform an S / N improvement because even if the signal level is low, blurring of the video signal due to noise reduction is unlikely to occur if it is a low frequency component. . That is, the S / N improvement effect can be obtained in a bright region or a region of low-frequency component signals while suppressing blurring of low-level high-frequency signals.

【0047】(実施の形態6) 図11は実施の形態6における雑音低減装置のブロック図
を示すものである。図11において、1は映像信号を入力
する入力端子、62は入力信号に対して非線形な信号を出
力するS/N改善量制御信号生成回路、53は減算器、54
は非線形リミッタ、55は加算器、52は入力信号の低域成
分を通過させるローパスフィルタ、10は雑音を低減した
信号を出力する出力端子、51はS/N改善量が可変であ
るコアリング回路を用いたノイズリデュース回路であ
る。図11におけるS/N改善量制御信号生成回路62の構
成を示したブロック図を図8に示す。図8において63は映
像信号の入力端子、66は減算器53の出力を高域成分とし
て入力する入力端子、4は入力信号のうち色差信号(R
−Y,B−Y信号)の絶対値を求める絶対値回路、67は
入力される2種類の色差信号の絶対値うち小さい方をC
信号として出力する最小値回路、68は入力信号のうち輝
度信号(Y信号)を入力しあらかじめ設定するしきい値
より大きい場合は1,小さい場合は0を出力するY信号し
きい値回路、69は入力されるC信号があらかじめ設定す
るしきい値より大きい場合は1,小さい場合は0を出力す
るC信号しきい値回路、70は入力される高域成分の絶対
値があらかじめ設定するしきい値より大きい場合は0,
小さい場合は1を出力する高域成分しきい値回路、71は
Y信号しきい値回路68の出力と、C信号しきい値回路69
の出力を入力とし、非線形リミッタ54を制御する信号を
生成するYCレベル制御回路、72はYCレベル制御回路
71の出力と高域成分しきい回路70の論理和をとる論理和
回路、73はS/N改善量制御信号生成回路62の出力端子
である。また、図11における非線形リミッタ54の特性を
図4に示す。以上のように構成されたこの実施の形態
雑音低減装置において、以下その動作を説明する。な
お、既に述べた実施の形態と同じものには同じ番号を記
した。
(Sixth Embodiment) FIG. 11 is a block diagram of a noise reduction apparatus according to the sixth embodiment . In FIG. 11, 1 is an input terminal for inputting a video signal, 62 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 53 is a subtractor, 54
Is a non-linear limiter, 55 is an adder, 52 is a low-pass filter that passes low-frequency components of the input signal, 10 is an output terminal that outputs a noise-reduced signal, and 51 is a coring circuit with variable S / N improvement. Is a noise reduce circuit using. FIG. 8 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 62 in FIG. In FIG. 8, 63 is a video signal input terminal, 66 is an input terminal for inputting the output of the subtractor 53 as a high frequency component, and 4 is a color difference signal (R
-Y, BY signal) absolute value circuit for calculating the absolute value of 67, 67 is the absolute value of the two types of color difference signals input
A minimum value circuit for outputting as a signal, 68 is a Y signal threshold circuit for inputting a luminance signal (Y signal) of the input signals and outputting 1 if it is larger than a preset threshold value, and 0 if it is smaller. Is a C signal threshold circuit that outputs 1 if the input C signal is larger than a preset threshold value, and outputs 0 if it is smaller. 70 is a threshold value for the absolute value of the input high frequency component to be preset. 0 if greater than the value
If it is smaller, a high-frequency component threshold circuit that outputs 1; 71 is the output of the Y signal threshold circuit 68; and C signal threshold circuit 69.
YC level control circuit for generating a signal for controlling the non-linear limiter 54 by using the output of the
The output of 71 and the logical sum circuit for obtaining the logical sum of the high frequency component threshold circuit 70, and 73 is the output terminal of the S / N improvement amount control signal generation circuit 62. Further, FIG. 4 shows the characteristic of the nonlinear limiter 54 in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0048】ノイズリデュース回路51は実施の形態3
説明したコアリング回路を用いたノイズリデューサであ
り、高域成分が小さい場合はノイズとみなしノイズリデ
ュースを施し、大きい場合は映像の高域成分であるとみ
なしノイズリデュースを施さないことにより高域成分の
ボケを防いでいる。さらに非線形リミッタ54ではS/N
改善量制御信号生成回路62の出力信号によりS/N改善
量を変化させることができる。図4に示すようにS/N
改善量制御信号の値が小さくなるにつれ非線形リミッタ
54の出力の範囲が狭くなるためS/N改善量は小さくな
り高域成分のボケも少なくなる。また、本実施の形態
は減算器53の出力を高域成分としてS/N改善量制御信
号生成回路62に供給している。
The noise reduce circuit 51 is a noise reducer using the coring circuit described in the third embodiment . When the high frequency component is small, it is regarded as noise and noise reduction is performed. It is considered that there is no noise reduction to prevent blurring of high frequency components. Furthermore, in the nonlinear limiter 54, S / N
The S / N improvement amount can be changed by the output signal of the improvement amount control signal generation circuit 62. As shown in Figure 4, S / N
Nonlinear limiter as the value of the improvement control signal decreases
Since the output range of 54 is narrowed, the amount of S / N improvement is small and the blurring of high frequency components is also small. Further, in the present embodiment , the output of the subtractor 53 is supplied to the S / N improvement amount control signal generation circuit 62 as a high frequency component.

【0049】次に非線形リミッタ54を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路62の動作を図面を用いて説明する。S/N
改善量制御信号生成回路62の入力端子63に入力される映
像信号のうちY信号はYしきい値回路68に入力する。映
像信号のうちR−Y,B−Y信号はまず絶対値回路4で
絶対値を求め、次に最小値回路67で両者の最小値を求め
たものをCしきい値回路69に入力する。Yしきい値回路
68とCしきい値回路69はそれぞれ入力信号が予め設定し
たしきい値よりも大きければ1を出力し、小さければ0を
出力する。また減算器53の出力である高域成分は入力端
子66に入力され高域成分しきい値回路70により予め設定
したしきい値により2値化される。本実施の形態におい
ては入力される信号が高域の場合は0を,低域の場合は1
を出力する。Yしきい値回路68,Cしきい値回路69で2
値化された信号はYCレベル回路71に入力され、YCレ
ベル回路71は図3に示した特性に基づいた信号を出力す
る。YCレベル回路71の出力と高域成分しきい値回路70
の出力は論理和回路72に入力されることにより図9に示
した出力信号をS/N改善量制御信号生成回路62の出力
信号として出力端子73より出力する。
Next, the operation of the S / N improvement amount control signal generation circuit 62 for controlling the non-linear limiter 54 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S / N
Of the video signals input to the input terminal 63 of the improvement amount control signal generation circuit 62, the Y signal is input to the Y threshold circuit 68. Of the video signals, the R-Y and B-Y signals are first obtained by the absolute value circuit 4 and then the minimum value circuit 67 is used to obtain the minimum value of the two, which is input to the C threshold circuit 69. Y threshold circuit
68 and the C threshold circuit 69 output 1 when the input signal is larger than a preset threshold value, and output 0 when the input signal is smaller than the preset threshold value. The high frequency component output from the subtracter 53 is input to the input terminal 66 and binarized by the high frequency component threshold circuit 70 according to a preset threshold value. In the present embodiment , 0 is input when the input signal is in the high frequency range, and 1 when it is in the low frequency range.
Is output. 2 in Y threshold circuit 68 and C threshold circuit 69
The binarized signal is input to the YC level circuit 71, and the YC level circuit 71 outputs a signal based on the characteristics shown in FIG. Output of YC level circuit 71 and high frequency component threshold circuit 70
9 is input to the logical sum circuit 72, and the output signal shown in FIG. 9 is output from the output terminal 73 as the output signal of the S / N improvement amount control signal generation circuit 62.

【0050】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路62の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる高域成分のボケを抑え、輝度
信号レベルが大きく色飽和度の高い領域には適度なS/
N改善を行うことができることに加え、信号レベルが低
い領域であっても低域成分であればノイズリデュースに
よる映像信号のボケは生じにくいためにS/N改善を行
うことができる。すなわち低レベルの高域信号のボケを
抑えつつ明るい領域や低域成分信号の領域においてはS
/N改善効果が得られる。
[0050] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 62, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the saturation degree of the color signal is high.
By reducing the improvement amount, the S / N improvement amount is reduced in a region where the level is low and it is difficult to distinguish between signal and noise, and the blur of high frequency components due to the noise reducer is suppressed, and the luminance signal level is large and the color saturation is high. Moderate S /
In addition to being able to improve N, S / N can be improved because even if the signal level is low, blurring of the video signal due to noise reduction is unlikely to occur if it is a low frequency component. That is, in a bright region or a low-frequency component signal region, S is suppressed while suppressing blurring of a low-level high-frequency signal.
/ N improvement effect is obtained.

【0051】(実施の形態7) 図12は実施の形態7における雑音低減装置のブロック図
を示すものである。図12において、1は映像信号を入力
する入力端子、82は入力信号に対して非線形な信号を出
力するS/N改善量制御信号生成回路、80は動き情報を
入力する入力端子、81は動き情報信号をデコードし動き
ベクトルを示す場合0を出力する動き情報デコード回
路、6は減算器、7は非線形リミッタ、8は加算器、9は1
フレーム分の映像を記憶するフレームメモリ、10は雑音
を低減した信号を出力する出力端子、11はS/N改善量
が可変である巡回型のノイズリデュース回路である。図
12におけるS/N改善量制御信号生成回路82の構成を示
したブロック図を図13に示す。図13において83は映像信
号の入力端子、86は動き情報デコード回路81の出力信号
を入力する入力端子、4は入力信号のうち色差信号(R
−Y,B−Y信号)の絶対値を求める絶対値回路、87は
入力される2種類の色差信号の絶対値うち小さい方をC
信号として出力する最小値回路、88は入力信号のうち輝
度信号(Y信号)を入力しあらかじめ設定するしきい値
より大きい場合は1,小さい場合は0を出力するY信号し
きい値回路、89は入力されるC信号があらかじめ設定す
るしきい値より大きい場合は1,小さい場合は0を出力す
るC信号しきい値回路、90はY信号しきい値回路88の出
力と、C信号しきい値回路89の出力を入力とし、非線形
リミッタ7を制御する信号を生成するYCレベル制御回
路、91はYCレベル制御回路90の出力と動き情報の信号
がされる入力端子86との論理積をとる論理積回路、92は
S/N改善量制御信号生成回路82の出力端子である。ま
た、図12における非線形リミッタ7の特性を図4に示す。
以上のように構成されたこの実施の形態の雑音低減装置
において、以下その動作を説明する。なお、既に述べた
実施の形態と同じものには同じ番号を記した。
(Embodiment 7) FIG. 12 is a block diagram of a noise reduction apparatus according to Embodiment 7 . In FIG. 12, 1 is an input terminal for inputting a video signal, 82 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 80 is an input terminal for inputting motion information, and 81 is a motion. A motion information decoding circuit that decodes an information signal and outputs 0 when indicating a motion vector, 6 is a subtractor, 7 is a non-linear limiter, 8 is an adder, and 9 is 1
A frame memory that stores images for frames, 10 is an output terminal that outputs a signal with reduced noise, and 11 is a cyclic noise reduce circuit in which the S / N improvement amount is variable. Figure
FIG. 13 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 82 in 12. In FIG. 13, reference numeral 83 is a video signal input terminal, 86 is an input terminal for inputting the output signal of the motion information decoding circuit 81, and 4 is a color difference signal (R
-Y, BY signal) absolute value circuit for obtaining the absolute value of the signal, 87 is the absolute value of the two types of color difference signals input, and the smaller one is C
A minimum value circuit for outputting as a signal, 88 is a Y signal threshold circuit for inputting a luminance signal (Y signal) of the input signals and outputting 1 if it is larger than a preset threshold value, and 0 if it is smaller than this threshold value, 89 Is a C signal threshold circuit that outputs 1 if the input C signal is larger than a preset threshold value, and outputs 0 if it is smaller. 90 is the output of the Y signal threshold circuit 88 and the C signal threshold. A YC level control circuit which receives the output of the value circuit 89 and generates a signal for controlling the non-linear limiter 7, and a logical AND of the output of the YC level control circuit 90 and an input terminal 86 to which a motion information signal is inputted. An AND circuit 92 is an output terminal of the S / N improvement amount control signal generation circuit 82. Further, FIG. 4 shows the characteristic of the nonlinear limiter 7 in FIG.
The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0052】ノイズリデュース回路11は実施の形態1
説明した1フレーム間の差分信号を用いた巡回型のノイ
ズリデューサであり、1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。また非線形リミ
ッタ7ではS/N改善量制御信号生成回路82の出力信号
によりS/N改善量を変化させることができる。図4に
示すようにS/N改善量制御信号の値が小さくなるにつ
れ非線形リミッタ7の出力の範囲が狭くなるためS/N
改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 11 is a cyclic noise reducer using the differential signal between 1 frames described in the first embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. If it is large, it is regarded as movement and noise reduction is not applied to prevent multi-line blurring in the moving part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 82. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so the S / N ratio becomes smaller.
The improvement amount is small and the motion blur is also small.

【0053】次に非線形リミッタ7を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路82の動作を図面を用いて説明する。S/N
改善量制御信号生成回路82の入力端子83に入力される映
像信号のうちY信号はYしきい値回路88に入力する。映
像信号のうちR−Y,B−Y信号はまず絶対値回路4で
絶対値を求め、次に最小値回路87で両者の最小値を求め
たものをCしきい値回路89に入力する。Yしきい値回路
88とCしきい値回路89はそれぞれ入力信号が予め設定し
たしきい値よりも大きければ1を出力し、小さければ0を
出力する。Yしきい値回路88,Cしきい値回路89で2値
化された信号はYCレベル回路90に入力され、YCレベ
ル回路90は図3に示した特性に基づいた信号を出力す
る。また入力端子86に入力される動き情報信号は動き情
報信号デコード回路81により動きベクトルを示す場合の
み0となる信号である。YCレベル回路90の出力と入力
端子86に入力される動き情報信号は論理積回路91に入力
されることにより図14に示した出力信号をS/N改善量
制御信号生成回路82の出力信号として出力端子92より出
力する。
Next, the operation of the S / N improvement amount control signal generation circuit 82 which controls the nonlinear limiter 7 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S / N
Of the video signals input to the input terminal 83 of the improvement amount control signal generation circuit 82, the Y signal is input to the Y threshold circuit 88. Of the video signals, the RY and BY signals are first obtained by the absolute value circuit 4 and then the minimum value circuit 87 is used to obtain the minimum value of the two, which is input to the C threshold circuit 89. Y threshold circuit
The 88 and C threshold circuit 89 output 1 if the input signal is larger than a preset threshold value, and output 0 if it is smaller than the preset threshold value. The signal binarized by the Y threshold circuit 88 and the C threshold circuit 89 is input to the YC level circuit 90, and the YC level circuit 90 outputs a signal based on the characteristics shown in FIG. The motion information signal input to the input terminal 86 is a signal that becomes 0 only when the motion information signal decoding circuit 81 indicates a motion vector. The output of the YC level circuit 90 and the motion information signal input to the input terminal 86 are input to the AND circuit 91 so that the output signal shown in FIG. 14 is used as the output signal of the S / N improvement amount control signal generation circuit 82. Output from output terminal 92.

【0054】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路82の特性により、輝度信号
レベルが大きく色信号の飽和度の高い領域に比べ、輝度
信号レベルが低く色信号の飽和度の低い領域のS/N改
善量を小さくすることにより、レベルが低く信号とノイ
ズの区別がつきにくい領域ではS/N改善量を小さくし
ノイズリデューサによる動きボケを抑え、輝度信号レベ
ルが大きく色飽和度の高い領域には適度なS/N改善を
行うことができることに加え、コントロール信号が動き
ベクトルを示す場合は信号のレベルにかかわらずS/N
改善量を下げるため動きボケを効果的に抑えることがで
きる。
[0054] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 82, the S / N improvement amount in the region where the luminance signal level is low and the color signal saturation is low is smaller than that in the region where the luminance signal level is high and the color signal saturation is high. By doing so, the S / N improvement amount is reduced in a region where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to the noise reducer is suppressed. In addition to being able to improve N, when the control signal indicates a motion vector, the S / N ratio is maintained regardless of the signal level.
Since the improvement amount is reduced, motion blur can be effectively suppressed.

【0055】(実施の形態8) 図15は実施の形態8における雑音低減装置のブロック図
を示すものである。図15において、1は映像信号を入力
する入力端子、82は入力信号に対して非線形な信号を出
力するS/N改善量制御信号生成回路、80は動き情報を
入力する入力端子、81は動き情報信号をデコードし動き
ベクトルを示す場合0を出力する動き情報デコード回
路、43は減算器、44は非線形リミッタ、45は加算器、42
は1フレーム分の映像を記憶するフレームメモリ、10は
雑音を低減した信号を出力する出力端子、41はS/N改
善量が可変である非巡回型のノイズリデュース回路であ
る。図15におけるS/N改善量制御信号生成回路82の構
成を示したブロック図を図13に示す。図13において83は
映像信号の入力端子、86は動き情報デコード回路81の出
力信号を入力する入力端子、4は入力信号のうち色差信
号(R−Y,B−Y信号)の絶対値を求める絶対値回
路、87は入力される2種類の色差信号の絶対値うち小さ
い方をC信号として出力する最小値回路、88は入力信号
のうち輝度信号(Y信号)を入力しあらかじめ設定する
しきい値より大きい場合は1,小さい場合は0を出力する
Y信号しきい値回路、89は入力されるC信号があらかじ
め設定するしきい値より大きい場合は1,小さい場合は0
を出力するC信号しきい値回路、90はY信号しきい値回
路88の出力と、C信号しきい値回路89の出力を入力と
し、非線形リミッタ44を制御する信号を生成するYCレ
ベル制御回路、91はYCレベル制御回路90の出力と動き
情報の信号がされる入力端子86との論理積をとる論理積
回路、92はS/N改善量制御信号生成回路82の出力端子
である。また、図15における非線形リミッタ44の特性を
図4に示す。以上のように構成されたこの実施の形態
雑音低減装置において、以下その動作を説明する。な
お、既に述べた実施の形態と同じものには同じ番号を記
した。
(Embodiment 8) FIG. 15 is a block diagram of a noise reduction apparatus in Embodiment 8 . In FIG. 15, 1 is an input terminal for inputting a video signal, 82 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 80 is an input terminal for inputting motion information, and 81 is a motion. A motion information decoding circuit that decodes an information signal and outputs 0 when indicating a motion vector, 43 is a subtractor, 44 is a non-linear limiter, 45 is an adder, 42
Is a frame memory that stores one frame of video, 10 is an output terminal that outputs a signal with reduced noise, and 41 is a non-cyclic noise reduce circuit in which the S / N improvement amount is variable. FIG. 13 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 82 in FIG. In FIG. 13, reference numeral 83 is a video signal input terminal, 86 is an input terminal for inputting an output signal of the motion information decoding circuit 81, and 4 is an absolute value of color difference signals (RY, BY signals) of the input signals. Absolute value circuit, 87 is a minimum value circuit that outputs the smaller of the absolute values of the two types of color difference signals that are input as the C signal, and 88 is a threshold value that is preset by inputting the luminance signal (Y signal) of the input signals Y signal threshold circuit that outputs 1 if it is larger, 0 if it is smaller, 89 is 1 if the input C signal is larger than a preset threshold value, 0 if it is smaller
A C signal threshold circuit 90 for outputting a YC level control circuit 90 which receives the output of the Y signal threshold circuit 88 and the output of the C signal threshold circuit 89 as input and generates a signal for controlling the nonlinear limiter 44. , 91 is a logical product circuit for taking the logical product of the output of the YC level control circuit 90 and the input terminal 86 to which the motion information signal is inputted, and 92 is the output terminal of the S / N improvement amount control signal generation circuit 82. Further, FIG. 4 shows the characteristic of the nonlinear limiter 44 in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0056】ノイズリデュース回路41は実施の形態2
説明した1フレーム間の差分信号を用いた非巡回型のノ
イズリデューサであり、1フレーム間の差分信号が小さ
い場合はノイズとみなしノイズリデュースを施し、大き
い場合は動きとみなしノイズリデュースを施さないこと
により動き部分の多線ボケを防いでいる。さらに非線形
リミッタ44ではS/N改善量制御信号生成回路82の出力
信号によりS/N改善量を変化させることができる。図
4に示すようにS/N改善量制御信号の値が小さくなる
につれ非線形リミッタ44の出力の範囲が狭くなるためS
/N改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 41 is a non-recursive noise reducer using the differential signal between 1 frames described in the second embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. , If it is large, it is regarded as movement and no noise reduction is applied to prevent multi-line blurring in the movement part. Further, the non-linear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 82. Figure
As shown in 4, the output range of the nonlinear limiter 44 becomes narrower as the value of the S / N improvement amount control signal becomes smaller.
The / N improvement amount becomes small and the motion blur becomes small.

【0057】次に非線形リミッタ44を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路82の動作を図面を用いて説明する。S/N
改善量制御信号生成回路82の入力端子83に入力される映
像信号のうちY信号はYしきい値回路88に入力する。映
像信号のうちR−Y,B−Y信号はまず絶対値回路4で
絶対値を求め、次に最小値回路87で両者の最小値を求め
たものをCしきい値回路89に入力する。Yしきい値回路
88とCしきい値回路89はそれぞれ入力信号が予め設定し
たしきい値よりも大きければ1を出力し、小さければ0を
出力する。Yしきい値回路88,Cしきい値回路89で2値
化された信号はYCレベル回路90に入力され、YCレベ
ル回路90は図3に示した特性に基づいた信号を出力す
る。また入力端子86に入力される動き情報信号は動き情
報信号デコード回路81により動きベクトルを示す場合の
み0となる信号である。YCレベル回路90の出力と入力
端子86に入力される動き情報信号は論理積回路91に入力
されることにより図14に示した出力信号をS/N改善量
制御信号生成回路82の出力信号として出力端子92より出
力する。
Next, the operation of the S / N improvement amount control signal generating circuit 82 which controls the nonlinear limiter 44 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S / N
Of the video signals input to the input terminal 83 of the improvement amount control signal generation circuit 82, the Y signal is input to the Y threshold circuit 88. Of the video signals, the RY and BY signals are first obtained by the absolute value circuit 4 and then the minimum value circuit 87 is used to obtain the minimum value of the two, which is input to the C threshold circuit 89. Y threshold circuit
The 88 and C threshold circuit 89 output 1 if the input signal is larger than a preset threshold value, and output 0 if it is smaller than the preset threshold value. The signal binarized by the Y threshold circuit 88 and the C threshold circuit 89 is input to the YC level circuit 90, and the YC level circuit 90 outputs a signal based on the characteristics shown in FIG. The motion information signal input to the input terminal 86 is a signal that becomes 0 only when the motion information signal decoding circuit 81 indicates a motion vector. The output of the YC level circuit 90 and the motion information signal input to the input terminal 86 are input to the AND circuit 91 so that the output signal shown in FIG. 14 is used as the output signal of the S / N improvement amount control signal generation circuit 82. Output from output terminal 92.

【0058】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路82の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、コントロール信号が動
きベクトルを示す場合は信号のレベルにかかわらずS/
N改善量を下げるため動きボケを効果的に抑えることが
できる。
[0058] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 82, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low compared to the area where the luminance signal level is high and the saturation degree of the color signal is high.
By reducing the improvement amount, the S / N improvement amount is reduced in regions where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in regions where the luminance signal level is high and color saturation is high. In addition to being able to perform an appropriate S / N improvement, when the control signal indicates a motion vector, S / N is irrespective of the signal level.
Since the N improvement amount is reduced, motion blur can be effectively suppressed.

【0059】(実施の形態9) 図16は実施の形態9における雑音低減装置のブロック図
を示すものである。図16において、1は映像信号を入力
する入力端子、102は入力信号に対して非線形な信号を
出力するS/N改善量制御信号生成回路、100は動き情
報を入力する入力端子、101は動き情報信号をデコード
し完全静止あるいは準静止の場合1を出力する動き情報
デコード回路、6は減算器、7は非線形リミッタ、8は加
算器、9は1フレーム分の映像を記憶するフレームメモ
リ、10は雑音を低減した信号を出力する出力端子、11は
S/N改善量が可変である巡回型のノイズリデュース回
路である。図16におけるS/N改善量制御信号生成回路
102の構成を示したブロック図を図17に示す。図17にお
いて103は映像信号の入力端子、106は動き情報デコード
回路101の出力信号を入力する入力端子、4は入力信号の
うち色差信号(R−Y,B−Y信号)の絶対値を求める
絶対値回路、107は入力される2種類の色差信号の絶対値
うち小さい方をC信号として出力する最小値回路、108
は入力信号のうち輝度信号(Y信号)を入力しあらかじ
め設定するしきい値より大きい場合は1,小さい場合は0
を出力するY信号しきい値回路、109は入力されるC信
号があらかじめ設定するしきい値より大きい場合は1,
小さい場合は0を出力するC信号しきい値回路、110はY
信号しきい値回路108の出力と、C信号しきい値回路109
の出力を入力とし、非線形リミッタ7を制御する信号を
生成するYCレベル制御回路、111はYCレベル制御回
路110の出力と動き情報の信号がされる入力端子106との
論理和をとる論理和回路、112はS/N改善量制御信号
生成回路102の出力端子である。また、図16における非
線形リミッタ7の特性を図4に示す。以上のように構成さ
れたこの実施の形態の雑音低減装置において、以下その
動作を説明する。なお、既に述べた実施の形態と同じも
のには同じ番号を記した。
(Ninth Embodiment) FIG. 16 is a block diagram of a noise reduction device according to a ninth embodiment . In FIG. 16, 1 is an input terminal for inputting a video signal, 102 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 100 is an input terminal for inputting motion information, 101 is a motion A motion information decoding circuit that decodes an information signal and outputs 1 in the case of complete stationary or quasi-static, 6 is a subtractor, 7 is a non-linear limiter, 8 is an adder, 9 is a frame memory that stores one frame of video, 10 Is an output terminal for outputting a signal with reduced noise, and 11 is a cyclic noise reduce circuit whose S / N improvement amount is variable. S / N improvement amount control signal generation circuit in FIG.
A block diagram showing the configuration of 102 is shown in FIG. In FIG. 17, 103 is a video signal input terminal, 106 is an input terminal for inputting the output signal of the motion information decoding circuit 101, and 4 is an absolute value of color difference signals (RY, BY signals) of the input signals. An absolute value circuit 107 is a minimum value circuit which outputs the smaller absolute value of the two types of input color difference signals as a C signal, 108
Is 1 when the luminance signal (Y signal) is input from the input signals and is greater than a preset threshold value, and 0 when it is less than
Y signal threshold circuit for outputting, 109 is 1 when the input C signal is larger than a preset threshold value,
C signal threshold circuit which outputs 0 when it is small, 110 is Y
The output of the signal threshold circuit 108 and the C signal threshold circuit 109
YC level control circuit for generating a signal for controlling the non-linear limiter 7 with 111 output as an input, and 111 is an OR circuit for taking the logical sum of the output of the YC level control circuit 110 and the input terminal 106 to which the motion information signal is input. , 112 are output terminals of the S / N improvement amount control signal generation circuit 102. Further, FIG. 4 shows the characteristic of the nonlinear limiter 7 in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0060】ノイズリデュース回路11は実施の形態1
説明した1フレーム間の差分信号を用いた巡回型のノイ
ズリデューサであり、1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。また非線形リミ
ッタ7ではS/N改善量制御信号生成回路102の出力信号
によりS/N改善量を変化させることができる。図4に
示すようにS/N改善量制御信号の値が小さくなるにつ
れ非線形リミッタ7の出力の範囲が狭くなるためS/N
改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 11 is a cyclic noise reducer using the differential signal between 1 frames described in the first embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. If it is large, it is regarded as movement and noise reduction is not applied to prevent multi-line blurring in the moving part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 102. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so the S / N ratio becomes smaller.
The improvement amount is small and the motion blur is also small.

【0061】次に非線形リミッタ7を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路102の動作を図面を用いて説明する。S/
N改善量制御信号生成回路102の入力端子103に入力され
る映像信号のうちY信号はYしきい値回路108に入力す
る。映像信号のうちR−Y,B−Y信号はまず絶対値回
路4で絶対値を求め、次に最小値回路107で両者の最小値
を求めたものをCしきい値回路109に入力する。Yしき
い値回路108とCしきい値回路109はそれぞれ入力信号が
予め設定したしきい値よりも大きければ1を出力し、小
さければ0を出力する。Yしきい値回路108,Cしきい値
回路109で2値化された信号はYCレベル回路110に入力
され、YCレベル回路110は図3に示した特性に基づいた
信号を出力する。また入力端子106に入力される動き情
報信号は動き情報信号デコード回路101により完全静止
か準静止の場合のみ1となる信号である。YCレベル回
路110の出力と入力端子106に入力される動き情報信号は
論理和回路111に入力されることにより図18に示した出
力信号をS/N改善量制御信号生成回路102の出力信号
として出力端子112より出力する。
Next, the operation of the S / N improvement amount control signal generation circuit 102 for controlling the non-linear limiter 7 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S /
Of the video signals input to the input terminal 103 of the N improvement amount control signal generation circuit 102, the Y signal is input to the Y threshold circuit 108. Of the video signals, the RY and BY signals are first obtained by the absolute value circuit 4 and then the minimum value circuit 107 is used to obtain the minimum value of the two, which are input to the C threshold circuit 109. Each of the Y threshold circuit 108 and the C threshold circuit 109 outputs 1 if the input signal is larger than a preset threshold value, and outputs 0 if it is smaller than the preset threshold value. The signal binarized by the Y threshold circuit 108 and the C threshold circuit 109 is input to the YC level circuit 110, and the YC level circuit 110 outputs a signal based on the characteristics shown in FIG. Further, the motion information signal input to the input terminal 106 is a signal which becomes 1 by the motion information signal decoding circuit 101 only when it is completely stationary or quasi stationary. The output of the YC level circuit 110 and the motion information signal input to the input terminal 106 are input to the logical sum circuit 111, and the output signal shown in FIG. 18 is used as the output signal of the S / N improvement amount control signal generation circuit 102. Output from the output terminal 112.

【0062】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路102の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、コントロール信号が完
全静止か準静止の場合は動きボケは生じにくいので信号
のレベルによる適応制御を遮断することにより画面全体
にS/N改善が図れる。
[0062] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 102, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the color signal saturation is high.
By reducing the improvement amount, the S / N improvement amount is reduced in areas where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in areas where the luminance signal level is large and color saturation is high. In addition to being able to perform an appropriate S / N improvement, motion blur is less likely to occur when the control signal is completely stationary or quasi-stationary, so S / N can be improved on the entire screen by cutting off adaptive control based on the signal level. Can be achieved.

【0063】(実施の形態10) 図19は実施の形態10における雑音低減装置のブロック
図を示すものである。図19において、1は映像信号を入
力する入力端子、102は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、100は動き
情報を入力する入力端子、101は動き情報信号をデコー
ドし完全静止あるいは準静止の場合1を出力する動き情
報デコード回路、43は減算器、44は非線形リミッタ、45
は加算器、42は1フレーム分の映像を記憶するフレーム
メモリ、10は雑音を低減した信号を出力する出力端子、
41はS/N改善量が可変である非巡回型のノイズリデュ
ース回路である。図19におけるS/N改善量制御信号生
成回路102の構成を示したブロック図を図17に示す。図1
7において103は映像信号の入力端子、106は動き情報デ
コード回路101の出力信号を入力する入力端子、4は入力
信号のうち色差信号(R−Y,B−Y信号)の絶対値を
求める絶対値回路、107は入力される2種類の色差信号の
絶対値うち小さい方をC信号として出力する最小値回
路、108は入力信号のうち輝度信号(Y信号)を入力し
あらかじめ設定するしきい値より大きい場合は1,小さ
い場合は0を出力するY信号しきい値回路、109は入力さ
れるC信号があらかじめ設定するしきい値より大きい場
合は1,小さい場合は0を出力するC信号しきい値回路、
110はY信号しきい値回路108の出力と、C信号しきい値
回路109の出力を入力とし、非線形リミッタ44を制御す
る信号を生成するYCレベル制御回路、111はYCレベ
ル制御回路110の出力と動き情報の信号がされる入力端
子106との論理和をとる論理和回路、112はS/N改善量
制御信号生成回路102の出力端子である。また、図19に
おける非線形リミッタ44の特性を図4に示す。以上のよ
うに構成されたこの実施の形態の雑音低減装置におい
て、以下その動作を説明する。なお、既に述べた実施
形態と同じものには同じ番号を記した。
(Embodiment 10) FIG. 19 is a block diagram of a noise reduction device according to Embodiment 10 . In FIG. 19, 1 is an input terminal for inputting a video signal, 102 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 100 is an input terminal for inputting motion information, 101 is a motion A motion information decoding circuit that decodes the information signal and outputs 1 in the case of complete stationary or quasi-static, 43 is a subtractor, 44 is a non-linear limiter, 45
Is an adder, 42 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal,
Reference numeral 41 is a non-cyclic noise reduce circuit in which the S / N improvement amount is variable. FIG. 17 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 102 in FIG. Figure 1
In FIG. 7, 103 is an input terminal for a video signal, 106 is an input terminal for inputting an output signal of the motion information decoding circuit 101, and 4 is an absolute value for obtaining an absolute value of a color difference signal (RY, BY signal) of the input signal. A value circuit, 107 is a minimum value circuit that outputs the smaller one of the absolute values of the two types of color difference signals that are input as the C signal, and 108 is a luminance signal (Y signal) of the input signals that is input and the threshold value is preset A Y signal threshold circuit that outputs 1 when it is large and 0 when it is small. 109 is a C signal threshold that outputs 1 when the input C signal is larger than a preset threshold value, and outputs 0 when it is smaller. Value circuit,
110 is a YC level control circuit that receives the output of the Y signal threshold circuit 108 and the output of the C signal threshold circuit 109 and generates a signal for controlling the nonlinear limiter 44. 111 is an output of the YC level control circuit 110. And 112 is an output terminal of the S / N improvement amount control signal generation circuit 102. Further, FIG. 4 shows the characteristic of the nonlinear limiter 44 in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. In addition, the
The same number is given to the same form .

【0064】ノイズリデュース回路41は実施の形態2
説明した1フレーム間の差分信号を用いた非巡回型のノ
イズリデューサであり、1フレーム間の差分信号が小さ
い場合はノイズとみなしノイズリデュースを施し、大き
い場合は動きとみなしノイズリデュースを施さないこと
により動き部分の多線ボケを防いでいる。さらに非線形
リミッタ44ではS/N改善量制御信号生成回路102の出
力信号によりS/N改善量を変化させることができる。
図4に示すようにS/N改善量制御信号の値が小さくな
るにつれ非線形リミッタ44の出力の範囲が狭くなるため
S/N改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 41 is a non-recursive noise reducer using the differential signal between 1 frames described in the second embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. , If it is large, it is regarded as movement and no noise reduction is applied to prevent multi-line blurring in the movement part. Further, the nonlinear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 102.
As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 44 becomes narrower, so that the S / N improvement amount becomes smaller and the motion blur becomes less.

【0065】次に非線形リミッタ44を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路102の動作を図面を用いて説明する。S/
N改善量制御信号生成回路102の入力端子103に入力され
る映像信号のうちY信号はYしきい値回路108に入力す
る。映像信号のうちR−Y,B−Y信号はまず絶対値回
路4で絶対値を求め、次に最小値回路107で両者の最小値
を求めたものをCしきい値回路109に入力する。Yしき
い値回路108とCしきい値回路109はそれぞれ入力信号が
予め設定したしきい値よりも大きければ1を出力し、小
さければ0を出力する。Yしきい値回路108,Cしきい値
回路109で2値化された信号はYCレベル回路110に入力
され、YCレベル回路110は図3に示した特性に基づいた
信号を出力する。また入力端子106に入力される動き情
報信号は動き情報信号デコード回路101により完全静止
か準静止の場合のみ1となる信号である。YCレベル回
路110の出力と入力端子106に入力される動き情報信号は
論理和回路111に入力されることにより図18に示した出
力信号をS/N改善量制御信号生成回路102の出力信号
として出力端子112より出力する。
Next, the operation of the S / N improvement amount control signal generation circuit 102 for controlling the non-linear limiter 44 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S /
Of the video signals input to the input terminal 103 of the N improvement amount control signal generation circuit 102, the Y signal is input to the Y threshold circuit 108. Of the video signals, the RY and BY signals are first obtained by the absolute value circuit 4 and then the minimum value circuit 107 is used to obtain the minimum value of the two, which are input to the C threshold circuit 109. Each of the Y threshold circuit 108 and the C threshold circuit 109 outputs 1 if the input signal is larger than a preset threshold value, and outputs 0 if it is smaller than the preset threshold value. The signal binarized by the Y threshold circuit 108 and the C threshold circuit 109 is input to the YC level circuit 110, and the YC level circuit 110 outputs a signal based on the characteristics shown in FIG. Further, the motion information signal input to the input terminal 106 is a signal which becomes 1 by the motion information signal decoding circuit 101 only when it is completely stationary or quasi stationary. The output of the YC level circuit 110 and the motion information signal input to the input terminal 106 are input to the logical sum circuit 111, and the output signal shown in FIG. 18 is used as the output signal of the S / N improvement amount control signal generation circuit 102. Output from the output terminal 112.

【0066】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路102の特性により、輝度
信号レベルが大きく色信号の飽和度の高い領域に比べ、
輝度信号レベルが低く色信号の飽和度の低い領域のS/
N改善量を小さくすることにより、レベルが低く信号と
ノイズの区別がつきにくい領域ではS/N改善量を小さ
くしノイズリデューサによる動きボケを抑え、輝度信号
レベルが大きく色飽和度の高い領域には適度なS/N改
善を行うことができることに加え、コントロール信号が
完全静止か準静止の場合は動きボケは生じにくいので信
号のレベルによる適応制御を遮断することにより画面全
体にS/N改善が図れる。
[0066] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 102, compared to a region where the luminance signal level is high and the saturation of the color signal is high,
S / of the area where the luminance signal level is low and the saturation of the color signal is low
By reducing the N improvement amount, in a region where the level is low and it is difficult to distinguish between signal and noise, the S / N improvement amount is reduced to suppress the motion blur due to the noise reducer, and the luminance signal level is increased to a high color saturation region. In addition to being able to perform appropriate S / N improvement, motion blur is unlikely to occur when the control signal is completely stationary or quasi-static, so improving S / N on the entire screen by cutting off adaptive control based on the signal level. Can be achieved.

【0067】(実施の形態11) 図20は実施の形態11における雑音低減装置のブロック
図を示すものである。図20において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、6は減算
器、7は非線形リミッタ、8は加算器、9は1フレーム分の
映像を記憶するフレームメモリ、10は雑音を低減した信
号を出力する出力端子、11はS/N改善量が可変である
巡回型のノイズリデュース回路、131は入力される映像
信号のうちY信号の画素が一定のレベルより小さい場合
のみ信号を出力する低レベル検出回路、132は入力され
る映像信号のうちY信号の高域成分を求め高域成分の絶
対値が一定のレベル以上の場合のみ信号を出力する高域
成分検出回路、113は低レベル検出回路131の出力と高域
成分検出回路132の出力を入力とし入力信号が低レベル
で高域成分である場合のみ信号を出力する論理積回路、
115は1フィールドあたりの論理積回路113の出力の個数
を数えるカウンタ、117はカウンタ115の出力がしきい値
を越えた場合0,越えない場合1をYCレベル制御固定信
号として出力するしきい値回路である。図20におけるS
/N改善量制御信号生成回路118の構成を示したブロッ
ク図を図21に示す。図21において120は映像信号の入力
端子、123はしきい値回路117の出力であるYCレベル制
御固定信号を入力する入力端子、4は入力信号のうち色
差信号(R−Y,B−Y信号)の絶対値を求める絶対値
回路、124は入力される2種類の色差信号の絶対値うち小
さい方をC信号として出力する最小値回路、125は入力
信号のうち輝度信号(Y信号)を入力しあらかじめ設定
するしきい値より大きい場合は1,小さい場合は0を出力
するY信号しきい値回路、126は入力されるC信号があ
らかじめ設定するしきい値より大きい場合は1,小さい
場合は0を出力するC信号しきい値回路、127はY信号し
きい値回路125の出力と、C信号しきい値回路126の出力
を入力とし、非線形リミッタ7を制御する信号を生成す
るYCレベル制御回路、128は入力端子123に入力される
YCレベル制御固定信号とYCレベル回路127の出力信
号の論理和をとる論理和回路、129はS/N改善量制御
信号生成回路118の出力端子である。また、図20におけ
る非線形リミッタ7の特性を図4に示す。以上のように構
成されたこの実施の形態の雑音低減装置において、以下
その動作を説明する。なお、既に述べた実施の形態と同
じものには同じ番号を記した。
(Embodiment 11) FIG. 20 is a block diagram of a noise reduction device according to an eleventh embodiment . In FIG. 20, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 6 is a subtractor, 7 is a non-linear limiter, and 8 is addition. 9 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 11 is a cyclic noise reduce circuit with variable S / N improvement, and 131 is input The low-level detection circuit that outputs a signal only when the pixel of the Y signal of the video signal to be input is smaller than a certain level, 132 finds the high frequency component of the Y signal of the input video signal and determines the absolute value of the high frequency component. A high-frequency component detection circuit that outputs a signal only when the level is higher than a certain level, and 113 is a case where the output of the low-level detection circuit 131 and the output of the high-frequency component detection circuit 132 are input and the input signal is a low-level high-frequency component. AND circuit that outputs only signal,
115 is a counter that counts the number of outputs of the AND circuit 113 per field, 117 is a threshold value that outputs 0 when the output of the counter 115 exceeds the threshold value and 1 when it does not exceed the threshold value as a YC level control fixed signal Circuit. S in Fig. 20
FIG. 21 is a block diagram showing the configuration of the / N improvement amount control signal generation circuit 118. In FIG. 21, reference numeral 120 is a video signal input terminal, 123 is an input terminal for inputting a YC level control fixed signal which is an output of the threshold circuit 117, and 4 is a color difference signal (RY, BY signal among the input signals). ) Is an absolute value circuit for obtaining the absolute value of), 124 is a minimum value circuit that outputs the smaller of the absolute values of the two types of input color difference signals as the C signal, and 125 is the input of the luminance signal (Y signal) of the input signals. A Y signal threshold circuit that outputs 1 if it is larger than a preset threshold value and 0 if it is smaller. 126 is 1 if the input C signal is larger than a preset threshold value, and 0 if it is smaller. A Y signal level control circuit for outputting a signal for controlling the non-linear limiter 7 by inputting the output of the Y signal threshold circuit 125 and the output of the C signal threshold circuit 126. , 128 are YC input to the input terminal 123 OR circuit for ORing the output signal of the bell control fixed signal and the YC level circuit 127, 129 is an output terminal of the S / N improving amount control signal generation circuit 118. Further, FIG. 4 shows the characteristic of the nonlinear limiter 7 in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0068】ノイズリデュース回路11は実施の形態1
説明した1フレーム間の差分信号を用いた巡回型のノイ
ズリデューサであり、1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。また非線形リミ
ッタ7ではS/N改善量制御信号生成回路118の出力信号
によりS/N改善量を変化させることができる。図4に
示すようにS/N改善量制御信号の値が小さくなるにつ
れ非線形リミッタ7の出力の範囲が狭くなるためS/N
改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 11 is a cyclic noise reducer using the differential signal between 1 frames described in the first embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. If it is large, it is regarded as movement and noise reduction is not applied to prevent multi-line blurring in the moving part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so the S / N ratio becomes smaller.
The improvement amount is small and the motion blur is also small.

【0069】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。高域成分検出回路132で検出された信号のうち低レ
ベルのものの1フィールド中の画素数をカウンタ115で計
数する。カウンタの出力を、しきい値回路117で予め設
定したしきい値と比較して2値化した信号をYCレベル
制御固定信号として出力する。本実施の形態では1フィ
ールド中でのレベルの低い高域成分の画素数が多い場合
は0を,少ない場合は1を出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The counter 115 counts the number of pixels in one field of low level signals among the signals detected by the high frequency component detection circuit 132. The output of the counter is compared with a threshold value set in advance by the threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the number of low-frequency high-frequency component pixels in one field is large, and 1 is output when the number is low.

【0070】次に非線形リミッタ7を制御してS/N改
善量を変化させる制御信号を生成するS/N改善量制御
信号生成回路118の動作を図面を用いて説明する。S/
N改善量制御信号生成回路118の入力端子120に入力され
る映像信号のうちY信号はYしきい値回路125に入力す
る。映像信号のうちR−Y,B−Y信号はまず絶対値回
路4で絶対値を求め、次に最小値回路124で両者の最小値
を求めたものをCしきい値回路126に入力する。Yしき
い値回路125とCしきい値回路126はそれぞれ入力信号が
予め設定したしきい値よりも大きければ1を出力し、小
さければ0を出力する。Yしきい値回路125,Cしきい値
回路126で2値化された信号はYCレベル回路127に入力
され、YCレベル回路127は図3に示した特性に基づいた
信号を出力する。また入力端子123に入力されるYCレ
ベル制御固定信号とYCレベル回路127の出力は論理和
回路128に入力されることにより図22に示した出力信号
をS/N改善量制御信号生成回路118の出力信号として
出力端子129より出力する。
Next, the operation of the S / N improvement amount control signal generation circuit 118 which controls the nonlinear limiter 7 to generate a control signal for changing the S / N improvement amount will be described with reference to the drawings. S /
Of the video signals input to the input terminal 120 of the N improvement amount control signal generation circuit 118, the Y signal is input to the Y threshold circuit 125. Of the video signals, the R-Y and B-Y signals are first obtained by the absolute value circuit 4 and then the minimum value circuit 124 is used to obtain the minimum value of both signals. Each of the Y threshold circuit 125 and the C threshold circuit 126 outputs 1 if the input signal is larger than a preset threshold value, and outputs 0 if it is smaller. The signal binarized by the Y threshold circuit 125 and the C threshold circuit 126 is input to the YC level circuit 127, and the YC level circuit 127 outputs a signal based on the characteristics shown in FIG. Further, the YC level control fixed signal input to the input terminal 123 and the output of the YC level circuit 127 are input to the logical sum circuit 128, so that the output signal shown in FIG. 22 is output to the S / N improvement amount control signal generation circuit 118. The output signal is output from the output terminal 129.

【0071】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路118の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、1フィールド中におい
て低レベルの高域成分の画素数が少ない場合はノイズリ
デュースによる動きボケは生じにくいため信号のレベル
による適応制御を遮断することにより画面全体にS/N
改善が図れる。
[0071] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 118, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the color signal saturation is high.
By reducing the improvement amount, the S / N improvement amount is reduced in areas where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in areas where the luminance signal level is large and color saturation is high. In addition to being able to perform appropriate S / N improvement, if the number of low-level high-frequency components in one field is small, motion blur due to noise reduction is unlikely to occur, so adaptive control according to the signal level should be cut off. S / N on the whole screen by
Can be improved.

【0072】(実施の形態12) 図23は実施の形態12における雑音低減装置のブロック
図を示すものである。図23において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、43は減算
器、44は非線形リミッタ、45は加算器、42は1フレーム
分の映像を記憶するフレームメモリ、10は雑音を低減し
た信号を出力する出力端子、41はS/N改善量が可変で
ある非巡回型のノイズリデュース回路、131は入力され
る映像信号のうちY信号の画素が一定のレベルより小さ
い場合のみ信号を出力する低レベル検出回路、132は入
力される映像信号のうちY信号の高域成分の絶対値を求
め高域成分が一定のレベル以上の場合のみ信号を出力す
る高域成分検出回路、113は低レベル検出回路131の出力
と高域成分検出回路132の出力を入力とし入力信号が低
レベルで高域成分である場合のみ信号を出力する論理積
回路、115は1フィールドあたりの論理積回路113の出力
の個数を数えるカウンタ、117はカウンタ115の出力がし
きい値を越えた場合0,越えない場合1をYCレベル制御
固定信号として出力するしきい値回路である。図23にお
けるS/N改善量制御信号生成回路118の構成を示した
ブロック図を図21に示す。図21は既に説明したものと全
く同様であるため説明を省略する。また、図23における
非線形リミッタ44の特性を図4に示す。以上のように構
成されたこの実施の形態の雑音低減装置において、以下
その動作を説明する。なお、既に述べた実施の形態と同
じものには同じ番号を記した。
(Embodiment 12) FIG. 23 is a block diagram of a noise reduction apparatus according to Embodiment 12 . In FIG. 23, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 43 is a subtractor, 44 is a non-linear limiter, and 45 is an addition. Device, 42 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 41 is a non-cyclic noise reduce circuit with variable S / N improvement, and 131 is an input A low level detection circuit that outputs a signal only when the pixel of the Y signal of the input video signal is smaller than a certain level, 132 is a high frequency component of the high frequency component of the Y signal of the input video signal. Is a high level component detection circuit that outputs a signal only when is above a certain level, and 113 is an input signal with the output of the low level detection circuit 131 and the output of the high frequency component detection circuit 132 being the low level and high frequency component. AND circuit that outputs a signal only when 115 is a counter that counts the number of outputs of the AND circuit 113 per field, 117 is a threshold value that outputs 0 when the output of the counter 115 exceeds the threshold value and 1 when it does not exceed the threshold value as a YC level control fixed signal Circuit. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Since FIG. 21 is exactly the same as that already described, the description thereof will be omitted. Further, FIG. 4 shows the characteristic of the nonlinear limiter 44 in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0073】ノイズリデュース回路41は実施の形態2
説明した1フレーム間の差分信号を用いた非巡回型のノ
イズリデューサであり、1フレーム間の差分信号が小さ
い場合はノイズとみなしノイズリデュースを施し、大き
い場合は動きとみなしノイズリデュースを施さないこと
により動き部分の多線ボケを防いでいる。さらに非線形
リミッタ44ではS/N改善量制御信号生成回路118の出
力信号によりS/N改善量を変化させることができる。
図4に示すようにS/N改善量制御信号の値が小さくな
るにつれ非線形リミッタ44の出力の範囲が狭くなるため
S/N改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 41 is a non-recursive noise reducer using the differential signal between 1 frames described in the second embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. , If it is large, it is regarded as movement and no noise reduction is applied to prevent multi-line blurring in the movement part. Further, the nonlinear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118.
As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 44 becomes narrower, so that the S / N improvement amount becomes smaller and the motion blur becomes less.

【0074】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。高域成分検出回路132で検出された信号のうち低レ
ベルのものの1フィールド中の画素数をカウンタ115で計
数する。カウンタの出力を、しきい値回路117で予め設
定したしきい値と比較して2値化した信号をYCレベル
制御固定信号として出力する。本実施の形態では1フィ
ールド中でのレベルの低い高域成分の画素数が多い場合
は0を,少ない場合は1を出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The counter 115 counts the number of pixels in one field of low level signals among the signals detected by the high frequency component detection circuit 132. The output of the counter is compared with a threshold value set in advance by the threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the number of low-frequency high-frequency component pixels in one field is large, and 1 is output when the number is low.

【0075】非線形リミッタ44を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118は、実施の形態11で説明したように、図2
2に示した出力信号をS/N改善量制御信号生成回路118
の出力信号として出力端子129より出力する。
As described in the eleventh embodiment, the S / N improvement amount control signal generation circuit 118 for controlling the non-linear limiter 44 to generate the control signal for changing the S / N improvement amount, as shown in FIG.
The output signal shown in 2 is used as the S / N improvement amount control signal generation circuit 118.
Output from the output terminal 129.

【0076】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路118の特性により、輝度
信号レベルが大きく色信号の飽和度の高い領域に比べ、
輝度信号レベルが低く色信号の飽和度の低い領域のS/
N改善量を小さくすることにより、レベルが低く信号と
ノイズの区別がつきにくい領域ではS/N改善量を小さ
くしノイズリデューサによる動きボケを抑え、輝度信号
レベルが大きく色飽和度の高い領域には適度なS/N改
善を行うことができることに加え、1フィールド中にお
いて低レベルの高域成分の画素数が少ない場合はノイズ
リデュースによる動きボケは生じにくいため信号のレベ
ルによる適応制御を遮断することにより画面全体にS/
N改善が図れる。
[0076] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 118, compared to a region in which the luminance signal level is high and the saturation of the color signal is high,
S / of the area where the luminance signal level is low and the saturation of the color signal is low
By reducing the N improvement amount, in a region where the level is low and it is difficult to distinguish between signal and noise, the S / N improvement amount is reduced to suppress the motion blur due to the noise reducer, and the luminance signal level is increased to a high color saturation region. In addition to being able to perform appropriate S / N improvement, if the number of low-level high-frequency component pixels in one field is small, motion blur due to noise reduction is unlikely to occur, so adaptive control by signal level is cut off. S /
N can be improved.

【0077】(実施の形態13) 図24は実施の形態13における雑音低減装置のブロック
図を示すものである。図24において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、53は減算
器、54は非線形リミッタ、55は加算器、52は入力信号の
低域成分を通過させるローパスフィルタ、10は雑音を低
減した信号を出力する出力端子、51はS/N改善量が可
変であるコアリング回路を用いたノイズリデュース回
路、131は入力される映像信号のうちY信号の画素が一
定のレベルより小さい場合のみ信号を出力する低レベル
検出回路、132は入力される映像信号のうちY信号の高
域成分を求め高域成分の絶対値が一定のレベル以上の場
合のみ信号を出力する高域成分検出回路、113は低レベ
ル検出回路131の出力と高域成分検出回路132の出力を入
力とし入力信号が低レベルで高域成分である場合のみ信
号を出力する論理積回路、115は1フィールドあたりの論
理積回路113の出力の個数を数えるカウンタ、117はカウ
ンタ115の出力がしきい値を越えた場合0,越えない場合
1をYCレベル制御固定信号として出力するしきい値回
路である。図24におけるS/N改善量制御信号生成回路
118の構成を示したブロック図を図21に示す。図21は既
に説明したものと全く同様のため説明を省略する。ま
た、図24における非線形リミッタ54の特性を図4に示
す。以上のように構成されたこの実施の形態の雑音低減
装置において、以下その動作を説明する。なお、既に述
べた実施の形態と同じものには同じ番号を記した。
(Embodiment 13) FIG. 24 shows a block diagram of a noise reduction apparatus in Embodiment 13 . In FIG. 24, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 53 is a subtractor, 54 is a non-linear limiter, and 55 is an addition. Device, 52 is a low-pass filter that passes the low-frequency component of the input signal, 10 is an output terminal that outputs a signal with reduced noise, 51 is a noise reduce circuit that uses a coring circuit with a variable S / N improvement amount, Reference numeral 131 is a low level detection circuit that outputs a signal only when the pixels of the Y signal of the input video signal are smaller than a certain level, and 132 is a high frequency component of the high frequency component of the Y signal of the input video signal. The high frequency component detection circuit that outputs a signal only when the absolute value of is higher than a certain level, 113 is the input of the output of the low level detection circuit 131 and the output of the high frequency component detection circuit 132, Signal only if it is a component AND circuit which, 115 counts the number of outputs of the AND circuit 113 per 1 field counter, 117 is 0 when the output of counter 115 exceeds the threshold value, if not exceeded
A threshold circuit that outputs 1 as a YC level control fixed signal. S / N improvement amount control signal generation circuit in FIG. 24
A block diagram showing the configuration of 118 is shown in FIG. Since FIG. 21 is exactly the same as that already described, the description is omitted. Further, FIG. 4 shows the characteristic of the nonlinear limiter 54 in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0078】ノイズリデュース回路51は実施の形態3
説明したコアリング回路を用いたノイズリデューサであ
り、高域成分が小さい場合はノイズとみなしノイズリデ
ュースを施し、大きい場合は映像の高域成分であるとみ
なしノイズリデュースを施さないことにより高域成分の
ボケを防いでいる。さらに非線形リミッタ54ではS/N
改善量制御信号生成回路118の出力信号によりS/N改
善量を変化させることができる。図4に示すようにS/
N改善量制御信号の値が小さくなるにつれ非線形リミッ
タ54の出力の範囲が狭くなるためS/N改善量は小さく
なり高域成分のボケも少なくなる。
The noise reduce circuit 51 is a noise reducer using the coring circuit described in the third embodiment . When the high frequency component is small, it is regarded as noise and noise reduction is performed. It is considered that there is no noise reduction to prevent blurring of high frequency components. Furthermore, in the nonlinear limiter 54, S / N
The S / N improvement amount can be changed by the output signal of the improvement amount control signal generation circuit 118. As shown in Figure 4, S /
As the value of the N improvement amount control signal becomes smaller, the output range of the non-linear limiter 54 becomes narrower, so that the S / N improvement amount becomes smaller and the blur of the high frequency component also becomes smaller.

【0079】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。高域成分検出回路132で検出された信号のうち低レ
ベルのものの1フィールド中の画素数をカウンタ115で計
数する。カウンタの出力を、しきい値回路117で予め設
定したしきい値と比較して2値化した信号をYCレベル
制御固定信号として出力する。本実施の形態では1フィ
ールド中でのレベルの低い高域成分の画素数が多い場合
は0を,少ない場合は1を出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The counter 115 counts the number of pixels in one field of low level signals among the signals detected by the high frequency component detection circuit 132. The output of the counter is compared with a threshold value set in advance by the threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the number of low-frequency high-frequency component pixels in one field is large, and 1 is output when the number is low.

【0080】非線形リミッタ54を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118は、実施の形態11で説明したように、図2
2に示した出力信号をS/N改善量制御信号生成回路118
の出力信号として出力端子129より出力する。
As described in the eleventh embodiment, the S / N improvement amount control signal generation circuit 118 for controlling the non-linear limiter 54 to generate the control signal for changing the S / N improvement amount, as shown in FIG.
The output signal shown in 2 is used as the S / N improvement amount control signal generation circuit 118.
Output from the output terminal 129.

【0081】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路118の特性により、輝度
信号レベルが大きく色信号の飽和度の高い領域に比べ、
輝度信号レベルが低く色信号の飽和度の低い領域のS/
N改善量を小さくすることにより、レベルが低く信号と
ノイズの区別がつきにくい領域ではS/N改善量を小さ
くしノイズリデューサによる高域成分のボケを抑え、輝
度信号レベルが大きく色飽和度の高い領域には適度なS
/N改善を行うことができることに加え、1フィールド
中において低レベルの高域成分の画素数が少ない場合は
高域成分のボケは生じにくいため信号のレベルによる適
応制御を遮断することにより画面全体にS/N改善が図
れる。
[0081] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 118, compared to a region in which the luminance signal level is high and the saturation of the color signal is high,
S / of the area where the luminance signal level is low and the saturation of the color signal is low
By reducing the N improvement amount, the S / N improvement amount is reduced in a region where the level is low and it is difficult to distinguish between signal and noise, and blurring of high frequency components due to the noise reducer is suppressed. Moderate S for high areas
/ N can be improved, and if the number of low-level high-frequency components in one field is small, blurring of high-frequency components is less likely to occur, so adaptive control by the signal level is cut off to display the entire screen. S / N can be improved.

【0082】(実施の形態14) 図25は実施の形態14における雑音低減装置のブロック
図を示すものである。図25において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、6は減算
器、7は非線形リミッタ、8は加算器、9は1フレーム分の
映像を記憶するフレームメモリ、10は雑音を低減した信
号を出力する出力端子、11はS/N改善量が可変である
巡回型のノイズリデュース回路、131は入力される映像
信号のうちY信号の画素が一定のレベルより小さい場合
のみ信号を出力する低レベル検出回路、132は入力され
る映像信号のうちY信号の高域成分を求め高域成分の絶
対値が一定のレベル以上の場合のみ信号を出力する高域
成分検出回路、113は低レベル検出回路131の出力と高域
成分検出回路132の出力を入力とし入力信号が低レベル
で高域成分である場合のみ信号を出力する論理積回路、
114は1フィールドあたりの低レベル信号検出回路131の
出力の個数を数える第1のカウンタ、115は1フィールド
あたりの論理積回路113の出力の個数を数える第2のカウ
ンタ、116は第2のカウンタ115の出力を第1のカウンタ11
4の出力で割った商を求める除算器、117は除算器116の
出力がしきい値を越えた場合0,越えない場合1をYCレ
ベル制御固定信号として出力するしきい値回路である。
図25におけるS/N改善量制御信号生成回路118の構成
を示したブロック図を図21に示す。図21は既に説明した
ものと全く同様であるため説明を省略する。また、図25
における非線形リミッタ7の特性を図4に示す。以上のよ
うに構成されたこの実施の形態の雑音低減装置におい
て、以下その動作を説明する。なお、既に述べた実施
形態と同じものには同じ番号を記した。
(Embodiment 14) FIG. 25 is a block diagram of a noise reduction device according to Embodiment 14 . In FIG. 25, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 6 is a subtractor, 7 is a non-linear limiter, and 8 is addition. , 9 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 11 is a cyclic noise reduce circuit with variable S / N improvement, and 131 is input. The low level detection circuit that outputs a signal only when the pixel of the Y signal of the video signal to be input is smaller than a certain level, 132 finds the high frequency component of the Y signal of the input video signal and determines the absolute value of the high frequency component. A high frequency component detection circuit that outputs a signal only when the level is higher than a certain level, and 113 is a case where the output of the low level detection circuit 131 and the output of the high frequency component detection circuit 132 are input and the input signal is a low level and high frequency component. AND circuit that outputs only signal,
114 is a first counter that counts the number of outputs of the low-level signal detection circuit 131 per field, 115 is a second counter that counts the number of outputs of the AND circuit 113 per field, and 116 is a second counter The output of 115 the first counter 11
A divider for obtaining a quotient divided by the output of 4 is a threshold circuit 117 for outputting 0 when the output of the divider 116 exceeds the threshold value and 1 when it does not exceed the threshold value as a YC level control fixed signal.
FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Since FIG. 21 is exactly the same as that already described, the description thereof will be omitted. Fig. 25
The characteristics of the non-linear limiter 7 are shown in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. In addition, the
The same number is given to the same form .

【0083】ノイズリデュース回路11は実施の形態1
説明した1フレーム間の差分信号を用いた巡回型のノイ
ズリデューサであり、1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。また非線形リミ
ッタ7ではS/N改善量制御信号生成回路118の出力信号
によりS/N改善量を変化させることができる。図4に
示すようにS/N改善量制御信号の値が小さくなるにつ
れ非線形リミッタ7の出力の範囲が狭くなるためS/N
改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 11 is a cyclic noise reducer using the differential signal between 1 frames described in the first embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. If it is large, it is regarded as movement and noise reduction is not applied to prevent multi-line blurring in the moving part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so the S / N ratio becomes smaller.
The improvement amount is small and the motion blur is also small.

【0084】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。低レベル信号検出回路131で検出された信号の1フィ
ールド中の画素数を第1のカウンタ114で計数する。同時
に高域成分検出回路132で検出された信号のうち低レベ
ルのものの1フィールド中の画素数を第2のカウンタ115
で計数する。これらのカウンタの出力の割合を除算器11
6で求めしきい値回路117で予め設定したしきい値と比較
して2値化した信号をYCレベル制御固定信号として出
力する。本実施の形態では1フィールド中でのレベルの
低い領域の高域成分の割合が多い場合は0を,少ない場
合は1を出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The number of pixels in one field of the signal detected by the low-level signal detection circuit 131 is counted by the first counter 114. At the same time, the second counter 115 counts the number of pixels in one field of the low level signals detected by the high frequency component detection circuit 132.
Count with. Divide the ratio of the outputs of these counters by 11
The threshold value circuit 117 obtains the threshold value and compares it with a preset threshold value to output a binary signal as a YC level control fixed signal. In the present embodiment , 0 is output when the ratio of high frequency components in the low level region in one field is high, and 1 is output when the ratio is low.

【0085】非線形リミッタ7を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118は、実施の形態11で説明したように、図2
2に示した出力信号をS/N改善量制御信号生成回路118
の出力信号として出力端子129より出力する。
As described in the eleventh embodiment, the S / N improvement amount control signal generation circuit 118 for controlling the non-linear limiter 7 to generate the control signal for changing the S / N improvement amount, as shown in FIG.
The output signal shown in 2 is used as the S / N improvement amount control signal generation circuit 118.
Output from the output terminal 129.

【0086】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路118の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、低レベル領域中での高
域成分の割合が少ない時のみ信号のレベルによる適応制
御を遮断するため、低レベルの領域の高域成分の劣化を
防ぎつつ、画面全体に十分なS/N改善が図れる。例え
ば画面全体でレベルの低い高域成分の画素数が少なくて
も、低レベルの領域中での割合が大きければ、その領域
のS/N改善量は低く抑えられるため高域成分のボケは
抑えられる。
[0086] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 118, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the color signal saturation is high.
By reducing the improvement amount, the S / N improvement amount is reduced in areas where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in areas where the luminance signal level is large and color saturation is high. In addition to being able to perform an appropriate S / N improvement, the adaptive control by the signal level is cut off only when the proportion of high frequency components in the low level region is small, so that the high frequency components in the low level region are deteriorated. It is possible to improve the S / N on the entire screen while preventing the above. For example, even if the number of pixels in the high-frequency component having a low level is small on the entire screen, if the ratio in the low-level region is large, the S / N improvement amount in that region can be suppressed to a low level, so blurring of the high-frequency component can be suppressed. To be

【0087】(実施の形態15) 図26は実施の形態15における雑音低減装置のブロック
図を示すものである。図26において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、43は減算
器、44は非線形リミッタ、45は加算器、42は1フレーム
分の映像を記憶するフレームメモリ、10は雑音を低減し
た信号を出力する出力端子、41はS/N改善量が可変で
ある非巡回型のノイズリデュース回路、131は入力され
る映像信号のうちY信号の画素が一定のレベルより小さ
い場合のみ信号を出力する低レベル検出回路、132は入
力される映像信号のうちY信号の高域成分の絶対値を求
め高域成分が一定のレベル以上の場合のみ信号を出力す
る高域成分検出回路、113は低レベル検出回路131の出力
と高域成分検出回路132の出力を入力とし入力信号が低
レベルで高域成分である場合のみ信号を出力する論理積
回路、114は1フィールドあたりの低レベル信号検出回路
131の出力の個数を数える第1のカウンタ、115は1フィー
ルドあたりの論理積回路113の出力の個数を数える第2の
カウンタ、116は第2のカウンタ115の出力を第1のカウン
タ114の出力で割った商を求める除算器、117は除算器11
6の出力がしきい値を越えた場合0,越えない場合1をY
Cレベル制御固定信号として出力するしきい値回路であ
る。図26におけるS/N改善量制御信号生成回路118の
構成を示したブロック図を図21に示す。図21は既に説明
したものと全く同様のため説明は省略する。また、図26
における非線形リミッタ44の特性を図4に示す。以上の
ように構成されたこの実施の形態の雑音低減装置におい
て、以下その動作を説明する。なお、既に述べた実施
形態と同じものには同じ番号を記した。
(Fifteenth Embodiment) FIG. 26 shows a block diagram of a noise reduction apparatus in the fifteenth embodiment . In FIG. 26, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 43 is a subtractor, 44 is a non-linear limiter, and 45 is an addition. Device, 42 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 41 is a non-cyclic noise reduce circuit with variable S / N improvement, and 131 is an input A low level detection circuit that outputs a signal only when the pixel of the Y signal of the input video signal is smaller than a certain level, 132 is a high frequency component of the high frequency component of the Y signal of the input video signal. Is a high level component detection circuit that outputs a signal only when is above a certain level, and 113 is an input signal with the output of the low level detection circuit 131 and the output of the high frequency component detection circuit 132 being the low level and high frequency component. AND circuit that outputs a signal only when 114 is a low-level signal detection circuit per field
A first counter that counts the number of outputs of 131, a second counter that counts the number of outputs of the AND circuit 113 per field, and a reference numeral 116 that outputs the output of the second counter 115 to the output of the first counter 114 A divider that calculates the quotient divided by, 117 is a divider 11
If the output of 6 exceeds the threshold value, 0; if not, set 1 to Y
It is a threshold circuit that outputs as a C level control fixed signal. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Since FIG. 21 is exactly the same as that already described, the description thereof will be omitted. Also, FIG.
The characteristic of the nonlinear limiter 44 in is shown in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. In addition, the
The same number is given to the same form .

【0088】ノイズリデュース回路41は実施の形態2
説明した1フレーム間の差分信号を用いた非巡回型のノ
イズリデューサであり、1フレーム間の差分信号が小さ
い場合はノイズとみなしノイズリデュースを施し、大き
い場合は動きとみなしノイズリデュースを施さないこと
により動き部分の多線ボケを防いでいる。さらに非線形
リミッタ44ではS/N改善量制御信号生成回路118の出
力信号によりS/N改善量を変化させることができる。
図4に示すようにS/N改善量制御信号の値が小さくな
るにつれ非線形リミッタ44の出力の範囲が狭くなるため
S/N改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 41 is a non-cyclic noise reducer using the differential signal between 1 frames described in the second embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. , If it is large, it is regarded as motion and no noise reduction is applied to prevent multi-line blurring in the motion part. Further, the nonlinear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118.
As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 44 becomes narrower, so that the S / N improvement amount becomes smaller and the motion blur becomes less.

【0089】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。低レベル信号検出回路131で検出された信号の1フィ
ールド中の画素数を第1のカウンタ114で計数する。同時
に高域成分検出回路132で検出された信号のうち低レベ
ルのものの1フィールド中の画素数を第2のカウンタ115
で計数する。これらのカウンタの出力の割合を除算器11
6で求めしきい値回路117で予め設定したしきい値と比較
して2値化した信号をYCレベル制御固定信号として出
力する。本実施の形態では1フィールド中でのレベルの
低い領域の高域成分の割合が多い場合は0を,少ない場
合は1を出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The number of pixels in one field of the signal detected by the low-level signal detection circuit 131 is counted by the first counter 114. At the same time, the second counter 115 counts the number of pixels in one field of the low level signals detected by the high frequency component detection circuit 132.
Count with. Divide the ratio of the outputs of these counters by 11
The threshold value circuit 117 obtains the threshold value and compares it with a preset threshold value to output a binary signal as a YC level control fixed signal. In the present embodiment , 0 is output when the ratio of high frequency components in the low level region in one field is high, and 1 is output when the ratio is low.

【0090】非線形リミッタ44を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118は実施の形態11で説明したように、図22
に示した出力信号をS/N改善量制御信号生成回路118
の出力信号として出力端子129より出力する。
As described in the eleventh embodiment, the S / N improvement amount control signal generation circuit 118 for controlling the non-linear limiter 44 to generate the control signal for changing the S / N improvement amount, as shown in FIG.
The output signal shown in FIG.
Output from the output terminal 129.

【0091】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路118の特性により、輝度
信号レベルが大きく色信号の飽和度の高い領域に比べ、
輝度信号レベルが低く色信号の飽和度の低い領域のS/
N改善量を小さくすることにより、レベルが低く信号と
ノイズの区別がつきにくい領域ではS/N改善量を小さ
くしノイズリデューサによる動きボケを抑え、輝度信号
レベルが大きく色飽和度の高い領域には適度なS/N改
善を行うことができることに加え、低レベル領域中での
高域成分の割合が少ない時のみ信号のレベルによる適応
制御を遮断するため、低レベルの領域の高域成分の劣化
を防ぎつつ、画面全体に十分なS/N改善が図れる。例
えば画面全体でレベルの低い高域成分の画素数が少なく
ても、低レベルの領域中での割合が大きければ、その領
域のS/N改善量は低く抑えられるため高域成分のボケ
は抑えられる。
[0091] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 118, compared to a region in which the luminance signal level is high and the saturation of the color signal is high,
S / of the area where the luminance signal level is low and the saturation of the color signal is low
By reducing the N improvement amount, in a region where the level is low and it is difficult to distinguish between signal and noise, the S / N improvement amount is reduced to suppress the motion blur due to the noise reducer, and the luminance signal level is increased to a high color saturation region. In addition to being able to perform an appropriate S / N improvement, since the adaptive control by the signal level is blocked only when the ratio of the high frequency component in the low level region is small, the high frequency component in the low level region A sufficient S / N improvement can be achieved on the entire screen while preventing deterioration. For example, even if the number of pixels in the high-frequency component having a low level is small on the entire screen, if the ratio in the low-level region is large, the S / N improvement amount in that region can be suppressed to a low level, so blurring of the high-frequency component can be suppressed. To be

【0092】(実施の形態16) 図27は実施の形態16における雑音低減装置のブロック
図を示すものである。図27において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、53は減算
器、54は非線形リミッタ、55は加算器、52は入力信号の
低域成分を通過させるローパスフィルタ、10は雑音を低
減した信号を出力する出力端子、51はS/N改善量が可
変であるコアリング回路を用いたノイズリデュース回
路、131は入力される映像信号のうちY信号の画素が一
定のレベルより小さい場合のみ信号を出力する低レベル
検出回路、132は入力される映像信号のうちY信号の高
域成分を求め高域成分の絶対値が一定のレベル以上の場
合のみ信号を出力する高域成分検出回路、113は低レベ
ル検出回路131の出力と高域成分検出回路132の出力を入
力とし入力信号が低レベルで高域成分である場合のみ信
号を出力する論理積回路、114は1フィールドあたりの低
レベル信号検出回路131の出力の個数を数える第1のカウ
ンタ、115は1フィールドあたりの論理積回路113の出力
の個数を数える第2のカウンタ、116は第2のカウンタ115
の出力を第1のカウンタ114の出力で割った商を求める除
算器、117は除算器116の出力がしきい値を越えた場合
0,越えない場合1をYCレベル制御固定信号として出力
するしきい値回路である。図27におけるS/N改善量制
御信号生成回路118の構成を示したブロック図を図21に
示す。図21は既に説明したものと全く同様のため説明を
省略する。また、図27における非線形リミッタ54の特性
を図4に示す。以上のように構成されたこの実施の形態
の雑音低減装置において、以下その動作を説明する。な
お、既に述べた実施の形態と同じものには同じ番号を記
した。
(Embodiment 16) FIG. 27 shows a block diagram of a noise reduction apparatus in Embodiment 16 . In FIG. 27, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 53 is a subtractor, 54 is a non-linear limiter, and 55 is an addition. Device, 52 is a low-pass filter that passes the low-frequency component of the input signal, 10 is an output terminal that outputs a signal with reduced noise, 51 is a noise reduce circuit that uses a coring circuit whose S / N improvement amount is variable, Reference numeral 131 denotes a low level detection circuit that outputs a signal only when the Y signal pixel of the input video signal is smaller than a certain level, and 132 denotes a high frequency component of the Y signal of the input video signal to obtain a high frequency component. The high-frequency component detection circuit that outputs a signal only when the absolute value of is above a certain level, 113 is the input of the output of the low-level detection circuit 131 and the output of the high-frequency component detection circuit 132, Signal only if it is a component AND circuit 114, a first counter 114 for counting the number of outputs of the low-level signal detection circuit 131 per field, 115 a second counter for counting the number of outputs of the AND circuit 113 per field, 116 Is the second counter 115
Is a divider that obtains the quotient of the output of the first counter 114 divided by the output of the first counter 114, and 117 is the case where the output of the divider 116 exceeds a threshold value
This is a threshold circuit which outputs 0 as a YC level control fixed signal and 0 when it does not exceed. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Since FIG. 21 is exactly the same as that already described, the description is omitted. Further, FIG. 4 shows the characteristic of the nonlinear limiter 54 in FIG. In the produced noise reduction apparatus according <br/> of this embodiment as described above, the operation thereof will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0093】ノイズリデュース回路51は実施の形態3
説明したコアリング回路を用いたノイズリデューサであ
り、高域成分が小さい場合はノイズとみなしノイズリデ
ュースを施し、大きい場合は映像の高域成分であるとみ
なしノイズリデュースを施さないことにより高域成分の
ボケを防いでいる。さらに非線形リミッタ54ではS/N
改善量制御信号生成回路118の出力信号によりS/N改
善量を変化させることができる。図4に示すようにS/
N改善量制御信号の値が小さくなるにつれ非線形リミッ
タ54の出力の範囲が狭くなるためS/N改善量は小さく
なり高域成分のボケも少なくなる。
The noise reduce circuit 51 is a noise reducer using the coring circuit described in the third embodiment . When the high frequency component is small, it is regarded as noise and noise reduction is performed. It is considered that there is no noise reduction to prevent blurring of high frequency components. Furthermore, in the nonlinear limiter 54, S / N
The S / N improvement amount can be changed by the output signal of the improvement amount control signal generation circuit 118. As shown in Figure 4, S /
As the value of the N improvement amount control signal becomes smaller, the output range of the non-linear limiter 54 becomes narrower, so that the S / N improvement amount becomes smaller and the blur of the high frequency component also becomes smaller.

【0094】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。低レベル信号検出回路131で検出された信号の1フィ
ールド中の画素数を第1のカウンタ114で計数する。同時
に高域成分検出回路132で検出された信号のうち低レベ
ルのものの1フィールド中の画素数を第2のカウンタ115
で計数する。これらのカウンタの出力の割合を除算器11
6で求めしきい値回路117で予め設定したしきい値と比較
して2値化した信号をYCレベル制御固定信号として出
力する。本実施の形態では1フィールド中でのレベルの
低い領域の高域成分の割合が多い場合は0を,少ない場
合は1を出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The number of pixels in one field of the signal detected by the low-level signal detection circuit 131 is counted by the first counter 114. At the same time, the second counter 115 counts the number of pixels in one field of the low level signals detected by the high frequency component detection circuit 132.
Count with. Divide the ratio of the outputs of these counters by 11
The threshold value circuit 117 obtains the threshold value and compares it with a preset threshold value to output a binary signal as a YC level control fixed signal. In the present embodiment , 0 is output when the ratio of high frequency components in the low level region in one field is high, and 1 is output when the ratio is low.

【0095】非線形リミッタ54を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118は、実施の形態11で説明したように図22
に示した出力信号をS/N改善量制御信号生成回路118
の出力信号として出力端子129より出力する。
As described in the eleventh embodiment, the S / N improvement amount control signal generation circuit 118 for controlling the nonlinear limiter 54 to generate the control signal for changing the S / N improvement amount is shown in FIG.
The output signal shown in FIG.
Output from the output terminal 129.

【0096】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路118の特性により、輝度
信号レベルが大きく色信号の飽和度の高い領域に比べ、
輝度信号レベルが低く色信号の飽和度の低い領域のS/
N改善量を小さくすることにより、レベルが低く信号と
ノイズの区別がつきにくい領域ではS/N改善量を小さ
くしノイズリデューサによる高域成分のボケを抑え、輝
度信号レベルが大きく色飽和度の高い領域には適度なS
/N改善を行うことができることに加え、低レベル領域
中での高域成分の割合が少ない時のみ信号のレベルによ
る適応制御を遮断するため、低レベルの領域の高域成分
の劣化を防ぎつつ、画面全体に十分なS/N改善が図れ
る。例えば画面全体でレベルの低い高域成分の画素数が
少なくても、低レベルの領域中での割合が大きければ、
その領域のS/N改善量は低く抑えられるため高域成分
のボケは抑えられる。
[0096] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 118, compared to a region in which the luminance signal level is high and the saturation of the color signal is high,
S / of the area where the luminance signal level is low and the saturation of the color signal is low
By reducing the N improvement amount, the S / N improvement amount is reduced in a region where the level is low and it is difficult to distinguish between signal and noise, and blurring of high frequency components due to the noise reducer is suppressed. Moderate S for high areas
/ N can be improved, and adaptive control by the signal level is cut off only when the proportion of high frequency components in the low level region is small, so that deterioration of high frequency components in the low level region is prevented. , S / N can be sufficiently improved on the entire screen. For example, even if the number of pixels in the high-frequency component of low level is small on the entire screen, if the proportion in the low-level area is large,
Since the S / N improvement amount in that region is suppressed to a low level, blurring of high frequency components can be suppressed.

【0097】(実施の形態17) 図28は実施の形態17における雑音低減装置のブロック
図を示すものである。図28において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、6は減算
器、7は非線形リミッタ、8は加算器、9は1フレーム分の
映像を記憶するフレームメモリ、10は雑音を低減した信
号を出力する出力端子、11はS/N改善量が可変である
巡回型のノイズリデュース回路、131は入力される映像
信号のうちY信号の画素が一定のレベルより小さい場合
のみ信号を出力する低レベル検出回路、130は入力信号
の1フレーム間の差分信号である減算器6の出力を入力と
し1フレーム間の差分信号が一定のレベル以上の場合の
み信号を出力する動き検出回路、113は低レベル検出回
路131の出力と動き検出回路130の出力を入力とし入力信
号が低レベルで動きである場合のみ信号を出力する論理
積回路、115は1フィールドあたりの論理積回路113の出
力の個数を数えるカウンタ、117はカウンタ115の出力が
しきい値を越えた場合0,越えない場合1をYCレベル制
御固定信号として出力するしきい値回路である。図28に
おけるS/N改善量制御信号生成回路118の構成を示し
たブロック図を図21に示す。図21は既に説明したものと
全く同様であるため説明を省略する。また、図28におけ
る非線形リミッタ7の特性を図4に示す。以上のように構
成されたこの実施の形態の雑音低減装置において、以下
その動作を説明する。なお、既に述べた実施の形態と同
じものには同じ番号を記した。
(Embodiment 17) FIG. 28 shows a block diagram of a noise reduction apparatus in Embodiment 17. In FIG. In FIG. 28, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 6 is a subtractor, 7 is a non-linear limiter, and 8 is addition. 9 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 11 is a cyclic noise reduce circuit with variable S / N improvement, and 131 is input. A low level detection circuit that outputs a signal only when the pixel of the Y signal of the video signal is smaller than a certain level. 130 receives the output of the subtracter 6 which is a difference signal between 1 frames of the input signal as an input. A motion detection circuit that outputs a signal only when the difference signal of the signal is a certain level or more, and 113 is a signal only when the output of the low level detection circuit 131 and the output of the motion detection circuit 130 are input and the input signal is a motion at a low level. AND circuit that outputs 115 is a counter that counts the number of outputs of the AND circuit 113 per field, 117 is a threshold value that outputs 0 when the output of the counter 115 exceeds the threshold value, and 1 when it does not exceed the threshold value as a YC level control fixed signal Circuit. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Since FIG. 21 is exactly the same as that already described, the description thereof will be omitted. Further, FIG. 4 shows the characteristic of the nonlinear limiter 7 in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0098】ノイズリデュース回路11は実施の形態1
説明した1フレーム間の差分信号を用いた巡回型のノイ
ズリデューサであり、1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。また非線形リミ
ッタ7ではS/N改善量制御信号生成回路118の出力信号
によりS/N改善量を変化させることができる。図4に
示すようにS/N改善量制御信号の値が小さくなるにつ
れ非線形リミッタ7の出力の範囲が狭くなるためS/N
改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 11 is a cyclic noise reducer using the differential signal between 1 frames described in the first embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. If it is large, it is regarded as motion and noise reduction is not applied to prevent multi-line blurring in the motion part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so the S / N ratio becomes smaller.
The improvement amount is small and the motion blur is also small.

【0099】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。動き検出回路130で検出された信号のうち低レベル
のものの1フィールド中の画素数をカウンタ115で計数す
る。カウンタの出力をしきい値回路117で予め設定した
しきい値と比較して2値化した信号をYCレベル制御固
定信号として出力する。本実施の形態では1フィールド
中でのレベルの低い動きの画素数が多い場合は0を,少
ない場合は1を出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. A counter 115 counts the number of pixels in one field of low level signals detected by the motion detection circuit 130. The output of the counter is compared with a threshold value set in advance by the threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the number of pixels with low level motion in one field is large, and 1 is output when the number is small.

【0100】非線形リミッタ7を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118については実施の形態11で説明したもの
と全く同様であり、図22に示したようにYCレベル制御
固定信号が1の場合はS/N改善量制御信号生成回路118
の出力は固定される。
The S / N improvement amount control signal generation circuit 118 for controlling the non-linear limiter 7 to generate the control signal for changing the S / N improvement amount is exactly the same as that described in the eleventh embodiment . As shown in 22, when the YC level control fixed signal is 1, the S / N improvement amount control signal generation circuit 118
The output of is fixed.

【0101】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路118の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、1フィールド中におい
て低レベルの動きの画素数が少ない場合はノイズリデュ
ースによる動きボケは生じにくいため信号のレベルによ
る適応制御を遮断することにより画面全体にS/N改善
が図れる。
[0102] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 118, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the color signal saturation is high.
By reducing the improvement amount, the S / N improvement amount is reduced in areas where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in areas where the luminance signal level is large and color saturation is high. In addition to being able to perform an appropriate S / N improvement, motion blur due to noise reduction is unlikely to occur when the number of low-level motion pixels in one field is small, so the adaptive control based on the signal level is cut off to display the screen. S / N can be improved as a whole.

【0102】(実施の形態18) 図29は実施の形態18における雑音低減装置のブロック
図を示すものである。図29において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、43は減算
器、44は非線形リミッタ、45は加算器、42は1フレーム
分の映像を記憶するフレームメモリ、10は雑音を低減し
た信号を出力する出力端子、41はS/N改善量が可変で
ある非巡回型のノイズリデュース回路、131は入力され
る映像信号のうちY信号の画素が一定のレベルより小さ
い場合のみ信号を出力する低レベル検出回路、130は入
力信号の1フレーム間の差分信号である減算器43の出力
を入力とし1フレーム間の差分信号が一定のレベル以上
の場合のみ信号を出力する動き検出回路、113は低レベ
ル検出回路131の出力と動き検出回路130の出力を入力と
し入力信号が低レベルで動きである場合のみ信号を出力
する論理積回路、115は1フィールドあたりの論理積回路
113の出力の個数を数えるカウンタ、117はカウンタ115
の出力がしきい値を越えた場合0,越えない場合1をYC
レベル制御固定信号として出力するしきい値回路であ
る。図29におけるS/N改善量制御信号生成回路118の
構成を示したブロック図を図21に示す。図21は既に説明
したものと全く同様であるため説明を省略する。また、
図29における非線形リミッタ44の特性を図4に示す。以
上のように構成されたこの実施の形態の雑音低減装置に
おいて、以下その動作を説明する。なお、既に述べた実
の形態と同じものには同じ番号を記した。
(Embodiment 18) FIG. 29 shows a block diagram of a noise reduction apparatus in Embodiment 18. In FIG. In FIG. 29, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 43 is a subtractor, 44 is a non-linear limiter, and 45 is an addition. Device, 42 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 41 is a non-cyclic noise reduce circuit with variable S / N improvement, and 131 is an input A low level detection circuit that outputs a signal only when the pixel of the Y signal of the video signal to be output is smaller than a certain level, and 130 receives as an input the output of a subtractor 43 which is a difference signal between 1 frames of the input signal and receives 1 frame. A motion detection circuit that outputs a signal only when the difference signal between them is a certain level or more, and 113 is only when the output of the low level detection circuit 131 and the output of the motion detection circuit 130 are inputs and the input signal is a motion at a low level Logic that outputs a signal Circuit, AND circuit per field 115
A counter for counting the number of outputs of 113, 117 for a counter 115
Is 0 if the output exceeds the threshold value, 1 if it does not exceed YC
This is a threshold circuit that outputs as a level control fixed signal. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Since FIG. 21 is exactly the same as that already described, the description thereof will be omitted. Also,
The characteristic of the nonlinear limiter 44 in FIG. 29 is shown in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0103】ノイズリデュース回路41は実施の形態2
説明した1フレーム間の差分信号を用いた非巡回型のノ
イズリデューサであり、1フレーム間の差分信号が小さ
い場合はノイズとみなしノイズリデュースを施し、大き
い場合は動きとみなしノイズリデュースを施さないこと
により動き部分の多線ボケを防いでいる。さらに非線形
リミッタ44ではS/N改善量制御信号生成回路118の出
力信号によりS/N改善量を変化させることができる。
図4に示すようにS/N改善量制御信号の値が小さくな
るにつれ非線形リミッタ44の出力の範囲が狭くなるため
S/N改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 41 is a non-cyclic type noise reducer using the differential signal between 1 frames described in the second embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. , If it is large, it is regarded as motion and no noise reduction is applied to prevent multi-line blurring in the motion part. Further, the nonlinear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118.
As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 44 becomes narrower, so that the S / N improvement amount becomes smaller and the motion blur becomes less.

【0104】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。動き検出回路130で検出された信号のうち低レベル
のものの1フィールド中の画素数をカウンタ115で計数す
る。カウンタの出力を、しきい値回路117で予め設定し
たしきい値と比較して2値化した信号をYCレベル制御
固定信号として出力する。本実施の形態では1フィール
ド中でのレベルの低い動きの画素数が多い場合は0を,
少ない場合は1を出力する。非線形リミッタ44を制御し
てS/N改善量を変化させる制御信号を生成するS/N
改善量制御信号生成回路118については実施の形態11
で説明したものと全く同様であり、図22に示したように
YCレベル制御固定信号が1の場合はS/N改善量制御
信号生成回路118の出力は固定される。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. A counter 115 counts the number of pixels in one field of low level signals detected by the motion detection circuit 130. The output of the counter is compared with a threshold value set in advance by the threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is set when the number of low-level motion pixels in one field is large,
If the number is small, 1 is output. S / N that controls the non-linear limiter 44 to generate a control signal that changes the S / N improvement amount
The improvement amount control signal generation circuit 118 is the same as the eleventh embodiment.
22. When the YC level control fixed signal is 1, as shown in FIG. 22, the output of the S / N improvement amount control signal generation circuit 118 is fixed.

【0105】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路118の特性により、輝度
信号レベルが大きく色信号の飽和度の高い領域に比べ、
輝度信号レベルが低く色信号の飽和度の低い領域のS/
N改善量を小さくすることにより、レベルが低く信号と
ノイズの区別がつきにくい領域ではS/N改善量を小さ
くしノイズリデューサによる動きボケを抑え、輝度信号
レベルが大きく色飽和度の高い領域には適度なS/N改
善を行うことができることに加え、1フィールド中にお
いて低レベルの動きの画素数が少ない場合はノイズリデ
ュースによる動きボケは生じにくいため信号のレベルに
よる適応制御を遮断することにより画面全体にS/N改
善が図れる。
[0105] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 118, compared to a region in which the luminance signal level is high and the saturation of the color signal is high,
S / of the area where the luminance signal level is low and the saturation of the color signal is low
By reducing the N improvement amount, in a region where the level is low and it is difficult to distinguish between signal and noise, the S / N improvement amount is reduced to suppress the motion blur due to the noise reducer, and the luminance signal level is increased to a high color saturation region. In addition to being able to perform an appropriate S / N improvement, if the number of low-level motion pixels in one field is small, motion blur due to noise reduction is unlikely to occur, so by cutting off the adaptive control according to the signal level. S / N can be improved on the entire screen.

【0106】(実施の形態19) 図30は実施の形態19における雑音低減装置のブロック
図を示すものである。図30において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、6は減算
器、7は非線形リミッタ、8は加算器、9は1フレーム分の
映像を記憶するフレームメモリ、10は雑音を低減した信
号を出力する出力端子、11はS/N改善量が可変である
巡回型のノイズリデュース回路、131は入力される映像
信号のうちY信号の画素が一定のレベルより小さい場合
のみ信号を出力する低レベル検出回路、130は入力信号
の1フレーム間の差分信号である減算器6の出力を入力と
し1フレーム間の差分信号が一定のレベル以上の場合の
み信号を出力する動き検出回路、113は低レベル検出回
路131の出力と動き検出回路130の出力を入力とし入力信
号が低レベルで動きである場合のみ信号を出力する論理
積回路、114は1フィールドあたりの低レベル信号検出回
路131の出力の個数を数える第1のカウンタ、115は1フィ
ールドあたりの論理積回路113の出力の個数を数える第2
のカウンタ、116は第2のカウンタ115の出力を第1のカウ
ンタ114の出力で割った商を求める除算器、117は除算器
116の出力がしきい値を越えた場合0,越えない場合1を
YCレベル制御固定信号として出力するしきい値回路で
ある。図30におけるS/N改善量制御信号生成回路118
の構成を示したブロック図を図21に示す。図21は既に説
明したものと全く同様であるため説明を省略する。ま
た、図30における非線形リミッタ7の特性を図4に示す。
以上のように構成されたこの実施の形態の雑音低減装置
において、以下その動作を説明する。なお、既に述べた
実施の形態と同じものには同じ番号を記した。
(Embodiment 19) FIG. 30 shows a block diagram of a noise reduction apparatus in Embodiment 19. In FIG. In FIG. 30, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 6 is a subtractor, 7 is a non-linear limiter, and 8 is addition. 9 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 11 is a cyclic noise reduce circuit with variable S / N improvement, and 131 is input. A low level detection circuit that outputs a signal only when the pixel of the Y signal of the video signal is smaller than a certain level. 130 receives the output of the subtracter 6 which is a difference signal between 1 frames of the input signal as an input. A motion detection circuit that outputs a signal only when the difference signal of the signal is a certain level or more, and 113 is a signal only when the output of the low level detection circuit 131 and the output of the motion detection circuit 130 are input and the input signal is a motion at a low level. AND circuit that outputs 114 counts the number of output of the low-level signal detecting circuit 131 per one field first counter, 115 is a second counting the number of outputs of the AND circuit 113 per one field
, 116 is a divider that divides the output of the second counter 115 by the output of the first counter 114, and 117 is a divider
This is a threshold circuit that outputs 0 when the output of 116 exceeds the threshold and 1 when it does not exceed the threshold as a YC level control fixed signal. S / N improvement amount control signal generation circuit 118 in FIG.
FIG. 21 is a block diagram showing the configuration of the above. Since FIG. 21 is exactly the same as that already described, the description thereof will be omitted. Further, FIG. 4 shows the characteristic of the nonlinear limiter 7 in FIG.
The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0107】ノイズリデュース回路11は実施の形態1
説明した1フレーム間の差分信号を用いた巡回型のノイ
ズリデューサであり、1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。また非線形リミ
ッタ7ではS/N改善量制御信号生成回路118の出力信号
によりS/N改善量を変化させることができる。図4に
示すようにS/N改善量制御信号の値が小さくなるにつ
れ非線形リミッタ7の出力の範囲が狭くなるためS/N
改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 11 is a cyclic noise reducer using the differential signal between 1 frames described in the first embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. If it is large, it is regarded as movement and noise reduction is not applied to prevent multi-line blurring in the moving part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so the S / N ratio becomes smaller.
The improvement amount is small and the motion blur is also small.

【0108】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。低レベル信号検出回路131で検出された信号の1フィ
ールド中の画素数を第1のカウンタ114で計数する。同時
に動き検出回路130で検出された信号のうち低レベルの
ものの1フィールド中の画素数を第2のカウンタ115で計
数する。これらのカウンタの出力の割合を除算器116で
求めしきい値回路117で予め設定したしきい値と比較し
て2値化した信号をYCレベル制御固定信号として出力
する。本実施の形態では1フィールド中でのレベルの低
い領域の動きの割合が多い場合は0を,少ない場合は1を
出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The number of pixels in one field of the signal detected by the low-level signal detection circuit 131 is counted by the first counter 114. At the same time, the second counter 115 counts the number of pixels in one field of low level signals detected by the motion detection circuit 130. The output ratios of these counters are obtained by a divider 116 and compared with a preset threshold value by a threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the ratio of movement of a low level area in one field is large, and 1 is output when the ratio is small.

【0109】非線形リミッタ7を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118については実施の形態11で説明したもの
と全く同様であり、図22に示したようにYCレベル制御
固定信号が1の場合はS/N改善量制御信号生成回路118
の出力は固定される。
The S / N improvement amount control signal generation circuit 118 for controlling the nonlinear limiter 7 to generate the control signal for changing the S / N improvement amount is exactly the same as that described in the eleventh embodiment . As shown in 22, when the YC level control fixed signal is 1, the S / N improvement amount control signal generation circuit 118
The output of is fixed.

【0110】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路118の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、低レベル領域中での動
き成分の割合が少ない時のみ信号のレベルによる適応制
御を遮断するため、低レベルの領域の高域成分の劣化を
防ぎつつ、画面全体に十分なS/N改善が図れる。例え
ば画面全体でレベルの低い動き成分の画素数が少なくて
も、低レベルの領域中での割合が大きければ、その領域
のS/N改善量は低く抑えられるため動き成分のボケは
抑えられる。
[0110] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 118, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the color signal saturation is high.
By reducing the improvement amount, the S / N improvement amount is reduced in areas where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in areas where the luminance signal level is large and color saturation is high. In addition to being able to perform an appropriate S / N improvement, adaptive control by the signal level is cut off only when the ratio of motion components in the low level region is small, so deterioration of high frequency components in the low level region is prevented. It is possible to achieve sufficient S / N improvement on the entire screen while preventing it. For example, even if the number of pixels of the low-level motion component is small on the entire screen, if the ratio in the low-level area is large, the S / N improvement amount of the area can be suppressed to a low level, so that the blur of the motion component can be suppressed.

【0111】(実施の形態20) 図31は実施の形態20における雑音低減装置のブロック
図を示すものである。図31において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、43は減算
器、44は非線形リミッタ、45は加算器、42は1フレーム
分の映像を記憶するフレームメモリ、10は雑音を低減し
た信号を出力する出力端子、41はS/N改善量が可変で
ある非巡回型のノイズリデュース回路、131は入力され
る映像信号のうちY信号の画素が一定のレベルより小さ
い場合のみ信号を出力する低レベル検出回路、130は入
力信号の1フレーム間の差分信号である減算器43の出力
を入力とし1フレーム間の差分信号が一定のレベル以上
の場合のみ信号を出力する動き検出回路、113は低レベ
ル検出回路131の出力と動き検出回路130の出力を入力と
し入力信号が低レベルで動きである場合のみ信号を出力
する論理積回路、114は1フィールドあたりの低レベル信
号検出回路131の出力の個数を数える第1のカウンタ、11
5は1フィールドあたりの論理積回路113の出力の個数を
数える第2のカウンタ、116は第2のカウンタ115の出力を
第1のカウンタ114の出力で割った商を求める除算器、11
7は除算器116の出力がしきい値を越えた場合0,越えな
い場合1をYCレベル制御固定信号として出力するしき
い値回路である。図31におけるS/N改善量制御信号生
成回路118の構成を示したブロック図を図21に示す。図2
1は既に説明したものと全く同様であるため説明を省略
する。また、図31における非線形リミッタ44の特性を図
4に示す。以上のように構成されたこの実施の形態の雑
音低減装置において、以下その動作を説明する。なお、
既に述べた実施の形態と同じものには同じ番号を記し
た。
(Embodiment 20) FIG. 31 is a block diagram of a noise reduction device according to Embodiment 20 . In FIG. 31, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 43 is a subtractor, 44 is a non-linear limiter, and 45 is an addition. Device, 42 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 41 is a non-cyclic noise reduce circuit with variable S / N improvement, and 131 is an input A low level detection circuit that outputs a signal only when the pixel of the Y signal of the video signal to be output is smaller than a certain level, and 130 receives as an input the output of a subtractor 43 which is a difference signal between 1 frames of the input signal and receives 1 frame. A motion detection circuit that outputs a signal only when the difference signal between them is a certain level or more, and 113 is only when the output of the low level detection circuit 131 and the output of the motion detection circuit 130 are inputs and the input signal is a motion at a low level Logic that outputs a signal Circuit, 114 a first counter for counting the number of output of the low-level signal detecting circuit 131 per one field, 11
5 is a second counter for counting the number of outputs of the AND circuit 113 per field, 116 is a divider for obtaining a quotient obtained by dividing the output of the second counter 115 by the output of the first counter 114, 11
Reference numeral 7 is a threshold circuit which outputs 0 as a YC level control fixed signal when the output of the divider 116 exceeds the threshold and 1 when it does not exceed the threshold. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Figure 2
The description of 1 is omitted because it is completely the same as that already described. In addition, the characteristics of the nonlinear limiter 44 in FIG.
Shown in 4. The operation of the noise reduction device of this embodiment configured as described above will be described below. In addition,
The same parts as those in the above- described embodiment are designated by the same reference numerals.

【0112】ノイズリデュース回路41は実施の形態2
説明した1フレーム間の差分信号を用いた非巡回型のノ
イズリデューサであり、1フレーム間の差分信号が小さ
い場合はノイズとみなしノイズリデュースを施し、大き
い場合は動きとみなしノイズリデュースを施さないこと
により動き部分の多線ボケを防いでいる。さらに非線形
リミッタ44ではS/N改善量制御信号生成回路118の出
力信号によりS/N改善量を変化させることができる。
図4に示すようにS/N改善量制御信号の値が小さくな
るにつれ非線形リミッタ44の出力の範囲が狭くなるため
S/N改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 41 is a non-recursive noise reducer using the differential signal between 1 frames described in the second embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. , If it is large, it is regarded as movement and no noise reduction is applied to prevent multi-line blurring in the movement part. Further, the nonlinear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118.
As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 44 becomes narrower, so that the S / N improvement amount becomes smaller and the motion blur becomes less.

【0113】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。低レベル信号検出回路131で検出された信号の1フィ
ールド中の画素数を第1のカウンタ114で計数する。同時
に動き検出回路130で検出された信号のうち低レベルの
ものの1フィールド中の画素数を第2のカウンタ115で計
数する。これらのカウンタの出力の割合を除算器116で
求めしきい値回路117で予め設定したしきい値と比較し
て2値化した信号をYCレベル制御固定信号として出力
する。本実施の形態では1フィールド中でのレベルの低
い領域の動きの割合が多い場合は0を,少ない場合は1を
出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The number of pixels in one field of the signal detected by the low-level signal detection circuit 131 is counted by the first counter 114. At the same time, the second counter 115 counts the number of pixels in one field of low level signals detected by the motion detection circuit 130. The output ratios of these counters are obtained by a divider 116 and compared with a preset threshold value by a threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the ratio of movement of a low level area in one field is large, and 1 is output when the ratio is small.

【0114】非線形リミッタ44を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118については実施の形態11で説明したもの
と全く同様であり、図22に示したようにYCレベル制御
固定信号が1の場合はS/N改善量制御信号生成回路118
の出力は固定される。
The S / N improvement amount control signal generation circuit 118 for controlling the non-linear limiter 44 to generate the control signal for changing the S / N improvement amount is exactly the same as that described in the eleventh embodiment . As shown in 22, when the YC level control fixed signal is 1, the S / N improvement amount control signal generation circuit 118
The output of is fixed.

【0115】以上のようにこの実施の形態においても、
S/N改善量制御信号生成回路118の特性により、輝度
信号レベルが大きく色信号の飽和度の高い領域に比べ、
輝度信号レベルが低く色信号の飽和度の低い領域のS/
N改善量を小さくすることにより、レベルが低く信号と
ノイズの区別がつきにくい領域ではS/N改善量を小さ
くしノイズリデューサによる動きボケを抑え、輝度信号
レベルが大きく色飽和度の高い領域には適度なS/N改
善を行うことができることに加え、低レベル領域中での
動き成分の割合が少ない時のみ信号のレベルによる適応
制御を遮断するため、低レベルの領域の高域成分の劣化
を防ぎつつ、画面全体に十分なS/N改善が図れる。例
えば画面全体でレベルの低い動き成分の画素数が少なく
ても、低レベルの領域中での割合が大きければ、その領
域のS/N改善量は低く抑えられるため動き成分のボケ
は抑えられる。
[0115] Also in this embodiment as described above,
Due to the characteristics of the S / N improvement amount control signal generation circuit 118, compared to a region in which the luminance signal level is high and the saturation of the color signal is high,
S / of the area where the luminance signal level is low and the saturation of the color signal is low
By reducing the N improvement amount, in a region where the level is low and it is difficult to distinguish between signal and noise, the S / N improvement amount is reduced to suppress the motion blur due to the noise reducer, and the luminance signal level is increased to a high color saturation region. In addition to being able to perform an appropriate S / N improvement, the adaptive control by the signal level is cut off only when the ratio of the motion component in the low level region is small, so that the high frequency component in the low level region is deteriorated. It is possible to improve the S / N on the entire screen while preventing the above. For example, even if the number of pixels of the low-level motion component is small on the entire screen, if the ratio in the low-level area is large, the S / N improvement amount of the area can be suppressed to a low level, so that the blur of the motion component can be suppressed.

【0116】(実施の形態21) 図32は実施の形態21における雑音低減装置のブロック
図を示すものである。図32において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、6は減算
器、7は非線形リミッタ、8は加算器、9は1フレーム分の
映像を記憶するフレームメモリ、10は雑音を低減した信
号を出力する出力端子、11はS/N改善量が可変である
巡回型のノイズリデュース回路、131は入力される映像
信号のうちY信号の画素が一定のレベルより小さい場合
のみ信号を出力する低レベル検出回路、132は入力され
る映像信号のうちY信号の高域成分を求め高域成分の絶
対値が一定のレベル以上の場合のみ信号を出力する高域
成分検出回路、130は入力信号の1フレーム間の差分信号
である減算器6の出力を入力とし1フレーム間の差分信号
が一定のレベル以上の場合のみ信号を出力する動き検出
回路、113は低レベル検出回路131の出力と高域成分検出
回路132の出力と動き検出回路130の出力を入力とし入力
信号が低レベルかつ高域成分の動きである場合のみ信号
を出力する論理積回路、115は1フィールドあたりの論理
積回路113の出力の個数を数えるカウンタ、117はカウン
タ115がしきい値を越えた場合0,越えない場合1をYC
レベル制御固定信号として出力するしきい値回路であ
る。図32におけるS/N改善量制御信号生成回路118の
構成を示したブロック図を図21に示す。図21は既に説明
したものと全く同様であるため説明を省略する。また、
図32における非線形リミッタ7の特性を図4に示す。以上
のように構成されたこの実施の形態の雑音低減装置にお
いて、以下その動作を説明する。なお、既に述べた実施
の形態と同じものには同じ番号を記した。
(Embodiment 21) FIG. 32 shows a block diagram of a noise reduction apparatus in Embodiment 21 . In FIG. 32, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 6 is a subtractor, 7 is a non-linear limiter, and 8 is addition. 9 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 11 is a cyclic noise reduce circuit with variable S / N improvement, and 131 is input. The low level detection circuit that outputs a signal only when the pixel of the Y signal of the video signal to be input is smaller than a certain level, 132 finds the high frequency component of the Y signal of the input video signal and determines the absolute value of the high frequency component. A high-frequency component detection circuit that outputs a signal only when the level is a certain level or more, 130 is an input of the output of the subtracter 6 which is a difference signal between the one frame of the input signal, and the difference signal between the one frame is more than a certain level. Motion detection times to output signal only when , 113 is a logical product that inputs the output of the low level detection circuit 131, the output of the high frequency component detection circuit 132 and the output of the motion detection circuit 130 and outputs a signal only when the input signal is a low level and high frequency component motion A circuit, 115 is a counter for counting the number of outputs of the AND circuit 113 per field, 117 is 0 when the counter 115 exceeds the threshold value, and 1 when it does not exceed the threshold value.
This is a threshold circuit that outputs as a level control fixed signal. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Since FIG. 21 is exactly the same as that already described, the description thereof will be omitted. Also,
The characteristic of the nonlinear limiter 7 in FIG. 32 is shown in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. In addition, the implementation already described
The same numbers are given to the same forms as the above.

【0117】ノイズリデュース回路11は実施の形態1
説明した1フレーム間の差分信号を用いた巡回型のノイ
ズリデューサであり、1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。また非線形リミ
ッタ7ではS/N改善量制御信号生成回路118の出力信号
によりS/N改善量を変化させることができる。図4に
示すようにS/N改善量制御信号の値が小さくなるにつ
れ非線形リミッタ7の出力の範囲が狭くなるためS/N
改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 11 is a cyclic noise reducer using the differential signal between 1 frames described in the first embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. If it is large, it is regarded as movement and noise reduction is not applied to prevent multi-line blurring in the moving part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so the S / N ratio becomes smaller.
The improvement amount is small and the motion blur is also small.

【0118】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。論理積回路113において入力信号が低レベルかつ高
域成分の動きである場合のみを出力し、1フィールド中
の画素数をカウンタで計数する。カウンタの出力を、し
きい値回路117で予め設定したしきい値と比較して2値化
した信号をYCレベル制御固定信号として出力する。本
実施の形態では1フィールド中でのレベルの低い高域成
分の動きの画素数が多い場合は0を,少ない場合は1を出
力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The AND circuit 113 outputs only when the input signal is a low-level and high-frequency component movement, and the counter counts the number of pixels in one field. The output of the counter is compared with a threshold value set in advance by the threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the number of high-frequency component low-level components in one field is large, and 1 is output when the number is small.

【0119】非線形リミッタ7を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118については実施の形態11で説明したもの
と全く同様であり、図22に示したようにYCレベル制御
固定信号が1の場合はS/N改善量制御信号生成回路118
の出力は固定される。
The S / N improvement amount control signal generation circuit 118 for controlling the nonlinear limiter 7 to generate the control signal for changing the S / N improvement amount is exactly the same as that described in the eleventh embodiment . As shown in 22, when the YC level control fixed signal is 1, the S / N improvement amount control signal generation circuit 118
The output of is fixed.

【0120】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路118の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、1フィールド中におい
て低レベルの高域成分の動きの画素数が少ない場合はノ
イズリデュースによる動きボケは生じにくいため信号の
レベルによる適応制御を遮断することにより画面全体に
S/N改善が図れる。このことにより、例えば低レベル
の動きであっても高域成分をあまり含んでいなければY
CレベルによるS/N改善量抑制を禁止するため、低レ
ベルの動きのみでS/N改善量制御信号生成回路118を
制御する場合に比べ、改善量が大きくなる。
[0120] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 118, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the color signal saturation is high.
By reducing the improvement amount, the S / N improvement amount is reduced in areas where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in areas where the luminance signal level is large and color saturation is high. In addition to being able to perform appropriate S / N improvement, if the number of pixels of low-level high-frequency component movement is small in one field, motion blur due to noise reduction is unlikely to occur, so adaptive control by signal level is cut off. By doing so, S / N can be improved on the entire screen. As a result, for example, even if the movement is at a low level, if the high-frequency component is not included so much, Y
Since the suppression of the S / N improvement amount by the C level is prohibited, the improvement amount becomes large as compared with the case where the S / N improvement amount control signal generation circuit 118 is controlled only by the low level movement.

【0121】(実施の形態22) 図33は実施の形態22における雑音低減装置のブロック
図を示すものである。図33において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、43は減算
器、44は非線形リミッタ、45は加算器、42は1フレーム
分の映像を記憶するフレームメモリ、10は雑音を低減し
た信号を出力する出力端子、41はS/N改善量が可変で
ある非巡回型のノイズリデュース回路、131は入力され
る映像信号のうちY信号の画素が一定のレベルより小さ
い場合のみ信号を出力する低レベル検出回路、132は入
力される映像信号のうちY信号の高域成分を求め高域成
分の絶対値が一定のレベル以上の場合のみ信号を出力す
る高域成分検出回路、130は入力信号の1フレーム間の差
分信号である減算器43の出力を入力とし1フレーム間の
差分信号が一定のレベル以上の場合のみ信号を出力する
動き検出回路、113は低レベル検出回路131の出力と高域
成分検出回路132の出力と動き検出回路130の出力を入力
とし入力信号が低レベルかつ高域成分の動きである場合
のみ信号を出力する論理積回路、115は1フィールドあた
りの論理積回路113の出力の個数を数えカウンタ、117は
カウンタ115の出力がしきい値を越えた場合0,越えない
場合1をYCレベル制御固定信号として出力するしきい
値回路である。図33におけるS/N改善量制御信号生成
回路118の構成を示したブロック図を図21に示す。図21
は既に説明したものと全く同様であるため説明を省略す
る。また、図33における非線形リミッタ44の特性を図4
に示す。以上のように構成されたこの実施の形態の雑音
低減装置において、以下その動作を説明する。なお、既
に述べた実施の形態と同じものには同じ番号を記した。
(Embodiment 22) FIG. 33 is a block diagram of a noise reduction device according to Embodiment 22 . In FIG. 33, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 43 is a subtractor, 44 is a non-linear limiter, and 45 is an addition. , 42 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 41 is a non-cyclic noise reduce circuit whose S / N improvement amount is variable, and 131 is an input A low level detection circuit that outputs a signal only when the pixel of the Y signal of the input video signal is smaller than a certain level, 132 represents the high frequency component of the Y signal of the input video signal, and the absolute value of the high frequency component Is a high-frequency component detection circuit that outputs a signal only when is above a certain level, 130 is an input of the output of the subtractor 43 which is a difference signal between one frame of the input signal, and the difference signal between one frame is above a certain level Motion to output signal only when The output circuit 113 receives the output of the low level detection circuit 131, the output of the high frequency component detection circuit 132 and the output of the motion detection circuit 130 as an input and outputs a signal only when the input signal is a low level and high frequency component motion. AND circuit 115, a counter that counts the number of outputs of the AND circuit 113 per field, 117 outputs 0 when the output of the counter 115 exceeds the threshold value, 1 when it does not exceed the threshold value as a YC level control fixed signal It is a threshold circuit that does. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Figure 21
Is completely the same as that already described, and the description thereof will be omitted. In addition, the characteristics of the nonlinear limiter 44 in FIG. 33 are shown in FIG.
Shown in. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0122】ノイズリデュース回路41は実施の形態2
説明した1フレーム間の差分信号を用いた非巡回型のノ
イズリデューサであり、1フレーム間の差分信号が小さ
い場合はノイズとみなしノイズリデュースを施し、大き
い場合は動きとみなしノイズリデュースを施さないこと
により動き部分の多線ボケを防いでいる。さらに非線形
リミッタ44ではS/N改善量制御信号生成回路118の出
力信号によりS/N改善量を変化させることができる。
図4に示すようにS/N改善量制御信号の値が小さくな
るにつれ非線形リミッタ44の出力の範囲が狭くなるため
S/N改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 41 is a non-recursive noise reducer using the differential signal between 1 frames described in the second embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. , If it is large, it is regarded as movement and no noise reduction is applied to prevent multi-line blurring in the movement part. Further, the nonlinear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118.
As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 44 becomes narrower, so that the S / N improvement amount becomes smaller and the motion blur becomes less.

【0123】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。論理積回路113において入力信号が低レベルかつ高
域成分の動きである場合のみを出力し、1フィールド中
の画素数をカウンタで計数する。カウンタの出力を、し
きい値回路117で予め設定したしきい値と比較して2値化
した信号をYCレベル制御固定信号として出力する。本
実施の形態では1フィールド中でのレベルの低い高域成
分の動きの画素数が多い場合は0を,少ない場合は1を出
力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The AND circuit 113 outputs only when the input signal is a low-level and high-frequency component movement, and the counter counts the number of pixels in one field. The output of the counter is compared with a threshold value set in advance by the threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the number of high-frequency component low-level components in one field is large, and 1 is output when the number is small.

【0124】非線形リミッタ44を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118については実施の形態11で説明したもの
と全く同様であり、図22に示したようにYCレベル制御
固定信号が1の場合はS/N改善量制御信号生成回路118
の出力は固定される。
The S / N improvement amount control signal generation circuit 118 for controlling the non-linear limiter 44 to generate the control signal for changing the S / N improvement amount is exactly the same as that described in the eleventh embodiment . As shown in 22, when the YC level control fixed signal is 1, the S / N improvement amount control signal generation circuit 118
The output of is fixed.

【0125】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路118の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、1フィールド中におい
て低レベルの高域成分の動きの画素数が少ない場合はノ
イズリデュースによる動きボケは生じにくいため信号の
レベルによる適応制御を遮断することにより画面全体に
S/N改善が図れる。このことにより、例えば低レベル
の動きであっても高域成分をあまり含んでいなければY
CレベルによるS/N改善量抑制を禁止するため、低レ
ベルの動きのみでS/N改善量制御信号生成回路118を
制御する場合に比べ、改善量が大きくなる。
[0125] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 118, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the color signal saturation is high.
By reducing the improvement amount, the S / N improvement amount is reduced in areas where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducer is suppressed, and in areas where the luminance signal level is large and color saturation is high. In addition to being able to perform appropriate S / N improvement, if the number of pixels of low-level high-frequency component movement is small in one field, motion blur due to noise reduction is unlikely to occur, so adaptive control by signal level is cut off. By doing so, S / N can be improved on the entire screen. As a result, for example, even if the movement is at a low level, if the high-frequency component is not included so much, Y
Since the suppression of the S / N improvement amount by the C level is prohibited, the improvement amount becomes large as compared with the case where the S / N improvement amount control signal generation circuit 118 is controlled only by the low level movement.

【0126】(実施の形態23) 図34は実施の形態23における雑音低減装置のブロック
図を示すものである。図34において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、6は減算
器、7は非線形リミッタ、8は加算器、9は1フレーム分の
映像を記憶するフレームメモリ、10は雑音を低減した信
号を出力する出力端子、11はS/N改善量が可変である
巡回型のノイズリデュース回路、131は入力される映像
信号のうちY信号の画素が一定のレベルより小さい場合
のみ信号を出力する低レベル検出回路、132は入力され
る映像信号のうちY信号の高域成分を求め高域成分の絶
対値が一定のレベル以上の場合のみ信号を出力する高域
成分検出回路、130は入力信号の1フレーム間の差分信号
である減算器6の出力を入力とし1フレーム間の差分信号
が一定のレベル以上の場合のみ信号を出力する動き検出
回路、113は低レベル検出回路131の出力と高域成分検出
回路132の出力と動き検出回路130の出力を入力とし入力
信号が低レベルかつ高域成分の動きである場合のみ信号
を出力する論理積回路、114は1フィールドあたりの低レ
ベル信号検出回路131の出力の個数を数える第1のカウン
タ、115は1フィールドあたりの論理積回路113の出力の
個数を数える第2のカウンタ、116は第2のカウンタ115の
出力を第1のカウンタ114の出力で割った商を求める除算
器、117は除算器116の出力がしきい値を越えた場合0,
越えない場合1をYCレベル制御固定信号として出力す
るしきい値回路である。図34におけるS/N改善量制御
信号生成回路118の構成を示したブロック図を図21に示
す。図21は既に説明したものと同様のため説明は省略す
る。また、図34における非線形リミッタ7の特性を図4に
示す。以上のように構成されたこの実施の形態の雑音低
減装置において、以下その動作を説明する。なお、既に
述べた実施の形態と同じものには同じ番号を記した。
(Embodiment 23) FIG. 34 is a block diagram of a noise reduction apparatus according to Embodiment 23 . In FIG. 34, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 6 is a subtractor, 7 is a non-linear limiter, and 8 is addition. 9 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 11 is a cyclic noise reduce circuit with variable S / N improvement, and 131 is input. The low level detection circuit that outputs a signal only when the pixel of the Y signal of the video signal to be input is smaller than a certain level, 132 finds the high frequency component of the Y signal of the input video signal and determines the absolute value of the high frequency component. A high-frequency component detection circuit that outputs a signal only when the level is higher than a certain level, and 130 receives the output of the subtractor 6 which is the difference signal between the 1-frame of the input signal as an input, and the difference signal between the 1-frame is higher than the constant level. Motion detection times to output signal only when , 113 is a logical product that inputs the output of the low level detection circuit 131, the output of the high frequency component detection circuit 132 and the output of the motion detection circuit 130 and outputs a signal only when the input signal is a low level and high frequency component motion A circuit, 114 is a first counter that counts the number of outputs of the low-level signal detection circuit 131 per field, 115 is a second counter that counts the number of outputs of the AND circuit 113 per field, and 116 is a second counter Of the counter 115 is divided by the output of the first counter 114 to obtain a quotient, and 117 is 0 when the output of the divider 116 exceeds a threshold value.
This is a threshold circuit that outputs 1 as a YC level control fixed signal when it does not exceed. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Since FIG. 21 is the same as that already described, the description is omitted. Further, FIG. 4 shows the characteristic of the nonlinear limiter 7 in FIG. The operation of the noise reduction device of this embodiment configured as described above will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0127】ノイズリデュース回路11は実施の形態1
説明した1フレーム間の差分信号を用いた巡回型のノイ
ズリデューサであり、1フレーム間の差分信号が小さい
場合はノイズとみなしノイズリデュースを施し、大きい
場合は動きとみなしノイズリデュースを施さないことに
より動き部分の多線ボケを防いでいる。また非線形リミ
ッタ7ではS/N改善量制御信号生成回路118の出力信号
によりS/N改善量を変化させることができる。図4に
示すようにS/N改善量制御信号の値が小さくなるにつ
れ非線形リミッタ7の出力の範囲が狭くなるためS/N
改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 11 is a cyclic noise reducer using the differential signal between 1 frames described in the first embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. If it is large, it is regarded as movement and noise reduction is not applied to prevent multi-line blurring in the moving part. Further, the nonlinear limiter 7 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118. As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 7 becomes narrower, so the S / N ratio becomes smaller.
The improvement amount is small and the motion blur is also small.

【0128】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。低レベル信号検出回路131で検出された信号の1フィ
ールド中の画素数を第1のカウンタ114で計数する。同時
に論理積回路113において入力信号が低レベルかつ高域
成分の動きである場合のみを出力し、1フィールド中の
画素数をカウンタ2で計数する。これらのカウンタの出
力の割合を除算器116で求めしきい値回路117で予め設定
したしきい値と比較して2値化した信号をYCレベル制
御固定信号として出力する。本実施の形態では1フィー
ルド中でのレベルの低い領域の高域成分の動きの割合が
多い場合は0を,少ない場合は1を出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The number of pixels in one field of the signal detected by the low-level signal detection circuit 131 is counted by the first counter 114. At the same time, the AND circuit 113 outputs only when the input signal is a low-level and high-frequency component movement, and the counter 2 counts the number of pixels in one field. The output ratios of these counters are obtained by a divider 116 and compared with a preset threshold value by a threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the ratio of motion of the high frequency component in the low level region in one field is high, and 1 is output when the ratio is low.

【0129】非線形リミッタ7を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118については実施の形態11で説明したもの
と全く同様であり、図22に示したようにYCレベル制御
固定信号が1の場合はS/N改善量制御信号生成回路118
の出力は固定される。
The S / N improvement amount control signal generation circuit 118 for controlling the non-linear limiter 7 to generate the control signal for changing the S / N improvement amount is exactly the same as that described in the eleventh embodiment . As shown in 22, when the YC level control fixed signal is 1, the S / N improvement amount control signal generation circuit 118
The output of is fixed.

【0130】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路118の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、低レベル領域中での高
域成分の動きの割合が少ない時のみ信号のレベルによる
適応制御を遮断するため、低レベルの領域の高域成分の
劣化を防ぎつつ、画面全体に十分なS/N改善が図れ
る。このことにより、例えば低レベルの動きであっても
高域成分をあまり含んでいなければYCレベルによるS
/N改善量抑制を禁止するため、低レベルの動きのみで
S/N改善量制御信号生成回路118を制御する場合に比
べ、改善量が大きくなる。また、画面全体でレベルの低
い高域の動き成分の画素数が少なくても、低レベルの領
域中での割合が大きければ、その領域のS/N改善量は
低く抑えられるため高域の動き成分のボケは抑えられ
る。
[0130] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 118, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the color signal saturation is high.
By reducing the improvement amount, the S / N improvement amount is reduced in regions where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducers is suppressed, and in regions where the luminance signal level is high and color saturation is high. In addition to being able to perform an appropriate S / N improvement, the adaptive control by the signal level is cut off only when the ratio of the movement of the high frequency component in the low level region is small, so that the high frequency component of the low level region is blocked. It is possible to achieve sufficient S / N improvement on the entire screen while preventing deterioration of As a result, for example, even if the movement is of a low level, if the high-frequency component is not included so much, the S of the YC level is used.
Since the / N improvement amount suppression is prohibited, the improvement amount becomes larger than that in the case where the S / N improvement amount control signal generation circuit 118 is controlled only by the low-level movement. Further, even if the number of pixels of the low-level high-frequency motion component is small on the entire screen, if the ratio in the low-level area is large, the S / N improvement amount of the area can be suppressed to a low level, so the high-frequency motion can be suppressed. Blurring of ingredients is suppressed.

【0131】(実施の形態24) 図35は実施の形態24における雑音低減装置のブロック
図を示すものである。図35において、1は映像信号を入
力する入力端子、118は入力信号に対して非線形な信号
を出力するS/N改善量制御信号生成回路、43は減算
器、44は非線形リミッタ、45は加算器、42は1フレーム
分の映像を記憶するフレームメモリ、10は雑音を低減し
た信号を出力する出力端子、41はS/N改善量が可変で
ある非巡回型のノイズリデュース回路、131は入力され
る映像信号のうちY信号の画素が一定のレベルより小さ
い場合のみ信号を出力する低レベル検出回路、132は入
力される映像信号のうちY信号の高域成分を求め高域成
分の絶対値が一定のレベル以上の場合のみ信号を出力す
る高域成分検出回路、130は入力信号の1フレーム間の差
分信号である減算器43の出力を入力とし1フレーム間の
差分信号が一定のレベル以上の場合のみ信号を出力する
動き検出回路、113は低レベル検出回路131の出力と高域
成分検出回路132の出力と動き検出回路130の出力を入力
とし入力信号が低レベルかつ高域成分の動きである場合
のみ信号を出力する論理積回路、114は1フィールドあた
りの低レベル信号検出回路131の出力の個数を数える第1
のカウンタ、115は1フィールドあたりの論理積回路113
の出力の個数を数える第2のカウンタ、116は第2のカウ
ンタ115の出力を第1のカウンタ114の出力で割った商を
求める除算器、117は除算器116の出力がしきい値を越え
た場合0,越えない場合1をYCレベル制御固定信号とし
て出力するしきい値回路である。図35におけるS/N改
善量制御信号生成回路118の構成を示したブロック図を
図21に示す。図21は既に説明したものと同様であるため
説明は省略する。また、図35における非線形リミッタ44
の特性を図4に示す。以上のように構成されたこの実施
の形態の雑音低減装置において、以下その動作を説明す
る。なお、既に述べた実施の形態と同じものには同じ番
号を記した。
(Embodiment 24) FIG. 35 is a block diagram of a noise reduction device according to Embodiment 24 . In FIG. 35, 1 is an input terminal for inputting a video signal, 118 is an S / N improvement amount control signal generation circuit for outputting a non-linear signal to the input signal, 43 is a subtractor, 44 is a non-linear limiter, and 45 is an addition. , 42 is a frame memory for storing one frame of video, 10 is an output terminal for outputting a noise-reduced signal, 41 is a non-cyclic noise reduce circuit whose S / N improvement amount is variable, and 131 is an input A low level detection circuit which outputs a signal only when the pixel of the Y signal of the input video signal is smaller than a certain level, 132 represents the high frequency component of the Y signal of the input video signal, and the absolute value of the high frequency component Is a high-frequency component detection circuit that outputs a signal only when is above a certain level, 130 is an input of the output of the subtractor 43 which is a difference signal between one frame of the input signal, and the difference signal between one frame is above a certain level Motion to output signal only when The output circuit 113 receives the output of the low level detection circuit 131, the output of the high frequency component detection circuit 132 and the output of the motion detection circuit 130 as an input and outputs a signal only when the input signal is a low level and high frequency component motion. AND circuit 114 is a first AND circuit for counting the number of outputs of the low-level signal detection circuit 131 per field.
Counter, 115 is an AND circuit 113 per field
A second counter that counts the number of outputs of the second counter, 116 is a divider that calculates the quotient of the output of the second counter 115 divided by the output of the first counter 114, and 117 is the output of the divider 116 that exceeds the threshold value. It is a threshold circuit that outputs 0 when it is exceeded and 1 when it is not exceeded as a YC level control fixed signal. FIG. 21 is a block diagram showing the configuration of the S / N improvement amount control signal generation circuit 118 in FIG. Since FIG. 21 is the same as that already described, the description is omitted. In addition, the nonlinear limiter 44 in FIG.
Figure 4 shows the characteristics. This implementation configured as above
The operation of the noise reduction device of this form will be described below. Incidentally, the same as the previously described embodiments describing the same numbers.

【0132】ノイズリデュース回路41は実施の形態2
説明した1フレーム間の差分信号を用いた非巡回型のノ
イズリデューサであり、1フレーム間の差分信号が小さ
い場合はノイズとみなしノイズリデュースを施し、大き
い場合は動きとみなしノイズリデュースを施さないこと
により動き部分の多線ボケを防いでいる。さらに非線形
リミッタ44ではS/N改善量制御信号生成回路118の出
力信号によりS/N改善量を変化させることができる。
図4に示すようにS/N改善量制御信号の値が小さくな
るにつれ非線形リミッタ44の出力の範囲が狭くなるため
S/N改善量は小さくなり動きのボケも少なくなる。
The noise reduce circuit 41 is a non-recursive noise reducer using the differential signal between 1 frames described in the second embodiment. When the differential signal between 1 frames is small, it is regarded as noise and noise reduction is performed. , If it is large, it is regarded as movement and no noise reduction is applied to prevent multi-line blurring in the movement part. Further, the nonlinear limiter 44 can change the S / N improvement amount by the output signal of the S / N improvement amount control signal generation circuit 118.
As shown in FIG. 4, as the value of the S / N improvement amount control signal becomes smaller, the output range of the nonlinear limiter 44 becomes narrower, so that the S / N improvement amount becomes smaller and the motion blur becomes less.

【0133】次にS/N改善量制御信号生成回路の出力
を制御するYCレベル制御固定信号の生成につて説明す
る。低レベル信号検出回路131で検出された信号の1フィ
ールド中の画素数を第1のカウンタ114で計数する。同時
に論理積回路113において入力信号が低レベルかつ高域
成分の動きである場合のみを出力し、1フィールド中の
画素数をカウンタ2で計数する。これらのカウンタの出
力の割合を除算器116で求めしきい値回路117で予め設定
したしきい値と比較して2値化した信号をYCレベル制
御固定信号として出力する。本実施の形態では1フィー
ルド中でのレベルの低い領域の高域成分の動きの割合が
多い場合は0を,少ない場合は1を出力する。
Next, the generation of the YC level control fixed signal for controlling the output of the S / N improvement amount control signal generation circuit will be described. The number of pixels in one field of the signal detected by the low-level signal detection circuit 131 is counted by the first counter 114. At the same time, the AND circuit 113 outputs only when the input signal is a low-level and high-frequency component movement, and the counter 2 counts the number of pixels in one field. The output ratios of these counters are obtained by a divider 116 and compared with a preset threshold value by a threshold circuit 117, and a binarized signal is output as a YC level control fixed signal. In the present embodiment , 0 is output when the ratio of motion of the high frequency component in the low level region in one field is high, and 1 is output when the ratio is low.

【0134】非線形リミッタ44を制御してS/N改善量
を変化させる制御信号を生成するS/N改善量制御信号
生成回路118については実施の形態11で説明したもの
と全く同様であり、図22に示したようにYCレベル制御
固定信号が1の場合はS/N改善量制御信号生成回路118
の出力は固定される。
The S / N improvement amount control signal generation circuit 118 for controlling the non-linear limiter 44 to generate the control signal for changing the S / N improvement amount is exactly the same as that described in the eleventh embodiment . As shown in 22, when the YC level control fixed signal is 1, the S / N improvement amount control signal generation circuit 118
The output of is fixed.

【0135】以上のようにこの実施の形態によれば、S
/N改善量制御信号生成回路118の特性により、輝度信
号レベルが大きく色信号の飽和度の高い領域に比べ、輝
度信号レベルが低く色信号の飽和度の低い領域のS/N
改善量を小さくすることにより、レベルが低く信号とノ
イズの区別がつきにくい領域ではS/N改善量を小さく
しノイズリデューサによる動きボケを抑え、輝度信号レ
ベルが大きく色飽和度の高い領域には適度なS/N改善
を行うことができることに加え、低レベル領域中での高
域成分の動きの割合が少ない時のみ信号のレベルによる
適応制御を遮断するため、低レベルの領域の高域成分の
劣化を防ぎつつ、画面全体に十分なS/N改善が図れ
る。このことにより、例えば低レベルの動きであっても
高域成分をあまり含んでいなければYCレベルによるS
/N改善量抑制を禁止するため、低レベルの動きのみで
S/N改善量制御信号生成回路118を制御する場合に比
べ、改善量が大きくなる。また、画面全体でレベルの低
い高域の動き成分の画素数が少なくても、低レベルの領
域中での割合が大きければ、その領域のS/N改善量は
低く抑えられるため高域の動き成分のボケは抑えられ
る。
[0135] As described above, according to this embodiment, S
Due to the characteristics of the / N improvement amount control signal generation circuit 118, the S / N ratio of the area where the luminance signal level is low and the saturation degree of the color signal is low is higher than that of the area where the luminance signal level is high and the color signal saturation is high.
By reducing the improvement amount, the S / N improvement amount is reduced in regions where the level is low and it is difficult to distinguish between signal and noise, and motion blur due to noise reducers is suppressed, and in regions where the luminance signal level is high and color saturation is high. In addition to being able to perform an appropriate S / N improvement, the adaptive control by the signal level is cut off only when the ratio of the movement of the high frequency component in the low level region is small, so that the high frequency component of the low level region is blocked. It is possible to achieve sufficient S / N improvement on the entire screen while preventing deterioration of As a result, for example, even if the movement is of a low level, if the high-frequency component is not included so much, the S of the YC level is used.
Since the / N improvement amount suppression is prohibited, the improvement amount becomes larger than that in the case where the S / N improvement amount control signal generation circuit 118 is controlled only by the low-level movement. Further, even if the number of pixels of the low-level high-frequency motion component is small on the entire screen, if the ratio in the low-level area is large, the S / N improvement amount of the area can be suppressed to a low level, so the high-frequency motion can be suppressed. Blurring of ingredients is suppressed.

【0136】なお全ての実施の形態において、YCレベ
ル回路の特性は図3に示したようにY信号,C信号の両
方の入力を基に出力する特性としたが、Y信号のみ或い
はC信号のみに基づいた信号を出力する特性としてもよ
い。また入力映像信号は例えばMUSEのような輝度信
号と色差信号が時間軸多重され、また色差信号が線順次
された信号でもよく、その場合は色差信号のタイミング
を輝度信号とあわせるためのデコード回路を設けること
により同様の効果が得られる。また入力信号がMUSE
のように4フィールドでサブサンプルが一巡する信号の
場合は巡回型、非巡回型のノイズリデューサは2フレー
ム差分を用いるということは言うまでもない。またノイ
ズリデューサの構成,ノイズリデュースをかける信号
(実施の形態ではY信号),S/N改善量制御方法は以
上の実施の形態で述べたものに限られるものではなく、
外部よりS/N改善量が制御できる構成のものであれば
他の構成でもよい。また図4に示した非線形リミッタの
特性はこれに限られるものではなく、改善量0を含めて
も良くS/N改善量が変化できる特性であればよい。ま
た、Yしきい値回路35,68,88,108,125、Cしきい値
回路36,69,89,109,126、高域成分しきい値回路70、
動き情報デコード回路81,101、高域成分検出回路132、
動き検出回路130、しきい値回路117の出力,ビット数、
ならびにYCレベル回路37,71,90,110,127の出力特
性,ビット数は本実施の形態で示したものに限定される
ものではなく、ノイズリデュース回路のS/N改善量を
変化させる信号を生成するものであれば他のものでも構
わない。さらに2値化処理を行っている部分は多値化処
理をしても構わない。また、ローパスフィルタ52,ハイ
パスフィルタ61,高域成分検出回路132の構成は水平方
向,垂直方向,水平垂直の2次元のいずれの周波数成分
を求める構成でもよい。また実施の形態17〜24にお
いての動き検出や高域成分の動きの検出方法は実施の形
で述べた構成に限られるものではなく、例えばアダマ
ール変換等の周波数分離により求めても同様の効果が得
られる。また実施の形態6において高域成分を減算器53
の出力より得る構成としたが、新たにハイパスフィルタ
を設け、入力信号より高域成分を求める構成にしてもよ
い。また実施の形態21〜24においては、動き信号と
高域成分信号を別々に検出して高域成分の動きを求める
構成としたが、高域成分の動きが検出できるなら他の構
成でもよく、例えば動き検出回路の出力に高域成分検出
回路を設けることにより高域成分の動きを検出する構成
としてもよい。また実施の形態11〜24は入力される
映像がインターレースの信号であるとして、カウンタ11
4,115は1フィールド単位で画素数を数える構成とした
が、入力信号はインターレースの信号とは限らず画素数
を数える映像区間は任意の領域、或いは任意のフィール
ド数,フレーム数でもかまわない。また実施の形態11
〜24においては、S/N改善量制御信号生成回路118
の出力はしきい値回路117により1フィールド単位で制御
される構成としたが、S/N改善量制御信号生成回路11
8により信号レベルの高い画素、すなわち明るい領域に
関しては改善量を大きくする処理をつけ加えた構成とし
てもよい。
In all the embodiments , the characteristics of the YC level circuit are such that the Y signal and the C signal are both output as shown in FIG. 3, but only the Y signal or the C signal is output. It may be a characteristic that outputs a signal based on. The input video signal may be a signal such as a MUSE in which a luminance signal and a color difference signal are time-multiplexed, and the color difference signal is line-sequential. In that case, a decoding circuit for matching the timing of the color difference signal with the luminance signal is used. By providing the same effect. Also, the input signal is MUSE
Needless to say, in the case of a signal in which sub-samples make one round in four fields as described above, the cyclic and non-cyclic noise reducers use two-frame differences. The configuration of the noise reducer, (form the Y signal of the embodiment) signal applying noise Reduce, S / N improving amount control method are not limited to those described in the above embodiment,
Other configurations may be used as long as the S / N improvement amount can be controlled from the outside. The characteristic of the nonlinear limiter shown in FIG. 4 is not limited to this, and may include the improvement amount 0 as long as the S / N improvement amount can be changed. Further, Y threshold circuits 35, 68, 88, 108, 125, C threshold circuits 36, 69, 89, 109, 126, high frequency component threshold circuit 70,
Motion information decoding circuits 81, 101, high frequency component detection circuit 132,
Motion detection circuit 130, output of threshold circuit 117, number of bits,
In addition, the output characteristics and the number of bits of the YC level circuits 37, 71, 90, 110, 127 are not limited to those shown in the present embodiment , and a signal for changing the S / N improvement amount of the noise reduce circuit is used. Others may be used as long as they are generated. Furthermore, the part that is performing the binarization process may be multivalued. Further, the low-pass filter 52, the high-pass filter 61, and the high-frequency component detection circuit 132 may be configured to obtain any of two-dimensional frequency components in the horizontal direction, the vertical direction, and the horizontal and vertical directions. In addition, the motion detection and the high-frequency component motion detection methods in Embodiments 17 to 24 are the same as the embodiment.
The present invention is not limited to the configuration described in the above, and similar effects can be obtained even if it is obtained by frequency separation such as Hadamard transform. Further, in the sixth embodiment , the high frequency component is subtracted by the subtractor 53.
However, it is also possible to newly provide a high-pass filter and obtain a high-frequency component from the input signal. In Embodiments 21 to 24 , the motion signal and the high frequency component signal are separately detected to obtain the motion of the high frequency component. However, another configuration may be used as long as the motion of the high frequency component can be detected. For example, a high frequency component detection circuit may be provided at the output of the motion detection circuit to detect the movement of the high frequency component. In addition , in Embodiments 11 to 24, it is assumed that the input video is an interlaced signal and the counter 11
Although 4,115 is configured to count the number of pixels on a field-by-field basis, the input signal is not limited to the interlaced signal, and the video section for counting the number of pixels may be any area, or any number of fields or frames. Embodiment 11
24 to 24 , the S / N improvement amount control signal generation circuit 118
The output of is controlled by the threshold circuit 117 on a field-by-field basis, but the S / N improvement amount control signal generation circuit 11
With respect to the pixel having a high signal level, that is, in the bright area according to 8, processing for increasing the improvement amount may be added.

【0137】[0137]

【発明の効果】以上説明したように発明によれば、画
面全体において信号レベルの低い高域成分の画素数がし
きい値を越えない場合は高域成分のボケが生じることが
少ないため、輝度信号レベルと色差信号の絶対値レベル
のうち少なくともどちらか一方に応じてノイズリデュー
ス手段のS/N改善量を抑える制御を行わない構成にす
ることにより、信号レベルの低い高域成分の画素数の少
ない映像では、画面全体にS/N改善が施され、その実
用的効果は大きい。
As described above, according to the present invention, when the number of pixels of the high frequency component having a low signal level does not exceed the threshold value on the entire screen, blurring of the high frequency component is less likely to occur. The number of pixels of high frequency components having a low signal level is configured by not performing control to suppress the S / N improvement amount of the noise reducer according to at least one of the luminance signal level and the absolute value level of the color difference signal. In the case of an image with a small number of images, the S / N is improved on the entire screen, and the practical effect is great.

【0138】発明によれば、信号レベルの低い領域中
での高域成分の割合がしきい値を越えない場合は高域成
分のボケが生じることが少ないため、輝度信号レベルと
色差信号の絶対値レベルのうち少なくともどちらか一方
に応じてノイズリデュース手段のS/N改善量を抑える
制御を行わない構成にすることにより、信号レベルの低
い領域中での高域成分の割合の少ない画面では、画面全
体にS/N改善が施され、また画面全体でレベルの低い
高域成分の画素数が少なくても、低レベルの領域中での
割合が大きければ、その領域のS/N改善量は低く抑え
られるため高域成分のボケは抑えられ、その実用的効果
は大きい。
According to the present invention, when the ratio of the high frequency component in the low signal level area does not exceed the threshold value, the high frequency component is less likely to be blurred. By adopting a configuration in which the control for suppressing the S / N improvement amount of the noise reducing means in accordance with at least one of the absolute value levels is not performed, a screen with a small proportion of high frequency components in a low signal level area is displayed. , S / N improvement is applied to the entire screen, and even if the number of pixels of low level high frequency components is small on the entire screen, if the ratio in the low level area is large, the S / N improvement amount in that area Is suppressed to a low level, so that blurring of high frequency components is suppressed, and its practical effect is great.

【0139】発明によれば、画面全体において信号レ
ベルの低い動き成分の画素数がしきい値を越えない場合
は、動きが少なく動きによるボケが生じることが少ない
ため、輝度信号レベルと色差信号の絶対値レベルのうち
少なくともどちらか一方に応じてノイズリデュース手段
のS/N改善量を抑える制御を行わない構成にすること
により、信号レベルの低い動き成分の画素数の少ない映
像では、画面全体にS/N改善が施され、その実用的効
果は大きい。
According to the present invention, when the number of pixels of the motion component having a low signal level does not exceed the threshold value on the entire screen, there is little motion and blurring due to the motion is less likely to occur. By controlling the noise reduction means to suppress the S / N improvement amount according to at least one of the absolute value levels of the S / N is improved, and its practical effect is great.

【0140】発明によれば、信号レベルの低い領域中
での動き成分の割合がしきい値を越えない場合は、動き
が少なく動きによるボケが生じることが少ないため、輝
度信号レベルと色差信号の絶対値レベルのうち少なくと
もどちらか一方に応じてノイズリデュース手段のS/N
改善量を抑える制御を行わない構成にすることにより、
信号レベルの低い領域中での動き成分の割合の少ない画
面では、画面全体にS/N改善が施され、また画面全体
でレベルの低い動き成分の画素数が少なくても、低レベ
ルの領域中での割合が大きければ、その領域のS/N改
善量は低く抑えられるため動き成分のボケは抑えられ、
その実用的効果は大きい。
According to the present invention, when the ratio of the motion component in the area where the signal level is low does not exceed the threshold value, there is little motion and blurring due to motion is less likely to occur. Noise reduction means S / N according to at least one of the absolute value levels of
By making a configuration that does not control the amount of improvement,
On a screen with a low proportion of motion components in a low signal level area, S / N is improved on the entire screen, and even if the number of pixels with low motion components is small in the entire screen, If the ratio of is large, the amount of S / N improvement in that region can be suppressed to a low level, so blurring of motion components can be suppressed,
Its practical effect is great.

【0141】発明によれば、画面全体において信号レ
ベルの低い高域成分の動きの画素数がしきい値を越えな
い場合は、細かいものの動きが少なく動きによるボケが
生じることが少ないため、輝度信号レベルと色差信号の
絶対値レベルのうち少なくともどちらか一方に応じてノ
イズリデュース手段のS/N改善量を抑える制御を行わ
ない構成にすることにより、信号レベルの低い高域成分
の動きの画素数の少ない映像では、画面全体にS/N改
善が施され、例えば低レベルの動きであっても高域成分
をあまり含んでいなければYCレベルによるS/N改善
量抑制を禁止するため、低レベルの動きのみでS/N改
善量制御信号生成回路を制御する場合に比べ、改善量が
大きくなり、その実用的効果は大きい。
According to the present invention, when the number of pixels in the high frequency component motion having a low signal level does not exceed the threshold value on the entire screen, the motion is small, but the motion blur is less likely to occur. Pixels of high-frequency components having a low signal level are configured by not performing control to suppress the S / N improvement amount of the noise reducer according to at least one of the signal level and the absolute value level of the color difference signal. In the case of a small number of images, S / N improvement is applied to the entire screen. For example, even if the movement is at a low level, if the high frequency component is not included too much, the suppression of the S / N improvement amount by the YC level is prohibited. Compared with the case where the S / N improvement amount control signal generating circuit is controlled only by the low-level movement, the improvement amount becomes large and the practical effect thereof is great.

【0142】発明によれば、信号レベルの低い領域中
での高域成分の動きのエッジ成分の割合がしきい値を越
えない場合は、細かいものの動きが少なく動きによるボ
ケが生じることが少ないため、輝度信号レベルと色差信
号の絶対値レベルのうち少なくともどちらか一方に応じ
てノイズリデュース手段のS/N改善量を抑える制御を
行わない構成にすることにより、信号レベルの低い領域
中での高域成分の動きの割合の少ない画面では、画面全
体にS/N改善が施され、例えば低レベルの動きであっ
ても高域成分をあまり含んでいなければYCレベルによ
るS/N改善量抑制を禁止するため、低レベルの動きの
みでS/N改善量制御信号生成回路を制御する場合に比
べ、改善量が大きくなる。また、画面全体でレベルの低
い高域の動き成分の画素数が少なくても、低レベルの領
域中での割合が大きければ、その領域のS/N改善量は
低く抑えられるため高域の動き成分のボケは抑えられ、
その実用的効果は大きい。
According to the present invention, when the ratio of the edge component of the motion of the high frequency component in the low signal level area does not exceed the threshold value, the motion is small but the motion blur is less likely to occur. Therefore, in a region where the signal level is low, the control is not performed to suppress the S / N improvement amount of the noise reducer according to at least one of the luminance signal level and the absolute value level of the color difference signal. On a screen where the proportion of high-frequency component movement is small, S / N improvement is applied to the entire screen. For example, if there is not much high-frequency component even for low-level movement, the S / N improvement amount according to the YC level. Since the suppression is prohibited, the improvement amount becomes large as compared with the case where the S / N improvement amount control signal generation circuit is controlled only by the low level movement. Further, even if the number of pixels of the low-level high-frequency motion component is small on the entire screen, if the ratio in the low-level area is large, the S / N improvement amount of the area can be suppressed to a low level, so the high-frequency motion can be suppressed. Blurring of ingredients is suppressed,
Its practical effect is great.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施の形態1における雑音低減装置の
ブロック図
FIG. 1 is a block diagram of a noise reduction device according to a first embodiment of the present invention .

【図2】S/N改善量制御信号生成回路5の構成図FIG. 2 is a configuration diagram of an S / N improvement amount control signal generation circuit 5.

【図3】本発明の全ての実施の形態におけるYCレベル
回路の入出力の関係を示した図
FIG. 3 is a diagram showing a relationship between inputs and outputs of a YC level circuit in all the embodiments of the present invention .

【図4】本発明の全ての実施の形態における非線形リミ
ッタの入出力特性図
FIG. 4 is an input / output characteristic diagram of a non-linear limiter in all the embodiments of the present invention .

【図5】本発明の実施の形態2における雑音低減装置の
ブロック図
FIG. 5 is a block diagram of a noise reduction device according to a second embodiment of the present invention .

【図6】本発明の実施の形態3における雑音低減装置の
ブロック図
FIG. 6 is a block diagram of a noise reduction device according to a third embodiment of the present invention .

【図7】本発明の実施の形態4における雑音低減装置の
ブロック図
FIG. 7 is a block diagram of a noise reduction device according to a fourth embodiment of the present invention .

【図8】S/N改善量制御信号生成回路62の構成図FIG. 8 is a configuration diagram of an S / N improvement amount control signal generation circuit 62.

【図9】S/N改善量制御信号生成回路62の出力を示し
た図
FIG. 9 is a diagram showing an output of an S / N improvement amount control signal generation circuit 62.

【図10】本発明の実施の形態5における雑音低減装置
のブロック図
FIG. 10 is a block diagram of a noise reduction device according to a fifth embodiment of the present invention .

【図11】本発明の実施の形態6における雑音低減装置
のブロック図
FIG. 11 is a block diagram of a noise reduction device according to a sixth embodiment of the present invention .

【図12】本発明の実施の形態7における雑音低減装置
のブロック図
FIG. 12 is a block diagram of a noise reduction device according to a seventh embodiment of the present invention .

【図13】S/N改善量制御信号生成回路82の構成図FIG. 13 is a configuration diagram of an S / N improvement amount control signal generation circuit 82.

【図14】S/N改善量制御信号生成回路82の出力を示
した図
FIG. 14 is a diagram showing an output of an S / N improvement amount control signal generation circuit 82.

【図15】本発明の実施の形態8における雑音低減装置
のブロック図
FIG. 15 is a block diagram of a noise reduction device according to an eighth embodiment of the present invention .

【図16】本発明の実施の形態9における雑音低減装置
のブロック図
FIG. 16 is a block diagram of a noise reduction device according to a ninth embodiment of the present invention .

【図17】S/N改善量制御信号生成回路102の構成図FIG. 17 is a configuration diagram of an S / N improvement amount control signal generation circuit 102.

【図18】S/N改善量制御信号生成回路102の出力を
示した図
FIG. 18 is a diagram showing an output of the S / N improvement amount control signal generation circuit 102.

【図19】本発明の実施の形態10における雑音低減装
置のブロック図
FIG. 19 is a block diagram of a noise reduction device according to a tenth embodiment of the present invention .

【図20】本発明の実施の形態11における雑音低減装
置のブロック図
FIG. 20 is a block diagram of a noise reduction device according to an eleventh embodiment of the present invention .

【図21】S/N改善量制御信号生成回路118の構成図FIG. 21 is a configuration diagram of an S / N improvement amount control signal generation circuit 118.

【図22】S/N改善量制御信号生成回路118の出力を
示した図
FIG. 22 is a diagram showing the output of the S / N improvement amount control signal generation circuit 118.

【図23】本発明の実施の形態12における雑音低減装
置のブロック図
FIG. 23 is a block diagram of a noise reduction device according to a twelfth embodiment of the present invention .

【図24】本発明の実施の形態13における雑音低減装
置のブロック図
FIG. 24 is a block diagram of a noise reduction device according to a thirteenth embodiment of the present invention .

【図25】本発明の実施の形態14における雑音低減装
置のブロック図
FIG. 25 is a block diagram of a noise reduction device according to a fourteenth embodiment of the present invention .

【図26】本発明の実施の形態15における雑音低減装
置のブロック図
FIG. 26 is a block diagram of a noise reduction device according to a fifteenth embodiment of the present invention .

【図27】本発明の実施の形態16における雑音低減装
置のブロック図
FIG. 27 is a block diagram of a noise reduction device according to a sixteenth embodiment of the present invention .

【図28】本発明の実施の形態17における雑音低減装
置のブロック図
FIG. 28 is a block diagram of a noise reduction device according to a seventeenth embodiment of the present invention .

【図29】本発明の実施の形態18における雑音低減装
置のブロック図
FIG. 29 is a block diagram of a noise reduction device according to an eighteenth embodiment of the present invention .

【図30】本発明の実施の形態19における雑音低減装
置のブロック図
FIG. 30 is a block diagram of a noise reduction device according to a nineteenth embodiment of the present invention .

【図31】本発明の実施の形態20における雑音低減装
置のブロック図
FIG. 31 is a block diagram of a noise reduction device according to a twentieth embodiment of the present invention .

【図32】本発明の実施の形態21における雑音低減装
置のブロック図
FIG. 32 is a block diagram of a noise reduction device according to a twenty-first embodiment of the present invention .

【図33】本発明の実施の形態22における雑音低減装
置のブロック図
FIG. 33 is a block diagram of a noise reduction device according to a twenty-second embodiment of the present invention .

【図34】本発明の実施の形態23における雑音低減装
置のブロック図
FIG. 34 is a block diagram of a noise reduction device according to a twenty- third embodiment of the present invention .

【図35】本発明の実施の形態24における雑音低減装
置のブロック図
FIG. 35 is a block diagram of a noise reduction device according to a twenty-fourth embodiment of the present invention .

【図36】従来の雑音低減装置のブロック図FIG. 36 is a block diagram of a conventional noise reduction device.

【図37】従来の雑音低減装置における非線形リミッタ
の入出力特性図
FIG. 37 is an input / output characteristic diagram of a non-linear limiter in a conventional noise reduction device.

【図38】従来の他の雑音低減装置のブロック図FIG. 38 is a block diagram of another conventional noise reduction device.

【符号の説明】[Explanation of symbols]

1 Y信号入力端子 4 絶対値回路 5,62,82,102,118 S/N改善量制御信号生成回路 7,44,54,503 非線形リミッタ 9,42,504 フレームメモリ 34,67,87,107,124 最小値回路 35,68,88,108,125 Yしきい値回路 36,69,89,109,126 Cしきい値回路 37,71,90,110,127 YCレベル回路 70 高域成分しきい値回路 81,101 動き情報信号デコード回路 91 論理積回路 72,111,128 論理和回路 113 論理積回路 114,115 カウンタ 116 除算器 117 しきい値回路 1 Y signal input terminal 4 Absolute value circuit 5,62,82,102,118 S / N improvement amount control signal generation circuit 7,44,54,503 Nonlinear limiter 9,42,504 frame memory 34,67,87,107,124 Minimum value circuit 35,68,88,108,125 Y threshold circuit 36,69,89,109,126 C threshold circuit 37,71,90,110,127 YC level circuit 70 High frequency component threshold circuit 81,101 Motion information signal decoding circuit 91 AND circuit 72,111,128 OR circuit 113 AND circuit 114,115 counter 116 divider 117 Threshold circuit

フロントページの続き (72)発明者 石津 厚 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (56)参考文献 特開 平5−300409(JP,A) 特開 平4−176269(JP,A) 特開 平5−304622(JP,A) 特開 平4−273669(JP,A) 特開 平5−115069(JP,A) 特開 平6−141288(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04N 5/14 - 5/217 Front page continued (72) Inventor Atsushi Ishizu 1006 Kadoma, Kadoma City, Osaka Prefecture Matsushita Electric Industrial Co., Ltd. (56) References JP-A-5-300409 (JP, A) JP-A-4-176269 (JP , A) JP-A-5-304622 (JP, A) JP-A-4-273669 (JP, A) JP-A-5-115069 (JP, A) JP-A-6-141288 (JP, A) (58) Fields investigated (Int.Cl. 7 , DB name) H04N 5/14-5/217

Claims (18)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】映像信号を入力し、入力された映像信号に
対してS/N改善量が可変できるノイズリデュース手段
と、前記映像信号を入力し前記映像信号の信号レベルに
応じた信号を画素毎に出力するS/N改善量制御信号生
成手段と、前記映像信号の輝度信号を入力し所定値より
低いレベルのものを出力する低レベル信号検出手段と、
前記映像信号を入力とし前記映像信号の高域成分を検出
する高域成分検出手段と、前記低レベル信号検出手段と
前記高域成分検出手段の出力を入力とする論理手段と、
前記論理手段の出力を入力とし所定の映像区間において
前記論理手段の出力の個数を数えるカウンタと、前記カ
ウンタの出力を入力とし所定値と比較して大小関係を出
力するしきい値手段とを具備し、前記しきい値手段の出
力により前記S/N改善量制御信号生成手段の出力を制
御するとともに、このS/N改善量制御信号生成手段の
出力により前記ノイズリデュース手段のS/N改善量を
制御することを特徴とする雑音低減装置。
1. A video signal is input, and the input video signal is input.
On the other hand, noise reduction means that can change the S / N improvement amount
And input the video signal to the signal level of the video signal.
S / N improvement amount control signal generation that outputs a corresponding signal for each pixel
And a low level signal detecting means for inputting the luminance signal of the video signal and outputting a signal having a level lower than a predetermined value,
High-frequency component detecting means for inputting the video signal and detecting a high-frequency component of the video signal; logic means for inputting the outputs of the low-level signal detecting means and the high-frequency component detecting means;
A counter for counting the number of outputs of the logic means in a predetermined video section using the output of the logic means as an input, and a threshold value means for receiving the output of the counter and comparing the value with a predetermined value to output a magnitude relationship. The threshold value means
Force controls the output of the S / N improvement amount control signal generating means.
Of the S / N improvement amount control signal generating means.
The S / N improvement amount of the noise reducing means is determined by the output.
A noise reduction device characterized by controlling .
【請求項2】前記論理手段は前記論理手段の入力信号が
低レベルでかつ高域成分が検出された場合のみ信号を出
力することを特徴とし、前記S/N改善量制御信号生成
手段の出力は前記しきい値手段において前記カウンタの
出力が所定値よりも小さい結果を示す場合にS/N改善
量が大きくなるように制御されることを特徴とする請求
記載の雑音低減装置。
2. The logic means outputs a signal only when the input signal of the logic means is at a low level and a high frequency component is detected, and the output of the S / N improvement amount control signal generating means. Is the counter of the counter in the threshold means
Output noise reduction apparatus according to claim 1, wherein the S / N improving amount is controlled to increase to indicate smaller result than a predetermined value.
【請求項3】映像信号を入力し、入力された映像信号に
対してS/N改善量が可変できるノイズリデュース手段
と、前記映像信号を入力し前記映像信号の信号レベルに
応じた信号を画素毎に出力するS/N改善量制御信号生
成手段と、前記映像信号の輝度信号を入力し所定値より
低いレベルのものを出力する低レベル信号検出手段と、
前記低レベル信号検出手段の出力を入力とし所定の映像
区間において低レベルと判定された画素の個数を数える
第1のカウンタと、前記映像信号を入力とし前記映像信
号の高域成分を検出する高域成分検出手段と、前記低レ
ベル信号検出手段と前記高域成分検出手段の出力を入力
とする論理手段と、前記論理手段の出力を入力とし所定
の映像区間において前記論理手段の出力の個数を数える
第2のカウンタと、前記第1のカウンタの出力と前記第2
のカウンタの出力を入力とし両者の比率を求める割り算
手段と、前記割り算手段の出力を入力とし所定値と比較
して大小関係を出力するしきい値手段とを具備し、前記
しきい値手段の出力により前記S/N改善量制御信号生
成手段の出力を制御するとともに、このS/N改善量制
御信号生成手段の出力により前記ノイズリデュース手段
のS/N改善量を制御することを特徴とする雑音低減装
置。
3. A video signal is input, and the input video signal is input.
On the other hand, noise reduction means that can change the S / N improvement amount
And input the video signal to the signal level of the video signal.
S / N improvement amount control signal generation that outputs a corresponding signal for each pixel
And a low level signal detecting means for inputting the luminance signal of the video signal and outputting a signal having a level lower than a predetermined value,
A first counter that counts the number of pixels that have been determined to be at a low level in a predetermined video section using the output of the low level signal detection means as an input, and a high counter that receives the video signal and detects a high frequency component of the video signal. Band component detecting means, logic means for receiving the outputs of the low level signal detecting means and the high band component detecting means, and the number of outputs of the logic means in a predetermined video section with the output of the logic means as input. A second counter for counting, an output of the first counter and the second counter
The output of the counter and the input to the dividing means for determining the ratio of the two inputs the output of said dividing means comprises a threshold means for outputting a comparison to the magnitude relationship between the predetermined value, the
The S / N improvement amount control signal is generated by the output of the threshold value means.
The output of the generating means is controlled and this S / N improvement amount system
The noise reducing means is based on the output of the control signal generating means.
A noise reduction device characterized by controlling the S / N improvement amount of
【請求項4】前記論理手段は前記論理手段の入力信号が
低レベルでかつ高域成分が検出された場合のみ信号を出
力することを特徴とし、前記S/N改善量制御信号生成
手段の出力は前記しきい値手段において前記割り算手段
の出力が所定値よりも小さい結果を示す場合にS/N改
善量が大きくなるように制御されることを特徴とする請
求項記載の雑音低減装置。
4. The logic means outputs a signal only when an input signal of the logic means is at a low level and a high frequency component is detected, and the output of the S / N improvement amount control signal generating means. Is the dividing means in the threshold means
4. The noise reduction device according to claim 3 , wherein the S / N improvement amount is controlled to be large when the output of the above-mentioned shows a result smaller than a predetermined value .
【請求項5】前記S/N改善量制御信号生成手段は、前
記映像信号のうち輝度信号か色差信号の少なくともどち
らか一方に応じた信号を出力することを特徴とする請求
1または3記載の雑音低減装置。
Wherein said S / N improving amount control signal generation means, according to claim 1 or 3, wherein the outputting a signal corresponding to at least one of the luminance signal or the chrominance signal of the video signal Noise reduction device.
【請求項6】前記S/N改善量制御信号生成手段は、輝
度信号レベル,色差信号の絶対値レベルが低い場合に前
記ノイズリデュース手段のS/N改善量を小さくする制
御信号を出力することを特徴とする請求項1または3
載の雑音低減装置。
6. The S / N improvement amount control signal generating means outputs a control signal for reducing the S / N improvement amount of the noise reducing means when the luminance signal level and the absolute value level of the color difference signals are low. The noise reduction device according to claim 1 or 3 , characterized in that.
【請求項7】映像信号を入力し、入力された映像信号に
対してS/N改善量が可変できるノイズリデュース手段
と、前記映像信号を入力し前記映像信号の信号レベルに
応じた信号を画素毎に出力するS/N改善量制御信号生
成手段と、前記映像信号の輝度信号を入力し所定値より
低いレベルのものを出力する低レベル信号検出手段と、
少なくとも1フィールド期間での動きを検出する動き検
出手段と、前記低レベル信号検出手段と前記動き検出手
段の出力を入力とする論理手段と、前記論理手段の出力
を入力とし所定の映像区間において前記論理手段の出力
の個数を数えるカウンタと、前記カウンタの出力を入力
とし所定値と比較して大小関係を出力するしきい値手段
とを具備し、前記しきい値手段の出力により前記S/N
改善量制御信号生成手段の出力を制御するとともに、こ
のS/N改善量制御信号生成手段の出力により前記ノイ
ズリデュース手段のS/N改善量を制御する ことを特徴
とする雑音低減装置。
7. A video signal is input, and the input video signal is input.
On the other hand, noise reduction means that can change the S / N improvement amount
And input the video signal to the signal level of the video signal.
S / N improvement amount control signal generation that outputs a corresponding signal for each pixel
And a low level signal detecting means for inputting the luminance signal of the video signal and outputting a signal having a level lower than a predetermined value,
Motion detection means for detecting motion in at least one field period, logic means for receiving the output of the low-level signal detection means and the motion detection means, and output for the logic means as an input in a predetermined video section It comprises a counter for counting the number of outputs of the logic means, and threshold means for inputting the output of the counter and comparing it with a predetermined value to output a magnitude relation. The S / N is provided by the output of the threshold means.
While controlling the output of the improvement amount control signal generating means,
The output of the S / N improvement amount control signal generation means
Characterized by controlling the S / N improvement amount of the reduce means
Noise reduction device to.
【請求項8】前記論理手段は前記論理手段の入力信号が
低レベルでかつ動きの場合のみ信号を出力することを特
徴とし、前記S/N改善量制御信号生成手段の出力は前
記しきい値手段において前記カウンタの出力が所定値よ
りも小さい結果を示す場合にS/N改善量が大きくなる
ように制御されることを特徴とする請求項記載の雑音
低減装置。
8. The logic means outputs a signal only when the input signal of the logic means is at a low level and is moving, and the output of the S / N improvement amount control signal generating means is the threshold value. In the means , the output of the counter is above a predetermined value.
The noise reduction device according to claim 7 , wherein the noise reduction device is controlled so as to increase the S / N improvement amount when the result is smaller than the above.
【請求項9】映像信号を入力し、入力された映像信号に
対してS/N改善量が可変できるノイズリデュース手段
と、前記映像信号を入力し前記映像信号の信号レベルに
応じた信号を画素毎に出力するS/N改善量制御信号生
成手段と、前記映像信号の輝度信号を入力し所定値より
低いレベルのものを出力する低レベル信号検出手段と、
前記低レベル信号検出手段の出力を入力とし所定の映像
区間において低レベルと判定された画素の個数を数える
第1のカウンタと、少なくとも1フィールド期間での動き
を検出する動き検出手段と、前記低レベル信号検出手段
と前記動き検出手段の出力を入力とする論理手段と、前
記論理手段の出力を入力とし所定の映像区間において前
記論理手段の出力の個数を数える第2のカウンタと、前
記第1のカウンタの出力と前記第2のカウンタの出力を入
力とし両者の比率を求める割り算手段と、前記割り算手
段の出力を入力とし所定値と比較して大小関係を出力す
るしきい値手段とを具備し、前記しきい値手段の出力に
より前記S/N改善量制御信号生成手段の出力を制御す
るとともに、このS/N改善量制御信号生成手段の出力
により前記ノイズリデュース手段のS/N改善量を制御
することを特徴とする雑音低減装置。
9. A video signal is input, and the input video signal is input.
On the other hand, noise reduction means that can change the S / N improvement amount
And input the video signal to the signal level of the video signal.
S / N improvement amount control signal generation that outputs a corresponding signal for each pixel
And a low level signal detecting means for inputting the luminance signal of the video signal and outputting a signal having a level lower than a predetermined value,
A first counter that counts the number of pixels determined to be at a low level in a predetermined video section using the output of the low-level signal detection means as an input, a motion detection means that detects motion in at least one field period, and the low counter A logic means which receives the output of the level signal detecting means and the motion detecting means; a second counter which receives the output of the logic means and counts the number of outputs of the logic means in a predetermined video section; and the first counter. the output of the counter and receiving the output of said second counter and dividing means for determining the ratio of the two, and a threshold means for outputting a comparison to the magnitude relationship to a predetermined value and an output of said dividing means The output of the threshold means
Control the output of the S / N improvement amount control signal generating means.
And the output of this S / N improvement amount control signal generating means.
To control the S / N improvement amount of the noise reducing means by
A noise reduction device characterized by:
【請求項10】前記論理手段は前記論理手段の入力信号
が低レベルでかつ動きの場合のみ信号を出力することを
特徴とし、前記S/N改善量制御信号生成手段の出力は
前記しきい値手段において前記割り算手段の出力が所定
値よりも小さい結果を示す場合にS/N改善量が大きく
なるように制御されることを特徴とする請求項記載の
雑音低減装置。
10. The logic means outputs a signal only when the input signal of the logic means is at a low level and is moving, and the output of the S / N improvement amount control signal generating means is the threshold value. In the means , the output of the dividing means is predetermined
The noise reduction device according to claim 9 , wherein the noise reduction device is controlled so that the S / N improvement amount is increased when the result is smaller than the value .
【請求項11】前記S/N改善量制御信号生成手段は、
前記映像信号のうち輝度信号か色差信号の少なくともど
ちらか一方に応じた信号を出力することを特徴とする請
求項7または9記載の雑音低減装置。
11. The S / N improvement amount control signal generating means comprises:
10. The noise reduction device according to claim 7, wherein a signal corresponding to at least one of a luminance signal and a color difference signal in the video signal is output.
【請求項12】前記S/N改善量制御信号生成手段は、
輝度信号レベル,色差信号の絶対値レベルが低い場合に
前記ノイズリデュース手段のS/N改善量を小さくする
制御信号を出力することを特徴とする請求項7または9
記載の雑音低減装置。
12. The S / N improvement amount control signal generating means comprises:
Claim and outputs a control signal to reduce the S / N improving amount of said noise Reduce means when the luminance signal level and the absolute value level of the color difference signal low 7 or 9
The described noise reduction device.
【請求項13】映像信号を入力し、入力された映像信号
に対してS/N改善量が可変できるノイズリデュース手
段と、前記映像信号を入力し前記映像信号の信号レベル
に応じた信号を画素毎に出力するS/N改善量制御信号
生成手段と、前記映像信号の輝度信号を入力し所定値よ
り低いレベルのものを出力する低レベル信号検出手段
と、少なくとも1フィールド期間での動きを検出する動
き検出手段と、前記映像信号を入力とし前記映像信号の
高域成分を検出する高域成分検出手段と、前記低レベル
信号検出手段と前記動き検出手段の出力と前記高域成分
検出手段の出力を入力とする論理手段と、前記論理手段
の出力を入力とし所定の映像区間において前記論理手段
の出力の個数を数えるカウンタと、前記カウンタの出力
を入力とし所定値と比較して大小関係を出力するしきい
値手段とを具備し、前記しきい値手段の出力により前記
S/N改善量制御信号生成手段の出力を制御するととも
に、前記S/N改善量制御信号生成手段の出力により前
記ノイズリデュース手段のS/N改善量を制御すること
を特徴とする雑音低減装置。
13. A video signal is input and the input video signal is input.
Noise reducer that can change S / N improvement amount against
And the signal level of the video signal input to the stage
S / N improvement amount control signal for outputting a signal corresponding to each pixel
Generating means, low level signal detecting means for inputting a luminance signal of the video signal and outputting a signal having a level lower than a predetermined value, motion detecting means for detecting motion in at least one field period, and inputting the video signal And high-frequency component detecting means for detecting high-frequency components of the video signal, logic means for receiving the outputs of the low-level signal detecting means, the motion detecting means and the high-frequency component detecting means, and the logic. A counter for counting the number of outputs of the logic means in a predetermined video section using the output of the means as an input; and a threshold value means for receiving the output of the counter and comparing with a predetermined value to output a magnitude relationship , By the output of the threshold means,
Controlling the output of the S / N improvement amount control signal generating means
The output of the S / N improvement amount control signal generating means
Controlling the S / N improvement amount of the noise reducing means
Noise reduction device characterized by.
【請求項14】前記論理手段は前記論理手段の入力信号
が低レベルでかつ高域成分の動きの場合のみ信号を出力
することを特徴とし、前記S/N改善量制御信号生成手
段の出力は前記しきい値手段において前記カウンタの出
力が所定値よりも小さい結果を示す場合にS/N改善量
が大きくなるように制御されることを特徴とする請求項
13記載の雑音低減装置。
14. The logic means outputs a signal only when the input signal of the logic means is at a low level and is a movement of a high frequency component, and the output of the S / N improvement amount control signal generation means is The output of the counter in the threshold means
The S / N improvement amount is controlled to be large when the force shows a result smaller than a predetermined value.
13. The noise reduction device according to 13 .
【請求項15】映像信号を入力し、入力された映像信号
に対してS/N改善量が可変できるノイズリデュース手
段と、前記映像信号を入力し前記映像信号の信号レベル
に応じた信号を画素毎に出力するS/N改善量制御信号
生成手段と、前記映像信号の輝度信号を入力し所定値よ
り低いレベルのものを出力する低レベル信号検出手段
と、前記低レベル信号検出手段の出力を入力とし所定の
映像区間において低レベルと判定された画素の個数を数
える第1のカウンタと、少なくとも1フィールド期間での
動きを検出する動き検出手段と、前記映像信号を入力と
し前記映像信号の高域成分を検出する高域成分検出手段
と、前記低レベル信号検出手段と前記動き検出手段の出
力と前記高域成分検出手段の出力を入力とする論理手段
と、前記論理手段の出力を入力とし所定の映像区間にお
いて前記論理手段の出力の個数を数える第2のカウンタ
と、前記第1のカウンタの出力と前記第2のカウンタの出
力を入力とし両者の比率を求める割り算手段と、前記割
り算手段の出力を入力とし所定値と比較して大小関係を
出力するしきい値手段とを具備し、前記しきい値手段の
出力により前記S/N改善量制御信号生成手段の出力を
制御するとともに、前記S/N改善量制御信号生成手段
の出力により前記ノイズリデュース手段のS/N改善量
を制御することを特徴とする雑音低減装置。
15. A video signal is input, and the input video signal
Noise reducer that can change S / N improvement amount against
And the signal level of the video signal input to the stage
S / N improvement amount control signal for outputting a signal corresponding to each pixel
Generating means, low-level signal detecting means for inputting a luminance signal of the video signal and outputting a signal having a level lower than a predetermined value, and output of the low-level signal detecting means as inputs to determine low level in a predetermined video section A first counter that counts the number of the generated pixels, a motion detection unit that detects a motion in at least one field period, and a high frequency component detection unit that receives the video signal and detects a high frequency component of the video signal. A logic means having inputs of the output of the low level signal detecting means, the output of the motion detecting means and an output of the high frequency component detecting means, and an output of the logic means in a predetermined video section with the output of the logic means as an input. A second counter for counting the number, a division means for inputting the output of the first counter and the output of the second counter, and a ratio of the two, and an output of the division means And provided with a threshold value means for outputting the magnitude relationship is compared with a predetermined value, said threshold means
The output of the S / N improvement amount control signal generating means is output.
Controlling and S / N improvement amount control signal generating means
S / N improvement amount of the noise reducing means by the output of
A noise reduction device characterized by controlling.
【請求項16】前記論理手段は前記論理手段の入力信号
が低レベルでかつ高域成分の動きの場合のみ信号を出力
することを特徴とし、前記S/N改善量制御信号生成手
段の出力は前記しきい値手段において前記割り算手段の
出力が所定値よりも小さい結果を示す場合にS/N改善
量が大きくなるように制御されることを特徴とする請求
15記載の雑音低減装置。
16. The logic means outputs a signal only when the input signal of the logic means is at a low level and is a movement of a high frequency component, and the output of the S / N improvement amount control signal generating means is In the threshold value means of the division means
The noise reduction device according to claim 15 , wherein the S / N improvement amount is controlled to be large when the output shows a result smaller than a predetermined value .
【請求項17】前記S/N改善量制御信号生成手段は、
前記映像信号のうち輝度信号か色差信号の少なくともど
ちらか一方に応じた信号を出力することを特徴とする請
求項13または15記載の雑音低減装置。
17. The S / N improvement amount control signal generating means comprises:
The noise reduction device according to claim 13 or 15, wherein a signal corresponding to at least one of a luminance signal and a color difference signal of the video signals is output.
【請求項18】前記S/N改善量制御信号生成手段は、
輝度信号レベル,色差信号の絶対値レベルが低い場合に
前記ノイズリデュース手段のS/N改善量を小さくする
制御信号を出力することを特徴とする請求項13または
15記載の雑音低減装置。
18. The S / N improvement amount control signal generating means,
Luminance signal level, claim 13 or, characterized in that the absolute value level of the color difference signal and outputs a control signal to reduce the S / N improving amount of said noise Reduce means is lower
15. The noise reduction device according to 15 .
JP04562095A 1994-09-19 1995-03-06 Noise reduction device Expired - Fee Related JP3424372B2 (en)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP04562095A JP3424372B2 (en) 1994-09-19 1995-03-06 Noise reduction device
EP96301511A EP0731601B2 (en) 1995-03-06 1996-03-05 Video signal noise reduction apparatus
DE69611113T DE69611113T3 (en) 1995-03-06 1996-03-05 Device for video noise reduction
KR1019960005772A KR100262897B1 (en) 1995-03-06 1996-03-06 Video signal noise reduction apparatus with variable s/n improving amount
US08/611,666 US5867228A (en) 1995-03-06 1996-03-06 Video signal noise reduction apparatus with variable S/N improving amount
US08/905,155 US6094233A (en) 1995-03-06 1997-08-01 Video signal noise reduction apparatus with variable S/N improving amount

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP22336894 1994-09-19
JP6-223368 1994-09-19
JP04562095A JP3424372B2 (en) 1994-09-19 1995-03-06 Noise reduction device

Publications (2)

Publication Number Publication Date
JPH08149343A JPH08149343A (en) 1996-06-07
JP3424372B2 true JP3424372B2 (en) 2003-07-07

Family

ID=26385644

Family Applications (1)

Application Number Title Priority Date Filing Date
JP04562095A Expired - Fee Related JP3424372B2 (en) 1994-09-19 1995-03-06 Noise reduction device

Country Status (1)

Country Link
JP (1) JP3424372B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4417780B2 (en) * 2004-05-31 2010-02-17 株式会社東芝 Noise removal apparatus and image display apparatus
JP5052189B2 (en) * 2007-04-13 2012-10-17 オリンパス株式会社 Video processing apparatus and video processing program

Also Published As

Publication number Publication date
JPH08149343A (en) 1996-06-07

Similar Documents

Publication Publication Date Title
KR100295562B1 (en) Noise reduction circuit
JP4670756B2 (en) Noise detection apparatus and method, and noise reduction apparatus and method
KR100262897B1 (en) Video signal noise reduction apparatus with variable s/n improving amount
JP5979856B2 (en) Image blur detector
US7145607B1 (en) Spatio-temporal video noise reduction system
KR100687645B1 (en) Motion detection device and noise reduction device using that
EP1924097A1 (en) Motion and scene change detection using color components
US4716462A (en) Motion adaptive television signal processing system
JP4768510B2 (en) Image quality improving apparatus and image quality improving method
JP3326827B2 (en) Noise removal circuit
JP2853298B2 (en) Television signal processor
JP3424372B2 (en) Noise reduction device
GB2253321A (en) Chrominance filtering system
JPH06121193A (en) Noise removing circuit
JP2000134510A (en) Circuit for removing noise of video signal
JP3429615B2 (en) Image signal noise reduction circuit
JPH04227183A (en) Dynamic signal detecting circuit
JP3115047B2 (en) Image noise reduction circuit
JP2768550B2 (en) Noise removal device
JPH04329073A (en) Noise removing circuit for television receiver
JPH05336413A (en) Method for eliminating noise
JPH11355610A (en) Contour correction circuit
JPH06245111A (en) Noise eliminating device for digital video signal
JP2000278557A (en) Noise reduction device
JPH04234266A (en) Noise reducing processor for moving image

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees