JP3399017B2 - Phase synchronizer - Google Patents

Phase synchronizer

Info

Publication number
JP3399017B2
JP3399017B2 JP10556893A JP10556893A JP3399017B2 JP 3399017 B2 JP3399017 B2 JP 3399017B2 JP 10556893 A JP10556893 A JP 10556893A JP 10556893 A JP10556893 A JP 10556893A JP 3399017 B2 JP3399017 B2 JP 3399017B2
Authority
JP
Japan
Prior art keywords
signal
phase
frequency
output
vco
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP10556893A
Other languages
Japanese (ja)
Other versions
JPH06318959A (en
Inventor
忠男 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
Denso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp filed Critical Denso Corp
Priority to JP10556893A priority Critical patent/JP3399017B2/en
Publication of JPH06318959A publication Critical patent/JPH06318959A/en
Application granted granted Critical
Publication of JP3399017B2 publication Critical patent/JP3399017B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 【0001】 【産業上の利用分野】この発明は、ダイレクトコンバー
ジョンFM受信機等において使用される位相同期装置に
関する。 【0002】 【従来の技術】ダイレクトコンバージョンFM受信機に
おいて、位相同期制御を行う技術としては、例えば米国
特許第4653117号に開示された技術が知られてい
る。ここに開示された技術においては、アップコンバー
ジョンした信号と、ここで使用された局部発振器(局
発)信号とを位相比較することによって、位相同期のた
めの位相比較信号を取り出すようにしている。しかし、
この様な位相同期手段にあっては、特に局発信号の周波
数が高い場合において、分周器が必要となるものであ
り、このため位相比較感度が低くなるという問題があ
る。 【0003】 【発明が解決しようとする課題】この発明は上記のよう
な点に鑑みなされたもので、アップコンバージョン信号
と局発信号との位相比較を行うことなく位相同期制御が
実行されるようにして、分周器等を使用した場合でも、
位相比較感度が充分に保たれるようにした、ダイレクト
コンバージョンFM受信機等に対して応用できるように
した位相同期装置を提供しようとするものである。 【0004】 【課題を解決するための手段】この発明に係る位相同期
装置は、入力信号を、被制御発振手段からの発振信号を
90°移相した第1および第2の周波数信号によって第
1および第2のベースバンド信号に変換する直交ベース
バンド変換手段と、変換された直交ベースバンド信号そ
れぞれと90°位相差の設定された所定周波数の直交信
号とを乗算し、この乗算された第1および第2のベース
バンド信号を加算および減算する、イメージリジェクシ
ョン型アップコンバージョンミキサーでなる周波数変換
手段と、加算および減算された結果の信号の相互を、位
相もしくは周波数比較する比較手段と、この比較手段か
らの比較結果に対応する出力によって被制御発振手段を
同期制御する同期制御手段とを備えるようにしたもので
ある。 【0005】 【作用】すなわち、この様に構成される位相同期装置に
あっては、第1および第2のベースバンド信号と90°
の位相差が設定された所定周波数の直交信号とを乗算す
ることにより、アップコンバージョンされた信号が得ら
れるもので、このアップコンバージョンされた信号同志
を加算したものと減算したものとの位相差は、局発信号
との位相差に比較して2倍の位相差がある。したがっ
て、この2つのアップコンバージョン信号の位相比較結
果によって、被制御発振手段を受信信号に同期させるた
めの位相比較信号が得られる。このときの位相比較感度
は、従来の局発出力とアップコンバージョン信号とを比
較した場合の2倍の感度となる。 【0006】 【実施例】以下、図面を参照してこの発明の一実施例を
説明する。図1はダイレクトコンバージョンFM受信機
に適用した実施例を示すもので、FM変調された受信信
号は、同相および同振幅の状態でミキサー111 および11
2 に入力される。そして、このミキサー111 および112
に対しては、被制御発振器を構成する電圧制御型発振器
(VCO)12から発振信号の供給される90°移相器13
からの90°の位相差が設定された信号をそれぞれ供給
する。 【0007】すなわち、受信信号はミキサー111 および
112 においてベースバンド直交信号に変換されるもの
で、ミキサー111 および112 それぞれからのベースバン
ド直交信号は、それぞれローパスフィルタ(LPF)14
1 および142 に供給し、このLPF141 および142 によ
って隣接の非希望波信号成分を除去する。そして、この
LPF141 および142 それぞれからの出力信号は、ミキ
サー151 および152 に対して入力される。 【0008】このミキサー151 および152 には、90°
移相器16で90°の位相差が設定された局発(局部発振
器)17からの信号が供給されるものであり、ミキサー15
1 および152 それぞれからの出力信号は加算器18で加算
され、また減算器19において減算されるようにする。こ
のミキサー151 および152 は、90°移相器16、局発1
7、加算器18および減算器19と共にイメージリジェクシ
ョン型アップコンバージョンミキサーを構成するように
なる。 【0009】すなわち、LPF141 および142 から出力
されるベースバンド直交信号は、ミキサー151 および15
2 によってアップコンバージョンされるものであるが、
このミキサー151 および152 の局発17からの入力は、9
0°移相器16によって直交されているものであるため、
ミキサー151 および152 それぞれからの出力を加算器18
で加算し、また減算器19で減算すると、受信信号を局発
17の周波数へ周波数変換できることになる。 【0010】このとき、この周波数変換された信号は、
LPF141 および142 において非希望波成分が除去され
ているものであるため、減算器19からの出力信号を復調
回路20においてFM復調することにより、受信復調信号
が得られる。 【0011】加算器18および減算器19それぞれからの出
力信号は、リミッタアンプ211 および212 に入力され、
それぞれ所用のレベルでリミッタを掛けるようにして増
幅する。そして、このリミッタアンプ211 および212 そ
れぞれからの出力信号は、位相比較器22で位相比較し、
その位相比較結果に対応して得られる信号は、ループフ
ィルタ23に供給して積分し、直流化する。このループフ
ィルタ23からの位相比較結果に対応した直流信号はVC
O12に供給するもので、このVCO12の発振周波数が位
相比較結果に対応して制御されるようにする。 【0012】ここで、VCO12の発振周波数が受信信号
と同じ周波数であれば、加算器18と減算器19それぞれか
らの出力は、局発17の発振周波数を中心として、それぞ
れ反対のスペクトラム構成を持つ。仮に、VCO12の発
振周波数と受信信号が異なる周波数であっても、加算器
18と減算器19の出力は、局発17の発振周波数に対してそ
れぞれ上下にずれるものであるため、その互いの周波数
差はVCO12の発振周波数との差の2倍の周波数とな
る。位相についても同様のことがいえる。 【0013】したがって、加算器18および減算器19から
の出力信号の位相差あるいは周波数差を比較器22におい
て検出し、通常のPLLシンセサイザと同様にVCO12
を制御することによって、VCO12の発振信号を受信信
号に対して同期させることができる。 【0014】以上の動作を、受信信号中心周波数ωs
VCO12の発振周波数ωu として、以下に説明する。 【0015】受信信号を変調成分i(t) として cos{ω
s t+i(t) }、90°移相器13の2つの出力をそれぞ
れ cosωvco t、 sinωvco tと表現すると、ミキサー
111および112 からの出力は、ゲインを“1”とすれば
それぞれ下記(1) および(2)式のようになる。 【0016】 (ミキサー111 出力)=(1/2)[ cos{ωs t+i(t) −ωvco t} + COS{ωs t+i(t) +ωvco t}]…………(1) (ミキサー112 出力)=(1/2)[ sin{−ωs t−i(t) +ωvco t} + sin{ωs t+i(t) +ωvco t}]…………(2) この(1) および(2) 式において、それぞれ第2項はLP
F141 および142 において除去されるものであるため、
それぞれ次のようになる。 (LPF141 の出力)=(1/2)[ cos{ωs t+i
(t) −ωvco t} (LPF142 の出力)=(1/2)[ sin{−ωs t−
i(t) +ωvco t} 90°移相器16の2つの出力をそれぞれ cosωu tおよ
び sinωu tと表現すると、ミキサー151 および152 の
出力はそれぞれ次のようになる。 (ミキサー151 出力)=(1/4)[ cos{ωs t+i
(t) −ωvco t−ωu t}+ cos{ωs t+i(t) −ω
vco t+ωu t}] (ミキサー152 出力)=(1/4)[ cos{−ωs t−
i(t) +ωvco t−ωu t}− cos{−ωs t−i(t)
+ωvco t+ωu t}] したがって、加算器18および減算器19からのそれぞれ出
力は(3) および(4) 式で示すようになる。 【0017】 (加算器18出力)=(1/2) cos{ωs t+i(t) −ωvco t+ωu t} ………(3) (減算器19出力)=(1/2) cos{ωs t+i(t) −ωvco t−ωu t} ………(4) ここで、VCO12と受信信号との角周波数差をωe (=
ωs −ωvco )とすると、上記(3) および(4) 式はそれ
ぞれ (加算器18出力)=(1/2) cos{ωu t+i(t) +
ωe t} (減算器19出力)=(1/2) cos{ωu t−i(t) −
ωe t} で表現され、したがって位相比較器22における2入力信
号の位相差は “2{i(t) +ωe t}”となる。 【0018】位相比較器22は、この位相差に応じた制御
電圧をループフィルタ23を介してVCO12に供給するよ
うになるものであるため、通常のPLLループと同様に
VCO12の発振出力は受信信号に対して位相同期するこ
とができ、その感度は2倍となる。 【0019】この実施例で示すように、この位相同期装
置をFM受信機として用いるようにする場合は、i(t)
に関する成分をループフィルタ23で除去することによっ
て、VCO12を受信信号周波数へ周波数ロックすること
ができる。 【0020】図2は図1で示したような位相同期装置
を、自動車電話の受信機のような高周波多チャンネルの
受信機に対して適用した例を示すもので、受信信号は希
望受信周波数帯のみを通過するバンドパスフィルタ(B
PF)30に入力する。このBPF30を通過した受信信号
は、希望受信周波数帯において充分な利得並びに雑音指
数特性を有する高周波低雑音アンプ31で増幅し、このア
ンプ31からの出力受信信号がミキサー32に供給される。 【0021】このミキサー32には、PLLシンセサイザ
33からの信号が入力されるもので、このPLLシンセサ
イザ33はアンプ31からの入力信号を所用の中間周波数に
変換するための局部発振器として用いられる。したがっ
てこのPLLシンセサイザ33は、可変分周器、VCO、
位相比較器、ループフィルタ等によって構成され、入力
される基準周波数信号に基づいて、多チャンネルの発振
を行う。 【0022】そして、ミキサー32からの中間周波数の出
力信号はアンプ34で増幅した後BPF35に供給し、この
BPF35からの出力信号が位相同期回路を構成するミキ
サー111 および112 に入力されるようにする。 【0023】位相同期回路部におけるミキサー151 およ
び152 に対しては、1/2分周回路361 および362 それ
ぞれからの信号が供給されるもので、1/2分周回路36
1 には入力される基準周波数信号を1/64分周回路37
で分周した後インバータ38で反転した信号が入力され
る。また1/2分周回路362 には1/64分周回路37か
らの出力がそのまま供給されるもので、1/2分周回路
361 および362 においては、1/64分周回路37からの
信号に基づいた直交信号を作り出す。この場合、特に出
力位相関係を固定するために、各分周器361 、3623同志
を結線するようにしている。 【0024】そして、加算器18からの出力を復調回路に
供給するようにしているもので、この復調回路はBPF
39、リミッタアンプ40、単安定マルチバイブレータ41、
LPF42および低周波アンプ43によって構成され、この
低周波アンプ43から復調信号が出力されるようにしてい
る。この復調回路においては、単安定マルチバイブレー
タ41においてFM変調信号をパルス数変化に置き換え、
LPF42によって積分して復調信号が得られるようにし
ている。 【0025】すなわち、この様に構成される受信機にお
いて、入力受信信号はミキサー32においてPLLシンセ
サイザ33からの信号に基づいて一定の中間周波数信号に
変換される。そして、この中間周波数信号がアンプ34お
よびBPF35において増幅されると共に妨害波除去が行
われて、ミキサー111 および112 に入力される。 【0026】その後は、図1の実施例で説明したと同様
にベースバンド直交信号に変換されてミキサー151 およ
び152 に供給されるもので、このミキサー151 および15
2 に入力される信号は直交信号であるので、加算器18お
よび減算器19からの出力に基づいてVCO12を所定の中
間周波数にロックできるようになる。この例において
は、受信信号は入力される基準周波数の1/128の周
波数の変換され、FM復調されるようになる。 【0027】図3は第3の実施例を示すもので、この実
施例においては図2で示した第2の実施例におけるFM
検波用のリミッタアンプ40と、位相比較用のリミッタア
ンプ212 を共用するようにしている。そして、位相比較
器22に対しては減算器19からの出力が供給されるリミッ
タアンプ211 からの出力と共に、FM検波用のリミッタ
アンプ40からの出力が供給され、リミッタアンプ211 か
らの出力とリミッタアンプ40からの出力の位相比較が行
われるようにする。したがって、図2の実施例に比較し
て部品点数が削減されて同様の効果が得られるようにな
る。 【0028】図4に示す第4の実施例においては、図1
で示した実施例におけるLPF141および142 が、それ
ぞれ2組のLPF451 と452 、および461 と462 によっ
て構成されるようにする。そして、ミキサー111 からの
出力は切り換えスイッチ471を介してLPF451 もしく
は452 の一方に供給され、選択されたLPF451 もしく
は452 の一方からの出力が切り換えスイッチ472 を介し
てミキサー151 に供給されるようにする。また、ミキサ
ー112 からの出力は切り換えスイッチ481 を介してLP
F461 もしくは462 の一方に選択供給され、この選択さ
れたLPF461もしくは462 からの出力は、切り換えス
イッチ482 を介してミキサー152 に入力される。ここ
で、LPF451 および461 は、それぞれLPF452 およ
び462 に対して、それぞれカットオフ周波数が高く設定
されている。 【0029】この様に構成することにより、受信FM信
号の占有帯域に対して最適な受信帯域が選択できるよう
になる。さらに、位相比較器22に対する入力帯域幅が広
くなるものであるため、VCO12のロック引き込み範囲
が広くなる。なお、この実施例で示した構成は、図2お
よび図3で示した実施例と組み合わせて構成することが
できる。 【0030】以上説明した実施例においては、特にダイ
レクトコンバージョン型のFM受信機に対して応用した
例を示したが、入力信号に対する発振信号の同期回路と
してこの様な例に限定されることなく、その他の応用が
可能である。 【0031】また、受信機に対する応用についても、F
M受信機に限らず振幅変調系、位相変調系、さらにパル
ス変調系等の各変調系に対して、またそれらの組み合わ
せ信号に対する受信機として、通常のダイレクトコンバ
ージョン受信機と同様に有効に応用できる。また、実施
例においてはミキサーやLPF等をハードウエアによっ
て構成するように説明しているが、これらの構成部分は
適宜ディジタル信号処理によって同様の機能が実現でき
るものである。 【0032】 【発明の効果】以上のようにこの発明に係る位相同期装
置にあっては、アップコンバージョン信号と局発信号と
の位相比較を行うことなく位相同期制御が実行されるよ
うになるものであり、また分周器等を使用した場合でも
位相比較感度が充分に得られるようになるもので、ダイ
レクトコンバージョンFM受信機等に対して効果的に応
用できるようになる。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a phase synchronizer used in a direct conversion FM receiver and the like. 2. Description of the Related Art A technique disclosed in US Pat. No. 4,653,117 is known as a technique for performing phase synchronization control in a direct conversion FM receiver. In the technique disclosed herein, a phase comparison signal for phase synchronization is extracted by comparing the phase of the up-converted signal with the local oscillator (local oscillation) signal used here. But,
Such a phase synchronizing means requires a frequency divider especially when the frequency of the local oscillation signal is high, which causes a problem that the phase comparison sensitivity is lowered. SUMMARY OF THE INVENTION The present invention has been made in view of the above points, and is intended to execute phase synchronization control without comparing the phase between an up-conversion signal and a local oscillation signal. Even when using a frequency divider,
An object of the present invention is to provide a phase synchronizer which can maintain a sufficient phase comparison sensitivity and can be applied to a direct conversion FM receiver or the like. A phase synchronizer according to the present invention is characterized in that an input signal is firstly shifted by first and second frequency signals obtained by shifting an oscillation signal from a controlled oscillation means by 90 °. And a quadrature base for converting to a second baseband signal
Band converting means, and the converted orthogonal baseband signal and
A quadrature signal of a predetermined frequency with a 90 ° phase difference
And the multiplied first and second bases
Image rejection for adding and subtracting band signals
Frequency conversion using an up-conversion mixer
Means and the position of the added and subtracted signals relative to each other.
Comparison means for phase or frequency comparison and this comparison means
The controlled oscillator is controlled by the output corresponding to the comparison result.
A synchronous control means for performing synchronous control.
is there. [0005] That is, in the phase synchronizer configured as described above, the first and second baseband signals are shifted by 90 °.
By multiplying by a quadrature signal of a predetermined frequency in which the phase difference is set, an up-converted signal is obtained.The phase difference between the sum of the up-converted signals and the difference obtained by subtracting the up-converted signals is , The phase difference is twice as large as the phase difference with the local oscillation signal. Therefore, a phase comparison signal for synchronizing the controlled oscillating means with the received signal is obtained from the phase comparison result of the two up-conversion signals. The phase comparison sensitivity at this time is twice as high as that obtained when comparing the conventional local oscillation output with the up-conversion signal. An embodiment of the present invention will be described below with reference to the drawings. FIG. 1 shows an embodiment in which the present invention is applied to a direct-conversion FM receiver.
Entered in 2. And this mixer 111 and 112
, A 90 ° phase shifter 13 supplied with an oscillation signal from a voltage controlled oscillator (VCO) 12 constituting a controlled oscillator.
And a signal having a phase difference of 90 ° is provided. That is, the received signal is supplied to the mixer 111 and the mixer 111.
In 112, the baseband quadrature signal from each of the mixers 111 and 112 is converted into a baseband quadrature signal by a low-pass filter (LPF) 14.
The LPFs 141 and 142 remove adjacent undesired wave signal components. Output signals from the LPFs 141 and 142 are input to mixers 151 and 152, respectively. The mixers 151 and 152 have 90 °
A signal from a local oscillator (local oscillator) 17 having a 90 ° phase difference set by the phase shifter 16 is supplied to the mixer 15.
The output signals from 1 and 152 are added in an adder 18 and subtracted in a subtractor 19. The mixers 151 and 152 have a 90 ° phase shifter 16,
7. Together with the adder 18 and the subtractor 19, an image rejection type up-conversion mixer is constituted. That is, the baseband quadrature signals output from the LPFs 141 and 142 are mixed with the mixers 151 and 15 respectively.
Upconverted by 2,
The input from the local oscillator 17 of the mixers 151 and 152 is 9
Since they are orthogonal by the 0 ° phase shifter 16,
The outputs from mixers 151 and 152 are added to adder 18
, And subtracted by subtractor 19, the received signal is
The frequency can be converted to 17 frequencies. At this time, the frequency-converted signal is
Since the undesired wave components have been removed in the LPFs 141 and 142, the demodulation circuit 20 FM-demodulates the output signal from the subtracter 19 to obtain a received demodulated signal. Output signals from the adder 18 and the subtractor 19 are input to limiter amplifiers 211 and 212, respectively.
Amplify each with the limiter applied at the required level. The output signals from the limiter amplifiers 211 and 212 are compared in phase by the phase comparator 22.
The signal obtained corresponding to the phase comparison result is supplied to the loop filter 23, integrated, and converted to DC. The DC signal corresponding to the phase comparison result from the loop filter 23 is VC
This is supplied to O12 so that the oscillation frequency of the VCO 12 is controlled in accordance with the result of the phase comparison. Here, if the oscillation frequency of the VCO 12 is the same as that of the received signal, the outputs from the adder 18 and the subtractor 19 each have an opposite spectrum configuration around the oscillation frequency of the local oscillator 17. . Even if the oscillation frequency of the VCO 12 and the received signal are different, the adder
Since the outputs of 18 and the subtracter 19 are vertically shifted with respect to the oscillation frequency of the local oscillator 17, the frequency difference between them is twice as large as the difference from the oscillation frequency of the VCO 12. The same can be said for the phase. Accordingly, the phase difference or the frequency difference between the output signals from the adder 18 and the subtractor 19 is detected by the comparator 22, and the VCO 12 is detected in the same manner as in the ordinary PLL synthesizer.
, The oscillation signal of the VCO 12 can be synchronized with the received signal. The above operation is performed by changing the received signal center frequency ω s ,
The oscillation frequency ω u of the VCO 12 will be described below. Cos {ω where the received signal is a modulation component i (t)
s t + i (t)} , 90 ° 2 two outputs respectively cos .omega vco t of the phase shifter 13, it is expressed as sin .omega vco t, mixer
The outputs from 111 and 112 are given by the following equations (1) and (2), respectively, assuming that the gain is "1". [0016] (mixer 111 output) = (1/2) [cos { ω s t + i (t) -ω vco t} + COS {ω s t + i (t) + ω vco t}] ............ (1) ( mixer 112 output) = (1/2) [sin { -ω s t-i (t) + ω vco t} + sin {ω s t + i (t) + ω vco t}] ............ (2) the (1 ) And (2), the second term is LP
Since it is removed in F141 and 142,
Each is as follows. (The output of the LPF141) = (1/2) [cos {ω s t + i
(t) −ω vco t} (output of LPF 142) = (1/2) [sin {−ω s t−
Expressed i (t) + ω vco t } 90 ° phase shifter 16 of the two outputs respectively cos .omega u t and sin .omega u t, each output of the mixer 151 and 152 is as follows. (Mixer 151 output) = (1/4) [cos {ω s t + i
(t) -ω vco t-ω u t} + cos {ω s t + i (t) -ω
vco t + ω u t}] ( mixer 152 output) = (1/4) [cos { -ω s t-
i (t) + ω vco t -ω u t} - cos {-ω s t-i (t)
+ Ω vco t + ω u t}] Therefore, the outputs from the adder 18 and the subtracter 19 are as shown by the equations (3) and (4). [0017] (adder 18 output) = (1/2) cos {ω s t + i (t) -ω vco t + ω u t} ......... (3) ( subtractor 19 output) = (1/2) cos { ω s t + i (t) -ω vco t-ω u t} ......... (4) , where the angular frequency difference between the received signal and vCO 12 omega e (=
ω s −ω vco ), the above equations (3) and (4) are respectively (output of the adder 18) = (1/2) cos {ω ut + i (t) +
ω e t} (subtractor 19 output) = (1/2) cos {ω u t-i (t) -
ω} 、 、 し たっ て 、 、 、 、 、 、 、 、 、 、 、, 、 た が っ て 、 、 しが っ て しが っ て 、 、 、 、 、 、 、 、. Since the phase comparator 22 supplies a control voltage corresponding to the phase difference to the VCO 12 through the loop filter 23, the oscillating output of the VCO 12 is the same as that of a normal PLL loop. , And the sensitivity is doubled. As shown in this embodiment, when this phase synchronizer is used as an FM receiver, i (t)
The VCO 12 can be frequency-locked to the received signal frequency by removing the components related to the VCO 12 with the loop filter 23. FIG. 2 shows an example in which the phase synchronizer as shown in FIG. 1 is applied to a high-frequency multi-channel receiver such as a receiver of a car telephone. Band-pass filter (B
PF) 30. The received signal that has passed through the BPF 30 is amplified by a high-frequency low-noise amplifier 31 having sufficient gain and noise figure characteristics in a desired receiving frequency band, and an output received signal from the amplifier 31 is supplied to a mixer 32. The mixer 32 has a PLL synthesizer.
The PLL synthesizer 33 is used as a local oscillator for converting an input signal from the amplifier 31 into a required intermediate frequency. Therefore, the PLL synthesizer 33 includes a variable frequency divider, a VCO,
It is configured by a phase comparator, a loop filter, and the like, and oscillates on multiple channels based on an input reference frequency signal. The output signal of the intermediate frequency from the mixer 32 is amplified by the amplifier 34 and then supplied to the BPF 35 so that the output signal from the BPF 35 is input to the mixers 111 and 112 constituting the phase locked loop. . The mixers 151 and 152 in the phase synchronization circuit are supplied with signals from the 1/2 frequency dividers 361 and 362, respectively.
In 1, the input reference frequency signal is divided by a 1/64 frequency divider 37.
, And the signal inverted by the inverter 38 is input. The output from the 1/64 frequency divider 37 is supplied to the 1/2 frequency divider 362 as it is.
In 361 and 362, a quadrature signal based on the signal from the 1/64 frequency divider 37 is generated. In this case, particularly, in order to fix the output phase relationship, the frequency dividers 361 and 3623 are connected to each other. The output from the adder 18 is supplied to a demodulation circuit.
39, limiter amplifier 40, monostable multivibrator 41,
An LPF 42 and a low-frequency amplifier 43 are provided, and a demodulated signal is output from the low-frequency amplifier 43. In this demodulation circuit, a monostable multivibrator 41 replaces the FM modulation signal with a pulse number change,
The demodulated signal is obtained by integration by the LPF. That is, in the receiver configured as described above, the input received signal is converted into a constant intermediate frequency signal in the mixer 32 based on the signal from the PLL synthesizer 33. Then, the intermediate frequency signal is amplified in the amplifier 34 and the BPF 35, and the interference wave is removed, and is input to the mixers 111 and 112. Thereafter, the signals are converted into baseband quadrature signals and supplied to mixers 151 and 152 in the same manner as described in the embodiment of FIG.
Since the signal input to 2 is a quadrature signal, the VCO 12 can be locked at a predetermined intermediate frequency based on the output from the adder 18 and the subtractor 19. In this example, the received signal is converted to a frequency of 1/128 of the input reference frequency and FM-demodulated. FIG. 3 shows a third embodiment. In this embodiment, the FM in the second embodiment shown in FIG.
The limiter amplifier 40 for detection and the limiter amplifier 212 for phase comparison are shared. The output from the limiter amplifier 211 to which the output from the subtractor 19 is supplied to the phase comparator 22 and the output from the limiter amplifier 40 for FM detection are supplied to the phase comparator 22, and the output from the limiter amplifier 211 and the limiter The phase comparison of the output from the amplifier 40 is performed. Therefore, the number of components is reduced as compared with the embodiment of FIG. 2, and the same effect can be obtained. In the fourth embodiment shown in FIG.
The LPFs 141 and 142 in the embodiment shown in FIG. 4 are constituted by two sets of LPFs 451 and 452 and 461 and 462, respectively. The output from the mixer 111 is supplied to one of the LPFs 451 and 452 via the changeover switch 471, and the output from one of the selected LPFs 451 and 452 is supplied to the mixer 151 via the changeover switch 472. . The output from the mixer 112 is supplied to the LP through a switch 481.
The output from the selected LPF 461 or 462 is input to the mixer 152 via the changeover switch 482. The LPFs 451 and 461 have higher cutoff frequencies than the LPFs 452 and 462, respectively. With this configuration, it is possible to select an optimum receiving band for the occupied band of the received FM signal. Further, since the input bandwidth to the phase comparator 22 is widened, the lock pull-in range of the VCO 12 is widened. The configuration shown in this embodiment can be combined with the embodiment shown in FIGS. 2 and 3. In the embodiment described above, an example in which the present invention is applied particularly to a direct conversion type FM receiver has been described. However, the present invention is not limited to such an example as a circuit for synchronizing an oscillation signal with respect to an input signal. Other applications are possible. Also, regarding the application to the receiver, F
It can be applied to not only the M receiver but also each modulation system such as an amplitude modulation system, a phase modulation system, and a pulse modulation system, and as a receiver for a combination signal thereof, similarly to a normal direct conversion receiver. . In the embodiment, the mixer, the LPF, and the like are described as being configured by hardware. However, these components can appropriately realize similar functions by digital signal processing. As described above, in the phase synchronization device according to the present invention, the phase synchronization control is performed without comparing the phase of the up-conversion signal with the local oscillation signal. In addition, even when a frequency divider or the like is used, a sufficient phase comparison sensitivity can be obtained, so that it can be effectively applied to a direct conversion FM receiver or the like.

【図面の簡単な説明】 【図1】この発明の一実施例に係る位相同期装置を説明
するための回路構成図。 【図2】位相同期装置を高周波多チャンネル電話受信機
に応用した第2の実施例を説明する回路構成図。 【図3】同じく第3の実施例を説明する回路構成図。 【図4】同期位相装置の第4の実施例を説明する回路構
成図。 【符号の説明】 111 、112 、151 、152 …ミキサー、12…電圧制御型発
振器(VCO)、13、16…90°移相器、141 、142 …
ローパスフィルタ(LPF)、17…局部発振器(局
発)、18…加算器、19…減算器、20…FM復調回路。
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a circuit configuration diagram for explaining a phase synchronizer according to an embodiment of the present invention. FIG. 2 is a circuit diagram illustrating a second embodiment in which the phase synchronizer is applied to a high-frequency multi-channel telephone receiver. FIG. 3 is a circuit diagram illustrating a third embodiment. FIG. 4 is a circuit configuration diagram illustrating a fourth embodiment of the synchronous phase device. [Description of References] 111, 112, 151, 152 ... mixer, 12 ... voltage-controlled oscillator (VCO), 13, 16 ... 90-degree phase shifter, 141, 142 ...
Low pass filter (LPF), 17: local oscillator (local oscillation), 18: adder, 19: subtractor, 20: FM demodulation circuit.

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平4−79546(JP,A) 特開 平6−77737(JP,A) 特開 昭64−72626(JP,A) 特公 平5−83038(JP,B2) 特公 昭53−5491(JP,B2) 特公 昭63−47313(JP,B1) 特許2964573(JP,B2) (58)調査した分野(Int.Cl.7,DB名) H04L 27/00 H03D 7/00 H04B 14/00 ──────────────────────────────────────────────────続 き Continuation of the front page (56) References JP-A-4-79546 (JP, A) JP-A-6-77737 (JP, A) JP-A-64-72626 (JP, A) 83038 (JP, B2) JP-B-53-5549 (JP, B2) JP-B-63-47313 (JP, B1) Patent 2964573 (JP, B2) (58) Fields investigated (Int. Cl. 7 , DB name) H04L 27/00 H03D 7/00 H04B 14/00

Claims (1)

(57)【特許請求の範囲】 【請求項1】 入力信号を、被制御発振手段からの発振
信号を90°移相した第1および第2の周波数信号によ
って第1および第2のベースバンド信号に変換する直交
ベースバンド変換手段と、 前記変換された直交ベースバンド信号それぞれと90°
位相差の設定された所定周波数の直交信号とを乗算し、
この乗算された前記第1および第2のベースバンド信号
を加算および減算する、イメージリジェクション型アッ
プコンバージョンミキサーでなる周波数変換手段と、 前記加算および減算された結果の信号の相互を、位相も
しくは周波数比較する比較手段と、 この比較手段からの比較結果に対応する出力によって前
記被制御発振手段を同期制御する同期制御手段と、 を具備したことを特徴とする位相同期装置。
(57) The first and second baseband signals are converted from an input signal by first and second frequency signals obtained by shifting the oscillation signal from the controlled oscillation means by 90 °. Orthogonal baseband converting means for converting the orthogonal orthogonal baseband signals into 90 °
Multiply by a quadrature signal of a predetermined frequency with the phase difference set ,
The multiplied first and second baseband signals
Image rejection type
Frequency conversion means comprising a pre-conversion mixer ; comparison means for comparing the signals of the addition and subtraction results with each other in phase or frequency; and an output corresponding to the comparison result from the comparison means. A phase synchronization device, comprising: synchronization control means for performing synchronization control.
JP10556893A 1993-05-06 1993-05-06 Phase synchronizer Expired - Fee Related JP3399017B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10556893A JP3399017B2 (en) 1993-05-06 1993-05-06 Phase synchronizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10556893A JP3399017B2 (en) 1993-05-06 1993-05-06 Phase synchronizer

Publications (2)

Publication Number Publication Date
JPH06318959A JPH06318959A (en) 1994-11-15
JP3399017B2 true JP3399017B2 (en) 2003-04-21

Family

ID=14411140

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10556893A Expired - Fee Related JP3399017B2 (en) 1993-05-06 1993-05-06 Phase synchronizer

Country Status (1)

Country Link
JP (1) JP3399017B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100419427B1 (en) * 1996-06-24 2004-05-31 삼성전자주식회사 Method for adjusting frequency of voltage control oscillator in wireless communication system
US7024169B2 (en) * 2002-01-25 2006-04-04 Qualcomm Incorporated AMPS receiver using a zero-IF architecture
JP7060785B2 (en) * 2017-01-26 2022-04-27 ミツミ電機株式会社 Radar transceiver

Also Published As

Publication number Publication date
JPH06318959A (en) 1994-11-15

Similar Documents

Publication Publication Date Title
KR100279031B1 (en) Frequency Modulation Receiver
JP2637457B2 (en) Television signal frequency conversion circuit
US4814715A (en) Mixer arrangement for suppression of oscillator interference in quadrature demodulators
EP0883242A2 (en) Radio receiver and method of operation
JP2002512471A (en) Direct conversion receiver
JPH09505695A (en) Phase / frequency modulator
JPH06334553A (en) Intermediate frequency fm receiver for increasing bandwidth by using analog over-sampling
GB2324919A (en) Modulation or frequency conversion by time sharing
CA1299249C (en) Receiver comprising parallel signal paths
EP1246360A1 (en) Dual digital television tuner
US6559899B1 (en) Digital blocks television tuner having simple baseband signal processing portion
JP3169690B2 (en) Receiver
EP0883237A1 (en) Radio receiver and method of operation
US3873931A (en) FM demodulator circuits
KR970007985B1 (en) Directly mixing synchronous am receiver
JPH0250676B2 (en)
JP3399017B2 (en) Phase synchronizer
JP4016945B2 (en) Receiving machine
EP0576078B1 (en) FM receiver
KR100994581B1 (en) Direct downconversion receiver
JPH0221194B2 (en)
JPH077741A (en) Method and circuit for color signal demodulation
US20030067357A1 (en) Automatic multiple II/4 phase shifter
JPH06164243A (en) Direct conversion receiver circuit
KR100224104B1 (en) Apparatus and method for converting frequency

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees