JP3388542B2 - Exposure method - Google Patents

Exposure method

Info

Publication number
JP3388542B2
JP3388542B2 JP33810299A JP33810299A JP3388542B2 JP 3388542 B2 JP3388542 B2 JP 3388542B2 JP 33810299 A JP33810299 A JP 33810299A JP 33810299 A JP33810299 A JP 33810299A JP 3388542 B2 JP3388542 B2 JP 3388542B2
Authority
JP
Japan
Prior art keywords
layer
alignment
error
alignment mark
array
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP33810299A
Other languages
Japanese (ja)
Other versions
JP2001155988A (en
Inventor
匡志 藤本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP33810299A priority Critical patent/JP3388542B2/en
Publication of JP2001155988A publication Critical patent/JP2001155988A/en
Application granted granted Critical
Publication of JP3388542B2 publication Critical patent/JP3388542B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、半導体装置の製造
工程における半導体ウェハに対する露光方法に関し、特
に、ウェハの露光ショットのうち複数のショットにおけ
るアライメントマークを計測して位置誤差を統計的に処
理し、各フィールドの位置を決定して露光するグローバ
ルアライメント露光方法に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an exposure method for a semiconductor wafer in a semiconductor device manufacturing process, and more particularly to measuring alignment marks in a plurality of exposure shots of a wafer and statistically processing position errors. , A global alignment exposure method for determining the position of each field and exposing.

【0002】[0002]

【従来の技術】レチクルパターンとウェハ上に形成され
たパターンとの位置合わせ(アライメント)手法とし
て、現在、グローバルアライメントが一般的に用いられ
ている。
2. Description of the Related Art Global alignment is currently generally used as a method for aligning a reticle pattern with a pattern formed on a wafer.

【0003】グローバルアライメントの手順は次のよう
になる。ウェハ上に形成された全てのショットの中から
アライメント計測ショットを通常8〜20個程度指定
し、それらのショット内に形成されたウェハアライメン
トマーク位置をアライメント光学系で計測し、設計値か
らのウェハのアライメント計測ショットの配列誤差Δx
1〜Δxn、Δy1〜Δynを求める。これらから、シ
ョット配列伸縮量・回転量・オフセット誤差等がウェハ
全体として最も小さくなるようなショット配列補正値を
最小2乗法等の統計手法を用いて求める。各ショットの
露光の際、上記算出されたショット配列補正値によって
X−Yステージの位置を補正する。
The procedure of global alignment is as follows. Normally, about 8 to 20 alignment measurement shots are designated from all shots formed on the wafer, the wafer alignment mark positions formed in those shots are measured by the alignment optical system, and the wafer from the design value is measured. Alignment measurement shot alignment error Δx
1 to Δxn and Δy1 to Δyn are obtained. From these, a shot array correction value that minimizes the shot array expansion / contraction amount / rotation amount / offset error for the entire wafer is obtained using a statistical method such as the least square method. At the time of exposure of each shot, the position of the XY stage is corrected by the shot arrangement correction value calculated above.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、現状
は、特定の1つの下地レイヤーをウェハアライメントマ
ーク計測に用いているが、下地膜厚のロット間差等のた
め、しばしばアライメント精度が非常に悪くなる場合が
ある。
However, at present, one specific underlayer is used for the wafer alignment mark measurement, but the alignment accuracy often becomes very poor due to the difference in the underlayer film thickness between lots. There are cases.

【0005】本発明の目的は、安定したアライメント精
度が得られ、下地膜厚のロット間差等によってアライメ
ント精度が悪化して結果的に製品の歩留まり低下を招く
ことのない露光方法を提供することにある。
An object of the present invention is to provide an exposure method in which stable alignment accuracy is obtained, and the alignment accuracy is not deteriorated due to the difference in the underlayer film thickness between lots and the like, resulting in a decrease in product yield. It is in.

【0006】[0006]

【課題を解決するための手段】本発明の第1の露光方法
は、位置検出用の第1アライメントマークを所定の規則
に従って縦横に規則的に繰り返し配列した基板を第1レ
イヤーとし、前記第1レイヤー上に堆積し、前記第1ア
ライメントマークと異なる位置に前記所定の規則に従っ
て配列した第2アライメントマークを有する第1材料膜
を第2レイヤーとし、順次、nを3以上の整数としたと
き、前記第(n−1)レイヤー上に堆積し、前記第(n
−1)アライメントマークと異なる位置に第nアライメ
ントマークを有する第(n−1)材料膜を第nレイヤー
とするチップ配列基板を用意し、前記チップ配列基板全
体に渡って前記第nレイヤーのマスクパターンを形成す
るための露光を露光ショット毎に行うに当たって、予
め、前記露光ショットのうち複数の露光ショットを選択
してサンプリング露光ショットとし、前記サンプリング
露光ショットにおいて前記第nレイヤーより下層にある
下層レイヤーのうち、少なくとも一つのレイヤーを検出
対象レイヤーとし、前記検出対象レイヤーが有するアラ
イメントマークの位置を検出して前記チップ配列基板の
配列誤差を求め、前記下層レイヤーのうち複数のレイヤ
ーを選択して被選択レイヤーとし、前記被選択レイヤー
が有するアライメントマークの位置を検出して前記チッ
プ配列基板の配列誤差を求め、前記配列誤差を補正する
補正値に基づいて前記チップ配列基板を移動・露光する
露光方法であって、前記被選択レイヤーが有するアライ
メントマークの位置を検出して前記チップ配列基板の配
列誤差を求める工程は、最初に前記被選択レイヤーのう
ちの最上層のレイヤーが有するアライメントマークを検
出して前記チップ配列基板の第1配列誤差を求め、前記
第1配列誤差のうち線形成分を除去した後の第1残留ラ
ンダム配列誤差が基準アライメント精度以内であるとき
は前記第1配列誤差を補正データとし、前記第1残留ラ
ンダム配列誤差が基準アライメント精度を超えるとき
は、前記被選択レイヤーを前記最上層のレイヤーの直下
のレイヤーから最下層のレイヤーに到るまで、各被選択
レイヤーにおける残留ランダム配列誤差が基準アライメ
ント精度を超える限り、順次下層のレイヤーに移動し
て、前記被選択レイヤー毎に前記被選択レイヤーが有す
るアライメントマークの位置を検出して前記チップ配列
基板の第2配列誤差及び第2 残留ランダム配列誤差を求
め、前記第2残留ランダム配列誤差が基準アライメント
精度以内に収まったときは、前記第2残留ランダム配列
誤差が基準アライメント精度以内に収まった前記被選択
レイヤーにおける前記第2配列誤差を補正データとする
工程であることを特徴とする。
According to a first exposure method of the present invention, a substrate in which first alignment marks for position detection are regularly arranged in a matrix in a vertical and horizontal direction according to a predetermined rule is used as a first layer. When the first material film deposited on the layer and having the second alignment mark arranged at a position different from the first alignment mark according to the predetermined rule is the second layer, and n is an integer of 3 or more, Depositing on the (n-1) th layer,
-1) A chip array substrate having an (n-1) th material film having an nth alignment mark at a position different from the alignment mark as an nth layer is prepared, and the mask of the nth layer is provided over the entire chip array substrate. In performing exposure for forming a pattern for each exposure shot, a plurality of exposure shots are selected in advance as sampling exposure shots, and a lower layer below the nth layer in the sampling exposure shots. Among them, at least one layer is the detection target layer, the position of the alignment mark of the detection target layer is detected to obtain the alignment error of the chip array substrate , and a plurality of the lower layers are selected to select the target layer. Alignment of the selected layer as a selected layer Detecting the position of the mark seeking alignment errors of the chip sequence substrate, moving, exposing the chip sequence substrate based on the correction value for correcting the sequence error
An exposure method, which comprises aligning the selected layer
Alignment of the chip array board by detecting the position of the
The step of obtaining the column error is performed by first selecting the selected layer.
The alignment mark of the uppermost layer
To obtain the first arrangement error of the chip arrangement board,
The first residual error after removing the linear component of the first array error.
When the random alignment error is within the reference alignment accuracy
Is the first array error, and the first residual error is corrected data.
When the random alignment error exceeds the standard alignment accuracy
Puts the selected layer directly under the top layer
Each layer is selected from the layer up to the bottom layer
The residual random alignment error in the layer is
As long as it exceeds the
And each of the selected layers has a selected layer.
The position of the alignment mark
Obtain the second array error of the substrate and the second residual random array error
Therefore, the second residual random array error is the reference alignment.
When it falls within the precision, the second residual random array
The selected item whose error is within the standard alignment accuracy
Use the second array error in the layer as correction data
It is characterized by being a process .

【0007】本発明の第2の露光方法は、位置検出用の
第1アライメントマークを所定の規則に従って縦横に規
則的に繰り返し配列した基板を第1レイヤーとし、前記
第1レイヤー上に堆積し、前記第1アライメントマーク
と異なる位置に前記所定の規則に従って配列した第2ア
ライメントマークを有する第1材料膜を第2レイヤーと
し、順次、nを3以上の整数としたとき、前記第(n−
1)レイヤー上に堆積し、前記第(n−1)アライメン
トマークと異なる位置に第nアライメントマークを有す
る第(n−1)材料膜を第nレイヤーとするチップ配列
基板を用意し、前記チップ配列基板全体に渡って前記第
nレイヤーのマスクパターンを形成するための露光を露
光ショット毎に行うに当たって、予め、前記露光ショッ
トのうち複数の露光ショットを選択してサンプリング露
光ショットとし、前記サンプリング露光ショットにおい
て前記第nレイヤーより下層にある下層レイヤーのう
ち、少なくとも一つのレイヤーを検出対象レイヤーと
し、前記検出対象レイヤーが有するアライメントマーク
の位置を検出して前記チップ配列基板の配列誤差を求
め、前記下層レイヤーのうち複数のレイヤーを選択して
被選択レイヤーとし、前記被選択レイヤーが有するアラ
イメントマークの位置を検出して前記チップ配列基板の
配列誤差を求め、前記配列誤差を補正する補正値に基づ
いて前記チップ配列基板を移動・露光する露光方法であ
って、前記被選択レイヤーが有するアライメントマーク
の位置を検出して前記チップ配列基板の配列誤差を求め
る工程は、最初に前記被選択レイヤーのうちの最上層の
レイヤーが有するアライメントマークを検出して前記チ
ップ配列基板の露光装置に対する第1配列誤差を求め、
前記第1配列誤差のうち線形成分を除去した後の第1残
留ランダム配列誤差が基準アライメント精度以内である
ときは前記第1配列誤差を補正データとし、前記第1残
留ランダム配列誤差が基準アライメント精度を超えると
きは、前記被選択レイヤーを前記最上層のレイヤーの直
下のレイヤーから最下層のレイヤーに向かって順次下層
のレイヤーに移動して、前記被選択レイヤー毎に前記被
選択レイヤーが有するアライメントマークの位置を検出
して前記チップ配列基板の配列誤差を求め、下層のレイ
ヤーに移動する過程において、前記被選択レイヤーのう
ちの最上層のレイヤーが有するアライメントマークの前
記第1配列誤差と前記被選択レイヤ ー毎の配列誤差を通
算したときのトータル残留ランダム配列誤差が基準アラ
イメント精度以内に収まったときに、前記トータル配列
誤差を補正データとする工程であることを特徴とする。
The second exposure method of the present invention is for position detection.
Align the first alignment mark vertically and horizontally according to the prescribed rules.
The substrate that is regularly arranged repeatedly is used as the first layer, and
The first alignment mark deposited on the first layer
The second array arranged in a position different from
The first material film having the alignment mark as the second layer
Then, sequentially, when n is an integer of 3 or more, the (n-
1) Deposition on the layer, the (n-1) th alignment
The n-th alignment mark at a position different from the mark
Chip array with the (n-1) th material film as the nth layer
A substrate is prepared, and the chip array substrate is entirely covered by the first substrate.
Exposing the exposure to form the n-layer mask pattern
Before performing each light shot, the exposure shot
Select multiple exposure shots from the
As a light shot, the sampling exposure shot
The lower layer below the nth layer.
Then, at least one layer is the detection target layer
The alignment mark of the detection target layer
Position to detect the array error of the chip array board.
So, select multiple layers from the lower layers
The selected layer is an array that the selected layer has
Of the chip array board by detecting the position of the
The array error is calculated and based on the correction value for correcting the array error.
And an exposure method for moving and exposing the chip array substrate.
The alignment mark of the selected layer
Position to detect the array error of the chip array board
The first step is to select the top layer of the selected layers.
The alignment mark of the layer is detected and the
Find the first array error for the exposure device of the array substrate,
The first residual after removing the linear component of the first array error.
Random sequence error is within the standard alignment accuracy
In this case, the first array error is used as correction data and the first residual error
When the residual random sequence error exceeds the standard alignment accuracy
The selected layer directly above the top layer.
From the bottom layer to the bottom layer, the bottom layer
Move to the layer of
Detects the position of the alignment mark of the selected layer
Then, the array error of the chip array substrate is calculated, and the lower layer
In the process of moving to the
Before the alignment mark of the uppermost layer
Through the serial sequence error of the first alignment errors and the each the selected layer chromatography
The total residual random array error when calculated is the reference error.
The total array when it falls within the
The process is characterized in that an error is used as correction data.

【0008】本発明の第3の露光方法は、位置検出用の
第1アライメントマークを所定の規則に従って縦横に規
則的に繰り返し配列した基板を第1レイヤーとし、前記
第1レイヤー上に堆積し、前記第1アライメントマーク
と異なる位置に前記所定の規則に従って配列した第2ア
ライメントマークを有する第1材料膜を第2レイヤーと
し、順次、nを3以上の整数としたとき、前記第(n−
1)レイヤー上に堆積し、前記第(n−1)アライメン
トマークと異なる位置に第nアライメントマークを有す
る第(n−1)材料膜を第nレイヤーとするチップ配列
基板を用意し、前記チップ配列基板全体に渡って前記第
nレイヤーのマスクパターンを形成するための露光を露
光ショット毎に行うに当たって、予め、前記露光ショッ
トのうち複数の露光ショットを選択してサンプリング露
光ショットとし、前記サンプリング露光ショットにおい
て前記第nレイヤーより下層にある下層レイヤーのう
ち、少なくとも一つのレイヤーを検出対象レイヤーと
し、前記検出対象レイヤーが有するアライメントマーク
の位置を検出して前記チップ配列基板の配列誤差を求
め、前記下層レイヤーのうち複数のレイヤーを選択して
被選択レイヤーとし、前記被選択レイヤーが有するアラ
イメントマークの位置を検出して前記チップ配列基板の
配列誤差を求め、前記配列誤差を補正する補正値に基づ
いて前記チップ配列基板を移動・露光する露光方法であ
って、 前記被選択レイヤーが有するアライメントマー
クの位置を検出して前記チップ配列基板の配列誤差を求
める工程は、前記被選択レイヤーの全てのレイヤーが有
するアライメントマークの位置を前記被選択レイヤーの
最上層から始めて最下層に到るまでレイヤー毎に順次検
出して前記チップ配列基板の配列誤差をレイヤー毎に求
め、前記レイヤー毎に求めた前記配列誤差のうち線形成
分を除去した後の残留ランダム配列誤差が全て基準アラ
イメント精度を超えるときは、前記レイヤー毎に求めた
前記配列誤差のうち最小の残留ランダム配列誤差が得ら
れるレイヤーの配列誤差を補正データとする工程である
ことを特徴とする。
The third exposure method of the present invention is for position detection.
Align the first alignment mark vertically and horizontally according to the prescribed rules.
The substrate that is regularly arranged repeatedly is used as the first layer, and
The first alignment mark deposited on the first layer
The second array arranged in a position different from
The first material film having the alignment mark as the second layer
Then, sequentially, when n is an integer of 3 or more, the (n-
1) Deposition on the layer, the (n-1) th alignment
The n-th alignment mark at a position different from the mark
Chip array with the (n-1) th material film as the nth layer
A substrate is prepared, and the chip array substrate is entirely covered by the first substrate.
Exposing the exposure to form the n-layer mask pattern
Before performing each light shot, the exposure shot
Select multiple exposure shots from the
As a light shot, the sampling exposure shot
The lower layer below the nth layer.
Then, at least one layer is the detection target layer
The alignment mark of the detection target layer
Position to detect the array error of the chip array board.
So, select multiple layers from the lower layers
The selected layer is an array that the selected layer has
Of the chip array board by detecting the position of the
The array error is calculated and based on the correction value for correcting the array error.
And an exposure method for moving and exposing the chip array substrate.
The alignment layer of the selected layer
Position to detect the alignment error of the chip array board.
All layers of the selected layer are
Align the position of the alignment mark on the selected layer.
Start from the top layer and sequentially detect each layer until reaching the bottom layer.
To obtain the array error of the chip array board for each layer.
Line formation of the array error obtained for each layer.
The residual random array error after removing
Element accuracy, it was calculated for each layer.
The smallest residual random array error among the array errors is obtained.
This is the process of using the array error of the layer to be corrected data.
It is characterized by

【0009】以上の露光方法において、前記残留ランダ
ム配列誤差は、前記被選択レイヤーが前記サンプリング
露光ショット毎に有するアライメントマークの位置の露
光装置からの偏位をベクトルで表したとき、前記ベクト
ルの絶対値の非線形成分により求められ、又、前記被選
択レイヤー構成するレイヤーが有するアライメントマー
クの座標は、それぞれのレイヤー毎に指定される、とい
うものである。
In the above-described exposure method, the residual random array error is the absolute value of the vector when the deviation of the position of the alignment mark that the selected layer has for each sampling exposure shot from the exposure device is expressed by a vector. The coordinate of the alignment mark which is obtained by the non-linear component of the value and which is included in the selected layer is designated for each layer.

【0010】[0010]

【0011】[0011]

【0012】[0012]

【発明の実施の形態】本発明の露光方法の特徴は、所望
のウェハアライメントマーク計測精度が得られる下地レ
イヤーを自動で探索することによって重ね合せ精度を向
上させることにある。
DESCRIPTION OF THE PREFERRED EMBODIMENTS A feature of the exposure method of the present invention is that the overlay accuracy is improved by automatically searching for a base layer that provides the desired wafer alignment mark measurement accuracy.

【0013】次に、本発明の第1の実施形態を図1〜3
を参照して説明する。
Next, a first embodiment of the present invention will be described with reference to FIGS.
Will be described with reference to.

【0014】図1は、本発明の実施形態による露光方法
を示すフローチャートである。図2は、アライメントマ
ークを計測するときに検出対象となるアライメントショ
ットのウェハ上の位置を示す上面図である。又、図3
は、図1のフローチャートに示す「計測レイヤーの候
補」を説明するための模式断面図である。
FIG. 1 is a flowchart showing an exposure method according to an embodiment of the present invention. FIG. 2 is a top view showing positions on the wafer of alignment shots to be detected when measuring the alignment marks. Also, FIG.
FIG. 2 is a schematic cross-sectional view for explaining “measurement layer candidates” shown in the flowchart of FIG. 1.

【0015】本実施形態の露光方法を説明する前に、
「計測レイヤーの候補」について、図2、3を参照して
説明しておく。
Before explaining the exposure method of this embodiment,
The “measurement layer candidate” will be described with reference to FIGS.

【0016】まず、図2(a)の如く、ウェハ1を用意
して、この例では10個のアライメントショット2を斜
線部のように選択する。各々のアライメントショット2
は、図2(b)の拡大図の如く、アライメントショット
中心3を基準に座標(X、Y)の位置にアライメントマ
ーク4を有している。
First, as shown in FIG. 2A, a wafer 1 is prepared, and in this example, 10 alignment shots 2 are selected as shown by the hatched portion. Each alignment shot 2
2 has an alignment mark 4 at a position of coordinates (X, Y) with reference to the alignment shot center 3 as shown in the enlarged view of FIG.

【0017】次に、アライメントショット2におけるウ
ェハ1の縦方向の構造は、図3の模式断面図のようにな
る。ここでは、一例として、下層から順に、シリコン基
板5、窒化膜6、ゲートポリシリコン膜7、BPSG層
間膜8、レジスト9が堆積し、それぞれ第1〜第5レイ
ヤーを構成する。第5レイヤーの下の第1〜第4レイヤ
ーは、それぞれアライメントマークを有しており、第1
〜第4レイヤーにそれぞれ対応して第1AM(アライメ
ントマークの略称)10、第2AM11、第3AM
、第4AM13を有している。
Next, the vertical structure of the wafer 1 in the alignment shot 2 is as shown in the schematic sectional view of FIG. Here, as an example, a silicon substrate 5, a nitride film 6, a gate polysilicon film 7, a BPSG interlayer film 8 and a resist 9 are deposited in this order from the bottom to form first to fifth layers. The first to fourth layers below the fifth layer each have an alignment mark, and
~ 1st AM (abbreviation of alignment mark) 10, 2nd AM 11, 3rd AM 1 corresponding to each 4th layer
2 and the fourth AM 13 .

【0018】ここで、最上層の第5レイヤーであるレジ
スト9にマスクパターンを転写する前に、ウェハ1の露
光装置に対する位置補正を行う必要があるが、位置補正
のデータを得るためにアライメントマーク(以下、Al
ignment Markの略称AMはアライメントマ
ークを指すものとする)を計測するにあたり、第5レイ
ヤーであるレジスト9(第5レイヤーをL5と略記す
る、以下同じ)の直下の第4レイヤーであるBPSG層
間膜8(L4)の有するアライメントマーク、第4AM
13をアライメントマーク検出対象の第1候補とし、順
次下層に行くに従い、ゲートポリシリコン膜7(L3)
の有するアライメントマーク、第3AM12を第2候
補、窒化膜6(L2)の有するアライメントマーク、第
2AM11を第3候補、シリコン基板5(L1)の有す
るアライメントマーク、第1AM10を第4候補とす
る。以上の方法においては、図1に示すnはn=4の場
合であったが、上記の方法に限定されることなく、n=
3の場合も可能である。即ち、レジスト9の下のBPS
G層間膜8、ゲートポリシリコン膜7、窒化膜6、シリ
コン基板5のうち、BPSG層間膜8、ゲートポリシリ
コン膜7、シリコン基板5の3レイヤーを選択して、第
4レイヤーであるBPSG層間膜8の有するアライメン
トマーク、第4AM13を第1候補とし、第3レイヤー
であるゲートポリシリコン膜7の有するアライメントマ
ーク、第3AM12を第2候補、第1レイヤーであるシ
リコン基板5の有するアライメントマーク、第1AM1
0を第3候補とする、といった方法も可能であることは
言うまでもない。
Here, before transferring the mask pattern to the resist 9 which is the uppermost fifth layer, it is necessary to correct the position of the wafer 1 with respect to the exposure apparatus. However, in order to obtain the position correction data, the alignment mark is obtained. (Hereinafter, Al
In measuring the alignment mark), the BPSG interlayer film that is the fourth layer immediately below the resist 9 that is the fifth layer (the fifth layer is abbreviated as L5; the same applies below) is used to measure the alignment mark. 8 (L4) alignment mark, 4th AM
13 is set as the first candidate for alignment mark detection, and the gate polysilicon film 7 (L3) is sequentially formed in the lower layer.
, The third AM12 is a second candidate, the nitride film 6 (L2) is an alignment mark, the second AM11 is a third candidate, the silicon substrate 5 (L1) is an alignment mark, and the first AM10 is a fourth candidate. In the above method, n shown in FIG. 1 is the case of n = 4, but the present invention is not limited to the above method, and n =
The case of 3 is also possible. That is, the BPS under the resist 9
Of the G interlayer film 8, the gate polysilicon film 7, the nitride film 6 and the silicon substrate 5, three layers of the BPSG interlayer film 8, the gate polysilicon film 7 and the silicon substrate 5 are selected to be the BPSG interlayer which is the fourth layer. The alignment mark of the film 8, the fourth AM 13 as the first candidate, the alignment mark of the gate polysilicon film 7 that is the third layer, the third AM12 of the second candidate, the alignment mark of the silicon substrate 5 that is the first layer, 1st AM1
It goes without saying that a method of setting 0 as the third candidate is also possible.

【0019】本実施形態の露光方法は、図1のフローチ
ャートに示すように、まず、ウェハにおいてアライメン
トマークの計測の対象となるレイヤーを選択すると共に
選択したレイヤーL1〜Lnの候補順を指定しておき、
第nレイヤーのアライメントマークの位置計測から開始
して、アライメントマークのx軸方向、y軸方向の計測
結果があらかじめ設定したそれぞれの許容値Ax、Ay
よりも大きい場合、第nレイヤーは不適と判断し、次の
第(n−1)レイヤーのアライメントマークの位置計測
に進むというアルゴリズムで、良好なアライメント精度
が得られるまでレイヤー探索を進めて重ね合せ露光を行
う、というものである。
In the exposure method of this embodiment, as shown in the flow chart of FIG. 1, first, a layer to be measured for alignment marks on a wafer is selected and a candidate order of the selected layers L1 to Ln is designated. Every
Starting from the position measurement of the alignment mark of the nth layer, the measurement result of the alignment mark in the x-axis direction and the measurement result of the y-axis direction are the respective allowable values Ax and Ay set in advance.
If it is larger than the above, the n-th layer is determined to be unsuitable, and the algorithm proceeds to position measurement of the alignment mark of the next (n-1) -th layer. Exposure is performed.

【0020】本実施形態の露光方法をさらに詳細に説明
すると、以下のようになる。
The exposure method of this embodiment will be described in more detail below.

【0021】まず、アライメント露光に先立ち、グロ
ーバルアライメントにおける必要アライメント精度(例
えば、x、yとも残留ランダム配列誤差3σ<25n
m)を指定する。また、アライメント計測レイヤーの第
1候補を第nレイヤー、第2候補を第(n−1)レイヤ
ー、・・・(例えば第nレイヤーをBPSG層間膜工
程、第(n−1)レイヤーをゲートポリシリコン工程
等)を指定する。アライメントショット、マーク座標等
もそれぞれ指定する。
First, prior to alignment exposure, required alignment accuracy in global alignment (for example, residual random array error 3σ <25n for both x and y).
m) is specified. Further, the first candidate of the alignment measurement layer is the nth layer, the second candidate is the (n-1) th layer, ... (For example, the nth layer is a BPSG interlayer film process, and the (n-1) th layer is a gate poly. Silicon process). Alignment shots, mark coordinates, etc. are also specified.

【0022】次に、第1候補の第nレイヤー(Ln)
のマーク計測を行う。指定した全アライメントショット
のマーク計測(図2の場合、10ショット)を行ってア
ライメントマークのx軸方向、y軸方向の露光装置から
の位置ずれ量、Δx(Ln)、Δy(Ln)を計測した
後、最小2乗法を用いて、全アライメントショットのΔ
x(Ln)、Δy(Ln)から求めたアライメント誤差
のベクトル成分の絶対値を算出し、それらの絶対値の線
形成分を除去した非線形成分である残留ランダム配列誤
差3σ(アライメント精度)を求める。
Next, the first candidate nth layer (Ln)
Mark measurement. Mark measurement (10 shots in FIG. 2) of all designated alignment shots is performed to measure the amount of positional deviation of the alignment mark from the exposure device in the x-axis direction and y-axis direction, Δx (Ln), Δy (Ln). Then, using the method of least squares, Δ for all alignment shots
The absolute value of the vector component of the alignment error obtained from x (Ln) and Δy (Ln) is calculated, and the residual random array error 3σ (alignment accuracy), which is a non-linear component obtained by removing the linear component of these absolute values, is obtained.

【0023】これがで指定した必要アライメント精度
を満たしていれば、第2候補の第(n−1)レイヤー
(L(n−1))以降のアライメントマーク計測は省略
し、第1候補の第nレイヤー(Ln)レイヤーで算出さ
れたオフセットやスケーリング等のショット配列補正値
を用いてショット配列を補正し露光を行う。
If this satisfies the required alignment accuracy designated by, the alignment mark measurement after the (n-1) th layer (L (n-1)) of the second candidate is omitted and the nth candidate of the first candidate is omitted. The shot array is corrected by using the shot array correction values such as offset and scaling calculated in the layer (Ln) layer, and exposure is performed.

【0024】第1候補の第nレイヤー(Ln)のアライ
メント精度が不十分な場合、第2候補の第(n−1)
レイヤー(L(n−1))のマーク計測を行う。第2
(n−1)レイヤーのアライメント精度、または第1・
第2候補レイヤー全ての計測結果を用いたときのアライ
メント精度が必要アライメント精度を満たしていれば
(両方とも満たしていればもちろん良い方の結果を使え
ばよい)、第3候補の第(n−2)レイヤー以降のアラ
イメントマーク計測は省略し、ショット配列を補正し露
光を行う。第3候補の第(n−2)レイヤー以降の計測
に進む場合も上記プロセスに従えば良い。
When the alignment accuracy of the nth layer (Ln) of the first candidate is insufficient, the (n-1) th layer of the second candidate is selected.
Mark measurement of the layer (L (n-1)) is performed. Second
(N-1) layer alignment accuracy, or
If the alignment accuracy when using the measurement results of all the second candidate layers satisfies the required alignment accuracy
(If the both are satisfied, of course, the better result may be used). The alignment mark measurement of the third and subsequent (n−2) th layers is omitted, and the shot arrangement is corrected and exposure is performed. The above process may be followed when proceeding to the measurement on and after the (n−2) th layer of the third candidate.

【0025】上記の〜のプロセスをさらに具体的な
数値で例示すると、以下のようになる。
The above-mentioned processes (1) to (3) will be illustrated below with more concrete numerical values.

【0026】必要アライメント精度をx、yとも残留ラ
ンダム配列誤差3σ≦25nmと指定する。第1候補の
第nレイヤーでは3σx=40nm、3σy=45nm
となり、必要アライメント精度を満たさなかった。そこ
で第2候補の第(n−1)レイヤーに進む。第2(n−
1)レイヤーでは3σx=20nm、3σy=30nm
となり、再び必要アライメント精度を満たさなかった。
そこで第3候補の第(n−2)レイヤーに進む。第(n
−2)レイヤーでは3σx=15nm、3σy=20n
mとなり、必要アライメント精度を満たしたので、第
(n−2)レイヤーの配列誤差データに基づき、配列を
補正して露光する。
The required alignment accuracy is designated as residual random array error 3σ ≦ 25 nm for both x and y. In the nth layer of the first candidate, 3σx = 40 nm, 3σy = 45 nm
Therefore, the required alignment accuracy was not satisfied. Therefore, the process proceeds to the (n-1) th layer of the second candidate. Second (n-
1) In the layer, 3σx = 20 nm, 3σy = 30 nm
Therefore, the required alignment accuracy was not satisfied again.
Therefore, the process proceeds to the (n-2) th layer of the third candidate. The (n
-2) In the layer, 3σx = 15 nm, 3σy = 20n
Since m is satisfied and the required alignment accuracy is satisfied, the alignment is corrected and exposure is performed based on the alignment error data of the (n−2) th layer.

【0027】以上においては、選択した計測レイヤーの
アライメントマークを計測して、最終的に必要アライメ
ント精度を満たした場合について説明したが、最終的に
必要アライメント精度を満たさない場合は、以下のプロ
セスに従う。
In the above, the case where the alignment mark of the selected measurement layer is measured and the required alignment accuracy is finally satisfied has been described. However, when the required alignment accuracy is not finally satisfied, the following process is followed. .

【0028】それまでの計算結果で最も残留ランダム
配列誤差が小さくなるレイヤーの補正値を用いショット
配列を補正して露光を行う(装置がアラームやメッセー
ジを出してオペレータに知らせるようにすればよい)。
The exposure is performed by correcting the shot arrangement using the correction value of the layer having the smallest residual random arrangement error in the calculation results up to that point (the apparatus may notify the operator by issuing an alarm or message). .

【0029】なお、上述の実施形態においては、ステッ
プアンドリピート式あるいはステップアンドスキャン式
投影露光装置における露光方法について述べたが、この
実施形態に限定されることなく、この実施形態以外に、
電子線露光装置、X線露光装置、欠陥検査装置、欠陥修
正装置、重ね合せずれ測定装置等、多数のショットが形
成されたウェハ等を位置決めする必要のある装置にも全
くそのまま応用できることは勿論である。
Although the exposure method in the step-and-repeat type or step-and-scan type projection exposure apparatus has been described in the above embodiment, the present invention is not limited to this embodiment, and other than this embodiment,
Needless to say, it can be applied as it is to an electron beam exposure apparatus, an X-ray exposure apparatus, a defect inspection apparatus, a defect correction apparatus, an overlay deviation measurement apparatus, or any other apparatus that needs to position a wafer on which a large number of shots have been formed. is there.

【0030】[0030]

【発明の効果】以上説明したように、本発明の露光方法
によれば、露光するレジストの下にある複数の層を対象
として、それらの層が有するアライメントマークを計測
し、その計測値から得られる補正値を基にウェハの露光
装置に対する位置を補正するので、レジストの下の単一
の層を対象とするウェハ位置補正方法に比し良好なアラ
イメント精度が得られ、重ね合せ精度が大きく向上す
る。
As described above, according to the exposure method of the present invention, a plurality of layers under the resist to be exposed are measured, and the alignment marks of those layers are measured and obtained from the measured values. Since the position of the wafer with respect to the exposure device is corrected based on the correction value obtained, better alignment accuracy can be obtained and the overlay accuracy is greatly improved compared to the wafer position correction method that targets a single layer under the resist. To do.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施形態による露光方法を示すフロー
チャートである。
FIG. 1 is a flowchart showing an exposure method according to an embodiment of the present invention.

【図2】本発明の実施形態を説明するためのアライメン
トショット及びアライメントマークを示す上面模式図で
ある。
FIG. 2 is a schematic top view showing alignment shots and alignment marks for explaining an embodiment of the present invention.

【図3】本発明の実施形態の露光方法において計測対象
とする層を示す模式断面図である。
FIG. 3 is a schematic cross-sectional view showing a layer to be measured in the exposure method of the embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1 ウェハ 2 アライメントショット 3 アライメントショット中心 4 アライメントマーク 5 シリコン基板 6 窒化膜 7 ゲートポリシリコン膜 8 BPSG層間膜 9 レジスト 10 第1AM(アライメントマーク) 11 第2AM(アライメントマーク) 12 第3AM(アライメントマーク) 13 第4AM(アライメントマーク) 1 wafer 2 Alignment shot 3 Alignment shot center 4 alignment marks 5 Silicon substrate 6 Nitride film 7 Gate polysilicon film 8 BPSG interlayer film 9 Resist 10 1st AM (alignment mark) 11 2nd AM (alignment mark) 12 3rd AM (alignment mark) 13 4th AM (alignment mark)

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H01L 21/027 G03F 9/00 ─────────────────────────────────────────────────── ─── Continuation of front page (58) Fields surveyed (Int.Cl. 7 , DB name) H01L 21/027 G03F 9/00

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 位置検出用の第1アライメントマーク
を所定の規則に従って縦横に規則的に繰り返し配列した
基板を第1レイヤーとし、前記第1レイヤー上に堆積
し、前記第1アライメントマークと異なる位置に前記所
定の規則に従って配列した第2アライメントマークを有
する第1材料膜を第2レイヤーとし、順次、nを3以上
の整数としたとき、前記第(n−1)レイヤー上に堆積
し、前記第(n−1)アライメントマークと異なる位置
に第nアライメントマークを有する第(n−1)材料膜
を第nレイヤーとするチップ配列基板を用意し、前記チ
ップ配列基板全体に渡って前記第nレイヤーのマスクパ
ターンを形成するための露光を露光ショット毎に行うに
当たって、予め、前記露光ショットのうち複数の露光シ
ョットを選択してサンプリング露光ショットとし、前記
サンプリング露光ショットにおいて前記第nレイヤーよ
り下層にある下層レイヤーのうち、少なくとも一つのレ
イヤーを検出対象レイヤーとし、前記検出対象レイヤー
が有するアライメントマークの位置を検出して前記チッ
プ配列基板の配列誤差を求め、前記下層レイヤーのうち
複数のレイヤーを選択して被選択レイヤーとし、前記被
選択レイヤーが有するアライメントマークの位置を検出
して前記チップ配列基板の配列誤差を求め、前記配列誤
差を補正する補正値に基づいて前記チップ配列基板を移
動・露光する露光方法であって、前記被選択レイヤーが
有するアライメントマークの位置を検出して前記チップ
配列基板の配列誤差を求める工程は、最初に前記被選択
レイヤーのうちの最上層のレイヤーが有するアライメン
トマークを検出して前記チップ配列基板の第1配列誤差
を求め、前記第1配列誤差のうち線形成分を除去した後
の第1残留ランダム配列誤差が基準アライメント精度以
内であるときは前記第1配列誤差を補正データとし、前
記第1残留ランダム配列誤差が基準アライメント精度を
超えるときは、前記被選択レイヤーを前記最上層のレイ
ヤーの直下のレイヤーから最下層のレイヤーに到るま
で、各被選択レイヤーにおける残留ランダム配列誤差が
基準アライメント精度を超える限り、順次下層のレイヤ
ーに移動して、前記被選択レイヤー毎に前記被選択レイ
ヤーが有するアライメントマークの位置を検出して前記
チップ配列基板の第2配列誤差及び第2残留ランダム配
列誤差を求め、前記第2 残留ランダム配列誤差が基準ア
ライメント精度以内に収まったときは、前記第2残留ラ
ンダム配列誤差が基準アライメント精度以内に収まった
前記被選択レイヤーにおける前記第2配列誤差を補正デ
ータとする工程であることを特徴とする露光方法。
1. A substrate in which first alignment marks for position detection are regularly arranged in a matrix in the vertical and horizontal directions according to a predetermined rule is used as a first layer, and the first layer is deposited on the first layer and is at a position different from the first alignment mark. The first material film having the second alignment marks arranged according to the predetermined rule as the second layer, and when n is an integer of 3 or more in sequence, the first material film is deposited on the (n-1) th layer, and A chip array substrate having an (n-1) th material film having an nth alignment mark at a position different from the (n-1) th alignment mark as an nth layer is prepared, and the nth array substrate is entirely covered by the nth array substrate. When performing the exposure for forming the mask pattern of the layer for each exposure shot, a plurality of exposure shots are selected in advance from the exposure shots and the sampling A ring exposure shot, and in the sampling exposure shot, at least one layer of the lower layers lower than the nth layer is set as a detection target layer, and the position of an alignment mark included in the detection target layer is detected to detect the chip arrangement. The array error of the substrate is obtained, a plurality of layers among the lower layers are selected as a selected layer, the position of the alignment mark of the selected layer is detected to obtain the array error of the chip array substrate, and the array An exposure method for moving and exposing the chip array substrate based on a correction value for correcting an error , wherein the selected layer is
The chip by detecting the position of the alignment mark
The step of obtaining the array error of the array substrate is performed by first selecting the selected
Alignment of the top layer of the layers
The first alignment error of the chip array substrate by detecting the mark
After removing the linear component of the first array error
The first residual random alignment error of is less than the reference alignment accuracy.
If it is within the range, the first array error is used as correction data,
Note that the first residual random alignment error increases the reference alignment accuracy.
When it exceeds, the selected layer is moved to the top layer.
From the layer directly below the layer to the bottom layer.
And the residual random array error in each selected layer is
Subsequent layers as long as the reference alignment accuracy is exceeded
Move to the selected layer and select the selected layer for each selected layer.
The position of the alignment mark of the
Second array error of the chip array substrate and second residual random array
The column error is calculated, and the second residual random array error
If it falls within the alignment accuracy,
Random alignment error is within the standard alignment accuracy
The correction data for the second array error in the selected layer is corrected.
An exposure method comprising the steps of:
【請求項2】 位置検出用の第1アライメントマークを
所定の規則に従って縦横に規則的に繰り返し配列した基
板を第1レイヤーとし、前記第1レイヤー上に堆積し、
前記第1アライメントマークと異なる位置に前記所定の
規則に従って配列した第2アライメントマークを有する
第1材料膜を第2レイヤーとし、順次、nを3以上の整
数としたとき、前記第(n−1)レイヤー上に堆積し、
前記第(n−1)アライメントマークと異なる位置に第
nアライメントマークを有する第(n−1)材料膜を第
nレイヤーとするチップ配列基板を用意し、前記チップ
配列基板全体に渡って前記第nレイヤーのマスクパター
ンを形成するための露光を露光ショット毎に行うに当た
って、予め、前記露光ショットのうち複数の露光ショッ
トを選択してサンプリング露光ショットとし、前記サン
プリング露光ショットにおいて前記第nレイヤーより下
層にある下層レイヤーのうち、少なくとも一つのレイヤ
ーを検出対象レイヤーとし、前記検出対象レイヤーが有
するアライメントマークの位置を検出して前記チップ配
列基板の配列誤差を求め、前記下層レイヤーのうち複数
のレイヤーを選択して被選択レイヤーとし、前記被選択
レイヤーが有するアライメントマークの位置を検出して
前記チップ配列基板の配列誤差を求め、前記配列誤差を
補正する補正値に基づいて前記チップ配列基板を移動・
露光する露光方法であって、前記被選択レイヤーが有す
るアライメントマークの位置を検出して前記チップ配列
基板の配列誤差を求める工程は、最初に前記被選択レイ
ヤーのうちの最上層のレイヤーが有するアライメントマ
ークを検出して前記チップ配列基板の露光装置に対する
第1配列誤差を求め、前記第1配列誤差のうち線形成分
を除去した後の第1残留ランダム配列誤差が基準アライ
メント精度以内であるときは前記第1配列誤差を補正デ
ータとし、前記第1残留ランダム配列誤差が基準アライ
メント精度を超えるときは、前記被選択レイヤーを前記
最上層のレイヤーの直下のレイヤーから最下層のレイヤ
ーに向かって順次下層のレイヤーに移動して、前記被選
択レイヤー毎に前記被選択レイヤーが有するアライメン
トマークの位置を検出して前記チップ配列基板の配列誤
差を求め、下層のレイヤーに移動する過程において、前
記被選択レイヤーのうちの最上層のレイヤーが有するア
ライメントマークの前記第1配列誤差と前記被選択レイ
ヤー毎の配列誤差を通算したときのトータル残留ランダ
ム配列誤差が基準アライメント精度以内に収まったとき
に、前記トータル配列誤差を補正データとする工程であ
ことを特徴とする露光方法。
2. A first alignment mark for position detection
A group that is regularly arranged vertically and horizontally according to a predetermined rule.
The plate as the first layer, and depositing on the first layer,
The predetermined alignment is provided at a position different from the first alignment mark.
Has a second alignment mark arranged according to a rule
The first material film is used as the second layer, and n is sequentially adjusted to 3 or more.
In terms of the number, it is deposited on the (n-1) th layer,
At a position different from the (n-1) th alignment mark,
The (n-1) th material film having the n alignment mark
Prepare a chip array substrate for n layers
The mask pattern of the nth layer over the entire array substrate
Exposure for each exposure shot
In advance, a plurality of exposure shots of the exposure shots are
Select a sampling exposure shot and
Below the nth layer in pulling exposure shot
At least one of the lower layers in the layer
Is the detection target layer, and the detection target layer is
Position of the alignment mark
Calculate the array error of the row board and
Select the layer to be the selected layer,
By detecting the position of the alignment mark that the layer has
Obtaining the array error of the chip array substrate,
Move the chip array board based on the correction value
In the exposure method of exposing, the step of detecting the position of the alignment mark of the selected layer to obtain the alignment error of the chip array substrate is performed by first aligning the alignment of the uppermost layer of the selected layers. When a first array error of the chip array substrate with respect to the exposure apparatus is detected by detecting marks and a first residual random array error after removing a linear component of the first array error is within a reference alignment accuracy, When the first sequence error is used as the correction data and the first residual random sequence error exceeds the reference alignment accuracy, the selected layer is sequentially arranged from the layer immediately below the top layer to the bottom layer. Move to the layer and change the position of the alignment mark of the selected layer for each selected layer. Then, in the process of obtaining the alignment error of the chip array substrate and moving to the lower layer, the first alignment error of the alignment mark of the uppermost layer of the selected layers and the alignment of each selected layer. An exposure method , characterized in that, when the total residual random array error when the errors are added is within the reference alignment accuracy, the total array error is used as correction data.
【請求項3】 位置検出用の第1アライメントマーク
を所定の規則に従って縦横に規則的に繰り返し配列した
基板を第1レイヤーとし、前記第1レイヤー上に堆積
し、前記第1アライメントマークと異なる位置に前記所
定の規則に従って配列した第2アライメントマークを有
する第1材料膜を第2レイヤーとし、順次、nを3以上
の整数としたとき、前記第(n−1)レイヤー上に堆積
し、前記第(n−1)アライメントマークと異なる位置
に第nアライメントマークを有する第(n−1)材料膜
を第nレイヤーとするチップ配列基板を用意し、前記チ
ップ配列基板全体に渡って前記第nレイヤーのマスクパ
ターンを形成するための露光を露光ショット毎に行うに
当たって、予め、前記露光ショットのうち複数の露光シ
ョットを選択してサンプリング露光ショットとし、前記
サンプリング露光ショットにおいて前記第nレイヤーよ
り下層にある下層レイヤーのうち、少なくとも一つのレ
イヤーを検出対象レイヤーとし、前記検出対象レイヤー
が有するアライメントマークの位置を検出して前記チッ
プ配列基板の配列誤差を求め、前記下層レイヤーのうち
複数のレイヤーを選択して被選択レイヤーとし、前記被
選択レイヤーが有するアライメントマークの位置を検出
して前記チップ配列基板の配列誤差を求め、前記配列誤
差を補正する補正値に基づいて前記チップ配列基板を移
動・露光する露光方法であって、 前記被選択レイヤー
が有するアライメントマークの位置を検出して前記チッ
プ配列基板の配列誤差を求める工程は、前記被選択レイ
ヤーの全てのレイヤーが有するアライメントマークの位
置を前記被選択レイヤーの最上層から始めて最下層に到
るまでレイヤー毎に順次検出して前記チップ配列基板の
配列誤差をレイヤー毎に求め、前記レイヤー毎に求めた
前記配列誤差のうち線形成分を除去した後の残留ランダ
ム配列誤差が全て基準アライメント精度を超えるとき
は、前記レイヤー毎に求めた前記配列誤差のうち最小の
残留ランダム配列誤差が得られるレイヤーの配列誤差を
補正データとする工程であることを特徴とする露光方
法。
3. A first alignment mark for position detection
Were regularly arrayed vertically and horizontally according to a predetermined rule
The substrate is the first layer and is deposited on the first layer
However, the location is different from the first alignment mark.
Has a second alignment mark arranged according to a fixed rule
The first material film is used as the second layer, and n is 3 or more sequentially.
Is deposited on the (n-1) th layer.
At a position different from the (n-1) th alignment mark
(N-1) th material film having the nth alignment mark on the
Prepare a chip array substrate with the n-th layer as
Of the mask layer of the n-th layer over the entire substrate.
To perform exposure to form turns for each exposure shot
Prior to the
Select a sampling exposure shot and select
In the sampling exposure shot, the nth layer
At least one of the lower layers
The ear is the detection target layer, and the detection target layer is
The position of the alignment mark of the
Of the lower layer of the lower layer
Select multiple layers to make them
Detects the position of the alignment mark of the selected layer
Then, the alignment error of the chip array substrate is calculated, and the alignment error
The chip array substrate is transferred based on the correction value to correct the difference.
In the exposure method of moving / exposing, the step of detecting the position of the alignment mark of the selected layer to obtain the alignment error of the chip array substrate includes the steps of positioning the alignment marks of all the layers of the selected layer. Is sequentially detected for each layer starting from the uppermost layer of the selected layer to the lowermost layer, the array error of the chip array substrate is obtained for each layer, and the linear component of the array error obtained for each layer is calculated. When all the residual random array errors after the removal exceed the reference alignment accuracy, it is a step of using the array error of the layer that provides the minimum residual random array error among the array errors obtained for each layer as correction data. An exposure method characterized by the above .
【請求項4】 前記残留ランダム配列誤差は、前記被選
択レイヤーが前記サンプリング露光ショット毎に有する
アライメントマークの位置の露光装置からの偏位をベク
トルで表したとき、前記ベクトルの絶対値の非線形成分
により求められる請求項1、2又は3記載の露光方法。
4. The residual random array error is a non-linear component of the absolute value of the vector when the deviation of the position of the alignment mark that the selected layer has for each sampling exposure shot from the exposure apparatus is represented by a vector. The exposure method according to claim 1, 2 or 3, which is obtained by
JP33810299A 1999-11-29 1999-11-29 Exposure method Expired - Fee Related JP3388542B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP33810299A JP3388542B2 (en) 1999-11-29 1999-11-29 Exposure method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33810299A JP3388542B2 (en) 1999-11-29 1999-11-29 Exposure method

Publications (2)

Publication Number Publication Date
JP2001155988A JP2001155988A (en) 2001-06-08
JP3388542B2 true JP3388542B2 (en) 2003-03-24

Family

ID=18314942

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33810299A Expired - Fee Related JP3388542B2 (en) 1999-11-29 1999-11-29 Exposure method

Country Status (1)

Country Link
JP (1) JP3388542B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4291771B2 (en) 2004-12-21 2009-07-08 富士通マイクロエレクトロニクス株式会社 Manufacturing method of semiconductor device
JP2009130184A (en) 2007-11-26 2009-06-11 Canon Inc Alignment method, exposure method, pattern forming method and exposure device

Also Published As

Publication number Publication date
JP2001155988A (en) 2001-06-08

Similar Documents

Publication Publication Date Title
US7933015B2 (en) Mark for alignment and overlay, mask having the same, and method of using the same
US6826743B2 (en) Method for automatically correcting overlay alignment of a semiconductor wafer
US7858404B2 (en) Measurement of overlay offset in semiconductor processing
US5403754A (en) Lithography method for direct alignment of integrated circuits multiple layers
JP2839081B2 (en) Method for manufacturing semiconductor device
US7485975B2 (en) Alignment error measuring mark and method for manufacturing semiconductor device using the same
US6239858B1 (en) Exposure method, exposure apparatus and semiconductor device manufactured by using the exposure apparatus
US5668042A (en) Method for aligning micro patterns of a semiconductor device
JP3339079B2 (en) Alignment apparatus, exposure apparatus using the alignment apparatus, alignment method, exposure method including the alignment method, device manufacturing method including the exposure method, device manufactured by the device manufacturing method
CN114578662A (en) Overlay mark
US6309944B1 (en) Overlay matching method which eliminates alignment induced errors and optimizes lens matching
TWI246734B (en) A method for monitoring overlay alignment on a wafer
JPH06349706A (en) Alignment method
JP3388542B2 (en) Exposure method
EP3396457A1 (en) Device manufacturing method
JP3448826B2 (en) Alignment method, exposure method, and device manufacturing method
JP4419233B2 (en) Exposure method
JP2003017386A (en) Alignment method, method and apparatus for exposure, and method for manufacturing device
US6861331B2 (en) Method for aligning and exposing a semiconductor wafer
TWI820371B (en) Inspection tool for use in lithographic device manufacturing processes and metrology method
US11774863B2 (en) Induced displacements for improved overlay error metrology
Ueno et al. Novel at-design-rule via-to-metal overlay metrology for 193-nm lithography
US20220344218A1 (en) Systems and methods for improved metrology for semiconductor device wafers
JPH027511A (en) Aligner
JPH0737770A (en) Alignment apparatus

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20021210

LAPS Cancellation because of no payment of annual fees