JP3307201B2 - High frequency switch - Google Patents

High frequency switch

Info

Publication number
JP3307201B2
JP3307201B2 JP31672595A JP31672595A JP3307201B2 JP 3307201 B2 JP3307201 B2 JP 3307201B2 JP 31672595 A JP31672595 A JP 31672595A JP 31672595 A JP31672595 A JP 31672595A JP 3307201 B2 JP3307201 B2 JP 3307201B2
Authority
JP
Japan
Prior art keywords
ports
frequency switch
port
capacitor
distributed constant
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP31672595A
Other languages
Japanese (ja)
Other versions
JPH09162601A (en
Inventor
充英 加藤
規巨 中島
浩二 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP31672595A priority Critical patent/JP3307201B2/en
Publication of JPH09162601A publication Critical patent/JPH09162601A/en
Application granted granted Critical
Publication of JP3307201B2 publication Critical patent/JP3307201B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Transceivers (AREA)
  • Waveguide Switches, Polarizers, And Phase Shifters (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、例えば携帯電話機
などの高周波回路において信号経路を切り換えるための
高周波スイッチに関し、特に、4つのポートを有し、か
つ分布定数線路を利用した高周波スイッチに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a high-frequency switch for switching a signal path in a high-frequency circuit such as a portable telephone, and more particularly to a high-frequency switch having four ports and using a distributed constant line.

【0002】[0002]

【従来の技術】一般に、携帯電話においては、2本のア
ンテナ、あるいは、1本のアンテナ及び1つの外部接続
端子を、送信部及び受信部で共用することがある。この
ような構成では、例えば、図6に示すスイッチ回路が従
来より用いられている。
2. Description of the Related Art In general, in a portable telephone, two antennas, or one antenna and one external connection terminal, may be commonly used by a transmitting unit and a receiving unit. In such a configuration, for example, a switch circuit shown in FIG. 6 is conventionally used.

【0003】スイッチ回路51は、3ポートのスイッチ
52、53を接続した構成を有する。スイッチ52は、
第1のポートP21、第2のポートP22及び第3のポ
ートP23を有する。同様に、スイッチ53は、第1〜
第3のポートP31、P32及びP33を有する。スイ
ッチ52の第1のポートP21には、アンテナANTが
接続され、第3のポートP23は、外部接続端子EXT
とされている。なお、外部接続端子として使用する例と
しては、スイッチ回路51が内蔵された携帯電話機の受
信部の電気的特性を測定する際に、外部接続端子から所
定の信号を入力する場合などが挙げられる。また、第3
のポートP23には、第2のアンテナが接続されること
もある。すなわち、車載用携帯電話などにおいては、第
2のアンテナとして車両に装備されたアンテナを接続し
て使用することも可能である。
The switch circuit 51 has a configuration in which three-port switches 52 and 53 are connected. The switch 52
It has a first port P21, a second port P22, and a third port P23. Similarly, the switch 53 is
It has third ports P31, P32 and P33. The antenna ANT is connected to the first port P21 of the switch 52, and the third port P23 is connected to the external connection terminal EXT.
It has been. In addition, as an example of using as an external connection terminal, there is a case where a predetermined signal is input from the external connection terminal when measuring the electrical characteristics of the receiving unit of the mobile phone in which the switch circuit 51 is built. Also, the third
Port P23 may be connected to a second antenna. That is, in an in-vehicle mobile phone or the like, an antenna mounted on a vehicle can be connected and used as the second antenna.

【0004】スイッチ52においては、第2のポートP
22が、第1のポートP21または第3のポートP23
に対して切り換えられるように構成されている。第2の
ポートP22は、スイッチ53の第2のポートP32に
接続されている。
In the switch 52, a second port P
22 is the first port P21 or the third port P23
Is configured to be able to be switched over. The second port P22 is connected to the second port P32 of the switch 53.

【0005】スイッチ53の第2のポートP32は、第
1のポートP31と、第3のポートP33との間で接続
が切り換えられるように構成されている。第1のポート
P31は、送信部Txに接続され、第3のポートP33
は、受信部Rxに接続される。
[0005] The second port P32 of the switch 53 is configured so that the connection can be switched between a first port P31 and a third port P33. The first port P31 is connected to the transmission unit Tx, and the third port P33
Is connected to the receiving unit Rx.

【0006】上記スイッチ回路51を用いることによ
り、アンテナANT及び外部接続端子EXTのいずれか
を、送信部Txまたは受信部Rxに接続した状態を実現
することができる。
By using the switch circuit 51, it is possible to realize a state in which one of the antenna ANT and the external connection terminal EXT is connected to the transmitting unit Tx or the receiving unit Rx.

【0007】ところで、上記3ポート型スイッチ52、
53を構成するための部品としては、図7に示すダイオ
ードを用いた高周波スイッチが知られている。高周波ス
イッチ60は、上記第1〜第3のポートP21〜P2
3、P31〜P33に相当する第1〜第3のポートP6
1〜P63を有する。第1のポートP61は、コンデン
サ61aを介してダイオード62aのアノードに接続さ
れる。ダイオード62aのアノードは、チョークコイル
として働く分布定数線路63a及びコンデンサ61bを
介して接地電位に接続され、分布定数線路63aとコン
デンサ61bの接続点は、抵抗64aを介して制御電圧
端子65aに接続される。制御電圧端子65aには高周
波スイッチ60の切り換えを行うための制御回路(図示
せず)が接続される。ダイオード62aのカソードは、
コンデンサ61cを介して第2のポートP62に接続さ
れる。
By the way, the three-port switch 52,
A high-frequency switch using a diode shown in FIG. The high frequency switch 60 is connected to the first to third ports P21 to P2.
3, first to third ports P6 corresponding to P31 to P33
1 to P63. The first port P61 is connected to the anode of the diode 62a via the capacitor 61a. The anode of the diode 62a is connected to the ground potential via a distributed constant line 63a acting as a choke coil and a capacitor 61b, and the connection point between the distributed constant line 63a and the capacitor 61b is connected to a control voltage terminal 65a via a resistor 64a. You. A control circuit (not shown) for switching the high-frequency switch 60 is connected to the control voltage terminal 65a. The cathode of the diode 62a is
Connected to second port P62 via capacitor 61c.

【0008】また、第2のポートP62には、コンデン
サ61cを介して分布定数線路63bが接続される。分
布定数線路63bは、コンデンサ61dを介して第3の
ポートP63に接続され、分布定数線路63bとコンデ
ンサ61dの接続点には、ダイオード62bのアノード
が接続される。ダイオード62bのカソードは、コンデ
ンサ61eを介して接地電位に接続されとともに、抵抗
64bを介して制御電圧端子65bに接続される。制御
電圧端子65bには高周波スイッチ60の切り換えを行
うための制御回路(図示せず)が接続される。なお、分
布定数線路63a、63bは、このスイッチ61に流れ
る高周波信号の波長をλとしたときに、λ/4以下の長
さを有するストリップライン、マイクロストリップライ
ン、コプレーナガイドラインで構成されている。また、
分布定数線路63aは、ハイインピーダンス伝送線路で
構成されていてもよい。
Further, a distributed constant line 63b is connected to the second port P62 via a capacitor 61c. The distributed constant line 63b is connected to the third port P63 via the capacitor 61d, and the connection point between the distributed constant line 63b and the capacitor 61d is connected to the anode of the diode 62b. The cathode of diode 62b is connected to ground potential via capacitor 61e, and is connected to control voltage terminal 65b via resistor 64b. A control circuit (not shown) for switching the high frequency switch 60 is connected to the control voltage terminal 65b. Note that the distributed constant lines 63a and 63b are composed of strip lines, microstrip lines, and coplanar guidelines having a length of λ / 4 or less, where λ is the wavelength of the high-frequency signal flowing through the switch 61. Also,
The distributed constant line 63a may be formed of a high impedance transmission line.

【0009】高周波スイッチ60では、制御電圧端子6
5aと、制御電圧端子65bとに、異なる制御電圧を印
加することにより、第2のポートP62を、第1のポー
トP61に接続した状態、あるいは第3のポートP63
に接続した状態を実現することができる。例えば、制御
電圧端子65aに正の制御電圧を印加し、制御電圧端子
65bに負の制御電圧を印加すると、これらの電圧は、
ダイオード62a、62bに対して順方向のバイアス電
圧として働くため、ダイオード62a、62bをオンに
する。この際、コンデンサ61a、61b、61c、6
1d、61eによって直流分がカットされ、ダイオード
62a、62bを含む回路にのみ制御電流が印加される
ようにしている。従って、分布定数線路63bがダイオ
ード62bにより接地されて、使用する高周波信号の周
波数で共振し、インピーダンスがほぼ無限大となるた
め、第1のポートP61からの高周波信号は、第3のポ
ートP63側にはとんど伝送されることなく、コンデン
サ61a、ダイオード62a、コンデンサ61cを経て
第2のポートP62に伝送される。なお、分布定数線路
63aは、コンデンサ61bにより接地されているた
め、高周波信号の周波数で共振し、インピーダンスがほ
ぼ無限大となり、高周波信号が、接地電位側へ漏れるこ
とを防止している。
In the high frequency switch 60, the control voltage terminal 6
5a and the control voltage terminal 65b are applied with different control voltages, so that the second port P62 is connected to the first port P61 or the third port P63
Can be realized. For example, when a positive control voltage is applied to the control voltage terminal 65a and a negative control voltage is applied to the control voltage terminal 65b, these voltages become
Since the diodes 62a and 62b act as forward bias voltages, the diodes 62a and 62b are turned on. At this time, the capacitors 61a, 61b, 61c, 6
The direct current is cut by 1d and 61e, and the control current is applied only to the circuit including the diodes 62a and 62b. Accordingly, since the distributed constant line 63b is grounded by the diode 62b and resonates at the frequency of the high-frequency signal to be used, and the impedance becomes almost infinite, the high-frequency signal from the first port P61 is transmitted to the third port P63 side. Is transmitted to the second port P62 via the capacitor 61a, the diode 62a, and the capacitor 61c without being transmitted to the second port P62. Since the distributed constant line 63a is grounded by the capacitor 61b, it resonates at the frequency of the high frequency signal, the impedance becomes almost infinite, and the high frequency signal is prevented from leaking to the ground potential side.

【0010】一方、制御電圧端子65aに負の制御電圧
を印加し、制御電圧端子65bに正の制御電圧を印加す
ると、上記の場合とは逆に、これらの電圧は、ダイオー
ド62a、62bに対して逆方向のバイアス電圧として
働くため、ダイオード62a、62bはオフ状態にな
り、第3のポートP63からの高周波信号はコンデンサ
61d、分布定数線路63b、コンデンサ61cを経て
第2のポートP62に伝送され、第1のポートP61側
にはほとんど伝送されない。
On the other hand, when a negative control voltage is applied to the control voltage terminal 65a and a positive control voltage is applied to the control voltage terminal 65b, these voltages are applied to the diodes 62a and 62b, contrary to the above case. Diodes 62a and 62b are turned off, and the high frequency signal from the third port P63 is transmitted to the second port P62 via the capacitor 61d, the distributed constant line 63b, and the capacitor 61c. Is hardly transmitted to the first port P61 side.

【0011】このように、高周波スイッチ60では、制
御電圧端子65a、65bに、正及び負の制御電圧を印
加することにより、第2のポートP62を、第1のポー
トP61または第3のポートP63に切り換えた状態を
実現することができる。
As described above, in the high-frequency switch 60, by applying the positive and negative control voltages to the control voltage terminals 65a and 65b, the second port P62 is connected to the first port P61 or the third port P63. Can be realized.

【0012】また、図6に示したスイッチ回路51は、
上記高周波スイッチ60を、スイッチ52、53として
使用することにより構成されている。すなわち、3ポー
ト高周波スイッチを2個使用し、互いの第1のポートを
相互に接続することにより構成されていた。
The switch circuit 51 shown in FIG.
The high-frequency switch 60 is used as the switches 52 and 53. That is, two 3-port high-frequency switches are used, and the first ports are connected to each other.

【0013】[0013]

【発明が解決しようとする課題】スイッチ回路51は、
上記のように、2個の高周波スイッチ52、53を接続
することにより構成されているため、高周波信号が2つ
のスイッチを通過することになる。例えば、送信部Tx
から与えられた送信出力は、アンテナANTに与えられ
るまでに、2個のスイッチ53、52を通過する。同様
に、アンテナANTから入力された高周波信号は、スイ
ッチ52、53を通過して受信部Rxに与えられる。そ
のため、挿入損失が大きく(約2倍)ならざるを得ない
ため、送信に際しては、送信出力を増大させる必要があ
り、かつ受信に際しては、利得の低下を招くという問題
があった。
The switch circuit 51 includes:
As described above, since the high-frequency signal is configured by connecting the two high-frequency switches 52 and 53, the high-frequency signal passes through the two switches. For example, the transmission unit Tx
The transmission output provided from the first and second antennas passes through the two switches 53 and 52 before being applied to the antenna ANT. Similarly, the high-frequency signal input from the antenna ANT passes through the switches 52 and 53 and is provided to the receiving unit Rx. For this reason, the insertion loss must be large (about twice), so that it is necessary to increase the transmission output at the time of transmission, and to reduce the gain at the time of reception.

【0014】また、上記スイッチ回路51では、高周波
スイッチ60を用いてスイッチ52、53が構成されて
いるため、各スイッチ52、53において2つの制御電
圧端子に制御電圧を印加しなければならず、各スイッチ
52、53において2つの制御電圧供給用電源を必要と
していた。その結果、電源用の複雑な配線パターンを回
路基板上に形成しなければならなかった。
In the switch circuit 51, since the switches 52 and 53 are formed using the high-frequency switch 60, a control voltage must be applied to two control voltage terminals in each of the switches 52 and 53. Each switch 52, 53 requires two control voltage supply power supplies. As a result, a complicated wiring pattern for a power supply had to be formed on the circuit board.

【0015】本発明の目的は、このような問題点を解消
するためになされたものであり、挿入損失が小さく、構
成部品点数を低減でき、かつ制御電圧供給用の配線パタ
ーンの簡略化を図り得る高周波スイッチを提供すること
にある。
SUMMARY OF THE INVENTION An object of the present invention is to solve such a problem and to reduce the insertion loss, reduce the number of components, and simplify the wiring pattern for supplying the control voltage. It is an object of the present invention to provide a high-frequency switch.

【0016】[0016]

【課題を解決するための手段】上述する問題点を解決す
るため本発明は、第1乃至第4のポートを有し、第1及
び第2のポートを、第3または第4のポートに接続して
なる高周波スイッチであって、前記第1、第3のポート
間、第3、第2のポート間、第2、第4のポート間及び
第4、第1のポート間にそれぞれ接続された分布定数線
路と、前記第1乃至第4のポートと基準電位との間にそ
れぞれ接続されたダイオードと、前記第1乃至第4のポ
ートの少なくとも1つと基準電位との間に接続された分
布定数線路と、前記ダイオードと基準電位との間の接続
点に接続された第1乃至第4の制御電圧端子と、前記第
1乃至第4のポートの少なくとも1つと基準電位との間
に接続された分布定数線路と基準電位との間の接続点に
接続された固定電圧端子とを備えていることを特徴とす
る。
In order to solve the above-mentioned problems, the present invention has first to fourth ports, and connects the first and second ports to a third or fourth port. A high-frequency switch comprising: a first switch connected between the first and third ports; a third switch connected between the second ports; a second switch connected between the fourth ports; and a fourth switch connected between the first ports. A distributed constant line, diodes respectively connected between the first to fourth ports and a reference potential, and distributed constants connected between at least one of the first to fourth ports and a reference potential A line, first to fourth control voltage terminals connected to a connection point between the diode and a reference potential, and a connection between at least one of the first to fourth ports and a reference potential; Fixed voltage connected to the connection point between the distributed constant line and the reference potential Characterized in that it comprises a pin.

【0017】また、前記第1乃至第4の制御電圧端子及
び固定電圧端子の少なくとも1つが、抵抗を介して各接
続点に接続されていることを特徴とする。
Further, at least one of the first to fourth control voltage terminals and the fixed voltage terminal is connected to each connection point via a resistor.

【0018】また、前記第1乃至第4のポートの少なく
とも1つが、コンデンサを介して基準電位に接続されて
いることを特徴とする。
Further, at least one of the first to fourth ports is connected to a reference potential via a capacitor.

【0019】また、前記ダイオードの少なくとも1つに
並列に接続された抵抗を備えることを特徴とする。
Further, the semiconductor device is characterized in that a resistor is provided in parallel with at least one of the diodes.

【0020】また、前記ダイオードの少なくとも1つに
並列に接続されており、かつ互いに直列に接続された分
布定数線路とコンデンサとを備えることを特徴とする。
[0020] Further, the invention is characterized in that a distributed constant line and a capacitor are connected in parallel to at least one of the diodes and connected in series with each other.

【0021】また、前記ダイオードの少なくとも1つに
並列に、分布定数線路とコンデンサとの直列回路を接続
し、さらに前記分布定数線路と前記コンデンサとの直列
回路に並列に、コンデンサを接続することを特徴とす
る。
Further, a series circuit of a distributed constant line and a capacitor is connected in parallel with at least one of the diodes, and a capacitor is connected in parallel with a series circuit of the distributed constant line and the capacitor. Features.

【0022】本発明の高周波スイッチによれば、第1、
第3ポート間、第3、第2ポート間、第2、第4ポート
間及び第4、第1ポート間が、それぞれ、第1の分布定
数線路により接続されている。また、分布定数線路は、
上記のように接続されたリング状の回路部分を構成し、
第1〜第4のポートは、上記のように接続されているた
め、リング状回路部分の周方向に沿って第1のポート、
第3のポート、第2のポート、第4のポートの順に各ポ
ートが接続され、ダイオードを介して基準電位に接続さ
れている。さらに、ダイオードと基準電位の接続点には
第1〜第4の制御電圧端子が接続されている。
According to the high frequency switch of the present invention, first,
The third port, the third and second ports, the second and fourth ports, and the fourth and first ports are respectively connected by a first distributed constant line. Also, the distributed parameter line is
Configure the ring-shaped circuit part connected as described above,
Since the first to fourth ports are connected as described above, the first port is arranged along the circumferential direction of the ring-shaped circuit portion.
Each port is connected in the order of a third port, a second port, and a fourth port, and is connected to a reference potential via a diode. Further, first to fourth control voltage terminals are connected to a connection point between the diode and the reference potential.

【0023】従って、第1〜第4の制御電圧端子及び固
定電圧端子に、制御電圧及び固定電圧を印加することに
より、第1〜第4のポート間の分布定数線路がオン状態
となり、第1、第3ポート間が接続された状態(第1の
接続状態)、第1、第4ポート間が接続された状態(第
2の接続状態)、第2、第3ポート間が接続された状態
(第3の接続状態)、あるいは第2、第4ポート間が接
続された状態(第4の接続状態)を実現することができ
る。
Therefore, by applying the control voltage and the fixed voltage to the first to fourth control voltage terminals and the fixed voltage terminal, the distributed constant line between the first to fourth ports is turned on, and , A state in which the third port is connected (first connection state), a state in which the first and fourth ports are connected (second connection state), and a state in which the second and third ports are connected (Third connection state) or a state where the second and fourth ports are connected (fourth connection state).

【0024】[0024]

【発明の実施の形態】以下、図面を参照し実施例を説明
する。図1は本発明に係る高周波スイッチの一実施例を
説明するための概略回路図である。高周波スイッチ1
は、第1〜第4のポートP1〜P4を有する4ポート高
周波スイッチである。第1、第3のポートP1、P3
間、第1、第4のポートP1、P4間、第2、第3のポ
ートP2、P3間、第2、第4のポートP2、P4間に
は、スイッチングを行うために、分布定数線路2a、2
b、2c、2dが接続されている。すなわち、分布定数
線路2a〜2dがリング状に接続されることになる。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is a schematic circuit diagram for explaining an embodiment of the high-frequency switch according to the present invention. High frequency switch 1
Is a four-port high-frequency switch having first to fourth ports P1 to P4. First and third ports P1, P3
, Between the first and fourth ports P1 and P4, between the second and third ports P2 and P3, and between the second and fourth ports P2 and P4, so as to perform switching. , 2
b, 2c and 2d are connected. That is, the distributed constant lines 2a to 2d are connected in a ring shape.

【0025】そして、高周波スイッチ1では、以下の第
1の接続状態から第4の接続状態が実現され、これらの
接続状態間で切り換えることが可能となる。第1の接続
状態では、第1、第3のポートP1、P3間が接続さ
れ、第2の接続状態では、第1、第4のポートP1、P
4間が接続され、第3の接続状態では、第2、第3のポ
ートP2、P3間が接続され、第4の接続状態では、第
2、第4のポートP2、P4間が接続された状態が実現
される。
In the high-frequency switch 1, the following first connection state to fourth connection state are realized, and it is possible to switch between these connection states. In the first connection state, the first and third ports P1 and P3 are connected, and in the second connection state, the first and fourth ports P1 and P3 are connected.
In the third connection state, the second and third ports P2 and P3 are connected, and in the fourth connection state, the second and fourth ports P2 and P4 are connected. The state is realized.

【0026】従って、図6の高周波スイッチ回路51に
本実施例の高周波スイッチ1を好適に用いることができ
る。すなわち、図6の高周波スイッチ回路51では、送
信部TxがアンテナANTに接続された状態(送信
時)、送信部Txが外部端子EXTに接続された状態
(外部端子EXTに第2のアンテナを接続して送信する
場合など)、受信部RxがアンテナANTに接続された
状態(受信時)、受信部Rxに外部端子EXTが接続さ
れた状態(受信部の性能を評価する場合や外部アンテナ
を外部端子EXTに接続して受信する場合など)のいず
れかを実現させれば良い。本実施例の高周波スイッチ1
を用いた場合、第1のポートP1を例えば送信部Tx
に、第2のポートP2を受信部Rxに、第3のポートP
3及び第4のポートP4を、それぞれ、アンテナANT
及び外部端子EXTを接続することにより、高周波スイ
ッチ回路51と同様に用いることができる。
Therefore, the high-frequency switch 1 of this embodiment can be suitably used for the high-frequency switch circuit 51 of FIG. That is, in the high-frequency switch circuit 51 of FIG. 6, the transmitting unit Tx is connected to the antenna ANT (during transmission), and the transmitting unit Tx is connected to the external terminal EXT (when the second antenna is connected to the external terminal EXT). And the like, when the receiving unit Rx is connected to the antenna ANT (during reception), when the external terminal EXT is connected to the receiving unit Rx (when evaluating the performance of the receiving unit or when the external antenna is connected (E.g., reception by connecting to the terminal EXT). High frequency switch 1 of the present embodiment
Is used, the first port P1 is connected to the transmitting unit Tx, for example.
The second port P2 to the receiving unit Rx, and the third port P
The third and fourth ports P4 are connected to the antenna ANT, respectively.
And by connecting the external terminal EXT, it can be used similarly to the high-frequency switch circuit 51.

【0027】図2は、本発明に係る高周波スイッチの一
実施例の回路図である。本実施例では、第1、第3のポ
ートP1、P3間、第1、第4のポートP1、P4間、
第2、第3のポートP2、P3間、第2、第4のポート
P2、P4間に分布定数線路2a〜2dが接続されてい
る。すなわち、分布定数線路2a〜2dは、図示のよう
にリング状に接続されることになる。
FIG. 2 is a circuit diagram of an embodiment of the high-frequency switch according to the present invention. In the present embodiment, between the first and third ports P1 and P3, between the first and fourth ports P1 and P4,
Distributed constant lines 2a to 2d are connected between the second and third ports P2 and P3, and between the second and fourth ports P2 and P4. That is, the distributed constant lines 2a to 2d are connected in a ring shape as illustrated.

【0028】第1のポートP1は、コンデンサ3aを介
して分布定数線路2a、2bに接続され、第1のポート
P1と分布定数線路2a、2bとの接続点Aと基準電
位、すなわち接地電位との間に、ダイオード4aが接続
され、ダイオード4aのアノード側にコンデンサ3bが
接続されている。そして、ダイオード4aとコンデンサ
3bとの接続点Bには、抵抗5aの一端が接続され、抵
抗5aの他端は第1の制御電圧端子Vc1に接続されて
いる。
The first port P1 is connected to distributed constant lines 2a and 2b via a capacitor 3a, and a connection point A between the first port P1 and the distributed constant lines 2a and 2b is connected to a reference potential, that is, a ground potential. , A diode 4a is connected, and a capacitor 3b is connected to the anode side of the diode 4a. One end of a resistor 5a is connected to a connection point B between the diode 4a and the capacitor 3b, and the other end of the resistor 5a is connected to a first control voltage terminal Vc1.

【0029】同様に、第2のポートP2は、コンデンサ
3cを介して分布定数線路2c、2dに接続され、第2
のポートP2と分布定数線路2c、2dとの接続点C
と、接地電位との間に、ダイオード4bが接続され、ダ
イオード4bのアノード側にコンデンサ3dが接続され
ている。そして、ダイオード4bとコンデンサ3dとの
接続点Dには、抵抗5bの一端が接続され、他端は第2
の制御電圧端子Vc2に接続されている。
Similarly, the second port P2 is connected to the distributed constant lines 2c and 2d via the capacitor 3c,
Connection point C between the port P2 and the distributed constant lines 2c and 2d
And a ground potential, a diode 4b is connected, and a capacitor 3d is connected to the anode side of the diode 4b. One end of the resistor 5b is connected to a connection point D between the diode 4b and the capacitor 3d, and the other end is connected to the second node.
Is connected to the control voltage terminal Vc2.

【0030】同様に、第3のポートP3は、コンデンサ
3eを介して分布定数線路2a、2cに接続され、第3
のポートP3と分布定数線路2a、2cとの接続点E
と、接地電位との間に、ダイオード4cが接続され、ダ
イオード4cのアノード側にコンデンサ3fが接続され
ている。そして、ダイオード4cとコンデンサ3fとの
接続点Fには、抵抗5cの一端が接続され、他端は第3
の制御電圧端子Vc3に接続されている。
Similarly, the third port P3 is connected to the distributed constant lines 2a and 2c via the capacitor 3e,
Connection point E between the port P3 and the distributed constant lines 2a and 2c
And a ground potential, a diode 4c is connected, and a capacitor 3f is connected to the anode side of the diode 4c. One end of a resistor 5c is connected to a connection point F between the diode 4c and the capacitor 3f, and the other end is connected to a third terminal.
Is connected to the control voltage terminal Vc3.

【0031】同様に、第4のポートP4は、コンデンサ
3gを介して分布定数線路2b、2dに接続され、第4
のポートP4と分布定数線路2b、2dとの接続点G
と、接地電位との間に、ダイオード4dが接続され、ダ
イオード4dのアノード側にコンデンサ3hが接続され
ている。そして、ダイオード4dとコンデンサ3hとの
接続点Hには、抵抗5dの一端が接続され、他端は第4
の制御電圧端子Vc4に接続されている。
Similarly, the fourth port P4 is connected to distributed constant lines 2b and 2d via a capacitor 3g,
Connection point G between the port P4 and the distributed constant lines 2b and 2d
And a ground potential, a diode 4d is connected, and a capacitor 3h is connected to the anode side of the diode 4d. One end of a resistor 5d is connected to a connection point H between the diode 4d and the capacitor 3h, and the other end is connected to the fourth
Is connected to the control voltage terminal Vc4.

【0032】さらに、第2のポートP2と分布定数線路
2c、2dとの接続点Cと、接地電位との間に、ダイオ
ード4bと並列に、分布定数線路6が接続され、分布定
数線路6の接地電位側にコンデンサ3iが接続されてい
る。そして、分布定数線路6とコンデンサ3iとの接続
点Iには、抵抗5eの一端が接続され、他端は固定電圧
端子Vfixに接続されている。
Further, a distributed constant line 6 is connected in parallel with the diode 4b between a connection point C between the second port P2 and the distributed constant lines 2c and 2d and a ground potential. The capacitor 3i is connected to the ground potential side. One end of a resistor 5e is connected to a connection point I between the distributed constant line 6 and the capacitor 3i, and the other end is connected to a fixed voltage terminal Vfix.

【0033】このとき、分布定数線路2a〜2d及び6
は、高周波スイッチ1に流れる高周波信号の波長をλと
したときに、λ/4以下の長さのストリップライン、マ
イクロストリップライン、コプレーナガイドライン等で
構成されている。分布定数線路2a〜2d及び6は、い
わゆるλ/4線路であるが、実際にはストリップライン
のインダクタンス分や浮遊容量の影響があるため、上記
のようにλ/4以下の長さを有するように構成される。
At this time, the distributed constant lines 2a to 2d and 6
Is composed of a stripline, a microstripline, a coplanar guideline, and the like having a length of λ / 4 or less, where λ is a wavelength of a high-frequency signal flowing through the high-frequency switch 1. The distributed constant lines 2a to 2d and 6 are so-called λ / 4 lines, but actually have a length of λ / 4 or less as described above because of the influence of the inductance of the strip line and the stray capacitance. It is composed of

【0034】次に、高周波スイッチ1の動作を説明す
る。ダイオード4a〜4dの向き、第1〜第4の制御電
圧端子Vc1〜Vc4及び固定電圧端子Vfixの制御
電圧と各ポート間の動作との関係を表1に示す。
Next, the operation of the high-frequency switch 1 will be described. Table 1 shows the relationship between the direction of the diodes 4a to 4d, the control voltages of the first to fourth control voltage terminals Vc1 to Vc4 and the fixed voltage terminal Vfix, and the operation between the ports.

【0035】[0035]

【表1】 [Table 1]

【0036】ここで、第1の接続状態を実現する場合に
ついて説明する。第2、第4の制御電圧端子Vc2、V
c4に正の制御電圧+Vccを印加し、第1、第3の制
御電圧端子Vc1、Vc3及び固定電圧端子Vfixに
接地電位、すなわち0[V]を印加する。この場合、第
2の制御電圧端子Vc2から与えられた制御電圧が、抵
抗5b、5eにより電圧降下され、ダイオード4bに順
方向バイアス電圧として印加される。同様に、ダイオー
ド4dにも、第4の制御電圧端子Vc4から与えられた
制御電圧から抵抗5d、5eによる電圧降下分を差し引
いた電圧が順方向バイアス電圧として印加される。従っ
て、ダイオード4b、4dがオン状態となり、ダイオー
ド4bとコンデンサ3dの直列回路及びダイオード4d
とコンデンサ3hの直列回路のインピーダンスはゼロと
なり、接続点C、Gが接地電位に短絡される。
Here, the case of realizing the first connection state will be described. Second and fourth control voltage terminals Vc2, Vc
A positive control voltage + Vcc is applied to c4, and a ground potential, that is, 0 [V] is applied to the first and third control voltage terminals Vc1 and Vc3 and the fixed voltage terminal Vfix. In this case, the control voltage supplied from the second control voltage terminal Vc2 is dropped by the resistors 5b and 5e, and is applied to the diode 4b as a forward bias voltage. Similarly, a voltage obtained by subtracting the voltage drop by the resistors 5d and 5e from the control voltage given from the fourth control voltage terminal Vc4 is applied to the diode 4d as a forward bias voltage. Therefore, the diodes 4b and 4d are turned on, and the series circuit of the diode 4b and the capacitor 3d and the diode 4d
And the impedance of the series circuit of the capacitor 3h becomes zero, and the connection points C and G are short-circuited to the ground potential.

【0037】一方、接続点Iは、抵抗5eを介して固定
電圧端子Vfixに接続されているため、ダイオード4
aに対しては、抵抗5eにおける電圧降下分だけ逆方向
のバイアスが印加される。同様に、ダイオード4cにつ
いても、抵抗5eにおける電圧降下分だけ逆方向のバイ
アスが印加される。従って、ダイオード4a、4cはオ
フ状態となり、ダイオード4aとコンデンサ3bの直列
回路及びダイオード4cとコンデンサ3fの直列回路の
容量を保つことができる。
On the other hand, the connection point I is connected to the fixed voltage terminal Vfix via the resistor 5e.
With respect to a, a reverse bias is applied by a voltage drop in the resistor 5e. Similarly, a reverse bias is applied to the diode 4c by the voltage drop in the resistor 5e. Accordingly, the diodes 4a and 4c are turned off, and the capacitance of the series circuit of the diode 4a and the capacitor 3b and the series circuit of the diode 4c and the capacitor 3f can be maintained.

【0038】ここで、分布定数線路2a〜2d及び6
は、動作周波数で、インピーダンス反転回路として動作
するように設計され、さらに、接続点C、Gが接地電位
に短絡されているため、接続点A、E、それぞれから分
布定数線路2b、2c、6側を見た場合にそのインピー
ダンスは無限大となる。従って、接続点A、E間が接続
され、接続点C、Gが接地電位に短絡されるため、第
1、第3ポートP1、P3間のみがオン状態となる。
Here, the distributed constant lines 2a to 2d and 6
Is designed to operate as an impedance inverting circuit at the operating frequency, and since the connection points C and G are short-circuited to the ground potential, the distributed constant lines 2b, 2c and 6 are connected from the connection points A and E, respectively. Looking at the side, its impedance is infinite. Therefore, the connection points A and E are connected, and the connection points C and G are short-circuited to the ground potential, so that only the first and third ports P1 and P3 are turned on.

【0039】また、第2〜第4の接続状態を実現する場
合には、表1に示すような制御電圧を、第1〜第4の制
御電圧端子Vc1〜Vc4及び固定電圧端子Vfixに
印加すればよい。
To realize the second to fourth connection states, control voltages as shown in Table 1 are applied to the first to fourth control voltage terminals Vc1 to Vc4 and the fixed voltage terminal Vfix. I just need.

【0040】上記のように、本実施例の高周波スイッチ
1によれば、4ポート型高周波スイッチを構成すること
ができる。
As described above, according to the high-frequency switch 1 of this embodiment, a four-port high-frequency switch can be configured.

【0041】また、一対のポート間を流れる高周波信号
は、一対のポート間に接続された1個の分布定数線路の
みを流れることになる。従って、従来の高周波スイッチ
回路に比べ、挿入損失を半減にすることができ、かつ高
周波スイッチを構成する素子の寿命も長くすることがで
きる。加えて、例えば、携帯電話機に使用される場合、
電池の消耗を抑え、通話時間、待受時間を長くすること
が可能となる。
A high-frequency signal flowing between a pair of ports flows only through one distributed constant line connected between the pair of ports. Therefore, the insertion loss can be halved compared to the conventional high-frequency switch circuit, and the life of the elements constituting the high-frequency switch can be extended. In addition, for example, when used for mobile phones,
It is possible to reduce battery consumption and extend the talk time and standby time.

【0042】さらに、第1、第2のポートが、第3のポ
ート及び第4のポートに対する接続に関し対称である。
従って、ダイバシティアンテナ用の切換スイッチ等に好
適に利用することができる。
Further, the first and second ports are symmetric with respect to the connection to the third and fourth ports.
Therefore, it can be suitably used as a changeover switch for a diversity antenna.

【0043】また、第1〜第4の制御電圧端子及び固定
電圧端子に加えられる制御電圧のうち、少なくとも2端
子を接地電位とすることが可能であるため、その場合に
は、1種類の制御電圧、例えば正あるいは負の制御電圧
を印加すればよいだけである。従って、高周波スイッチ
が実装されるプリント基板における配線パターンを簡略
化することができ、プリント基板を小形化することがで
きる。加えて、高周波スイッチの組み込まれる電子機器
の小形化に大きく寄与することができる。
Further, among the control voltages applied to the first to fourth control voltage terminals and the fixed voltage terminal, at least two terminals can be set to the ground potential. It is only necessary to apply a voltage, for example a positive or negative control voltage. Therefore, the wiring pattern on the printed board on which the high-frequency switch is mounted can be simplified, and the printed board can be downsized. In addition, it can greatly contribute to miniaturization of electronic equipment in which the high-frequency switch is incorporated.

【0044】なお、上記の実施例では、分布定数線路6
を接続点Cのみに接続する場合について説明したが、接
続点A、C、E、Gのうちの少なくとも1つに接続すれ
ばよい。
In the above embodiment, the distributed constant line 6
Is connected to only the connection point C, but the connection may be made to at least one of the connection points A, C, E, and G.

【0045】また、正の制御電圧+Vccに変えて接地
電位、接地電位に変えて負の制御電圧−Vccを加えて
もよい。その場合には、上記第1の接続状態において
は、第2、第4の制御電圧端子Vc2、Vc4を接地
し、第1、第3の制御電圧端子Vc1、Vc3及び固定
電圧端子Vfixに負の制御電圧−Vccを印加すれば
よい。また、第2〜第4の接続状態の実現する場合も同
様である。
Further, a ground potential may be applied instead of the positive control voltage + Vcc, and a negative control voltage -Vcc may be applied instead of the ground potential. In this case, in the first connection state, the second and fourth control voltage terminals Vc2 and Vc4 are grounded, and the first and third control voltage terminals Vc1 and Vc3 and the fixed voltage terminal Vfix are negative. What is necessary is just to apply the control voltage -Vcc. The same applies to the case where the second to fourth connection states are realized.

【0046】さらに、本実施例では、ダイオード4a〜
4dが図2のように示す向きに接続されていたが、図2
の示す向きと逆に接続されていてもよい。すなわち、ダ
イオード4a〜4dのアノードが接続点A、C、E、G
側に、ダイオード4a〜4dのカソードが接続点B、
D、F、H側となるようにダイオード4a〜4dを接続
してもよい。この場合には、図2に示した実施例とは、
ダイオードの極性が逆となるため、表1に示すように、
第1〜第4の制御電圧端子Vc1〜Vc4及び固定電圧
端子Vfixに印加する電圧を選択すればよい。
Further, in this embodiment, the diodes 4a to 4a
4d was connected in the direction shown in FIG.
May be connected in the opposite direction. That is, the anodes of the diodes 4a to 4d are connected to the connection points A, C, E, G
On the side, the cathodes of the diodes 4a to 4d are connected to a connection point B,
The diodes 4a to 4d may be connected to be on the D, F, and H sides. In this case, the embodiment shown in FIG.
Since the polarity of the diode is reversed, as shown in Table 1,
The voltage applied to the first to fourth control voltage terminals Vc1 to Vc4 and the fixed voltage terminal Vfix may be selected.

【0047】また、抵抗5a〜5eは、第1〜第4の制
御電圧端子Vc1〜Vc4及び固定電圧端子Vfixか
ら接続点B、D、F、H、Iを介して高周波スイッチ1
に与える第1〜第4の制御電圧及び固定電圧の値を調整
するために設けられているものであるため、場合によっ
ては、接続されずともよく、その場合には、接続点B、
D、F、H、Iが直接第1〜第4の制御電圧端子Vc1
〜Vc4及び固定電圧端子Vfixに接続される。
The resistors 5a to 5e are connected to the high-frequency switch 1 from the first to fourth control voltage terminals Vc1 to Vc4 and the fixed voltage terminal Vfix via connection points B, D, F, H and I.
Are provided to adjust the values of the first to fourth control voltages and the fixed voltage to be supplied to the connection point B. In some cases, the connection points may not be connected.
D, F, H, and I are directly connected to the first to fourth control voltage terminals Vc1.
To Vc4 and the fixed voltage terminal Vfix.

【0048】さらに、コンデンサ3a〜3iは、直流を
カットする機能を果たすもので、場合によっては、接続
されずともよい。
Further, the capacitors 3a to 3i have a function of cutting a direct current, and may not be connected in some cases.

【0049】次に、高周波スイッチ1の第1の変形例に
つき説明する。図2に破線で示すように、好ましくは、
第1〜第4のポートP1〜P4と分布定数線路2a〜2
dの接続点A、C、E、Gと、基準電位との間に、それ
ぞれ、コンデンサ7a〜7dを接続してもよい。この場
合には、コンデンサ7a〜7dの静電容量を選択するこ
とにより、特性インピーダンスを補正することができ、
それによって高周波スイッチ1の挿入損失や反射損失を
効果的に低減することができる。加えて、分布定数線路
6の長さを短くすることもでき、それによって高周波ス
イッチ1の小形化を図ることができる。
Next, a first modification of the high frequency switch 1 will be described. As indicated by the dashed line in FIG.
First to fourth ports P1 to P4 and distributed constant lines 2a to 2
The capacitors 7a to 7d may be connected between the connection points A, C, E, and G of d and the reference potential, respectively. In this case, the characteristic impedance can be corrected by selecting the capacitance of the capacitors 7a to 7d,
Thereby, the insertion loss and the reflection loss of the high-frequency switch 1 can be effectively reduced. In addition, the length of the distributed constant line 6 can be shortened, whereby the high-frequency switch 1 can be downsized.

【0050】なお、コンデンサ7a〜7dはすべて用い
られる必要は必ずしもなく、いずれかのみ接続されてい
てもよい。
It is not always necessary to use all of the capacitors 7a to 7d, and only one of them may be connected.

【0051】次に、上記実施例の高周波スイッチに適用
し得る第2乃至第4の変形例を、図3乃至図5を参照し
て説明する。図3乃至図5に示す変形例では、ダイオー
ド4a〜4dのうち任意のダイオードに後述の各回路素
子が接続される。図3乃至図5では、ダイオード4a〜
4dを代表して、ダイオード4aに設けられる部分につ
き説明する。
Next, second to fourth modified examples applicable to the high-frequency switch of the above embodiment will be described with reference to FIGS. In the modified examples shown in FIGS. 3 to 5, each of the circuit elements described later is connected to an arbitrary one of the diodes 4a to 4d. 3 to 5, the diodes 4a to 4a
The portion provided in the diode 4a will be described on behalf of 4d.

【0052】図3に示すように、第2の変形例では、ダ
イオード4aに並列に、抵抗8が接続されている。ダイ
オード4aは、オフ状態にあるときには、直流的にはコ
ンデンサとして機能する。従って、オフ状態にあるとき
には蓄積された電荷が、ダイオード4aがオン状態にな
ると同時に流れることになるが、図3に示す構成では、
抵抗8に蓄積電荷が放電され、ダイオード4aのオフ状
態からオン状態へのスイッチング動作が円滑化される。
加えて、オフ時のダイオードの逆バイアスを安定化する
こともできる。
As shown in FIG. 3, in the second modification, a resistor 8 is connected in parallel with the diode 4a. The diode 4a functions as a DC capacitor when in the off state. Therefore, while in the off state, the accumulated charge flows at the same time when the diode 4a is turned on, but in the configuration shown in FIG.
The accumulated charge is discharged to the resistor 8, and the switching operation of the diode 4a from the off state to the on state is smoothed.
In addition, the reverse bias of the diode when it is off can be stabilized.

【0053】また、図4に示す第3の変形例では、ダイ
オード4aに並列に、互いに直列に接続された分布定数
線路9及びコンデンサ10が接続される。この構成で
は、ダイオード4aのオフ状態における静電容量と、分
布定数線路9のインダクタンス分により、並列共振回路
が構成される。従って、この並列共振回路の共振周波数
が、伝送される高周波信号の周波数と一致するように分
布定数線路9のインダクタンス分を調整することによ
り、ダイオード4aのオフ状態のインピーダンスを高め
ることができる。その結果、オフ状態にあるときのダイ
オード4aのアイソレーション特性を高めることができ
る。なお、コンデンサ10は、分布定数線路9により、
直流がバイパスすることを防止するために設けられてい
る。
In the third modification shown in FIG. 4, a distributed constant line 9 and a capacitor 10 connected in series with each other are connected in parallel with the diode 4a. In this configuration, a parallel resonance circuit is formed by the capacitance in the off state of the diode 4a and the inductance of the distributed constant line 9. Therefore, by adjusting the inductance of the distributed constant line 9 so that the resonance frequency of the parallel resonance circuit matches the frequency of the transmitted high-frequency signal, the off-state impedance of the diode 4a can be increased. As a result, the isolation characteristics of the diode 4a in the off state can be improved. The capacitor 10 is connected to the distributed constant line 9
It is provided to prevent DC from bypassing.

【0054】そして、分布定数線路9は、ストリップラ
イン、マイクロストリップライン、コプレーナガイドラ
イン等により構成され、その長さ及びインピーダンス
は、並列共振回路の共振周波数を高周波信号の周波数と
一致させるように選ばれる。
The distributed parameter line 9 is composed of a strip line, a micro strip line, a coplanar guide line, and the like, and its length and impedance are selected so that the resonance frequency of the parallel resonance circuit matches the frequency of the high-frequency signal. .

【0055】さらに、ダイオード4aのオフ状態におけ
る静電容量が小さく、所望の共振周波数が得られない場
合には、第4の変形例として、図5に示すようにダイオ
ード4aに並列に、分布定数線路9とコンデンサ10の
直列回路が接続されたものに、さらに、コンデンサ11
が接続される。この構成では、ダイオード4aのオフ状
態における静電容量とコンデンサ11との合成静電容量
と、分布定数線路9のインダクタンス分により、並列共
振回路が構成され、所望の共振周波数を得ることができ
る。
Further, when the capacitance in the off state of the diode 4a is small and a desired resonance frequency cannot be obtained, as a fourth modification, as shown in FIG. In addition to the connection of the series circuit of the line 9 and the capacitor 10,
Is connected. In this configuration, a parallel resonance circuit is configured by the combined capacitance of the capacitor 4 and the capacitance in the off state of the diode 4a and the inductance of the distributed constant line 9, and a desired resonance frequency can be obtained.

【0056】なお、第1〜第4の変形例は、それぞれ互
いに組み合わせることが可能である。
The first to fourth modifications can be combined with each other.

【0057】[0057]

【発明の効果】請求項1の高周波スイッチによれば、4
ポート型高周波スイッチを構成することができる。
According to the high frequency switch of the first aspect, 4
A port-type high-frequency switch can be configured.

【0058】また、一対のポート間を流れる高周波信号
は、一対のポート間に接続された1個の分布定数線路の
みを流れることになる。従って、従来の高周波スイッチ
回路に比べ、挿入損失を半減にすることができ、かつ高
周波スイッチを構成する素子の寿命も長くすることがで
きる。加えて、例えば、携帯電話機に使用される場合、
電池の消耗を抑え、通話時間、待受時間を長くすること
が可能となる。
A high-frequency signal flowing between a pair of ports flows only through one distributed constant line connected between the pair of ports. Therefore, the insertion loss can be halved compared to the conventional high-frequency switch circuit, and the life of the elements constituting the high-frequency switch can be extended. In addition, for example, when used for mobile phones,
It is possible to reduce battery consumption and extend the talk time and standby time.

【0059】さらに、第1、第2のポートが、第3のポ
ート及び第4のポートに対する接続に関し対称である。
従って、ダイバシティアンテナ用の切換スイッチ等に好
適に利用することができる。
Further, the first and second ports are symmetric with respect to the connection to the third and fourth ports.
Therefore, it can be suitably used as a changeover switch for a diversity antenna.

【0060】また、第1〜第4の制御電圧端子及び固定
電圧端子に加えられる制御電圧のうち、少なくとも2端
子を接地電位とすることが可能であるため、その場合に
は、1種類の制御電圧、例えば正あるいは負の制御電圧
を印加すればよいだけである。従って、高周波スイッチ
が実装されるプリント基板における配線パターンを簡略
化することができ、プリント基板を小形化することがで
きる。加えて、高周波スイッチの組み込まれる電子機器
の小形化に大きく寄与することができる。
Further, among the control voltages applied to the first to fourth control voltage terminals and the fixed voltage terminal, at least two terminals can be set to the ground potential. It is only necessary to apply a voltage, for example a positive or negative control voltage. Therefore, the wiring pattern on the printed board on which the high-frequency switch is mounted can be simplified, and the printed board can be downsized. In addition, it can greatly contribute to miniaturization of electronic equipment in which the high-frequency switch is incorporated.

【0061】請求項2の高周波スイッチによれば、抵抗
の抵抗値により、第1〜第4の制御電圧端子及び固定電
圧端子における制御電圧及び制御電流の値を容易に調整
することができる。
According to the high frequency switch of the second aspect, the values of the control voltage and control current at the first to fourth control voltage terminals and the fixed voltage terminal can be easily adjusted by the resistance value of the resistor.

【0062】請求項3の高周波スイッチによれば、コン
デンサの静電容量を選択することにより、特性インピー
ダンスを補正することができ、それによって挿入損失や
反射損失を効果的に低減することができる。加えて、ダ
イオードに並列に接続される分布定数線路の長さを短く
することもでき、それによって高周波スイッチの小形化
を図ることができる。
According to the high-frequency switch of the third aspect, the characteristic impedance can be corrected by selecting the capacitance of the capacitor, whereby the insertion loss and the reflection loss can be effectively reduced. In addition, the length of the distributed constant line connected in parallel with the diode can be shortened, whereby the size of the high-frequency switch can be reduced.

【0063】請求項4の高周波スイッチによれば、ダイ
オードのオフ状態にあるときの静電容量に蓄積された電
荷が、オン状態になると同時にダイオードに並列に接続
される抵抗に放電される。従って、ダイオードのオフ状
態からオン状態へのスイッチング動作を円滑化すること
ができる。加えて、オフ時のダイオードの逆バイアスを
安定化することもできる。
According to the high frequency switch of the fourth aspect, the electric charge accumulated in the capacitance when the diode is in the off state is discharged to the resistor connected in parallel with the diode at the same time as the on state. Therefore, the switching operation of the diode from the off state to the on state can be smoothed. In addition, the reverse bias of the diode when it is off can be stabilized.

【0064】請求項5の高周波スイッチによれば、ダイ
オードのオフ状態における静電容量と、ダイオードに並
列に接続される分布定数線路のインダクタンスとによ
り、並列共振回路が構成される。従って、この並列共振
回路の共振周波数を、高周波スイッチに伝送される高周
波信号の周波数と一致するように構成することにより、
ダイオードのオフ状態のインピーダンスを高めることが
でき、その結果、アイソレーション特性を高めることが
できる。加えて、分布定数線路に直列に接続されるコン
デンサにより、分布定数線路を含む回路部分への直流の
バイパスを防止することができる。
According to the high frequency switch of the fifth aspect, a parallel resonance circuit is formed by the capacitance in the off state of the diode and the inductance of the distributed constant line connected in parallel with the diode. Therefore, by configuring the resonance frequency of this parallel resonance circuit to match the frequency of the high-frequency signal transmitted to the high-frequency switch,
The off-state impedance of the diode can be increased, and as a result, the isolation characteristics can be improved. In addition, a capacitor connected in series with the distributed constant line can prevent a direct current from being bypassed to a circuit portion including the distributed constant line.

【0065】請求項6の高周波スイッチによれば、ダイ
オードのオフ状態における静電容量とダイオードに、並
列に接続されるコンデンサとの合成静電容量と、ダイオ
ード及びコンデンサに、並列に接続される分布定数線路
のインダクタンスとにより、並列共振回路が構成され
る。従って、所望の共振周波数を得ることができ、さら
にアイソレーション特性を高めることができる。
According to the high frequency switch of the sixth aspect, the combined capacitance of the capacitance in the off state of the diode and the capacitor connected in parallel to the diode, and the distribution connected in parallel to the diode and the capacitor. A parallel resonance circuit is formed by the inductance of the constant line. Therefore, a desired resonance frequency can be obtained, and the isolation characteristics can be further improved.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明に係る高周波スイッチの一実施例の概略
構成を示す概略回路図である。
FIG. 1 is a schematic circuit diagram showing a schematic configuration of an embodiment of a high-frequency switch according to the present invention.

【図2】本発明に係る高周波スイッチの一実施例の回路
図である。
FIG. 2 is a circuit diagram of one embodiment of a high-frequency switch according to the present invention.

【図3】高周波スイッチの第2の変形例を説明するため
の回路図である。
FIG. 3 is a circuit diagram for explaining a second modification of the high-frequency switch.

【図4】高周波スイッチの第3の変形例を説明するため
の回路図である。
FIG. 4 is a circuit diagram for explaining a third modification of the high-frequency switch.

【図5】高周波スイッチの第4の変形例を説明するため
の回路図である。
FIG. 5 is a circuit diagram for explaining a fourth modification of the high-frequency switch.

【図6】従来の高周波スイッチ回路を説明するための概
略構成図である。
FIG. 6 is a schematic configuration diagram for explaining a conventional high-frequency switch circuit.

【図7】従来の3ポート型高周波スイッチの一例を示す
回路図である。
FIG. 7 is a circuit diagram showing an example of a conventional three-port high-frequency switch.

【符号の説明】[Explanation of symbols]

1 高周波スイッチ 2a〜2d、6、9 分布定数線路 4a〜4d ダイオード 5a〜5e、8 抵抗 7a〜7d、10、11 コンデンサ P1〜P4 ポート Vc1〜Vc4 制御電圧端子 Vfix 固定電圧端子 DESCRIPTION OF SYMBOLS 1 High frequency switch 2a-2d, 6, 9 Distributed constant line 4a-4d Diode 5a-5e, 8 Resistance 7a-7d 10, 11 Capacitor P1-P4 Port Vc1-Vc4 Control voltage terminal Vfix Fixed voltage terminal

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平9−83206(JP,A) 特開 平6−196724(JP,A) 特開 平2−117219(JP,A) 特開 昭63−13418(JP,A) 特開 平6−197041(JP,A) 特開 平8−18302(JP,A) 特開 昭51−11549(JP,A) 特開 平7−263901(JP,A) 特開 平7−312568(JP,A) 特開 平3−250807(JP,A) 実開 昭48−108538(JP,U) 特公 平1−33961(JP,B2) (58)調査した分野(Int.Cl.7,DB名) H01P 1/15 H03K 17/76 H04B 1/44 ──────────────────────────────────────────────────続 き Continuation of the front page (56) References JP-A-9-83206 (JP, A) JP-A-6-196724 (JP, A) JP-A-2-117219 (JP, A) JP-A-63- 13418 (JP, A) JP-A-6-197041 (JP, A) JP-A-8-18302 (JP, A) JP-A-51-11549 (JP, A) JP-A-7-263901 (JP, A) JP-A-7-312568 (JP, A) JP-A-3-250807 (JP, A) JP-A-48-108538 (JP, U) JP-B-1-33961 (JP, B2) (58) (Int.Cl. 7 , DB name) H01P 1/15 H03K 17/76 H04B 1/44

Claims (6)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 第1乃至第4のポートを有し、第1及び
第2のポートを、第3または第4のポートに接続してな
る高周波スイッチであって、前記第1、第3のポート
間、第3、第2のポート間、第2、第4のポート間及び
第4、第1のポート間にそれぞれ接続された分布定数線
路と、前記第1乃至第4のポートと基準電位との間にそ
れぞれ接続されたダイオードと、前記第1乃至第4のポ
ートの少なくとも1つと基準電位との間に接続された分
布定数線路と、前記ダイオードと基準電位との間の接続
点に接続された第1乃至第4の制御電圧端子と、前記第
1乃至第4のポートの少なくとも1つと基準電位との間
に接続された分布定数線路と基準電位との間の接続点に
接続された固定電圧端子とを備えていることを特徴とす
る高周波スイッチ。
1. A high-frequency switch having first to fourth ports, wherein the first and second ports are connected to a third or fourth port, wherein the first and third ports are connected to each other. Distributed constant lines connected between ports, between third and second ports, between second and fourth ports, and between fourth and first ports, respectively, and the first to fourth ports and a reference potential , A distributed constant line connected between at least one of the first to fourth ports and a reference potential, and a connection point between the diode and the reference potential. The first to fourth control voltage terminals and a connection point between a distributed constant line connected between at least one of the first to fourth ports and a reference potential and the reference potential. A high-frequency switch comprising a fixed voltage terminal.
【請求項2】 前記第1乃至第4の制御電圧端子及び固
定電圧端子の少なくとも1つが、抵抗を介して各接続点
に接続されていることを特徴とする請求項1に記載の高
周波スイッチ。
2. The high-frequency switch according to claim 1, wherein at least one of the first to fourth control voltage terminals and the fixed voltage terminal is connected to each connection point via a resistor.
【請求項3】 前記第1乃至第4のポートの少なくとも
1つが、コンデンサを介して基準電位に接続されている
ことを特徴とする請求項1あるいは請求項2に記載の高
周波スイッチ。
3. The high-frequency switch according to claim 1, wherein at least one of the first to fourth ports is connected to a reference potential via a capacitor.
【請求項4】 前記ダイオードの少なくとも1つに並列
に接続された抵抗を備えることを特徴とする請求項1乃
至請求項3のいずれかに記載の高周波スイッチ。
4. The high-frequency switch according to claim 1, further comprising a resistor connected in parallel to at least one of the diodes.
【請求項5】 前記ダイオードの少なくとも1つに並列
に接続されており、かつ互いに直列に接続された分布定
数線路とコンデンサとを備えることを特徴とする請求項
1乃至請求項4のいずれかに記載の高周波スイッチ。
5. The method according to claim 1, further comprising a distributed constant line and a capacitor connected in parallel to at least one of the diodes and connected in series with each other. The high frequency switch as described.
【請求項6】 前記ダイオードの少なくとも1つに並列
に、分布定数線路とコンデンサとの直列回路を接続し、
さらに前記分布定数線路と前記コンデンサとの直列回路
に並列に、コンデンサを接続することを特徴とする請求
項1乃至請求項4のいずれかに記載の高周波スイッチ。
6. A series circuit of a distributed constant line and a capacitor is connected in parallel with at least one of the diodes,
The high-frequency switch according to any one of claims 1 to 4, wherein a capacitor is connected in parallel with a series circuit of the distributed constant line and the capacitor.
JP31672595A 1995-12-05 1995-12-05 High frequency switch Expired - Fee Related JP3307201B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31672595A JP3307201B2 (en) 1995-12-05 1995-12-05 High frequency switch

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31672595A JP3307201B2 (en) 1995-12-05 1995-12-05 High frequency switch

Publications (2)

Publication Number Publication Date
JPH09162601A JPH09162601A (en) 1997-06-20
JP3307201B2 true JP3307201B2 (en) 2002-07-24

Family

ID=18080216

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31672595A Expired - Fee Related JP3307201B2 (en) 1995-12-05 1995-12-05 High frequency switch

Country Status (1)

Country Link
JP (1) JP3307201B2 (en)

Also Published As

Publication number Publication date
JPH09162601A (en) 1997-06-20

Similar Documents

Publication Publication Date Title
EP1146656B1 (en) Antenna switching device
US6496083B1 (en) Diode compensation circuit including two series and one parallel resonance points
US6072993A (en) Portable radio transceiver with diplexer-switch circuit for dual frequency band operation
US5519364A (en) High-frequency switch
US5778306A (en) Low loss high frequency transmitting/receiving switching module
JP3163918B2 (en) High frequency switch
JP2002533980A (en) Antenna switch module
KR20010007298A (en) High-frequency circuit apparatus and communication apparatus
JP2000059104A (en) Frequency variable type filter, antenna multicoupler and communication equipment
EP1126624A2 (en) High-frequency switch
US6070059A (en) High-frequency switch
JP3139351B2 (en) High frequency switch
JP2000114804A (en) Antenna sharing device and communication equipment device
JP3307201B2 (en) High frequency switch
JP3232928B2 (en) High frequency switch
JP3196539B2 (en) High frequency switch
JP3139352B2 (en) High frequency switch
JP3344095B2 (en) High frequency switch
JP3228011B2 (en) High frequency switch
JP3333317B2 (en) Antenna switch duplexer
JP3168920B2 (en) High frequency switch
JP3304619B2 (en) High frequency switch
JP3175421B2 (en) Antenna switch duplexer
JP2822824B2 (en) High frequency switch
JP2001217602A (en) High-frequency switching circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees