JP3285153B2 - DC level shift circuit - Google Patents

DC level shift circuit

Info

Publication number
JP3285153B2
JP3285153B2 JP10597492A JP10597492A JP3285153B2 JP 3285153 B2 JP3285153 B2 JP 3285153B2 JP 10597492 A JP10597492 A JP 10597492A JP 10597492 A JP10597492 A JP 10597492A JP 3285153 B2 JP3285153 B2 JP 3285153B2
Authority
JP
Japan
Prior art keywords
output
level
input
preamplifier
constant
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP10597492A
Other languages
Japanese (ja)
Other versions
JPH05284386A (en
Inventor
清一 西山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP10597492A priority Critical patent/JP3285153B2/en
Publication of JPH05284386A publication Critical patent/JPH05284386A/en
Application granted granted Critical
Publication of JP3285153B2 publication Critical patent/JP3285153B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Picture Signal Circuits (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【目次】以下の順序で本発明を説明する。 産業上の利用分野 従来の技術(図4) 発明が解決しようとする課題 課題を解決するための手段(図1〜図3) 作用 実施例(図1〜図3) (1)第1の実施例(図1) (2)第2の実施例(図2) (3)他の実施例(図3) 発明の効果[Table of Contents] The present invention will be described in the following order. Field of Industrial Application Conventional Technology (FIG. 4) Problems to be Solved by the Invention Means for Solving the Problems (FIGS. 1 to 3) Action Embodiment (FIGS. 1 to 3) (1) First Embodiment Example (FIG. 1) (2) Second Embodiment (FIG. 2) (3) Other Embodiment (FIG. 3) Effect of the Invention

【0002】[0002]

【産業上の利用分野】本発明は直流レベルシフト回路に
関し、例えば輝度調整回路に用いられるクランプ回路に
適用して好適なものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a DC level shift circuit, and is suitably applied to, for example, a clamp circuit used in a luminance adjustment circuit.

【0003】[0003]

【従来の技術】従来、テレビジヨン受像機においては、
映像検波回路から出力されるテレビジヨン信号から輝度
信号を抽出して映像増幅回路1に供給するようになされ
ており、当該映像増幅回路1において入力輝度信号Vin
のペデスタルレベル及びコントラストを調整し、陰極線
管2(以下CRT(cathode ray tube)という)を駆動
するようになされている(図4)。
2. Description of the Related Art Conventionally, in a television receiver,
Extracting luminance signals from the television signal output from the video detection circuit and supplies it to a video amplifier circuit 1, the input luminance signal V in in the video amplifier circuit 1
The pedestal level and contrast are adjusted to drive a cathode ray tube 2 (hereinafter referred to as a CRT (cathode ray tube)) (FIG. 4).

【0004】すなわち映像増幅回路1は、輝度信号Vin
をコンデンサC1を介してアンプ3に入力すると出力端
に接続された入力抵抗RINを介してコントラスト調整回
路4に供給し、当該コントラスト調整回路4で増幅され
た輝度信号Vinをパワーアンプ5を介してCRT2に供
給するようになされている。
[0004] That video amplifier circuit 1, the luminance signal V in
Was supplied to the contrast adjustment circuit 4 via an input resistor R IN connected to the output terminal and input to the amplifier 3 via the capacitor C1, the power amplifier 5 to the amplified luminance signal V in in the contrast adjustment circuit 4 The CRT 2 is supplied via the CRT 2.

【0005】また映像増幅回路1は、コントラスト調整
回路4で増幅された輝度信号Vinのペデスタルレベルを
クランプパルスCLPのタイミングで差動アンプ6に入
力するようになされている。
[0005] Video amplifier circuit 1 is adapted to enter the pedestal level of the luminance signal V in is amplified by the contrast adjustment circuit 4 to the differential amplifier 6 at the timing of the clamp pulse CLP.

【0006】ここで差動アンプ6の他端にはバツフアア
ンプ7を介して基準電圧EBRT が入力されるようになさ
れており、温度特性によつて輝度信号Vinのペデスタル
レベルが基準電圧EBRT からずれないようにフイードバ
ツク制御するようになされている。
[0006] Here, the other end of the differential amplifier 6 have been made so that the reference voltage E BRT is inputted through the buffer amplifier 7, a pedestal level reference voltage by connexion luminance signal V in the temperature characteristic E BRT The feedback control is performed so as not to deviate.

【0007】因にコントラスト調整回路4は、互いにカ
スケード接続された一対の差動対4A及び4Bにより構
成され、基準電圧E3及びバイアス電圧ΔECONTが与え
られるトランジスタQ1及びQ2の共通エミツタに輝度
信号Vinを入力するようになされている。
The contrast adjusting circuit 4 is composed of a pair of differential pairs 4A and 4B cascaded with each other. The luminance signal V is applied to a common emitter of the transistors Q1 and Q2 to which the reference voltage E3 and the bias voltage ΔE CONT are applied. It has been made to enter in.

【0008】またコントラスト調整回路4は、コントラ
スト調整ボリユームによりバイアス電圧ΔECONTを調整
できるようになされており、トランジスタQ1のコレク
タに接続された負荷抵抗RL より電流源8に流れ込むコ
レクタ電流IC の電流量を制御し、利得G(RL /(R
IN+re ))を調整できるようになされている。
The contrast adjusting circuit 4 is adapted to adjust the bias voltage ΔE CONT by means of a contrast adjusting volume. The contrast adjusting circuit 4 adjusts the collector current I C flowing into the current source 8 from a load resistor RL connected to the collector of the transistor Q1. The amount of current is controlled, and the gain G (R L / (R
IN + r e)) are adapted to adjust the.

【0009】[0009]

【発明が解決しようとする課題】ところが映像増幅回路
1の場合、コントラスト調整回路4の出力信号V1をパ
ワーアンプ5を介してCRT2に供給するようになされ
ているため、出力信号V1のペデスタルレベルが基準電
圧EBRT に一致してもパワーアンプ5の温度特性の影響
によつてCRT2に入力される輝度信号V2のクランプ
レベルがずれるおそれがあつた。
However, in the case of the video amplifying circuit 1, the output signal V1 of the contrast adjusting circuit 4 is supplied to the CRT 2 via the power amplifier 5, so that the pedestal level of the output signal V1 is reduced. possibility that the clamp level of the luminance signal V2 inputted to Yotsute CRT2 the influence of the temperature characteristics of the power amplifier 5 also coincides with the reference voltage E BRT shifts has been made.

【0010】また映像増幅回路1は広帯域の輝度信号V
inを入力する場合、帯域を高域に伸張させるために入力
抵抗RIN及び負荷抵抗RL を小さくしなければならない
が、これに伴いトランジスタQ1のエミツタ抵抗re
入力抵抗RINに対して無視できなくなり、基準電圧E
BRT の調整に伴つて入力バイアスが変わるとコントラス
ト調整回路4の出力ゲインが変動する問題があつた。
Further, the video amplifier circuit 1 outputs a broadband luminance signal V.
When entering in, but must be small input resistance R IN and the load resistor R L in order to stretch the high frequency band, the accompanying emitter resistor r e of the transistor Q1 which with respect to the input resistor R IN Can no longer be ignored and the reference voltage E
When the input bias changes with the adjustment of the BRT , the output gain of the contrast adjustment circuit 4 fluctuates.

【0011】本発明は以上の点を考慮してなされたもの
で、直流レベルの温度特性をなくすと共に、広帯域入力
信号の直流レベルを調整する場合にも調整に伴つて出力
ゲインが変動しない直流レベルシフト回路を提案しよう
とするものである。
SUMMARY OF THE INVENTION The present invention has been made in consideration of the above points, and eliminates the temperature characteristics of a DC level and also adjusts the DC level of a wideband input signal so that the output gain does not fluctuate with the adjustment. This is to propose a shift circuit.

【0012】[0012]

【課題を解決するための手段】かかる課題を解決するた
め本発明においては、互いにカスケード接続された一対
のベース接地型の差動対4A、4Bからなり、当該各差
動対4A、4Bの共通エミツタに入力される入力信号を
増幅してコレクタ出力するプリアンプ部3、4と、プリ
アンプ部3、4で増幅された入力信号Vinを電力増幅す
るメインアンプ部5と、メインアンプ部5より出力され
る出力信号V2の直流レベルと基準直流レベルEBRT
とを差動出力端に入力し、当該差動出力をプリアンプ部
3、4の共通エミツタと所定の電流源8、9との接続中
点にフイードバツクするようにして当該電流源8、9に
対する電流量を制御することにより、プリアンプ部3、
4の入力バイアス電圧を所定値にクランプして出力信号
V2の直流レベルを一定に制御する直流レベル制御手段
6と、プリアンプ部の出力電位を基準直流レベルに対し
て常に一定電位とし、当該プリアンプ部3、4の出力ダ
イナミツクレンジを一定に固定する電源電圧設定手段E
0とを設けるようにした。
According to the present invention, there is provided a pair of grounded base-type differential pairs 4A and 4B cascaded with each other. amplifies the input signal input and the preamplifier 3 and 4 to the collector output to the emitter, a main amplifier unit 5 for power-amplifying an input signal V in is amplified by the preamplifier 3 and 4, the output from the main amplifier section 5 DC level of output signal V2 and reference DC level E BRT
Is input to the differential output terminal, and the differential output is fed back to the midpoint of connection between the common emitters of the preamplifiers 3 and 4 and the predetermined current sources 8 and 9 so that the current to the current sources 8 and 9 is fed back. By controlling the amount, the preamplifier unit 3,
DC voltage control means 6 for controlling the DC level of the output signal V2 to be constant by clamping the input bias voltage of the output signal V4 to a predetermined value, and making the output potential of the preamplifier section always constant with respect to the reference DC level. Power supply voltage setting means E for fixing the output dynamic ranges of the third and fourth constants
0 is provided.

【0013】[0013]

【作用】メインアンプ部5より出力される出力信号V2
の直流レベルと基準直流レベルEBRTとの差動出力をプ
リアンプ部3、4の共通エミツタと所定の電流源8、9
との接続中点にフイードバツクして当該電流源8、9に
対する電流量を制御するようにし、プリアンプ部3、4
の入力バイアス電圧を所定値にクランプさせることによ
り、直流レベルを温度特性なく基準直流レベルEBRT
一致させることができる。
The output signal V2 output from the main amplifier section 5
Common emitter and a predetermined current source 8, 9 of the differential output of the DC level and a reference DC level E BRT preamplifier 3 and 4
A feedback point is provided at the midpoint of connection with the current sources 8 and 9 to control the amount of current to the current sources 8 and 9.
By clamping the input bias voltage to a predetermined value, the DC level can be matched with the reference DC level EBRT without temperature characteristics.

【0014】またプリアンプ部3、4の各差動対4A、
4Bの共通エミツタと電流源8、9との間に接続したベ
ース接地の第2及び第3のトランジスタQ21、Q22
のエミッタ電位を一致させるように制御して、プリアン
プ部3、4の入力バイアス電圧を所定値にクランプさせ
ることにより、基準直流レベルEBRTを可変させる場合
にも利得が変動するおそれを有効に回避することができ
る。
Each differential pair 4A of the preamplifiers 3, 4
4B common grounded second and third transistors Q21, Q22 connected between the common emitter of 4B and the current sources 8, 9.
The input bias voltage of the preamplifiers 3 and 4 is clamped to a predetermined value by controlling the emitter potentials of the preamplifiers 3 and 4 to be equal to each other, thereby effectively avoiding the possibility that the gain fluctuates even when the reference DC level EBRT is varied. can do.

【0015】[0015]

【実施例】以下図面について、本発明の一実施例を詳述
する。
BRIEF DESCRIPTION OF THE DRAWINGS FIG.

【0016】(1)第1の実施例 図5との対応部分に同一符号を付して示す図1におい
て、10は全体として映像増幅回路を示し、映像増幅回
路10は、コントラスト調整回路4の出力輝度信号V1
に代え、CRT2に入力されるドライブV2を減衰器1
1を介して差動アンプ6の反転入力端に入力するように
なされている。
(1) First Embodiment In FIG. 1 in which parts corresponding to those in FIG. 5 are assigned the same reference numerals, reference numeral 10 denotes a video amplification circuit as a whole, and a video amplification circuit 10 Output luminance signal V1
, The drive V2 input to the CRT 2 is connected to the attenuator 1
1 to the inverting input terminal of the differential amplifier 6.

【0017】これにより映像増幅回路10は、輝度信号
V2のペデスタルレベルが基準電圧EBRT に一致するよ
うに入力クランプレベルをフイードバツク制御すること
ができ、ペデスタルレベルが温度特性によつて変動しな
いようになされている。
[0017] Thus the video amplifier circuit 10 can be fed back controls the input clamping level as the pedestal level of the luminance signal V2 is equal to the reference voltage E BRT, as the pedestal level does not by connexion vary the temperature characteristic It has been done.

【0018】また映像増幅回路10は、差動アンプ6の
非反転入力端に入力される基準電圧EBRT に一定電圧E
0を加えた電位を電源電圧VCCに代えて負荷抵抗RL
他端に供給し、出力ダイナミツクレンジを一定電圧E0
に固定することにより、輝度レベルの変動に伴つてクラ
ンプが外れないようになされている。
The video amplifying circuit 10 applies a constant voltage E BRT to the reference voltage EBRT input to the non-inverting input terminal of the differential amplifier 6.
0 is supplied to the other end of the load resistor RL in place of the power supply voltage V CC , and the output dynamic range is adjusted to a constant voltage E0.
Is fixed so that the clamp does not come off when the luminance level fluctuates.

【0019】以上の構成において、映像増幅回路10
は、入力輝度信号VINをコンデンサC1を介してアンプ
3に入力すると、アンプ3の入力バイアス電圧に応じて
入力輝度信号VINのペデスタルレベルを変動させ、パワ
ーアンプ5を介してCRT2をドライブ信号V2で駆動
する。
In the above configuration, the video amplification circuit 10
Changes the pedestal level of the input luminance signal V IN according to the input bias voltage of the amplifier 3 when the input luminance signal V IN is input to the amplifier 3 via the capacitor C 1, and drives the CRT 2 through the power amplifier 5 to drive the CRT 2 Drive at V2.

【0020】ここで映像増幅回路10は、パワーアンプ
5を介してCRT2に供給されるドライブ信号V2のペ
デスタルレベルをクランプパルスのタイミングで差動ア
ンプ6に取り込むと、基準電圧EBRT と比較し、差動出
力に基づいてアンプ3の入力バイアス電圧を上下させ
る。
The video amplifier 10 in this case, the pedestal level of the drive signal V2 supplied to CRT2 through the power amplifier 5 when incorporated into the differential amplifier 6 at the timing of the clamp pulse is compared with a reference voltage E BRT, The input bias voltage of the amplifier 3 is increased or decreased based on the differential output.

【0021】すなわちペデスタルレベルが基準電圧E
BRTより高い場合、差動アンプ6はアンプ3の入力バ
イアス電圧を上げてアンプ3より電流iを定電流源8に
流し込み、負荷抵抗Rに流れるコレクタ電流を減少さ
せることにより、ペデスタルレベルを低く設定する。
That is, when the pedestal level is equal to the reference voltage E
If the pedestal level is higher than the BRT , the differential amplifier 6 raises the input bias voltage of the amplifier 3 to flow the current i from the amplifier 3 into the constant current source 8 and reduces the collector current flowing through the load resistor RL , thereby lowering the pedestal level. Set.

【0022】またペデスタルレベルが基準電圧EBRT
より低い場合、差動アンプ6はアンプ3の入力バイアス
電圧を下げてアンプ3に入力抵抗RINを介して電流i
を引き込ませ、負荷抵抗Rに流れるコレクタ電流を増
加させることにより、ペデスタルレベルを高く設定す
る。
When the pedestal level is equal to the reference voltage E BRT
If it is lower , the differential amplifier 6 lowers the input bias voltage of the amplifier 3 and supplies the current i to the amplifier 3 via the input resistor R IN.
, The pedestal level is set high by increasing the collector current flowing through the load resistance RL .

【0023】このフイードバツク制御により映像増幅回
路10は、ペデスタルレベルの温度依存特性をなくすこ
とができる。
With this feedback control, the video amplifier circuit 10 can eliminate the temperature dependence of the pedestal level.

【0024】また映像増幅回路10は、CRT2に表示
される画面全体の輝度を調整したい場合、基準電圧E
BRT の電圧値を調整すれば画面の明るさを調整すること
ができる。
The video amplifying circuit 10 can control the reference voltage E when adjusting the brightness of the entire screen displayed on the CRT 2.
By adjusting the voltage of the BRT , the brightness of the screen can be adjusted.

【0025】すなわち基準電圧EBRTの電圧値を現在
の値からΔEだけ大きくすれば、ドライブ信号V2のペ
デスタルレベルもΔE分大きくなつて画面を全体的に
でき、ΔEだけ小さくすれば、ドライブ信号V2のペ
デスタルレベルもΔE分小さくなつて画面を全体的に
るくでき、所望の明るさに調整することができる。
[0025] That is by increasing the voltage value of the reference voltage E BRT from the current value only Delta] E, totally dark pedestal level Delta] E content greater Do connexion screen drive signal V2
Ku can, if small as Delta] E, overall the pedestal level Delta] E min small and connexion screen drive signal V2 bright
Can torque can be adjusted to a desired brightness.

【0026】ところでこの映像増幅回路10の場合、輝
度を調整するため基準電圧VBRT の電圧値を増減しても
ドライブ信号V2を出力する負荷抵抗RL 間の電位差は
常に一定電圧E0に固定されているため調整の際に入力
クランプが外れない。
In the case of the video amplifier circuit 10, the potential difference between the load resistors RL for outputting the drive signal V2 is always fixed to a constant voltage E0 even if the voltage value of the reference voltage V BRT is increased or decreased in order to adjust the luminance. Input clamp does not come off during adjustment.

【0027】これは基準電圧VBRT の増減(ΔE)に応
じて負荷抵抗RL に与えられる電源電位もΔE分増減す
るためである
This is because the power supply potential applied to the load resistor R L also increases or decreases by ΔE in accordance with the increase or decrease (ΔE) of the reference voltage V BRT.

【0028】すなわち負荷抵抗RL に与えられる電源電
位が基準電源VCCに固定されているとし、出力端P0の
電位を基準電圧EBRT で調整できる最大のペデスタルレ
ベルVPDH に設定した場合、アンプ3から電流源8には
電流i1が流れ込み、アンプ3の入力バイアス電圧V
INH とペデスタルレベルVPDH との間には、次式
[0028] that is, the power supply potential supplied to the load resistor R L is a is fixed to the reference power supply V CC, it is set to the maximum of the pedestal level V PDH which the potential of the output terminal P0 can be adjusted by the reference voltage E BRT, amplifier 3, the current i1 flows into the current source 8 and the input bias voltage V
Between INH and pedestal level V PDH ,

【数1】 の関係が成り立つ。(Equation 1) Holds.

【0029】また出力端P0の電位を基準電圧VBRT
調整できる最小のペデスタルレベルVPDL に設定した場
合、アンプ3には入力抵抗RINから電流i2が流れ込
み、アンプ3の入力バイアス電圧VINL とそのときのペ
デスタルレベルVPDL との間には、次式
When the potential of the output terminal P0 is set to the minimum pedestal level V PDL that can be adjusted by the reference voltage V BRT , the current i2 flows from the input resistor R IN into the amplifier 3, and the input bias voltage V INL of the amplifier 3 and between the pedestal level V PDL of that time, the following equation

【数2】 の関係が成り立ち、両ペデスタルレベル間には、次式(Equation 2) And the following equation holds between the two pedestal levels:

【数3】 に示すように電圧差が生じるため両入力バイアス電圧V
INH 、VINL 間にも電圧差が生じることになる。
(Equation 3) As shown in FIG. 5, both input bias voltages V
A voltage difference also occurs between INH and V INL .

【0030】これに対して映像増幅回路10の場合、ペ
デスタルレベルがそれぞれ最大値VPDH 及び最小値V
PDL となる場合の基準電圧をVMAX 及びVMIN とする
と、両基準電圧VMAX 及びVMIN とペデスタルレベルV
PDH 及びVPDL 間には、次式
On the other hand, in the case of the video amplifier circuit 10, the pedestal level is set to the maximum value V PDH and the minimum value V PDH, respectively.
Assuming that the reference voltages for PDL are V MAX and V MIN , both the reference voltages V MAX and V MIN and the pedestal level V
It is between PDH and V PDL, the following equation

【数4】 (Equation 4)

【数5】 の関係式が成り立つ。(Equation 5) Holds.

【0031】因に、(4)式及び(5)式において、α
は増幅度及び減衰量を示し、増幅度、減衰量及び基準電
圧の両電圧間の変化量で表すことができ、任意の値に設
定できる。
In the equations (4) and (5), α
Indicates an amplification degree and an attenuation amount, and can be represented by a change amount between both the amplification degree, the attenuation amount and the reference voltage, and can be set to an arbitrary value.

【0032】このとき両電圧の電圧差と入力バイアス電
圧との間には、次式
At this time, the following equation is provided between the voltage difference between the two voltages and the input bias voltage.

【数6】 の関係が成立するため、定数αを1に設定すると左辺が
0になることにより、入力バイアス電圧VINH 及びV
INL 間の差分はなくなる。
(Equation 6) When the constant α is set to 1 and the left side becomes 0, the input bias voltages V INH and V INH are set.
There is no difference between INLs .

【0033】このように映像増幅回路10の場合、輝度
を調整するため基準電圧VBRT を増減しても入力バイア
ス電圧が変化せず、差動アンプ6の入力電圧差もほとん
ど変化しないため短時間で定状状態に落ち着き、入力ク
ランプは外れにくいことが分る。
As described above, in the case of the video amplifier circuit 10, the input bias voltage does not change even if the reference voltage V BRT is increased or decreased to adjust the luminance, and the input voltage difference of the differential amplifier 6 hardly changes. It settles to a steady state, and it turns out that an input clamp is hard to come off.

【0034】またこのように入力クランプが外れにくく
なる結果、アンプ3に入出力される電流i1及びi2も
少なくて良く、消費電力を従来に比して一段と小さくか
つトランジスタQ1の駆動能力の低いものを用いること
ができる。
In addition, as a result of the input clamp being less likely to come off, the currents i1 and i2 input / output to / from the amplifier 3 may be small, the power consumption is much smaller than in the prior art, and the driving capability of the transistor Q1 is low. Can be used.

【0035】以上の構成によれば、CRT2の入力端に
おけるドライブ信号V2のペデスタルレベルを基準電圧
BRT に一致するようにフイードバツク制御すると共
に、出力ダイナミツクレンジを一定電圧E0に固定する
ことにより、ペデスタルレベルの温度特性をなくすこと
ができるとともに、基準電圧VBRT を増減して輝度を調
整しても入力クランプが外れるおそれを有効になくすこ
とができる。
[0035] According to the above configuration, by well as fed back controlled to match the pedestal level of the drive signal V2 at the input terminal of CRT2 the reference voltage V BRT, fixes the output dynamic range to a constant voltage E0, The temperature characteristics of the pedestal level can be eliminated, and the possibility that the input clamp will come off even if the luminance is adjusted by increasing or decreasing the reference voltage V BRT can be effectively eliminated.

【0036】(2)第2の実施例 図1との対応部分に同一符号を付して示す図2におい
て、20は全体として映像増幅回路を示し、入力信号の
周波数帯域が広い輝度信号が入力される場合にも輝度調
整時に出力ダイナミツクレンジが変動しないようになさ
れている。
(2) Second Embodiment In FIG. 2, in which parts corresponding to those in FIG. 1 are assigned the same reference numerals, reference numeral 20 denotes a video amplifier circuit as a whole, and a luminance signal having a wide frequency band of an input signal is input. In such a case, the output dynamic range is not fluctuated during the brightness adjustment.

【0037】この実施例の場合、負荷抵抗RL とトラン
ジスタQ1間にはトランジスタQ1に対してカスコード
接続されたトランジスタQ20が接続されており、当該
トランジスタQ20及びQ1との接続中点P20に差動
アンプ6の出力端が接続されるようになされている。
In the case of this embodiment, a transistor Q20 cascode-connected to the transistor Q1 is connected between the load resistor RL and the transistor Q1, and a differential point is connected to the transistor Q20 and the midpoint P20 between the transistor Q20 and Q1. The output terminal of the amplifier 6 is connected.

【0038】これにより映像増幅回路20は、差動アン
プ6によつて負荷抵抗RL に流れるコレクタ電流IC
フイードバツク制御し、ペデスタルレベルを一定に制御
するようになされている。
[0038] Thus the video amplifier circuit 20 fed back controls the collector current I C flowing through the by connexion load resistor R L to the differential amplifier 6 is adapted to control the pedestal level constant.

【0039】また差動対4A及び4Bの共通エミツタと
定電流源8及び9間にはベース接地のトランジスタQ2
1及びQ22が接続されている。
A common base transistor Q2 is connected between the common emitters of the differential pairs 4A and 4B and the constant current sources 8 and 9.
1 and Q22 are connected.

【0040】ここでアンプ21の入力端はアンプ3と入
力抵抗RINとの接続中点P22及びトランジスタQ22
と定電流源9との接続中点P23にそれぞれ接続され、
ベース接地のトランジスタQ21のエミツタ抵抗re
常時一定になるようにアンプ21によりアンプ3の入力
バイアス電圧を一定にフイードバツク制御するようにな
されている。
Here, the input terminal of the amplifier 21 is connected to the midpoint P22 between the amplifier 3 and the input resistor R IN and the transistor Q22.
And the connection point P23 between the constant current source 9 and
Emitter resistance r e of the base-grounded transistor Q21 are made the input bias voltage of the amplifier 3 by the amplifier 21 to be constant at all times so as to fed back controlled to be constant.

【0041】因にこの実施例の場合、一定電圧E0は基
準電圧の変動によらず差動アンプ6にホールド電圧を供
給するコンデンサC20のホールド電圧を一定に制御す
るようになされている。
In this embodiment, the constant voltage E0 controls the hold voltage of the capacitor C20 for supplying the hold voltage to the differential amplifier 6 to be constant regardless of the fluctuation of the reference voltage.

【0042】以上の構成において、映像増幅回路20
は、ドライブ信号V2をクランプパルスのタイミングで
差動アンプ3に取り込むと基準電圧VBRT と比較し、ド
ライブ信号V2のペデスタルレベルが一定になるように
負荷抵抗RL に流れるコレクタ電流IC を制御する。
In the above configuration, the video amplifying circuit 20
Is compared with the reference voltage V BRT Incorporating a drive signal V2 to the differential amplifier 3 at the timing of a clamp pulse, controls the collector current I C flowing in the load resistor R L as the pedestal level of the drive signal V2 is constant I do.

【0043】またこのときアンプ21は、クランプパル
スのタイミングで接続中点P22及びP23の電位を比
較し、両電圧を一致させるように制御することにより
(すなわち入力抵抗RINに電流がほとんど流れないよう
に制御することにより)入力バイアスを一定に制御し、
輝度調整の際に利得が変動しないようになされている。
At this time, the amplifier 21 compares the potentials of the connection midpoints P22 and P23 at the timing of the clamp pulse, and controls the two voltages so that they match (ie, almost no current flows through the input resistor R IN). Control the input bias to be constant,
The gain does not fluctuate during the brightness adjustment.

【0044】例えば広周波帯域の入力輝度信号VINを入
力するためには、周波数帯域を広げる必要から入力抵抗
IN及び付加抵抗RL の抵抗値を小さくしなければなら
ず、このときトランジスタQ21のエミツタ抵抗re
入力抵抗RINに対して無視できなくなるが、アンプ21
によつてエミツタ抵抗re が一定に制御されるため輝度
が変動しても利得は変動しない。
For example, in order to input an input luminance signal V IN in a wide frequency band, the resistance values of the input resistor R IN and the additional resistor RL must be reduced because the frequency band needs to be widened. While emitter resistance r e of can not be ignored with respect to the input resistor R iN, the amplifier 21
Gain does not vary be varied luminance for Yotsute emitter resistance r e is controlled to be constant to.

【0045】以上の構成によれば、映像増幅回路20
は、ベース接地アンプの入力段で入力バイアス電圧をク
ランプすることにより、輝度調整によらず利得を安定に
することができ、またペデスタルレベルの温度特性をな
くすことができる。
According to the above configuration, the video amplifying circuit 20
By clamping the input bias voltage at the input stage of the common base amplifier, the gain can be stabilized regardless of the luminance adjustment, and the temperature characteristics of the pedestal level can be eliminated.

【0046】(3)他の実施例 なお上述の実施例においては、出力ダイナミツクレンジ
を一定電圧E0に固定すると共に、ベース接地増幅回路
の入力段でバイアス電圧をクランプする場合について述
べたが、本発明はこれに限らず、図3に示すようにクラ
ンプパルスのタイミングでベース接地増幅回路の入力段
のバイアス電圧をクランプする場合にも広く適用し得
る。
(3) Other Embodiments In the above-described embodiment, the case where the output dynamic range is fixed to the constant voltage E0 and the bias voltage is clamped at the input stage of the common base amplifier circuit has been described. The present invention is not limited to this, and can be widely applied to the case where the bias voltage at the input stage of the grounded base amplifier circuit is clamped at the timing of the clamp pulse as shown in FIG.

【0047】これにより映像増幅回路30は、電源電圧
CCが低い場合にも広い出力ダイナミツクレンジを確保
でき、また上述と同様の効果を得ることができる。
Thus, the video amplifier circuit 30 can secure a wide output dynamic range even when the power supply voltage V CC is low, and can obtain the same effects as described above.

【0048】また上述の実施例においては、パワーアン
プ5から出力されるドライブ信号V2のペデスタルレベ
ルを映像増幅回路10、20及び30を用いて所定の電
位に制御することにより映像の輝度を調整する場合につ
いて述べたが、本発明はこれに限らず、CRT2のグリ
ツド電圧を所定電位に制御する場合に適用しても良い。
In the above-described embodiment, the luminance of the video is adjusted by controlling the pedestal level of the drive signal V2 output from the power amplifier 5 to a predetermined potential by using the video amplifier circuits 10, 20, and 30. Although the case has been described, the present invention is not limited to this, and may be applied to a case where the grid voltage of the CRT 2 is controlled to a predetermined potential.

【0049】さらに上述の実施例においては、定数αを
1に設定する場合について述べたが、本発明はこれに限
らず、定数αは 0.5以上あれば出力ダイナミツクレンジ
を固定するほうが固定しない場合に比して入力バイアス
電圧を小さくすることができる。
Further, in the above-described embodiment, the case where the constant α is set to 1 has been described. However, the present invention is not limited to this. If the constant α is 0.5 or more, it is more preferable to fix the output dynamic range. , The input bias voltage can be reduced.

【0050】これは差電圧(VPDH −VPDL )及び(V
MAX −VMIN )がほぼ等しいため定数αを 0.5以上に設
定すると、(6)式の左辺が(3)式の左辺より小さく
なることより求めることができる。
This corresponds to the difference voltages (V PDH -V PDL ) and (V
MAX− V MIN ) is approximately equal, so that when the constant α is set to 0.5 or more, the value can be obtained by making the left side of the equation (6) smaller than the left side of the equation (3).

【0051】さらに上述の実施例においては、本発明を
ペデスタルレベルのクランプに用いる場合について述べ
たが、本発明はこれに限らず、直流レベルを定価に保持
したままシフトする他の回路にも広く適用し得る。
Further, in the above-described embodiment, the case where the present invention is used for clamping the pedestal level has been described. However, the present invention is not limited to this, and is widely applied to other circuits that shift while maintaining the DC level at a fixed price. Applicable.

【0052】[0052]

【発明の効果】上述のように本発明によれば、メインア
ンプ部より出力される出力信号の直流レベルと基準直流
レベルとの差動出力をプリアンプ部の共通エミツタと所
定の電流源との接続中点にフイードバツクして当該電流
源に対する電流量を制御するようにし、プリアンプ部の
入力バイアス電圧を所定値にクランプさせることによ
り、温度特性なく直流レベルを基準直流レベルに一致さ
せることができ、また基準直流レベルを可変させる場合
にも入力クランプがはずれる利得が変動するおそれを有
効に回避することができる。
As described above, according to the present invention, the differential output between the DC level of the output signal output from the main amplifier section and the reference DC level is connected to the common emitter of the preamplifier section and a predetermined current source. By feeding back to the middle point to control the amount of current to the current source and clamping the input bias voltage of the preamplifier to a predetermined value, the DC level can be matched with the reference DC level without temperature characteristics. Even when the reference DC level is varied, it is possible to effectively avoid the possibility that the gain at which the input clamp is deviated fluctuates.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明による直流レベルシフト回路の第1の実
施例を示す等価回路図である。
FIG. 1 is an equivalent circuit diagram showing a first embodiment of a DC level shift circuit according to the present invention.

【図2】本発明による直流レベルシフト回路の第2の実
施例を示す等価回路図である。
FIG. 2 is an equivalent circuit diagram showing a second embodiment of the DC level shift circuit according to the present invention.

【図3】他の実施例を示す等価回路図である。FIG. 3 is an equivalent circuit diagram showing another embodiment.

【図4】従来の直流レベルシフト回路を示す等価回路図
である。
FIG. 4 is an equivalent circuit diagram showing a conventional DC level shift circuit.

【符号の説明】[Explanation of symbols]

1、10、20、30……映像増幅回路、2……CR
T、3、5、6、7、21……アンプ、4……コントラ
スト調整回路、11……減衰器
1, 10, 20, 30 ... video amplification circuit, 2 ... CR
T, 3, 5, 6, 7 , 21 ... an amplifier, 4 ... a contrast adjustment circuit , 11 ... an attenuator .

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】互いにカスケード接続された一対のベース
接地型の差動対からなり、当該各差動対の共通エミツタ
に入力される入力信号を増幅してコレクタ出力するプリ
アンプ部と、 上記プリアンプ部で増幅された上記入力信号を電力増幅
するメインアンプ部と、 上記メインアンプ部より出力される出力信号の直流レベ
ルと基準直流レベルとを差動出力端に入力し、当該差動
出力を上記プリアンプ部の上記共通エミツタと所定の電
流源との接続中点にフイードバツクするようにして当該
電流源に対する電流量を制御することにより、上記プリ
アンプ部の入力バイアス電圧を所定値にクランプして上
記出力信号の直流レベルを一定に制御する直流レベル制
御手段と、 上記プリアンプ部の出力電位を上記基準直流レベルに対
して常に一定電位とし、当該プリアンプ部の出力ダイナ
ミツクレンジを一定に固定する電源電圧設定手段とを具
えることを特徴とする直流レベルシフト回路。
A pair of bases cascaded together.
It consists of a grounded differential pair, and the common emitter of each differential pair
Amplifies the input signal and a pre <br/> amplifier unit for collector output which is input to a main amplifier section for power-amplifying the amplified the input signal by the preamplifier, an output which is output from the main amplifier section The DC level of the signal and the reference DC level are input to a differential output terminal, and the differential output is supplied to the common emitter of the preamplifier section at a predetermined voltage.
The so as to fed back to the connection point between current sources
By controlling the amount of current for the current source, the pre
DC level control means for controlling the DC level of the output signal to be constant by clamping the input bias voltage of the amplifier section to a predetermined value, and always keeping the output potential of the preamplifier section constant with respect to the reference DC level, A DC level shift circuit, comprising: a power supply voltage setting unit for fixing an output dynamic range of a preamplifier unit to a constant value.
【請求項2】互いにカスケード接続された一対のベース
接地型の差動対からなり、当該各差動対の共通エミツタ
に入力される入力信号を増幅してコレクタ出力するプリ
アンプ部と、 上記プリアンプ部で増幅された上記入力信号を電力増幅
するメインアンプ部と、 上記メインアンプ部より出力される出力信号の直流レベ
ルと基準直流レベルとを差動出力端に入力し、当該差動
出力を上記プリアンプ部の出力段と当該出力段にカスケ
ード接続された第1のトランジスタのエミッタとの接続
中点にフイードバツクするようにして当該第1のトラン
ジスタのコレクタ電流を制御することにより、上記出力
信号の直流レベルを一定に制御する直流レベル制御手段
と、上記プリアンプ部の各上記差動対の共通エミツタと電流
源との間にベース接地 の第2及び第3のトランジスタが
接続され、当該第2及び第3のトランジスタのエミッタ
電位を一致させるように制御することにより、 上記プリ
アンプ部の入力バイアス電圧を一定にクランプし、上記
プリアンプ部の利得を一定に制御するクランプ手段とを
具えることを特徴とする直流レベルシフト回路。
2. A pair of bases cascaded together.
It consists of a grounded differential pair, and the common emitter of each differential pair
Amplifies the input signal and a pre <br/> amplifier unit for collector output which is input to a main amplifier section for power-amplifying the amplified the input signal by the preamplifier, an output which is output from the main amplifier section The DC level of the signal and the reference DC level are input to a differential output terminal, and the differential output is cascaded to the output stage of the preamplifier unit and the output stage.
Connection with the emitter of the first transistor which is connected to the gate
The first transformer is fed back to the middle point.
DC level control means for controlling the DC level of the output signal to be constant by controlling the collector current of the transistor; and a common emitter and a current for each of the differential pairs of the preamplifier section.
The grounded second and third transistors are connected to the source.
Connected to the emitters of the second and third transistors
A DC level shift circuit comprising: a clamp means for controlling input potentials of the preamplifier section to be constant by controlling the potentials to be equal to each other, and for controlling a gain of the preamplifier section to be constant.
【請求項3】互いにカスケード接続された一対のベース
接地型の差動対からなり、当該各差動対の共通エミツタ
に入力される入力信号を増幅してコレクタ出力するプリ
アンプ部と、 上記プリアンプ部で増幅された上記入力信号を電力増幅
するメインアンプ部と、 上記メインアンプ部より出力される出力信号の直流レベ
ルと基準直流レベルとを差動入力端に入力し、当該差動
出力を上記プリアンプ部の出力段と当該出力段にカスケ
ード接続された第1のトランジスタのエミッタとの接続
中点にフイードバツクするようにして当該第1のトラン
ジスタのコレクタ電流を制御することにより、上記出力
信号の直流レベルを一定に制御する直流レベル制御手段
と、上記プリアンプ部の各上記差動対の共通エミツタと電流
源との間にベース接地の第2及び第3のトランジスタが
接続され、当該第2及び第3のトランジスタのエミッタ
電位を一致させるように制御することにより、 上記プリ
アンプ部の入力バイアス電圧を一定にクランプし、上記
プリアンプ部の利得を一定に制御するクランプ手段と、 上記プリアンプ部の出力電位を上記基準直流レベルに対
して常に一定電位とし、当該プリアンプ部の出力ダイナ
ミツクレンジを一定に固定する電源電圧設定手段とを具
えることを特徴とする直流レベルシフト回路。
3. A pair of bases cascaded together.
It consists of a grounded differential pair, and the common emitter of each differential pair
Amplifies the input signal and a pre <br/> amplifier unit for collector output which is input to a main amplifier section for power-amplifying the amplified the input signal by the preamplifier, an output which is output from the main amplifier section The DC level of the signal and the reference DC level are input to a differential input terminal, and the differential output is cascaded to the output stage of the preamplifier unit and the output stage.
Connection with the emitter of the first transistor which is connected to the gate
The first transformer is fed back to the middle point.
DC level control means for controlling the DC level of the output signal to be constant by controlling the collector current of the transistor; and a common emitter and a current for each of the differential pairs of the preamplifier section.
The grounded second and third transistors are connected to the source.
Connected to the emitters of the second and third transistors
Clamping means for controlling the input bias voltage of the preamplifier unit to be constant and controlling the gain of the preamplifier unit to be constant by controlling the potentials to be equal to each other, and setting the output potential of the preamplifier unit to the reference DC level. A power supply voltage setting means for setting the output dynamic range of the preamplifier unit to a constant potential at all times.
JP10597492A 1992-03-31 1992-03-31 DC level shift circuit Expired - Fee Related JP3285153B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10597492A JP3285153B2 (en) 1992-03-31 1992-03-31 DC level shift circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10597492A JP3285153B2 (en) 1992-03-31 1992-03-31 DC level shift circuit

Publications (2)

Publication Number Publication Date
JPH05284386A JPH05284386A (en) 1993-10-29
JP3285153B2 true JP3285153B2 (en) 2002-05-27

Family

ID=14421743

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10597492A Expired - Fee Related JP3285153B2 (en) 1992-03-31 1992-03-31 DC level shift circuit

Country Status (1)

Country Link
JP (1) JP3285153B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6230424B2 (en) 2014-01-15 2017-11-15 株式会社日立製作所 Wind power generator

Also Published As

Publication number Publication date
JPH05284386A (en) 1993-10-29

Similar Documents

Publication Publication Date Title
US6366163B2 (en) Video preamplifier
US5896063A (en) Variable gain amplifier with improved linearity and bandwidth
JP2001036363A (en) Gain variable amplifier
EP0921634A1 (en) Differential amplifier with adjustable linearity
CA1219356A (en) Video signal dc restoration circuit
US4651064A (en) Video amplifier with foreground and background controls
US5889557A (en) Automatic beam current limit apparatus and methods of the same
JPS5843606A (en) Device for controlling gain of differential amplifier
JP3285153B2 (en) DC level shift circuit
US6891405B2 (en) Variable gain amplifier
US6285401B1 (en) Apparatus for suppressing overshoots in kinescope beam current measurement pulses
US5525931A (en) High-speed video amplifier
JP3285152B2 (en) Video signal amplifier circuit
KR850000733B1 (en) Variable emitter degeneration gain-controlled amplifier
JPH07112258B2 (en) Automatic brightness control circuit
JP3747247B2 (en) Gamma correction circuit
US5119041A (en) High gain differential current amplifier having a low output voltage
JPH0537810A (en) Video output device
US6175275B1 (en) Preamplifier with an adjustable bandwidth
JP3235745B2 (en) Gain control amplifier circuit and primary color signal amplifier
US5815011A (en) Circuit for adjusting the coring threshold of a signal
US4675726A (en) Drive adjustment control for video output stage
JP3833923B2 (en) Variable gain amplifier circuit
KR930007296B1 (en) Gain control circuit for video signal amplifier
KR200162127Y1 (en) The earth magnetic field correcting circuit on single power

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees