JP3200056B2 - Error correction circuit - Google Patents

Error correction circuit

Info

Publication number
JP3200056B2
JP3200056B2 JP22585789A JP22585789A JP3200056B2 JP 3200056 B2 JP3200056 B2 JP 3200056B2 JP 22585789 A JP22585789 A JP 22585789A JP 22585789 A JP22585789 A JP 22585789A JP 3200056 B2 JP3200056 B2 JP 3200056B2
Authority
JP
Japan
Prior art keywords
data
error
blk
block
correction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP22585789A
Other languages
Japanese (ja)
Other versions
JPH0391169A (en
Inventor
悦和 黒瀬
信二 青木
秀人 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP22585789A priority Critical patent/JP3200056B2/en
Publication of JPH0391169A publication Critical patent/JPH0391169A/en
Application granted granted Critical
Publication of JP3200056B2 publication Critical patent/JP3200056B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Error Detection And Correction (AREA)

Description

【発明の詳細な説明】 以下の順序で本発明を説明する。DETAILED DESCRIPTION OF THE INVENTION The present invention will be described in the following order.

A産業上の利用分野 B発明の概要 C従来の技術(第4図〜第7図) D発明が解決しようとする問題点(第7図) E問題点を解決するための手段(第1図及び第3図) F作用(第1図及び第3図) G実施例 (G1)第1実施例(第1図及び第2図) (G2)第2実施例(第3図) (G3)他の実施例 H発明の効果 A産業上の利用分野 本発明は誤り訂正回路に関し、特に積符号形式に基づ
いて誤り訂正符号を付加して伝送される伝送データの誤
りを検出すると共に訂正するものに適用して好適なもの
である。
A Industrial application field B Outline of the invention C Conventional technology (FIGS. 4 to 7) D Problems to be solved by the invention (FIG. 7) E Means for solving the problems (FIG. 1) And FIG. 3) F action (FIGS. 1 and 3) G embodiment (G1) First embodiment (FIGS. 1 and 2) (G2) Second embodiment (FIG. 3) (G3) Other Embodiments H Effects of the Invention A Industrial Field of the Invention The present invention relates to an error correction circuit, and more particularly to an error correction circuit for detecting and correcting errors in transmission data transmitted by adding an error correction code based on a product code format. It is suitable to be applied to.

B発明の概要 第1の発明は、誤り訂正回路において、内符号誤り検
出訂正手段から所定のブロツクデータ単位で送出される
内符号訂正データを、カウンタから得られるアドレス情
報に応じてメモリに書き込み、エラーが存在しない又は
エラー訂正可能なブロツクデータに含まれる識別データ
に基づいて検出された先頭のブロツクデータのメモリオ
フセツト情報を用いて、メモリを外符号符号系列に応じ
て読み出すようにしたことにより、ブロツクデータの識
別データにエラーが発生した場合にも、有効なブロツク
データを外符号誤り検出訂正手段に伝送でき、全体とし
て、エラー検出精度及びエラー訂正能力を向上し得る。
B. Summary of the Invention In a first invention, an error correction circuit writes inner code correction data transmitted from an inner code error detection and correction means in a predetermined block data unit to a memory in accordance with address information obtained from a counter, By reading the memory in accordance with the outer code sequence using the memory offset information of the leading block data detected based on the identification data included in the error-free or error-correctable block data. Even when an error occurs in the identification data of the block data, valid block data can be transmitted to the outer code error detection and correction means, and the error detection accuracy and error correction performance can be improved as a whole.

また第2の発明は、誤り訂正回路において、内符号誤
り検出訂正手段から入力されるブロツクデータに含まれ
る識別データの連続性を監視し、その監視結果に応じて
ブロツクデータが正規のブロツクデータか否かを判定
し、メモリに対する書き込みアドレス及び内符号エラー
フラグを制御するようにしたことにより、内符号誤り検
出訂正手段で誤検出等が生じた場合にも、外符号誤り検
出訂正手段による誤訂正を防止し得る。
According to a second aspect of the present invention, in the error correction circuit, the continuity of the identification data included in the block data input from the inner code error detection and correction means is monitored, and according to the monitoring result, whether the block data is regular block data or not. By judging whether or not the error has occurred and controlling the write address to the memory and the inner code error flag, even if an error is detected by the inner code error detection and correction means, the error is corrected by the outer code error detection and correction means. Can be prevented.

C従来の技術 従来、情報データを高密度記録する記録再生装置とし
て、コンポーネントデイジタルビデオ信号を磁気テープ
上に記録するようになされたいわゆるSMPTE D−1フ
オーマツトのデイジタルビデオテープレコーダ(デイジ
タルVTR)のビデオデータ及びオーデイオデータに代
え、所望の情報データを記録再生するようになされたい
わゆるANSI ID−1フオーマツト(Third Draft PROPOS
ED AMERICAN NATIONAL STANDARD 19mm TYPE ID−1 INST
RUMENTATION DIGITAL CASSETTE FORMAT X3B6/88−12 Pr
oject 592−D 1988−03−22)の磁気記録再生装置が提
案されている。
C Prior Art Conventionally, as a recording / reproducing apparatus for recording information data at a high density, a video of a so-called SMPTE D-1 format digital video tape recorder (digital VTR) in which a component digital video signal is recorded on a magnetic tape. A so-called ANSI ID-1 format (Third Draft PROPOS) which records and reproduces desired information data in place of data and audio data.
ED AMERICAN NATIONAL STANDARD 19mm TYPE ID-1 INST
RUMENTATION DIGITAL CASSETTE FORMAT X3B6 / 88−12 Pr
oject 592-D 1988-03-22) has been proposed.

このような磁気記録再生装置においては、情報データ
に対してリードソロモン(Reed−Solomon)積符号形式
に基づいて誤り訂正符号を付加して記録し、再生時に伝
送誤りを検出してこれを訂正することにより、磁気伝搬
系特有の再生エラーの発生を未然に防止し得るようにな
れている。
In such a magnetic recording / reproducing apparatus, information data is recorded by adding an error correction code based on a Reed-Solomon product code format, and a transmission error is detected during reproduction and corrected. Thus, it is possible to prevent the occurrence of a reproduction error peculiar to the magnetic propagation system.

すなわち、ID−1フオーマツトの磁気記録再生装置の
記録系1は、第4図に示すように構成されており、記録
対象となる情報データDTUSEが外符号生成回路2に入力
される。
That is, the recording system 1 of the ID-1 format magnetic recording / reproducing apparatus is configured as shown in FIG. 4, and information data DT USE to be recorded is input to the outer code generation circuit 2.

この外符号生成回路2においては、まず、情報データ
DTUSEの1セクタ(=36,108バイト)分を取り込んだ
後、この情報データDTUSEを118バイト毎の306個のデー
タブロツクDT0〜DT305に区切り、所定の生成多項式を用
いて各データブロツクDT0〜DT305について、それぞれ10
バイトのリードソロモン符号でなるパリテイコードRO0
〜RO305を外符号として生成して、これをそれぞれのデ
ータブロツクDT0〜DT305の後ろに付加する。
In the outer code generation circuit 2, first, the information data
After capturing one sector (= 36,108 bytes) of the DT USE, delimiting the information data DT USE of 306 pieces per 118-byte data blocks DT 0 to DT 305, each data block DT using a predetermined generating polynomial 10 for each of 0 to DT 305
Parity code RO 0 consisting of byte Reed-Solomon code
RO 305 is generated as an outer code, and this is added after each data block DT 0 to DT 305 .

続いて、このようにして生成された、それぞれ128バ
イト長の306個のアウターデータブロツクDO0〜DO
305が、第5図に示すようなRAM(random access memor
y)構成の2つのメモリマトリクスMEM1及びMEM2の、行
及び列がそれぞれ153バイト×128バイトでなるデータ部
MEMDT1及びMEMDT2の列方向に順次書き込まれる。
Subsequently, 306 outer data blocks DO 0 to DO each having a length of 128 bytes each generated in this manner.
305 is a RAM (random access memor) as shown in FIG.
y) Data section of each of the two memory matrices MEM1 and MEM2 having a configuration in which a row and a column are each 153 bytes × 128 bytes
Data is sequentially written in the column direction of MEM DT1 and MEM DT2 .

なおこのメモリマトリクスMEM1及びMEM2の左端から、
行及び列の4×128バイト分には、それぞれ行方向に4
バイト長の固定パターンを有するブロツク同期コードSY
NCBLKが予め書き込まれている。
In addition, from the left end of the memory matrices MEM1 and MEM2,
4 x 128 bytes of rows and columns have 4 rows each.
Block synchronization code SY with fixed byte length pattern
NC BLK is pre-written.

また、このメモリマトリクスMEM1及びMEM2において、
ブロツク同期コードSYNCBLKに続く行及び列の1×128バ
イト長分は、識別データ部MEMID1及びMEMID2として割り
当てられており、次の第1のマルチプレクサ回路3にお
いて、識別データ発生回路4から入力されるブロツク識
別データIDBLKの偶数分IDBLKA及び奇数分IDBLKEが、そ
れぞれメモリマトリクスMEM1及びMEM2の識別データ部ME
MID1及びMEMID2の列方向に書き込まれる。
In the memory matrices MEM1 and MEM2,
The 1 × 128 byte length of the row and column following the block synchronization code SYNC BLK is allocated as identification data parts MEM ID1 and MEM ID2 , and is input from the identification data generation circuit 4 in the next first multiplexer circuit 3. The even-numbered ID BLKA and the odd-numbered ID BLKE of the block identification data ID BLK to be processed correspond to the identification data portions ME of the memory matrices MEM1 and MEM2, respectively.
Data is written in the column direction of M ID1 and MEM ID2 .

この後このデータ部MEMDT1及びMEMDT2の右端部には、
内符号生成回路5において、ブロツク同期コードSYNC
BLK、ブロツク識別データIDBLKの行方向の5バイト長分
と、データ部MEMDT1及びMEMDT2を行方向にみた153バイ
ト長分のインナーデータブロツクDI0、DI2、……DI254
及びDI1、DI3、……、DI255について、所定の生成多項
式を用いて8バイトのリードソロモン符号でなるパリテ
イコードRI0、RI2、……、RI254及びRI1、RI3、……、R
I255が内符号としてそれぞれ生成されこれが付加され
る。
After this, the right end of this data section MEM DT1 and MEM DT2 is
In the inner code generation circuit 5, the block synchronization code SYNC
BLK , inner data blocks DI 0 , DI 2 ,..., DI 254 corresponding to a 5-byte length in the row direction of the block identification data ID BLK and a 153-byte length when the data portions MEM DT1 and MEM DT2 are viewed in the row direction.
, And DI 1 , DI 3 ,..., DI 255 , parity codes RI 0 , RI 2 ,..., RI 254 and RI 1 , RI 3 , which are 8-byte Reed-Solomon codes using a predetermined generator polynomial ......, R
I 255 is generated and added as an inner code.

これに続いて、このメモリマトリクスMEM1及びMEM2に
は、第2にマルチプレクサ回路6において、1セクタSE
C分の先頭にプリアンブル部ポストアンブル部発生回路
7からプリアンブル部PRとして入力される4バイトのセ
クタ識別データIDSEC1及び外部から入力された6バイト
長分の拡張データDTAUXが付加され、また1セクタSEC分
に続いてポストアンブル部PSとしてそれぞれ4バイト長
分の同期コードSYNCPS及びセクタ識別データIDSEC2が付
加された後、続くデータ分散回路8に送出される。
Subsequently, the memory matrices MEM1 and MEM2 are added to the second multiplexer circuit 6 for one sector SE.
The 4-byte sector identification data ID SEC1 input as the preamble portion PR from the preamble portion postamble portion generation circuit 7 and the 6-byte length extended data DT AUX input from outside are added to the beginning of the C portion. Following the sector SEC, a 4-byte length synchronization code SYNC PS and sector identification data ID SEC2 are added as a postamble portion PS, and then sent to the subsequent data distribution circuit 8.

このデータ分散回路8においては、まずプリアンブル
部PRに続いて、メモリマトリクスMEM1及びMEM2の行方向
の166バイト分を1同期ブロツクBLKとして、メモリマト
リクスMEM1及びMEM2の識別データIDBLKの昇順に順次交
互に読み出し、1セクタSEC分すなわち256個の同期ブロ
ツクBLK0〜BLK255に続いてポストアンブル部PSを付加
し、これを8−9変調回路9に送出する。
In the data distribution circuit 8, first, following the preamble portion PR, 166 bytes in the row direction of the memory matrices MEM1 and MEM2 are used as one synchronization block BLK, and are sequentially alternated in ascending order of the identification data ID BLK of the memory matrices MEM1 and MEM2. to read, adding the postamble portion PS Following one sector SEC fraction i.e. 256 sync blocks BLK 0 ~BLK 255, and sends it to the 8-9 modulating circuit 9.

8−9変調回路9は、入力される1セクタ分のプリア
ンブル部PR、同期ブロツクBLK0〜BLK255及びポストアン
ブル部PSを、ID−1フオーマツトに規定された手法で、
磁気記録に適したデータ形式に変調し、第3のマルチプ
レクサ回路10において、プリアンブル部PRに、同期コー
ド発生回路11から入力された1セクタSECの先頭を表す2
0バイト長の立ち上がりシーケンスRUS及び4バイト長の
固定パターンでなる同期コードSYNCPRを付加して、続く
パラレル/シリアル変換回路12に送出する。
8-9 modulating circuit 9, a preamble portion PR of one sector is input, the synchronization block BLK 0 ~BLK 255 and postamble portion PS, at specified in ID-1 the format approach,
The data is modulated into a data format suitable for magnetic recording. In the third multiplexer circuit 10, the preamble portion PR indicates the start of one sector SEC input from the synchronization code generation circuit 11 in the preamble portion PR.
A rising sequence RUS having a length of 0 bytes and a synchronization code SYNC PR formed of a fixed pattern having a length of 4 bytes are added and transmitted to the subsequent parallel / serial conversion circuit 12.

パラレル/シリアル変換回路12は、入力される1セク
タSEC分のプリアンブル部PR、同期ブロツクBLK0〜BLK
255及びポストアンブル部PSを、シリアルデータでなる
記録信号SRECに変換し、当該記録信号SRECが記録増幅回
路13で増幅された後、磁気テープ14上をヘリカルスキヤ
ンしながら走査する磁気ヘツド15に供給され、かくし
て、磁気テープ14上に第6図に示すような、記録トラツ
クTR(……、TR1、TR2、TR3、TR4、……)を形成し、こ
のようにして、所望の情報データDTUSEに対してリード
ソロモン積符号形式に基づいて誤り訂正符号を付加して
記録し得るようになされている。
The parallel / serial conversion circuit 12 receives the preamble portion PR for one sector SEC and the synchronization blocks BLK 0 to BLK.
255 and the postamble part PS are converted into a recording signal S REC composed of serial data, and after the recording signal S REC is amplified by the recording amplification circuit 13, the magnetic head 15 scans the magnetic tape 14 while performing a helical scan. Thus, the recording tracks TR (..., TR1, TR2, TR3, TR4,...) Are formed on the magnetic tape 14 as shown in FIG. An error correction code can be added to DT USE based on the Reed-Solomon product code format and recorded.

またこのように磁気記録再生装置の記録系1によつて
磁気テープ14上に記録された情報データDTUSEは、第7
図に示す、磁気記録再生装置の再生系20で再生される。
The information data DT USE recorded on the magnetic tape 14 by the recording system 1 of the magnetic recording / reproducing apparatus in this manner is the seventh data.
The data is reproduced by the reproducing system 20 of the magnetic recording / reproducing apparatus shown in FIG.

すなわち、この磁気記録再生装置の再生系20において
は、まず磁気ヘツド15を用いて磁気テープ14上に接続さ
れた記録トラツクTR(……、TR1、TR2、TR3、TR4、…
…)を読み出し、これを再生増幅回路21に送出する。
That is, in the reproducing system 20 of the magnetic recording / reproducing apparatus, first, the recording tracks TR (..., TR1, TR2, TR3, TR4,.
..) Are read out and sent to the reproduction amplifier circuit 21.

この再生増幅回路21は、イコライザ及び2値化回路等
を含んで構成されており、磁気ヘツド15から送出される
再生信号SPBを2値化し、この結果得られる再生デイジ
タルデータDTPBが、続くシリアル/パラレル変換回路22
でパラレルデータDTPRに変換された後、8−9復調回路
23に供給される。
The reproducing amplifier circuit 21 is configured to include an equalizer and binary circuit or the like, binarizes the reproduced signal S PB sent from the magnetic head 15, the resulting reproduced digital data DT PB is followed Serial / parallel conversion circuit 22
In after being converted into parallel data DT PR, 8-9 demodulation circuit
Supplied to 23.

8−9復調回路23は、入力されるパラレルデータDTPR
中に、プリアンブル部PRの立ち上がりシーケンスRUS及
び同期コードSYNCPRを検出すると、これに続く1セクタ
SEC分のパラレルデータDTPRを、ID−1フオーマツトに
規定された手法で復調し、この結果得られる1セクタSE
C分の再生データDTSECを内符号エラー検出訂正回路24に
送出する。
The 8-9 demodulation circuit 23 receives the input parallel data DT PR
If the rising sequence RUS of the preamble part PR and the synchronization code SYNC PR are detected during the
The parallel data DT PR for SEC is demodulated by the method specified in ID-1 format, and the resulting 1 sector SE is obtained.
The reproduction data DT SEC for C is transmitted to the inner code error detection and correction circuit 24.

この内符号エラー検出訂正回路24においては、復調さ
れた再生データDTSECのプリアンブル部PRに続く、同期
ブロツクBLK0〜BLK255毎に、順次内符号を用いたエラー
検出訂正処理を実行して、第4図について上述したと同
様のRAM構成でなり、それぞれ162×128バイトの容量を
有する2つのメモリマトリクスの行方向に、識別データ
IDBLK、インナーデータブロツクDI0〜DI255に対応する
同期ブロツクデータDTBLK及びパリテイコードRIの順
で、順次交互に書き込む。
In this inner code error detecting and correcting circuit 24, following the preamble portion PR of demodulated reproduction data DT SEC, for each synchronous block BLK 0 ~BLK 255, and performs error detection and correction process using sequential inner code, The RAM has the same RAM configuration as described above with reference to FIG. 4, and has identification data in the row direction of two memory matrices having a capacity of 162 × 128 bytes.
ID BLK, in the order of synchronization Bro poke data DT BLK and parity code RI corresponding to the inner data blocks DI 0 -DI 255, writes sequentially alternately.

なお実際上内符号エラー検出訂正回路24は、エラーの
ない同期ブロツクBLK又はエラー訂正後の同期ブロツクB
LKについて、当該同期ブロツクBLKの識別データIDBLK
対応するメモリアドレスに、識別データIDBLK、同期ブ
ロツクデータDTBLK及びパリテイコードRIの順に書き込
み、またエラー訂正不可能な同期ブロツクBLKについて
は、内符号エラーフラグFLGINを付加するのみで、メモ
リに対する同期ブロツクBLKの書き込みを中止するよう
になされている。
In practice, the inner code error detection and correction circuit 24 generates the error-free synchronization block BLK or the error-corrected synchronization block B.
For LK, a memory address corresponding to the identification data ID BLK of the synchronization block BLK, the identification data ID BLK, writing in the order of synchronization Bro poke data DT BLK and parity code RI, also the error uncorrectable synchronous block BLK is Only by adding the inner code error flag FLG IN , the writing of the synchronization block BLK to the memory is stopped.

また外符号エラー検出訂正回路25においては、内符号
エラー検出訂正回路24で書き込まれた2つのメモリマト
リクスを順次列方向の128バイト単位で読み出し、外符
号を用いたエラー検出訂正処理を実行し、このようにし
て、記録された情報データDTUSEを再生し得るようにな
されている。
In the outer code error detection and correction circuit 25, the two memory matrices written by the inner code error detection and correction circuit 24 are sequentially read in units of 128 bytes in the column direction, and an error detection and correction process using an outer code is executed. Thus, the recorded information data DT USE can be reproduced.

D発明が解決しようとする問題点 ところがかかる構成の磁気記録再生装置の再生系20の
ように、内符号エラー検出訂正回路24において、エラー
訂正不可能な同期ブロツクBLKについて、メモリに対す
る同期ブロツクBLKの書き込みを中止するように制御す
ると、同期ブロツクデータDTBLK以外の箇所、すなわち
同期コードSYNCBLK、識別データIDBLK又はパリテイコー
ドRIにエラーが発生し、これが原因でエラー訂正が不可
能であつた場合、実際には誤つていない同期ブロツクデ
ータDTBLKをもメモリに書き込まないため、外符号エラ
ー検出訂正回路25に正しい同期ブロツクデータDTBLK
送られず、この結果外符号エラー検出訂正回路25におい
ても、エラー訂正が不可能になつてしまう問題があつ
た。
D Problems to be Solved by the Invention However, as in the reproducing system 20 of the magnetic recording / reproducing apparatus having such a configuration, in the inner code error detecting and correcting circuit 24, the synchronous block BLK for which the error cannot be corrected is converted into the synchronous block BLK for the memory. When the writing is controlled to be stopped, an error occurs in a portion other than the synchronization block data DT BLK , that is, in the synchronization code SYNC BLK , the identification data ID BLK, or the parity code RI, so that error correction cannot be performed. In this case, the correct synchronous block data DT BLK is not sent to the outer code error detection and correction circuit 25 because the synchronous block data DT BLK that is not actually erroneous is not written into the memory. However, there is a problem that error correction becomes impossible.

また、内符号エラー検出訂正回路24において、ある同
期ブロツクBLKを誤つてエラー訂正した場合で、その同
期ブロツクBLKの識別データIDBLKが誤つていた場合、当
該同期ブロツクBLKを誤つたメモリアドレスに、正しい
同期ブロツクBLKとして書き込んでしまい、この結果外
符号エラー検出訂正回路25においてイレージヤ演算を行
つた場合には、さらに誤訂正してしまう問題があつた。
Further, in the inner code error detection and correction circuit 24, when an error is corrected by mistake in a certain synchronous block BLK, and when the identification data ID BLK of the synchronous block BLK is incorrect, the synchronous block BLK is stored in the wrong memory address. However, when the data is written as a correct synchronous block BLK, as a result, when an erasure operation is performed in the outer code error detection and correction circuit 25, there is a problem that the data is erroneously corrected.

またさらに、識別データIDBLKが値「00」以外の同期
ブロツクBLKにおいて、磁気テープ14上のドロツプアウ
ト等の原因で、オール「0」のデータが入力された場合
にも、識別データIDBLKが値「00」に対応するメモリの
アドレスに、オール「0」の同期ブロツクBLKを正しい
データとして書き込むため、上述と同様に外符号エラー
検出訂正回路25でイレージヤ演算を行うと、さらに誤訂
正してしまう問題があつた。
Further, in the case where the identification data ID BLK is other than the value "00", and the data of all "0" is input due to a dropout on the magnetic tape 14 or the like, the identification data ID BLK is not changed to the value. To write the synchronous block BLK of all "0" as correct data to the address of the memory corresponding to "00", if the erasure operation is performed by the outer code error detection and correction circuit 25 in the same manner as described above, further erroneous correction will be made. There was a problem.

本発明は以上の点を考慮してなされたもので、従来の
問題を一挙に解決して、誤り訂正効率及び精度を一段と
向上し得る誤り訂正回路を提案しようとするものであ
る。
SUMMARY OF THE INVENTION The present invention has been made in view of the above points, and has as its object to solve the conventional problems at once and propose an error correction circuit capable of further improving error correction efficiency and accuracy.

E問題点を解決するための手段 かかる問題点を解決するため第1の発明においては、
情報データDTUSEに対して積符号形式に基づいて誤り訂
正符号RO、RIを付加して伝送される伝送データDTSEC
受け誤り訂正する誤り訂正回路30において、伝送データ
DTSECの内符号誤りを検出すると共に、当該内符号誤り
を訂正する内符号誤り検出訂正手段24と、供給されるア
ドレス情報ADRROWに基づいて内符号誤り検出訂正手段24
から所定のブロツクデータBLK単位で出力される内符号
訂正データBLK(IDBLK、DTBLK、RI)を記憶する記憶手
段32と、ブロツクデータBLK単位で動作するカウンタ33
から得られるアドレス情報ADRROWを記憶手段32に与える
と共に、エラーが存在しない又はエラー訂正がなされた
ブロツクデータBLKに含まれかつブロツクデータBLK単位
毎にインクリメントされてなるブロツク識別データID
BLKと、エラーが存在しない又はエラー訂正がなされた
ブロツクデータBLKに割り当てられたアドレス情報ADR
ROWとの差を演算し、当該演算結果をオフセツト情報OFF
として出力する制御手段35、36、37と、制御手段35、3
6、37から出力されるオフセツト情報OFFを用いて記憶手
段32からブロツクデータBLKを外符号符号系列に応じて
読み出し、外符号誤りを検出すると共に当該外符号誤り
を訂正して外部に送出する外符号誤り検出訂正手段25と
を設けるようにした。
Means for Solving E Problem In order to solve such a problem, in the first invention,
The error correction circuit 30, which adds the error correction codes RO and RI to the information data DT USE based on the product code format and transmits the transmitted data DT SEC and corrects the error,
An inner code error detection and correction means 24 for detecting an inner code error of DT SEC and correcting the inner code error, and an inner code error detection and correction means 24 based on the supplied address information ADR ROW.
Storage means 32 for storing the inner code correction data BLK (ID BLK , DT BLK , RI) output from the CPU in units of predetermined block data BLK, and a counter 33 operating in units of block data BLK
The address information ADR ROW obtained from the block data BLK is supplied to the storage means 32, and the block identification data ID which is included in the block data BLK in which no error exists or has been corrected and which is incremented for each block data BLK unit.
BLK and address information ADR assigned to block data BLK in which no error exists or error correction has been performed.
Calculates the difference from ROW and sets the result to OFFSET information OFF
Control means 35, 36, and 37, and control means 35, 3
The block data BLK is read out from the storage means 32 in accordance with the outer code sequence using the offset information OFF output from 6, 37, the outer code error is detected, and the outer code error is corrected and transmitted to the outside. A code error detection and correction means 25 is provided.

また、第2の発明においては、情報データDTUSEに対
して積符号形式に基づいて誤り訂正符号RO、RIを付加し
て伝送される伝送データDTSECを受け誤り訂正する誤り
訂正回路40において、伝送データの内符号誤りを検出す
ると共に、当該内符号誤りを訂正する内符号誤り検出訂
正手段24と、供給されるアドレス情報ADRROWに基づいて
内符号誤り検出訂正手段24から出力される内符号訂正デ
ータBLK(IDBLK、DTBLK、RI)を記憶する記憶手段24
と、内符号誤り検出訂正手段24から所定のブロツクデー
タBLK単位で送出される内符号訂正データBLK(IDBLK、D
TBLK、RI)を、ブロツクデータBLK単位毎にカウントす
るカウント手段43と、内符号訂正データBLK(IDBLK、DT
BLK、RI)にブロツクデータBLK単位毎に含まれかつブロ
ツクデータBLK単位毎にインクリメントされてなるブロ
ツク識別データIDBLKを検出する検出手段46と、カウン
ト手段43から出力されるカウント結果COUTと検出手段46
から出力されるブロツク識別データIDBLKとが一致する
か否か判定する判定手段45、47と、判定手段45、47によ
つてカウント結果COUTとブロツク識別データIDBLKとが
一致すると判定された場合にはブロツク識別データID
BLKを選択してアドレス情報ADRROW1を生成する一方、不
一致であると判定された場合には、カウント結果COUT
選択してアドレス情報ADRROW1を生成するアドレス生成
手段44、49と、記憶手段42からブロツクデータBLKを外
符号符号系列に応じて読み出し、外符号誤りを検出する
と共に、当該外符号誤りを訂正して外部に送出する外符
号誤り検出訂正手段25とを設けるようにした。
Further, in the second invention, the error correction circuit 40 for adding the error correction codes RO and RI to the information data DT USE based on the product code format and receiving and correcting the transmission data DT SEC , An inner code error detection and correction means 24 for detecting an inner code error of the transmission data and correcting the inner code error, and an inner code output from the inner code error detection and correction means 24 based on the supplied address information ADR ROW. Storage means 24 for storing the correction data BLK (ID BLK , DT BLK , RI)
And inner code correction data BLK (ID BLK , D BLK) transmitted from the inner code error detection / correction means 24 in units of predetermined block data BLK.
TBLK , RI) for each block data BLK, counting means 43, and inner code correction data BLK (ID BLK , DT
BLK , RI) detecting means 46 for detecting block identification data ID BLK which is included for each block data BLK unit and incremented for each block data BLK unit, and detects the count result C OUT output from the counting means 43. Means 46
The determination means 45, 47 for determining whether or not the block identification data ID BLK output from the storage device coincides, and the determination means 45, 47 determine that the count result C OUT matches the block identification data ID BLK . Block identification data ID in case
While the address information ADR ROW1 is generated by selecting BLK , if it is determined that they do not match, the address generation means 44, 49 for selecting the count result C OUT and generating the address information ADR ROW1 , and the storage means An outer code error detection / correction means 25 for reading out the block data BLK from 42 according to the outer code sequence, detecting the outer code error, correcting the outer code error and sending it to the outside is provided.

F作用 ブロツクデータBLK単位で動作するカウンタ33から得
られるアドレス情報ADRROWに応じて、内符号訂正データ
BLK(IDBLK、DTBLK、RI)を記憶手段32に書き込み、エ
ラーが存在しない又はエラー訂正がなされたブロツクデ
ータBLKに含まれる識別データIDBLKと、このブロツクデ
ータBLKに割り当てられているアドレス情報ADRROWとの
差からオフセツト情報OFFを演算し、当該オフセツト情
報OFFを用いて記憶手段32からブロツクデータBLKを読み
出すことにより、識別データIDBLKにエラーが発生した
場合にも、ブロツクデータBLKを外符号誤り検出訂正手
段25に伝送でき、エラー検出精度及びエラー訂正能力を
向上し得る。
F function According to the address information ADR ROW obtained from the counter 33 operating in block data BLK units, the inner code correction data
The BLK (ID BLK , DT BLK , RI) is written into the storage means 32, the identification data ID BLK included in the block data BLK in which no error exists or the error has been corrected, and the address information assigned to the block data BLK. The offset information OFF is calculated from the difference from the ADR ROW, and the block data BLK is read from the storage means 32 using the offset information OFF, so that even if an error occurs in the identification data ID BLK , the block data BLK is removed. It can be transmitted to the code error detection and correction means 25, and the error detection accuracy and error correction capability can be improved.

また、内符号訂正データBLK(IDBLK、DTBLK、RI)を
ブロツクデータBLK単位毎にカウントすると共に、ブロ
ツクデータBLK単位毎に含まれる識別データIDBLKを検出
し、そのカウント結果COUTとを識別データIDBLKと比較
してこれらが一致する場合には識別データIDBLKからア
ドレス情報ADRROW1を生成する一方、不一致である場合
にはカウント結果COUTからアドレス情報ADRROW1を生成
するようにしたことにより、内符号誤り検出訂正手段24
において誤検出が生じた場合であつても、外符号誤り検
出訂正手段25による誤訂正を防止し得る。
Also, the inner code correction data BLK (ID BLK , DT BLK , RI) is counted for each block data BLK unit, the identification data ID BLK included for each block data BLK unit is detected, and the count result C OUT is obtained. Compared with the identification data ID BLK , if they match, the address information ADR ROW1 is generated from the identification data ID BLK, while if they do not match, the address information ADR ROW1 is generated from the count result C OUT Thus, the inner code error detection and correction means 24
Thus, even if erroneous detection occurs in, the erroneous correction by the outer code error detection and correction means 25 can be prevented.

G実施例 以下図面について、本発明の一実施例を詳述する。G Example Hereinafter, an example of the present invention will be described in detail with reference to the drawings.

(G1)第1の実施例 第7図との対応部分に同一符号を付して示す第1図に
おいて、30は全体として第1の発明による誤り訂正回路
を示し、磁気記録再生装置の再生系20(第7図)と同様
に、内符号エラー検出訂正回路24は、復調された1セク
タSEC分の再生データDTSECの同期ブロツクBLK0〜BLK255
毎に、順次内符号を用いたエラー検出訂正処理を実行
し、この結果得られる識別データIDBLK、同期ブロツク
データDTBLK、パリテイコードRI及び例えば1バイト長
の内符号エラーフラグFLGINを、メモリ制御回路31から
与えられるアドレス情報に応じて、RAM(random access
memory)構成のメモリ32に書き込む。
(G1) First Embodiment In FIG. 1 in which parts corresponding to those in FIG. 7 are assigned the same reference numerals, reference numeral 30 designates an error correction circuit as a whole according to the first invention, and a reproduction system of a magnetic recording / reproducing apparatus. As in the case of FIG. 20 (FIG. 7), the inner code error detection / correction circuit 24 performs synchronization blocks BLK 0 to BLK 255 of the demodulated reproduction data DT SEC for one sector SEC.
Each time, an error detection and correction process using an inner code is executed sequentially, and the identification data ID BLK , synchronization block data DT BLK , parity code RI, and inner code error flag FLG IN having, for example, a 1-byte length obtained as a result are obtained. In accordance with the address information provided from the memory control circuit 31, a RAM (random access
memory) Write to the configured memory 32.

また外符号エラー検出訂正回路25は、メモリ32をメモ
リ制御回路31から与えられるアドレス情報に応じて順次
列方向の128バイト単位で読み出した後、内符号エラー
フラグFLGINを参照して外符号を用いたエラー検出訂正
処理を実行し、これにより磁気テープ14に記録された情
報データDTUSEを再生し得るようになされている。
Also, the outer code error detection and correction circuit 25 reads the memory 32 sequentially in units of 128 bytes in the column direction according to the address information given from the memory control circuit 31, and then refers to the inner code error flag FLG IN to determine the outer code. The used error detection and correction processing is executed, whereby the information data DT USE recorded on the magnetic tape 14 can be reproduced.

実際上、このメモリ制御回路31には、内符号エラー検
出訂正回路24においてセクタ識別データIDSEC1を検出し
たタイミングで送出されるリセツト信号RSTに応じて、
値「0」にリセツトされる8ビツトカウンタ33を有して
いる。
In practice, the memory control circuit 31 receives the reset signal RST sent at the timing when the sector identification data ID SEC1 is detected by the inner code error detection / correction circuit 24.
It has an 8-bit counter 33 that is reset to a value "0".

このカウンタ33は、内符号エラー検出訂正回路24か
ら、同期ブロツクBLK0〜BLK255の入力毎に送出されるカ
ウントパルスCNTによつて、カウント値「0」〜「255」
までのカウントアツプ動作を実行し、オーバーフロー時
には値「0」に戻る巡回型のカウンタで構成されてい
る。
The counter 33, from the inner code error detecting and correcting circuit 24, Yotsute the count pulse CNT which is sent to each input of the synchronous block BLK 0 ~BLK 255, the count value "0" to "255"
The counter comprises a cyclic counter which executes the count-up operation up to and returns to a value "0" upon overflow.

またメモリ32は、第5図について上述した2つのメモ
リマトリクスMEM1及びMEM2と同様の構成に、それぞれ行
及び列が163×128バイトの容量を有する2つのメモリマ
トリクスMEM10及びMEM20が形成されており、内符号エラ
ー検出訂正回路24から入力される1同期ブロツクBLK分
の識別データIDBLK、同期ブロツクデータDTBLK、パリテ
イコードRI及び内符号エラーフラグFLGINの163バイト分
を1行に記憶し得るようになされている。
In the memory 32, two memory matrices MEM10 and MEM20 each having a capacity of 163 × 128 bytes are formed in the same configuration as the two memory matrices MEM1 and MEM2 described above with reference to FIG. The identification data ID BLK for one synchronization block BLK, the synchronization block data DT BLK , the parity code RI, and the 163 bytes of the inner code error flag FLG IN input from the inner code error detection and correction circuit 24 can be stored in one line. It has been made like that.

なお、カウンタ33から送出されるカウント値は、この
メモリマトリクスMEM10及びMEM20の1行分を単位とする
メモリアドレスADRROWとして送出され、メモリ32に供給
される。
The count value transmitted from the counter 33 is transmitted as a memory address ADR ROW in units of one row of the memory matrices MEM10 and MEM20, and is supplied to the memory 32.

ここで1同期ブロツクBLK分の識別データIDBLK、同期
ブロツクデータDTBLK、パリテイコードRI及び内符号エ
ラーフラグFLGINのメモリ32に対する書き込みは、メモ
リアドレスADRROWの偶数分を順次第1のメモリマトリク
スMEM10に書き込み、これに対してメモリアドレスADR
ROWの奇数分を順次第2のメモリマトリクスMEM20に書き
込むようになされている。
Here, the writing of the identification data ID BLK for one synchronization block BLK, the synchronization block data DT BLK , the parity code RI and the inner code error flag FLG IN to the memory 32 is performed by sequentially writing even numbers of the memory address ADR ROW to the first memory. Write to the matrix MEM10 and respond to the memory address ADR
The odd number of ROW have been made to write in the order as soon as 2 of the memory matrix MEM20.

またこれに加えて、この実施例のメモリ制御回路31の
場合、内符号エラー検出訂正回路24から送出される1同
期ブロツクBLK分の識別データIDBLK、同期ブロツクデー
タDTBLK、パリテイコードRI及び内符号エラーフラグFLG
INは、順次ブロツクID検出回路34に入力されている。
In addition to this, in the case of the memory control circuit 31 of this embodiment, the identification data ID BLK for one synchronization block BLK , the synchronization block data DT BLK , the parity code RI, Inner code error flag FLG
IN is sequentially input to the block ID detection circuit 34.

このブロツクID検出回路34は、1同期ブロツクBLK中
の内符号エラーフラグFLGINを参照しながら、エラーが
存在しない又はエラー訂正がなされた同期ブロツクBLK
の識別データIDBLKを検出し、これを引算回路35及び加
算回路36に送出する。
The block ID detection circuit 34 refers to the inner code error flag FLG IN in one synchronization block BLK, and detects an error-free or error-corrected synchronization block BLK.
Detecting the identification data ID BLK, and sends it to the subtraction circuit 35 and the adding circuit 36.

実際上この識別データIDBLKは、エラーが存在しない
又はエラー訂正がなされた同期ブロツクBLKが連続する
場合には、カウンタ33から送出されるメモリアドレスAD
RROWと同様に、1同期ブロツクBLK毎にインクリメント
されている。
Actually, this identification data ID BLK is the memory address AD sent from the counter 33 when there is no error or the error-corrected synchronous block BLK continues.
Like R ROW , it is incremented for each synchronization block BLK.

なお引算回路35は、ブロツクID検出回路34から入力さ
れる識別データIDBLKと、カウンタ33から入力されるメ
モリアドレスADRROWとの差を算出し、この演算結果をメ
モリオフセツトOFFとして、レジスタ構成でなるオフセ
ツト検出回路37に送出する。
Note that the subtraction circuit 35 calculates the difference between the identification data ID BLK input from the block ID detection circuit 34 and the memory address ADR ROW input from the counter 33, and sets the result of this calculation as a memory offset OFF to register It is sent to the offset detecting circuit 37 having the above configuration.

実際上、このメモリ制御回路31においては、1セクタ
SEC分の同期ブロツクBLK中において、最初にエラーが存
在しない又はエラー訂正がなされた同期ブロツクBLKが
入力されるまでの間、カウンタ33をカウントパルスCNT
に応じてカウントアツプさせ、そのカウント値をメモリ
アドレスADRROWとする位置に、1同期ブロツクBLK分の
識別データIDBLK、同期ブロツクデータDTBLK、パリテイ
コードRI及び内符号エラーフラグFLGINを書き込む。
Actually, in this memory control circuit 31, one sector
During the synchronization block BLK for SEC, the counter 33 counts the count pulse CNT until the first error-free or error-corrected synchronization block BLK is input.
The identification data ID BLK for one synchronization block BLK , the synchronization block data DT BLK , the parity code RI and the inner code error flag FLG IN are written at a position where the count value is set as the memory address ADR ROW. .

また1セクタSEC分の同期ブロツクBLK中において、最
初にエラーが存在しない又はエラー訂正がなされた同期
ブロツクBLKが入力されると、識別データIDBLK及びメモ
リアドレスADRROWの差をメモリオフセツトOFFとしてオ
フセツト検出回路37に保持する。
In addition, in the synchronous block BLK for one sector SEC, when the synchronous block BLK in which no error exists or the error is corrected is input first, the difference between the identification data ID BLK and the memory address ADR ROW is set as the memory offset OFF. The offset is held in the offset detection circuit 37.

この後、エラー訂正が不可能な同期ブロツクBLKが入
力された場合にも、カウンタ33から送出されるメモリア
ドレスADRROWとする位置に、1同期ブロツクBLK分の識
別データIDBLK、同期ブロツクデータDTBLK、パリテイコ
ードRI及び内符号エラーフラグFLGINを書き込む。
Thereafter, even when a synchronous block BLK for which error correction is impossible is input, the identification data ID BLK and the synchronous block data DT for one synchronous block BLK are stored at the position of the memory address ADR ROW sent from the counter 33. Write BLK , parity code RI and inner code error flag FLG IN .

また、エラーが存在しない又はエラー訂正がなされた
同期ブロツクBLKが入力されると、その識別データIDBLK
とオフセツト検出回路37に保持されたメモリオフセツト
OFFを加算回路36において加算し、この加算結果をカウ
ンタ33にロードし、この結果カウンタ33から送出される
メモリアドレスADRROWの位置に、1同期ブロツクBLK分
の識別データIDBLK、同期ブロツクデータDTBLK、パリテ
イコードRI及び内符号エラーフラグFLGINを書き込む。
When an error-free or error-corrected synchronous block BLK is input, its identification data ID BLK
And the memory offset held in the offset detection circuit 37.
OFF is added in the adder circuit 36, the result of the addition is loaded into the counter 33, and the identification data ID BLK and the synchronous block data DT for one synchronous block BLK are stored at the position of the memory address ADR ROW sent from the counter 33. Write BLK , parity code RI and inner code error flag FLG IN .

なおオフセツト検出回路37に保持されたメモリオフセ
ツトOFF及びカウンタ33から送出されるメモリアドレスA
DRROWは、最終アドレス検出回路38に入力される。
The memory offset OFF held in the offset detection circuit 37 and the memory address A sent from the counter 33
DR ROW is input to the final address detection circuit 38.

この最終アドレス検出回路38は、メモリオフセツトOF
Fを用いて1セクタSEC分のメモリアドレスADRROWが、メ
モリオフセツトOFFの値「255」を加算した値になる同期
ブロツクBLKを検出すると、メモリ32を書き込み禁止状
態に制御するメモリ制御信号CMEMを送出し、これ以後の
同期ブロツクBLKのメモリ32への書き込みを停止するよ
うになされている。
This last address detection circuit 38 is a memory offset OF
When detecting a synchronous block BLK in which the memory address ADR ROW for one sector SEC is obtained by adding the memory offset OFF value “255” using F, a memory control signal C for controlling the memory 32 to a write-protected state. The MEM is sent out, and the writing of the synchronous block BLK to the memory 32 thereafter is stopped.

外符号エラー検出訂正回路25は、オフセツト検出回路
37から得られるメモリオフセツトOFFに応じた、同期ブ
ロツクデータDTBLKの先頭バイトを、読み出し先頭アド
レスとして設定し、この先頭アドレスから順次1つおき
に列方向に読み出しアドレスをカウントアツプし、この
ようにして得られる128バイト分のデータをアウターデ
ータブロツクDO0として読み出し、外符号エラー検出訂
正処理を実行する。
The outer code error detection and correction circuit 25 is an offset detection circuit
The first byte of the synchronous block data DT BLK corresponding to the memory offset OFF obtained from 37 is set as the read start address, and the read address is counted up in the column direction every other column sequentially from this start address. 128 bytes of data obtained by the reading as an outer data block DO 0, executes outer code error detecting and correcting process.

続いて外符号エラー検出訂正回路25は、上述と同様の
処理を152回繰り返した後、メモリオフセツトOFFに値
「1」を加算したアドレスに応じた、同期ブロツクデー
タDTBLKの先頭バイトを読み出し先頭アドレスとして設
定し、上述と同様にこの128バイト分のアウターデータ
ブロツクDOの読み出し処理を153回実行する。
Subsequently, the outer code error detection / correction circuit 25 repeats the same processing as described above 152 times, and then reads the first byte of the synchronous block data DT BLK corresponding to the address obtained by adding the value "1" to the memory offset OFF. The read address of the 128-byte outer data block DO is set 153 times in the same manner as described above.

このようにして、外符号エラー検出訂正回路25はメモ
リ32に書き込まれた同期ブロツクデータDTBLKを読み出
し、内符号エラーフラグFLGINを参照したイレージャ演
算を含む外符号エラー検出訂正処理を実行すると共に、
外符号系列に応じた並べ替えを実行し、このようにし
て、磁気テープ14上に記録された情報データDTUSEを再
生して、再生データDTPBを送出し得るようになされてい
る。
In this way, the outer code error detection and correction circuit 25 reads out the synchronous block data DT BLK written in the memory 32, executes the outer code error detection and correction processing including the erasure operation referring to the inner code error flag FLG IN, and ,
Run the sorting corresponding to the outer code sequence, In this way, by reproducing the information data DT USE recorded on the magnetic tape 14, is configured so as to be able to sent the reproduction data DT PB.

以上の構成において、例えば内符号エラー検出訂正回
路24から送出される1同期ブロツクBLK分の識別データI
DBLK、同期ブロツクデータDTBLK、パリテイコードRI及
び内符号エラーフラグFLGINを同期ブロツク入力データD
Tとし、1セクタSECの先頭に続く同期ブロツク入力デー
タDTに順次番号付けを行つた場合、メモリ制御回路31
は、メモリアドレスADRROW及び同期ブロツク入力データ
DTに対応する識別データIDBLKを16進数表示した第2図
に示すような順序で、メモリ32に対する書き込み処理を
実行する。
In the above configuration, for example, the identification data I for one synchronization block BLK sent from the inner code error
D BLK , synchronous block data DT BLK , parity code RI and inner code error flag FLG IN are synchronized block input data D
If the synchronization block input data DT following the head of one sector SEC is sequentially numbered as T, the memory control circuit 31
Is the memory address ADR ROW and the synchronous block input data
The writing process to the memory 32 is executed in the order as shown in FIG. 2 in which the identification data ID BLK corresponding to the DT is displayed in hexadecimal.

すなわち、メモリ制御回路31のカウンタ33は、内符号
エラー検出訂正回路25から送出されるリセツト信号RST
に応じて、1セクタSECの先頭でリセツトされ、1セク
タSECにおいて最初から入力される同期ブロツク入力デ
ータDTを、先頭アドレスから順次メモリ32に書き込む。
That is, the counter 33 of the memory control circuit 31 outputs the reset signal RST sent from the inner code error detection and correction circuit 25.
The synchronous block input data DT reset at the beginning of one sector SEC and input from the beginning in one sector SEC is sequentially written to the memory 32 from the beginning address.

なおメモリ32は、2つのメモリマトリクスMEM10及びM
EM20を有し、カウンタ33から送出されるメモリアドレス
ADRROWが偶数値を有するとき第1のメモリマトリクスME
M10に、またメモリアドレスADRROWが奇数値を有すると
き第2のメモリマトリクスMEM20に、それぞれ書き込ま
れる。
The memory 32 has two memory matrices MEM10 and M
Memory address with EM20 and sent from counter 33
First memory matrix ME when ADR ROW has an even value
M10 and the second memory matrix MEM20 when the memory address ADR ROW has an odd value, respectively.

従つて最初に入力される同期ブロツク入力データDT1
は、第1のメモリマトリクスMEM10におけるメモリアド
レスADRROWが値「00」の位置に書き込まれ、続く同期ブ
ロツク入力データDT2は、第2のメモリマトリクスMEM20
におけるメモリアドレスADRROWが値「01」の位置に書き
込まれ、さらに続いて第3の同期ブロツク入力データDT
3は、第1のメモリマトリクスMEM10におけるメモリアド
レスADRROWが、値「02」の位置に書き込まれる。
Therefore, the synchronous block input data DT1 input first
Is that the memory address ADR ROW in the first memory matrix MEM10 is written at the position of the value "00", and the subsequent synchronous block input data DT2 is written in the second memory matrix MEM20.
Memory address ADR ROW is written in the position of the value "01" in further followed by a third synchronous block input data DT
3 is that the memory address ADR ROW in the first memory matrix MEM10 is written at the position of the value “02”.

なお、第2図において、この第1〜第3の同期ブロツ
ク入力データDT1〜DT3は、エラー訂正が不可能でかつ識
別データIDBLKも存在しないものとされ、図中「■」で
表示されている。
In FIG. 2, the first to third synchronous block input data DT1 to DT3 are assumed to be error-correctable and have no identification data ID BLK, and are indicated by "■" in the figure. I have.

また、続く第4及び第5の同期ブロツク入力データDT
4、DT5は、それぞれ識別データIDBLKが値「00」、「0
1」として存在するが、同期ブロツクデータDTBLK以外の
原因でエラー訂正が不可能なため、カウンタ33から送出
されるメモリアドレスADRROWが、値「03」、「04」を有
する位置に書き込まれる。
Further, the fourth and fifth synchronous block input data DT
4, DT5 has the identification data ID BLK with the value "00" and "0
Although it exists as "1", the error cannot be corrected due to a cause other than the synchronous block data DT BLK , so the memory address ADR ROW sent from the counter 33 is written to a position having the values "03" and "04". .

続いて入力される第6の同期ブロツク入力データDT6
は、ブロツクID検出回路34において、識別データIDBLK
が値「02」として検出され、エラーが存在しないか又は
エラー訂正が可能であつたものとして、図中「□」で表
示されている。
Subsequently input sixth synchronous block input data DT6
Is the identification data ID BLK in the block ID detection circuit 34.
Is detected as a value “02”, and is indicated by “□” in the figure as an error-free or error-correctable one.

この場合、ブロツクID検出回路34において、1セクタ
SEC分の最初に検出された、エラーが存在しないか又は
エラー訂正が可能な同期ブロツク入力データDTであるた
め、引算回路35はこのときのメモリアドレスADRROWの値
「05」から、識別データIDBLKの値「02」を減算して得
られる値「03」をメモリオフセツトOFFとして算出し、
これをオフセツト検出回路37に送出すると共に、そのメ
モリアドレスADRROWの値「05」の位置に、入力された第
6の同期ブロツク入力データDT6を書き込む。
In this case, the block ID detection circuit 34 outputs one sector.
The subtraction circuit 35 determines the identification data from the memory address ADR ROW value “05” at this time because there is no error or the error is the synchronous block input data DT that can be error-corrected. Calculate the value "03" obtained by subtracting the ID BLK value "02" as the memory offset OFF,
This is sent to the offset detection circuit 37, and the input sixth synchronization block input data DT6 is written at the position of the value "05" of the memory address ADR ROW .

この後続いて入力される第7の同期ブロツク入力デー
タDT7は、図中「□」よりわかるように、エラーが存在
しないか又はエラー訂正が可能であつた同期ブロツク入
力データDTであり、このとき、ブロツクID検出回路34か
ら送出される識別データIDBLKの値「03」と、オフセツ
ト検出回路37に保持されたメモリオフセツトOFFの値「0
3」を加算回路36において加算し、この加算結果でなる
値「06」をカウンタ33にロードすると共に、この結果得
られるメモリアドレスADRROWの値「06」の位置に、入力
された第7の同期ブロツク入力データDT7を書き込む。
The seventh synchronous block input data DT7 subsequently inputted is, as can be seen from "□" in the figure, an synchronous block input data DT in which no error exists or error correction is possible. The value “03” of the identification data ID BLK sent from the block ID detection circuit 34 and the value “0” of the memory offset OFF held in the offset detection circuit 37
The value "06" resulting from the addition is loaded into the counter 33, and the value of the seventh address inputted to the value "06" of the memory address ADR ROW obtained as a result is added to the counter 33. Write the synchronous block input data DT7.

その後続いて入力される3つの同期ブロツク入力デー
タDTは、図中「■」よりわかるように、それぞれ識別デ
ータIDBLKが値「04」、「05」、「06」として存在する
が、識別データIDBLK以外の原因でエラー訂正が不可能
であつた同期ブロツク入力データDTである。
The three synchronization block input data DT subsequently inputted have identification data ID BLK as values "04", "05", and "06", respectively, as can be seen from "■" in the figure. Synchronous block input data DT for which error correction was not possible due to a cause other than ID BLK .

このためカウンタ33においては、加算回路36からロー
ドされた値「06」を順次カウントアツプしこの結果得ら
れるメモリアドレスADRROWの値「07」、「08」、「09」
に入力された3つの同期ブロツク入力データDTを順次書
き込む。
Therefore, the counter 33 sequentially counts up the value "06" loaded from the adding circuit 36, and obtains the memory address ADR ROW values "07", "08", "09" obtained as a result.
Are sequentially written in the three synchronous block input data DT input to the CPU.

このような処理を繰り返し、入力される同期ブロツク
入力データDTを、順次メモリアドレスADRROWの値に応じ
た位置に書き込みながら、やがて識別データIDBLKが値
「FD」を有する同期ブロツク入力データDTが入力される
と、加算回路36を通じてカウンタ33から送出されるメモ
リアドレスADRROWは、識別データIDBLKの値「FD」にメ
モリオフセツトOFFの値「03」を加算して値「00」とな
り、メモリアドレスADRROWは一巡する。
Such processing is repeated, and while the input synchronous block input data DT is sequentially written at a position corresponding to the value of the memory address ADR ROW , the synchronous block input data DT having the identification data ID BLK having the value “FD” is eventually obtained. When input, the memory address ADR ROW sent from the counter 33 through the adder circuit 36 becomes the value “00” by adding the memory offset OFF value “03” to the identification data ID BLK value “FD”, The memory address ADR ROW goes around once.

この場合すでにメモリアドレスADRROWが値「00」の位
置には、同期ブロツク入力データDT1が書き込まれてい
るが、外符号エラー検出訂正回路25に必要な1番目の同
期ブロツク入力データDTは、メモリオフセツトOFFの値
「03」に表されるように、メモリアドレスADRROWの値
「03」以降に書き込まれており、その以前の同期ブロツ
ク入力データDTは外符号系列に伝送する意味がないと判
断される。
In this case, the synchronous block input data DT1 has already been written at the position where the memory address ADR ROW has the value "00", but the first synchronous block input data DT necessary for the outer code error detection and correction circuit 25 is As indicated by the offset OFF value `` 03 '', the data is written after the memory address ADR ROW value `` 03 '', and the previous synchronization block input data DT is meaningless to be transmitted to the outer code sequence. Is determined.

これにより、識別データIDBLKが値「FD」を有する同
期ブロツク入力データDTは、メモリアドレスADRROWの値
「00」の位置に重書きされ、さらに続いて入力される識
別データIDBLKが値「FE」、「FF」を有する同期ブロツ
ク入力データDTも、上述と同様にそれぞれメモリアドレ
スADRROWの値「01」、「02」の位置に重書きされる。
As a result, the synchronous block input data DT having the identification data ID BLK having the value “FD” is overwritten at the position of the value “00” of the memory address ADR ROW , and the identification data ID BLK that is subsequently input has the value “FD”. Synchronous block input data DT having "FE" and "FF" are also overwritten at the values "01" and "02" of the memory address ADR ROW , respectively, as described above.

なお、このとき最終アドレス検出回路38は、カウンタ
33から出力されるメモリアドレスADRROWが、値「FF」に
メモリオフセツトOFFの値「03」を加えた値「02」とな
つたことを検出し、メモリ32に対して書き込み禁止状態
に制御するメモリ制御信号CMEMを送出し、これ以後の同
期ブロツク入力データDTのメモリ32への書き込みを停止
する。
At this time, the last address detection circuit 38
Detects that the memory address ADR ROW output from 33 has reached the value "02", which is the value "FF" plus the memory offset OFF value "03", and controls the memory 32 to be write-protected. Then, the memory control signal C MEM to be transmitted is transmitted, and the subsequent writing of the synchronous block input data DT to the memory 32 is stopped.

このようにして、この誤り訂正回路30においては、エ
ラーが存在しない又はエラー訂正可能な同期ブロツク入
力データDTに限らず、エラー訂正不可能な同期ブロツク
入力データDTについても、カウンタ33から送出されるメ
モリアドレスADRROWに基づいてメモリ32に書き込むよう
にしたことにより、同期ブロツクデータDTBLK以外の箇
所に発生したエラーが原因でエラー訂正が不可能な場合
にも、外符号検出訂正回路25に正しい同期ブロツクデー
タDTBLKを伝送することができる。
In this manner, in the error correction circuit 30, not only the synchronous block input data DT having no error or error correction but also the error-correctable synchronous block input data DT is transmitted from the counter 33. By writing data to the memory 32 based on the memory address ADR ROW , even when error correction cannot be performed due to an error occurring in a place other than the synchronous block data DT BLK , the outer code detection and correction circuit 25 Synchronous block data DT BLK can be transmitted.

また外符号エラー検出訂正回路25は、上述のようにし
て1セクタSEC分の同期ブロツク入力データDTが書き込
まれたメモリ32を読み出す場合、オフセツト検出回路37
から得られるメモリオフセツトOFFの値「03」のメモリ
アドレスADRROWの第2のメモリマトリクスMEM20に書き
込れた同期ブロツクデータDTBLKを先頭として、メモリ
アドレスADRROWの値「05」、「07」、……、「FD」、
「FF」、……、「01」で表される列方向の128バイト分
を外符号符号系列として読み出し、以後値「03」のメモ
リアドレスADRROWに書き込まれた同期ブロツクデータDT
BLKの先頭から153バイト分について、順次同様に153回
読み出し、続く第1のメモリマトリクスMEM10について
も、メモリオフセツトOFFの値「03」に値「01」を加え
た値「04」から、順次列方向の128バイト分を上述と同
様に153回読み出す。
The outer code error detection and correction circuit 25 reads the memory 32 in which the synchronous block input data DT for one sector SEC has been written as described above, and the offset detection circuit 37.
Starting from the synchronous block data DT BLK written in the second memory matrix MEM20 of the memory address ADR ROW of the memory offset OFF value "03" obtained from the memory address ADR ROW values "05" and "07"",......," FD ",
Synchronous block data DT read out from the 128 bytes in the column direction represented by "FF",..., "01" as an outer code sequence, and thereafter written into a memory address ADR ROW having a value of "03"
The 153 bytes from the top of the BLK are sequentially read 153 times in the same manner, and the first memory matrix MEM10 is also sequentially read from the value "04" obtained by adding the value "01" to the value "03" of the memory offset OFF. The data of 128 bytes in the column direction is read 153 times in the same manner as described above.

以上の構成によれば、内符号エラー検出訂正回路24か
ら送出される同期ブロツク入力データDTを、エラーの有
無に係わらず、カウンタ33から送出されるメモリアドレ
スADRROWに応じてメモリ32に書き込み、エラーが存在し
ない又はエラー訂正可能な同期ブロツク入力データDTの
識別データIDBLKに基づいて、1セクタSECの先頭の同期
ブロツク入力データDTを検出し、これをメモリオフセツ
トOFFとして保持すると共に、外符号エラー検出訂正回
路25において、このメモリオフセツトOFFに応じて、メ
モリ32を外符号符号系列の順に読み出すようにしたこと
により、エラーが存在しない又はエラー訂正可能な同期
ブロツク入力データDTに限らず、例えば同期ブロツクデ
ータDTBLK以外の箇所に発生したエラーが原因で、エラ
ー訂正不可能な同期ブロツク入力データDTについても、
外符号検出訂正回路25に正しい同期ブロツクデータDT
BLKが送られ、かくして、全体としてエラー検出精度及
びエラー訂正能力を一段と向上し得る誤り訂正回路30を
実現できる。
According to the above configuration, the synchronous block input data DT sent from the inner code error detection and correction circuit 24 is written to the memory 32 according to the memory address ADR ROW sent from the counter 33 regardless of the presence or absence of an error. Based on the identification data ID BLK of the synchronous block input data DT in which no error exists or error can be corrected, the first synchronous block input data DT of one sector SEC is detected, and this is held as a memory offset OFF, and the external block is detected. In the code error detection / correction circuit 25, the memory 32 is read out in the order of the outer code sequence in accordance with the memory offset OFF, so that the error is not limited to the synchronous block input data DT in which no error exists or error can be corrected. For example, due to an error occurring at a place other than the synchronous block data DT BLK , the error cannot be corrected. About DT,
The correct synchronous block data DT is supplied to the outer code detection and correction circuit 25.
The BLK is transmitted, and thus the error correction circuit 30 that can further improve the error detection accuracy and the error correction capability as a whole can be realized.

(G2)第2の実施例 第1図との対応部分に同一符号を付して示す第3図に
おいて、40は全体として第2の発明により誤り訂正回路
を示し、磁気記録再生装置の再生系20(第7図)と同様
に、内符号エラー検出訂正回路24は、復調された1セク
タSEC分の再生データDTSECの同期ブロツクBLK0〜BLK255
毎に、順次内符号を用いたエラー検出訂正処理を実行
し、この結果得られる識別データIDBLK、同期ブロツク
データDTBLK、パリテイコードRIを、メモリ制御回路41
から与えられるアドレス情報に応じて、RAM(random ac
cess memory)構成のメモリ42に書き込む。
(G2) Second Embodiment In FIG. 3, in which parts corresponding to those in FIG. 1 are assigned the same reference numerals, reference numeral 40 denotes an error correction circuit as a whole according to the second invention, and a reproducing system of a magnetic recording / reproducing apparatus. As in the case of FIG. 20 (FIG. 7), the inner code error detection / correction circuit 24 performs synchronization blocks BLK 0 to BLK 255 of the demodulated reproduction data DT SEC for one sector SEC.
Each time, an error detection and correction process using an inner code is sequentially performed, and the identification data ID BLK , synchronization block data DT BLK and parity code RI obtained as a result are stored in a memory control circuit 41.
RAM (random ac) according to the address information given from
cess memory).

また外符号エラー検出訂正回路25は、メモリ42を順次
列方向の128バイト単位で読み出した後、内符号エラー
フラグFLGINを参照して外符号を用いたエラー検出訂正
処理を実行し、これにより磁気テープ14に記録された情
報データDTUSEを再生し得るようになされている。
Further, the outer code error detection and correction circuit 25 performs an error detection and correction process using the outer code by sequentially reading the memory 42 in units of 128 bytes in the column direction with reference to the inner code error flag FLG IN. The information data DT USE recorded on the magnetic tape 14 can be reproduced.

実際上、このメモリ制御回路41には、内符号エラー検
出訂正回路24において、セクタ識別データIDSEC1を検出
したタイミングで送出されるリセツト信号RSTに応じ
て、値「0」にリセツトされる8ビツトカウンタ43を有
している。
Actually, the memory control circuit 41 has an 8-bit value which is reset to a value "0" in response to the reset signal RST transmitted at the timing when the sector identification data ID SEC1 is detected in the inner code error detection and correction circuit 24. It has a counter 43.

このカウンタ43は、内符号エラー検出訂正回路24か
ら、同期ブロツクBLK0〜BLK255の入力毎に送出されるカ
ウントパルスCNTによつて、カウント値「0」〜「255」
までのカウントアツプ動作を実行し、オーバーフロー時
には値「0」に戻る巡回型のカウンタで構成され、その
カウント出力COUTが、セレクタ44及び引算回路45に送出
される。
The counter 43, from the inner code error detecting and correcting circuit 24, Yotsute the count pulse CNT which is sent to each input of the synchronous block BLK 0 ~BLK 255, the count value "0" to "255"
Run the counting up-operation of the up, at the time of the overflow consists of the cyclic counter back to the value "0", the count output C OUT is delivered to the selector 44 and the subtraction circuit 45.

また、このメモリ制御回路41の場合、内符号エラー検
出訂正回路24から送出される1同期ブロツクBLK分の識
別データIDBLK、同期ブロツクデータDTBLK、パリテイコ
ードRIが、順次ブロツクID検出回路46に入力されてい
る。
In the case of the memory control circuit 41, the identification data ID BLK , the synchronization block data DT BLK and the parity code RI for one synchronization block BLK sent from the inner code error detection and correction circuit 24 are sequentially transmitted to the block ID detection circuit 46. Has been entered.

このブロツクID検出回路46は、1同期ブロツクBLK中
の内符号エラーフラグFLGINを参照しながら、エラーが
存在しない又はエラー訂正がなされた同期ブロツクBLK
の識別データIDBLKを検出し、これがセレクタ44及び引
算回路45に送出される。
The block ID detection circuit 46 refers to the inner code error flag FLG IN in one synchronization block BLK, and detects an error-free or error-corrected synchronization block BLK.
Detecting the identification data ID BLK, which is sent to the selector 44 and the subtraction circuit 45.

実際上この識別データIDBLKは、エラーが存在しない
又はエラー訂正がなされた同期ブロツクBLKが連続する
場合には、カウンタ43から送出されるカウント出力COUT
と同様に、1同期ブロツクBLK毎にインクリメントされ
ている。
Actually, this identification data ID BLK is equal to the count output C OUT sent from the counter 43 when there is no error or when the error-corrected synchronous block BLK continues.
Similarly to the above, it is incremented for each synchronization block BLK.

またメモリ42は、第5図について上述したと同様に、
それぞれ行及び列が163×128バイトの容量を有する2つ
のメモリマトリクスMEM10及びMEM20が形成されており、
内符号エラー検出訂正回路24から入力される1同期ブロ
ツクBLK分の識別データIDBLK、同期ブロツクデータDT
BLK、パリテイコードRI及び内符号エラーフラグFLGIN
163バイト分を1行に記憶し得るようになされている。
Also, the memory 42 may be similar to that described above with reference to FIG.
Two memory matrices MEM10 and MEM20, each having a capacity of 163 × 128 bytes in rows and columns, are formed,
The identification data ID BLK for one synchronization block BLK and the synchronization block data DT input from the inner code error detection and correction circuit 24
BLK , parity code RI and inner code error flag FLG IN
163 bytes can be stored in one line.

引算回路45は、入力される識別データIDBLKからカウ
ント出力COUTを減算し、その差分値SBを続く判定回路47
に供給する。
The subtraction circuit 45 subtracts the count output C OUT from the input identification data ID BLK, and outputs the difference value SB to the determination circuit 47.
To supply.

なお判定回路47には、内符号エラー検出訂正回路24か
ら送出される内符号エラーフラグFLGINがエラーフラグ
発生回路48と共に入力されている。
The judgment circuit 47 receives the inner code error flag FLG IN sent from the inner code error detection and correction circuit 24 together with the error flag generation circuit 48.

これにより判定回路47は、内符号エラーフラグFLGIN
を参照して、同期ブロツクBLKにエラーが存在しない又
はエラー訂正がなされたことを検出すると、入力される
差分値SBが、予め内部に設定された負の数N及び正の数
Μを用いて、次式 N≦SB≦M ……(1) を満足するか否かを判定し、(1)式が成立すると、セ
レクタ44に対して、識別データIDBLKを選択するセレク
タ制御信号CSELを送出する。
As a result, the determination circuit 47 sets the inner code error flag FLG IN
, When it is detected that there is no error in the synchronization block BLK or error correction has been performed, the input difference value SB is calculated using a negative number N and a positive number Μ preset inside. It is determined whether or not the following expression N ≦ SB ≦ M (1) is satisfied. When the expression (1) is satisfied, the selector 44 sends a selector control signal C SEL for selecting the identification data ID BLK to the selector 44. Send out.

これにより、セレクタ44を介して識別データIDBLK
アドレス発生回路49に送出され、この識別データIDBLK
に基づいて発生したメモリアドレスADRROW1に応じた行
方向の位置に、1同期ブロツクBLK分の識別データI
DBLK、同期ブロツクデータDTBLK、パリテイコードRIが
書き込まれる。
As a result, the identification data ID BLK is transmitted to the address generation circuit 49 via the selector 44, and the identification data ID BLK
At the position in the row direction corresponding to the memory address ADR ROW1 generated based on the
D BLK , synchronous block data DT BLK , and parity code RI are written.

なお判定回路47は、カウンタ43に対して、このときの
識別データIDBLKの値をロードするカウンタ制御信号CLD
を送出し、これ以後この識別データIDBLKの値からカウ
ント動作が実行される。
The determination circuit 47 supplies the counter 43 with a counter control signal C LD for loading the value of the identification data ID BLK at this time.
Is transmitted, and thereafter, the counting operation is performed from the value of the identification data ID BLK .

また判定回路47は、これに加えてエラーフラグ発生回
路48に対して、入力される内符号エラーフラグFLGIN
通過させるエラーフラグ制御信号CEFを送出し、これに
より内符号エラーフラグFLGINが、そのままメモリ42に
書き込まれる。
In addition, the determination circuit 47 sends an error flag control signal C EF that allows the input inner code error flag FLG IN to pass to the error flag generation circuit 48, whereby the inner code error flag FLG IN Is written to the memory 42 as it is.

これに対して判定回路47は、(1)式が成立しないこ
とを判定すると、セレクタ44に対して、カウント出力C
OUTを選択するセレクタ制御信号CSELを送出する。
On the other hand, when the determination circuit 47 determines that the expression (1) is not established, the determination circuit 47 sends the count output C to the selector 44.
The selector control signal C SEL for selecting OUT is transmitted.

これにより、セレクタ44を介してカウント出力COUT
アドレス発生回路49に送出され、このカウント出力COUT
に基づいて発生したメモリアドレスADRROW1に応じた行
方向の位置に、1同期ブロツクBLK分の識別データI
DBLK、同期ブロツクデータDTBLK、パリテイコードRIが
書き込まれる。
As a result, the count output C OUT is sent to the address generation circuit 49 via the selector 44, and the count output C OUT
At the position in the row direction corresponding to the memory address ADR ROW1 generated based on the
D BLK , synchronous block data DT BLK , and parity code RI are written.

なお判定回路47は、これに加えてエラーフラグ発生回
路48に対して、内符号エラーフラグFLGINを強制的に設
定するエラーフラグ制御信号CEFを送出し、これにより
内符号エラーフラグFLGINが設定されていない場合に
も、エラーとしてメモリ42に書き込まれる。
Note decision circuit 47, to the error flag generating circuit 48 in addition to this, transmits an error flag control signal C EF to set the inner code error flag FLG IN forcibly, thereby inner code error flag FLG IN is Even if it is not set, it is written to the memory 42 as an error.

また、内符号エラー検出訂正回路24から入力される1
同期ブロツクBLK分の識別データIDBLK、同期ブロツクデ
ータDTBLK、パリテイコードRIがエラー訂正不可能な場
合に、判定回路47は、セレクタ44に対して、カウント出
力COUTを選択するセレクタ制御信号CSELを送出する。
In addition, 1 input from the inner code error detection and correction circuit 24
When the identification data ID BLK for the synchronization block BLK , the synchronization block data DT BLK , and the parity code RI cannot be corrected, the determination circuit 47 sends a selector control signal to the selector 44 to select the count output C OUT. Send C SEL .

これにより、セレクタ44を介してカウント出力COUT
アドレス発生回路49に送出され、このカウント出力COUT
に基づいて発生したメモリアドレスADRROW1に応じた行
方向の位置に、1同期ブロツクBLK分の識別データI
DBLK、同期ブロツクデータDTBLK、パリテイコードRIが
書き込まれる。
As a result, the count output C OUT is sent to the address generation circuit 49 via the selector 44, and the count output C OUT
At the position in the row direction corresponding to the memory address ADR ROW1 generated based on the
D BLK , synchronous block data DT BLK , and parity code RI are written.

なお判定回路47は、エラーフラグ発生回路48に対し
て、入力される内符号エラーフラグFLGINを通過させる
エラーフラグ制御信号CEFを送出し、これにより内符号
エラーフラグFLGINが、そのままメモリ42に書き込まれ
る。
The determination circuit 47 sends an error flag control signal C EF that allows the input inner code error flag FLG IN to pass to the error flag generation circuit 48, whereby the inner code error flag FLG IN is directly stored in the memory 42. Is written to.

これは、本来順次入力される同期ブロツクBLKの識別
データIDBLKは連続性を有しており、エラーの存在しな
い又はエラー訂正可能な同期ブロツクBLKが連続して入
力された場合には、ブロツクID検出回路46から送出され
る識別データIDBLKの値と、カウンタ43から送出される
カウント出力COUTの値とは常に等しい。
This is because the identification data ID BLK of the synchronization block BLK originally input sequentially has continuity, and when no error exists or the error-correctable synchronization block BLK is input continuously, the block ID is output. The value of the identification data ID BLK sent from the detection circuit 46 is always equal to the value of the count output C OUT sent from the counter 43.

従つて引算回路45から送出される差分値SBは常に値
「0」となるはずであるが、この差分値SBが値「0」と
ならない場合には、何らかの原因で同期ブロツクBLKの
識別データIDBLKが不連続になつたと考えられる。
Therefore, the difference value SB sent from the subtraction circuit 45 should always be the value "0". If the difference value SB does not become the value "0", the identification data of the synchronization block BLK is lost for some reason. It is probable that ID BLK became discontinuous.

そこでこの実施例の場合には、判定回路47において、
(1)式が成立するか否かを判定することにより、その
同期ブロツクBLKの正当性を判断し、正規の同期ブロツ
クBLKと判断した場合には、その識別データIDBLKより求
められるメモリアドレスADRROW1に、その1同期ブロツ
クBLK分の識別データIDBLK、同期ブロツクデータD
TBLK、パリテイコードRIを書き込む。
Therefore, in the case of this embodiment, in the determination circuit 47,
The validity of the synchronization block BLK is determined by determining whether or not the equation (1) is satisfied. If the synchronization block BLK is determined to be valid, the memory address ADR obtained from the identification data ID BLK is determined. The identification data ID BLK for one synchronization block BLK and the synchronization block data D are stored in ROW1.
Write T BLK and parity code RI.

逆に正規の同期ブロツクBLKでないと判断した場合に
は、カウンタ43から送出されるカウント出力COUTが、そ
の同期ブロツクBLK以前に入力された正規の同期ブロツ
クBLKの識別データIDBLKから連続であるという理由か
ら、カウント出力COUTより求められるメモリアドレスAD
RROW1に、その1同期ブロツクBLK分の識別データI
DBLK、同期ブロツクデータDTBLK、パリテイコードRIを
書き込む。
Conversely, if it is determined that the block is not the regular synchronous block BLK, the count output C OUT sent from the counter 43 is continuous from the identification data ID BLK of the regular synchronous block BLK input before the synchronous block BLK. Therefore , the memory address AD obtained from the count output C OUT
In R ROW1 , the identification data I for one synchronization block BLK is stored.
DBLK , synchronous block data DTBLK , and parity code RI are written.

また正規の同期ブロツクBLKでないと判断したことに
より、この同期ブロツクBLKの内符号エラー検出フラグF
LGINには、エラーが設定されてメモリ42に書き込まれ
る。
Also, since it is determined that the block is not a regular synchronization block BLK, the inner code error detection flag F of the synchronization block BLK is determined.
An error is set in LG IN and written to the memory 42.

さらに判定回路47は、(1)式が成立した場合、すな
わち同期ブロツクBLKが正規のものと判断された場合
は、カウンタ43にそのときの識別データIDBLKの値をロ
ードして、カウント出力COUT及び識別データIDBLKの値
を一致させるようになされている。
Further, when the equation (1) is satisfied, that is, when it is determined that the synchronization block BLK is normal, the determination circuit 47 loads the counter 43 with the value of the identification data ID BLK at that time and outputs the count output C The values of OUT and the identification data ID BLK are made to match.

逆に同期ブロツクBLKが正規のものと判断されなかつ
た場合、又は内符号エラー検出フラグFLGINがエラー訂
正不可能なことを表す場合には、カウンタ43のカウント
出力COUTは順次カウントアツプされる。
Conversely, if the synchronization block BLK is not determined to be normal or if the inner code error detection flag FLG IN indicates that error correction is not possible, the count output C OUT of the counter 43 is sequentially counted up. .

以上の構成によれば、内符号エラー検出訂正回路24か
ら入力された同期ブロツクBLKの識別データIDBLKの連続
性を監視することにより、当該同期ブロツクBLKが正規
の同期ブロツクBLKか否かを判定し、メモリ42に対する
書き込みアドレス及び内符号エラー検出フラグFLGIN
制御するようにしたことにより、簡易な構成で何らかの
原因で内符号エラー検出訂正回路24で誤検出等が生じた
場合にも、外符号エラー検出訂正回路25のイレージヤ演
算による誤訂正を未然に防止し得る誤り訂正回路40を実
現することができる。
According to the above configuration, by monitoring the continuity of the identification data ID BLK of the synchronization block BLK input from the inner code error detection and correction circuit 24, it is determined whether or not the synchronization block BLK is a regular synchronization block BLK. However, by controlling the write address to the memory 42 and the inner code error detection flag FLG IN , even if erroneous detection or the like occurs in the inner code error An error correction circuit 40 capable of preventing erroneous correction by the erasure operation of the code error detection and correction circuit 25 can be realized.

(G3)他の実施例 (1) 上述の実施例においては、記録系の分散化処理
に応じて、メモリ上に1セクタ分の同期ブロツクを1/2
ずつ記憶するメモリマトリクスを設けた場合について述
べたが、これに代え、1つのメモリマトリクスに、1セ
クタ分の同期ブロツクを記憶するようにしても上述の実
施例と同様の効果を実現できる。
(G3) Other Embodiments (1) In the above-described embodiment, the synchronization block for one sector is halved in the memory according to the decentralization processing of the recording system.
Although the description has been made of the case where the memory matrices for storing the data are stored one by one, the same effect as that of the above embodiment can be realized by storing the synchronization blocks for one sector in one memory matrix instead.

(2) 上述の第1及び第2の実施例においては、メモ
リアドレスを8ビツトの巡回型カウンタのカウント出力
で得るようにした場合について述べたが、メモリアドレ
スを与えるカウンタの構成は、これに限らず、メモリマ
トリクスの構成に応じて種々のカウンタを用いるように
しても良い。
(2) In the above-described first and second embodiments, the case where the memory address is obtained by the count output of the 8-bit cyclic counter has been described. The invention is not limited thereto, and various counters may be used according to the configuration of the memory matrix.

(3) 上述の実施例においては、本発明をID−1フオ
ーマツトの磁気記録装置に適用した場合について述べた
が、本発明はこれに限らず、要は情報データに対して積
符号形式によつて誤り訂正符号を付加するようになされ
た情報伝送装置に広く適用して好適なものである。
(3) In the above embodiment, the case where the present invention is applied to an ID-1 format magnetic recording apparatus has been described. However, the present invention is not limited to this, and the point is that the information data is formed in a product code format. Thus, the present invention is suitably applied to an information transmission apparatus to which an error correction code is added.

H発明の効果 上述のように第1の発明によれば、ブロツクデータ単
位で動作するカウンタから得られるアドレス情報に応じ
て内符号訂正データを記憶手段に書き込み、エラーが存
在しない又はエラー訂正がなされたブロツクデータに含
まれる識別データと、このブロツクデータに割り当てら
れているアドレス情報との差からオフセツト情報を演算
し、当該オフセツト情報を用いて記憶手段からブロツク
データを読み出すことにより、識別データにエラーが発
生した場合にも、ブロツクデータを外符号誤り検出訂正
手段に伝送でき、エラー検出精度及びエラー訂正能力を
向上し得る誤り訂正回路を実現できる。
H Effect of the Invention As described above, according to the first aspect, the inner code correction data is written into the storage means in accordance with the address information obtained from the counter operating in units of block data, and no error exists or error correction is performed. The offset data is calculated from the difference between the identification data included in the block data and the address information assigned to the block data, and the block data is read from the storage means using the offset information, whereby the identification data has an error. When block error occurs, block data can be transmitted to the outer code error detection and correction means, and an error correction circuit capable of improving error detection accuracy and error correction capability can be realized.

また、第2の発明によれば、内符号訂正データをブロ
ツクデータ単位毎にカウントすると共に、ブロツクデー
タ単位毎に含まれる識別データを検出し、そのカウント
結果と識別データとを比較してこれらが一致する場合に
は識別データからアドレス情報を生成し、不一致である
場合にはカウント結果からアドレス情報を生成するよう
にしたことにより、内符号誤り検出訂正手段において誤
検出が生じた場合であつても、外符号誤り検出訂正手段
による誤訂正を防止し得る誤り訂正回路を実現できる。
Further, according to the second aspect, the inner code correction data is counted for each block data unit, the identification data included in each block data unit is detected, and the count result is compared with the identification data to determine the identification data. Address information is generated from the identification data when they match, and address information is generated from the count result when they do not match, so that an error is detected in the inner code error detection and correction means. Also, it is possible to realize an error correction circuit capable of preventing erroneous correction by the outer code error detection and correction means.

【図面の簡単な説明】[Brief description of the drawings]

第1図は第1の発明による誤り訂正回路を示すブロツク
図、第2図はその動作の説明に供する略線図、第3図は
第2の発明による誤り訂正回路を示すブロツク図、第4
図は磁気記録再生装置の記録系を示すブロツク図、第5
図はそのメモリマトリクスの説明に供する略線図、第6
図は磁気テープのフオーマツトを示す略線図、第7図は
磁気記録再生装置の再生系を示すブロツク図である。 24……内符号エラー検出訂正回路、25……外符号エラー
検出訂正回路、30、40……誤り訂正回路、31、41……メ
モリ制御回路、32、42……メモリ、33、43……カウン
タ、34、46……ブロツクID検出回路、35、45……引算回
路、36……加算回路、37……オフセツト検出回路、38…
…最終アドレス検出回路、44……セレクタ、47……判定
回路、48……エラーフラグ発生回路、49……アドレス発
生回路。
FIG. 1 is a block diagram showing an error correction circuit according to the first invention, FIG. 2 is a schematic diagram for explaining its operation, FIG. 3 is a block diagram showing an error correction circuit according to the second invention, and FIG.
The figure is a block diagram showing the recording system of the magnetic recording / reproducing apparatus.
The figure is a schematic diagram for explaining the memory matrix, and FIG.
FIG. 7 is a schematic diagram showing a format of a magnetic tape, and FIG. 7 is a block diagram showing a reproducing system of a magnetic recording / reproducing apparatus. 24 inner code error detection and correction circuit, 25 outer code error detection and correction circuit, 30, 40 error correction circuit, 31, 41 memory control circuit, 32, 42 memory, 33, 43 Counter, 34, 46 ... Block ID detection circuit, 35, 45 ... Subtraction circuit, 36 ... Addition circuit, 37 ... Offset detection circuit, 38 ...
... Last address detection circuit, 44... Selector, 47... Determination circuit, 48... Error flag generation circuit, 49.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 鈴木 秀人 東京都品川区北品川6丁目7番35号 ソ ニー株式会社内 (56)参考文献 特開 昭60−120680(JP,A) 特開 昭61−170962(JP,A) 特開 昭63−133721(JP,A) 中島平太郎「図解DAT読本」第1版 オーム社、1988年7月,P.68−73 (58)調査した分野(Int.Cl.7,DB名) G11B 20/18 H03M 13/00 ──────────────────────────────────────────────────続 き Continuation of the front page (72) Inventor Hideto Suzuki 6-35, Kita-Shinagawa, Shinagawa-ku, Tokyo Inside Sony Corporation (56) References JP-A-60-120680 (JP, A) 61-170962 (JP, A) JP-A-63-133721 (JP, A) Heitaro Nakajima "Illustrated DAT Reader" First Edition Ohmsha, July 1988, P.A. 68-73 (58) Field surveyed (Int. Cl. 7 , DB name) G11B 20/18 H03M 13/00

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】情報データに対して積符号形式に基づいて
誤り訂正符号を付加して伝送される伝送データを受け誤
り訂正する誤り訂正回路において、 上記伝送データの内符号誤りを検出すると共に、当該内
符号誤りを訂正する内符号誤り検出訂正手段と、 供給されるアドレス情報に基づいて上記内符号誤り検出
訂正手段から所定のブロツクデータ単位で出力される内
符号訂正データを記憶する記憶手段と、 上記ブロツクデータ単位で動作するカウンタから得られ
る上記アドレス情報を上記記憶手段に与えると共に、エ
ラーが存在しない又はエラー訂正がなされた上記ブロツ
クデータに含まれかつ上記ブロツクデータ単位毎にイン
クリメントされてなるブロツク識別データと、上記エラ
ーが存在しない又はエラー訂正がなされた上記ブロツク
データに割り当てられた上記アドレス情報との差を演算
し、当該演算結果をオフセツト情報として出力する制御
手段と、 上記制御手段から出力される上記オフセツト情報を用い
て上記記憶手段から上記ブロツクデータを外符号符号系
列に応じて読み出し、外符号誤りを検出すると共に当該
外符号誤りを訂正して外部に送出する外符号誤り検出訂
正手段と を具えることを特徴とする誤り訂正回路。
An error correction circuit for receiving transmission data transmitted by adding an error correction code based on a product code format to information data and for correcting an error, wherein an inner code error of the transmission data is detected, Inner code error detection and correction means for correcting the inner code error, and storage means for storing inner code correction data output from the inner code error detection and correction means in predetermined block data units based on the supplied address information. The address information obtained from the counter operating in units of the block data is supplied to the storage means, and the address information is included in the block data in which no error exists or has been subjected to the error correction, and is incremented in each block data unit. The block identification data and the block data in which the error does not exist or the error is corrected Control means for calculating a difference from the address information assigned to the data, and outputting the calculation result as offset information; and removing the block data from the storage means using the offset information output from the control means. An error correction circuit comprising: an outer code error detection / correction unit that reads out according to a code sequence, detects an outer code error, corrects the outer code error, and sends the same to the outside.
【請求項2】情報データに対して積符号形式に基づいて
誤り訂正符号を付加して伝送される伝送データを受け誤
り訂正する誤り訂正回路において、 伝送データの内符号誤りを検出すると共に、当該内符号
誤りを訂正する内符号誤り検出訂正手段と、 供給されるアドレス情報に基づいて上記内符号誤り検出
訂正手段から出力される内符号訂正データを記憶する記
憶手段と、 上記内符号誤り検出訂正手段から所定のブロツクデータ
単位で送出される内符号訂正データを、上記ブロツクデ
ータ単位毎にカウントするカウント手段と、 上記内符号訂正データに上記ブロツクデータ単位毎に含
まれかつ上記ブロツクデータ単位毎にインクリメントさ
れてなるブロツク識別データを検出する検出手段と、 上記カウント手段から出力されるカウント結果と上記検
出手段から出力される上記ブロツク識別データとが一致
するか否か判定する判定手段と、 上記判定手段によつて上記カウント結果と上記ブロツク
識別データとが一致すると判定された場合には上記ブロ
ツク識別データを選択して上記アドレス情報を生成する
一方、不一致であると判定された場合には、上記カウン
ト結果を選択して上記アドレス情報を生成するアドレス
生成手段と、 上記記憶手段から上記ブロツクデータを外符号符号系列
に応じて読み出し、外符号誤りを検出すると共に、当該
外符号誤りを訂正して外部に送出する外符号誤り検出訂
正手段と を具えることを特徴とする誤訂正回路。
2. An error correction circuit for receiving transmission data transmitted by adding an error correction code to information data based on a product code format and correcting the error, detecting an inner code error of the transmission data, Inner code error detection and correction means for correcting inner code errors; storage means for storing inner code correction data output from the inner code error detection and correction means based on the supplied address information; and A counting means for counting the inner code correction data transmitted from the means in a predetermined block data unit for each block data unit; and a counting means included in the inner code correction data for each of the block data units and for each of the block data units. Detecting means for detecting the incremented block identification data; and a count result output from the counting means. Determining means for determining whether or not the block identification data output from the detecting means matches; and, if the determining means determines that the block result matches the block identification data, the block While selecting the identification data and generating the address information, if it is determined that they do not match, an address generating means for selecting the count result and generating the address information; and storing the block data from the storage means. And an outer code error detecting / correcting means for reading out the outer code error according to the outer code sequence, detecting the outer code error, correcting the outer code error, and sending the same to the outside.
JP22585789A 1989-08-31 1989-08-31 Error correction circuit Expired - Fee Related JP3200056B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22585789A JP3200056B2 (en) 1989-08-31 1989-08-31 Error correction circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22585789A JP3200056B2 (en) 1989-08-31 1989-08-31 Error correction circuit

Publications (2)

Publication Number Publication Date
JPH0391169A JPH0391169A (en) 1991-04-16
JP3200056B2 true JP3200056B2 (en) 2001-08-20

Family

ID=16835936

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22585789A Expired - Fee Related JP3200056B2 (en) 1989-08-31 1989-08-31 Error correction circuit

Country Status (1)

Country Link
JP (1) JP3200056B2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
中島平太郎「図解DAT読本」第1版 オーム社、1988年7月,P.68−73

Also Published As

Publication number Publication date
JPH0391169A (en) 1991-04-16

Similar Documents

Publication Publication Date Title
US4682332A (en) Method and apparatus for recording digital signals
US5192949A (en) Digital data transmission system having error detecting and correcting function
EP0232133B1 (en) Digital signal error correction
US4409627A (en) Video signal decoding circuit
JPS5951638A (en) Method and apparatus for correcting error of digital television signal
US4408326A (en) Circuit for correcting error in digital information signal
JPS61113166A (en) Time axis correction device in digital information reproduction system
JPH0520105A (en) Error correction device of degital data
JPS6161466B2 (en)
US6522831B2 (en) Reproducing apparatus
EP0418885B1 (en) Digital data transmitting apparatus
JP2745704B2 (en) Information transmission equipment
JP3200056B2 (en) Error correction circuit
US4796243A (en) Time base correcting apparatus
US5430741A (en) Repeated decoding of product code during successive tape head rotation periods
JP3282425B2 (en) Digital signal recording device
EP0446033B1 (en) Compact disc players
US4864571A (en) Information recording/reproducing apparatus with prioritized read out
JP3536617B2 (en) Digital data playback device
JP3768640B2 (en) Playback device
JP3860998B2 (en) Data processing device
JPH0546032B2 (en)
JP2001243728A (en) Device for reproducing digital signal
JPS63313362A (en) Digital signal processor
JPH027275A (en) Digital signal recording and reproducing device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees