JP3165751B2 - Semiconductor integrated circuit device - Google Patents

Semiconductor integrated circuit device

Info

Publication number
JP3165751B2
JP3165751B2 JP29277192A JP29277192A JP3165751B2 JP 3165751 B2 JP3165751 B2 JP 3165751B2 JP 29277192 A JP29277192 A JP 29277192A JP 29277192 A JP29277192 A JP 29277192A JP 3165751 B2 JP3165751 B2 JP 3165751B2
Authority
JP
Japan
Prior art keywords
power supply
mos transistor
input
output
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP29277192A
Other languages
Japanese (ja)
Other versions
JPH06152376A (en
Inventor
口 隆 田
裕 之 諏訪部
林 利 明 小
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP29277192A priority Critical patent/JP3165751B2/en
Publication of JPH06152376A publication Critical patent/JPH06152376A/en
Application granted granted Critical
Publication of JP3165751B2 publication Critical patent/JP3165751B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は半導体集積回路装置に関
するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor integrated circuit device.

【0002】[0002]

【従来の技術】従来の半導体集積回路装置に使用される
入出力回路としては、CMOSタイプと、片チャンネル
オープンドレインタイプがある。これらのタイプの入出
力回路を図7乃至図9を参照して説明するが、以下の説
明においては半導体集積回路装置に供給される電源とし
ては二種類あるものとし、接地電源をGND、接地電源
より高い電源(駆動電源)をVDDとする。
2. Description of the Related Art As input / output circuits used in conventional semiconductor integrated circuit devices, there are a CMOS type and a single channel open drain type. These types of input / output circuits will be described with reference to FIGS. 7 to 9. In the following description, it is assumed that there are two types of power supplies to be supplied to the semiconductor integrated circuit device. A higher power supply (drive power supply) is assumed to be V DD .

【0003】図7にCMOSタイプの入出力回路の構成
を示す。この入出力回路は駆動電源VDDと接地電源GN
Dの間にP型MOSトランジスタ71とN型MOSトラ
ンジスタ72を直列接続し、これらのトランジスタの接
続点と抵抗Rを介して接続された端子OUTを集積回路
装置外との接続用入出力端子とする。図7において、信
号A1,A2は各々トランジスタ71,72のゲート入
力であり、信号I1 は入出力端子OUTより集積回路装
置内に入力される信号である。この図7に示す入出力回
路において、入力機能を行なわせる場合は、信号A1,
A2のレベルが各々VDD、GND、すなわちトランジス
タ71,72をともにOFFさせ、半導体集積回路装置
外より入出力端子OUTに任意の電圧を印加する。この
時、入出力端子OUTに印加される電圧が駆動電源電圧
DDと接地電源電圧GNDの間の値であれば問題ない。
しかし、駆動電源電圧VDDレベルより高い電圧、又は接
地電源電圧GNDレベルよりも低い電圧が入出力端子O
UTに印加される場合は、図7に示すように寄生的に形
成されるPN接合D又はDが順バイアスとなる。例
えば、入出力端子OUTにVDDレベル以上の電圧を印加
した場合、図8に示すように端子OUTに接続されてい
るP型拡散層101Aと、駆動電源VDDに接続されてい
るN型基板111にPN接合Dが形成され、GNDレ
ベル以下の電圧を印加した場合、接地電源GNDに接続
されているPウェル層110と端子OUTに接続されて
いるN型拡散102AにPN接合Dが形成され、各
々、順方向バイアスが印加される。そしてこのバイアス
がPN接合の順方向のしきい値を超えると、直流電流が
流れ、素子破壊につながるおそれがある。
FIG. 7 shows a configuration of a CMOS type input / output circuit. This input / output circuit includes a drive power supply VDD and a ground power supply GN
D, a P-type MOS transistor 71 and an N-type MOS transistor 72 are connected in series, and a connection point of these transistors and a terminal OUT connected via a resistor R are connected to an input / output terminal for connection with the outside of the integrated circuit device. I do. 7, signals A1, A2 are each gate input of transistors 71 and 72, the signal I 1 is a signal input to the integrated circuit device from the output terminal OUT. In the input / output circuit shown in FIG.
The level of A2 is V DD and GND, that is, both the transistors 71 and 72 are turned off, and an arbitrary voltage is applied to the input / output terminal OUT from outside the semiconductor integrated circuit device. At this time, there is no problem as long as the voltage applied to the input / output terminal OUT is a value between the drive power supply voltage VDD and the ground power supply voltage GND.
However, a voltage higher than the drive power supply voltage V DD level or a voltage lower than the ground power supply voltage GND level is applied to the input / output terminal O.
If applied to the UT, PN junction D i or D j is the forward bias is parasitically formed as shown in FIG. For example, when a voltage equal to or higher than the V DD level is applied to the input / output terminal OUT, as shown in FIG. 8, the P-type diffusion layer 101A connected to the terminal OUT and the N-type substrate connected to the drive power supply V DD 111 PN junction D i is formed, when applying a GND level or less of the voltage, the N-type diffusion 102A to PN junction D j that is connected to the P-well layer 110 and the terminal OUT which is connected to the ground power supply GND And a forward bias is applied to each. If this bias exceeds the forward threshold value of the PN junction, a direct current flows, which may lead to element destruction.

【0004】又、入力信号A1,A2のレベルが各々G
NDレベルである場合、トランジスタ71がON、トラ
ンジスタ72がOFFとなり、端子OUTにはVDDレベ
ルが出力される。この場合、抵抗Rをプルアップ回路と
して端子OUTよりGNDレベルを印加することができ
る。ただし、GNDレベルより低い電圧を端子OUTに
印加して、電源VDDに接続されているトランジスタ71
のON抵抗と、入力保護抵抗Rとの分圧比で信号I1 が
GNDレベルより低い電圧となった場合には上述の問題
点がある。
When the levels of input signals A1 and A2 are G
When it is at the ND level, the transistor 71 is turned on and the transistor 72 is turned off, and the VDD level is output to the terminal OUT. In this case, the GND level can be applied from the terminal OUT using the resistor R as a pull-up circuit. However, when a voltage lower than the GND level is applied to the terminal OUT, the transistor 71 connected to the power supply VDD is applied.
If the signal I1 becomes a voltage lower than the GND level due to the voltage division ratio between the ON resistance and the input protection resistance R, the above-described problem occurs.

【0005】しかし、最近の半導体集積回路装置におい
ては、駆動電源電位VDDよりも高電位又は接地電源電位
GNDレベルよりも低電位で使用する、通常電源電圧の
範囲を越える周辺機器(例えば、蛍光管、プリンタ)を
直接駆動する等、半導体集積回路装置の電源範囲と異な
る電源で動作する周辺機器を駆動させて、半導体集積回
路装置外のインタフェースの部品数を減らす要求が多
い。しかし、外部から通常電源範囲外の電圧が図7の端
子OUTに印加される場合には、上述の寄生ダイオード
が形成されるため、CMOSタイプの入出力回路は使用
できない。
However, in a recent semiconductor integrated circuit device, than the drive power supply voltage V DD for use in lower potential than the high potential or a ground power supply potential GND level, peripheral devices beyond the range of the normal power supply voltage (for example, a fluorescent It is often required to drive peripheral devices that operate with a power supply different from the power supply range of the semiconductor integrated circuit device, such as by directly driving a tube or a printer, to reduce the number of interface components outside the semiconductor integrated circuit device. However, when a voltage outside the normal power supply range is applied to the terminal OUT in FIG. 7 from the outside, the above-mentioned parasitic diode is formed, so that the CMOS type input / output circuit cannot be used.

【0006】次に、外部から通常電源電圧の範囲を越え
る電圧を入力するため、P型又はN型のMOSドレイン
端子を外部入出力端子とした、片チャンネルオープンド
レインタイプ入出力回路の説明をする。図9にこのタイ
プの回路の一例を示す。P型MOS91のソース端子を
DDとし、ドレイン端子を外部入出力端子OUTに接続
されている。図9に示した回路では、外部入出力端子O
UTにGNDレベルより低い電圧を印加しても、図7に
示すような、PN接合Dが形成されず、入出力端子O
UTに印加できる電圧はVDD以下であればよいことにな
る。
Next, a description will be given of a single-channel open drain type input / output circuit in which a P-type or N-type MOS drain terminal is used as an external input / output terminal in order to externally input a voltage exceeding the range of the normal power supply voltage. . FIG. 9 shows an example of this type of circuit. The source terminal of the P-type MOS 91 is set to VDD , and the drain terminal is connected to the external input / output terminal OUT. In the circuit shown in FIG.
Be applied lower than the GND level voltage to the UT, as shown in FIG. 7, PN junction D j is not formed, the input-output terminal O
The voltage that can be applied to the UT only needs to be V DD or less.

【0007】しかし、出力回路として見た場合GNDレ
ベルが出力されない。すなわち、VDDレベルと、GND
レベルとを出力するCMOS出力端子としての機能が満
たされない。
However, when viewed as an output circuit, a GND level is not output. That is, V DD level and GND
The function as a CMOS output terminal for outputting the level is not satisfied.

【0008】[0008]

【発明が解決しようとする課題】近年、集積回路装置に
おいて、システムの大規模化、多機能化が進み、このた
め、集積回路装置を出荷する際の信頼性評価テスト回路
を、集積回路装置に組み込んでいるが、このテスト回路
が複雑化し、またテストを行なうための入出力端子数が
増加しつつある。
In recent years, the scale of the system and the number of functions of the integrated circuit device have been increased, and therefore, a reliability evaluation test circuit for shipping the integrated circuit device has been replaced with an integrated circuit device. However, the test circuit is complicated and the number of input / output terminals for performing the test is increasing.

【0009】外部接続用端子数の増加はチップ面積の増
大につながるため、本来の機能用端子の一部を時分割に
使用して、テスト時には、テスト回路の入出力用端子と
して用い、外部端子数の低減をはかってきた。
Since an increase in the number of external connection terminals leads to an increase in the chip area, some of the original function terminals are used in a time-division manner, and during testing, they are used as input / output terminals of a test circuit. The number has been reduced.

【0010】ところが、前述した片チャンネルオープン
ドレイン端子をテスト回路の入出力用端子として使用す
る場合、入力端子としての使用は可能であるが、VDD
ベル、GNDレベルを出力させて判定するテスト用出力
端子としての使用が不可能である。特に片チャンネルオ
ープンドレイン端子を数多く有する集積回路装置、例え
ば、蛍光表示管駆動回路を内蔵したCPU等では、片チ
ャンネルオープンドレイン端子が集積回路装置の全端子
の8割以上を占める為、テスト用端子の追加が余儀なく
され、チップ面積の増大等を招いていた。
However, when the one-channel open drain terminal described above is used as an input / output terminal of a test circuit, it can be used as an input terminal, but it is used for a test for outputting V DD level and GND level for determination. It cannot be used as an output terminal. Particularly, in an integrated circuit device having a large number of single-channel open drain terminals, for example, a CPU or the like having a built-in fluorescent display tube driving circuit, the single-channel open drain terminal occupies 80% or more of all terminals of the integrated circuit device. Has to be added, leading to an increase in chip area and the like.

【0011】周辺機器に応じて、片チャンネルオープン
ドレイン端子とCMOS出力端子の使い分けを行ないた
い場合、従来技術では、出力をCMOSとして形成し、
片チャンネルオープンドレイン選択時に使用しないチャ
ンネル素子のドレイン配線をマスク上で切り離す等の手
法により実現していた。しかし、この場合、切り離しに
専用マスクを必要とする他、二種類のチップを作成する
ため一方の在庫がなくなっても他方でカバーすることが
できないという不具合があった。すなわちユーザーにと
っても周辺機器によって、チップの使い分けを必要とす
る不具合点がある。
When it is desired to selectively use the one-channel open drain terminal and the CMOS output terminal according to the peripheral device, in the prior art, the output is formed as CMOS.
This is realized by a method such as separating the drain wiring of a channel element not used when one channel open drain is selected on a mask. However, in this case, there is a problem that a dedicated mask is required for separation, and two types of chips are produced, so that even if one of the stocks runs out, it cannot be covered by the other. That is, there is a problem that the user needs to use the chip properly depending on the peripheral device.

【0012】本発明は上記事情を考慮してなされたもの
であって、端子数を増すことなく、この端子に通常の電
源範囲外の電圧を印加することのできる入出力回路を有
する半導体集積回路装置を提供することを目的とする。
The present invention has been made in view of the above circumstances, and has a semiconductor integrated circuit having an input / output circuit capable of applying a voltage outside a normal power supply range to the terminals without increasing the number of terminals. It is intended to provide a device.

【0013】[0013]

【課題を解決するための手段】本発明による半導体集積
回路装置は、第1の制御信号に基づいてクロック信号を
発生するクロック発生回路と、第1の電源と、この第1
の電源の電位より低い第2の電源によって駆動され、前
記第1の制御信号及びクロック信号に基づいて第1の電
源より高い電位又は第2の電源より低い電位のいずれか
一方の電位レベルの信号を出力する第1の回路と、前記
第1の電源と第2の電源との間に直列に接続される、第
1導電型の第1及び第2のMOSトランジスタ並びに第
2導電型の第3のMOSトランジスタを有し、前記第1
のMOSトランジスタのゲートにデータ信号が入力さ
れ、前記第2のMOSトランジタのゲートには前記第1
の回路の出力信号が入力され、前記第3のMOSトラン
ジスタのゲートには第2の制御信号が入力され、第2の
MOSトランジスタの基板電位は前記第2の制御信号の
反転レベルである入出力回路と、この入出力回路の第1
のMOSトランジスタと第2のMOSトランジスタの接
続点に接続される入出力端子と、を備えていることを特
徴とする。
A semiconductor integrated circuit device according to the present invention includes a clock generation circuit for generating a clock signal based on a first control signal, a first power supply, and a first power supply.
Driven by a second power supply that is lower than the potential of the power supply of the first power supply, and based on the first control signal and the clock signal, a signal of one of a potential level higher than the first power supply and a potential lower than the second power supply And a first and second MOS transistors of the first conductivity type and a third of the second conductivity type, which are connected in series between the first power supply and the second power supply. MOS transistor, and the first
The data signal is input to the gate of the MOS transistor of the first MOS transistor, and the gate of the first MOS transistor is connected to the gate of the first MOS transistor.
The second control signal is input to the gate of the third MOS transistor, and the substrate potential of the second MOS transistor is the input / output which is the inversion level of the second control signal. Circuit and a first input / output circuit of the input / output circuit.
And an input / output terminal connected to a connection point between the second MOS transistor and the second MOS transistor.

【0014】[0014]

【作用】このように構成された本発明による半導体集積
回路装置によれば、第1の電源と第2の電源との間に第
1,第2,第3のMOSトランジスタが直列に接続さ
れ、第2のMOSトランジスタのゲートに第1の回路の
出力信号が印加され、第3のMOSトランジスタのゲー
トに第2の制御信号が印加され、第2のMOSトランジ
スタの基板電位は第2の制御信号の反転レベルとなって
いる。これにより本発明にかかる入出力回路において
は、第3のMOSトランジスタのゲート入力を反転させ
て第2のMOSトランジスタの基板電位とすることによ
って寄生順方向ダイオードの発生を防止でき、CMOS
タイプと片チャンネルオープンドレインタイプを共用す
ることができる。したがって端子数を増すことなく、通
常の電源範囲外の電圧を印加することができる。
According to the semiconductor integrated circuit device of the present invention, the first, second, and third MOS transistors are connected in series between the first power supply and the second power supply. The output signal of the first circuit is applied to the gate of the second MOS transistor, the second control signal is applied to the gate of the third MOS transistor, and the substrate potential of the second MOS transistor is set to the second control signal. Is the reversal level. Thus, in the input / output circuit according to the present invention, the generation of a parasitic forward diode can be prevented by inverting the gate input of the third MOS transistor to set the substrate potential of the second MOS transistor.
Type and single channel open drain type can be shared. Therefore, a voltage outside the normal power supply range can be applied without increasing the number of terminals.

【0015】[0015]

【実施例】本発明による半導体集積回路装置の第1の実
施例の構成を図1に示す。この実施例の半導体集積回路
装置は、クロック発生回路1と、負電源発生回路2と、
入出力回路31 ,…,3n と、入出力端OUT1 ,…,
OUTn とを備えている。クロック発生回路1は、制御
信号Hに基づいて、この制御信号Hの反転信号バーH
と、クロック信号φを発生する。このクロック発生回路
1は、例えば図3(a)に示すようなリング型と、図3
(b)に示すようなCR型がある。リング型のクロック
発生回路は、縦続接続されたNORゲート1a及びイン
バータ1b,1c,1d,1eと、インバータ1fとを
有している。NORゲート1aの一方の入力端には制御
信号Hが入力され、他方の入力端には最終段のインバー
タ1eの出力φが入力される。又、インバータ1fの入
力端に制御信号Hが入力される。そして、インバータ1
eの出力端からクロック信号φが出力され、インバータ
1fの出力端から制御信号Hの反転信号バーHが出力さ
れる。
FIG. 1 shows the configuration of a first embodiment of the semiconductor integrated circuit device according to the present invention. The semiconductor integrated circuit device according to this embodiment includes a clock generation circuit 1, a negative power supply generation circuit 2,
The input / output circuits 3 1 ,..., 3 n and the input / output terminals OUT 1 ,.
OUT n . The clock generation circuit 1 generates an inverted signal / H of the control signal H based on the control signal H.
Generates a clock signal φ. This clock generating circuit 1 has, for example, a ring type as shown in FIG.
There is a CR type as shown in (b). The ring-type clock generation circuit includes a cascade-connected NOR gate 1a, inverters 1b, 1c, 1d, 1e, and an inverter 1f. The control signal H is input to one input terminal of the NOR gate 1a, and the output φ of the final-stage inverter 1e is input to the other input terminal. The control signal H is input to the input terminal of the inverter 1f. And inverter 1
The clock signal φ is output from the output terminal of e, and the inverted signal / H of the control signal H is output from the output terminal of the inverter 1f.

【0016】一方、CR型のクロック発生回路は、縦続
接続されたNORゲート1a及びインバータ1b,1
c,1d,1eと、コンデンサC1と、抵抗R1と、イ
ンバータ1fとを有している。コンデンサC1はNOR
ゲート1a及びインバータ1bからなる直列回路と並列
に接続され、抵抗R1はNORゲート1a及びインバー
タ1b,1cからなる直列回路と並列に接続されてい
る。そして、NORゲート1a及びインバータ1fの各
々の入力端に制御信号Hが入力され、インバータ1eの
出力端からクロック信号φが発生されるとともに、イン
バータ1fの出力端から制御信号Hの反転信号バーHが
出力される。したがって、クロック発生回路1は制御信
号HがVDDレベル(論理“1”レベル)のときその出力
信号φはGNDレベル(論理“0”レベル)となり、制
御信号HがGNDレベルのときその出力信号φはクロッ
ク信号となる。
On the other hand, the CR type clock generation circuit comprises a cascade-connected NOR gate 1a and inverters 1b, 1b.
c, 1d, 1e, a capacitor C1, a resistor R1, and an inverter 1f. Capacitor C1 is NOR
The resistor R1 is connected in parallel with a series circuit including the gate 1a and the inverter 1b, and the resistor R1 is connected in parallel with a series circuit including the NOR gate 1a and the inverters 1b and 1c. The control signal H is input to each input terminal of the NOR gate 1a and the inverter 1f, the clock signal φ is generated from the output terminal of the inverter 1e, and the inverted signal H of the control signal H is output from the output terminal of the inverter 1f. Is output. Therefore, when the control signal H is at the V DD level (logic "1" level), the output signal φ of the clock generation circuit 1 is at the GND level (logic "0" level). When the control signal H is at the GND level, the output signal .phi. φ is a clock signal.

【0017】次に、負電源発生回路2は図4に示すよう
に、クロック信号φ及び信号バーHに基づいて信号Sを
出力するものであり、例えばPチャネルトランジスタ及
びNチャネルトランジスタからなるCMOSインバータ
と、Pチャネルトランジスタ2c,2d,2fと、イン
バータ2eと、コンデンサC21,C22とを備えてい
る。CMOSインバータの入力端F0にはクロック信号
が入力され、出力端F1はコンデンサC21の一端に接
続されている。またこのCMOSインバータのトランジ
スタ2aのソースには駆動電源電圧VDDが印加され、ト
ランジスタ2bのソースには接地電源電圧GNDが印加
されている。トランジスタ2c,2dは縦続接続され、
その接続点F2はコンデンサC21の他端に接続され
る。トランジスタ2cのドレインに接地電源電圧GND
が印加される。そして、トランジスタ2cのゲートはト
ランジスタ2cのドレインに接続され、トランジスタ2
dのゲートはトランジスタ2dのドレインに接続されて
いる。インバータ2eの入力端に制御信号バーHが入力
され、出力端はトランジスタ2dのバックゲートに接続
されている。トランジスタ2fのソースは駆動電源電圧
DDが印加され、ゲートは制御信号バーHが印加され、
ドレインF3はコンデンサC22の一端に接続されてい
る。トランジスタ2dのソースはトランジスタ2fのド
レインF3に接続され、この接続点F3から負電源発生
回路2の出力Sが出力される。なお、コンデンサC22
の他端は接地電源電圧GNDが印加されている。
Next, as shown in FIG. 4, the negative power supply generating circuit 2 outputs a signal S based on a clock signal φ and a signal H. For example, a CMOS inverter comprising a P-channel transistor and an N-channel transistor , P-channel transistors 2c, 2d, 2f, an inverter 2e, and capacitors C21, C22. The clock signal is input to the input terminal F0 of the CMOS inverter, and the output terminal F1 is connected to one end of the capacitor C21. The drive power supply voltage V DD is applied to the source of the transistor 2a of this CMOS inverter, and the ground power supply voltage GND is applied to the source of the transistor 2b. The transistors 2c and 2d are cascaded,
The connection point F2 is connected to the other end of the capacitor C21. The ground power supply voltage GND is connected to the drain of the transistor 2c.
Is applied. The gate of the transistor 2c is connected to the drain of the transistor 2c.
The gate of d is connected to the drain of the transistor 2d. The control signal H is input to the input terminal of the inverter 2e, and the output terminal is connected to the back gate of the transistor 2d. The drive power supply voltage V DD is applied to the source of the transistor 2f, the control signal H is applied to the gate,
The drain F3 is connected to one end of the capacitor C22. The source of the transistor 2d is connected to the drain F3 of the transistor 2f, and an output S of the negative power supply generation circuit 2 is output from the connection point F3. Note that the capacitor C22
Is applied with the ground power supply voltage GND.

【0018】この負電源発生回路2の動作を図5のタイ
ミングチャートを参照して説明する。
The operation of the negative power supply generating circuit 2 will be described with reference to the timing chart of FIG.

【0019】まず制御信号HがVDDレベルのとき、クロ
ック発生回路1の出力φはGNDレベルであったことか
ら、CMOSインバータの出力端F1はVDDレベル、ま
た、Hの反転信号はGNDレベルであることから、トラ
ンジスタ2fはONし、出力信号SはVDDとなる。この
とき、トランジスタ2dの基板電位は、インバータ2e
の出力のVDDレベルとなり、順方向ダイオードが形成さ
れることはない。
First, when the control signal H is at the V DD level, the output φ of the clock generation circuit 1 is at the GND level. Therefore, the output terminal F1 of the CMOS inverter is at the V DD level, and the inverted signal of H is at the GND level. Therefore, the transistor 2f turns ON, and the output signal S becomes VDD . At this time, the substrate potential of the transistor 2d is
It becomes V DD level of output, does not forward the diode is formed.

【0020】次に制御信号HがGNDレベルのときクロ
ック発生回路1の出力φはクロック信号となり、このク
ロック信号になった場合を図5のタイミングチャートの
各領域毎に説明する。
Next, when the control signal H is at the GND level, the output φ of the clock generation circuit 1 becomes a clock signal. The case where the clock signal becomes this clock signal will be described for each region of the timing chart of FIG.

【0021】領域(I)では、信号φがGNDとなり、
CMOSインバータの出力端F1はVDD、接続点F2の
初期電圧はGNDよりトランジスタ2cのしきい値電圧
分Vthp (>0)だけ高い電圧である。なお、Sの初期
値を領域IではGNDとしておく。
In the area (I), the signal φ becomes GND,
The output terminal F1 of the CMOS inverter is V DD , and the initial voltage at the node F2 is a voltage higher than GND by the threshold voltage Vthp (> 0) of the transistor 2c. Note that the initial value of S is set to GND in the region I.

【0022】次の領域(II)では、信号φがVDD、CM
OSインバータの出力端F1はGNDとなり、接続点F
2は容量素子C21の電荷保存則により、領域Iで電位
差を保持しようとするため、−VDD+2Vthp となる。
出力信号Sは、トランジスタ2dのしきい値電圧分のV
thp だけさらに高い電圧−VDD+2Vthp となる。
In the next area (II), the signal φ is V DD , CM
The output terminal F1 of the OS inverter becomes GND, and the connection point F
2 is -V DD + 2V thp because the potential difference is to be held in the region I according to the charge conservation law of the capacitor C21.
The output signal S is equal to the threshold voltage of the transistor 2d.
The voltage becomes −V DD + 2V thp higher by thp.

【0023】コンデンサC22はこの電圧(−VDD+2V
thp )を保持する働きをする。コンデンサC22に蓄えら
れた電荷は、集積回路装置内で消費される電流のために
次第になくなっていくが、クロック信号φにより、領域
I、領域IIをくり返し、領域IIの初期に充電を行なうた
め、電荷がなくなることはない。ここでVthp =1V、
DD=5Vとするなら、出力信号Sは−3Vの電位とな
る。すなわちGND(=0V)より低い電圧を発生する
ことになる。
The capacitor C22 is connected to this voltage (-V DD + 2V
thp). Although the electric charge stored in the capacitor C22 gradually disappears due to the current consumed in the integrated circuit device, the region I and the region II are repeated by the clock signal φ, and the charge is performed at the beginning of the region II. There is no loss of charge. Where Vthp = 1V,
If V DD = 5V, the output signal S has a potential of -3V. That is, a voltage lower than GND (= 0 V) is generated.

【0024】次に入出力回路3(i=1,…,n)に
ついて説明する。これらの入出力回路3(i=1,
…,n)は全て同じ構成となっており、例えば図6に示
すようにANDゲート3aと、Pチャネルトランジスタ
3b,3cと、Nチャネルトランジスタ3dと、インバ
ータ3eとを各々備えている。トランジスタ3b,3
c,3eは直列接続されている。トランジスタ3bのソ
ースは駆動電源電圧VDDが印加され、トランジスタ3d
のソースは接地電源電圧GNDが印加されている。AN
Dゲート3aの一方の入力端にはデータ信号Dが、他方
の入力端には制御信号Tが入力される。そしてANDゲ
ート3aの出力端はトランジスタ3dのゲートとインバ
ータ3eの入力端に接続され、インバータ3eの出力端
はトランジスタ3cのバックゲートに接続されている。
トランジスタ3bのゲートにはデータ信号Dが入力さ
れ、トランジスタ3cのゲートには負電源発生回路2の
出力Sが入力されている。又トランジスタ3bと3cの
接続点61に出力端子OUTが接続されている。
Next, the input / output circuit 3 i (i = 1,..., N) will be described. These input / output circuits 3 i (i = 1,
.., N) have the same configuration, and include, for example, as shown in FIG. 6, an AND gate 3a, P-channel transistors 3b and 3c, an N-channel transistor 3d, and an inverter 3e. Transistors 3b, 3
c and 3e are connected in series. The drive power supply voltage V DD is applied to the source of the transistor 3b, and the transistor 3d
Are applied with the ground power supply voltage GND. AN
The data signal D is input to one input terminal of the D gate 3a, and the control signal T is input to the other input terminal. The output terminal of the AND gate 3a is connected to the gate of the transistor 3d and the input terminal of the inverter 3e, and the output terminal of the inverter 3e is connected to the back gate of the transistor 3c.
The data signal D is input to the gate of the transistor 3b, and the output S of the negative power supply generation circuit 2 is input to the gate of the transistor 3c. The output terminal OUT i to the connection point 61 of the transistor 3b and 3c are connected.

【0025】次にこの入出力回路3(i=1,…,
n)の動作を説明する。この入出力回路3は、トラン
ジスタ3cをONさせることによってCMOSタイプの
出力回路となり、トランジスタ3cをOFFすることに
よってPチャネルオープンドレインタイプの入力回路と
なる。
Next, the input / output circuit 3 i (i = 1,...,
The operation n) will be described. The input-output circuit 3 i becomes an output circuit of CMOS type by turning ON the transistors 3c, the input circuit of P-channel open-drain by turning OFF the transistor 3c.

【0026】まず、CMOSタイプの出力回路としての
動作を説明する。
First, the operation as a CMOS type output circuit will be described.

【0027】出力回路のときには、まず、制御信号Hが
GNDレベルにして、クロック発生回路1の出力信号φ
にクロックを発生させ、負電源発生回路2の出力信号S
にGNDレベルより低い電圧を供給する。ここで制御信
号TをVDDレベルとする。
In the case of the output circuit, first, the control signal H is set to the GND level, and the output signal φ of the clock generation circuit 1 is output.
And the output signal S of the negative power supply generation circuit 2
Is supplied with a voltage lower than the GND level. Here, the control signal T is set to the V DD level.

【0028】データ信号DがVDDとするとANDゲート
3aの出力はVDDとなり、これによりトランジスタ3d
がONし、トランジスタ3cと3dの接続点はGNDレ
ベルとなる。トランジスタ3cのゲート入力はGNDレ
ベルより低い電圧、基板電位はGNDのためONし、出
力端子OUT(i=1,…,n)にはGNDレベルが
出力される。
When the data signal D is set at V DD , the output of the AND gate 3a becomes V DD , whereby the transistor 3d
Is turned on, and the connection point between the transistors 3c and 3d is at the GND level. The gate input of the transistor 3c is at a voltage lower than the GND level, the substrate potential is GND, and therefore the transistor 3c is turned ON, and the GND level is output to the output terminal OUT i (i = 1,..., N).

【0029】データ信号DがGNDレベルとすると、ト
ランジスタ3bはON、トランジスタ3dはOFFとな
る。このためトランジスタ3cがONする。ただし順方
向ダイオードができないよう、PM12の基板電位はI
NV11の出力によりVDDにするようにしている。
When the data signal D is at the GND level, the transistor 3b is turned on and the transistor 3d is turned off. Therefore, the transistor 3c turns on. However, the substrate potential of PM12 is I
It is set to V DD by the output of NV11.

【0030】すなわちトランジスタ3cのゲート入力に
GNDレベルよりも低い電圧を印加しインバータ3eに
より基板バイアスをコントロールしているため、トラン
ジスタ3cはONし、トランジスタ3bと3dとで構成
されるCMOSインバータ回路と同じ動作が可能であ
る。
That is, since a voltage lower than the GND level is applied to the gate input of the transistor 3c and the substrate bias is controlled by the inverter 3e, the transistor 3c is turned on and a CMOS inverter circuit composed of the transistors 3b and 3d is used. The same operation is possible.

【0031】次に、Pチャネルオープンドレインタイプ
の入出力回路としての動作を説明する。Pチャネルオー
プンドレインのときは、制御信号HをVDDレベルとし、
クロック発生回路1の出力信号φはGNDレベル、負電
源発生回路2の出力Sは、トランジスタ2fがONし、
トランジスタ2dの基板バイアスのコントロールするこ
とによって、順方向ダイオードが発生することなく、V
DDレベルが出力される。このため、トランジスタ3cは
OFFし、トランジスタ3dのON,OFFにかかわる
ことなくPチャネルオープンドレインタイプとなる。ま
た、制御信号TをGNDレベルにしてやればトランジス
タ3cの基板電位はVDDレベルになり、順方向ダイオー
ドが発生しない。すなわち出力端子OUTにGNDレ
ベルより低い電圧を印加しても順方向ダイオードが発生
しないことになる。ここで、制御信号Tについては制御
信号Hの反転信号としても同じ結果が得られる。
Next, the operation as a P-channel open drain type input / output circuit will be described. In the case of the P-channel open drain, the control signal H is set to the V DD level,
The output signal φ of the clock generation circuit 1 is at the GND level, the output S of the negative power supply generation circuit 2 is that the transistor 2f is turned on,
By controlling the substrate bias of the transistor 2d, V.sub.
DD level is output. For this reason, the transistor 3c is turned off, and becomes a P-channel open drain type regardless of whether the transistor 3d is turned on or off. If the control signal T is set to the GND level, the substrate potential of the transistor 3c becomes the VDD level, and no forward diode is generated. That is, that the forward diode does not occur even by applying a voltage lower than the GND level to the output terminal OUT i. Here, the same result can be obtained for the control signal T as an inverted signal of the control signal H.

【0032】これまでは、CMOSタイプと、Pチャネ
ルオープンドレインタイプとの共用回路について述べた
が、P型トランジスタとN型トランジスタとを変えて、
負電源発生回路2をVDDより高い電源回路にすることに
よりCMOSタイプとNチャネルオープンドレインタイ
プとの共用回路にすることは容易である。
The shared circuit of the CMOS type and the P-channel open drain type has been described above, but the P-type transistor and the N-type transistor are changed.
By making the negative power supply circuit 2 a power supply circuit higher than V DD , it is easy to make it a shared circuit of the CMOS type and the N-channel open drain type.

【0033】以上、説明したように、第1の実施例によ
れば、片チャネルオープンドレインの入出力回路であ
り、またCMOSタイプの出力が可能な入出力回路を有
する半導体集積回路装置を提供することができる。
As described above, according to the first embodiment, there is provided a semiconductor integrated circuit device which is a single-channel open drain input / output circuit and has an input / output circuit capable of outputting a CMOS type. be able to.

【0034】このため、上記入出力回路に通常の電源範
囲外の電圧を印加することができるとともに、片チャネ
ルオープンドレイン端子を数多く必要とする集積回路装
置において、テスト用にVDDレベル、GNDレベルを出
力して判定するCMOS出力専用端子を増設する必要が
なくなった。よって、端子数は増えずチップ面積も従来
通りで良いという利点がある。
Therefore, a voltage outside the normal power supply range can be applied to the input / output circuit, and in an integrated circuit device requiring a large number of single-channel open drain terminals, the V DD level and the GND level are used for testing. It is no longer necessary to increase the number of dedicated CMOS output terminals for output and determination. Therefore, there is an advantage that the number of terminals does not increase and the chip area can be the same as before.

【0035】また1つのチップでCMOS回路とオープ
ンドレイン回路とを兼用できるため、ユーザーにとって
は、周辺機器の接続方法の如何にかかわらず、1つのチ
ップを購入すればよいメリットがあり、メーカ側も1つ
のチップを作ればよい。
Further, since a single chip can be used as both a CMOS circuit and an open drain circuit, there is an advantage for a user that a single chip can be purchased irrespective of a method of connecting peripheral devices. You only need to make one chip.

【0036】次に本発明による半導体集積回路装置の第
2の実施例の構成を図2に示す。この実施例の半導体集
積回路装置は図1に示す第1の実施例において、入出力
回路31 ,…,3n の代わりに入出力回路41 ,…,4
n を設けたものである、各入出力回路4(i=1,
…,n)は全て同じ構成となっており、Pチャネルトラ
ンジスタ4a,4bと、Nチャネルトランジスタ4c
と、インバータ4dとを各々備えている。トランジスタ
4a,4b,4cは直列に接続され、トランジスタ4a
のソースには駆動電源電圧VDDが印加され、トランジス
タ4cのソースには接地電源電圧GNDが印加されてい
る。又、トランジスタ4aのゲートにはデータ信号D
が入力され、トランジスタ4bのゲートには負電源発生
回路の出力信号Sが入力され、トランジスタ4cのゲー
トには制御信号Eが入力されている。又、インバータ
4dの入力端には制御信号Eが入力され、出力端はト
ランジスタ4bのバックゲートに接続されている。
Next, the configuration of a second embodiment of the semiconductor integrated circuit device according to the present invention is shown in FIG. The semiconductor integrated circuit device of this embodiment in the first embodiment shown in FIG. 1, the input-output circuit 3 1, ..., input and output circuits 4 1 instead of 3 n, ..., 4
n , each input / output circuit 4 i (i = 1,
, N) have the same configuration, and include P-channel transistors 4a, 4b and N-channel transistor 4c.
And an inverter 4d. The transistors 4a, 4b, 4c are connected in series,
Are applied with the drive power supply voltage V DD , and the source of the transistor 4c is applied with the ground power supply voltage GND. The data signal D i is connected to the gate of the transistor 4a.
Is input to the gate of the transistor 4b, and the control signal Ei is input to the gate of the transistor 4c. The control signal Ei is input to the input terminal of the inverter 4d, and the output terminal is connected to the back gate of the transistor 4b.

【0037】この第2の実施例の半導体集積回路装置も
第1の実施例と同様の効果を有することは言うまでもな
い。
It goes without saying that the semiconductor integrated circuit device of the second embodiment also has the same effect as the first embodiment.

【0038】[0038]

【発明の効果】本発明によれば、端子数を増すことな
く、この端子に通常の電源範囲外の電圧を印加すること
のできる入出力回路を有する半導体集積回路装置を得る
ことができる。
According to the present invention, it is possible to obtain a semiconductor integrated circuit device having an input / output circuit capable of applying a voltage outside the normal power supply range to the terminals without increasing the number of terminals.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施例の構成を示すブロック
図。
FIG. 1 is a block diagram showing the configuration of a first embodiment of the present invention.

【図2】本発明の第2の実施例の構成を示すブロック
図。
FIG. 2 is a block diagram showing a configuration of a second exemplary embodiment of the present invention.

【図3】本発明にかかるクロック発生回路の具体例を示
す回路図。
FIG. 3 is a circuit diagram showing a specific example of a clock generation circuit according to the present invention.

【図4】本発明にかかる負電源発生回路の具体例を示す
回路図。
FIG. 4 is a circuit diagram showing a specific example of a negative power supply generating circuit according to the present invention.

【図5】図4に示す負電源発生回路の具体例を示すタイ
ミングチャート。
FIG. 5 is a timing chart showing a specific example of the negative power supply generation circuit shown in FIG. 4;

【図6】本発明にかかる入出力回路の具体例を示すタイ
ミングチャート。
FIG. 6 is a timing chart showing a specific example of an input / output circuit according to the present invention.

【図7】従来のCMOSタイプの入出力回路の回路図。FIG. 7 is a circuit diagram of a conventional CMOS type input / output circuit.

【図8】従来の入出力回路の製造断面図。FIG. 8 is a manufacturing cross-sectional view of a conventional input / output circuit.

【図9】従来の片チャネルオープンドレインタイプの入
出力回路の回路図。
FIG. 9 is a circuit diagram of a conventional single channel open drain type input / output circuit.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 諏訪部 裕 之 神奈川県川崎市川崎区駅前本町25番地1 東芝マイクロエレクトロニクス株式会 社内 (72)発明者 小 林 利 明 神奈川県川崎市幸区堀川町580番1号 株式会社東芝半導体システム技術センタ ー内 (58)調査した分野(Int.Cl.7,DB名) H03K 19/0175 ──────────────────────────────────────────────────続 き Continued on the front page (72) Inventor Hiroyuki Suwabe 25-1, Ekimae Honmachi, Kawasaki-ku, Kawasaki-shi, Kanagawa Prefecture In-house Toshiba Microelectronics Co., Ltd. No. 1 Toshiba Semiconductor System Engineering Center Co., Ltd. (58) Field surveyed (Int. Cl. 7 , DB name) H03K 19/0175

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】第1の制御信号に基づいてクロック信号を
発生するクロック発生回路と、 第1の電源と、この第1の電源の電位より低い第2の電
源によって駆動され、前記第1の制御信号及びクロック
信号に基づいて第1の電源より高い電位又は第2の電源
より低い電位のいずれか一方の電位レベルの信号を出力
する第1の回路と、 前記第1の電源と第2の電源との間に直列に接続され
る、第1導電型の第1及び第2のMOSトランジスタ並
びに第2導電型の第3のMOSトランジスタを有し、前
記第1のMOSトランジスタのゲートにデータ信号が入
力され、前記第2のMOSトランジタのゲートには前記
第1の回路の出力信号が入力され、前記第3のMOSト
ランジスタのゲートには第2の制御信号が入力され、第
2のMOSトランジスタの基板電位は前記第2の制御信
号の反転レベルである入出力回路と、 この入出力回路の第1のMOSトランジスタと第2のM
OSトランジスタの接続点に接続される入出力端子と、 を備えていることを特徴とする半導体集積回路装置。
A first power supply; a first power supply; and a second power supply lower than a potential of the first power supply, wherein the first power supply is driven by a first power supply. A first circuit that outputs a signal at one of a higher potential than the first power supply and a lower potential than the second power supply based on the control signal and the clock signal; and the first power supply and the second circuit. A first conductive type first and second MOS transistor and a second conductive type third MOS transistor connected in series between the power supply and a power supply, wherein a data signal is connected to a gate of the first MOS transistor; , The output signal of the first circuit is input to the gate of the second MOS transistor, the second control signal is input to the gate of the third MOS transistor, and the second MOS transistor And output circuit is a substrate potential is inverted level of the second control signal, first MOS transistor and the second M of the input-output circuit
A semiconductor integrated circuit device comprising: an input / output terminal connected to a connection point of an OS transistor.
【請求項2】前記第1の回路は、 前記第1の電源と第2の電源との間に設けられ、入力端
に前記クロック発生回路の出力が入力されるCMOSイ
ンバータ回路と、 一端が前記CMOSインバータ回路の出力端に接続され
る第1のコンデンサと、 前記第1の電源と第2の電源との間に直列に接続される
第1の導電型の第4,第5,第6のMOSトランジスタ
と、 一端が第4のMOSトランジスタと第5のMOSトラン
ジスタの接続点に接続され、他端が前記第2の電源に接
続される第2のコンデンサと、 を備え、第4のMOSトランジスタのゲートには前記第
1の制御信号の反転信号が印加され、第5のMOSトラ
ンジスタのゲートには第5のMOSトランジスタと第6
のMOSトランジスタの接続点の電位が印加され、第6
のMOSトランジスタのゲートは第2の電源に接続さ
れ、前記第1のコンデンサの他端は第5のMOSトラン
ジスタと第6のMOSトランジスタの接続点に接続さ
れ、第5のMOSトランジスタの基板電位は第1の制御
信号のレベルであり、第4のMOSトランジスタと第5
のMOSトランジスタとの接続点の電位を第1の回路の
出力とすることを特徴とする請求項1記載の半導体集積
回路装置。
2. The CMOS circuit according to claim 1, wherein the first circuit is provided between the first power supply and the second power supply, and an input terminal receives an output of the clock generation circuit. A first capacitor connected to the output terminal of the CMOS inverter circuit, a first conductive type fourth, fifth and sixth type connected in series between the first power supply and the second power supply; A MOS transistor, and a second capacitor having one end connected to a connection point between the fourth MOS transistor and the fifth MOS transistor and the other end connected to the second power supply. The inverted signal of the first control signal is applied to the gate of the fifth MOS transistor, and the fifth MOS transistor and the sixth MOS transistor are connected to the gate of the fifth MOS transistor.
Potential of the connection point of the MOS transistor
Is connected to a second power supply, the other end of the first capacitor is connected to a connection point between a fifth MOS transistor and a sixth MOS transistor, and the substrate potential of the fifth MOS transistor is This is the level of the first control signal.
2. The semiconductor integrated circuit device according to claim 1, wherein a potential at a connection point with the MOS transistor is used as an output of the first circuit.
JP29277192A 1992-10-30 1992-10-30 Semiconductor integrated circuit device Expired - Fee Related JP3165751B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29277192A JP3165751B2 (en) 1992-10-30 1992-10-30 Semiconductor integrated circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29277192A JP3165751B2 (en) 1992-10-30 1992-10-30 Semiconductor integrated circuit device

Publications (2)

Publication Number Publication Date
JPH06152376A JPH06152376A (en) 1994-05-31
JP3165751B2 true JP3165751B2 (en) 2001-05-14

Family

ID=17786131

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29277192A Expired - Fee Related JP3165751B2 (en) 1992-10-30 1992-10-30 Semiconductor integrated circuit device

Country Status (1)

Country Link
JP (1) JP3165751B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8615856B1 (en) 2008-01-30 2013-12-31 Ethicon, Inc. Apparatus and method for forming self-retaining sutures
US8734486B2 (en) 2002-08-09 2014-05-27 Ethicon, Inc. Multiple suture thread configuration with an intermediate connector
US8777987B2 (en) 2007-09-27 2014-07-15 Ethicon, Inc. Self-retaining sutures including tissue retainers having improved strength
US8821540B2 (en) 2002-09-30 2014-09-02 Ethicon, Inc. Self-retaining sutures having effective holding strength and tensile strength

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2263357B1 (en) * 2004-11-16 2007-11-16 Diseño De Sistemas En Silicio, S.A. SWITCHING CIRCUIT FOR OBTAINING A DUPLICATED DYNAMIC RANGE.

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8734486B2 (en) 2002-08-09 2014-05-27 Ethicon, Inc. Multiple suture thread configuration with an intermediate connector
US8821540B2 (en) 2002-09-30 2014-09-02 Ethicon, Inc. Self-retaining sutures having effective holding strength and tensile strength
US8777987B2 (en) 2007-09-27 2014-07-15 Ethicon, Inc. Self-retaining sutures including tissue retainers having improved strength
US8615856B1 (en) 2008-01-30 2013-12-31 Ethicon, Inc. Apparatus and method for forming self-retaining sutures

Also Published As

Publication number Publication date
JPH06152376A (en) 1994-05-31

Similar Documents

Publication Publication Date Title
JP3210567B2 (en) Semiconductor output circuit
US6791391B2 (en) Level shifting circuit
JPH0412649B2 (en)
US5214317A (en) CMOS to ECL translator with incorporated latch
JP3266527B2 (en) Output driver circuit and semiconductor device
JPH0661757A (en) Differential receiver
US4804929A (en) Control pulse generator
JP3165751B2 (en) Semiconductor integrated circuit device
JPH11355117A (en) Integrated circuit containing cmos input buffer protection circuit
JP2959449B2 (en) Output circuit
EP0762648B1 (en) Bus hold circuit
KR0138949B1 (en) Semiconductor device having cmos circuit and bipolar circuit mixed
JP2560018B2 (en) CMOS circuit
JPH06325569A (en) Middle voltage generating circuit for semiconductor integrated circuit
JPH0677804A (en) Output circuit
JP2669346B2 (en) Semiconductor integrated circuit device
JPH11355116A (en) Integrated circuit provided with cmos output buffer protecting circuit
JPS5842659B2 (en) transistor warmer
JP2819950B2 (en) Output circuit
JPH05284024A (en) Semiconductor integrated circuit
JPH06291640A (en) Level converting circuit
JPH0983338A (en) Semiconductor device
JPH05327465A (en) Semiconductor integrated circuit
JPH058584B2 (en)
JP2002319855A (en) Output signal control circuit for electronic device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20010220

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080302

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090302

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100302

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100302

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110302

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees