JP3123050B2 - Recording device - Google Patents
Recording deviceInfo
- Publication number
- JP3123050B2 JP3123050B2 JP01324589A JP32458989A JP3123050B2 JP 3123050 B2 JP3123050 B2 JP 3123050B2 JP 01324589 A JP01324589 A JP 01324589A JP 32458989 A JP32458989 A JP 32458989A JP 3123050 B2 JP3123050 B2 JP 3123050B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- control signal
- recording
- field
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Television Signal Processing For Recording (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
【発明の詳細な説明】 [産業上の利用分野] 本発明は、記録装置に関し、特には、HDTV放送用の周
知のMUSE方式等の圧縮された映像信号を記録する記録装
置に関する。Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a recording apparatus, and more particularly, to a recording apparatus that records a compressed video signal such as a well-known MUSE system for HDTV broadcasting.
[従来の技術] 第4図はMUSE信号の1フレーム分の伝送信号を示す。
MUSE信号の1フレーム分の伝送信号は1125本のラインか
らなり、各ライン毎に順次伝送される。第4図中、Yは
サンプル値をアナログ化した輝度信号、Cは同じくサン
プル値をアナログ化した色信号、Aは一旦ディジタル化
した音声信号を3値信号とした音声信号、FP/VITは伝送
路等化などの情報を含む信号(VIT)及びフレーム・パ
ルス(FP)、GUはガードスペース、CONは後述するコン
トロール信号、BLは空きデータ、CPはクランプ・レベル
情報に対応するシンボルである。第4図に示す数値は、
この伝送信号のアナログ化前の、ディジタル領域におけ
るデータ数を示している。[Prior Art] FIG. 4 shows a transmission signal for one frame of a MUSE signal.
The transmission signal for one frame of the MUSE signal includes 1125 lines, and is sequentially transmitted for each line. In FIG. 4, Y is a luminance signal obtained by converting the sampled value into an analog signal, C is a color signal obtained by converting the sampled value into an analog signal, A is a sound signal obtained by converting a digitalized sound signal into a ternary signal, and FP / VIT is a transmission signal A signal (VIT) and a frame pulse (FP) including information such as path equalization, GU is a guard space, CON is a control signal described later, BL is empty data, and CP is a symbol corresponding to clamp level information. The numerical values shown in FIG.
The figure shows the number of data in the digital domain before the transmission signal is converted into an analog signal.
コントロール信号CONは1フィールドにつき32ビット
である。受信側で復号する際に非常に重要であるので、
伝送時のエラーを考慮して、32ビットのパリティが付加
されたトータル64ビット(ハミング符号)を3連送して
いる。例えば、第1フィールドでは、559〜563ラインの
12〜106サンプルで、3連送している。コントロール信
号の第16,17,18ビットからなる3ビットで動き情報を表
現しており、0がノーマル、1が完全静止画、2が準静
止画、3がシーンチェンジ、4〜7が動きの程度を示
す。また、第19ビットは受信モード制御用の信号であ
り、0が標準方式、1が非標準方式である。第20ビット
はAM/FMであり、1がAMでエンファシスなしを示す。The control signal CON has 32 bits per field. It is very important when decoding on the receiving side,
In consideration of transmission errors, a total of 64 bits (Hamming code) to which a 32-bit parity is added are transmitted three times. For example, in the first field,
12 to 106 samples are sent three times in a row. The motion information is represented by 3 bits consisting of the 16th, 17th, and 18th bits of the control signal. 0 is normal, 1 is a complete still image, 2 is a quasi-still image, 3 is a scene change, and 4 to 7 are motion information. Show the degree. The 19th bit is a signal for controlling the reception mode, where 0 is the standard system and 1 is the non-standard system. The 20th bit is AM / FM, where 1 indicates AM and no emphasis.
コントロール信号のその他の内容、及びその他のシン
ボルの詳細な構成は、昭和63年11月25日発行のNHK放送
技術研究所編「ハイビジョン技術」の第3章に詳細に説
明されている。The other contents of the control signal and the detailed structure of the other symbols are described in detail in Chapter 3 of "Hi-Vision Technology" edited by NHK Broadcasting Research Institute, issued on November 25, 1988.
第4図に示すようなMUSE信号をヘリカル・スキャン式
VTRで磁気テープに記録する場合、従来例えば、第5図
に示すように1対のアジマス角の異なる2チャンネル・
ヘッド10A,10B;12A,12Bを回転ドラム14に180度対向して
配置し、当該回転ドラム14を3,600rpmで回転させて磁気
テープ16に記録するようにしていた。この場合、4本の
トラックで1フィールドが記録され、第6図に示すよう
なトラック・パターンが形成される。コントロール信号
CONは1フィールド中に5ライン分しか存在しないの
で、磁気テープ上では、1フィールドを構成する4トラ
ックの内の1トラックに局部的に含まれるにすぎない。Helical scan type MUSE signal as shown in Fig. 4
Conventionally, when recording on a magnetic tape with a VTR, for example, as shown in FIG. 5, a pair of two channels having different azimuth angles is used.
The heads 10A, 10B; 12A, 12B are arranged 180 degrees opposite to the rotating drum 14, and the rotating drum 14 is rotated at 3,600 rpm to record on the magnetic tape 16. In this case, one field is recorded by four tracks, and a track pattern as shown in FIG. 6 is formed. Control signal
Since there are only five lines of CON in one field, on a magnetic tape, it is only locally included in one of four tracks constituting one field.
第6図に示すようなトラック・パターンの記録信号を
通常速度(記録時と同一の速度)で再生する場合には問
題無いが、例えば3倍速再生を行なう場合、第6図で斜
線を施した部分しか再生されず、従って、コントロール
信号CONの再生割合が急激に低下する。換言すれば、コ
ントロール信号の再生されないフィールドが増加する。
つまり、コントロール信号の第19ビットや第20ビットの
ように、デコード方式に関わる情報が再生できないこと
になり、サーチ画像といえでも画質が極度に劣化する。There is no problem when the recording signal of the track pattern as shown in FIG. 6 is reproduced at a normal speed (the same speed as that at the time of recording). Only a part is reproduced, and therefore, the reproduction ratio of the control signal CON sharply decreases. In other words, the number of unreproduced fields of the control signal increases.
That is, information related to the decoding method, such as the 19th bit and the 20th bit of the control signal, cannot be reproduced, and even if it is a search image, the image quality is extremely deteriorated.
またスロー再生では一般に高画質が要求されるので、
コントロール信号CONの動き情報が失われるのは問題で
ある。Also, slow playback generally requires high image quality,
It is a problem that the motion information of the control signal CON is lost.
そこで本発明は、サーチやスロー再生のような特殊再
生時にもコントロール信号を再生できる映像記録再生装
置を提示することを目的とする。Therefore, an object of the present invention is to provide a video recording / reproducing apparatus capable of reproducing a control signal even during special reproduction such as search or slow reproduction.
[課題を解決するための手段] 本発明に係る記録装置は、圧縮された映像信号及び前
記映像信号の伸長時に用いられるコントロール信号を入
力する入力手段と、1フィールドの前記映像信号を記録
媒体上の複数のトラックに対して記録すると共に、前記
1フィールドの映像信号が記録される複数のトラックそ
れぞれに対して前記1フィールドの映像信号についての
同じコントロール信号を記録する記録手段とを備えるこ
とを特徴とする。[Means for Solving the Problems] A recording apparatus according to the present invention comprises: input means for inputting a compressed video signal and a control signal used when decompressing the video signal; Recording means for recording on the plurality of tracks and recording the same control signal for the one-field video signal on each of the plurality of tracks on which the one-field video signal is recorded. And
[作用] 上記手段により、特殊再生時にも、コントロール信号
を確実に再生できる。従って、特殊再生時にも安定した
高画質の再生映像を得ることができるようになる。[Operation] By the above means, the control signal can be reliably reproduced even during the special reproduction. Therefore, it is possible to obtain a stable high-quality reproduced video even during special reproduction.
[実施例] 以下、図面を参照して本発明の実施例を説明する。Embodiment An embodiment of the present invention will be described below with reference to the drawings.
第1図は本発明の一実施例の記録系の構成ブロック図
を示す。入力端子20にはMUSE信号が入力し、入力端子22
には同期信号SYNCが入力する。クロック発生回路24は入
力端子22からの同期信号に従い所定周波数のクロック信
号24a,24b,24c,24dを発生する。A/D変換器26はクロック
24a(16.2MHz)に従い、入力端子20のMUSE信号を第4図
に示す形式の8ビット・ディジタル信号に変換する。A/
D変換器26の出力は、不要なHD期間を除き、バッファ・
メモリ28に書き込まれる。バッファ・メモリ28の書き込
みアドレスは、クロック発生回路24のクロック24cに応
じてアドレス発生回路32が発生する。また、コントロー
ル信号CONは、クロック発生回路24からのクロック24bに
従いコントロール・メモリ30に書き込まれる。FIG. 1 is a block diagram showing a configuration of a recording system according to an embodiment of the present invention. The MUSE signal is input to the input terminal 20 and the input terminal 22
Receives a synchronization signal SYNC. The clock generation circuit 24 generates clock signals 24a, 24b, 24c, 24d of a predetermined frequency in accordance with the synchronization signal from the input terminal 22. A / D converter 26 is clock
According to 24a (16.2 MHz), the MUSE signal at the input terminal 20 is converted into an 8-bit digital signal of the format shown in FIG. A /
The output of D-converter 26 is buffered except during unnecessary HD periods.
Written to memory 28. The write address of the buffer memory 28 is generated by the address generation circuit 32 according to the clock 24c of the clock generation circuit 24. The control signal CON is written to the control memory 30 according to the clock 24b from the clock generation circuit 24.
バッファ・メモリ28及びコントロール・メモリ30から
の読出しは、以下のように行なわれる。発振器34は記録
ビット・レートに対応する周波数のクロックを発生し、
アドレス発生回路32は発振器34の出力クロックに従って
バッファ・メモリ28の読出しアドレスを発生する。バッ
ファ・メモリ28からは、ドラムが半回転する毎に2トラ
ック分のデータが読み出され、スイッチ36のa接点に出
力される。この2トラック分のデータは、第1ラインか
らのライン順のデータではなく、特殊再生を考慮してシ
ャフリングされた形で読み出されるが、シャフリングの
形式については本発明と直接関係しないので、説明を省
略する。スイッチ36のb接点にはコントロール・メモリ
30からのコントロール信号が供給される。スイッチ36は
クロック発生回路22からのタイミング信号24dにより、
第3図に示すように、各トラックの複数箇所に同じコン
トロール信号が位置するように、切り換えられる。即
ち、第3図の例では、1つのトラックに、同じコントロ
ール信号が3個挿入され、1フィールド分では、12ヵ所
に同じコントロール信号が記録されることになる。Reading from the buffer memory 28 and the control memory 30 is performed as follows. The oscillator 34 generates a clock having a frequency corresponding to the recording bit rate,
The address generation circuit 32 generates a read address of the buffer memory 28 according to the output clock of the oscillator 34. Each time the drum makes a half turn, data for two tracks is read from the buffer memory 28 and output to the a contact of the switch 36. The data for these two tracks is read out not in the order of the lines from the first line but in a shuffled form in consideration of the special reproduction. Description is omitted. Control memory is connected to the b contact of switch 36
A control signal from 30 is supplied. The switch 36 is controlled by the timing signal 24d from the clock generation circuit 22.
As shown in FIG. 3, switching is performed so that the same control signal is located at a plurality of locations on each track. That is, in the example of FIG. 3, three identical control signals are inserted into one track, and the same control signal is recorded at twelve locations for one field.
このように、スイッチ36により1トラックあたり複数
箇所にコントロール信号が挿入されたMUSEデータは、EC
Cエンコーダ38A,38Bにより誤り検出訂正符号(ECC)を
付加され、SYNC・ID付加回路40A,40BによりSYNCコード
及びIDコードを付加され、変調回路42A,42Bで変調さ
れ、アンプ44A,44Bで増幅されて、それぞれ、チャンネ
ルA,Bのヘッドに印加され、第3図に示すフォーマット
で磁気テープに記録される。As described above, the MUSE data in which the control signal is inserted at a plurality of positions per track by the switch 36 is the EC data.
Error detection and correction code (ECC) is added by C encoders 38A and 38B, SYNC code and ID code are added by SYNC / ID addition circuits 40A and 40B, modulated by modulation circuits 42A and 42B, and amplified by amplifiers 44A and 44B. Then, the signals are applied to the heads of channels A and B, respectively, and are recorded on a magnetic tape in the format shown in FIG.
第2図は本発明の一実施例の再生系の構成ブロック図
を示す。入力端子46AにはチャンネルAの磁気ヘッドの
出力が入力し、入力端子46BにはチャンネルBの磁気ヘ
ッドの出力が入力する。それぞれの信号は再生アンプ48
A,48Bで増幅され、復調回路50A,50Bでディジタル復調さ
れる。この復調処理は、再生信号に含まれるジッタを含
むクロック成分に同期して不図示のPLLで形成されるク
ロックにより行なわれる。FIG. 2 is a block diagram showing a configuration of a reproducing system according to an embodiment of the present invention. The output of the magnetic head of channel A is input to the input terminal 46A, and the output of the magnetic head of channel B is input to the input terminal 46B. Each signal is played by a playback amplifier 48
The signal is amplified by A and 48B and digitally demodulated by demodulation circuits 50A and 50B. This demodulation process is performed by a clock formed by a PLL (not shown) in synchronization with a clock component including jitter included in the reproduced signal.
復調回路50A,50Bの出力は、上記ジッタを含むクロッ
クによりファーストイン・ファーストアウト(FIFO)メ
モリ52A,52Bに書き込まれるが、発振器53からの安定し
た一定周波数のクロックにより読み出される。これによ
り、ジッタの除去されたディジタル信号を得ることがで
きる。FIFOメモリ52A,52Bから読み出された信号は、ECC
デコーダ54A,54Bに送られ、そこで、磁気記録再生系で
発生した符号誤りが訂正される。ECCデコーダ54A,54B
は、エラー訂正されたデータ信号54aと、訂正不能エラ
ーの存在を示すエラー検出信号54bを出力する。ECCデコ
ーダ54A,54Bの出力の内、コントロール信号を除くMUSE
信号はバッファ・メモリ56に書き込まれる。1フィール
ドから複数個再生されたコントロール信号は、エラー検
出信号54bにより、エラーの無いコントロール信号(64
ビット)がコントロール・メモリ58に書き込まれる。Outputs of the demodulation circuits 50A and 50B are written into first-in first-out (FIFO) memories 52A and 52B by a clock including the above-mentioned jitter, and are read by a clock of a stable constant frequency from the oscillator 53. Thereby, a digital signal from which jitter has been removed can be obtained. The signals read from the FIFO memories 52A and 52B are ECC
The data is sent to the decoders 54A and 54B, where a code error occurring in the magnetic recording / reproducing system is corrected. ECC decoder 54A, 54B
Outputs an error-corrected data signal 54a and an error detection signal 54b indicating the presence of an uncorrectable error. MUSE excluding the control signal among the outputs of ECC decoders 54A and 54B
The signal is written to buffer memory 56. A plurality of control signals reproduced from one field are controlled by an error-free control signal (64
Bit) is written to the control memory 58.
バッファ・メモリ56のデータは、MUSE信号のビット・
レートに応じた発振器53のクロックによりアドレス発生
回路60が発生するアドレス信号に従って読み出され、2
チャンネルのデータが第4図のフォーマットに従って、
スイッチスイッチ62のa接点に供給される。コントロー
ル信号も同様にコントロール・メモリ58から読み出さ
れ、スイッチ62のb接点に供給される。スイッチ62はタ
イミング発生回路64の出力により、コントロール信号が
第4図に示すフォーマットに対応する位置に挿入される
ように切り換えられる。The data in the buffer memory 56 is
The data is read out according to the address signal generated by the address generation circuit 60 by the clock of the oscillator 53 corresponding to the rate.
According to the format shown in FIG.
The switch is supplied to the contact a of the switch 62. The control signal is similarly read from the control memory 58 and supplied to the contact b of the switch 62. The switch 62 is switched by the output of the timing generation circuit 64 so that the control signal is inserted at a position corresponding to the format shown in FIG.
スイッチ62の出力はD/A変換器66によりアナログ信号
に変換され、元のアナログMUSE信号になり、出力端子68
に出力される。The output of the switch 62 is converted to an analog signal by the D / A converter 66 and becomes the original analog MUSE signal.
Is output to
本実施例では、コントロール信号のデータが各トラッ
クの3箇所に挿入されているので、3倍サーチを行なう
場合には、1フィールドに少なくとも1回は確実にコン
トロール信号データを再生でき、従って、所望の画質の
再生映像を得ることができる。勿論、より高速のサーチ
又はスロー再生に対応できるようにするには、1トラッ
ク当たりのコントロール信号の挿入数を増せばよい。コ
ントロール信号データは、パリティを含めて64ビット
(8シンボル)と極めて少ないので、冗長度の増加は無
視できる。In the present embodiment, since the control signal data is inserted at three places in each track, the control signal data can be surely reproduced at least once in one field when triple search is performed. A reproduced image with the image quality of Of course, the number of control signals to be inserted per track may be increased in order to support higher-speed search or slow reproduction. Since the control signal data is as small as 64 bits (8 symbols) including parity, the increase in redundancy can be ignored.
ディジタルVTRの場合を説明したが、勿論、アナログV
TRにも適用できる。データ用のバッファ・メモリとコン
トロール信号用のメモリを別々に設けたが、アドレス制
御により1つのメモリを共用できることはいうまでもな
い。The case of a digital VTR has been described.
Applicable to TR. Although a buffer memory for data and a memory for control signals are provided separately, it goes without saying that one memory can be shared by address control.
また、ハイビジョン方式の場合を例に説明したが、本
発明は、映像復元のための情報を映像情報と共に伝送す
る映像信号一般に適用でき、ハイビジョン方式に限定さ
れない。Also, the case of the high-vision system has been described as an example, but the present invention can be applied to general video signals transmitting information for image restoration together with video information, and is not limited to the high-vision system.
[発明の効果] 以上の説明から容易に理解できるように、本発明によ
れば、サーチ、スローなどの特殊再生時にも、コントロ
ール信号を確実に再生できるようになり、安定した良質
な再生映像を得ることができるようになった。[Effects of the Invention] As can be easily understood from the above description, according to the present invention, it is possible to reliably reproduce a control signal even during special reproduction such as search or slow motion, and to reproduce a stable and high-quality reproduced video. Now you can get it.
第1図は本発明の一実施例の記録系の構成ブロック図、
第2図はその再生系の構成ブロック図、第3図は本実施
例によるトラック・パターン図、第4図はMUSE信号のフ
ォーマット、第5図はドラム部の概略構成図、第6図は
従来のトラック・パターンである。 24:クロック発生回路、28,56:バッファ・メモリ、30,5
8:コントロール・メモリ、32,60:アドレス発生回路、3
4,53:発振器FIG. 1 is a configuration block diagram of a recording system according to an embodiment of the present invention,
FIG. 2 is a block diagram of the structure of the reproducing system, FIG. 3 is a track pattern diagram according to the present embodiment, FIG. 4 is a format of a MUSE signal, FIG. 5 is a schematic diagram of a drum section, and FIG. Track pattern. 24: Clock generation circuit, 28, 56: Buffer memory, 30, 5
8: Control memory, 32, 60: Address generation circuit, 3
4,53: oscillator
フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 5/782 - 5/783 H04N 5/91 - 5/956 G11B 5/027 G11B 20/12 Continuation of the front page (58) Field surveyed (Int.Cl. 7 , DB name) H04N 5/782-5/783 H04N 5/91-5/956 G11B 5/027 G11B 20/12
Claims (2)
長時に用いられるコントロール信号を入力する入力手段
と、 1フィールドの前記映像信号を記録媒体上の複数のトラ
ックに対して記録すると共に、前記1フィールドの映像
信号が記録される複数のトラックそれぞれに対して前記
1フィールドの映像信号についての同じコントロール信
号を記録する記録手段 とを備えることを特徴とする記録装置。An input means for inputting a compressed video signal and a control signal used for decompressing the video signal; and recording the video signal of one field on a plurality of tracks on a recording medium; Recording means for recording the same control signal for the one-field video signal on each of a plurality of tracks on which one-field video signals are recorded.
ドの映像信号の動きに関する情報を含む特許請求の範囲
第(1)項に記載の記録装置。2. The recording apparatus according to claim 1, wherein said control signal includes information on a motion of said one-field video signal.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP01324589A JP3123050B2 (en) | 1989-12-14 | 1989-12-14 | Recording device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP01324589A JP3123050B2 (en) | 1989-12-14 | 1989-12-14 | Recording device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03185983A JPH03185983A (en) | 1991-08-13 |
JP3123050B2 true JP3123050B2 (en) | 2001-01-09 |
Family
ID=18167504
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP01324589A Expired - Fee Related JP3123050B2 (en) | 1989-12-14 | 1989-12-14 | Recording device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3123050B2 (en) |
-
1989
- 1989-12-14 JP JP01324589A patent/JP3123050B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH03185983A (en) | 1991-08-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0127033B1 (en) | Method for storing video and audio signals on a video disc | |
US5424850A (en) | Method and apparatus for recording compressed audio data on a video record medium | |
JP3158740B2 (en) | Digital video signal transmission method and dubbing method | |
US5412515A (en) | Apparatus for recording and/or reproducing an electric signal on/from a magnetic record carrier | |
EP0469806A2 (en) | Apparatus and methods for recording video signals on magnetic tape | |
JP3041184B2 (en) | Digital information recording device and recording / reproducing device | |
JP3123050B2 (en) | Recording device | |
JP3572759B2 (en) | Magnetic recording / reproducing device | |
US6718122B1 (en) | Image processing apparatus | |
JPH09213022A (en) | Sound/video data recording/reproducing device and method therefor | |
JPH04243386A (en) | Picture processing unit | |
KR960001489B1 (en) | Digital image signal reproducing method | |
US6349012B1 (en) | Magnetic recording and/or reproducing apparatus | |
JP2726061B2 (en) | Video signal recording method | |
JP2956202B2 (en) | Recording device | |
KR100294400B1 (en) | How to record and play back time-compressed signals | |
KR100241951B1 (en) | Method of selecting reproduced track data in d-vhs | |
EP0495680B1 (en) | Image processing apparatus and method | |
JP2895865B2 (en) | Digital recording and playback device | |
KR0148823B1 (en) | Digital signal recording and reproducing apparatus | |
JPH0377564B2 (en) | ||
JPH0520794A (en) | Digital signal recording and reproducing device | |
KR100271058B1 (en) | Method for detecting damaged time stamp in a d-vhs | |
JP2620947B2 (en) | Video signal recording and reproducing device | |
JP3594186B2 (en) | Video tape recorder |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |