JP3117292U - DVI connector with noise reduction characteristics - Google Patents

DVI connector with noise reduction characteristics Download PDF

Info

Publication number
JP3117292U
JP3117292U JP2005008071U JP2005008071U JP3117292U JP 3117292 U JP3117292 U JP 3117292U JP 2005008071 U JP2005008071 U JP 2005008071U JP 2005008071 U JP2005008071 U JP 2005008071U JP 3117292 U JP3117292 U JP 3117292U
Authority
JP
Japan
Prior art keywords
dvi
noise reduction
connector
dvi connector
reduction module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005008071U
Other languages
Japanese (ja)
Inventor
高▲じゅん▼ 張
Original Assignee
快特電波股▲ふん▼有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 快特電波股▲ふん▼有限公司 filed Critical 快特電波股▲ふん▼有限公司
Priority to JP2005008071U priority Critical patent/JP3117292U/en
Application granted granted Critical
Publication of JP3117292U publication Critical patent/JP3117292U/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

【課題】 追加のノイズフィルター回路を用いることなく、電磁妨害(EMI)により生じるノイズを低減したり除去することができるように、ノイズ低減モジュールが組み込まれたデジタルビジュアルインターフェース(DVI)コネクタを提供すること。
【解決手段】 デジタルビジュアルインターフェース(DVI)コネクタは、ノイズ低減モジュールが組み込まれる。前記ノイズ低減モジュールは、電磁妨害(EMI)により生じるノイズを除去したり低減するために前記DVIコネクタの複数のピンに接続される。前記ノイズ低減モジュールに接続される前記DVIコネクタの前記ピンは少なくとも複数のデータピンを含む。前記ノイズ低減モジュールは前記DVIコネクタに組み込まれるため、前記DVIコネクタを採用する電気製品メーカーは、前記DVIコネクタ用の追加のEMI低減装置またはフィルター装置を使用する必要がない。
【選択図】図3

PROBLEM TO BE SOLVED: To provide a digital visual interface (DVI) connector incorporating a noise reduction module so that noise caused by electromagnetic interference (EMI) can be reduced or eliminated without using an additional noise filter circuit. thing.
A digital visual interface (DVI) connector incorporates a noise reduction module. The noise reduction module is connected to a plurality of pins of the DVI connector to remove or reduce noise caused by electromagnetic interference (EMI). The pins of the DVI connector connected to the noise reduction module include at least a plurality of data pins. Since the noise reduction module is incorporated into the DVI connector, an electrical manufacturer that employs the DVI connector does not need to use an additional EMI reduction or filter device for the DVI connector.
[Selection] Figure 3

Description

本考案は、デジタルビジュアルインターフェース(DVI)コネクタ、より具体的には、電磁妨害(EMI)により生じるノイズを低減したり除去するためにノイズ低減モジュールが組み込まれたDVIコネクタを提供する。   The present invention provides a digital visual interface (DVI) connector, and more specifically, a DVI connector incorporating a noise reduction module to reduce or eliminate noise caused by electromagnetic interference (EMI).

1999年、シリコンイメージ(Silicon Image 商標)、インテル(Intel商標)、コンパック(Compaq 商標)、アイビーエム(IBM 商標)、ヒューレットパッカード(HP 商標)、エヌイーシー(NEC 商標)および富士通(商標)の各社からなるグループは、デジタルビジュアルインターフェース(DVI)という名称の規格を発表した。DVI規格は、信号伝送のためのパネルリンク(Panel Link)技術およびTMDS(transition minimized differential signaling)プロトコルをもとに開発したものである。デジタルビデオデータがグラフィックスカードのような信号源により作られ、TMDSプロトコルに基づいて符号化されると、符号化されたデジタルビデオデータはTMDSチャネルを経てディスプレイ装置の受信機に伝送される。前記受信機が前記デジタルビデオデータを復元した後、復元されたデジタルビデオデータが表示される。   1999, Silicon Image (trademark), Intel (Intel trademark), Compaq (Compaq trademark), IBM (IBM trademark), Hewlett Packard (HP trademark), NC (NEC trademark) and Fujitsu (trademark) The group has announced a standard named Digital Visual Interface (DVI). The DVI standard was developed based on panel link technology for signal transmission and TMDS (transition minimized differential signaling) protocol. When the digital video data is generated by a signal source such as a graphics card and encoded based on the TMDS protocol, the encoded digital video data is transmitted to the receiver of the display device via the TMDS channel. After the receiver restores the digital video data, the restored digital video data is displayed.

前記DVI規格は高速デジタルデータ伝送を提供する。前記ディスプレイ装置は、複雑なデジタルアナログ(D/A)変換やアナログデジタル(A/D)変換を経ずに前記信号源から直接前記デジタルビデオデータを受けることができるため、データ伝送時間はかなり短縮され、画像の遅延問題を解消する。   The DVI standard provides high-speed digital data transmission. Since the display device can receive the digital video data directly from the signal source without complicated digital-analog (D / A) conversion or analog-digital (A / D) conversion, the data transmission time is considerably shortened. And eliminate the image delay problem.

一般に、液晶ディスプレイ装置(LCD)は、コンピュータのVGAインターフェースに接続する。前記グラフィックスカードにより最初に作られたビデオデータはデジタル信号の方式である。前記デジタル信号は、D/A変換器により、R(Red 赤)、G(Green 緑)、B(Blue 青)の要素と行列の信号とを含むアナログ信号に変換される。その後、前記アナログ信号はアナログ信号ケーブルを経て前記LCDに伝送される。前記LCDは、該LCDがデジタルビデオデータを表示することができるように、受信したアナログ信号をA/D変換器を用いてデジタル信号に変換する必要がある。上記のD/A変換の間およびA/D変換の間に信号の歪みおよび妨害の問題が生じ、画像表示にエラーを引き起こすことがある。他方、前記DVI規格は複雑なD/A変換およびA/D変換を必要としないため、前記DVI規格を用いるディスプレイ装置は、優れた画像品質を有することが保証される。   In general, a liquid crystal display device (LCD) is connected to the VGA interface of a computer. The video data first produced by the graphics card is a digital signal system. The digital signal is converted into an analog signal including elements of R (Red), G (Green), and B (Blue) by a D / A converter and a matrix signal. Thereafter, the analog signal is transmitted to the LCD via an analog signal cable. The LCD needs to convert the received analog signal into a digital signal using an A / D converter so that the LCD can display digital video data. During the above D / A conversion and during A / D conversion, signal distortion and interference problems may occur, causing errors in image display. On the other hand, since the DVI standard does not require complicated D / A conversion and A / D conversion, a display device using the DVI standard is guaranteed to have excellent image quality.

上記の利点があることにより、DVIインターフェースは徐々にコンピュータおよびディスプレイ装置に使用されている。しかし、たとえ前記DVIインターフェースが高速データ伝送および高品質の画像表示特性を有するとしても、前記DVIインターフェースを経る信号伝送はEMIノイズの影響を受ける。よって、従来技術では、追加のノイズフィルター回路をコンピュータのマザーボードまたはLCDの回路基板のいずれかに実装する必要がある。しかし、マザーボードまたは回路基板にノイズフィルター回路を追加することは、回路設計を複雑にし、これらのボード上に前記ノイズフィルター回路を実装するためのスペースが必要となる。   Due to the above advantages, DVI interfaces are gradually being used in computers and display devices. However, even if the DVI interface has high-speed data transmission and high-quality image display characteristics, signal transmission via the DVI interface is affected by EMI noise. Therefore, in the prior art, it is necessary to mount an additional noise filter circuit on either the computer motherboard or the LCD circuit board. However, adding a noise filter circuit to a motherboard or a circuit board complicates circuit design and requires space for mounting the noise filter circuit on these boards.

本考案の主目的は、追加のノイズフィルター回路を用いることなく、電磁妨害(EMI)により生じるノイズを低減したり除去することができるように、ノイズ低減モジュールが組み込まれたデジタルビジュアルインターフェース(DVI)コネクタを提供することである。DVIコネクタが取り付けられるマザーボードまたは回路基板は、より多くのスペースが他の電気素子のために使用できる。   The main purpose of the present invention is a digital visual interface (DVI) incorporating a noise reduction module so that noise caused by electromagnetic interference (EMI) can be reduced or eliminated without using an additional noise filter circuit. To provide a connector. The motherboard or circuit board to which the DVI connector is attached allows more space to be used for other electrical elements.

前記主目的を達成するために、ノイズ低減モジュールがDVIコネクタに組み込まれかつ前記DVIコネクタの複数のピンに接続され、前記ノイズ低減モジュールに接続された前記ピンは少なくとも複数のデータピンを含む。   To achieve the main objective, a noise reduction module is incorporated into a DVI connector and connected to a plurality of pins of the DVI connector, the pins connected to the noise reduction module including at least a plurality of data pins.

本考案の他の目的、利点および新規な特徴は、添付の図面に関する以下の詳細な説明からより明らかになる。   Other objects, advantages and novel features of the present invention will become more apparent from the following detailed description when taken in conjunction with the accompanying drawings.

現在のDVIコネクタには、DVI−D、DVI−IおよびDVI−Aの3つのタイプがあり、デジタルデータのみを伝送するDVI−Dタイプのコネクタはシングルリンク方式またはデュアルリンク方式である。また、DVI−Iコネクタはシングルリンク方式またはデュアルリンク方式である。本考案に係るDVIコネクタは上記のいずれのタイプでもよい。以下に示す好ましい実施例は、DVI−Iデュアルリンク方式のコネクタを使用する。図1、2を参照すると、DVIコネクタ10は、3列に配列された少なくとも24個のピンホール11を含み、各列は8個のピンホール11を有する。各ピンホール11には1つのピン12が取り付けられている。最上段の右隅に位置する8番目のピン12は未使用ピン(DVI−Dタイプのコネクタ用)またはアナログ信号伝送ピン(DVI−Iインターフェース用)のいずれかとすることができる。他の23本のピン12は全てデジタルデータ伝送用に指定される。前記23本のピンのそれぞれの機能定義を図3に示す。   There are three types of current DVI connectors: DVI-D, DVI-I, and DVI-A. A DVI-D type connector that transmits only digital data is a single link method or a dual link method. The DVI-I connector is a single link system or a dual link system. The DVI connector according to the present invention may be any of the above types. The preferred embodiment described below uses a DVI-I dual link connector. 1 and 2, the DVI connector 10 includes at least 24 pinholes 11 arranged in three rows, and each row has eight pinholes 11. One pin 12 is attached to each pinhole 11. The eighth pin 12 located in the upper right corner can be either an unused pin (for a DVI-D type connector) or an analog signal transmission pin (for a DVI-I interface). The other 23 pins 12 are all designated for digital data transmission. The function definition of each of the 23 pins is shown in FIG.

DVIコネクタ10にはノイズ低減モジュール20が組み込まれ、いくつかのピン12に接続されてこれらのピン12がEMIノイズにより障害を受けるのを防止する。ノイズ低減モジュール20に接続された複数のピン12は、複数のデータピンとすることができるが、これに限定されない。本実施例では、ノイズ低減モジュール20は、DVIコネクタ10の1,2,9、10,17、18、23、24番目のピン12に接続されている。   The DVI connector 10 incorporates a noise reduction module 20 and is connected to several pins 12 to prevent these pins 12 from being damaged by EMI noise. The plurality of pins 12 connected to the noise reduction module 20 can be a plurality of data pins, but is not limited thereto. In this embodiment, the noise reduction module 20 is connected to the 1, 2, 9, 10, 17, 18, 23, and 24th pins 12 of the DVI connector 10.

図4を参照すると、ノイズ低減モジュール20は複数のコイル21、22、23、24から構成される。各コイル21、22、23、24は1次側および2次側を有する。複数のコイル21、22、23、24の2次側は、DVIコネクタ10の複数のデータピンまたは複数のクロック信号ピンに接続されている。本実施例では、第1のコイル21、第2のコイル22および第3のコイル23の2次側のそれぞれは、DVIコネクタ10の複数のデータピン12(Data2#/Data2+、Data1#/Data1+、Data0#/Data0+)に接続するための2つの端子を有する。第4のコイル24の2次側は、1組のクロック信号端子(CK+/CK#)に接続された2つの端子を有する。複数のコイル21、22、23、24の1次側は、DVIコネクタ10が取り付けられる回路基板のような電気製品に接続するのに使用される。複数のピン12を経て入力されるか出力されるいずれの信号もノイズ低減モジュール20を通過する。よって信号に対する障害の程度を効果的に低減することができる。   Referring to FIG. 4, the noise reduction module 20 includes a plurality of coils 21, 22, 23, and 24. Each coil 21, 22, 23, 24 has a primary side and a secondary side. Secondary sides of the plurality of coils 21, 22, 23, 24 are connected to a plurality of data pins or a plurality of clock signal pins of the DVI connector 10. In the present embodiment, each of the secondary sides of the first coil 21, the second coil 22, and the third coil 23 is connected to a plurality of data pins 12 (Data2 # / Data2 +, Data1 # / Data1 +, 2 terminals for connecting to Data0 # / Data0 +). The secondary side of the fourth coil 24 has two terminals connected to a set of clock signal terminals (CK + / CK #). The primary side of the plurality of coils 21, 22, 23, 24 is used to connect to an electrical product such as a circuit board to which the DVI connector 10 is attached. Any signal that is input or output through the plurality of pins 12 passes through the noise reduction module 20. Therefore, it is possible to effectively reduce the degree of obstacle to the signal.

使用する際は、DVIコネクタ10は、信号源から複数のデータピン12を経てデータを受けることができる。複数のデータピン12はノイズ低減モジュール20に接続されているので、全てのコイル21、22、23、24は、EMIノイズを除去したり低減するために受信データをフィルターにかけることができる。ノイズ低減モジュール20を通過するデータは、その後回路基板に伝送される。よって、EMIノイズにより生じる妨害問題は避けられる。   In use, the DVI connector 10 can receive data from a signal source via a plurality of data pins 12. Since the plurality of data pins 12 are connected to the noise reduction module 20, all the coils 21, 22, 23, 24 can filter the received data to remove or reduce EMI noise. Data passing through the noise reduction module 20 is then transmitted to the circuit board. Therefore, the interference problem caused by EMI noise can be avoided.

上記により、DVIコネクタは、EMIノイズにより生じる妨害を低減することができる。他方、より詳細には、ノイズを低減する特性はDVIコネクタ外部のフィルター回路により達成されるのではなく、DVIコネクタに一体化されたノイズ低減モジュールにより達成される。よって、DVIコネクタ外部のフィルター回路のための回路基板上のスペースを確保する必要がなく、これにより回路基板の複雑な回路配置を単純化することができる。   As described above, the DVI connector can reduce interference caused by EMI noise. On the other hand, more specifically, the noise reducing property is not achieved by a filter circuit outside the DVI connector, but by a noise reduction module integrated in the DVI connector. Therefore, it is not necessary to secure a space on the circuit board for the filter circuit outside the DVI connector, thereby simplifying the complicated circuit arrangement of the circuit board.

本考案に係るDVIコネクタの斜視図。The perspective view of the DVI connector which concerns on this invention. 本考案に係るDVIコネクタの正面図。The front view of the DVI connector which concerns on this invention. 本考案に係るDVIコネクタの回路図。The circuit diagram of the DVI connector concerning the present invention. 本考案に係るDVIコネクタに一体化されたEMIノイズ低減モジュールの回路図。The circuit diagram of the EMI noise reduction module integrated with the DVI connector which concerns on this invention.

符号の説明Explanation of symbols

10 DVIコネクタ
12 ピン
20 ノイズ低減モジュール
21、22、23、24 コイル
10 DVI connector 12 pin 20 Noise reduction module 21, 22, 23, 24 Coil

Claims (3)

EMIノイズ低減特性を有するDVIコネクタであって、ノイズ低減モジュールが、前記DVIコネクタに組み込まれかつ前記DVIコネクタの複数のピンに接続され、前記ノイズ低減モジュールに接続された前記ピンは少なくとも複数のデータピンを含む、DVIコネクタ。   A DVI connector having EMI noise reduction characteristics, wherein a noise reduction module is incorporated in the DVI connector and connected to a plurality of pins of the DVI connector, and the pins connected to the noise reduction module have at least a plurality of data DVI connector including pins. 前記ノイズ低減モジュールは複数のコイルを含み、各コイルは1次側および2次側を有し、各コイルの前記2次側は前記DVIコネクタの前記ピンに接続され、各コイルの前記1次側は電気製品に接続される、請求項1に記載のDVIコネクタ。   The noise reduction module includes a plurality of coils, each coil having a primary side and a secondary side, and the secondary side of each coil is connected to the pin of the DVI connector, and the primary side of each coil The DVI connector of claim 1, wherein the DVI connector is connected to an electrical product. 前記ノイズ低減モジュールに接続された前記ピンは複数のクロック信号ピンを含む、請求項1に記載のDVIコネクタ。

The DVI connector of claim 1, wherein the pin connected to the noise reduction module includes a plurality of clock signal pins.

JP2005008071U 2005-09-30 2005-09-30 DVI connector with noise reduction characteristics Expired - Fee Related JP3117292U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005008071U JP3117292U (en) 2005-09-30 2005-09-30 DVI connector with noise reduction characteristics

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005008071U JP3117292U (en) 2005-09-30 2005-09-30 DVI connector with noise reduction characteristics

Publications (1)

Publication Number Publication Date
JP3117292U true JP3117292U (en) 2006-01-05

Family

ID=43467628

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005008071U Expired - Fee Related JP3117292U (en) 2005-09-30 2005-09-30 DVI connector with noise reduction characteristics

Country Status (1)

Country Link
JP (1) JP3117292U (en)

Similar Documents

Publication Publication Date Title
US7833051B2 (en) Integrated connecting port module and electronic device equipped with the same
US7095415B2 (en) Graphics display architecture and control chip set thereof
US7563129B2 (en) Video signal transmitting device for computer system having analog and digital video signal output functionality
US7084840B2 (en) Liquid crystal display device
US20140211101A1 (en) Display apparatus for displaying video input through various ports
US9825388B2 (en) Layout method, electronic device and connector
US8021194B2 (en) Controlled impedance display adapter
US9179142B2 (en) Image processing apparatus and inspecting method thereof
US20140307165A1 (en) Information processing apparatus and output control method
KR100430097B1 (en) Driving Circuit of Monitor for Liquid Crystal Display
JP3117292U (en) DVI connector with noise reduction characteristics
US20070052869A1 (en) Long-distance digital visual interface (DVI) apparatus
CN116136831A (en) Mainboard capable of driving multiple displays
KR200402664Y1 (en) Dvi connector with noise reducing feature
US20070139295A1 (en) Extra-monitor control circuit system for monitor
TW201338315A (en) Low-voltage differential signaling interface circuit
US20070139296A1 (en) Extra-monitor control circuit and transmission system for monitor
CN219246357U (en) Time sequence controller, display system and terminal equipment
KR100575125B1 (en) DVI signal input output device of digital display
CN216647327U (en) Touch display device, data processing device and electronic equipment
JP5143794B2 (en) POS terminal
US20070132791A1 (en) Display device with point-to-point transmitting technology
KR102384298B1 (en) Motherboard and operating system capable of outputting image data
CN201477585U (en) Signal transmission device capable of singly outputting signals and relevant motherboard
JP3191027U (en) Information processing device

Legal Events

Date Code Title Description
R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees