JP2988105B2 - ディジタルコリレータ - Google Patents
ディジタルコリレータInfo
- Publication number
- JP2988105B2 JP2988105B2 JP4238592A JP4238592A JP2988105B2 JP 2988105 B2 JP2988105 B2 JP 2988105B2 JP 4238592 A JP4238592 A JP 4238592A JP 4238592 A JP4238592 A JP 4238592A JP 2988105 B2 JP2988105 B2 JP 2988105B2
- Authority
- JP
- Japan
- Prior art keywords
- register
- eor
- result
- correlation value
- correlation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Description
関し、特にスペクトラム拡散通信方式等の擬似ランダム
符号を用いた通信系に用いられる長段数のディジタルコ
リレータに関する。
局と衛星との多元接続のため、あるいは、干渉や雑音に
対する耐性を増加させるための変調技術として、スペル
トラム拡散通信方式が知られている。
雑音状の信号構成、例えば、PN(擬似ランダム)コー
ドを使って、通常は狭帯域の情報信号を比較的広帯域の
周波数に拡散させる。そして、受信機においては、ディ
ジタルコリレータ(相関器)によって、これらの信号の
相関をとって、もとの情報信号を復元するようになって
いる。
るに比例して複雑さが増加する。段数の短い(20〜3
0ビット程度)のものであれば、ROMを用いてパター
ン対相関値のテーブルを作り、参照する方法が考えられ
る。しかし、段数が数百ビットに及ぶともはやROMで
対応することは難しく、一般には、加算器をピラミッド
状に並べてハードウェア的に算出することになる。この
場合、必要な加算器の数は段数から1を引いた値(段数
−1)であり、例えば、512ビットのコリレータであ
ると加算器の数は511個必要となる。
に示す。図2において、8は相関検出用シフトレジスタ
(ビット系列入力用シフトレジスタ)、10はリファレ
ンス用シフトレジスタ(リファレンスビット系列用シフ
トレジスタ)、9はシフトレジスタ8とシフトレジスタ
10のEOR(Exclusive - OR)演算部、4はEOR演
算部9におけるEOR演算結果を保持する相関演算用レ
ジスタ、5はEOR演算結果から「1」の数を求めるた
めの加算器群をそれぞれ示す。
列の相関を求める相関器であり、相関を求めるために二
つの系列のEOR演算を求め、演算結果の中で「1」の
数がいくつあるかを求めれば良い。従来の相関器は、こ
の「1」の数を求めるために段数分の加算器を具備する
ものであった。
た従来のディジタルコリレータは、段数が増えるに従い
加算器の数が段数に比例して増大し、ハードウェアの規
模が大きくなるという問題があった。
れたもので、加算器の数が従来の半分以下で済むととも
に、ハードウェアの規模の増大を抑えることのできるデ
ィジタルコリレータの提供を目的とする。
に本発明のディジタルコリレータは、EOR演算部でE
OR演算した結果をブロックに分割して保持するための
レジスタと、このレジスタにおける、前記EOR演算結
果が分割して保持されているいずれかのブロックを選択
することによって、前記EOR演算結果を時分割するセ
レクタと、このセレクタによって時分割された各ブロッ
クのEOR演算結果を保持する相関演算用レジスタと、
この相関演算用レジスタに収容された各ブロックの相関
値を求めるための加算器群と、この加算器群から得た一
のブロックの相関値を保存する加算結果レジスタと、こ
の加算結果レジスタからの相関値を前記加算器群からの
他の一のブロックとの相関値の和を求めて総合の相関値
を出力する加算器とを具備する構成としてあり、好まし
くは、各ブロックの相関値を各々保持するレジスタを具
備する構成としてある。
しながら説明する。図1は本発明の一実施例に係るディ
ジタルコリレータを示すブロック構成図である。
す、EOR演算部9におけるEOR演算結果を二つのブ
ロック(EOR演算結果1及びEOR演算結果2)に分
割して保持する。
のうちいずれかのブロックを選択することによって、E
OR演算結果を時分割する。セレクタ3はスイッチ等で
構成する。
って時分割された各ブロックのEOR演算結果(分割デ
ータ)を保持する。
容されたEOR演算結果(分割データ)の中から「1」
の数の加算結果、すなわち相関値を算出する。
ク(EOR演算結果1)の相関値の値を保持する。
容された前半ブロック(EOR演算結果1)の相関値
と、後半ブロック(EOR演算結果2)の相関値との和
の値を求め、総合の相関値を算出する。
ータの作用について説明する。図1に示すように、EO
R演算結果を複数のブロック(図1においては2ブロッ
ク)に分けて、レジスタ11に収容する。各ブロックの
EOR演算結果は、時分割でセレクタ3により選択され
相関演算用レジスタ4に収容された後、相関値を求める
加算器群5に入力される。同様にして、最終的な相関値
は、最終ブロックの相関値が得られたところで、すべて
のブロックの相関値を加算器7を用いて加算して求め
る。
レータによれば、ハードウェア量が最も大となるEOR
演算結果の「1」の数をかぞえる部分である加算器群を
時分割で用いることができ、従来の半分の規模でディジ
タルコリレータを構成できる。
本発明の要旨の範囲内で適宜変形して実施される。例え
ば、時分割数を2でなく3又は4と増やすことによっ
て、ハードウェア量の規模を時分割数に比例して少なく
することができる。ただし、時分割数を増やすにつれ
て、信号の最大速度が下がるため、実際の構成にあたっ
ては信号の速度を考慮に入れて時分割数を求める必要が
ある。
コリレータによれば、加算器の数が従来の半分以下で済
むとともに、ハードウェアの規模の増大を抑えることが
できる。
を示すブロック構成図である。
成図である。
Claims (2)
- 【請求項1】 EOR演算部でEOR演算した結果をブ
ロックに分割して保持するためのレジスタと、 このレジスタにおける、前記EOR演算結果が分割して
保持されているいずれかのブロックを選択することによ
って、前記EOR演算結果を時分割するセレクタと、 このセレクタによって時分割された各ブロックのEOR
演算結果を保持する相関演算用レジスタと、 この相関演算用レジスタに収容された各ブロックのEO
R演算結果の相関値を求めるための加算器群と、 この加算器群から得た一のブロックのEOR演算結果の
相関値を保存する加算結果レジスタと、 この加算結果レジスタからの相関値と前記加算器群から
の他の一のブロックのEOR演算結果の相関値の和を求
めて総合の相関値を出力する加算器とを具備することを
特徴とするディジタルコリレータ。 - 【請求項2】 各ブロックの相関値を各々保持するレジ
スタを具備することを特徴とする請求項1記載のディジ
タルコリレータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4238592A JP2988105B2 (ja) | 1992-01-31 | 1992-01-31 | ディジタルコリレータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4238592A JP2988105B2 (ja) | 1992-01-31 | 1992-01-31 | ディジタルコリレータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH05219013A JPH05219013A (ja) | 1993-08-27 |
JP2988105B2 true JP2988105B2 (ja) | 1999-12-06 |
Family
ID=12634605
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4238592A Expired - Lifetime JP2988105B2 (ja) | 1992-01-31 | 1992-01-31 | ディジタルコリレータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2988105B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FI119011B (fi) * | 1999-10-13 | 2008-06-13 | U Nav Microelectronics Corp | Sovitettu suodatin ja hajaspektrivastaanotin |
-
1992
- 1992-01-31 JP JP4238592A patent/JP2988105B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH05219013A (ja) | 1993-08-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5559829A (en) | Method of constructing a spreading code associated with one user of a direct sequence code division multiple access digital transmission system and corresponding method of generating a table | |
JP4369019B2 (ja) | 擬似雑音コード獲得装置及びこれを具備した直接シーケンスコード分割多重接続受信器 | |
US8085749B2 (en) | Chaotic spreading codes and their generation | |
US4872200A (en) | System of orthogonal code generators, radios provided with a code generator and code generators of such a system | |
Long et al. | A generalized QS-CDMA system and the design of new spreading codes | |
EP0878930B1 (en) | Cdma code generating method and code selecting method | |
EP1096693B1 (en) | Fixed pattern detection apparatus | |
EP0586159B1 (en) | Precoding of signature sequences for CMDA systems | |
JP2002111540A (ja) | フェージングチャネルにおいて複数シーケンスを検出し識別するためのセグメント化アーキテクチャ | |
KR100436296B1 (ko) | 신호 획득을 위한 프리앰블 서치장치 및 그 방법 | |
Sarwate et al. | Partial correlation effects in direct-sequence spread-spectrum multiple-access communication systems | |
US7301983B1 (en) | Method for using codebook indexing to achieve high bit densities in a direct-sequence CDMA spread spectrum communication system | |
US20030128742A1 (en) | Post processing of spreading codes in a mobile telecommunications system | |
WO1999045670A2 (en) | Mask generating polynomials for pseudo-random noise generators | |
CN102638289B (zh) | 减少扩展频谱噪音 | |
JP4536980B2 (ja) | ビットを並列に計算することにより各クロックパルスで疑似雑音シーケンスの多数のビットを発生する方法および装置 | |
JP2988105B2 (ja) | ディジタルコリレータ | |
US6052404A (en) | Radio communication system employing a spread-spectrum technique | |
US6650693B1 (en) | Complex type correlator in CDMA system and initial synchronization acquiring method using the same | |
US4542515A (en) | Multilevel mate pair code compressor for codes expanded by the process of butting | |
GB2208461A (en) | Spread spectrum communication system | |
US7193984B2 (en) | Method for determining a time offset of a CDMA signal | |
US6134263A (en) | Method for using spreading code sequency to achieve high bit densities in a direct-sequence spread spectrum communication system | |
Quirke et al. | In-band multi-user transmission schemes for HF communications | |
Cong et al. | Chaotic complex spreading sequences with multiple access performance better than purely random sequences |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20071008 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081008 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091008 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091008 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101008 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111008 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121008 Year of fee payment: 13 |
|
EXPY | Cancellation because of completion of term | ||
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121008 Year of fee payment: 13 |