JP2983521B2 - 撮像装置とその制御方法 - Google Patents

撮像装置とその制御方法

Info

Publication number
JP2983521B2
JP2983521B2 JP10175945A JP17594598A JP2983521B2 JP 2983521 B2 JP2983521 B2 JP 2983521B2 JP 10175945 A JP10175945 A JP 10175945A JP 17594598 A JP17594598 A JP 17594598A JP 2983521 B2 JP2983521 B2 JP 2983521B2
Authority
JP
Japan
Prior art keywords
signal
image signal
external device
image
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP10175945A
Other languages
English (en)
Other versions
JPH10322638A (ja
Inventor
▲巌▼ 鮎澤
滋行 伊藤
学 若林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=16005009&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2983521(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP10175945A priority Critical patent/JP2983521B2/ja
Publication of JPH10322638A publication Critical patent/JPH10322638A/ja
Application granted granted Critical
Publication of JP2983521B2 publication Critical patent/JP2983521B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、被写体の光学像を
画像情報信号として電子的に記録する撮像装置に係り、
特に、周辺機器と接続して装置間で該画像情報信号のや
り取りをする場合等での操作性を高めた撮像装置とその
制御方法に関する。
【0002】
【従来の技術】従来のこの種の装置としては、いわゆる
電子カメラがあり、「テレビジョン学会誌、」Vol.4
6,No.3(1992)pp.300〜307に記載の
佐々木ほかによる論文“ディジタルスチルカメラ用画像
符号化方式”(以下、公知例1という)で説明されるデ
ィジタルスチルカメラや、富士写真フイルム株式会社発
行のカタログ“FUJIX DIGITAL STILL
CAMERA SYSTEM”(1991年9月)(以
下、公知例2という)に記載されたDS-100型カメ
ラがその例である。
【0003】かかる公知例1、2に記載の電子カメラで
は、例えば公知例1の図1に示されるように、撮像素子
で得られた画像情報信号がディジタル化(量子化)され
て半導体メモリを搭載したカード(以下、メモリカード
という)に記録される。
【0004】このように、公知例1、2では、画像情報
信号がディジタル信号として取り扱われるので、本来専
らディジタル信号を取り扱うパーソナルコンピュータ等
の周辺機器との接続が(アナログ/ディジタル変換器等
を介さず、ディジタル信号で直接信号授受できるので)
容易であり、また、伝送路に起因する画質劣化がない
等、他のシステムとの接続性が良いことが示されてい
る。
【0005】なお、公知例1には、周辺機器との接続に
関する具体例は記述されていないが、メモリカードを仲
介媒体として使用するものと解される。公知例2には、
このようなメモリカードの使用例が開示されている。即
ち、メモリカードを、まず、電子カメラに装着して画像
情報信号を記録し、その後、このメモリカードを電子カ
メラから取り外して電子カメラとは別体の周辺機器に装
着し、メモリカードに記録された画像情報信号をこの周
辺機器に読み取らせるものである。この場合も、電子カ
メラでメモリに記録された画像情報をディジタル信号の
まま(ディジタル/アナログ変換器やアナログ/ディジ
タル変換器等を介さず)周辺機器に伝送する方法とし
て、上記したメモリカードを仲介媒体とする方法以外の
方法は開示されていない。
【0006】ところで、パーソナルコンピュータ等と接
続して画像情報信号を電気的に授受する公知の装置とし
て、富士フイルムマイクロデバイス株式会社発行の“F
SA2001概要ご説明資料”(平成3年6月24日)
(以下、公知例3という)に記載のFSA2001型静
止画像圧縮伸長基板がある。この公知例3に記載の装置
はディジタル画像情報信号を記憶する半導体メモリを内
蔵しており、この装置とコネクタ,ケーブル等を介して
接続されたパーソナルコンピュータとの間で、前記した
半導体メモリに記憶しようとするか、あるいは、既に記
憶されているディジタル画像情報信号をディジタル信号
のまま授受するものである。
【0007】公知例1、2の場合はカメラ装置であり、
光学像から電気的な画像情報信号を生成する撮像手段を
有しているのに対し、公知例3の場合はかかる手段を有
しておらず、画像情報信号の作成はパーソナルコンピュ
ータで行われる。パーソナルコンピュータで生成された
画像情報信号は公知例3に記載の装置に伝送されて一旦
第1のメモリに蓄えられる。次いで、この第1のメモリ
から読み出された画像情報信号にDCT(離散コサイン
変換)方式による画像データ圧縮処理を施し、上記パー
ソナルコンピュータに送り返す。このような動作は、公
知例1の図2に示された装置ブロックの動作に類似した
ものである。
【0008】ここで、公知例3に記載の装置での画像情
報信号の書込みあるいは読出し動作は接続されたパーソ
ナルコンピュータの時間管理のもとに実行されるから、
上記第1のメモリでの情報データの書込みと読出しとが
重複すること等により、ある1枚の画像のデータを読み
出している途中でその内容が別の画像のデータに切り替
わってしまい、その結果、画像情報が変容してしまう等
の不都合は未然に回避できる。
【0009】また、公知例3に記載の装置においては、
上記した画像データの圧縮処理と圧縮された画像情報信
号の出力に際し、この装置からパーソナルコンピュータ
へのデータ出力はパーソナルコンピュータが出力するク
ロックに同期して行なわれるが、画像データの圧縮処理
は、この装置内部の独立したクロック、即ちパーソナル
コンピュータが出力したクロックとは非同期のクロック
で行なわせるため、いわゆるFIFO(Fast In
/Fast Out)型のバッファメモリを備えてい
る。
【0010】ここで、このFIFO型メモリの動作を図
2により説明する。
【0011】同図において、FIFO型メモリ21はメ
モリアドレスの0、1、2、……、n、n+1、……、
m番地のデータ記憶領域を有している。メモリ21が動
作開始すると、まず、0番地から1、2、……番地の順
にデータが書き込まれる。書込みアドレスの更新は、前
記した装置内部のクロックの繰返しタイミング毎に行わ
れる。アドレスn番地にデータの書込みが行なわれる
と、このタイミングでアドレス0番地からデータの読出
しが開始され、書込みと同様、1、2、・・・・番地の
順にデータの読出しが行なわれる。読出しアドレスの更
新は、前記したパーソナルコンピュータから上記の装置
に供給される外部クロックの繰返しタイミング毎に行わ
れる。これ以降、順次更新されていく書込みのアドレス
を追い掛けるように、読出しのアドレスも更新されてい
く。書込みも読出しも、アドレスがm番地に達すると、
次のクロックタイミングで再び0番地に戻るように制御
される。
【0012】FIFO型メモリを以上の様に動作させる
と、書込みと読出しとの初期状態のアドレスオフセット
量をAos(=n)、書込みアドレスがバッファメモリの
最終m番地となったときの書込みと読出しとのアドレス
オフセット量をA'os(=m−n)、上記の外部からの
読出しクロックの繰返し周期をTとしたとき、読出しク
ロックの発生タイミングに対する書込みクロックのタイ
ミングが遅れ方向で最大Aos×T、進み方向で最大A'o
s×T夫々ずれても、メモリに書き込まれた順序通りに
正しくデータを読み出すことができる。即ち、非同期の
クロックで動作するシステム間では、FIFO型バッフ
ァメモリを介在させることにより、データの転送が正し
く実行できる。
【0013】しかしながら、FIFO型メモリを用いた
場合、書込みクロック(公知例3に記載の装置の圧縮デ
ータ出力動作モードでは、上記装置内部でのクロック)
と読出しクロック(同モードでは、パーソナルコンピュ
ータから上記装置に供給されるクロック)とが全く相互
関係なしに設定できるわけではない。例えば、クロック
間の繰返し周波数の差に関しては、使用するバッファメ
モリの容量から規制されるアドレスオフセット量が制限
要因となるし、また、読出し動作の開始タイミングは、
書込み動作のタイミングに対して時間管理されなければ
ならない。
【0014】公知例3に記載の装置は、さらに、パーソ
ナルコンピュータから圧縮された画像情報信号を入力
し、内部のデータ伸長回路で元の非圧縮画像情報信号に
復元して前記した第1の半導体メモリに記憶し、その
後、この復元画像情報信号をパーソナルコンピュータに
送り返す機能も有している。かかる動作においても、こ
の装置の動作タイミングは接続されたパーソナルコンピ
ュータの管理のもとに実行されるので、第1の半導体メ
モリへのコンピュータから供給される圧縮処理がなされ
ていない画像情報信号の書込みと、このメモリへの上記
復元画像情報信号の書込みとが時間的に重複するような
事態は未然に回避できる。
【0015】また、かかる動作において、FIFO型メ
モリは、書込みクロックとしてパーソナルコンピュータ
から供給されるクロックを使用し、読出しクロックとし
て装置内部のクロックを使用して動作するが、この2つ
のクロック相互間の関係は、前記した圧縮画像情報信号
の出力動作の場合と同じである。
【0016】なお、公知例3に記載の装置においては、
FIFO型メモリで装置内部のクロックによる書込みと
パーソナルコンピュータからのクロックによる書込みと
が時間的に重なるような動作モードが発生しないよう
に、接続して使用するパーソナルコンピュータのプログ
ラム等が構成される。
【0017】
【発明が解決しようとする課題】ところで、公知例1、
2に示される電子カメラ等の撮像装置用の電子回路は、
最近の高集積LSI技術及び高密度基板実装技術を用い
ることにより、極めて小型の回路ブロックで実現でき
る。このため、特に単焦点光学レンズ等を用いた小型の
カメラを作ろうとする場合、上記公知例に示されたメモ
リカードを使用する方式では、このメモリカードを収納
するためのスペース,メモリカード装填用のコネクタの
搭載スペース,あるいはメモリカードを抜去するための
機構用のスペース等が小型化を阻害する大きな要因とな
る。
【0018】また、装置を小型化するとともにメモリカ
ードも小型化することが考えられるが、小型化された装
置からさらに小型のメモリカードを抜き取るのは操作が
面倒になるし、抜き取りに際して誤って装置を落下させ
るなどして装置を破壊してしまう恐れもある。
【0019】上記したようなメモリカードの抜き差しに
起因する不都合は、撮像装置に画像情報信号の入出力用
のコネクタを設け、このコネクタを介して外部機器と直
接信号の授受ができるようにすることで解決できる。し
かし、撮像装置には、従来のフイルムカメラのシャッタ
ボタンに相当する記録スイッチが設けられており、この
記録スイッチの閉成操作により、操作者が希望する任意
の、かつ上記コネクタに接続された外部機器の動作状況
に制約されないタイミングで光学像を装置内に取り込
み、電気信号として半導体メモリに記録する動作が実行
される、あるいは実行させたい場合がある。例えば、記
録スイッチを閉成後、いまだ装置内の記録動作が完了し
ていない状態でコネクタに外部機器を装着した場合、あ
るいは、ある瞬間のシャッタチャンスを逃さずに画像を
記録する場合等がそれである。従って、撮像装置に上記
のようなコネクタを設ける場合には、半導体メモリでの
情報の書込みと読出しとが重複することによる画像内容
の変容を防止するために、あるいは記録スイッチの操作
による情報の書込みと外部機器から入力される情報の書
込みとが同じの半導体メモリで競合して画像内容が変容
してしまう等の不都合を回避するために、全ての装置動
作がコンピュータで一元的に管理されている前記公知例
3に記載の装置とは異なる新たな動作管理が必要とな
る。
【0020】さらに、撮像装置と画像情報をやり取りす
る外部機器として、パーソナルコンピュータが考えられ
るが、この場合、撮像装置内部のシステム動作用クロッ
クと全く無相関な情報伝送用クロックをパーソナルコン
ピュータから撮像装置に入力して情報の授受ができれ
ば、汎用性,操作性の面から極めて有効である。
【0021】本発明の目的は、以上のような点を勘案
し、誤動作を防止し、汎用性,操作性に優れた小型の撮
像装置とその制御方法を提供することにある。
【0022】
【課題を解決するための手段】上記目的を達成するため
に、本発明は、外部機器と接続可能な撮像装置であっ
て、記録指示手段と、光学像から画像信号を生成する撮
像手段と、該撮像手段で生成された該画像信号を記憶す
メモリ手段、前記外部機器を接続可能とするコネク
タと、該コネクタを介して接続された前記外部機器が
記外部機器の読出し指令により前記メモリ手段に記憶さ
れた圧縮画像信号を読み出しているときに、前記記録指
示手段が操作されても、前記メモリ手段への画像信号
書込みが行なわれないように制御し、前記コネクタを介
して前記外部機器が接続された状態で前記メモリ手段か
ら前記外部機器への画像信号の読み出しが行なわれてい
ないときには、前記記録指示手段が操作されると、前記
メモリ手段への画像信号の書込みが行なわれるように制
御する制御手段とを備える。
【0023】制御手段は、コネクタを介して外部機器が
接続されているか否かの状態を検知するものであって、
例えば、コネクタを介して外部機器が接続されると閉成
されるスイッチを備え、このスイッチは、外部機器がコ
ネクタを介して接続されている間、電気信号を出力す
る。あるいは、例えば、外部機器がコネクタを介して接
続された後、外部機器からこれらコネクタを介して少な
くとも外部機器との画像信号授受の実行以前に入力され
る信号を検知し、電気信号を出力する。但し、メモリ手
が、記録指示手段の操作に連動して、画像信号の書込
み動作モードにあるときでは、撮像装置は上記電気信号
を出力しない。
【0024】本発明は、状態検知手段の出力電気信号が
あるとき、外部機器との間での画像情報信号の授受のた
めにアクセスされるべきメモリ手段での、記録指示手段
の操作に連動した画像情報信号の書込みが禁止されるよ
うに制御される。
【0025】以上の動作により、本発明においては、外
部機器との間で画像情報の授受を行なっているとき、使
用者が誤って記録指示手段を操作してしまうような事態
が発生しても、授受している画像の内容が変容すること
がない。また、第2のメモリ手段の前段に第1のメモリ
手段を一時記憶用バッファメモリとして設けることによ
り、外部機器との信号授受動作期間においても、画像の
撮影が可能である。
【0026】状態検知手段から上記電気信号の出力が禁
止されているとき、記録指示手段の操作に連動して圧縮
画像情報信号を書き込むべく選択されている半導体メモ
リのアクセス状態を維持し、外部機器からのアクセス可
能な状態に移行することが禁止される。
【0027】かかる動作により、本発明においては、撮
影した画像を記録する一連の動作が継続している状態に
おいても、この画像の内容が変容することなく、外部機
器等との接続操作が実行できる。
【0028】
【発明の実施の形態】以下、本発明の実施形態を図面に
より説明する。
【0029】図1に本発明による撮像装置とその制御方
の一実施形態を示すブロック図であって、1は撮像素
子、2はタイミング発生回路、3は発振器、4は電源ス
イッチ、5は記録トリガースイッチ、6はANDゲー
ト、7はタイミング発生回路、8は発振器、9はインバ
ータ、10,11はスイッチ、12,13は半導体メモ
リ、14はコネクタ、15,16はスイッチ、17はカ
メラ信号処理回路、18はスイッチ、19はエンコー
ダ、20は出力端子、21は画像データ圧縮処理回路、
22は画像データ伸長処理回路、23は状態検出器、2
4はスイッチである。
【0030】同図において、使用者が電源スイッチ4を
閉路操作すると、マイクロコンピュータあるいは論理回
路で構成されたタイミング発生回路2はこれを検知し、
図示しない電源回路を動作させて各部に動作電源を供給
開始させるとともに、発振器3から供給される第1の基
準周波数信号に適宜分周等の処理を施して、撮像素子
1、カメラ信号処理回路17、エンコーダ19夫々の動
作用クロックパルスCK1,CK3,CK2や、スイッ
チ制御信号SW1、SW2、SW3を発生する。これら
スイッチ制御信号SW1、SW2、SW3により、スイ
ッチ10,16,18が図示の方向に閉じる。これらス
イッチ10,16,18は、論理回路技術による公知の
マルチプレクサ回路で容易に構成できる。
【0031】図示しない光学レンズが受光面に装着され
た撮像素子1からは、光学像が光電変換されたことによ
るアナログの画像情報信号AISが出力される。カメラ
信号処理回路17は相関ダブルサンプリング回路や自動
利得調整回路,マトリクス回路,ガンマ処理回路等のテ
レビジョンカメラで公知の回路からなり、また、回路構
成の信号路の途中にA/D(アナログ/ディジタル)コ
ンバータが配されて、ディジタル化されたベースバンド
のディジタル画像情報信号DISを出力する。このディ
ジタル画像情報信号DISはスイッチ18を介してエン
コーダ19に供給され、ベースバンドのディジタル画像
情報信号DISから副搬送波に変調されたクロマ信号が
生成され、ベースバンドの輝度信号及びクロックパルス
CK1の一部としてタイミング発生回路2から供給され
る同期信号とタイミングが合わされ、これらが合成され
て複合ビデオ信号として、あるいは独立したコンポーネ
ント信号として、出力端子20から出力される。
【0032】なお、エンコーダ19はD/A(ディジタ
ル/アナログ)コンバータを有し、出力端子20にアナ
ログ化された画像情報信号を出力する。ここで、出力端
子20に公知のテレビジョンモニタ装置を接続すること
により、そこに撮像素子1で撮像されている連続(動
画)画像がテレビジョン映像として表示できる。
【0033】以上の動作は公知のテレビジョンカメラ装
置の動作と同様のものであり、例えば、市販されている
日立製作所製VM−H39型VTR一体形カメラのテレ
ビジョンカメラ回路を用いて実現できる。
【0034】次に、この実施形態の電子カメラ機能の動
作について説明する。
【0035】カメラ信号処理回路17から出力されるベ
ースバンドのディジタル画像情報信号DISは、スイッ
チ16を介して半導体メモリ12に供給される。また、
このとき、半導体メモリ12には、タイミング発生回路
2でカメラ信号処理用クロックCK3等と同期して発生
されるクロックCLやアドレス信号Adが夫々、スイッ
チ10を介し、書込みクロックWCや書込みアドレス信
号WAとして供給される。
【0036】図3は半導体メモリ12の動作を示すタイ
ミング図であって、同図(a)は撮像素子1とカメラ信
号処理回路17とからなるテレビジョンカメラ回路の動
作タイミングを、同図(b)は半導体メモリ12の記憶
タイミングを、同図(c)は半導体メモリ13の動作モ
ードを夫々示している。また、図3(b)のP1,P
2,P3,……はこの画像情報信号DISでの順次の画
像(テレビジョン信号のフィールド画あるいはフレーム
画)を表わしている。半導体メモリ12に書き込まれる
画像も同じ符号で表わしている。
【0037】図1及び図3において、時刻T1で電源ス
イッチ4が閉路されると、テレビジョンカメラ回路が前
記した動作を開始し、画像情報信号DISが生成され
る。半導体メモリ12,13は、一般に、フィールド画
1枚分もしくはフレーム画1枚分のデータを記録できる
メモリ容量を持っている。
【0038】なお、一般に、半導体メモリ12への画像
データの書込みは、時間順次で所定のデータ量(例え
ば、8ビット)ずつ、以前に書き込まれていた画像デー
タを新しいデータに書き替えるようにして実行される。
ここで、電子カメラ等で自然画を記録する場合、画像1
枚当り少なくともキロビット単位以上のデータ量を要す
るので、1枚の画像データの書込みを開始した後であっ
ても、この1枚の画像データの書込みが完了するまで
は、その前に書き込まれた画像データが半導体メモリ内
に残存することになる。即ち、例えば図3(b)におい
て、P2を付した時間領域では、半導体メモリ12には
画像P2のデータだけが記憶されているのではなく、そ
の前に書き込まれた画像P1のデータと、今回書き込ま
れる画像P2のデータとが混在して記憶されることにな
る。
【0039】また、図3において、「P4保持」のよう
な「保持」という用語を付して表わした部分は、1枚の
画像データの書込みが完了した後、新たな画像データの
書込み(即ち、画像データの書替え)を行わず、そのま
ま画像データを保存していることを示している。
【0040】時刻T1以降、半導体メモリ12では、カ
メラ信号処理回路17で生成された画像P1〜P4が順
次書き込まれ、その度に画像データが更新される。そし
て、記録トリガースイッチ5が使用者によって閉路され
たとき(時刻T2)、このとき、書込み中の画像P4の
データの書込みが完了すると、半導体メモリ12への次
のデータ書込みが禁止され、この画像P4のデータが保
持(フリーズ)されるように半導体メモリ12は制御さ
れる。この制御は、タイミング制御回路2が画像情報信
号AISの垂直同期信号のタイミングでクロックCLの
発生を停止することにより、実行される。続いて、タイ
ミング制御回路2は動作制御信号MCを発生する。この
動作制御信号MCは、後述するように、状態検知回路2
3の出力信号SDに応じて開閉制御されるANDゲート
6を介してタイミング発生回路7に供給され、これを動
作開始させる。
【0041】タイミング発生回路7は、発振器8から供
給される基準信号を適宜分周等の処理し、半導体メモリ
12の駆動用クロックCL1,アドレス信号Ad1や、
画像データ圧縮処理回路21と画像データ伸長処理回路
22の動作クロックCK4,CK5、圧縮処理された画
像データCIDを記憶する半導体メモリ13の駆動用ク
ロックCL2,アドレス信号Ad2,読出し動作と書込
み動作を切替え制御するための読出し/書込み切替信号
(R/−W2)を発生する回路であって、公知の論理回
路で構成できる。なお、読出し/書込み切替信号(R/
−W2)は、例えば“H”(ハイレベル)のとき「読出
し」を指示し、“L”(ローレベル)のとき「書込み」
を指示するものとする。
【0042】タイミング発生回路7は、動作制御信号M
Cを受けると、画像データの圧縮処理及び圧縮された画
像データCIDの半導体メモリ13への書込み動作を開
始させる。
【0043】即ち、タイミング発生回路7から出力され
るクロックCL1,アドレス信号Ad1は、スイッチ1
0を介し、読出しクロックRC,読出しアドレス信号R
Aとして半導体メモリ12に供給される。これにより、
半導体メモリ12からは記憶保持されている画像P4の
データが順次読み出され、圧縮処理回路21で圧縮処理
されて圧縮画像データCIDが得られる。半導体メモリ
12としてFIFO型半導体メモリを用いることによ
り、図2で説明したように、図3(b)の画像P4のデ
ータの書込み期間の途中からでも、この画像P4のデー
タの読出しを開始させることができる。また、書込みク
ロックWCと読出しクロックRCとが非同期であっても
よい。
【0044】圧縮処理回路21から出力される圧縮画像
データCIDは半導体メモリ13のデータ入出力端子I
/Oに供給され、また、タイミング発生回路7から出力
されるクロックCL2,アドレス信号Ad2及び「書込
み」を指示する読出し/書込み切替信号(R/−W2)
が、スイッチ11を介して、半導体メモリ13にクロッ
クCL,アドレス信号Ad及び読出し/書込み切替信号
(R/−W)として供給され、図3(c)に示すよう
に、P4を付して示す期間に圧縮された画像P4のデー
タがこの半導体メモリ13に書き込まれる。
【0045】ここで、半導体メモリ13は読出し/書込
み切替信号(R/−W)によって画像データの書込みモ
ードと読出しモードとに切り替られるメモリであって、
読出し/書込み切替信号(R/−W)が“H”のとき書込
みモードとなる。このとき、データ入出力端子I/Oは
データ入力用になり、クロックCL及びアドレス信号A
dは夫々書込みクロック、書込みアドレス信号として使
用される。また、読出し/書込み切替信号(R/−W)が
“L”のときには、読出しモードとなる。このとき、デ
ータ入出力端子I/Oはデータ出力用となり、クロック
CL及びアドレス信号Adは読出しクロック、読出しア
ドレス信号として使用される。このように書込み、読出
しが切り替えられて使用される半導体メモリ回路も公知
である。
【0046】ところで、この実施形態において、装置を
小型にする場合、データ圧縮回路21やデータ伸長回路
22にはLSI化された小型の回路が採用されるが、回
路素子の処理能力の点から、前記したカメラ動作で1枚
の画像データが生成される時間よりも、1枚の圧縮画像
データを生成する方が長い処理時間を必要とする。この
ため、半導体メモリ12をバッファメモリとして用い、
カメラ動作の高速度での画像取り込みを可能とする。ま
た、この際、画像P4のデータの圧縮処理と半導体メモ
リ13への書込みが終了するまでの期間、半導体メモリ
12で画像P4のデータを保持することにより、画像内
容の変容を防止するようにしている。この動作をおこな
うため、タイミング発生回路2が上記の動作制御信号M
Cを出力してからタイミング発生回路7から動作終了信
号MEが供給されるまでの期間、記録トリガースイッチ
5の閉路情報の取り込みを行わないようにする。
【0047】タイミング発生回路7は、図3(c)にお
いて、圧縮された画像P4のデータの書込みが終了した
時点で書込みクロックCL2の発生を停止して、これ以
降半導体メモリ13をこの画像P4のデータの保持モー
ドとし、また、動作終了信号MEをタイミング発生回路
2に送る。タイミング発生回路2は、動作終了信号ME
を受けると、動作制御信号MCの発生を停止するととも
に、再び半導体メモリ12の書込み動作を開始させ、画
像P5,P6,P7のデータを半導体メモリ12に順次
書き込んで記録トリガースイッチ5の次の閉路操作に備
える。
【0048】なお、半導体メモリ13としては、複数枚
分の画像のデータ記憶容量を有するものを用いることが
考えられる。このとき、図3(c)のP4,P7等で示
したデータ書込み動作期間では、半導体メモリ13がも
つ画像データの記憶領域のうち、画像1枚分に割り当て
られた一部領域だけが新たな画像データに書き替えられ
る。また、図3(c)の「保持」を付して示す期間で
は、この直前に書き込まれた画像データだけでなく、こ
れ以前に書き込まれた画像データも保持される。さら
に、半導体メモリ13が、例えばバッテリーバックアッ
プされたスタティック型ランダムアクセスメモリや、い
わゆるフラッシュ型の不揮発メモリであるような場合、
図3(c)での画像P4のデータの書込み時点以前に
は、時刻T1での電源スイッチ4の閉路によって開始さ
れた今回の撮影よりも前の撮影時に記録された画像Px
のデータが保持されている。
【0049】図3には、さらに、画像P7のデータの半
導体メモリ12への書込み期間に再び記録トリガースイ
ッチ5が閉路された(時刻T3)場合のメモリ動作も示
している。この場合の動作も、画像P4のデータの記録
動作と同じであるので、その説明を省略する。
【0050】以上、図3を用いてこの実施形態の電子カ
メラ機能(静止画記録機能)動作を説明したが、これは
上記公知例1、2に示したの装置の動作に類似してい
る。
【0051】なお、半導体メモリ13がフラッシュ型メ
モリの場合には、素子の構成上いわゆる重ね書きによる
画像データの書き替えができない。このため、図3
(c)における画像P4のタイミングで、この画像P4
のデータを書き込む前段階に、画像P4のデータの書込
み領域として割当てられたメモリ領域に残っている画像
データを一旦消去する動作が実行される。この消去動作
は、具体的には、半導体メモリにある所定の論理レベル
のデータを書き込む動作であり、例えば図1におけるデ
ータ圧縮回路21の出力側に、タイミング発生回路7か
ら出力される図示しない制御信号によって所定レベルの
データを出力するように制御される論理ゲートを配し、
画像P4のデータの書込みに先立ってこの所定レベルの
データを書き込むようにして実施できる。
【0052】また、フラッシュ型メモリ素子としては、
数種のコントロール信号を用いてデータ入出力端子I/
Oに供給したコード信号をメモリ素子に取り込み,書込
み,消去等の動作モードを切り替えるようなものも公知
である。さらに、消去あるいは書込みに際して、メモリ
素子内部の動作が完了するまでの期間、所定論理レベル
のデータを発生して次の動作への進展を待機するように
警告する、いわゆるレディー/ビジー信号発生機能を有
するするものも公知である。このようなメモリ素子を用
いる場合でも、必要に応じてスイッチ11の切替え信号
を複数設け、また、データ入出力端子I/O端子に適宜
コントロールコードを画像データと切り替えて供給する
ように、半導体メモリを用いたディジタル回路技術分野
では公知の技術で構成できる。また、図1のスイッチ1
1,15と半導体メモリ13との間に、使用するメモリ
素子の機能にあわせたインタフェイス回路を設けること
もできる。
【0053】このように、画像情報信号の記録に際し、
半導体メモリ13がフラッシュ型メモリであるときに
は、消去動作を連動して実行するように構成することに
より、使用者はフラッシュ型メモリに固有の消去動作に
煩わされることなく、従来の重書きによる自動的な書替
えが可能なメモリ装置と同様な感覚で操作することがで
きる。
【0054】この実施形態の特徴とするところは、コネ
クタ14やスイッチ11,15を設けるとともに、外部
機器との信号授受動作の準備状態を検知する状態検知回
路23やタイミング発生回路7の動作開始を阻止するた
めのANDゲート6などからなる制御手段を設け、外部
機器と半導体メモリ12,13との間でのディジタル画
像情報信号の授受を行なうことができるようにしてこと
である。
【0055】以下、この点について、図4及び図5を用
いて説明する。但し、図4は図1のコネクタ14に外部
機器を接続した状態での状態検知回路23の一具体例を
示すブロック図であって、23aはT−FF(T型フリ
ップフロップ)、23bはANDゲート、23cはオア
回路、25は外部機器、25aはコネクタであり、図1
に対応する部分には同一符号を付けている。
【0056】また、図5は外部機器との信号授受機能を
説明するためのタイミングチャートであり、図4に対応
する信号には同一符号を付けている。なお、図5
(a),(b),(c)は夫々図3(a),(b),
(c)と同じである。
【0057】まず、図1及び図5において、電源スイッ
チ4が投入される時刻T1では、先に説明したように、
半導体メモリ13には既に記録済みの画像データが保持
されており、タイミング発生回路7は動作を停止してい
るので、動作終了信号MEは“H”となって動作終了状
態を指示している。時刻T2で記録トリガースイッチ5
が閉路され、先述した一連の動作により、図5(c)に
示す半導体メモリ13への画像P4のデータの書込みが
開始されると、動作終了信号MEはレベルが“L”とな
って、タイミング発生回路7が動作中であることを指示
する。
【0058】次に、図4及び図5において、状態検知回
路23のANDゲート23bには、一方の入力として、
動作終了信号MEが供給される。また、このANDゲー
ト23bの他方の入力は、コネクタ14に外部機器25
のコネクタ25aが嵌合して外部機器が接続されたと
き、外部機器25からコネクタ25a,14を介して供
給される信号授受動作の準備状況を示す信号(以下、準
備状況指示信号という)CSSaである。このANDゲ
ート23bの出力は、トリガークロックとして、T−F
F23aのクロック端子Tに供給される。
【0059】また、このT−FF23aのリセット端子
Rには、電源スイッチ4(図1)による動作電源投入時
の初期リセット信号INSが、ORゲート23cを介し
て供給される。この初期リセット信号INSは、電源投
入後、所定の微小時間だけ発生し、各論理回路を所定の
初期状態にリセットするために用いられるが、このよう
なリセット手法は、論理回路技術分野では周知の方法で
あり、電源供給開始時にリセット信号を発生するための
専用ICも市販されている。そこで、状態検知回路23
の構成要素としてかかるリセット信号発生ICを備えて
もよいが、タイミング発生回路2に設けられるリセット
信号発生回路の出力信号を初期リセット信号INSとし
て用いてもよい。
【0060】T−FF23aのQ出力を状態検知信号S
Dとして出力する。この状態検知信号SDは、初期リセ
ット信号INSにより、図5に示すように、時刻T1に
不定状態(“H”か“L”かの未確定の状態)から
“L”状態にリセットされる。状態検知信号SDが
“L”のときには、図1におけるスイッチ11,15は
図1に示される状態にある。また、この“L”の状態検
知信号SDは図1のインバータ9で反転されて“H”と
なり、ANDゲート6を動作制御信号MCの通過状態に
する。これにより、図3での説明したように、時刻T2
での記録トリガースイッチ5の閉成に連動して、半導体
メモリ13への画像P4のデータの書込みが行なわれ
る。
【0061】ここで、時刻T4に外部機器25から状態
検知回路23に、この外部機器25で信号授受の準備が
完了したことを指示する“H”の準備状況指示信号CS
Saが供給されたとする。このとき、画像P4のデータ
の半導体メモリ13への書込み完了によるタイミング発
生回路7の動作終了にともなって、動作終了信号MEが
“H”に変わると、このタイミングでT−FF23aが
トリガーされて状態検知信号SDは“H”に反転する。
【0062】状態検知信号SDが“H”になると、図1
のスイッチ11,15は図1の図示とは反対方向に切り
替えられる。単方向のディジタル信号用スイッチである
スイッチ11は例えばマルチプレクサ回路でもって、ま
た、双方向のスイッチであるスイッチ15は例えばいわ
ゆるアナログスイッチ回路でもって夫々容易に構成可能
であることは、この種回路技術分野では周知である。
【0063】状態検知信号SDはコネクタ14、25a
を介して外部機器25に供給され、外部機器25に撮像
装置が信号授受動作可能な状態にあることを、そのレベ
ルが“H”であることによって伝える。
【0064】そこで、外部機器25は、この状態検知信
号SDを受けると、図1において、スイッチ11を介
し、クロックCL3,アドレス信号Ad3及び読出しを
指示する読出し/書込み切替信号(R/−W3)を半導
体メモリ13に供給する。これにより、半導体メモリ1
3は、このアドレス信号Ad3で指定される記録領域か
ら、例えば、特定の画像一枚分、あるいは全ての画像デ
ータを読み出し、データ入出力端子I/O端子からスイ
ッチ15,コネクタ14を介して外部機器25(図4)
に供給する。このとき、半導体メモリ13は、専ら外部
機器25によって動作制御される。
【0065】図4及び図5において、外部機器25は、
半導体メモリ13から所望の画像データを読み出すと、
クロックCL3の出力を停止し、準備状況指示信号CS
Saを“L”に戻し、これと同時に、授受動作終了信号
CSSbを状態検知回路23に供給する。この授受動作
終了信号CSSbはORゲート23cを介してT−FF
23aに供給され、これをリセットして状態検知信号S
Dを“L”に戻す。
【0066】外部機器25がパーソナルコンピュータで
あるような場合、信号授受用のクロックCL3(図1)
として比較的低周波数の信号が使われることが多いが、
その周波数は外部機器25単独の制約条件のみにより決
定できるようにするのが便利である。これは、一般に、
外部機器25として低コストのものを使用する場合、そ
のデータ処理能力は低いから、低周波のクロックによる
信号授受が好適であるし、また、処理能力が高い外部機
器であれば、高速クロックで短時間に授受動作を完了す
ることが望まれるからである。このため、外部機器25
との信号授受に要する時間は、授受する信号データ量が
同じであっても、使用する外部機器の機種によって異な
ることが考えられる。
【0067】この実施形態においては、タイミング発生
回路7の動作開始を指示する動作制御信号MCの伝送経
路に挿入されたANDゲート6の制御用としても状態検
知信号SDを供給し、状態検知信号SDが“H”にある
とき、このANDゲート6によって動作制御信号MCが
阻止され、上記のように半導体メモリ12から半導体メ
モリ13への画像データの書込み(記録)を指示するた
めの記録トリガースイッチ5の閉成によって実行される
半導体メモリ12,13への画像データの書込み連動動
作のうち、少なくも半導体メモリ13への新たな画像デ
ータの書込みを禁止させ、外部機器25との信号授受に
要する不確定の時間の間、半導体メモリ13における画
像データが改変されて画像内容が変容してしまうことを
防止する。
【0068】図5は上記構成を持つ実施形態の動作を説
明するものであるが、なお、例えば、状態検知信号SD
が“H”のとき、記録トリガースイッチ5の閉路を無視
するように、タイミング発生回路2を論理回路技術分野
の公知技術で構成でき、上記した半導体メモリ13での
画像データの改変を防止できる。但し、この場合には、
当然記録トリガースイッチ5の操作による全ての動作が
禁止される。
【0069】図5(c)において、半導体メモリ13で
の画像P4の書込み動作が完了し、動作終了信号MEが
“H”に反転すると、図3で説明したように、半導体メ
モリ12への画像P5,P6,P7の書込みが再開する
(図5(b))。そして、時刻T3で記録トリガースイ
ッチ5が閉路されると、画像P7は半導体メモリ12に
は保持されるが、状態検知信号SDが“H”であるか
ら、ANDゲート6により、動作制御信号MCが阻止さ
れてタイミング発生回路7に供給されず、タイミング発
生回路7は動作を開始しない。このため、半導体メモリ
13は、画像P7のデータの書込みは禁止され、前の画
像データを保持したままとなる。
【0070】このように、スイッチ11,15の切替動
作のみではなく、タイミング発生回路7の動作も禁止さ
れるので、回路の無駄な動作が省け、消費電力も抑圧で
きることになる。
【0071】外部機器25への画像P4のデータの読出
しが終了し、授受動作終了信号CSSbによって状態検
知回路23から出力される状態検知信号SDが“L”に
なると、スイッチ11,15は再び図1に図示する方向
に切り替わる。また、ANDゲート6も通過可能状態と
なって、記録トリガースイッチ5が閉成されて画像P7
の半導体メモリ13への記録が指示されると、この画像
P7の半導体メモリ12での記録完了とともに、動作制
御信号MCがタイミング発生回路7に供給される。これ
により、タイミング発生回路7が動作を開始して動作終
了信号MEは“L”となり、圧縮された画像P7のデー
タが図5(c)に示すタイミングで半導体メモリ13に
書き込まれる。この書込みが終了すると、動作終了信号
MEは再び“H”になり、準備状況指示信号CSSaが
再び“H”となって、外部機器25での信号授受の準備
ができたことが指示される。これにより、状態検知信号
SDが“H”に反転して、撮像装置が再び信号授受可能
な状態になったことを外部機器25に伝える。
【0072】以上のように、この実施形態の動作による
と、半導体メモリ13から外部機器25へのデータ読出
し中には、半導体メモリ13へのデータ書込みが禁止さ
れ、あるいは、半導体メモリ13へのデータ書込みの途
中での外部機器25へのデータ読出しが禁止されるの
で、外部機器25への半導体メモリ13のデータ読出し
動作実行中に、半導体メモリ13での画像データが書き
替えられる恐れはない。従って、撮像された1枚の画像
データではなく、複数枚の画像のデータが混在して出力
されることが防止できるので、この出力データを用いて
再現された画像が撮像された1枚の画像とは異なるもの
に変容してしまうことを回避できる。
【0073】また、動作制御信号MCの出力を待機させ
るように構成した場合には、外部機器25へのデータ読
出しの実行中でも、記録トリガースイッチ5の閉路操作
により、画像データの半導体メモリ12への取り込み、
即ち撮影が実行できるし、ここで取り込んだ画像情報
を、外部機器25へのデータ読出しが終了し次第、使用
者による新たな操作を必要とせずに、自動的に半導体メ
モリ13に転送して記録することができる。さらに、半
導体メモリ13へのデータ書込みが終了すると、これに
連動して状態検知信号SDが自動的に“H”に反転し、
この実施形態を外部機器25との信号授受可能状態に切
り替えるとともに、この状態にあることを接続された外
部機器25に知らせることができるので、半導体メモリ
13に記録された画像のデータを、待ち時間を短くし
て、連続して外部機器25で読み出すことも可能にな
る。
【0074】さらに、準備状況指示信号CSSaは図5
に示すようなレベル変化タイミングに限定されるもので
はなく、例えば一旦“H”に反転した後、このレベルを
維持するようにしてもよく、このときには、図5(c)
での新たな画像情報の書込みが完了して動作終了信号M
Eが“L”から“H”に反転する毎に、自動的に外部機
器25との信号授受が可能な状態になる。
【0075】また、準備状況指示信号CSSaを、図5
に示すように、外部機器25による信号授受の終了毎に
“H”から“L”に戻るように規定した場合には、授受
動作終了信号CSSbを必ずしも外部機器25から供給
するようにする必要はなく、例えば準備状況指示信号C
SSaの“H”から“L”に反転するエッジタイミング
に同期して、所定のパルス幅のパルス信号を発生するよ
うな、例えばモノステーブルマルチバイブレータ回路等
の公知の論理回路構成を状態検知回路23に内蔵し、こ
れに準備状況指示信号CSSaを供給して授受動作終了
信号CSSbに相当するパルス信号を得るようにするこ
ともできる。
【0076】なお、図5において、準備状況指示信号C
SSaによる画像データ保持タイミング、即ち、準備状
況指示信号CSSaが動作終了信号MEの“H”期間内
に“H”に反転した場合、状態検知回路23は直ちに
“H”の状態検知信号SDを出力し、この実施形態の撮
像装置は外部機器25との信号授受状態になるが、特
に、動作終了信号MEが記録トリガースイッチ5の閉路
に連動して“H”から“L”に切り替わる直前ので準備
状況指示信号CSSaが“L”から“H”に反転したと
きには、図4におけるANDゲート23bから微小パル
ス幅のノイズ信号が発生し、これにより、T−FF23
aがトリガーされて状態検知信号SDが“H”に反転し
てしまう恐れがある。また、時刻T1以前あるいは時刻
T1近傍の時点で準備状況指示信号CSSaが“H”に
反転したときには、初期リセット信号INSによるT−
FF23aのリセット制御との競合により、T−FF2
3aの動作が不確定になる恐れがある。
【0077】図6はこのような場合にも好適な図1にお
ける状態検知回路23の他の実施形態を示す回路図であ
って、23dはインバータ、26〜29は抵抗、30は
トランジスタ、31,32はコンデンサ、33は電源で
あり、図1,図4に対応する部分には同一符号を付けて
いる。
【0078】また、図7は図6における各部の信号を示
す波形図であって、図6に対応する信号には同一符号を
つけている。
【0079】図6において、状態検知回路23に嵌合検
知スイッチ24が設けられており、コネクタ14に外部
機器(図示せず)のコネクタ25aが嵌合されると(時
刻T1)、この嵌合検知スイッチ24が押圧された閉路
し、電源33からの“H”の電圧信号SVがANDゲー
ト23bに供給される。この“H”の電圧信号SVが図
4に示した具体例での準備状況指示信号CSSaの代り
をなしている。なお、抵抗28は、嵌合検知スイッチ2
4が開成されているとき、ANDゲート23bの一方の
入力をアース(“L”)レベルに保つためのものであ
る。
【0080】これにより、図7(a)に示すように、コ
ネクタ25a,14の嵌合状態で、図1における電源ス
イッチ4の閉路によって装置電源が投入されると、図5
で説明したように、準備状況指示信号CSSaが時刻T
1で“L”から“H”に反転するのと同じものとなる。
【0081】この具体例では、また、ANDゲート23
bの他方の入力として、抵抗26を介し、動作終了信号
MEが供給されるが、ANDゲート23bのこの入力端
子とアースとの間にコンデンサ31とトランジスタ30
とが並列に接続されている。そして、このトランジスタ
30のベースに、抵抗27を介して初期リセット信号I
NSが供給される。
【0082】そこで、図7(a)に示すように、電源投
入時に“H”の初期リセット信号INSが発生すると、
その信号期間トランジスタ30が導通状態になるので、
ANDゲート23bの動作終了信号MEが供給される側
の入力レベルADIが“L”に保たれる。そして、所定
時間の経過後、初期リセット信号INSが“L”になる
と、トランジスタ30が非導通状態になり、このとき、
動作終了信号MEが“H”であれば、抵抗26とコンデ
ンサ31とによる時定数で決まる時間遅延を経て、入力
レベルADIは“H”になる。この時間遅延の間に、T
−FF23aは初期リセット信号INSによってリセッ
トされているので、入力レベルADIが“H”になった
ことによって得られるANDゲート23bの“1レベ
ル”の出力ADOにより、T−FF23aは確実にトリ
ガーされて、状態検知信号SDを発生させることができ
る。
【0083】また、図7(b)は、時刻T2での記録ト
リガースイッチ5(図1)の閉路操作に連動してタイミ
ング発生回路2の動作から時刻T2’に出力される
“H”の動作制御信号MCと、嵌合検知スイツチ24が
閉路して電源33からANDゲート23bに“H”の電
圧信号SVが供給されるタイミングとが競合する場合の
動作に対するものである。
【0084】時刻T2’でタイミング発生回路2(図
1)から発生した“H”の動作制御信号MCにより、タ
イミング発生回路7(図1)が動作を開始すると、動作
終了信号MEは“H”から“L”に反転するが、回路素
子の信号伝播速度、あるいは発振8から供給されるタイ
ミング発生回路7の動作クロックと動作制御信号MCと
の位相関係等に依存した動作遅延により、一般に、時刻
T2’から動作終了信号MEが“L”に反転する時点ま
でに時間差が生じる。この時間差の期間に嵌合検知スイ
ッチ24からの電圧信号SVが“L”から“H”に反転
すると、ANDゲート23bから、短期間だけ、パルス
状の“H”の出力信号ADOが発生する。この出力信号
ADOによってT−FF23aがトリガーされると、状
態検知信号SDは“H”に反転し、このままでは、タイ
ミング発生回路7が動作しているにも拘らず、スイッチ
11,15(図1)が外部機器のアクセス側に接続され
てしまうので、時刻T2のタイミングで撮影した画像デ
ータが半導体メモリ13(図1)に記憶できない。
【0085】そこで、図6に示す具体例では、このよう
に撮影が無効となる事態を回避するため、次のような構
成を備えている。
【0086】即ち、オア回路23cには、図4に示した
具体例のように授受動作終了信号CSSbや初期リセッ
ト信号INSのほかに、動作終了信号MEがインバータ
23dでレベル反転されて供給されるようにして、動作
終了信号MEが“L”に反転して時点で、これにより、
T−FF23aがリセットされるようにし、一旦“H”
に反転した状態検知信号SDが再び“L”に戻るように
する。これにより、タイミング発生回路7の動作で有効
に画像情報の半導体メモリ13への書込みが実施でき
る。
【0087】また、このとき、図7(b)に示すような
“H”のパルス状波形の状態検知信号SDが発生する条
件は、嵌合検知スイッチ24からの電圧信号SVが
“H”に反転時点から状態検知信号SDによりANDゲ
ート6(図1)が閉鎖されるまでの回路動作遅延時間t
1と、動作制御信号MCが“H”に反転する時点から
“L”の動作終了信号MEによってT−FF23aがリ
セットされるまでの遅延時間t2との和で規定される時
刻T2’前後の時間領域内に、嵌合検知スイッチ24か
らの電圧信号SVが“H”に反転することである。この
とき、時間t1,t2は、使用する回路素子の速度性
能、あるいは採用される回路構成等から予め予測するこ
とができ、また、状態検知信号SDの図7(b)に示す
“H”の期間は期間(t1+t2)よりも短かい。
【0088】そこで、状態検知信号SDのコネクタ14
への出力部に、所定パルス幅以下の信号の出力を阻止す
る回路構成を備えることにより、図7(b)に示す
“H”のパルス状の状態検知信号SDが外部機器に供給
されることを防止することができる。図6においては、
かかる阻止手段として、抵抗29とコンデンサ32とか
らなる積分回路を用いている。勿論、同様な機能を実現
する他の構成も論理回路技術分野では公知である。な
お、かかるパルス状の状態検知信号SDをそのまま外部
機器に供給しても、外部機器側で予め想定される微小パ
ルス幅の状態検知信号SDには応動しないように構成す
ることもできるが、上記のように状態検知回路23側で
かかるパルス状の状態検知信号SDを阻止するように構
成した方が、外部機器の動作に対する制約条件が少な
く、外部機器にての動作プログラム設定時等における煩
わしさを低減できる。
【0089】状態検知回路23のさらに他の具体例とし
て、図6において、嵌合検知スイッチ24の抵抗28側
にゲートを設け、これを図7(b)に示すゲート信号G
Cで制御して電圧信号を阻止するようにしてもよい。こ
のゲート信号GCは、記録トリガースイッチ5の閉路時
の時刻T2、即ち、動作制御信号MCよりも所定時間前
に“H”となり、動作終了信号MEが“L”に反転して
後所定時間経過後に“L”に戻るように、タイミング発
生回路2で生成されるものであって、このゲート信号G
Cの“H”期間では、嵌合検知スイッチ24からの電圧
信号SVが阻止されてANDゲート23bに供給され
ず、図7(b)の時間領域(t1+t2)で嵌合検知ス
イッチ24からの電圧信号SVが“H”に反転するのを
禁止される。この場合、図7(b)での時刻T2’以後
に示されたANDゲート23bの出力信号ADO及び状
態検知信号SDの“H”状態は発生しない。従って、オ
ア回路23cへ動作終了信号MEの反転信号が供給され
ることは不要となる。
【0090】なお、図4及び図6に示した状態検知回路
23や図1でのANDゲート6及びインバータ9をハー
ドウェアのロジック回路で構成したものとしたが、例え
ば、マイクロコンピュータを用い、これが図6における
初期リセット信号INS,動作終了信号ME,電圧信号
SV,ゲート信号GC及び授受動作終了信号CSSbに
よって状態を検知し、この結果によって動作制御信号M
Cや状態検知信号SDを発生するようにしてもよい。
【0091】以上は図1に示した実施形態の撮像動作と
外部機器への画像情報出力動作についての説明であった
が、次に、この実施形態の画像再生動作を図8に示す動
作タイムチャートを用いて説明する。
【0092】この動作では、図1において、電源スイッ
チ4が図示とは反対方向の破線の状態に閉路されること
により、再生モードに切り替えられ、また、この場合、
記録トリガースイッチ5は再生画像の順送り選択スイッ
チとしての機能を有するように構成されている。このよ
うな機能切替えは、マイクロコンピュータあるいは論理
回路技術を用いて容易に実現できる。
【0093】図1及び図8において、時刻T1に使用者
が電源スイッチ4を破線で示す再生モード側に閉路する
と、動作電源が投入開始されるとともに、図8(a)に
示すように、再生動作が開始される。このとき、初期動
作として、図8(b)に示すように、画像データ保持状
態の半導体メモリ13から1枚目の画像P1のデータが
読み出され、図8(c)に示すように、半導体メモリ1
2に書き込まれる。かかる初期動作は以下のようにして
実行される。
【0094】タイミング発生回路2は、電源スイッチ4
の閉路によって再生動作を開始するが、このとき、次の
初期動作を行なうように、タイミング発生回路2中のマ
イクロコンピュータをプログラムしておく。即ち、動作
制御信号MCによってタイミング発生回路7を動作さ
せ、クロックCL2,アドレス信号Ad2及び読出し動
作を指示する“L”の読出し/書込み切替信号(R/−
W2)を発生させる。また、圧縮された画像データを非
圧縮の画像データに復元する画像データ伸長回路22の
動作クロックCK5と、半導体メモリ12用のクロック
CL1,アドレス信号Ad1を発生させる。さらに、ス
イッチ制御信号SW1,SW2,SW3により、各スイ
ッチ10、16、18を図示とは反対方向に閉じさせ
る。なお、タイミング発生回路7が初期動作を開始する
ことにより、動作終了信号MEは時刻T1で“L”を保
っている。
【0095】ここで、図4,図5で示した準備状況指示
信号CSSaにより、外部機器から半導体メモリ13へ
のアクセス準備状態であることが、図8に示されるよう
に、指示されていたとしても、図4あるいは図6で示し
たANDゲート23bの作用により、状態検知信号SD
が“H”に反転することがない。従って、スイッチ1
1,15は図1に示す状態を保ち、半導体メモリ13の
データ入出力端子I/Oから画像データが読み出され、
画像データ伸長回路22で処理された後、スイッチ16
を介して半導体メモリ12に供給される。このとき、タ
イミング発生回路7からのクロックCL1,アドレス信
号Ad1が夫々書込みクロックWC,書込みアドレス信
号WAとして半導体メモリ12に供給される。
【0096】以上が再生モードの初期動作であるが、次
に、半導体メモリ12からの画像データの読出し動作に
ついて説明する。
【0097】この場合には、タイミング発生回路2から
出力されるクロックCL,アドレス信号Adが夫々読出
しクロックRC,読出しアドレス信号RAとして半導体
メモリ12に供給される。このデータ読出しは、テレビ
ジョン信号の走査速度でフィールド画あるいはフレーム
画分のデータ領域を走査するようにして行われる。
【0098】半導体メモリ12から読出された画像デー
タは、スイッチ18を介してエンコーダ回路19に供給
され、アナログの映像信号に変換されて出力端子20か
ら出力される。
【0099】さて、一般に、電源の供給停止とともに動
作電源の供給が停止され、電源バックアップされていな
い半導体メモリ12においては、時刻T1の電源供給開
始時点にレベルが不定の偽データが記憶された状態にな
る。従って、図8において、画像P1のデータの書込み
動作時では、この偽データが順次この画像P1のデータ
に書き換えられていくことになる。
【0100】ここで、画像データ伸長回路22による1
枚の画像データの復元処理も、前述した画像データ圧縮
処理動作と同様な処理能力上の理由により、動作速度に
よる制約がある。このため、一般に、タイミング発生回
路2からのクロックCL,アドレス信号Adによる半導
体メモリ12の1枚分の画像データ読出し時間に比べ、
画像データ伸長回路22による1枚分の画像データ復元
に要する時間の方が長期間となる。そこで、時刻T1で
タイミング発生回路2からのクロックCL,アドレス信
号Adで直ちに半導体メモリ12のデータ読出しを開始
し、読み出された画像データからエンコーダ19で映像
信号を生成すると、出力端子20に接続したテレビジョ
ンモニタ装置等のディスプレイ装置上には、まず、上記
の偽データによる、一般には、モザイク模様になること
が多い偽の画像が再生され、続いて画像データ伸長回路
22によって伸長された画像P1のデータによる画像
に、例えばディスプレイされた画像の左上隅から徐々に
変わっていくような画像表示がなされる。
【0101】なお、ここで、タイミング発生回路7から
のアドレス信号Ad1の状況から復元データに書き替え
られた半導体メモリ12の記録領域を知り、これ以外の
領域からの画像データが半導体メモリ12から出力され
るタイミングで、例えばエンコーダ19の入力レベルを
所定値に保持する等により、書替え時の偽データによる
映像信号信号の出力を阻止し、例えば画面における書替
えが終わっていない部分を灰色に表示できるような構成
にすることも可能である。また、電源の供給を停止する
ことなく、引き続いて行われる再生画像の更新時には、
先に選択されていた画像が徐々に新たに選択された画像
に変わっていくようにディスプレイされる。
【0102】以上の説明から明らかなように、出力端子
20から出力される画像情報には複数枚の画像が混在す
る期間があるが、出力端子20に接続されるテレビジョ
ンモニタ装置は、特定の1枚の画像を取り出すために用
いられる装置ではないので、混在した画像が過渡的に出
力されても問題はないし、かえって画像が更新されてい
く経緯もモニタディスプレイ上に表示できる方が、装置
の動作状況の把握もできるので、好適である場合が多
い。
【0103】半導体メモリ12への画像P1のデータの
書込みが終了すると、タイミング発生回路7はクロック
CL1,クロックCL2の発生を停止し、半導体メモリ
12は画像P1のデータの保持モードになり、半導体メ
モリ13の読出し動作が停止する。さらに、タイミング
発生回路7は“H”の動作終了信号MEを出力する。こ
のとき、図8に示すように、準備状況指示信号CSSa
が“H”であって、外部機器による信号授受の準備状態
を示している場合、状態検知回路23は“H”の状態検
知信号SDを発生する。これにより、スイッチ11,1
5は図1の図示とは反対の方向に切り替わり、コネクタ
14に接続された外部機器による半導体メモリ13への
アクセスが可能な状態になる。
【0104】ここで、外部機器からクロックCL3,ア
ドレス信号Ad3及びデータ書込みを指示する“L”の
読出し/書込み切替信号(R/−W3)が供給され、ま
た、外部機器から画像Pextのデータがスイッチ15
を介して半導体メモリ13に供給されることにより、図
8(b)に示すPextを付したタイミングで1枚、あ
るいは複数枚の画像のデータを半導体メモリ13に書き
込むことができる。さらに、図8(c)に示す画像P1
の書込みが終了後、準備状況指示信号CSSaが、図8
の場合とは異なり、“L”のままであるときには、半導
体メモリ12,13ともにデータ保持状態であり、この
状態で時刻T2に記録トリガースイッチ5が閉路されて
次の画像の選択が指示されると、直ちにタイミング発生
回路2は動作制御信号MCを出力し、画像P2の半導体
メモリ12への書込み動作を実行させる。
【0105】この実施形態においては、前記した撮像動
作時と同様に、再生動作時でも、状態検知信号SDが
“H”にある期間、動作制御信号MCの出力を保留する
ことができるので、図8において、時刻T2よりも前に
状態検知信号SDが“H”となったときには、外部機器
から信号授受動作の終了を示す授受動作終了信号CSS
bが供給されて状態検知信号SDが“L”に戻るまでの
期間、半導体メモリ12はデータ保持状態に保たれ、状
態検知信号SDが“L”に反転すると、自動的に画像P
2の半導体メモリ12への書込みを実行させることもで
きる。なお、事前のPextのタイミングに半導体メモ
リ13で画像P2が書き替えられたときには、書替え後
の画像が半導体メモリ12に書き込まれることになる。
【0106】また、外部機器の接続状態において、外部
機器との信号授受を行わない場合には、準備状況指示信
号CSSaを“L”に保てばよいことは当然であるが、
例えば、図6に示した状態検知回路23のように、嵌合
検知スイッチ24からの電圧信号SVを準備状況指示信
号CSSaに代えて用いる場合には、“H”の状態検知
信号SDがコネクタ14を介して伝送される毎に、外部
機器から授受動作終了信号CSSbを送り返すようにす
ることにより、状態検知信号SDは直ちに“L”に戻っ
て記録トリガースイッチ5の閉路による動作が開始でき
る状態になりこれにより、記録トリガースイッチ5の操
作による再生画像の選択が滞りなく実施できる。
【0107】以上のようなこの実施形態の画像再生動作
によれば、半導体メモリ12に再生画像データを書き込
むために半導体メモリ13から画像データを読み出して
いる期間では、外部機器から半導体メモリ13へのデー
タ書込みが禁止され、また、外部機器から半導体メモリ
13へのデータ書込みの実行中には、半導体メモリ13
からデータ読出しが行なわれて半導体メモリ12に書き
込みまれることが禁止される。かかる動作により、半導
体メモリ13から読み出される画像データに複数の画像
のデータが混在する恐れがなく、従って、半導体メモリ
12に書き込まれた画像データや、これから読み出され
てテレビジョンモニタ等に映出される画像の内容が、半
導体メモリ13に蓄えられていた1枚の画像とは異なる
ものに変容してしまうことがない。
【0108】また、記録トリガースイッチ5等の閉路に
よる再生画像の更新動作を、外部機器との信号授受の期
間待機させるようにし、記録トリガースイッチ5を、例
えば機械的にあるいは電気的に連続して閉路するような
手段を併用し、例えば状態検知信号SDが“H”から
“L”に反転するタイミング毎のような所定タイミング
毎に、記録トリガースイッチ5の開閉状態を検知するよ
うに、タイミング発生回路2のマイクロコンピュータを
プログラムすることにより、外部機器から書き込んだ画
像を、直ちにかつ自動的に、再生するように、この実施
形態を動作させることができる。これと同等の機能は、
また、信号授受動作終了信号CSSbを記録トリガース
イッチ5の閉路信号に代えて用いるように構成しても、
実現できる。このとき、半導体メモリ13が複数枚の画
像を記録するものであるときには、外部機器からの画像
入力は、1回の書込み動作で1枚の画像とし、また、書
き込んだ画像と読み出す画像を一致させるために、外部
機器から供給されるアドレス信号を検知して、そのスタ
ートアドレスをタイミング発生回路7に配置されるアド
レス信号Ad2生成用のカウンタにロードするような手
段を併用する。
【0109】なお、図5または図8で状態検知信号SD
が“H”のときには、図4,図5で説明したように撮像
モードにあるか、図8で説明したように再生モードにあ
るかに拘らず、外部機器から供給する読出し/書込み切
替信号(R/−W3)のレベル反転により、外部機器か
ら半導体メモリ13へのデータ書込み、あるいは半導体
メモリ13から外部機器へのデータ読出しが実行でき
る。また、この実施形態の動作モードと外部機器による
半導体メモリ13の書込みアクセスあるいは読出しアク
セスとの、図5,図8で説明していない組合せ動作時に
おいても、状態検知回路23から出力される状態検知信
号SDによる図5,図8で説明した制御動作、即ち、こ
の実施形態の内部動作による半導体メモリ13へのデー
タ書込みアクセス(撮像モード時)あるいは半導体メモ
リ13からのデータ読出しアクセス(再生モード時)の
実行中では、外部機器による半導体メモリ13へのアク
セスを禁止し、また、外部機器による半導体メモリ13
へのアクセス実行中では、この実施形態の内部動作によ
る半導体メモリ13へのアクセスを禁止する制御動作に
より、半導体メモリ13の1枚の画像のデータに割り当
てられた記憶領域に複数の画像データが記憶されること
を防止できる。
【0110】以上説明したように、図1に示した実施形
態では、記録トリガースイッチ5の閉路に連動して開始
される動作、即ち、撮像動作または再生動作により、半
導体メモリ13がアクセスされているときには、外部機
器からの半導体メモリ13のアクセスを一切禁止するも
のであった。
【0111】ところで、この内部動作による半導体メモ
リ13のアクセスは、上記実施形態の説明から明らかな
ように、記録トリガースイッチ5の閉路1回につき半導
体メモリ13内の1画面分の画像データのメモリ領域だ
けをアクセスすることで実行される。従って、半導体メ
モリ13が複数枚の画像データを記憶するものであると
きには、上記したようなアクセスの禁止制御を上記した
画像1枚分のデータのメモリ領域に限定しても、所期の
効果が得られる。
【0112】図9はかかる制御動作を実現可能とした本
発明による撮像装置とその制御方法の他の実施形態の要
部を示すブロック図であって、11A,11Bはスイッ
チ、13A,13Bは半導体メモリ、15A,15Bは
スイッチ、23A,23B,34は状態検知回路、35
は選択信号発生回路、36,37はANDゲート、38
〜42はオア回路、43〜45はインバータであり、図
1に対応する部分には同一符号をつけている。
【0113】図9においては、図1の左半分の部分、即
ち、タイミング発生回路2、半導体メモリ12、撮像素
子1、カメラ信号処理回路17、エンコーダ19の各部
分は同じであるので、省略している。また、図1でのス
イッチ11、半導体メモリ13、スイッチ15、状態検
知回路23が夫々2つずつ、即ち、スイッチ11A,1
1B、半導体メモリ13A,13B、スイッチ15A,
15B、状態検知回路23A,23Bが設けられてい
る。なお、図9には図示していないが、タイミング発生
回路7は、図1に示したものと同様、クロックCL1、
アドレス信号Ad1も発生する。
【0114】この実施形態の特徴は、半導体メモリ13
を記憶する画像の1枚1枚に対して独立に配置し、画像
データのアクセス制御が画像データの1枚毎に独立して
実行できるようにしたことである。この実施形態では、
記憶する画像の枚数を2枚としており、このために、上
記のように、図1での半導体メモリ13,スイッチ1
1,15及び状態検知回路23夫々を二系統ずつ備えて
いる。
【0115】ここで、夫々画像1枚分のデータを記憶す
る半導体メモリ13A,13Bは、夫々市販されている
半導体メモリICの一個(あるいは複数個)で構成され
ているが、半導体メモリICは、一般に、チップイネー
ブル端子CEを備え、この端子に供給されるチップイネ
ーブル信号の論理レベルにより、例えば“H”のときに
は、クロックCL,アドレス信号Ad,読出し/書込み
切替信号(R/−W)によって動作し、“L”のときに
は、上記による動作制御を一切受け付けず、かつ、デー
タ入出力端子I/Oの入出力インピーダンスをハイイン
ピーダンスとして、外部回路から切り離すような機能を
持っている。この実施形態では、かかる機能を用いるこ
とにより、半導体メモリ13A,13Bの選択が行なわ
れる。
【0116】このために、この実施形態では、ANDゲ
ート6を介してタイミング発生回路7に供給される動作
制御信号MCが、カウンタあるいはシフトレジスタ等で
構成される選択信号発生回路35にも供給される。この
選択信号発生回路35は、半導体メモリ13A,13B
を選択するための選択信号S1、S2を発生する。
【0117】なお、この実施形態においても、先に説明
した実施形態と同様、半導体メモリ13A,13Bのア
クセスは画像1枚単位で行われるので、選択信号S1,
S2が同時に半導体メモリ13A、13Bを選択する論
理レベル(ここでは、選択レベルを“H”とする)にな
ることはない。また、外部機器からは、半導体メモリ1
3Aを選択するときに“H”になる準備状況指示信号C
SSa1と、半導体メモリ13Bを選択するときに
“H”になる準備状況指示信号CSSa2とが、コネク
タ14を介して供給される。
【0118】ここで、タイミング発生回路7が、図1に
示した記録トリガースイッチ5の閉路に連動してタイミ
ング発生回路2から供給される動作制御信号MCを受け
て半導体メモリ13のアクセスを実行するとき、選択信
号発生回路35では、記録トリガースイッチ5のある1
回の閉路により、選択信号S1が“H”に、選択信号S
2が“L”になり、記録トリガースイッチ5の次の閉路
により、選択信号S1が“L”に、選択信号S2が
“H”になり、記録トリガースイッチ5のさらに次の閉
路時には、選択信号S1,S2が最初のレベルにに戻っ
て、これ以降、選択信号S1,S2のレベルの変化が、
記録トリガースイッチ5の閉路毎に、上記のように繰り
返される。
【0119】この選択信号S1,S2は夫々ANDゲー
ト36,37に供給されるが、タイミング発生回路7の
動作開始とともに“L”になり、その動作中では、AN
Dゲート36,37のレベルを維持するために、動作終
了信号MEをインバータ43でレベル反転してANDゲ
ート36,37に供給するようにしている。ANDゲー
ト36,37の出力信号は夫々、オア回路38,39を
介し、チップイネーブル信号として、て半導体メモリ1
3A,13Bのチップイネーブル端子CEに供給する。
これにより、記録トリガースイッチ5の閉路によってタ
イミング発生回路7が動作を実行する毎に、半導体メモ
リ13A,13Bが交互に選択されることになる。
【0120】選択信号S1,S2は、また、夫々インバ
ータ44,45でレベル反転された後、オア回路41,
42を介して状態検知回路23A,23Bに供給され
る。また、動作終了信号MEも、これらオア回路41,
42を介して状態検知回路23A,23Bに供給され
る。これにより、オア回路41の出力信号は、半導体メ
モリ13Aがタイミング発生回路7によってアクセスさ
れている期間のみ“L”、他の期間は“H”となる。同
様に、オア回路42の出力信号も、半導体メモリ13B
がタイミング発生回路7によってアクセスされている期
間のみ“L”、他の期間は“H”となる。これらオア回
路41,42の出力信号は、状態検知回路23A,23
Bにおいて、図1における状態検知回路23での動作終
了信号MEに代るものである。
【0121】状態検知回路23Aには外部機器から準備
状況指示信号CSSa1が、状態検知回路23Bには準
備状況指示信号CSSa2が夫々供給されるが、これら
準備状況指示信号CSSa1,CSSa2は、図1での
状態検知回路23に供給される準備状況指示信号CSS
aと同様のものである。また、外部機器からの授受動作
終了信号CSSbは状態検知回路23A,23Bともに
供給される。
【0122】ここで、外部機器は、半導体メモリ13A
をアクセスするときには、準備状況指示信号CSSa1
を、また、半導体メモリ13Bをアクセスするときに
は、準備状況指示信号CSSa2を夫々“H”にする
が、これらを同時に“H”にすることはないようにす
る。また、外部機器は、半導体メモリ13A,13Bの
いずれかをアクセスした場合にも、選択した半導体メモ
リのアクセス動作終了毎に、図5で示したようなパルス
状の授受動作終了信号CSSbを発生する。
【0123】以上の構成により、状態検知回路23Aは
図4に示した状態検知回路23と同じ動作をなし、半導
体メモリ13Aがタイミング発生回路7によりアクセス
されているときには、準備状況指示信号CSSa1の状
態によらず、状態検知信号SDaが“L”に保持され、
このアクセスがなされていないときには、準備状況指示
信号CSSa1を“H”とすることによって状態検知信
号SDaを“H”に切り替えることができる。
【0124】状態検知信号SDaは、“H”のとき、ス
イッチ11A,15Aを切り替えて半導体メモリ13A
の各端子を外部機器と接続可能にするとともに、オア回
路38を介して半導体メモリ13Aのチップイネーブル
端子CEに供給され、それを動作可能な状態とする。さ
らに、オア回路40を介して外部機器に半導体メモリ1
3がアクセス可能な状態になったことを知らせる。半導
体メモリ13Bも、状態検知回路23Bの動作により、
同様に、アクセスが切り替えられる。
【0125】状態検知信号SDa,SDbは、さらに、
状態検知回路34にも供給される。図1に示した実施形
態においては、状態検知回路23から出力される状態検
知信号SDが、インバータ9を介してANDゲート6に
供給され、この状態検知回路23を、タイミング発生回
路2に動作制御信号MCの出力の待機をさせる制御に使
用するものであったが、図9に示すこの実施形態では、
かかる動作は状態検知回路34を用いて行なうようにし
ている。
【0126】即ち、状態検知回路34は、選択信号S
1,S2のレベルから選択信号発生回路35が次の動作
で選択しようとする半導体メモリが半導体メモリ13A
であるのか、半導体メモリ13Bであるのかを検知でき
るので、状態検知信号SDaあるいはSDbの論理レベ
ルにより、外部機器による半導体メモリ13A,13B
の選択状況を知り、選択しようとする半導体メモリ13
Aまたは13Bが外部機器によりアクセスされていない
ときには、動作を直ちに開始し、アクセスされていると
きには待機するか、あるいは半導体メモリ13A,13
Bのアクセスされていない方を選択して動作を開始する
ようにする。
【0127】図10は図9における状態検知回路の一具
体例を示すブロック図であって、34a,34bはAN
Dゲート、34cはノア回路であり、図9に対応する部
分には同一符号をつけている。
【0128】同図において、いま、選択信号S1が
“H”とすると、選択信号発生回路35は次の動作制御
信号MCの入力時に選択信号S2を“H”に、選択信号
S1を“L”に夫々切り替え、また、選択信号S2が
“H”のときには、次の次の動作制御信号MCの入力時
に選択信号S1を“H”に、選択信号S2を“L”に夫
々切り替える。
【0129】そこで、状態検知回路34において、選択
信号S2と状態検知信号SDaとがANDゲート34a
に、選択信号S1と信号SDbとがANDゲート34b
に夫々供給されるが、いま、外部機器でアクセスされて
いる半導体メモリ13Aあるいは13Bと、次のタイミ
ング発生回路7の動作でアクセスすることが予定されて
いる半導体メモリ13Aまたは13Bとが一致したと
き、ANDゲート34a,34bのいずれかから“H”
の信号が出力される。このとき、ノア回路34cの出力
信号が“L”になるので、ANDゲート6によって動作
制御信号MCの通過は阻止されることになり、状態検知
信号SDaあるいはSDbが“L”になることによって
上記一致状態が解除されるまでの期間、待機動作状態と
なる。
【0130】図9に示した実施形態では、二系統の半導
体メモリ13A,13Bに夫々1枚ずつ計2枚の画像を
記憶するものであるが、半導体メモリ13を増設し、こ
れにともなってスイッチ11,15や、状態検知回路2
3、オア回路38などからなる回路構成を増設すること
により、2枚以上の画像を記憶するようにすることがで
きる。このときも、状態検知回路34は1つでよいが、
N系統の半導体メモリ13を用いた場合の状態検知回路
34の一具体例を図11に示す。但し、同図において、
341,342,343,344,……,34Nは図1
0でのANDゲート34a,34bに対応したANDゲ
ートであり、図10に対応する部分には同一符号をつけ
ている。
【0131】図11において、N個の半導体メモリ13
に対応してカウンタ、あるいはシフトレジスタの段数が
設定された選択信号発生回路35はN個の選択信号S
1,S2,S3,S4,……,SNを発生し、これらは
夫々状態検知回路34のANDゲート341,342,
343,344,……,34Nに供給される。また、図
示しないが、図9の状態検知回路23A,23Aに相当
するものがN個設けられており、夫々からの状態検知信
号SD1,SD2,SD3,SD4,……,SDNが夫
々ANDゲート341,342,343,344,…
…,34Nに供給される。かかる構成により、タイミン
グ発生回路7の次の動作により、アクセスが予定されて
いるいずれかの半導体メモリ13の系統が外部機器によ
ってアクセスされている場合には、タイミング発生回路
7の動作実行を待機させることができる。
【0132】なお、図10,図11において、選択信号
発生回路35には電源投入時の初期リセット信号INS
が供給され、上記のカウンタ等をリセットすることによ
り、初期状態での選択信号のセット(一般には、第1番
目の選択信号S1を“H”)を行なう。
【0133】さらに、図10あるいは図11での選択信
号発生回路35のカウンタに、その現在のカウント数に
1を加えるディジタル加算回路と、その加算結果をこの
カウンタにロードする機能を付加し、ノア回路34cの
出力信号が“L”であり、かつ動作制御信号MCが
“L”から“H”に反転したタイミングで上記のロード
を実行するように構成することにより、ANDゲート6
が動作制御信号MCが阻止したときには、自動的に選択
信号発生回路35がカウントアップしてノア回路34c
の出力信号が“L”となる条件を解除し、この解除によ
ってANDゲート6を通過する動作制御信号MCによ
り、選択信号発生回路35をもう一度カウントアップす
ることにより、外部機器でアクセスされていない半導体
メモリ系統を選択して書込みを実行させるようになるこ
とが可能になる。
【0134】以上説明したように、半導体メモリ13を
独立してアクセスできる複数のメモリブロックに分割し
ても、図1に示した実施形態と同様の効果が得られ、さ
らにこの場合には、これら複数のメモリブロックのいず
れかが外部機器によってアクセスされているときには、
自動的にアクセスがなされていない方のメモリブロック
を選択して、撮像動作あるいは再生動作による半導体メ
モリ13のアクセスを実行することもできる。従って、
複数枚の画像の記録領域を有する半導体メモリ13を採
用した場合、外部機器による半導体メモリ13のアクセ
スが実行されている期間においても、外部機器によって
現在アクセスされている記録領域を除いた記録領域に複
数枚の画像を撮影して記録することもできる。
【0135】なお、図1及び図9に示した実施形態にお
いて、動作開始のための記録トリガースイッチ5を装置
内に配置したものとしたが、本発明は、これに限定され
ず、例えば、赤外線を使用したリモートコントローラに
よって動作を開始させるようにすることもできるし、コ
ネクタ14に接続された外部機器から動作開始を指令す
るようにすることもできる。
【0136】また、図1,図9に示した実施形態におい
ては、半導体メモリ13に代えて、例えば磁気ディスク
等のメモリ手段を採用してもよく、上記と同様にして、
これらのメモリアクセスの切替え制御を実行するように
構成可能である。
【0137】さらに、図1,図9に示した実施形態で
は、画像データを圧縮あるいは伸長するものとしたが、
かかる機能は本発明では必須のものではない。また、半
導体メモリ12をバッファメモリとして用いたが、特に
画像データ圧縮・伸長機能を持たない実施形態において
は、この半導体メモリ12も必須ではなく、撮像された
画像情報をリアルタイムで半導体メモリ13に記録する
ように構成してもよい。
【0138】さらにまた、図1,図9における半導体メ
モリ13,13A,13Bとして、前記したレディー/
ビジー信号を発生するフラッシュ型メモリ素子を用いる
場合には、それらが発生するレディー/ビジー信号と、
状態検知信号SD,SDa,SDbとの夫々論理和をと
った信号をコネクタ14を介して外部機器に伝送するよ
うに構成してもよい。
【0139】さらにまた、図1において、スイッチ10
と半導体メモリ12との間にさらにスイッチ11に相当
するスイッチを設け、また、半導体メモリ12のデータ
入力端子I,データ出力端子Oを夫々切り替えることに
よって図1に示した接続関係と、コネクタ14を介した
外部機器との接続関係とに選択して接続可能なスイッチ
を設け、このスイッチを、タイミング発生回路2の動作
状態を示す信号を、動作終了信号MEに代えて、あるい
は動作終了信号MEに加えて用いる状態検知回路23の
出力信号によって切り替るように構成することにより、
外部機器からの圧縮処理されていない画像データを半導
体メモリ12に書き込み、これを画像データ圧縮処理回
路21で圧縮して半導体メモリ13に書き込むことや、
外部機器からの圧縮処理された画像データを半導体メモ
リ13に書き込み、これを画像データ伸長処理回路12
5で復元して半導体メモリ12に一旦取り込み、その
後、外部機器にこの半導体メモリ12から復元された画
像情報を読み出すようにすることが実現できる。また、
このとき、任意のタイミングで使用者が記録トリガース
イッチ5を操作して開始する半導体メモリ12のアクセ
スと外部機器による個の半導体メモリ12のアクセスと
が重複することも、状態検知回路の動作によって自動的
に回避できるので、1枚分の画像データ中に複数枚の画
像のデータが混在することがない。
【0140】図12は本発明による撮像装置の一実施形
態の外観図と使用例を示す図である。ここで、46は本
発明による撮像装置、47は撮像用受光レンズ、48は
従来のフイルムカメラと同様なファインダ、49はレン
ズフードである。
【0141】図12(a)は撮像装置の外観を示してお
り、これには、従来のフイルムカメラと同様な撮像用受
光レンズ47、ファインダ48、レンズフード49が設
けられている。また、これも従来のフィルムカメラと同
様に、上面の図示左側に記録トリガースイッチ5が設け
られており、図示右側側面にコネクタ14が取付けられ
ている。ここで、装置に取外し不能に内蔵した半導体メ
モリ13を用いると、図示する厚さDを極めて薄くする
ことができる。
【0142】図12(b)〜(e)は外部機器をパーソ
ナルコンピュータPCとし、これに撮像装置46を装着
して使用する例を示すものであり、図12(b)は撮像
装置46のコネクタ14をパーソナルコンピュータPC
内部のソケットに直接接続した場合を示す。
【0143】図12(c)は撮像装置46のコネクタ1
4をソケット50とケーブル51を介してパーソナルコ
ンピュータPCと接続する例を示す。
【0144】図12(d)は交流電源から直流電圧を生
成する公知の交流直流コンバータ等の電源回路を内蔵し
たアダプタ52に撮像装置46を装着し、このアダプタ
52とパーソナルコンピュータPCとを接続するもので
ある。この場合、例えば、コネクタ14に設けた動作電
源入力端子から撮像装置46に動作電源を供給するとと
もに、コネクタ14の入出力信号をアダプタ52内部に
設置される電気回路、例えば電気配線、あるいは信号バ
ッファ回路等を介してパーソナルコンピュータPCと接
続する。なお、アダプタ52は乾電池等公知の直流電源
を内蔵したものでもよく、また、この場合、アダプタ5
2を専ら動作電源の供給用として構成し、撮像装置46
の屋外での使用時等にともに用いるようなこともでき
る。
【0145】図12(e)は公知の卓上型照明器スタン
ドと同様な機構を有するアダプタ53に装着してパーソ
ナルコンピュータPCと接続するようにした例を示す。
この場合、例えば丸形の蛍光ランプ54a,54bの蛍
光管の描く円の内側に撮像装置46を設置することによ
り、蛍光ランプ54a,54bで照明された被写体を撮
像し、その画像情報をパーソナルコンピュータPCに伝
送するように構成できる。
【0146】ここで、図12(a)に示すコネクタ14
の端子位置を、撮像用受光レンズ47の入射光の方向と
反対の側の装置外装面を基準として規定するような構成
とすることにより、図12(b)〜(e)等の運用にお
いて、上記基準となる面をアダプタ等に向けて装着した
とき、入射光方向が遮蔽されずに開放されるので、パソ
ナルコンピュータPCあるいはアダプタ等に装着した状
態で撮像することができる。
【0147】
【発明の効果】以上説明したように、本発明によれば、
撮像した画像情報を記憶するために撮像装置に内蔵され
ているメモリ手段が、装置外部から該メモリ手段をアク
セスするための信号切替え手段及び信号伝送用コネクタ
を備えたことにより、上記メモリ手段に記憶される情報
を外部機器との間で授受する場合にも、取外し不要とな
り、装置の小型化が可能となるし、また、メモリ装脱着
の手間がかからず、使い勝手が向上する。
【0148】これとともに、上記メモリ手段の装置外部
からのアクセス動作の準備状態や実行状態を検知する手
段を備えた場合に、かかる状態を検知したときには、撮
像した画像の上記メモリ手段への書込みの実行を待機す
るように構成し、また、撮像した画像の上記メモリ手段
への書込みが準備状態にあるか、あるいは、実行状態に
あることを検知する手段を備え、かかる状態を検知した
ときには、外部機器からの上記メモリ手段のアクセス動
作の実行を待機するように構成したことにより、使用者
の操作による撮像画像の書込み動作の任意のタイミング
での指示が、画像情報を変容させることなく、実行可能
であり、外部機器との間での信号授受実行時に上記指示
があっても、授受されている画像情報の内容が変化して
しまうことがない。また、撮像画像の上記メモリ手段
の書込み動作の実行時に、上記コネクタを介して外部機
器と接続しても、書込み中の撮像画像の内容が変化して
しまうことがない。
【0149】さらに、上記第2のメモリ手段が複数枚の
画像の記録領域を有する場合には、外部機器との間での
信号授受の実行中の期間においても、使用者の操作によ
る撮像画像の書込み動作の任意のタイミングでの指示に
より、このタイミングでの画像撮影が可能であって、チ
ャンスを逃さずに撮影することができる。
【図面の簡単な説明】
【図1】本発明による撮像装置とその制御方法の一実施
形態を示すブロック図である。
【図2】従来の撮像装置に用いられるFIFO型メモリ
を示す模式図である。
【図3】図1における半導体メモリの動作を示すタイミ
ング図である。
【図4】図1における状態検知回路の一具体例を示すブ
ロック図である。
【図5】図1に示した実施形態の外部機器との信号授受
機能と、図4に示した状態検知回路の動作を示すタイミ
ング図である。
【図6】図1における状態検知回路の他の具体例を示す
ブロック図である。
【図7】図6に示した状態検知回路の動作を示すタイミ
ング図である。
【図8】図1に示した実施形態の画像再生動作を示すタ
イミング図である。
【図9】本発明による撮像装置の他の実施形態の要部
その制御方法を示すブロック図である。
【図10】図9における状態検知回路の一具体例を示す
ブロック図である。
【図11】図9における状態検知回路の他の具体例を示
すブロック図である。
【図12】本発明による撮像装置の一実施形態の外観と
その使用例を示す図である。
【符号の説明】 1 撮像素子 2 タイミング発生回路 4 電源スイッチ 5 記録トリガースイッチ 7 タイミング発生回路 10,11,11A,11B スイッチ 12,13,13A,13B 半導体メモリ 14 コネクタ 15,15A,15B,16 スイッチ 17 カメラ信号処理回路 18 スイッチ 19 エンコーダ 20 出力端子 21 画像データ圧縮処理回路 22 画像データ伸長処理回路 23,23A,23B 状態検知回路 24 嵌合検知スイッチ 25 外部機器 34 状態検知回路 35 選択信号発生回路
───────────────────────────────────────────────────── フロントページの続き (72)発明者 若林 学 神奈川県横浜市戸塚区吉田町292番地 株式会社 日立製作所 映像メディア研 究所内 (56)参考文献 特開 平4−159884(JP,A) 特開 平3−42972(JP,A) 特開 昭60−223390(JP,A) (58)調査した分野(Int.Cl.6,DB名) H04N 5/765 H04N 5/225 H04N 5/781 H04N 5/907

Claims (6)

    (57)【特許請求の範囲】
  1. 【請求項1】 外部機器を接続可能な撮像装置であっ
    て、 記録指示手段と、 光学像から画像信号を生成する撮像手段と、 該撮像手段で生成された該画像信号を記憶するメモリ手
    段と、 前記 外部機器を接続可能とするコネクタと、 該コネクタを介して接続された前記外部機器が、前記外
    部機器の読出し指令によって前記メモリ手段に記憶され
    画像信号の読出しを行なっているときに、前記記録指
    示手段が操作されても、前記メモリ手段への画像信号
    書込みが行なわれないように制御し、前記コネクタを介
    して前記外部機器が接続された状態で前記メモリ手段か
    ら前記外部機器への画像信号の読出しが行なわれていな
    いときには、前記記録指示手段が操作されると、前記メ
    モリ手段への画像信号の書込みが行なわれるように制御
    する制御手段とを備えたことを特徴とする撮像装置。
  2. 【請求項2】 請求項1において、 前記制御手段は、 前記メモリ手段に記憶された画像信号の読出しを検知す
    る状態検知手段を有し、 前記状態検知手段が前記メモリ手段に記憶された画像信
    号の読出しを行なっていることを検知したときに、前記
    記録指示手段が操作されても、前記メモリ手段への画像
    信号の書込みが行なわれないように制御し、 前記状態検知手段が前記メモリ手段から前記外部機器に
    画像信号の読出しが行なわれていないことを検知したと
    きには、前記記録指示手段が操作されると、前記メモリ
    手段への画像信号の書込みが行なわれるように制御する
    ことを特徴とする撮像装置。
  3. 【請求項3】 外部機器を接続可能な撮像装置であっ
    て、 記録指示手段と、 光学像から画像信号を生成する撮像手段と、 該撮像手段で生成された該画像信号を記憶する第1の
    モリ手段と、該第1のメモリ手段に記憶された画像信号を圧縮し、圧
    縮画像信号を生成する圧縮手段と、 該圧縮画像信号を記憶する第2のメモリ手段と、 前記外部機器を接続可能とするコネクタと、 該コネクタを介して接続された前記外部機器が、前記外
    部機器の読出し指令によって前記第2のメモリ手段に記
    憶された圧縮画像信号の読出しを行なっているときに、
    前記記録指示手段が操作されても、前記第2のメモリ手
    段への圧縮画像信号の書込みが行なわれないように制御
    し、前記コネクタを介して前記外部機器が接続された状
    態で前記第2のメモリ手段から前記外部機器への圧縮画
    像信号の読出しが行なわれていないときには、前記記録
    指示手段が操作されると、前記第2のメモリ手段への圧
    縮画像信号の書込みが行なわれるように制御する制御手
    段とを備えたことを特徴とする撮像装置。
  4. 【請求項4】 光学像から画像信号を生成する撮像手段
    と、前記撮像手段から出力される画像信号を記憶するメ
    モリ手段と、外部機器を接続可能とするコネクタとを有
    する撮像装置の制御方法であって、 前記コネクタを介して前記外部機器が接続された状態
    で、前記外部機器の読出し指令によって、前記メモリ手
    段に記憶された画像信号の読出しを行なっているとき
    に、前記撮像装置による記録の指示が行なわれても、前
    記メモリ手段への画像信号の書込みを行なわせないよう
    にし、 前記コネクタを介して前記外部機器が接続された状態
    で、前記メモリ手段から前記外部機器に前記画像信号の
    読出しが行なわれていないときに、前記撮像装置による
    記録の指示が行なわれると、前記メモリ手段への前記撮
    像手段から出力された画像信号の書込みを行なせるよう
    に制御することを特徴とする撮像装置の制御方法。
  5. 【請求項5】 光学像から画像信号を生成する撮像手段
    と、前記撮像手段から出力される画像信号を記憶するメ
    モリ手段と、外部機器を接続可能とするコネクタとを有
    する撮像装置の制御方法であって、 前記コネクタを介して前記外部機器が接続された状態
    で、前記外部機器の読出 し指令に応じた前記メモリ手段
    に記憶された画像信号の読出しが検知されたときに、前
    記撮像装置による記録の指示が行なわれても、前記メモ
    リ手段への画像信号の書込みを行なわせないようにし、 前記コネクタを介して前記外部機器が接続された状態
    で、前記メモリ手段から前記外部機器に前記画像信号の
    読出しが行なわれていないことが検知されたときに、前
    記撮像装置による記録の指示が行なわれると、前記メモ
    リ手段への前記撮像手段から出力された画像信号の書込
    みを行なせるように制御することを特徴とする撮像装置
    の制御方法。
  6. 【請求項6】 光学像から画像信号を生成する撮像手段
    と、前記撮像手段から出力される画像信号を記憶する第
    1のメモリ手段と、前記第1のメモリ手段に記憶された
    画像信号を圧縮し圧縮画像信号を生成する圧縮手段と、
    前記圧縮画像信号を記憶する第2のメモリ手段と、外部
    機器を接続可能とするコネクタとを有する撮像装置の制
    御方法であって、 前記コネクタを介して前記外部機器が接続された状態
    で、前記外部機器の読出し指令によって前記第2のメモ
    リ手段から前記圧縮画像信号が読み出されているとき
    に、前記撮像装置による記録の指示が行なわれても、前
    記第2のメモリ手段への圧縮画像信号の書込みを行なわ
    せないようにし、 該コネクタを介して前記外部機器が接続された状態で、
    前記第2のメモリ手段から前記外部機器に前記圧縮画像
    信号の読出しが行なわれていないときに、前記撮像装置
    による記録の指示が行なわれると、前記第2のメモリ手
    段への前記圧縮手段から出力された前記圧縮画像信号の
    書込みを行なせるように制御することを特徴とする撮像
    装置の制御方法。
JP10175945A 1998-06-23 1998-06-23 撮像装置とその制御方法 Expired - Lifetime JP2983521B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10175945A JP2983521B2 (ja) 1998-06-23 1998-06-23 撮像装置とその制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10175945A JP2983521B2 (ja) 1998-06-23 1998-06-23 撮像装置とその制御方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP5066878A Division JP2849301B2 (ja) 1993-03-25 1993-03-25 撮像装置

Publications (2)

Publication Number Publication Date
JPH10322638A JPH10322638A (ja) 1998-12-04
JP2983521B2 true JP2983521B2 (ja) 1999-11-29

Family

ID=16005009

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10175945A Expired - Lifetime JP2983521B2 (ja) 1998-06-23 1998-06-23 撮像装置とその制御方法

Country Status (1)

Country Link
JP (1) JP2983521B2 (ja)

Also Published As

Publication number Publication date
JPH10322638A (ja) 1998-12-04

Similar Documents

Publication Publication Date Title
JP2849301B2 (ja) 撮像装置
JPH09230495A (ja) デジタルカメラ、外部記憶装置およびこれらのシステム
US6677989B1 (en) Imaging and recording apparatus
JP2878686B2 (ja) 撮像装置
JP2983521B2 (ja) 撮像装置とその制御方法
JP3485518B2 (ja) 撮像装置
JP3436689B2 (ja) 撮像装置
JP3551119B2 (ja) 撮像装置
JP3685198B2 (ja) 撮像装置
JP4315177B6 (ja) 撮像装置
JP3982543B2 (ja) 撮像装置
JP3815489B2 (ja) 撮像装置
JP4144652B2 (ja) 撮像装置
JP4315177B2 (ja) 撮像装置
JPH09270944A (ja) 電子スチルカメラ
JP4123285B2 (ja) 撮像装置及び制御方法
JP2004129294A (ja) 撮像装置
JPH0828836B2 (ja) ディジタル電子スチルカメラおよびその映像信号を記憶する外部記憶装置
JPH06133264A (ja) 電子スチルカメラ
JPH07231401A (ja) 電子スチルカメラ

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070924

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080924

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080924

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090924

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090924

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100924

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100924

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110924

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110924

Year of fee payment: 12

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110924

Year of fee payment: 12

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S202 Request for registration of non-exclusive licence

Free format text: JAPANESE INTERMEDIATE CODE: R315201

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110924

Year of fee payment: 12

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120924

Year of fee payment: 13

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120924

Year of fee payment: 13

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130924

Year of fee payment: 14