JP2969656B2 - Dropout compensation circuit - Google Patents
Dropout compensation circuitInfo
- Publication number
- JP2969656B2 JP2969656B2 JP1185772A JP18577289A JP2969656B2 JP 2969656 B2 JP2969656 B2 JP 2969656B2 JP 1185772 A JP1185772 A JP 1185772A JP 18577289 A JP18577289 A JP 18577289A JP 2969656 B2 JP2969656 B2 JP 2969656B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- input
- delay
- switch means
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Television Signal Processing For Recording (AREA)
Description
【発明の詳細な説明】 本発明ドロップアウト補償回路の詳細を以下の項目に
従って説明する。DETAILED DESCRIPTION OF THE INVENTION The details of the dropout compensation circuit of the present invention will be described according to the following items.
A.産業上の利用分野 B.発明の概要 C.従来技術[第2図] D.発明が解決しようとする課題 E.課題を解決するための手段 F.実施例 a.回路及び動作[第1図] b.作用 G.発明の効果 (A.産業上の利用分野) 本発明は新規なドロップアウト補償回路に関する。詳
しくは、VTR等におけるドロップアウト補償回路におい
て、その遅延素子の後段に配置された可変利得増幅器の
利得制御のための検出回路をドロップアウト検出時に保
持する必要のない新規なドロップアウト補償回路に関す
るものである。A. Industrial application fields B. Summary of the invention C. Prior art [Fig. 2] D. Problems to be solved by the invention E. Means to solve the problems F. Embodiment a. Circuit and operation [ FIG. 1] b. Function G. Effect of the Invention (A. Industrial Application Field) The present invention relates to a novel dropout compensation circuit. More specifically, the present invention relates to a novel dropout compensation circuit for a VTR or the like, which does not require a detection circuit for controlling the gain of a variable gain amplifier disposed after the delay element when the dropout is detected. It is.
(B.発明の概要) 本発明ドロップアウト補償回路は、信号入力端子と信
号出力端子とを結ぶ本線上に設けられた2位置切替用の
スイッチ手段と、本線から分岐した遅延線上に設けられ
た可変利得増幅回路と、該可変利得増幅回路の利得制御
用に設けられた自動利得制御用検出回路とを備えたドロ
ップアウト補償回路において、上記自動利得制御用検出
回路の一方の入力端子には遅延線を経た遅延信号が入力
され、他方の入力端子にはスイッチ手段を経た信号が入
力されるように該入力端子をスイッチ手段の出力側端子
に接続し、ドロップアウト検出時における自動利得制御
用検出回路の出力保持のための制御を不要とし、この時
の信号レベルの変動を低減することができるようにした
ものである。(B. Summary of the Invention) The dropout compensation circuit of the present invention is provided on a two-position switching switch provided on a main line connecting a signal input terminal and a signal output terminal, and on a delay line branched from the main line. In a dropout compensating circuit comprising a variable gain amplifier circuit and an automatic gain control detecting circuit provided for controlling the gain of the variable gain amplifier circuit, a delay is provided to one input terminal of the automatic gain control detecting circuit. The input terminal is connected to the output side terminal of the switch means so that the delay signal passed through the line is input and the signal passed through the switch means is input to the other input terminal, and the detection for automatic gain control at the time of dropout detection is performed. The control for holding the output of the circuit is not required, and the fluctuation of the signal level at this time can be reduced.
(C.従来技術)[第2図] VTRにおける再生時のように、テープの損傷やテープ
へのヘッドのあたり具合等によって正規の信号の取り出
しが不可能となる、所謂ドロップアウトの生じた箇所を
補正する必要があり、このためのDOC(ドロップアウト
コンペンセーター)回路と称されるものがあり、その一
例としては特開昭62−164398号公報に示されたものがあ
る。(C. Prior Art) [Fig. 2] Where a so-called dropout occurs, where a legitimate signal cannot be extracted due to damage to the tape or the condition of the head hitting the tape, such as during playback on a VTR. Therefore, there is a circuit called a DOC (dropout compensator) circuit for this purpose, and an example thereof is disclosed in Japanese Patent Application Laid-Open No. 62-164398.
このDOC回路によるドロップアウトの補償方法な入力
信号の本線と遅延線を経た遅延信号との切替を行なうDO
Cスイッチを設け、これがDOC検波回路から制御パルス
(以下、「DOCパルス」と言う。)によってスイッチン
グ制御され、これによって欠陥のある部分をそのライン
相関のある前の信号で穴埋めするようにしている。A DO that switches between the main line of the input signal and the delay signal via the delay line, which is a method of compensating for the dropout by this DOC circuit
A C switch is provided, which is switching-controlled by a control pulse (hereinafter, referred to as a “DOC pulse”) from the DOC detection circuit, thereby filling a defective portion with the signal having the line correlation before. .
そして、このようなDOC回路には遅延線上に設けられ
た可変利得増幅器の利得制御をAGC検出回路によって行
なうようにしたものがある。この場合にはAGC検出回路
の一方の入力端子にはDOCスイッチの手前から入力信号
(以下、「スルー信号」と呼び、「YTH」と記す。)が
送られてくるように(第1図破線参照)なっているが、
ドロップアウト検出時(以下、「DOC時」と言う。)に
おいて、この入力信号には欠陥が生じておりノイズとな
るため、AGC検出回路の出力を保持する必要がある。そ
こで、従来は、第2図に示すように、AGC検出回路aの
差動対を構成するNPNトランジスタb、b′のエミッタ
側に設けられた定電流源cをDOCパルスに同期した制御
信号CSによって強制的にオフし、これによって、AGC検
出回路aの出力側に設けられたコンデンサdに蓄えられ
た電荷が保持されるようになっていた。Some of such DOC circuits control the gain of a variable gain amplifier provided on a delay line by an AGC detection circuit. In this case, an input signal (hereinafter, referred to as “through signal” and described as “Y TH ”) is sent to one input terminal of the AGC detection circuit from just before the DOC switch (FIG. 1). (See broken line)
At the time of dropout detection (hereinafter referred to as “DOC time”), this input signal has a defect and becomes noise, so it is necessary to hold the output of the AGC detection circuit. Therefore, conventionally, as shown in FIG. 2, a control signal CS in which a constant current source c provided on the emitter side of NPN transistors b and b 'forming a differential pair of an AGC detection circuit a is synchronized with a DOC pulse. Forcibly turns off, thereby holding the charge stored in the capacitor d provided on the output side of the AGC detection circuit a.
尚、一方のトランジスタbのベースにスルー信号YTH
が加わり、他方のトランジスタb′のベースには遅延線
を介した遅延信号(以下、これを「Yd」とする。)が入
力される。The through signal Y TH is connected to the base of one transistor b.
And a delay signal (hereinafter referred to as “Y d ”) is input to the base of the other transistor b ′ via a delay line.
(D.発明が解決しようとする課題) ところで、上記したような方法では、ドロップアウト
の期間が長いとコンデンサのリーク電流により、保持電
圧が変化してしまい、DOC時の信号レベルが変化(低
下)してしまうという問題がある。(D. Problems to be Solved by the Invention) In the method described above, if the dropout period is long, the holding voltage changes due to the leakage current of the capacitor, and the signal level at the time of DOC changes (drops). ).
(E.課題を解決するための手段) そこで、本発明ドロップアウト補償回路は、上記した
課題を解決するために、信号入力端子と信号出力端子と
を結ぶ本線上に設けられ、ドロップアウト検出時に切り
換えられる2位置切替用のスイッチ手段と、スイッチ手
段の出力側端子の後段において本線から分岐した遅延線
上に設けられた遅延要素及びその後段に配置された可変
利得増幅回路と、可変利得増幅回路の利得制御用に該可
変利得増幅回路の後段に設けられた自動利得制御用検出
回路とを備えたドロップアウト補償回路であって、下記
の(イ)乃至(ハ)に示す構成を有するものである。(E. Means for Solving the Problems) Therefore, in order to solve the above-described problems, the dropout compensation circuit of the present invention is provided on a main line connecting a signal input terminal and a signal output terminal, and detects a dropout. Switch means for two-position switching, a delay element provided on a delay line branched from the main line at a stage subsequent to the output terminal of the switch means, a variable gain amplifier circuit arranged at a stage subsequent thereto, and a variable gain amplifier circuit. A dropout compensating circuit including an automatic gain control detecting circuit provided at a subsequent stage of the variable gain amplifying circuit for gain control, and having a configuration shown in the following (a) to (c). .
(イ)スイッチ手段における2つの入力側端子のうちの
一方の端子には信号入力端子からの信号が供給され、他
方の端子には遅延要素及び可変利得増幅回路を経た遅延
信号が供給されるとともに、ドロップアウト検出時には
該遅延信号が選択されて信号出力端子に出力されるこ
と。(A) A signal from a signal input terminal is supplied to one of two input terminals of the switch means, and a delay signal having passed through a delay element and a variable gain amplifier circuit is supplied to the other terminal. When the dropout is detected, the delay signal is selected and output to the signal output terminal.
(ロ)自動利得制御用検出回路が差動アンプを用いて構
成され、その出力端子にはコンデンサが設けられている
こと。(B) The detection circuit for automatic gain control is configured using a differential amplifier, and a capacitor is provided at the output terminal.
(ハ)自動利得制御用検出回路における一方の入力端子
には遅延信号が入力され、他方の入力端子にはスイッチ
手段を経た後の信号が入力されるように該入力端子がス
イッチ手段の出力側端子に接続されており、かつ自動利
得制御用検出回路の出力信号がコンデンサを介して可変
利得増幅回路への制御信号として送出されること。(C) In the automatic gain control detection circuit, the input terminal is connected to the output side of the switch means so that the delay signal is input to one input terminal and the signal after passing through the switch means is input to the other input terminal. Connected to a terminal, and an output signal of the automatic gain control detection circuit is transmitted as a control signal to the variable gain amplifier circuit via a capacitor.
従って、本発明ドロップアウト補償回路によれば、自
動利得制御用検出回路の一方の入力端子に入力される信
号をスイッチ手段の直後から取り入れるようにしている
ので、DOC時における自動利得制御用検出回路の出力保
持の制御が不要であり、よって、この時の信号レベルの
変動も少ない。Therefore, according to the dropout compensation circuit of the present invention, the signal input to one input terminal of the automatic gain control detection circuit is taken in immediately after the switch means. It is not necessary to control the output holding, so that the signal level at this time does not fluctuate much.
(F.実施例) 以下に、本発明ドロップアウト補償回路の詳細を図示
した実施例に従って説明する。(F. Embodiment) Hereinafter, the details of the dropout compensation circuit of the present invention will be described with reference to the illustrated embodiment.
(a.回路及び動作)[第1図] 図中1はDOC回路であり、ドロップアウト検出時は帰
還型のくし型フィルターと同様の回路構成とされてい
る。(A. Circuit and Operation) [FIG. 1] In FIG. 1, reference numeral 1 denotes a DOC circuit, which has the same circuit configuration as a feedback-type comb filter when dropout is detected.
2は信号入力端子であり、例えばY(輝度)信号や復
調Y−FM信号等が入力される。A signal input terminal 2 receives, for example, a Y (luminance) signal and a demodulated Y-FM signal.
3はDOCスイッチであり、その入力側端子3aが上記信
号入力端子2に接続されており、他方の入力側端子3bが
後述するクランプ回路の出力端子に接続されている。Reference numeral 3 denotes a DOC switch whose input terminal 3a is connected to the signal input terminal 2 and whose other input terminal 3b is connected to an output terminal of a clamp circuit described later.
そして、DOCスイッチ3の出力側端子3cと信号出力端
子4とを結ぶラインが本線5とされる。The line connecting the output terminal 3 c of the DOC switch 3 and the signal output terminal 4 is the main line 5.
6はDOC検波回路であり、DOC時にはDOCスイッチ3にD
OCパルスを送出し、第1図に2点鎖線で示すようにその
接点を入力側端子3b側に切替えるようになっている。Reference numeral 6 denotes a DOC detection circuit.
An OC pulse is transmitted and its contact is switched to the input terminal 3b as shown by a two-dot chain line in FIG.
7は遅延要素であり、信号出力端子4の手前で分岐し
た遅延線8上に設けられており、例えば、CCD等が用い
られる。Reference numeral 7 denotes a delay element, which is provided on a delay line 8 branched before the signal output terminal 4, and for example, a CCD or the like is used.
9はVCA(電圧制御型可変離取増幅器)であり、遅延
要素7の後段に配置されている。該VCA9は、後述するAG
C検出回路からの制御信号によって、その利得が制御さ
れるようになっており、遅延要素7による利得損失を補
償するために設けられている。Reference numeral 9 denotes a VCA (Voltage Controlled Variable Separation Amplifier), which is arranged downstream of the delay element 7. The VCA 9 is described in AG
The gain is controlled by a control signal from the C detection circuit, and is provided to compensate for the gain loss due to the delay element 7.
10はクランプ回路であり、上記VCA9の後段に配置され
ており、遅延信号のDCレベルを本信号のDCレベルに合わ
せるためのレベル調整用に設けられている。Reference numeral 10 denotes a clamp circuit, which is arranged at the subsequent stage of the VCA 9 and is provided for level adjustment for adjusting the DC level of the delay signal to the DC level of the main signal.
11はAGC検出回路であり差動アンプを用いた構成とさ
れ、その入力端子の一方がDOCスイッチ3の出力側端子3
cに接続されており、他方の入力端子がクランプ回路10
の出力端子に接続されている。Reference numeral 11 denotes an AGC detection circuit which has a configuration using a differential amplifier. One of its input terminals is an output terminal 3 of the DOC switch 3.
c and the other input terminal is connected to the clamp circuit 10
Output terminal.
12はコンデンサであり、上記AGC検出回路11の出力端
子と接地ラインとの間に介挿されており、コンデンサ12
の端子電圧が前記VCA9への制御信号として送出されるよ
うになっている。Reference numeral 12 denotes a capacitor, which is interposed between the output terminal of the AGC detection circuit 11 and a ground line.
Is transmitted as a control signal to the VCA 9.
(b.作用) しかして、上記ドロップアウト補償回路1にあって
は、従来のようにAGC検出回路11の一方に入力される信
号をDOCスイッチ3の手前(第1図破線参照)ではな
く、DOCスイッチ3を介した信号としてその出力側端子3
cから取り込んでいるので、DOC時にAGC検出回路11の出
力保持のための制御が不要である。(B. Operation) In the dropout compensation circuit 1, the signal input to one of the AGC detection circuits 11 is not the signal before the DOC switch 3 (see the broken line in FIG. 1), as in the prior art. Output terminal 3 as a signal via DOC switch 3
Since the data is acquired from c, control for holding the output of the AGC detection circuit 11 at the time of DOC is unnecessary.
よって、コンデンサ12のリーク電流による不都合はな
く、また、DOC時における回路の時定数が小さくて済
む。Therefore, there is no inconvenience due to the leakage current of the capacitor 12, and the time constant of the circuit at the time of DOC can be small.
(G.発明の効果) 以上に記載したところから明らかなように本発明ドロ
ップアウト補償回路は、信号入力端子と信号出力端子と
を結ぶ本線上に設けられ、ドロップアウト検出時に切り
換えられる2位置切替用のスイッチ手段と、スイッチ手
段の出力側端子の後段において本線から分岐した遅延線
上に設けられた遅延要素及びその後段に配置された可変
利得増幅回路と、可変利得増幅回路の利得制御用に該可
変利得増幅回路の後段に設けられた自動利得制御用検出
回路とを備えたドロップアウト補償回路であって、下記
に示す(イ)乃至(ハ)の事項を特徴とする。(G. Effects of the Invention) As is clear from the above description, the dropout compensation circuit of the present invention is provided on the main line connecting the signal input terminal and the signal output terminal, and is switched at two positions when dropout is detected. Switch means, a delay element provided on a delay line branched from the main line at a stage subsequent to the output terminal of the switch means, and a variable gain amplifier circuit arranged at a subsequent stage, and a variable gain amplifier circuit for controlling the gain of the variable gain amplifier circuit. A dropout compensating circuit including an automatic gain control detecting circuit provided at a subsequent stage of a variable gain amplifying circuit, characterized by the following items (a) to (c).
(イ)スイッチ手段における2つの入力側端子のうちの
一方の端子には信号入力端子からの信号が供給され、他
方の端子には遅延要素及び可変利得増幅回路を経た遅延
信号が供給されるとともに、ドロップアウト検出時には
該遅延信号が選択されて信号出力端子に出力されるこ
と。(A) A signal from a signal input terminal is supplied to one of two input terminals of the switch means, and a delay signal having passed through a delay element and a variable gain amplifier circuit is supplied to the other terminal. When the dropout is detected, the delay signal is selected and output to the signal output terminal.
(ロ)自動利得制御用検出回路が差動アンプを用いて構
成され、その出力端子にはコンデンサが設けられている
こと。(B) The detection circuit for automatic gain control is configured using a differential amplifier, and a capacitor is provided at the output terminal.
(ハ)自動利得制御用検出回路における一方の入力端子
には遅延信号が入力され、他方の入力端子にはスイッチ
手段を経た後の信号が入力されるように該入力端子がス
イッチ手段の出力側端子に接続されており、かつ自動利
得制御用検出回路の出力信号がコンデンサを介して可変
利得増幅回路への制御信号として送出されること。(C) In the automatic gain control detection circuit, the input terminal is connected to the output side of the switch means so that the delay signal is input to one input terminal and the signal after passing through the switch means is input to the other input terminal. Connected to a terminal, and an output signal of the automatic gain control detection circuit is transmitted as a control signal to the variable gain amplifier circuit via a capacitor.
従って、本発明ドロップアウト補償回路によれば、自
動利得制御用検出回路の一方の入力端子が入力される入
力信号をスイッチ手段の直後から取り入れるようにして
いるので、DOC時における自動利得制御用検出回路の出
力保持の制御が不要であり、よって、この時の信号レベ
ルの変動も少なく、しかも、このために回路構成が複雑
化してコストの上昇を招くこともない。Therefore, according to the dropout compensation circuit of the present invention, the input signal input to one of the input terminals of the automatic gain control detection circuit is taken in immediately after the switch means. It is not necessary to control the output holding of the circuit, so that the signal level does not fluctuate at this time, and the circuit configuration is not complicated and the cost does not increase.
第1図は本発明ドロップアウト補償回路の実施の一例を
示すブロック図であり、第2図は従来のドロップアウト
補償回路におけるAGC検出回路の保持方法の一例を示す
要部の回路図である。 符号の説明 1……ドロップアウト補償回路、 2……信号入力端子、 3……スイッチ手段、3a、3b……スイッチ手段の入力側
端子、 3c……スイッチ手段の出力側端子、 4……信号出力端子、5……本線、 7……遅延要素、8……遅延線、 9……可変利得増幅回路、 11……自動利得制御用検出回路、12……コンデンサFIG. 1 is a block diagram showing an embodiment of a dropout compensation circuit according to the present invention, and FIG. 2 is a circuit diagram of a main part showing an example of a holding method of an AGC detection circuit in a conventional dropout compensation circuit. DESCRIPTION OF SYMBOLS 1 ... dropout compensation circuit 2 ... signal input terminal 3 ... switch means 3a, 3b ... input terminal of switch means 3c ... output terminal of switch means 4 ... signal Output terminal, 5: main line, 7: delay element, 8: delay line, 9: variable gain amplifier circuit, 11: detection circuit for automatic gain control, 12: capacitor
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭59−43685(JP,A) 特開 昭62−164398(JP,A) 特開 平3−48591(JP,A) (58)調査した分野(Int.Cl.6,DB名) H04N 5/91 - 5/956 H04N 9/79 - 9/898 ────────────────────────────────────────────────── ─── Continuation of front page (56) References JP-A-59-43685 (JP, A) JP-A-62-164398 (JP, A) JP-A-3-48591 (JP, A) (58) Field (Int.Cl. 6 , DB name) H04N 5/91-5/956 H04N 9/79-9/898
Claims (1)
上に設けられ、ドロップアウト検出時に切り換えられる
2位置切替用のスイッチ手段と、 上記スイッチ手段の出力側端子の後段において本線から
分岐した遅延線上に設けられた遅延要素及びその後段に
配置された可変利得増幅回路と、 上記可変利得増幅回路の利得制御用に該可変利得増幅回
路の後段に設けられた自動利得制御用検出回路とを備え
たドロップアウト補償回路であって、 (イ)上記スイッチ手段における2つの入力側端子のう
ちの一方の端子には上記信号入力端子からの信号が供給
され、他方の端子には上記遅延要素及び可変利得増幅回
路を経た遅延信号が供給されるとともに、ドロップアウ
ト検出時には該遅延信号が選択されて上記信号出力端子
に出力されること、 (ロ)上記自動利得制御用検出回路が差動アンプを用い
て構成され、その出力端子にはコンデンサが設けられて
いること、 (ハ)上記自動利得制御用検出回路における一方の入力
端子には上記遅延信号が入力され、他方の入力端子には
上記スイッチ手段を経た後の信号が入力されるように該
入力端子がスイッチ手段の出力側端子に接続されてお
り、かつ自動利得制御用検出回路の出力信号が上記コン
デンサを介して上記可変利得増幅回路への制御信号とし
て送出されること を特徴とするドロップアウト補償回路。1. A two-position switching switch means provided on a main line connecting a signal input terminal and a signal output terminal and switched at the time of dropout detection, and branched from the main line at a stage subsequent to an output terminal of the switch means. A delay element provided on the delay line and a variable gain amplifier circuit disposed at a stage subsequent thereto, and a detection circuit for automatic gain control provided at a subsequent stage of the variable gain amplifier circuit for controlling the gain of the variable gain amplifier circuit. (A) a signal from the signal input terminal is supplied to one of two input-side terminals of the switch means, and the delay element and A delay signal that has passed through the variable gain amplifier circuit is supplied, and when a dropout is detected, the delay signal is selected and output to the signal output terminal; B) the automatic gain control detection circuit is configured using a differential amplifier, and a capacitor is provided at an output terminal thereof; (c) one input terminal of the automatic gain control detection circuit is The input terminal is connected to the output side terminal of the switch means so that the delay signal is input, and the signal after passing through the switch means is input to the other input terminal, and the automatic gain control detection circuit An output signal is sent out as a control signal to the variable gain amplifier circuit via the capacitor.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1185772A JP2969656B2 (en) | 1989-07-18 | 1989-07-18 | Dropout compensation circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1185772A JP2969656B2 (en) | 1989-07-18 | 1989-07-18 | Dropout compensation circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0349491A JPH0349491A (en) | 1991-03-04 |
JP2969656B2 true JP2969656B2 (en) | 1999-11-02 |
Family
ID=16176619
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1185772A Expired - Fee Related JP2969656B2 (en) | 1989-07-18 | 1989-07-18 | Dropout compensation circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2969656B2 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5398114A (en) * | 1991-09-20 | 1995-03-14 | Samsung Electronics Co., Ltd. | Circuit for compensating for the drop-out of a reproduced video signal |
-
1989
- 1989-07-18 JP JP1185772A patent/JP2969656B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH0349491A (en) | 1991-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2969656B2 (en) | Dropout compensation circuit | |
US4456927A (en) | Video circuitry | |
US4424528A (en) | Video circuit | |
EP0546441B1 (en) | Recursive comb filter | |
KR940000972B1 (en) | Reproduced fm signal processing circuit | |
JPH0722413B2 (en) | Signal processor | |
US5633690A (en) | Automatic gain control circuit of a video processing system and method therefor | |
KR0121802B1 (en) | Automatic gain control circuit for reproduced signals | |
JP2790049B2 (en) | Recording device | |
JP3287483B2 (en) | Sample hold circuit and output circuit | |
JPS6327497Y2 (en) | ||
KR960007566Y1 (en) | Voice signal processing circuit | |
JP2538316B2 (en) | Noise removal circuit | |
JPH05282782A (en) | Magnetic recording and reproducing device | |
KR940000540Y1 (en) | Delayed time compensating apparatus | |
JP2623032B2 (en) | Comb type filter circuit | |
JPH067645Y2 (en) | AGC circuit | |
JP3097691B2 (en) | Comb filter device | |
KR930007373Y1 (en) | Auto picture control circuit | |
KR900008892Y1 (en) | Compensating circuit of audio signal defficiency for vtr | |
JPH01152883A (en) | Dropout compensation circuit | |
JPS6198007A (en) | Automatic gain controller | |
JPS62245886A (en) | Dropout compensation device | |
JPS5927553B2 (en) | Color signal processing circuit for color television receivers | |
JPS6245753B2 (en) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |