JP2888516B2 - Electronic organizer - Google Patents

Electronic organizer

Info

Publication number
JP2888516B2
JP2888516B2 JP12000487A JP12000487A JP2888516B2 JP 2888516 B2 JP2888516 B2 JP 2888516B2 JP 12000487 A JP12000487 A JP 12000487A JP 12000487 A JP12000487 A JP 12000487A JP 2888516 B2 JP2888516 B2 JP 2888516B2
Authority
JP
Japan
Prior art keywords
schedule
date
address
input
code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP12000487A
Other languages
Japanese (ja)
Other versions
JPS63285662A (en
Inventor
貴 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP12000487A priority Critical patent/JP2888516B2/en
Publication of JPS63285662A publication Critical patent/JPS63285662A/en
Application granted granted Critical
Publication of JP2888516B2 publication Critical patent/JP2888516B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Calculators And Similar Devices (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、いわゆるスケジュール機能を備えた電子手
帳に関するものである。 [従来の技術] 従来から知られている電子手帳のスケジュール機能
は、ある特定の年月日に属する記憶内容(行動予定)
を表示するか、または、同一の月に属する日のうち、
スケジュールが記憶されている該当日に特定のマークを
付してカレンダ表示する、といったものであった。 [発明が解決しようとする問題点] このように、従来の電子手帳では、記憶されている内
容を確認できるのは1日単位であり、長期間にわたって
スケジュールを確認しようとすると記憶されている情報
が大幅に圧縮されてしまい(例えば、スケジュールの有
無しか判明しない)、一覧性および読出情報量に欠ける
という欠点があった。 すなわち、従来から知られている電子手帳は実装メモ
リの大容量化にも拘らず、記憶内容の管理に関しては短
期的な用途に向いたものでしかなく、スケジューラとし
て充分な機能を有しているとは言い難いものであった。 よって本発明の目的は、上述の点に鑑み、入力された
スケジュール項目のうち指示されたスケジュール項目が
登録されている日付を抽出して一括して表示することに
より、指示したスケジュール項目が登録されている日付
を長い期間にわたって容易に把握することができる電子
手帳を提供することにある。 [問題点を解決するための手段] 上記の目的を達成するために、本発明に係る電子手帳
は、スケジュール項目を入力する入力手段と、前記入力
されたスケジュール項目を日付に対応して記憶する記憶
手段と、スケジュール項目の検索を指示する指示手段
と、前記指示手段により検索指示されたスケジュール項
目が対応付けられている日付を、前記記憶手段の中から
抽出する抽出手段と、前記抽出手段により抽出された日
付を一括して表示するよう制御する制御手段とを有する
ものである。 [実施例] 以下、実施例に基づいて本発明を詳細に説明する。 第1図は、本発明に係る電子手帳の全体構成図であ
る。すなわち、スケジュール機能を有する電子手帳にお
いて、複数種類のスケジュール項目コードを発生するコ
ード発生手段Aと、前記スケジュール項目コードのいず
れかを各々の年月日に対応させて記憶する記憶手段B
と、前記記憶手段に記憶されたスケジュール項目コード
のうち所望のスケジュール項目コードに該当する年月日
を抽出する選択手段Cと、前記選択手段によって抽出さ
れた該当年月日を一括して表示する表示手段Dを具備す
るものである。 第2図は、本発明を適用したその他の一実施例を示す
ブロック図である。本図において、1は中央処理装置
(CPU)であり、以下に述べる各構成要素の制御(第5
図参照)を司るための各種演算・論理判断等を行う。 2はキーボードであり、年月日コードを入力するため
の年月日指定キーDS,文字・記号コードを入力する入力I
T,第5図に示す制御の実行を指示する実行キーEXEを有
する。 3はリード・オンリー・メモリ(ROM)であり、第5
図のフローチャートに従った制御プログラムを格納する
プログラムエリアPAを有する。 4はカレンダ計算器であり、CPU1からの命令により年
月日に関する計算ならびに年月日に対応したアドレスの
発生を行う。 5はランダム・アクセス・メモリ(RAM)である。こ
のRAM5は、キーボード2の年月日指定キーDSによって指
定された年月日に対応させて入力キーITより入力された
スケジュール項目(第3図に関して後に詳述する)およ
び行動予定を記憶するスケジュールエリアSCH,スケジュ
ールエリアSCHのうち現在検索しているアドレスを記憶
するスケジュールアドレスカウンタDC,キーボード2の
年月日指定キーDSより入力された検索終了日に対応する
スケジュールエリアSCH内のアドレスを記憶するスケジ
ュールアドレスレジスタED,キーボード2の入力キーIT
より入力されたスケジュール項目(すなわち、検索時の
抽出条件たる文字・記号コード):例えば会議/出張/
商談を表すITM(A)/ITM(B)/ITM(C)を記憶する
指定コードレジスタSP,検索時に抽出された年月日コー
ドを蓄積する年月日バッファDAT,抽出された年月日コー
ドを年月日バッファDATに記憶させるためのアドレス
(第4図に示すB,B+1,B+2など)を記憶する年月日ア
ドレスカウンタDATCを有する。 6は表示器であり、RAM5のスケジュールエリアSCHに
記憶されている内容の表示や、第5図において詳述する
制御に従って検索された年月日コードに対応する年月日
の一括表示を行う。 第3図は、上記スケジュールエリアSCHのメモリ割り
つけ態様を示す図である。本図において、ITMはキーボ
ードの入力キーITより入力された上記スケジュール項目
ITM(A)〜ITM(C)のいずれかであり、年月日指定キ
ーDSより入力された年月日コードから算出されるアドレ
スA,A+1,A+2…に格納されている。 第4図は、上記年月日バッファDATのメモリ割りつけ
態様を示す図である。本図に示されるように、アドレス
B番地を先頭にして、第5図に示す手順に従って検索さ
れた年月日コードDATEが順次格納されている。 以上の構成による電子手帳のCPU制御手順を、第5図
のフローチャートを参照して以下に説明する。 既に、年月日指定キーDSおよび入力キーITによってス
ケジュール項目ITM(A)〜ITM(C)および行動予定が
スケジュールエリアSCHに記憶されているものとする。 まず、年月日指定キーDSによって指定されている検索
開始年月日コードに基づき、スケジュールエリアSCH内
の対応するアドレスADRA(例えば、A番地)を算出し
(ステップF1)、そのアドレス値をスケジュールアドレ
スカウンタSCに格納する(ステップF2)。 次に、年月日指定キーDSによって指定されている検索
終了年月日コードに基づき、スケジュールエリアSCH内
の対応するアドレスADRA(例えば、A+n番地)を算出
し(ステップF3)、そのアドレス値をスケジュールアド
レスレジスタEDに格納する(ステップF4)。 その後、入力キーITによって入力されているスケジュ
ール項目(ITM(A)〜ITM(C)のいずれか)を指定コ
ードレジスタSPに格納する(ステップF5)。 次のステップF6では、年月日アドレスカウンタDATCに
アドレスB番地(すなわち、年月日バッファDATの先頭
番地)を初期設定する。 ステップF7では、スケジュールアドレスカウンタDCの
内容と、スケジュールアドレスレジスタEDの内容とを比
較し、スケジュールアドレスカウンタDCの内容の方が大
きければこの制御を終了する。他方、スケジュールアド
レスカウンタDCの内容がスケジュールアドレスレジスタ
EDの内容以下であれば、ステップF8に進む。 ステップF8では、スケジュールアドレスカウンタDCに
よって示されるスケジュールエリアSCH内のアドレス(D
C)番地からスケジュール項目ITMを読み出す。 ステップF9では、指定コードレジスタSPの内容と、先
のステップF8で得られたスケジュール項目ITMが等しい
か否かを判定する。その結果、読み出されたスケジュー
ル項目ITMが指定コードレジスタSPの内容と等しくなけ
れば、ステップF13においてスケジュールアドレスカウ
ンタDCの内容を更新してステップF7に戻る。また、ITM
=(SP)のときには、ステップF10以降の処理へ進む。 ステップF10では、スケジュールアドレスカウンタDC
の内容から対応する年月日コードDATEを算出し、得られ
た年月日コードDATEを年月日アドレスカウンタDATCによ
って示される年月日バッファDAT内のアドレス(DATC)
番地に格納する(ステップF11)。 ステップF12においては、年月日アドレスカウンタDAT
Cの内容を更新し、さらにステップF13にてスケジュール
アドレスカウンタDCの内容を更新した後、ステップF7へ
戻る。 以上の制御により、特定のスケジュール内容(スケジ
ュール項目)をもつ年月日の検索を、年月日指定キーDS
によって指示された期間のみに限って実行することが可
能となる。 [発明の効果] 以上説明した通り、本発明によれば、入力されたスケ
ジュール項目のうち指示されたスケジュール項目が登録
されている日付を抽出して一括して表示するので、指示
したスケジュール項目が登録されている日付を長い期間
にわたって容易に把握することが可能となる。
The present invention relates to an electronic organizer having a so-called schedule function. [Prior Art] A conventionally known schedule function of an electronic organizer has a function of storing contents (action plan) belonging to a specific date.
, Or a day that belongs to the same month
A specific mark is attached to the corresponding day on which the schedule is stored, and the calendar is displayed. [Problems to be Solved by the Invention] As described above, in the conventional electronic organizer, the stored contents can be confirmed only on a daily basis. Is greatly compressed (for example, only the presence or absence of a schedule is known), and there is a disadvantage that the listability and the amount of read information are lacking. In other words, the conventionally known electronic organizer is not suitable for short-term use with respect to storage content management, despite the large capacity of the mounted memory, and has a sufficient function as a scheduler. It was hard to say. Therefore, in view of the above, an object of the present invention is to register a designated schedule item by extracting dates at which the designated schedule item is registered from among the input schedule items and displaying the dates collectively. It is an object of the present invention to provide an electronic organizer that allows a user to easily know a date that has been set for a long period of time. [Means for Solving the Problems] In order to achieve the above object, an electronic organizer according to the present invention stores input means for inputting schedule items and stores the input schedule items in correspondence with dates. Storage means, instructing means for instructing a search for a schedule item, extracting means for extracting a date associated with the schedule item searched for by the instructing means from the storing means, Control means for controlling the extracted dates to be displayed collectively. EXAMPLES Hereinafter, the present invention will be described in detail based on examples. FIG. 1 is an overall configuration diagram of an electronic organizer according to the present invention. That is, in an electronic organizer having a schedule function, a code generating means A for generating a plurality of types of schedule item codes, and a storage means B for storing any one of the schedule item codes in association with respective dates.
Selecting means C for extracting a date corresponding to a desired schedule item code among the schedule item codes stored in the storage means; and displaying the relevant date extracted by the selecting means collectively. It has display means D. FIG. 2 is a block diagram showing another embodiment to which the present invention is applied. In the figure, reference numeral 1 denotes a central processing unit (CPU), which controls each component described below (fifth embodiment).
Various calculations and logic judgments are performed to control the operation (see the figure). Reference numeral 2 denotes a keyboard, which is a key DS for inputting a date code and an input I for inputting a character / symbol code.
T has an execution key EXE for instructing execution of the control shown in FIG. Reference numeral 3 denotes a read only memory (ROM).
It has a program area PA for storing a control program according to the flowchart in the figure. Reference numeral 4 denotes a calendar calculator which performs calculations relating to the date and generates an address corresponding to the date according to an instruction from the CPU 1. 5 is a random access memory (RAM). The RAM 5 stores a schedule item (to be described later in detail with reference to FIG. 3) and an action schedule which are input from the input key IT in correspondence with the date specified by the date specifying key DS of the keyboard 2. The area SCH, the schedule address counter DC for storing the currently searched address in the schedule area SCH, and the address in the schedule area SCH corresponding to the search end date input from the year / month / day designation key DS of the keyboard 2 are stored. Schedule address register ED, input key IT of keyboard 2
A schedule item (ie, a character / symbol code which is an extraction condition at the time of retrieval) input from: a meeting / business trip /
Designated code register SP for storing ITM (A) / ITM (B) / ITM (C) representing business negotiation, date / time buffer DAT for storing date / time code extracted during search, extracted date / time code Has a date address counter DATC for storing addresses (B, B + 1, B + 2, etc. shown in FIG. 4) for storing in the date buffer DAT. Reference numeral 6 denotes a display, which displays the contents stored in the schedule area SCH of the RAM 5 and collectively displays the date corresponding to the date code searched according to the control described in detail in FIG. FIG. 3 is a diagram showing a memory allocation mode of the schedule area SCH. In this figure, ITM is the above schedule item input from the input key IT on the keyboard
It is any of ITM (A) to ITM (C) and is stored in addresses A, A + 1, A + 2,... Calculated from the date code input from the date specifying key DS. FIG. 4 is a diagram showing a memory allocation mode of the date buffer DAT. As shown in the figure, starting from the address B, the date DATE searched in accordance with the procedure shown in FIG. 5 is sequentially stored. The CPU control procedure of the electronic organizer having the above configuration will be described below with reference to the flowchart of FIG. It is assumed that the schedule items ITM (A) to ITM (C) and the action schedule have already been stored in the schedule area SCH by the date specifying key DS and the input key IT. First, a corresponding address ADRA (for example, address A) in the schedule area SCH is calculated based on the search start date code specified by the date specifying key DS (step F1), and the address value is scheduled. It is stored in the address counter SC (step F2). Next, a corresponding address ADRA (for example, address A + n) in the schedule area SCH is calculated based on the search end date code designated by the date designation key DS (step F3), and the address value is calculated. It is stored in the schedule address register ED (step F4). Thereafter, the schedule item (any of ITM (A) to ITM (C)) input by the input key IT is stored in the designated code register SP (step F5). In the next step F6, an address B (that is, the start address of the date buffer DAT) is initialized in the date address counter DATC. In step F7, the content of the schedule address counter DC is compared with the content of the schedule address register ED. If the content of the schedule address counter DC is larger, this control is ended. On the other hand, the contents of the schedule address counter DC are
If it is equal to or less than the content of the ED, the process proceeds to step F8. In step F8, an address (D in the schedule area SCH indicated by the schedule address counter DC)
C) Read the schedule item ITM from the address. In step F9, it is determined whether or not the content of the designation code register SP is equal to the schedule item ITM obtained in the previous step F8. As a result, if the read schedule item ITM is not equal to the content of the designated code register SP, the content of the schedule address counter DC is updated in step F13, and the process returns to step F7. Also, ITM
If = (SP), the process proceeds to the process after step F10. In step F10, the schedule address counter DC
The corresponding date code DATE is calculated from the contents of, and the obtained date code DATE is the address (DATC) in the date buffer DAT indicated by the date address counter DATC.
The address is stored in the address (step F11). In step F12, the date address counter DAT
After updating the contents of C and further updating the contents of the schedule address counter DC in step F13, the process returns to step F7. With the above control, the search for the date with a specific schedule content (schedule item) is performed using the date / time designation key DS.
Can be executed only during the period instructed. [Effects of the Invention] As described above, according to the present invention, the dates on which the designated schedule items are registered are extracted from the input schedule items and displayed collectively, so that the designated schedule items are displayed. The registered date can be easily grasped over a long period.

【図面の簡単な説明】 第1図は本発明に係る電子手帳の全体構成図、第2図は
本発明の一実施例における構成を示すブロック図、 第3図は第2図に示したRAM内のスケジュールエリアSCH
を詳説する図、 第4図は第2図に示したRAM内の年月日バッファDATを詳
説する図、 第5図は本実施例における中央処理装置の制御手順を示
すフローチャートである。 1……CPU、2……キーボード、3……ROM、4……カレ
ンダ計算器、5……RAM、6……表示器、DS……年月日
指定キー、IT……入力キー、EXE……実行キー、PA……
プログラムエリア、SCH……スケジュールエリア、DC…
…スケジュールアドレスカウンタ、ED……スケジュール
アドレスレジスタ、SP……指定コードレジスタ、DAT…
…年月日バッファ、DATC……年月日アドレスカウンタ。
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is an overall configuration diagram of an electronic organizer according to the present invention, FIG. 2 is a block diagram showing a configuration in an embodiment of the present invention, and FIG. 3 is a RAM shown in FIG. Schedule area SCH in
FIG. 4 is a diagram detailing the date buffer DAT in the RAM shown in FIG. 2, and FIG. 5 is a flowchart showing a control procedure of the central processing unit in the present embodiment. 1 ... CPU, 2 ... Keyboard, 3 ... ROM, 4 ... Calendar calculator, 5 ... RAM, 6 ... Display, DS ... Year / month / day designation key, IT ... Input key, EXE ... … Execution key, PA ……
Program area, SCH ... Schedule area, DC ...
... Schedule address counter, ED ... Schedule address register, SP ... Specified code register, DAT ...
… Date buffer, DATC …… Date address counter.

Claims (1)

(57)【特許請求の範囲】 1.スケジュール項目を入力する入力手段と、 前記入力されたスケジュール項目を日付に対応して記憶
する記憶手段と、 スケジュール項目の検索を指示する指示手段と、 前記指示手段により検索指示されたスケジュール項目が
対応付けられている日付を、前記記憶手段の中から抽出
する抽出手段と、 前記抽出手段により抽出された日付を一括して表示する
よう制御する制御手段と を有することを特徴とする電子手帳。
(57) [Claims] An input unit for inputting a schedule item; a storage unit for storing the input schedule item in association with a date; an instruction unit for instructing a search for the schedule item; and a schedule item searched for by the instruction unit. An electronic organizer, comprising: an extracting unit for extracting a date attached from the storage unit; and a control unit for controlling so as to display the dates extracted by the extracting unit in a lump.
JP12000487A 1987-05-19 1987-05-19 Electronic organizer Expired - Fee Related JP2888516B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12000487A JP2888516B2 (en) 1987-05-19 1987-05-19 Electronic organizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12000487A JP2888516B2 (en) 1987-05-19 1987-05-19 Electronic organizer

Publications (2)

Publication Number Publication Date
JPS63285662A JPS63285662A (en) 1988-11-22
JP2888516B2 true JP2888516B2 (en) 1999-05-10

Family

ID=14775513

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12000487A Expired - Fee Related JP2888516B2 (en) 1987-05-19 1987-05-19 Electronic organizer

Country Status (1)

Country Link
JP (1) JP2888516B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05158886A (en) * 1991-12-10 1993-06-25 Sharp Corp Information processor with schedule management function

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57166660A (en) * 1981-04-06 1982-10-14 Seiko Epson Corp Electronic device for schedule control
JPS61267163A (en) * 1985-05-21 1986-11-26 Sharp Corp Data controller
JPH0778544B2 (en) * 1985-09-10 1995-08-23 カシオ計算機株式会社 Schedule display device
JPH0719268B2 (en) * 1986-10-30 1995-03-06 カシオ計算機株式会社 Schedule memory memory display device

Also Published As

Publication number Publication date
JPS63285662A (en) 1988-11-22

Similar Documents

Publication Publication Date Title
JPH01265356A (en) Computerized management system
JP2888516B2 (en) Electronic organizer
JPH1040247A (en) Data processor
JP2680600B2 (en) Schedule management device
JPH0195360A (en) Work plan supporting device
US5930505A (en) Method for storing a program into an auxiliary memory
JPH04163493A (en) Menu display system
JPH10187610A (en) Starting day setting system for job
JP3639965B2 (en) Model wage output device
CN100444105C (en) Method and system for adding display basic number scale symbol to operation equation
US6311225B1 (en) Method and apparatus for transferring data between process modules
JPH1027084A (en) Display device
JPH11353079A (en) Information processor and history management method
JPH0615313Y2 (en) Data storage device
JPH01260569A (en) Electronic equipment
Strenglein Choosing a Computer Language for Institutional Research. The AIR Professional File No. 6.
JPH05151227A (en) Device for allocating depreciation amount to sections
JP2595714B2 (en) Trace data output editing processor
JP3082940B2 (en) Character processing apparatus and method
JPH01137360A (en) Project plan system
JPS63318637A (en) Multi-task processing method for electronic computer
JPS6254334A (en) Portable computer
JPS63155275A (en) Graphic data access system
JP2001344221A (en) Electronic computer and storage medium
JPH1125198A (en) Table calculation device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees