JP2883364B2 - Timer system for quality control - Google Patents
Timer system for quality controlInfo
- Publication number
- JP2883364B2 JP2883364B2 JP1227503A JP22750389A JP2883364B2 JP 2883364 B2 JP2883364 B2 JP 2883364B2 JP 1227503 A JP1227503 A JP 1227503A JP 22750389 A JP22750389 A JP 22750389A JP 2883364 B2 JP2883364 B2 JP 2883364B2
- Authority
- JP
- Japan
- Prior art keywords
- timer
- display
- time
- signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Measurement Of Predetermined Time Intervals (AREA)
- Beverage Vending Machines With Cups, And Gas Or Electricity Vending Machines (AREA)
- Apparatus For Making Beverages (AREA)
Description
【発明の詳細な説明】 (イ)産業上の利用分野 本発明はコーヒーを抽出するコーヒーブルーワーを始
め、各種飲料を供給するディスペンサーに適用して抽出
飲料の品質を管理するのに利便とした品質管理用タイマ
ーシステムに関する。DETAILED DESCRIPTION OF THE INVENTION (a) Industrial application field The present invention is applied to a coffee brewer for extracting coffee and a dispenser for supplying various beverages, and is a quality which is convenient for controlling the quality of the extracted beverage. It relates to a timer system for management.
(ロ)従来の技術 一般に嗜好飲料として需要の高いコーヒーは、抽出直
後が最も味が良いとされており、美味しいコーヒーを提
供するには本来その都度抽出する必要がある。しかし実
際レストラン等でコーヒーを提供する場合、一般的に
は、一度に多量のコーヒーをデカンタに抽出しておく方
法がとられている。この時、抽出したコーヒーが抽出直
後に全て提供できない場合、時間の経過とともに、味が
劣化し(酸化する)商品価値を損なうため、一定時間
(通常30分程度)したものは廃棄するのが一般的なオペ
レーションであった。この品質に係わる時間管理は、オ
ペレ−タがいちいち時計を見ながら行ない、上記した一
定時間(30分)を過ぎて売れ残りがあったら捨てるよう
にしていた。(B) Conventional technology In general, coffee, which is in high demand as a favorite beverage, is said to have the best taste immediately after extraction, and it is necessary to extract coffee every time in order to provide delicious coffee. However, when actually providing coffee at a restaurant or the like, a method is generally employed in which a large amount of coffee is extracted into a decanter at a time. At this time, if all of the extracted coffee cannot be provided immediately after extraction, the taste deteriorates (oxidizes) over time and the commercial value is impaired. Operation. The operator manages the time related to the quality while watching the clock one by one, and throws away any unsold after the above-mentioned fixed time (30 minutes).
(ハ)発明が解決しようとする課題 しかし、上述した従来方法であると、オペレータは時
計を常に注視しながら抽出後の経過時間を判断せねばな
らず、その時間管理は容易でなかった。特にオペレータ
が不特定多数の場合、いつ抽出したか充分に管理でき兼
ねないと言うのが実態であった。又、タイマーを用いて
より正確な時間管理およびその容易性を得るようにでき
るが、この場合もコーヒーの抽出スイッチとタイマーの
スタートスイッチとを同時に押すという必要が生じ、操
作上未だ充分なものとは言えなかった。(C) Problems to be Solved by the Invention However, according to the above-described conventional method, the operator must judge the elapsed time after the extraction while always watching the clock, and the time management is not easy. In particular, in the case of an unspecified number of operators, it has actually been said that it may not be possible to sufficiently manage when extraction is performed. In addition, it is possible to obtain more accurate time management and its easiness by using a timer, but also in this case, it is necessary to press the coffee brewing switch and the start switch of the timer at the same time, which is still insufficient for operation. I couldn't say.
本発明は上記点に鑑みて成されたもので、抽出機能に
連動して複数個のタイマーを順次動作可能とすると共
に、その経過時間が自動的に一個の表示器に切換表示さ
れて行くようにして、オペレータのコーヒー管理等が容
易となるようにした品質管理用タイマーシステムを提供
することを目的とする。The present invention has been made in view of the above points, and enables a plurality of timers to be sequentially operated in conjunction with an extraction function, and the elapsed time is automatically switched and displayed on one display. Accordingly, an object of the present invention is to provide a quality control timer system that facilitates coffee management and the like by an operator.
(ニ)課題を解決するための手段 本発明に係る品質管理用タイマーシステムは抽出動作
と係わって発生する販売信号のある毎に順次スタート動
作し、抽出以後の経過時間を所定の設定時間に到るまで
カウント動作する少なくとも2個以上のタイマーと、前
記経過時間を表示する単一の表示器と、この表示器には
常に先にスタートしたタイマーのみその経過時間を表示
するように、その該当するタイマーとの接続変換をなす
変換回路と、全てのタイマーの動作中のもと、更に販売
信号が入力した時、最先スタートのタイマーをリセット
し、同タイマーを最後の抽出に係る経過時間カウント用
として機能させると共に、かつ前記変換回路部に作用し
て次先スタートのタイマーに係る経過時間を前記表示器
に切換り表示するように作動する表示切換回路と、前記
設定時間に到達すると作動する警報手段とより成るもの
である。(D) Means for Solving the Problems The quality control timer system according to the present invention sequentially starts each time there is a sales signal generated in connection with the extraction operation, and the elapsed time after the extraction reaches a predetermined set time. At least two timers that operate until counting, a single indicator for displaying the elapsed time, and a corresponding indicator such that only the timer that has started earlier always displays the elapsed time. A conversion circuit that performs connection conversion with the timer, and when all the timers are operating, when the sales signal is further input, the earliest start timer is reset, and the timer is used for counting the elapsed time related to the last extraction And a display switch that operates so as to act on the conversion circuit section to switch and display the elapsed time of the next start timer on the display. And a warning means activated when the set time is reached.
(ホ)作用 抽出スイッチの操作による販売信号を受けて1個目の
タイマーがスタートし、抽出時点以降の経過時間をカウ
ントする。と同時に表示器にはこのタイマーのカウント
時間が表示されるようになっている。2回目の抽出によ
り再度販売信号があると、2個目のタイマーがスタート
し同様に経過時間をカウントする。この時、その経過時
間は表示されない。(E) Operation The first timer starts upon receiving a sales signal by operating the extraction switch, and counts the elapsed time from the time of extraction. At the same time, the display unit displays the count time of this timer. When there is a sales signal again by the second extraction, the second timer starts and similarly counts the elapsed time. At this time, the elapsed time is not displayed.
こうして、販売信号ある毎に順次タイマーはスタート
し、各抽出時点からの経過時間を独自にカウントする。
そして、先にスタートしたタイマーの経過時間を表示器
に表示し、この経過時間が予め設定した設定時間に到る
とブザー等の警報手段を動作させ、オペレータに報らせ
売れ残ったコーヒーを棄却するように促す。In this way, the timer is sequentially started every time a sales signal is received, and the elapsed time from each extraction time is counted independently.
Then, the elapsed time of the timer started earlier is displayed on the display, and when the elapsed time reaches a preset time, an alarm means such as a buzzer is operated, and the operator is reminded and the unsold coffee is rejected. Urge you to
また、抽出を連続的に行って全てのタイマーを作動さ
せ、更に抽出がなされると、その販売信号により最先ス
タート、すなわち表示器に表示中のタイマーを自動的に
リセットし、同タイマーを最後の抽出に係わる経過時間
のカウント用に切換わり機能させる。また同時にこの切
換わったタイマーの次にスタートしているタイマーにて
カウントしている経過時間を上記リセットしたタイマー
に換わってこの表示器に表示させる。このように、抽出
操作に連動して複数のタイマーの順次スタート動作と、
表示器へのタイマー経過時間表示切換を順次移行してい
くことができる。In addition, extraction is performed continuously, all timers are activated, and when further extraction is performed, the earliest start is started by the sales signal, that is, the timer currently displayed on the display is automatically reset, and the timer is terminated. The function is switched for counting the elapsed time related to the extraction. At the same time, the elapsed time counted by the timer started after the switched timer is displayed on this display instead of the reset timer. In this way, the sequential start operation of a plurality of timers in conjunction with the extraction operation,
The switching of the display of the timer elapsed time to the display can be sequentially shifted.
(ヘ)実施例 以下本発明を図面に基き説明する。(F) Example The present invention will be described below with reference to the drawings.
コーヒーブローワーは第1図に示すように、湯タンク
を内蔵した本体1Aと、コーヒ抽出器100と、デカンタ101
とデカンタ101の載置される上下の保温ヒータ板102,103
とより成り、上部保温ヒータ板102は2個目のデカンタ
に抽出する場合、先のデカンタ101が置き換えられるも
のである。104は電源スイッチ、105,106は夫々前記保温
ヒータ板102,103のON、OFFスイッチである。そして、上
部の本体1A正面には操作盤110が設けられ、そこには、
第2図に示すように抽出量の異なる抽出スイッチ111と
それぞれの動作表中ランプ107と、湯温状態表示ランプ1
08と、抽出後の経過時間を表示するタイマー表示部9
と、タイマー動作をクリアーするリセット釦14と、後述
する如く裏タイマーの測定時間を一時的に前記タイマー
表示部9に呼び出し可能とする表示切換釦15とが設けら
れている。As shown in FIG. 1, the coffee blower includes a main body 1A containing a hot water tank, a coffee extractor 100, and a decanter 101.
And the upper and lower heat retaining heater plates 102 and 103 on which the
When the upper heat retaining heater plate 102 is extracted into a second decanter, the former decanter 101 is replaced. Reference numeral 104 denotes a power switch, and reference numerals 105 and 106 denote ON and OFF switches of the heat retention heater plates 102 and 103, respectively. An operation panel 110 is provided in front of the upper body 1A.
As shown in FIG. 2, the extraction switch 111 having a different extraction amount, the lamp 107 in the operation table, and the hot water temperature display lamp 1
08 and a timer display section 9 that displays the elapsed time after extraction
, A reset button 14 for clearing the timer operation, and a display switching button 15 for temporarily calling the measurement time of the back timer to the timer display unit 9 as described later.
本発明は抽出後のコーヒがどの程度時間が経過して保
温されているかその保温時間を知り得るようにして、コ
ーヒの品質管理を適確に成し得るようにしている。すな
わち、少なくとも2個以上のタイマーを用い、このタイ
マーを抽出スイッチにより順次スタート動作させ、かつ
先にタイマー動作したタイマーのタイマー時間を表示さ
せて、コーヒの変質する限界時間(通常30分)に達っし
たらタイマー表示部を点滅、ブザーによる報知、および
タイムアップ表示灯の点灯等で警報表示するように制御
している。上記制御動作を実施する基本的なブロック構
成図を第3図に、またその具体的な制御回路図を第4図
に示している。The present invention makes it possible to know how long the coffee after extraction has been kept warm and how long it has been kept warm, so that quality control of the coffee can be properly performed. That is, at least two or more timers are used, the timers are sequentially started by the extraction switch, and the timer time of the timer that has been operated earlier is displayed, and the limit time (normally 30 minutes) at which the coffee deteriorates is reached. Then, the timer display section is controlled to display an alarm by blinking, notifying by a buzzer, turning on a time-up indicator, and the like. FIG. 3 shows a basic block configuration diagram for performing the above control operation, and FIG. 4 shows a specific control circuit diagram thereof.
先ず第3図において、タイマーAIとタイマーBIIとは
共に秒発振器5からの基準周波数を基に分時間をカウン
トするもので、その内部構成は60倍の分発振器と分時間
カウント部とより成る。ここで説明の便宜上タイマーAI
をタイマーA、タイマーBIIをタイマーBと略記し、以
降の説明を続ける。そしてタイマーAとタイマーBは、
タイマーセット回路6により任意に設定時間をセットす
る。すなわちこの設定時間は抽出後のコーヒが変質しな
い限度時間とし通常30分程度である。そして、この設定
時間とタイマーA、Bの経過時間を比較し、タイムアッ
プとなるとカウント停止をする構成としている。First, in FIG. 3, both the timer AI and the timer BII count the minute time based on the reference frequency from the second oscillator 5, and have an internal configuration including a 60-times minute oscillator and a minute time counting unit. Timer AI for convenience of explanation here
Are abbreviated as timer A and timer BII as timer B, and the description will be continued. And timer A and timer B are
The set time is arbitrarily set by the timer setting circuit 6. That is, the set time is a limit time for the coffee after extraction not to be deteriorated, and is usually about 30 minutes. Then, the set time is compared with the elapsed time of the timers A and B, and the counting is stopped when the time is up.
一方、抽出スイッチと連動して発生する抽出信号、す
なわち販売信号Aを発生する販売信号回路7にて二個の
タイマーA、タイマーBが順次スタート動作するように
タイマー切替回路8が設けられている。タイマーのカウ
ント内容(抽出後経過時間)は表示器9に表示される
が、この場合表示器9には先にスタートしたもののみ表
示するようにする。すなわち表示器9に表示を行ってい
るタイマーを表タイマーとし、一方タイマーのカウント
動作(後に抽出したもののタイマー経過時間)を行って
はいるが表示器9に表示されていないタイマーを裏タイ
マーとすると、タイマーAとタイマーBは表示器9に対
して常に表タイマーのみが接続関係にあるように変換す
る変換回路10が設けられる。そして、表タイマーにおい
てそのカウント時間が設定時間に到達すると、該表タイ
マーよりブザー発生回路11をして鳴動する警報が発生す
ると共に、表示器9に表示している時間、すなわち設定
時間が点滅表示し、タイムオーバーとなりデカンタ内の
コーヒを棄却することをオペレータに促す。On the other hand, a timer switching circuit 8 is provided so that the two timers A and B start sequentially in the sales signal circuit 7 that generates an extraction signal generated in conjunction with the extraction switch, that is, the sales signal A. . The count content of the timer (elapsed time after extraction) is displayed on the display 9, and in this case, only the one that has been started first is displayed on the display 9. That is, if the timer displayed on the display 9 is a front timer, and the timer that is performing the count operation of the timer (the timer elapsed time of a timer extracted later) but not displayed on the display 9 is a back timer, , A timer A and a timer B are provided with a conversion circuit 10 for converting the display 9 so that only the front timer is always connected. When the count time of the front timer reaches the set time, the front timer issues a buzzer generation circuit 11 to sound an alarm, and the time displayed on the display 9, that is, the set time blinks. Then, the time is over and the operator is urged to reject the coffee in the decanter.
ところで、販売信号Aによりタイマー切替が成され、
タイマーAとタイマーBが順次スタート動作する様相を
抽出スイッチの順次操作と関連して詳述すると、最初、
電源の投入によりタイマーAとタイマーBは共に自動的
にリセットされ、初期状態となる。そして表示器9に
は″00″の表示がいずれか一方のタイマーA、Bから入
力する。この場合、例えばタイマーBが表示器9と対応
しているとし、抽出スイッチにより1回目の販売信号A
が得られたとすると、その販売信号Aにより、タイマー
Aからスタート動作するようにタイマー切換が行なわれ
る。タイマーAは抽出後の経過時間をカウントし始め
る。これと同時にその経過時間が表示器9に表示される
ように表示切替の変換が変換回路10にて成される。すな
わちタイマーAは表タイマーとなる。そして、最初の抽
出コーヒが少なくなれば、そのデカンタ101を上記保温
ヒータ板102に移し、新たなデカンタ101を下部保温ヒー
タ板103にセットし押出スイッチ111を押して2回目のコ
ーヒ抽出を行う。こうして次の2回目の販売信号がある
と、タイマー切替が行なわれて、タイマーBをスタート
動作させる。この時、タイマーBは第2回目の抽出スイ
ッチ操作後の経過時間を独自にカウントする裏タイマー
としてスタートするが、その内容は表示器9には表示さ
れていない。勿論表タイマー(タイマーA)はカウント
動作を継続している。こうして両タイマーA、Bが動作
し、表タイマー(タイマーA)が設定時間に到達すると
ブザー回路による警報と表示器9の点滅表示となる。By the way, the timer is switched by the sales signal A,
The manner in which the timers A and B start sequentially will be described in detail in connection with the sequential operation of the extraction switch.
When the power is turned on, both the timer A and the timer B are automatically reset to an initial state. Then, a display of "00" is input to the display 9 from one of the timers A and B. In this case, for example, it is assumed that the timer B corresponds to the display 9, and the first sales signal A
Is obtained, the sales signal A switches the timer so that the timer A starts. Timer A starts counting the elapsed time after the extraction. At the same time, conversion of display switching is performed by the conversion circuit 10 so that the elapsed time is displayed on the display 9. That is, the timer A is a front timer. Then, when the amount of the first extracted coffee decreases, the decanter 101 is moved to the above-mentioned heat retaining heater plate 102, a new decanter 101 is set on the lower heat retaining heater plate 103, and the extrusion switch 111 is pressed to perform the second coffee extraction. Thus, when there is a second sales signal, the timer is switched and the timer B is started. At this time, the timer B starts as a back timer that independently counts the elapsed time after the second extraction switch operation, but the content is not displayed on the display 9. Of course, the table timer (timer A) continues the count operation. In this way, both timers A and B operate, and when the front timer (timer A) reaches the set time, an alarm by the buzzer circuit and a blinking display of the display 9 are displayed.
而るに、設定時間内に最初の抽出コーヒがほゞなくな
り、新たに3回目の抽出を成すべく、新しいデカンタ10
1を下部ヒータ板103上に再びセットし、抽出スイッチ11
1を押し、3回目の販売信号Aが発生すると、この販売
信号Aによって表タイマー(タイマーA)をただちにリ
セットするように制御信号(点線矢印A′)が出力さ
れ、リセット回路12が作動してリセットすると同時にタ
イマー表示切換回路13にも制御信号(点線矢印A″)が
入力して一定時間遅延後に発生するタイマー表示切換回
路13からの表示切換信号により、裏タイマー(タイマ
ー)が表タイマーとなるように変換回路10を制御し、そ
の移し換え後に表タイマーから裏タイマーとなったタイ
マーAに3回目の抽出以降の経過時間をカウント動作す
るようにスタートさせる。同時に表示器9にはBタイマ
ーから2回目の抽出以降の経過時間が表示される。この
ようにして、タイマーBが表タイマー、タイマーAが裏
タイマーとして動作を続け、4回目以降のリセット動作
が自動的に行なわれる。Thus, the first coffee extract disappears within the set time, and a new decanter 10 is used in order to perform a new third extraction.
1 is set again on the lower heater plate 103, and the extraction switch 11
When 1 is pressed and a third sales signal A is generated, a control signal (dotted arrow A ') is output so as to immediately reset the front timer (timer A) by the sales signal A, and the reset circuit 12 operates. At the same time as the reset, the control signal (dotted arrow A ″) is also input to the timer display switching circuit 13 and the display switching signal from the timer display switching circuit 13 that is generated after a predetermined time delay causes the back timer (timer) to become the front timer. The conversion circuit 10 is controlled as described above, and after the transfer, the timer A is switched from the front timer to the back timer to start counting the elapsed time after the third extraction. The elapsed time since the second extraction is displayed, and the timer B continues to operate as the front timer and the timer A continues to operate as the back timer. 4 and subsequent reset operation is performed automatically.
また表タイマーのリセットは手動リセットスイッチ14
にても行なわれる。すなわち設定時間が経過し表示器9
が点滅し、ブザーが鳴った場合と、設定時間以内にタイ
マーのカウントをキャンセルする場合にそれぞれ手動リ
セットスイッチ14を押す。前者の場合、裏タイマーのみ
リセット信号が受け付けられてただちに初期状態となる
(″00″表示及び販売信号受け付け可能)。同時に一定
時間後表示切換が成されて裏タイマーが表タイマーとな
り、表示器9には後に抽出された経過時間が表示され
る。もし、後の抽出が行なわれていない場合は、″00″
の表示になる。後者の場合では、手動リセットスイッチ
14を押すと、デカンタ101が1個の場合、表タイマーは
リセットされて表示は″00″になる。デカンタ101が2
個の場合は表タイマーのリセット後、裏タイマーが表タ
イマーとなり後に抽出した経過時間が表示される。手動
表示切替スイッチ15は裏タイマーの経過時間を確認する
場合に押されるもので、押し続けている間、表示切換回
路を作動させて、裏タイマーのタイマー経過時間を表示
器9に表示可能とする。The manual timer switch 14 resets the table timer.
It is also performed in That is, the display 9
Flashes and the buzzer sounds, and the manual reset switch 14 is pressed when the timer count is canceled within the set time. In the former case, only the back timer receives the reset signal and immediately enters the initial state ("00" display and sales signal can be received). At the same time, the display is switched after a certain time, the back timer becomes the front timer, and the elapsed time extracted later is displayed on the display 9. If later extraction has not been performed, "00"
Is displayed. In the latter case, the manual reset switch
When 14 is pressed, if there is one decanter 101, the table timer is reset and the display becomes "00". Decanter 101 is 2
In the case of the number, after the front timer is reset, the back timer becomes the front timer and the elapsed time extracted later is displayed. The manual display changeover switch 15 is pressed when confirming the elapsed time of the back timer. While the switch is kept pressed, the display switching circuit is operated to enable the timer elapsed time of the back timer to be displayed on the display 9. .
上述した第3図のブロック構成図の具体的制御回路図
を第4図に示す。同図において第3図と同等の構成部を
点線枠で夫々囲んで示す。FIG. 4 shows a specific control circuit diagram of the block diagram of FIG. 3 described above. In this figure, components equivalent to those in FIG. 3 are shown by surrounding each with a dotted frame.
タイマーAとタイマーBは秒発振器5からの発振出力
を共にアナログスイッチ20,21を介して受け、分周器2
A、2Bおよび分時間カウント部3A、3Bを動作させる。22
は前記タイマーA、Bの時間設定器で、抽出後のコーヒ
の経過時間がこれ以上経つと飲むのに適さないと判断さ
れる最大の時間(通常30分)を任意に設定する。23,24
は比較器で、この時間設定器22による設定時間T0と各タ
イマーA、Bのカウントする経過時間Tとを比較し、T
=T0となるとHレベルのタイムアップ出力P、Pをそれ
ぞれ出力する。Hレベルのタイムアップ出力P、Pは抵
抗を介して接続されている発光ダイオード25,26を点灯
させタイムアップを表示すると共に、インバータ27,28
で反転されてLレベルとなり、前記各アナログスイッチ
20,21をOFFとし、タイマーAとタイマーBのカウント動
作を停止させる。またタイムアップ出力P、Pはそれぞ
れAND回路90,91の一方の入力となると共に、ブザー発生
回路11のOR回路30に入力しており、従ってどちらかのタ
イマーA、Bが設定時間となるとブザーBZを鳴らすよう
になる。ブザーBZはブザー継続音発振部31とドライバー
部32を介してトランジスターTrがスイッチング動作して
継続的に鳴動し、タイムアップを報知する。r1はブザー
BZの音量調節抵抗である。ところで前記各タイマーA、
Bのカウントする経過時間(分時間)Tは、表示器9に
表示されるようにするが、この場合、表示器9に表示さ
れる経過時間Tは、先にスタートしたタイマー、すなわ
ち表タイマーのカウント出力をデコーダ33に入力する必
要がある。タイマーAとタイマーBは表タイマーになっ
たり、裏タイマーBになったりするので、その変化に応
じてデコーダ33への出力関係を変換せねばならない。そ
の変換を成すのが、アナログスイッチ34,35である。そ
してアナログスイッチ34,35は表タイマーに対応するも
のをONとし、裏タイマーに対応する方をOFFとする。従
って双方のアナログスイッチ34,35には正負逆の信号を
入力させることにより、すなわち一方にHレベルの信号
を与えて導通させ、他方にLレベルの信号を与えて非導
通とする。上述の制御が成立するように、タイマーA側
のアナログスイッチ34とタイマーB側のアナログスイッ
チ35には、それぞれタイマー表示切替回路13のインバー
タ36を介す反転前の出力と反転後の出力とを与えてい
る。すなわち、仮にAタイマーが表タイマーであるとす
るならば、アナログスイッチ34には反転後のHレベルの
出力が入力し、一方、アナログスイッチ34には反転前の
Lレベルの出力が入力して、Aタイマーのみ、そのカウ
ントする経過時間Tがデコーダ33を介して表示器9に表
示される。逆にBタイマーが表タイマーとなった時にも
同様の動作が逆に行って、Bタイマーのみそのカウント
する経過時間が表示されると言うこととなる。また、こ
のインバータ36による反転出力は前記AND回路90に入力
し、一方反転前の出力は前記AND回路91に入力してい
る。従って、タイマーのカウント出力をデコーダ33に入
力して表示器9にタイマー経過時間Tを表示している表
タイマーにおいて、その経過時間Tが設定時間T0となる
と、各比較器23,24よりタイムアップ出力P、Pが出る
ので、その時点で、AND回路90,91のAND出力が取れて、O
R回路37を介してHレベルの信号がアナログスイッチ38
に入力し、該スイッチ38をONさせる。すると秒発振器5
からの発振出力がデコーダ33のブラキング端子BIに入力
し、表示器9に表示中の経過時間、すなわち設定時間T0
を点滅表示させる。このように表示点滅にてもタイムア
ップとなったことを報せる。なお、40は秒時間を表示す
る発光ダイオードで、秒発振器5からの発振出力をイン
バータ41を介して点滅表示させている。42は電源ONリセ
ット回路で、電源の投入によりインバータ43を介しHレ
ベルの1パルスが出力する。このパルスはタイマー切替
回路8の一構成部であるOR回路44,45を介して、タイマ
ーAとタイマーBの分周器2A、2Bのリセット端子Rに入
力して各分周器2A、2Bをリセットすると共に、分時間カ
ウンター部3A、3Bのプリセット端子PEにも入力して各分
時間カウンター部3A、3Bをカウント0なる初期状態とす
る。一方更に、電源ONリセット回路42からの前記1パル
スは、販売信号発生回路7からの販売信号Cをクロック
端子CLに入力させているフリップフロップFF146(以下
図番46を略す)のリセット端子Rに入力して、このフリ
ップフロップFF1の出力端子QをLレベル、出力端子
をHレベルとする初期状態に設定すると共に、フリップ
フロップFF247(以下図番47を略す)とフリップフロッ
プFF348(以下図番48を略す)のそれぞれのリセット端
子RにOR回路49,50を介して入力して、各出力端子Qを
Lレベルに、各出力端子をHレベルとする初期状態に
設定する。前記フリップフロップFF2のクロック端子CL
には一方の入力をこのフリップフロップFF2自身の出力
端子とし、他方の入力を前記フリップフロップFF1の
出力端子QとするAND回路51をダイレクトに接続してい
る。同様に前記フリップフロップFF3のクロック端子CL
には、一方の入力をこのフリップフロップFF3自身の出
力端子とし、他方の入力を前記フリップフロップFF1
の出力端子とするAND回路52をダイレクトではなく、C
Rの遅延回路53で遅延して接続している。この遅延回路5
3は電源投入時にADN回路52が生き、フリップフロップFF
3が誤作動するのを防止するためにある。また、各フリ
ップフロップFF2、FF3の各出力端子Qはインバータ54,5
5に接続されており、従って各出力端子QがL→Hレベ
ルとなるとLレベルの反転出力が得られ前記各OR回路4
4、45を介して、タイマーA及びタイマーBの各分周回
路2A、2Bと分時間カウンター3A、3Bのリセット端子R、
およびプリセット端子PEに夫々入力して初期状態からカ
ウント開始可能の状態とする。このように各タイマー
A、タイマーBはOR回路44,45より出力するHレベル信
号でプリセット、Lレベル信号でカウント動作状態とな
るタイマーとなっている。更にOR回路44,45にはAND回路
56,57からの入力もあるが、このAND回路56,57の機能に
付いては後述する。The timers A and B receive the oscillation output from the second oscillator 5 via the analog switches 20 and 21 together, and
A, 2B and the minute / hour counting units 3A, 3B are operated. twenty two
Is a time setting device for the timers A and B, which arbitrarily sets the maximum time (usually 30 minutes) at which the elapsed time of the coffee after extraction is determined to be unsuitable for drinking. 23,24
Is a comparator which compares the time T 0 set by the time setting device 22 with the elapsed time T counted by each of the timers A and B,
= T 0 become the H-level time up output P, and outputs the P. The H-level time-up outputs P and P turn on the light-emitting diodes 25 and 26 connected via resistors to indicate the time-up, and indicate that the inverters 27 and 28
To the L level, and the analog switches
20 and 21 are turned off, and the counting operation of timer A and timer B is stopped. The time-up outputs P and P are input to one of the inputs of the AND circuits 90 and 91, respectively, and are also input to the OR circuit 30 of the buzzer generation circuit 11. Therefore, when either of the timers A or B reaches the set time, the buzzer is output. BZ sounds. In the buzzer BZ, the transistor Tr performs a switching operation via the buzzer continuous sound oscillating section 31 and the driver section 32 to continuously sound and inform of the time up. r 1 is a buzzer
BZ volume control resistor. By the way, each of the timers A,
The elapsed time (minutes) T counted by B is displayed on the display unit 9. In this case, the elapsed time T displayed on the display unit 9 is determined by the timer started earlier, that is, the timer of the front timer. It is necessary to input the count output to the decoder 33. Since the timer A and the timer B become the front timer or the back timer B, the output relation to the decoder 33 must be converted according to the change. The analog switches 34 and 35 perform the conversion. As for the analog switches 34 and 35, the one corresponding to the front timer is turned on, and the one corresponding to the back timer is turned off. Therefore, the analog switches 34 and 35 are supplied with positive and negative signals, that is, one is supplied with an H-level signal to make it conductive, and the other is supplied with an L-level signal to make it non-conductive. The analog switch 34 on the timer A side and the analog switch 35 on the timer B side output the output before and after the inversion via the inverter 36 of the timer display switching circuit 13 so that the above-described control is established. Have given. That is, if the A timer is a front timer, the analog switch 34 receives the inverted H-level output, while the analog switch 34 receives the L-level output before the inversion. The elapsed time T counted by the timer A is displayed on the display 9 via the decoder 33. Conversely, when the B timer becomes the front timer, the same operation is performed in reverse, and only the B timer displays the elapsed time counted. The inverted output of the inverter 36 is input to the AND circuit 90, while the output before the inversion is input to the AND circuit 91. Accordingly, in the table timer in which the count output of the timer is input to the decoder 33 and the elapsed time T is displayed on the display 9, when the elapsed time T reaches the set time T 0 , each of the comparators 23 and 24 outputs the time. Since the up outputs P and P are output, the AND outputs of the AND circuits 90 and 91 can be obtained at that time, and O
An H level signal is supplied to the analog switch 38 via the R circuit 37.
And the switch 38 is turned on. Then second oscillator 5
Is input to the blacking terminal BI of the decoder 33, and the elapsed time being displayed on the display 9, that is, the set time T 0
Flashes. In this way, the blinking of the display also informs that the time is up. Reference numeral 40 denotes a light emitting diode for displaying the time in seconds, and the oscillation output from the second oscillator 5 is blinked through the inverter 41. Reference numeral 42 denotes a power-on reset circuit, which outputs one H-level pulse via the inverter 43 when the power is turned on. This pulse is input to the reset terminals R of the frequency dividers 2A and 2B of the timer A and the timer B via OR circuits 44 and 45, which are components of the timer switching circuit 8, and the respective frequency dividers 2A and 2B are inputted. At the same time as resetting, the signals are also input to the preset terminals PE of the minute / hour counter units 3A and 3B to set the minute / hour counter units 3A and 3B to an initial state where the count is zero. Meanwhile Furthermore, the 1 pulse from the power ON reset circuit 42, the reset terminal of the flip-flop FF 1 46 that is input to sell signal C from the sale signal generating circuit 7 to the clock terminal CL (hereinafter abbreviated drawing number 46) enter the R, an output terminal Q to L level of the flip-flop FF 1, and sets the output terminal to an initial state to an H level (abbreviated below drawing number 47) flip-flop FF 2 47 and flip-flop FF 3 Input to each reset terminal R of 48 (hereinafter abbreviated as 48) via OR circuits 49 and 50, and set each output terminal Q to L level and set each output terminal to H level to the initial state. I do. The flip-flop FF 2 clock terminal CL
The connecting one of the input and output terminals of the flip-flop FF 2 itself, an AND circuit 51 to the other input and output terminal Q of the flip-flop FF 1 directly. Similarly the flip-flop FF 3 clock terminal CL
, The one of the input and output terminals of the flip-flop FF 3 itself, said other input flip-flop FF 1
The AND circuit 52 that is the output terminal of
The connection is delayed by an R delay circuit 53. This delay circuit 5
3 is the case where the ADN circuit 52 is alive when the power is turned on and the flip-flop FF
3 is to prevent malfunction. The output terminals Q of the flip-flops FF 2 and FF 3 are connected to the inverters 54 and 5 respectively.
Therefore, when each output terminal Q changes from L level to H level, an inverted output of L level is obtained, and each OR circuit 4
4 and 45, the frequency divider circuits 2A and 2B of the timer A and the timer B and the reset terminals R of the minute time counters 3A and 3B,
And a preset terminal PE, respectively, so that the count can be started from the initial state. As described above, each of the timers A and B is a timer that is preset by an H level signal output from the OR circuits 44 and 45 and is in a count operation state by an L level signal. In addition, the OR circuits 44 and 45 have AND circuits
Although there are inputs from 56 and 57, the functions of the AND circuits 56 and 57 will be described later.
次に販売信号発生回路7において、抽出スイッチ111
を押すとその信号はフォトカプラ58を介して伝達されOR
回路59に入力すると共に、このOR回路59には販売テスト
時にこの抽出スイッチ111の代わりに押されるテストス
イッチTSにて発生するテスト信号がインバータ60を介し
て入力している。抽出時間(例えば3分間)に見合う
間、Hレベル状態でOR回路59より出力する販売信号Aは
抵抗RAとコンデンサーCAから成る遅延回路61を介してイ
ンバータ62に入力し、反転したLレベルの販売信号Bは
更にインバータ63で反転されて元のHレベルの販売信号
Cとなって前記フリップフロップFF1のクロック端子CL
に入力する。フリップフロップFF1はこのクロック端子C
Lに入力するパルスの立上りエッジにより動作し、出力
端子QをHレベル、出力端子をLレベルとする。以
降、次の販売信号Cの入力ある毎に出力端子Qと出力端
子の出力状態が順次変化する。Next, in the sales signal generation circuit 7, the extraction switch 111
When is pressed, the signal is transmitted via photocoupler 58 and OR
In addition to the input to the circuit 59, a test signal generated by the test switch TS pressed instead of the extraction switch 111 during the sales test is input to the OR circuit 59 via the inverter 60. While matching the extraction time (e.g. 3 minutes), the sale signal A output from the OR circuit 59 at the H-level state via a delay circuit 61 including the resistor R A and capacitor C A is input to the inverter 62, inverted L-level sales signal B further clock terminal CL of said been inverted a sale signal C of the original H level by the inverter 63 the flip-flop FF 1 of
To enter. The flip-flop FF 1 is connected to this clock terminal C
The operation is performed by the rising edge of the pulse input to L, and the output terminal Q is at H level and the output terminal is at L level. Thereafter, each time the next sales signal C is input, the output states of the output terminal Q and the output terminal sequentially change.
従って、1回目の販売信号Cによりフリップフロップ
FF1が動作し、次いでフリップフロップFF2が動作しその
出力端子Qの″H″レベル出力はインバータ54、OR回路
44を介し″L″レベル出力となりAタイマーが表タイマ
ーとなってカウント動作する。次の販売信号Cがある
と、再度フリップフロップFF1が動作し、次いでFF3が動
作し、その出力端子Qが″H″レベルとなり、インバー
タ55、OR回路45を介して同様に″L″レベル出力が発生
してBタイマーがカウント動作を開始し、裏タイマーと
なる。この時、フリップフロップFF2とフリップフロッ
プFF3の″H″レベルのQ出力動作によりAND回路64が動
作し、そのAND出力が前記デコーダ33のDp端子に入力し
7セグメント構成の前記表示器9の右下のドット表示を
行って裏タイマーの動作したことを示す。こうして、表
タイマー、裏タイマーの双方動作の条件のもと、更に販
売信号(3回目の信号)Cが入力すると、販売信号Aと
販売信号B、更に前記AND回路64よりのAND出力が抵抗Rc
とコンデンサーRcとの遅延回路59で遅延された信号Dと
共に、AND回路65に入力し、リセット信号Eの発生とな
る。リセット信号Eは後に詳述するように、最初の抽出
があってから、設定時間T0内に2回目の抽出があって双
方のタイマーA、Bが動作し、更に第3回目の抽出が前
記設定時間T0以内に行なわれた時に自動的に出力し、先
にスタートしたタイマー、すなわち表示中にある表タイ
マーをリセットする。Therefore, the flip-flop is generated by the first sales signal C.
FF 1 is operated, then the flip-flop FF 2 is operated in its output terminal Q "H" level output inverter 54, OR circuit
The "L" level output is output via 44, and the A timer becomes a front timer and performs a counting operation. If there is a next sale signals C, it operates the flip-flop FF 1 again, then FF 3 operates, becomes its output terminal Q to "H" level, as well via an inverter 55, OR circuit 45 "L" When the level output is generated, the B timer starts the counting operation, and becomes the back timer. At this time, the flip-flop FF 2 and the AND circuit 64 is operated by the "H" level of the Q output operation of the flip-flop FF 3, wherein the indicator of the input 7 segment configuration that AND output is Dp terminal of the decoder 33 9 A dot display at the lower right of is displayed to indicate that the back timer has operated. Thus, under the conditions of the operation of both the front timer and the back timer, when the sales signal (third signal) C is further input, the sales signal A and the sales signal B and the AND output from the AND circuit 64 are connected to the resistor Rc.
The signal D, which is delayed by the delay circuit 59 including the capacitor Rc and the capacitor Dc, is input to the AND circuit 65 to generate a reset signal E. As will be described in detail later, after the first extraction, the reset signal E has a second extraction within the set time T 0 , both timers A and B operate, and the third extraction is performed as described above. automatically output when performed within the set time T 0, resets the timer which started earlier, i.e. the table timer is in the display.
次にリセット回路12において、リセット信号EがHレ
ベルでAND回路65より自動的に出力すると、OR回路66、
アナログスイッチ67を介してリセット信号ラインRLに出
力伝達されAND回路56,57の一方の入力端子に夫々入力す
る。ところが、このAND回路56の他方の入力端子には、
インバータ36を介した反転出力が、またAND回路57の他
方の入力端子には反転前の出力とが入力されている関係
上、この反転出力又は反転前出力がHレベルである時、
リセット信号EとでAND回路56,57からはAND出力が得ら
れて、各OR回路44,45を介しHレベルのリセット信号E
を各タイマーA、Bにおける分周器2A、2Bのリセット端
子R及び分時間カウンター部3A、3Bのプリセット端子PE
に与えて、リセットとする。よってこのことは言い換え
れば、表示中のタイマー(表タイマー)のみリセットを
受け付けると言うことである。さて表示中のタイマーの
リセットは手動にても任意に成せる。その手動リセット
部68において手動リセットスイッチ14を閉成するとイン
バータ69を介しHレベルの1パルスが出力されリセット
信号となり、同等の作用をする。Next, in the reset circuit 12, when the reset signal E is automatically output from the AND circuit 65 at the H level, the OR circuit 66,
The output is transmitted to the reset signal line RL via the analog switch 67 and is input to one of the input terminals of the AND circuits 56 and 57, respectively. However, the other input terminal of the AND circuit 56 has
Because the inverted output via the inverter 36 and the output before inversion are input to the other input terminal of the AND circuit 57, when the inverted output or the output before inversion is at the H level,
An AND output is obtained from the AND circuits 56 and 57 with the reset signal E, and the H level reset signal E is output through the OR circuits 44 and 45.
To the reset terminals R of the frequency dividers 2A and 2B in each of the timers A and B and the preset terminals PE of the minute time counters 3A and 3B.
To reset. In other words, this means that only the currently displayed timer (front timer) receives the reset. The timer being displayed can be reset manually or arbitrarily. When the manual reset switch 14 is closed in the manual reset section 68, one pulse of H level is output via the inverter 69 to become a reset signal, and the same operation is performed.
ところで、この自動リセット信号E、および手動リセ
ットによる1パルスは、タイマー表示切替回路13の作動
信号ともなる。この自動リセット信号Eおよび手動リセ
ットによるリセットパルスを入力信号とするタイマー表
示切替回路13は次の如き構成である。すなわち、前記電
源ONリセット回路42よりリセット信号をリセット端子R
に受け、出力端子QをLレベル、出力端子をHレベル
に初期設定されるフリップフロップFF470(以下図番70
を略す)を備え、このフリップフロップFF4のクロック
端子CLには、自動リセット信号E(手動リセットによる
リセットパルスも同等)を遅延回路71の時定数Rc、Ccに
従い遅延されて、さらにインバータ72で反転された信号
Fを一方の入力とし、他方の入力は前記フリップフロッ
プFF2、およびFF3のいずれかが動作しているとOR回路73
より出力する信号GとするAND回路74が接続されてい
る。そして、フリップフロップFF4の出力端子Qよりの
出力はインバータ75で反転され抵抗、アナログスイッチ
76を介して、一方はインバータ36に入力すると共に、他
方はダイレクトにタイマーB側のアナログスイッチ35に
対するON、OFF制御信号として入力すると共に、AND回路
91の一方へ入力する。また、インバータ36を介した反転
出力はタイマーA側のアナログスイッチ34に対するON、
OFF制御信号として入力すると共にAND回路90の一方の入
力となる。Incidentally, the automatic reset signal E and one pulse due to the manual reset also serve as an operation signal of the timer display switching circuit 13. The timer display switching circuit 13 having the automatic reset signal E and a reset pulse due to manual reset as input signals has the following configuration. That is, the reset signal is output from the power ON reset circuit 42 to the reset terminal R.
A receiving output terminal Q to L level, the flip-flop FF 4 70 (hereinafter figure number 70, which is initially set to the output terminal to the H level
The clock terminal CL of the flip-flop FF 4 is provided with an automatic reset signal E (equivalent to a reset pulse by manual reset) according to the time constants Rc and Cc of the delay circuit 71, The inverted signal F is used as one input, and the other input is an OR circuit 73 when one of the flip-flops FF 2 and FF 3 is operating.
An AND circuit 74 for outputting a signal G is connected. The output of the output terminal Q of the flip-flop FF 4 is inverted by the inverter 75 resistors, analogue switches
One is input to the inverter 36 via the other, the other is directly input as an ON / OFF control signal for the analog switch 35 on the timer B side, and the AND circuit
Input to one of 91. The inverted output via the inverter 36 is turned on for the analog switch 34 on the timer A side,
It is input as an OFF control signal and is also one input of the AND circuit 90.
よって最初の販売信号AによってフリップフロップFF
1,FF2の動作を介してOR回路73から信号Gが出力する
と、同信号aは、AND回路74の一方に通常″H″レベル
状態で入力している信号FとでANDが取れ、そのAND回路
74よりの立上り信号IよりフリップフロップFF4が動作
し、インバータ75を介し更にインバータ36を介して″
H″レベル信号がタイマー表示切替回路13より出力す
る。この表示切替回路13からの出力、即ちインバータ36
からの″H″レベル出力で、アナログスイッチ34がON、
インバータ36入力前の″L″レベル出力でアナログスイ
ッチ35がOFFとなりタイマーAが表タイマー、タイマー
Bが裏タイマーとなる。続いて2回目の販売信号Aがあ
ると裏タイマー(タイマーB)のカウント動作はスター
トするが、表示切替回路13において、AND回路74を介す
る立上り信号Iは無いので、フリップフロップFF4は動
作せず、インバータ36の前後出力は変化しない。よって
依然としてタイマーAが表タイマー、タイマーBが裏タ
イマーの状態を継続する。こうして、双方のタイマーA,
Bが動作し、更に3回目の販売信号Aがあると、自動リ
セット信号Eが出力し、タイマーAをリセットする。そ
して、自動リセット信号Eの発生は、一定時間(時定数
RcCcに従う)遅延後にAND回路74のAND条件を成立させ、
立上り信号Iを発生し、同信号Iによりフリップフロッ
プFF4が動作し、その結果インバータ36の前後出力が逆
転する。即ち、インバータ36を介した出力はH→Lへ、
又インバータ36に入力する直前の出力はL→Hと変わ
る。Therefore, the flip-flop FF is generated by the first sales signal A.
When the signal G is output from the OR circuit 73 through the operations of 1 and FF 2 , the signal a is ANDed with the signal F that is normally input to one of the AND circuits 74 in the “H” level state. AND circuit
Flip-flop FF 4 operates the rising signal I from 74, further via the inverter 36 via the inverter 75 "
An H ″ level signal is output from the timer display switching circuit 13. The output from the display switching circuit 13, ie, the inverter 36
"H" level output from the analog switch 34 is ON,
The analog switch 35 is turned off by the "L" level output before the input to the inverter 36, and the timer A becomes the front timer and the timer B becomes the back timer. Then there is a second sale signal A when the count operation of the back timer (timer B) is started, but the display switching circuit 13, since the rising signal I is not through an AND circuit 74, flip-flop FF 4 is not work Therefore, the output before and after the inverter 36 does not change. Therefore, the timer A still keeps the front timer and the timer B keeps the back timer. Thus, both timers A,
When B operates and there is a third sales signal A, an automatic reset signal E is output and the timer A is reset. Then, the automatic reset signal E is generated for a certain time (time constant).
RcCc) After the delay, the AND condition of the AND circuit 74 is satisfied,
Generating a rising signal I, operates the flip-flop FF 4 is the same signal I, resulting longitudinal output of inverter 36 is reversed. That is, the output through the inverter 36 changes from H to L,
The output immediately before input to the inverter 36 changes from L to H.
よってアナログスイッチ34がOFF、アナログスイッチ3
5がONとなってタイマーBがデコーダ33を介してその経
過時間Tが表示器9に表示される表タイマーとなる。Therefore, analog switch 34 is OFF, analog switch 3
When 5 is turned on, the timer B becomes a front timer whose elapsed time T is displayed on the display 9 via the decoder 33.
一方、リセットしたタイマーAは裏タイマーとなり、
3回目の抽出動作にかかる経過時間Tをカウントし始め
る。On the other hand, the reset timer A becomes the back timer,
The counting of the elapsed time T required for the third extraction operation is started.
このようにして、タイマー表示切替回路13からタイマ
ー表示切替信号が出力するタイマー表示切替信号はこの
場合2個のタイマーを用いているので3回目の抽出動作
で発生し、タイマーの表示切替をなす。従って一般に用
いるタイマーがN個であればN+1回目の販売信号によ
り、最先スタートのタイマーをリセットし、同タイマー
に最後の抽出に係わる経過時間をカウントさせ、一方次
先にスタートしたタイマーは、表タイマーとしてその経
過時間を表示器に表示するという表タイマー、裏タイマ
ーの切替を順次行うこととなる。In this way, the timer display switching signal output from the timer display switching circuit 13 is generated by the third extraction operation because two timers are used in this case, and the timer display is switched. Therefore, if the number of commonly used timers is N, the earliest start timer is reset by the (N + 1) th sales signal, and the timer is caused to count the elapsed time associated with the last extraction. The switching of the front timer and the back timer for displaying the elapsed time on the display as a timer is performed sequentially.
このようにインバータ36によるその前後の出力がAタ
イマーを表タイマー(この時Bタイマーは裏タイマー)
とするか、Bタイマーを表タイマー(この時Aタイマー
は裏タイマー)とするかのタイマー表示切換信号とな
る。In this way, the output before and after the inverter 36 indicates the A timer as the front timer (the B timer is the back timer at this time).
Or a timer display switching signal indicating whether the B timer is a front timer (the A timer is a back timer at this time).
ところで、仮に表タイマー側のアナログスイッチ34に
Hレベル信号、裏タイマー側のアナログスイッチ35にL
レベル信号の入力状態として、表タイマーを表示器9に
カウント表示させ裏タイマーがカウント動作を行ってい
る場合にこの出力関係を強制的に逆関係にして、裏タイ
マー側のアナログスイッチを一時的にONとして裏タイマ
ーの経過時間を確認するようになっている。すなわち、
その確認のために操作するのが手動表示切替スイッチ15
であり、同スイッチ15を押すと、二個のインバータ78,7
9を介して、前記アナログスイッチ76にLレベル信号が
入力し、同アナログスイッチ76をOFFとする。一方、別
のアナログスイッチ80が3個目のインバータ81によるH
レベルの反転出力でONとなる。このアナログスイッチ80
のONにより、フリップフロップFF4の出力端子Qからの
出力は、インバータ75およびインバータ82を介する出力
となるので、インバータ36に対する前後の出力関係は逆
転する。よって、裏タイマーが一時的に表タイマーとな
りそのカウント経過時間が表示器9に表示される。その
表示は手動表示切替スイッチ15を押し続けている間行な
われる。そしてこの手動表示切替スイッチ15を押した時
は手動リセットを禁止するように、インバータ79からの
Lレベルの出力がアナログスイッチ67に入力してこれを
OFFとしている。なお、手動表示切替スイッチ15のOFF時
は、インバータ78の出力がLで、インバータ79からはH
出力であるから、アナログスイッチ76はONとなってい
る。また、インバータ81よりの出力はLでアナログスイ
ッチ80はOFFである。By the way, if the analog switch 34 on the front timer side has an H level signal and the analog switch 35 on the rear timer side has an L level signal,
As the input state of the level signal, the front timer is counted and displayed on the display unit 9 and when the back timer is performing the count operation, the output relation is forcibly reversed and the analog switch on the back timer side is temporarily set. When set to ON, the elapsed time of the back timer is checked. That is,
Operate the manual display changeover switch 15 to confirm this.
When the switch 15 is pressed, the two inverters 78, 7
An L level signal is input to the analog switch 76 via 9 and the analog switch 76 is turned off. On the other hand, another analog switch 80 is set to H by the third inverter 81.
Turns on when the level is inverted. This analog switch 80
The ON, the output from the output terminal Q of the flip-flop FF 4, since the output through the inverter 75 and the inverter 82, the output relationship of the front and rear with respect to the inverter 36 is reversed. Therefore, the back timer temporarily becomes the front timer, and the elapsed time of the count is displayed on the display 9. The display is performed while the manual display changeover switch 15 is kept pressed. When the manual display changeover switch 15 is pressed, an L-level output from the inverter 79 is input to the analog switch 67 so that the manual reset is prohibited.
OFF. When the manual display changeover switch 15 is OFF, the output of the inverter 78 is L, and the output from the inverter 79 is H.
Since this is an output, the analog switch 76 is ON. The output from the inverter 81 is L and the analog switch 80 is OFF.
以上の構成において、次にその作用を機能的動作の項
目毎に、また第5図のタイムチャートを参照し説明す
る。Next, the operation of the above configuration will be described for each functional operation item and with reference to the time chart of FIG.
(a)電源ON時自動リセットの動作 電源投入時、電源ONリセット回路42のインバータ43に
て、ワンパルスが発生し、フリップフロップFF1、FF2、
FF3、FF4およびタイマーA、タイマーBの各分周器2A、
2Bと分時間カウンター部3A、3Bを初期状態にする。(A) Automatic reset operation at power-on When power is turned on, one pulse is generated by the inverter 43 of the power-on reset circuit 42 and the flip-flops FF 1 , FF 2 ,
FF 3 , FF 4 and each divider 2A of timer A and timer B,
Initialize 2B and minute / hour counter units 3A and 3B.
(b)タイマーの優先動作 2ヶのタイマーA、Bを一つの表示器9にて表示する
ため最初のタイマー動作を表示しているタイマー、すな
わち表タイマーをスタートさせる必要がある。そこで上
記初期状態において、販売信号発生回路7より販売信号
Aが出力されると若干遅延後の販売信号Cの立上りエッ
ジによりフリップフロップFF1(以下FF1と略記する)の
出力端子Q(以下Qと略記する)が″H″出力となる。
この時AND回路51のANDが成立して″H″出力となりフリ
ップフロップFF2(以下FF2と略記する。)の出力端子Q
(以下Qと略記する。)がL→H出力になる。同″H″
出力はインバータ54により反転して″L″出力となりOR
回路44を介して分周器2Aおよび分時間カウント部3Aに入
力してタイマーAがカウント動作を開始する。(B) Timer priority operation In order to display the two timers A and B on one display 9, it is necessary to start the timer displaying the first timer operation, that is, the front timer. Therefore, in the initial state, the output terminal Q (hereinafter Q sale signal generating circuit 7 flip-flop FF 1 by the rising edge of sale signal C after a slight delay when selling signal A is outputted from (hereinafter abbreviated as FF 1) Abbreviated as "H").
At this time, the AND of the AND circuit 51 is established, and the output becomes “H”, and the output terminal Q of the flip-flop FF 2 (hereinafter abbreviated as FF 2 ).
(Hereinafter abbreviated as Q) becomes L → H output. Same "H"
The output is inverted by the inverter 54 to become "L" output and OR
Input to the frequency divider 2A and the minute time counting unit 3A via the circuit 44, the timer A starts counting operation.
そして、作動したFF2の出力は H→LとなるのでA
ND回路51によってタイマー動作中は販売信号を受け付け
なくなる。又、FF2の出力はL→HになるのでOR回路7
3を介してAND回路74に入力し、AND回路74の他方に入力
している″H″入力とでANDが成立しフリップフロップF
F4(以下FF4と略記する)のクロック端子CLに立ち上が
り信号を与えるので、その出力端子Q(以下Qと略記す
る)がL→Hとなる。従ってインバータ75にて反転し、
さらに導通状態にあるアナログスイッチ76を介してイン
バータ36にて反転して″H″出力となり、アナログスイ
ッチ34が導通となりタイマーAのカウント内容がデコー
ダ33を介して表示器9にて表示される。Then, the output of the activated FF 2 changes from H → L, so A
The sales signal is not accepted during the timer operation by the ND circuit 51. Also, since the output of FF 2 changes from L to H, the OR circuit 7
3 and the "H" input to the other side of the AND circuit 74, an AND is established and the flip-flop F
Because F 4 (hereinafter abbreviated as FF 4) providing a rising signal to the clock terminal CL of the output terminal Q (hereinafter abbreviated as Q) becomes L → H. Therefore, it is inverted by the inverter 75,
Further, the signal is inverted by the inverter 36 through the analog switch 76 which is in the conductive state, and the output becomes "H". The analog switch 34 becomes conductive and the count content of the timer A is displayed on the display 9 through the decoder 33.
再度販売信号が入力されると、FF1は出力L→Hと
なるのでAND回路52を介してフリップフロップFF3(以下
FF3と略記する)のQ出力がL→Hとなる。その″H″
のQ出力はインバータ55、OR回路45を介して″L″出力
がBタイマーの分周器2Bおよび分時間カウント部3Bに入
力して、同タイマーがカウント状態となる。但し、AND
回路74にはH出力が入力しっぱなしで変化しないので、
信号Iが立ち上がらず、FF4の出力状態は変わらないの
で、表示切換信号は発生しない。よって表示器9にはこ
のBタイマーのカウント経過時間は表示されない。すな
わちBタイマーは裏タイマーとなる。When the sales signal is input again, the output of FF 1 changes from L to H, so that the flip-flop FF 3 (hereinafter referred to as FF 3 )
FF 3 ) is changed from L → H. The "H"
The "L" output of the Q output from the inverter 55 and the OR circuit 45 is input to the frequency divider 2B and the minute time counter 3B of the B timer, and the timer enters the count state. However, AND
Since the H output does not change while inputting to the circuit 74,
Since the signal I does not rise and the output state of the FF 4 does not change, no display switching signal is generated. Therefore, the display unit 9 does not display the elapsed time of the count of the B timer. That is, the B timer becomes a back timer.
(c)裏タイマー動作時の表示及び確認動作 裏タイマー動作時は7セグメントから成る表示器9の
右下のドットを表示させる。(タイマー動作はFF2及びF
F3のQ出力が″H″となるため両者が″H″となるのを
AND回路64にて検知している。)裏タイマーの経過時間
を確認する場合は手動表示切替スイッチ15を押している
間、インバータ36が反転するので容易に確認できる。裏
タイマー確認時はアナログスイッチ67を非導通とさせて
手動リセットを受け付けないようにしている。(C) Display and confirmation operation at the time of the back timer operation At the time of the back timer operation, the lower right dot of the display 9 composed of 7 segments is displayed. (Timer operation is FF 2 and F
Since the Q output of F 3 becomes “H”, both become “H”.
Detected by AND circuit 64. In order to check the elapsed time of the back timer, since the inverter 36 is inverted while the manual display changeover switch 15 is pressed, it can be easily checked. When the back timer is checked, the analog switch 67 is turned off so that manual reset is not accepted.
(d)手動リセット動作(警報停止及びタイマー中止) 手動リセットスイッチ14を押すと、インバータ69にて
ワンパルスが発生する。するとリセット信号ラインRLに
よりAND回路56又はAND回路57を介して表タイマーのみこ
のリセット信号を受け付け、ただちに初期状態とな
る(″00″表示及び販売信号受け付け可能)。同時に一
定時間(Rc、Ccにて決まる)遅れてFF4に表示切替パル
スが入力されるので、FF4が反転動作しインバータ36を
介するその前後出力が逆転し、その結果裏タイマーが表
タイマーとなる(自動表示切替)。ただし裏タイマーが
動作していない時は、リセット動作はするがAND回路74
により表示切替しない様にして表示の整合性を確保して
いる。表示の整合性とは、販売信号が入力された時、 ・表タイマー″00″の時は必ず表タイマーのみがスター
トすること。(D) Manual reset operation (alarm stop and timer stop) When the manual reset switch 14 is pressed, the inverter 69 generates one pulse. Then, only the front timer receives this reset signal via the reset signal line RL via the AND circuit 56 or 57, and immediately enters the initial state ("00" display and sales signal can be received). At the same time, a display switching pulse is input to FF 4 with a delay of a fixed time (determined by Rc and Cc), so that FF 4 inverts and the output before and after via inverter 36 reverses, and as a result, the back timer and the front timer (Automatic display switching). However, when the back timer is not operating, the reset operation is performed but the AND circuit 74
, Display consistency is ensured by preventing display switching. The consistency of the display means that when a sales signal is input,-When the table timer is "00", only the table timer always starts.
・表タイマーが動作している時は、表タイマーはそのま
ゝで裏タイマーがスタートすること。-When the front timer is operating, the front timer must start and the back timer starts.
・両方動作している時は、表タイマーがリセットされ、
次に裏タイマーが表タイマーに切替わり裏タイマーがス
タートすること。・ When both are working, the table timer is reset,
Next, the back timer switches to the front timer and the back timer starts.
・手動リセットは表タイマーのみ受け付ける。-Manual reset is accepted only for the front timer.
・表タイマーは常に先にスタートしたタイマーであるこ
と。・ The table timer must always be the timer that started first.
を意味する。Means
(e)自動リセット動作 表タイマーに、裏タイマーが動作している場合に、更
に販売信号を入力した場合、表タイマーをリセットし、
裏タイマーを表タイマーに移した後裏タイマーをスター
トさせる動作である。(E) Automatic reset operation When the back timer is operating on the front timer and a sales signal is further input, the front timer is reset,
This is an operation to start the back timer after moving the back timer to the front timer.
第5図のタイムチャートに従って動作説明する。 The operation will be described with reference to the time chart of FIG.
(I)初回動作 販売信号A(通常コーヒー抽出時間中″H″となって
いる)が入力されるとRA、CAで定まる遅延時間後、C信
号及びI信号が立上り表タイマーとして動作する。(I) Initial operation When the sales signal A (normally "H" during the coffee extraction time) is input, the C signal and the I signal operate as a rising edge timer after a delay time determined by R A and C A. .
(II)2回目動作 C信号が立上るが、I信号は変化しないので裏タイマ
ーとしてスタートする。A、B、Dは同時に″H″とな
らないのでリセット信号は発生しない。(II) Second Operation Although the C signal rises, the I signal does not change, so it starts as a back timer. Since A, B and D do not become "H" at the same time, no reset signal is generated.
(III)3回目動作 販売信号Aが立ち上ると、A、B、Dが同時に″H″
となるため自動リセット信号Eが立上り表タイマーをリ
セット動作する。リセットパルス巾はRB、CBにより定ま
る。(III) Third operation When the sales signal A rises, A, B and D are simultaneously set to "H".
Therefore, the automatic reset signal E resets the rising edge timer. The reset pulse width is determined by R B and C B.
同時にRc、Ccにて定まる時間経過後、信号Fが立ち上
るので表示が切替り裏タイマーが表タイマーとなる。At the same time, after the time determined by Rc and Cc has elapsed, the signal F rises, so that the display is switched and the back timer becomes the front timer.
以上の動作が完了する時間中RA、CAにて遅延させてお
いた販売信号Cは、表示が切替った後立ち上るので裏タ
イマーとしてスタートする。The sales signal C delayed by R A and C A during the time when the above operation is completed is started after the display is switched, and thus starts as a back timer.
再度表タイマー、裏タイマーが動作するので、波形D
も″H″となる。このため、4回目以降も同様に自動リ
セット回路が動作するので手動リセットにてタイマーを
初期状態に戻す必要がない。Since the front timer and back timer operate again, waveform D
Also becomes "H". For this reason, the automatic reset circuit operates similarly in the fourth and subsequent times, so that there is no need to reset the timer to the initial state by manual reset.
(f)警報動作 設定時間(通常コーヒー抽出後30分といわれている)
に達すると図番23又は24の比較器により″H″信号が出
るのでインバータ27,28にて反転させアナログスイッチ2
0,21によりクロック入力をストップさせる。出力表示の
ためLEDを設け基板上の点検を容易にしている。(F) Alarm action setting time (usually 30 minutes after coffee extraction)
When the signal reaches "H", an "H" signal is output by the comparator of FIG.
The clock input is stopped by 0 and 21. An LED is provided for output display to facilitate inspection on the board.
表タイマーのみAND回路90(又はAND回路91)を介して
アナログスイッチ38をONさせ、秒発振信号をデコーダ33
のBI(ブランキング)端子に導き表示を点滅させ表示時
間の達したことを知らせる様にしている。Only the front timer turns on the analog switch 38 via the AND circuit 90 (or AND circuit 91), and outputs the second oscillation signal to the decoder 33.
To the BI (Blanking) terminal to blink the display to indicate that the display time has been reached.
又、音により注意を惹く為、設定時間到達信号をブザ
ー発振回路11に導き、ブザーBZを鳴動させている。ブザ
ーには抵抗r1による音量調整機能をもたせているが更に
ブザー鳴動停止スイッチを設けてもよい。Further, in order to draw attention by sound, a set time reaching signal is guided to a buzzer oscillation circuit 11 to sound a buzzer BZ. Although the buzzer which will make the volume control by the resistance r 1 may be further provided a buzzer stop switch.
以上の如きである。なお、実施例ではカウントアップ
方式としているが、カウントダウン方式も容易に構成で
きる。又、実施例では表タイマー、裏タイマーの2ヶの
タイマーを1つの表示器にて表示するものであるが、2
ヶ以上の場合にも適用可能である。It is as described above. Although the count-up method is used in the embodiment, the count-down method can be easily configured. In the embodiment, two timers, a front timer and a back timer, are displayed on one display.
It is also applicable to more than three cases.
(ト)発明の効果 以上のように本発明によれば、コーヒーの抽出等、そ
の抽出以後の経過時間をカウントする複数のタイマーを
抽出動作と連動して順次スタートするようにしたので、
タイマー動作に要する操作が省略でき、オペレータの品
質管理に係る負担を軽減できる。(G) Effects of the Invention As described above, according to the present invention, a plurality of timers for counting elapsed time after the extraction, such as coffee extraction, are sequentially started in conjunction with the extraction operation.
The operation required for the timer operation can be omitted, and the burden on the quality control of the operator can be reduced.
また、一つの表示器を用い、これに抽出動作と連動し
て順次、その経過時間を古いもの(最先に抽出した)の
順に自動的に表示を切換えて行くこととしたので、オペ
レータは最先抽出のコーヒー等に注意を払えば良く、品
質管理がより容易となる。そして、一定の時間に到れば
警報にて報らされ、不特定多数のオペレータであっても
容易にその該当するコーヒーの棄却処分を成せる等、多
くの効果を奏する。Further, since one display is used and the display is automatically switched to the oldest one (the one that has been extracted first), the elapsed time is automatically switched in sequence in conjunction with the extraction operation. Attention should be paid to pre-extracted coffee and the like, and quality control becomes easier. Then, when a certain period of time is reached, a warning is issued, and many unspecified operators can easily perform the rejection of the corresponding coffee, and have many effects.
第1図は本発明に係る品質管理用タイマーシステムを具
備するコーヒーブルーワーを示し、(a)はその正面
図、(b)はその側面図、第2図はコーヒー抽出操作に
係る操作盤の正面図、第3図は本発明の品質管理用タイ
マーシステムのブロック構成図、第4図は第3図を具現
化した電気回路図、第5図はタイムチャート図である。 1……コーヒーブルーワー、I……タイマーA、II……
タイマーB、5……秒発振器、6……タイマーセット回
路、7……販売信号発生回路、8……タイマー切替回
路、9……表示器、10……変換回路、11……ブザー発生
回路、12……リセット回路、13……タイマー表示切替回
路、14……手動リセットスイッチ、15……手動表示切替
スイッチ。1 shows a coffee brewer equipped with a timer system for quality control according to the present invention, wherein (a) is a front view thereof, (b) is a side view thereof, and FIG. 2 is a front view of an operation panel relating to coffee extraction operation. FIG. 3 is a block diagram of a timer system for quality control of the present invention, FIG. 4 is an electric circuit diagram embodying FIG. 3, and FIG. 5 is a time chart diagram. 1 ... Coffee brewer, I ... Timer A, II ...
Timer B, 5: Second oscillator, 6: Timer set circuit, 7, Sales signal generation circuit, 8, Timer switching circuit, 9, Display, 10 Conversion circuit, 11 Buzzer generation circuit, 12 reset circuit, 13 timer display switching circuit, 14 manual reset switch, 15 manual display switching switch.
Claims (1)
る毎に順次スタート動作し、抽出以後の経過時間を所定
の設定時間に到るまでカウント動作する少なくとも2個
以上のタイマーと、前記経過時間を表示する単一の表示
器と、この表示器には常に先にスタートしたタイマーの
みその経過時間を表示するように、その該当するタイマ
ーとの接続変換をなす変換回路と、全てのタイマーの動
作中のもと、更に販売信号が入力した時、最先スタート
のタイマーをリセットし、同タイマーを最後の抽出に係
る経過時間カウント用として機能させると共に、かつ前
記変換回路部に作用して次先スタートのタイマーに係る
経過時間を前記表示器に表示するように作動するタイマ
ー表示切換回路と、前記設定時間に到達すると作動する
警報手段とを備えることを特徴とする品質管理用タイマ
ーシステム。1. At least two or more timers, each of which starts sequentially in response to a sales signal generated in connection with an extraction operation and counts an elapsed time after extraction until a predetermined set time is reached; A single display for displaying the time, a conversion circuit for making a connection conversion with the corresponding timer so that only the timer that started earlier always displays the elapsed time, and a display for all the timers. During operation, when a sales signal is further input, the earliest start timer is reset, and the timer is made to function as an elapsed time count for the last extraction, and is acted on to the conversion circuit unit to perform the next operation. A timer display switching circuit that operates so as to display the elapsed time related to the previous start timer on the display, and an alarm unit that operates when the set time is reached. Timer system for quality control, characterized in that.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1227503A JP2883364B2 (en) | 1989-09-04 | 1989-09-04 | Timer system for quality control |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1227503A JP2883364B2 (en) | 1989-09-04 | 1989-09-04 | Timer system for quality control |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0393124A JPH0393124A (en) | 1991-04-18 |
JP2883364B2 true JP2883364B2 (en) | 1999-04-19 |
Family
ID=16861918
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1227503A Expired - Fee Related JP2883364B2 (en) | 1989-09-04 | 1989-09-04 | Timer system for quality control |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2883364B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
ATE492034T1 (en) | 2002-10-25 | 2011-01-15 | Nakajima Glass Co Inc | MANUFACTURING PROCESS FOR SOLAR BATTERY MODULES |
JP4918247B2 (en) * | 2005-10-31 | 2012-04-18 | 昭和シェル石油株式会社 | CIS thin film solar cell module and method for manufacturing the same |
-
1989
- 1989-09-04 JP JP1227503A patent/JP2883364B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH0393124A (en) | 1991-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7637204B2 (en) | Brewing device with time-since-brew indicator | |
US5662955A (en) | Calibration method and apparatus for coffee grinder and brewer | |
JP2883364B2 (en) | Timer system for quality control | |
US4687910A (en) | Circuit for controlling and displaying cooking states of a rice cooker | |
US5660336A (en) | Control apparatus and method for coffee grinder and brewer | |
USRE43771E1 (en) | Display device for beverage pitcher or coffee machine | |
US4644571A (en) | Timer | |
JPH04219786A (en) | Frequency discriminating device | |
KR900007825B1 (en) | Apparatus for baking | |
JPH0746768B2 (en) | Timer-device | |
JPS6132010B2 (en) | ||
JP3088684B2 (en) | Reservation program timer | |
JP2747692B2 (en) | Display method of timer device | |
JPS6110221Y2 (en) | ||
JPS6132008B2 (en) | ||
KR860000231Y1 (en) | Coin inlet arrangement to account | |
JPS6343085B2 (en) | ||
JPH0461827A (en) | Rice cooker | |
JPS6132009B2 (en) | ||
JPS6341575B2 (en) | ||
JPS6029025Y2 (en) | vending machine | |
US3110418A (en) | Automatic controls for dispensing machine | |
JPS631464Y2 (en) | ||
JPS625316B2 (en) | ||
JPS6241306Y2 (en) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090205 Year of fee payment: 10 |
|
LAPS | Cancellation because of no payment of annual fees |