JP2752618B2 - Signal transmission method - Google Patents

Signal transmission method

Info

Publication number
JP2752618B2
JP2752618B2 JP17764687A JP17764687A JP2752618B2 JP 2752618 B2 JP2752618 B2 JP 2752618B2 JP 17764687 A JP17764687 A JP 17764687A JP 17764687 A JP17764687 A JP 17764687A JP 2752618 B2 JP2752618 B2 JP 2752618B2
Authority
JP
Japan
Prior art keywords
line
relay
error correction
relay section
alarm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP17764687A
Other languages
Japanese (ja)
Other versions
JPS6420746A (en
Inventor
英明 森本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP17764687A priority Critical patent/JP2752618B2/en
Publication of JPS6420746A publication Critical patent/JPS6420746A/en
Application granted granted Critical
Publication of JP2752618B2 publication Critical patent/JP2752618B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は回線切替方式に関し、特にディジタル無線回
線の回線切替の信号伝送方式に関する。 〔従来の技術〕 複数の併設ディジタル無線回線をもつ無線通信システ
ムは、通常、回線の少くとも一つを予備回線とし、その
他の回線を現用回線とし、現用回線の一つの回線品質が
劣化するとその現用回線で伝送している主データを予備
回線に切替えて回線断を防止している。回線品質の劣化
は無線伝播路のフェージングに起因する劣化が大部分な
ので、フェージングの発生の初期に短時間で回線品質の
劣化を検出し、フェージングが進行して回線断になる前
に回線切替を完了するようにして回線の瞬断を防止し、
瞬断により伝送した主データからビットが脱落しないよ
うにすることが重要である。 従来のかかる回線切替方式は、伝送する主データに回
線の送端でパリティチェックビットを挿入し、回線の受
端でパリティチェックを行って回線品質を監視し、ビッ
ト誤り率(Bit Error Rate;BER)にして10-6〜10-7程度
に回線品質が劣化すると回線切替を行うようになってい
た。 ところで、ディジタル無線回線は、通常、伝送する主
データに上記のパリティチェックビットやその他の回線
監視・制御用データを挿入して伝送できるようにディジ
タル・サービス・チャネル(Digital Service Channel;
DSC)をもっており、回線の送端でDSCの挿入位置を示す
フレーム同期ビットを挿入している。回線が中継装置で
中継される場合、各中継装置は、フレーム同期ビットを
検出してフレーム同期することによりDSCの挿入位置を
検知し、必要なDSCデータの抽出・挿入を行う。回線の
受端においても、同様にしてDSCの挿入位置を検知し、
必要なDSCデータの抽出を行う。 また、ディジタル無線回線は、伝送するデータの誤り
訂正符号化および誤り訂正復号化による誤り訂正(Forw
ard Error Correction;FEC)を行うことがある。回線が
中継装置で中継されて複数の中継区間を含む場合、通常
FECは各中継区間ごとに行われる。FEC復号器は、ビット
誤りを検出するごとに内部で誤り訂正パルスを発生して
おり、この誤り訂正パルスを外部へ出力することはきわ
めて容易である。 〔発明が解決しようとする問題点〕 以上説明したように従来の回線切替方式は、パリティ
チェックにより回線品質の劣化を検出して回線切替を行
っており、回線切替を行うべき回線品質の状態である10
-6〜10-7程度のBERをパリティチェックにより検出し得
る時間が長いので、回線切替時間が長くなる欠点があ
る。 本発明の目的は、FECを行い中継装置で中継されるデ
ィジタル無線回線における回線切替時間が短い回線切替
方式においてその切替情報の信号の処理方法を提供する
ことにある。 〔問題点を解決するための手段〕 本発明の信号伝送方式は、それぞれ中継するデータに
付加ビットを挿入し得る少なくとも一つの中継装置でそ
れぞれ中継されそれぞれの複数の中継区間のそれぞれで
誤り訂正符号化及び誤り訂正復号化により誤り訂正を行
う複数のディジタル無線回線の前記中継区間のそれぞれ
の受端にその中継区間における前記誤り訂正の発生頻度
を監視して得られた回線アラームに基づき切替を行う回
線切替装置において、 その中継区間の受端に回線品質を検出する判定手段の
出力をディジタル信号に変換し、主信号の空きタイムス
ロットを利用してディジタル無線回線の受端に転送し、
その結果及び前記ディジタル無線回線の最終の前記中継
区間の判定結果に基づく各中継区間アラームの論理和を
取った後、前記空きタイムスロットのビット数の過半数
の前記中継区間アラームを検出することにより多数決判
定して前記回線アラームを出力することを備えている。 〔実施例〕 以下実施例を示す図面を参照して本発明について詳細
に説明する。 第1図は、本発明の信号伝送方式の一実施例を示すブ
ロック図である。 1は回線の送端で回線切替を行う送信回線切替装置、
2は一つの回線の送端の送信機、4はこの回線の受端の
受信機、5は回線の受端で回線切替を行う受信回線切替
装置である。3は中継装置であり、送信機2と受信機4
との間を中継する。この一つの回線は、中継装置を一つ
含むので、その中継区間の数は二つである。中継装置3
は、順次接続された受信機31、FEC復号器32、フレーム
同期回路34、FEC符号器35、送信機36と、FEC復号器32か
ら誤り訂正パルスPを入力し中継区間アラームAをフレ
ーム同期回路34へ出力する判定回路及び直流変換回路33
とを備えている。送信回線切替装置1と受信回線切替装
置5との間にそれぞれ一つの中継装置で中継される回線
がN回線あるものとすると、送信機2、中継装置3、受
信機4からなる機器の組と同等な機器の組がほかに(N
−1)組あるが、これらは第1図では省略した。 送信回線切替装置1は、それぞれの現用回線で伝送す
べき主データを高速に速度変換してフレーム同期ビット
やDSCデータを挿入するためのタイムスロットをつく
り、フレーム同期ビットや所要のDSCデータを挿入し、F
EC符号化して一つの現用回線の送端の送信機、例えば送
信機2へ出力する。送信機2は入力したデータでディジ
タル変調された変調波を送出する。 送信機2が送出した変調波は、中継装置3において受
信機31で復調される。FEC復号器32は、受信機31が出力
した復調データをFEC復号化することによりビット誤り
を訂正し、また、ビット誤りを検出するごとに誤り訂正
パルスPを出力する。判定回路及びディジタル信号変換
回路33は、一定期間ごとに入力する誤り訂正パルスPを
計数して、FEC復号器32による誤り訂正の発生頻度を監
視し、計数値がしきい値を超えると中継区間アラームA
をハイレベルまたはロウレベルのディジタル信号として
出力する。このしきい値は、回線切替をすべき回線品
質、例えば10-6〜10-7のBERにおける平均計数値に設定
する。この設定により、中継装置3の前の中継区間にお
いて回線品質がBERで10-6〜10-7より劣化すると、中継
区間アラームAがディジタル信号として出力される。フ
レーム同期回路34は、FEC復号器32により誤り訂正され
たデータにフレーム同期し、所要のDSCデータDの抽出
・挿入を行い、また、中継区間アラームAが出力されて
いれば、これも主データ用のタイムスロットの一部に挿
入する。中継区間アラームAの挿入のために、主データ
用のタイムスロットをあらかじめ割当てておくこのアラ
ームAはディジタル信号に変換することにより速度の違
う主信号タイムスロットに挿入可能となるフレーム同期
回路34においてDSCデータの抽出・挿入や中継区間アラ
ームAの挿入が行われたデータは、FEC符号器35でFEC符
号化されて送信機36に入力する。送信機36は入力したデ
ータでディジタル変調された変調波を送出する。 受信機4は、中継装置3において送信機36が送出した
変調波を復調し、復調データを受信回線切替装置5へ出
力する。 受信回線切替装置5は、受信機4およびその他の回線
の受端の受信機から入力する復調データをFEC復号化す
ることによりビット誤りを訂正し、中継装置3において
判定回路33が誤り訂正パルスPをもとにして中継区間ア
ラームAを出力するのと同様にして、中継装置3の後の
中継区間およびその他の回線の中継装置の後の中継区間
のそれぞれに回線品質がBERで10-6〜10-7より劣化する
と中継区間アラームを発生する。更に、受信回線切替装
置5は、誤り訂正したそれぞれのデータにフレーム同期
して所要のDSCデータを抽出し、低速に速度変換するこ
とによりフレーム同期ビットやDSCデータを抜去って主
データを復元し、外部へ出力する。主データ用タイムス
ロットの一部に挿入されて中継装置3およびその他の中
継装置から転送されてきて抽出された中継区間アラーム
Aは、それぞれの回線ごとに、中継装置3の後の中継区
間およびその他の中継装置の後の中継区間のそれぞれの
中継区間アラームと論理和(具体的には各中継区間アラ
ームをオア回路の論理和をとる)がとられ回線切替装置
5からそれぞれの回線ごとの回線アラームA1〜ANが出力
される。これら回線アラームA1〜ANは、伝搬路の誤りに
よる誤判定を防止するため主データ用タイムスロットの
一部に挿入された中継区間アラーム用のタイムスロット
内のアラームビット数が、M個の中継区間用のタイムス
ロット中で(M+1)/2個(Mは3以上の奇数)以上と
検出されたとき回線アラームと判断して多数決判定して
出力される。すなわち、例えば複数の中継区間アラーム
の1つでも論理レベルでハイレベルとなり論理和出力が
論理レベルでハイレベルとなった場合は、その回線は伝
搬路誤りが生じたと判断する。 回線切替制御装置(図示せず)は、回線アラームA1〜
ANの発生を監視して回線品質の劣化した回線を検出し、
検出した回線を予備回線へ切替えるように送信回線切替
装置1および受信回線切替装置5を制御する。例えば、
送信機2から中継装置3までの中継区間または中継装置
3から受信機4までの中継区間の回線品質がBERで10-6
〜10-7より劣化すると、送信機2から受信機4までの回
線に対応する回線アラームが出力され、送信回線切替装
置1は送信機2へ出力していたデータを予備回線の送端
の送信機へ切替出力し、また、受信回線切替装置5は受
信機4の復調データから復元し外部へ出力していた主デ
ータを予備回線の受端の受信機の復調データから復元し
た主データに切替えて出力する。 〔発明の効果〕 以上詳細に説明したように本発明の回線切替の信号伝
送方式は、FECによる誤り訂正の発生頻度からそれぞれ
の中継区間における回線品質の劣化を検出し、各中継区
間で検出した回線品質劣化情報をディジタル信号に変換
することにより速度主データ用タイムスロットの一部を
用いて回線受端に転送することができ、回線切替を行う
べき回線品質の状態である10-6〜10-7程度のBERをFECに
よる誤り訂正の発生頻度から検出し得る時間はパリティ
チェックにより検出し得る時間より短くでき伝送路誤り
回線切替による誤判定を防ぐため多数決判定を行ってい
るためFECを利用した装置を構成できる効果がある。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a line switching system, and more particularly, to a line transmission signal transmission system for a digital radio line. [Prior Art] A radio communication system having a plurality of co-located digital radio lines usually uses at least one of the lines as a protection line and the other lines as working lines. The main data transmitted on the working line is switched to the protection line to prevent line disconnection. Since the deterioration of line quality is mostly caused by fading of the radio propagation path, the deterioration of line quality is detected in a short period of time at the beginning of fading, and line switching is performed before fading progresses and line disconnection occurs. Complete to prevent instantaneous interruption of the line,
It is important to prevent bits from being dropped from the main data transmitted due to a momentary interruption. In such a conventional line switching system, a parity check bit is inserted into a main data to be transmitted at a transmission end of a line, a parity check is performed at a reception end of the line, line quality is monitored, and a bit error rate (BER) is monitored. ), When the line quality deteriorates to about 10 -6 to 10 -7 , the line is switched. Meanwhile, a digital radio line is usually provided with a digital service channel (Digital Service Channel) so that the parity check bit and other line monitoring / control data can be inserted into main data to be transmitted and transmitted.
DSC), and a frame synchronization bit indicating the insertion position of the DSC is inserted at the transmission end of the line. When a line is relayed by a relay device, each relay device detects a frame insertion bit by detecting a frame synchronization bit and performing frame synchronization, and extracts and inserts necessary DSC data. At the receiving end of the line, similarly, the insertion position of the DSC is detected,
Extract necessary DSC data. In addition, digital radio lines use error correction coding and error correction decoding of data to be transmitted.
ard Error Correction; FEC). Normally when a line is relayed by a relay device and includes multiple relay sections
FEC is performed for each relay section. The FEC decoder internally generates an error correction pulse every time a bit error is detected, and it is extremely easy to output this error correction pulse to the outside. [Problems to be Solved by the Invention] As described above, the conventional line switching system detects line quality deterioration by parity check and performs line switching. There are 10
Since the time required to detect a BER of about -6 to 10-7 by the parity check is long, there is a disadvantage that the line switching time becomes long. An object of the present invention is to provide a method of processing a signal of switching information in a line switching system in which a line switching time is short in a digital wireless line relayed by a relay device by performing FEC. [Means for Solving the Problems] The signal transmission system of the present invention provides an error correction code in each of a plurality of relay sections, each of which is relayed by at least one relay apparatus capable of inserting additional bits into data to be relayed. The switching is performed based on a line alarm obtained by monitoring the frequency of occurrence of the error correction in the relay section at each receiving end of the relay section of a plurality of digital wireless lines for performing error correction by decoding and error correction decoding. In the line switching device, the output of the determination means for detecting the line quality at the receiving end of the relay section is converted into a digital signal, and the digital signal is transferred to the receiving end of the digital radio line using an empty time slot of the main signal.
After taking the logical sum of the result and each of the relay section alarms based on the determination result of the last relay section of the digital radio circuit, the majority decision is made by detecting the relay section alarm of a majority of the number of bits of the empty time slot. Determining and outputting the line alarm. EXAMPLES Hereinafter, the present invention will be described in detail with reference to the drawings showing examples. FIG. 1 is a block diagram showing one embodiment of the signal transmission system of the present invention. 1 is a transmission line switching device that performs line switching at the transmission end of the line,
Reference numeral 2 denotes a transmitter at the transmitting end of one line, 4 denotes a receiver at the receiving end of this line, and 5 denotes a receiving line switching device for performing line switching at the receiving end of the line. Reference numeral 3 denotes a relay device, which includes a transmitter 2 and a receiver 4
To relay between. Since this one line includes one relay device, the number of the relay sections is two. Relay device 3
Is a receiver 31, an FEC decoder 32, a frame synchronization circuit 34, an FEC encoder 35, a transmitter 36, which are sequentially connected, and inputs an error correction pulse P from the FEC decoder 32 and outputs a relay section alarm A to the frame synchronization circuit. Judgment circuit to output to 34 and DC conversion circuit 33
And Assuming that there are N lines that are respectively relayed by one relay device between the transmission line switching device 1 and the reception line switching device 5, a set of devices including a transmitter 2, a relay device 3, and a receiver 4 Another set of equivalent devices (N
-1) There are pairs, but these are omitted in FIG. The transmission line switching apparatus 1 speed-converts main data to be transmitted on each working line at a high speed, creates a time slot for inserting a frame synchronization bit and DSC data, and inserts a frame synchronization bit and required DSC data. Then F
The signal is EC-coded and output to the transmitter at the transmitting end of one working line, for example, the transmitter 2. The transmitter 2 sends out a modulated wave digitally modulated with the input data. The modulated wave transmitted by the transmitter 2 is demodulated by the receiver 31 in the relay device 3. The FEC decoder 32 corrects a bit error by performing FEC decoding on the demodulated data output from the receiver 31, and outputs an error correction pulse P every time a bit error is detected. The judgment circuit and the digital signal conversion circuit 33 count the number of error correction pulses P inputted at regular intervals, monitor the frequency of occurrence of error correction by the FEC decoder 32, and when the count exceeds the threshold value, determine whether the relay section Alarm A
Is output as a high-level or low-level digital signal. This threshold value is set to a line quality at which line switching is to be performed, for example, an average count value at a BER of 10 −6 to 10 −7 . With this setting, if the line quality degrades from 10 -6 to 10 -7 in the BER in the relay section before the relay apparatus 3, the relay section alarm A is output as a digital signal. The frame synchronization circuit 34 performs frame synchronization with the data error-corrected by the FEC decoder 32, extracts and inserts the required DSC data D, and, if the relay section alarm A is output, also outputs the main data. Inserted in a part of the time slot for A time slot for main data is pre-allocated for inserting the relay section alarm A. This alarm A is converted into a digital signal, so that it can be inserted into the main signal time slot having a different speed by the DSC. The data from which the data has been extracted / inserted and the relay section alarm A has been inserted are FEC encoded by the FEC encoder 35 and input to the transmitter 36. The transmitter 36 sends out a modulated wave digitally modulated with the input data. The receiver 4 demodulates the modulated wave transmitted from the transmitter 36 in the relay device 3 and outputs the demodulated data to the reception line switching device 5. The receiving line switching device 5 corrects a bit error by performing FEC decoding of demodulated data input from the receiver 4 and the receiver at the receiving end of the other lines. In the same way as outputting the relay section alarm A based on the BER, the line quality of the relay section after the relay device 3 and the relay section after the relay device of the other lines are 10 -6 to BER. If it is lower than 10 -7 , a relay section alarm is generated. Further, the receiving line switching device 5 extracts necessary DSC data in frame synchronization with the error-corrected data, and removes frame synchronization bits and DSC data by performing speed conversion at a low speed to restore main data. Output to the outside. The relay section alarm A, which is inserted into a part of the main data time slot and transferred and extracted from the relay apparatus 3 and other relay apparatuses, is provided for each line in the relay section after the relay apparatus 3 and other relay sections. And a logical sum (specifically, OR the OR of each relay section alarm of the respective relay section alarms) of the relay section in the relay section after the relay apparatus is obtained from the line switching apparatus 5 for each line. A1 to AN are output. These line alarms A1 to AN have M relay sections in which the number of alarm bits in the relay section alarm time slot inserted in a part of the main data time slot to prevent erroneous determination due to an error in the propagation path is M. When (M + 1) / 2 (M is an odd number of 3 or more) or more is detected in a time slot for use, a line alarm is determined and a majority decision is made and output. That is, for example, when even one of the plurality of relay section alarms is at the high level at the logical level and the logical sum output is at the high level at the logical level, it is determined that the line has a propagation path error. The line switching control device (not shown) includes line alarms A1 to
Monitors the occurrence of AN to detect lines with deteriorated line quality,
The transmission line switching device 1 and the reception line switching device 5 are controlled to switch the detected line to the protection line. For example,
The line quality of the relay section from the transmitter 2 to the relay apparatus 3 or the relay section from the relay apparatus 3 to the receiver 4 is 10 -6 in BER.
If it is degraded from 10 -7, a line alarm corresponding to the line from the transmitter 2 to the receiver 4 is output, and the transmission line switching device 1 transmits the data output to the transmitter 2 to the transmission end of the protection line. In addition, the receiving line switching device 5 restores the demodulated data of the receiver 4 and outputs the main data to the outside from the demodulated data of the receiver at the receiving end of the protection line to the restored main data. Output. [Effects of the Invention] As described in detail above, the line switching signal transmission method of the present invention detects line quality degradation in each relay section from the frequency of occurrence of error correction by FEC, and detects it in each relay section. using part of the speed main data time slot by converting the channel quality degradation information to the digital signal can be transferred to the line reception terminal, 10-6 is the state of the line quality to perform line switching The time that can detect BER of about -7 from the frequency of error correction by FEC is shorter than the time that can be detected by parity check, and FEC is used because majority decision is made to prevent erroneous judgment due to transmission line error line switching. There is an effect that a device can be configured.

【図面の簡単な説明】 第1図は、本発明の回線切替方式の一実施例を示すブロ
ック図である。 1……送信回線切替装置、2,36……送信機、3……中継
装置、4,31……受信機、5……受信回線切替装置、32…
…FEC復号器、33……判定回路及びディジタル信号変換
回路、34……フレーム同期回路、35……FEC符号器。
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a block diagram showing an embodiment of a line switching system according to the present invention. 1 ... transmission line switching device, 2, 36 ... transmitter, 3 ... relay device, 4, 31 ... receiver, 5 ... reception line switching device, 32 ...
... FEC decoder, 33 ... decision circuit and digital signal conversion circuit, 34 ... frame synchronization circuit, 35 ... FEC encoder.

Claims (1)

(57)【特許請求の範囲】 1.それぞれ中継するデータに付加ビットを挿入し得る
少なくとも一つの中継装置でそれぞれ中継されそれぞれ
の複数の中継区間のそれぞれで誤り訂正符号化及び誤り
訂正復号化により誤り訂正を行う複数のディジタル無線
回線の前記中継区間のそれぞれの受端にその中継区間に
おける前記誤り訂正の発生頻度を監視して得られた回線
アラームに基づき切替を行う回線切替装置において、 その中継区間の受端に回線品質を検出する判定手段の出
力をディジタル信号に変換し、主信号の空きタイムスロ
ットを利用してディジタル無線回線の受端に転送し、そ
の結果及び前記ディジタル無線回線の最終の前記中継区
間の判定結果に基づく各中継区間アラームの論理和を取
った後、前記空きタイムスロットのビット数の過半数の
前記中継区間アラームを検出することにより多数決判定
して前記回線アラームを出力することを特徴とする回線
切替装置。
(57) [Claims] A plurality of digital radio lines each of which is relayed by at least one relay device capable of inserting an additional bit into data to be relayed and which performs error correction by error correction coding and error correction decoding in each of a plurality of relay sections. In a line switching device that performs switching based on a line alarm obtained by monitoring the frequency of occurrence of the error correction in the relay section at each receiving end of the relay section, determining whether line quality is detected at the receiving end of the relay section The output of the means is converted into a digital signal and transferred to the receiving end of the digital radio line using the empty time slot of the main signal, and each relay is determined based on the result and the final determination result of the relay section of the digital radio line. After taking the logical sum of the section alarms, the relay section alarm of the majority of the number of bits of the empty time slot is A line switching device, wherein the line switching device outputs a line alarm by making a majority decision upon detection.
JP17764687A 1987-07-15 1987-07-15 Signal transmission method Expired - Lifetime JP2752618B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17764687A JP2752618B2 (en) 1987-07-15 1987-07-15 Signal transmission method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17764687A JP2752618B2 (en) 1987-07-15 1987-07-15 Signal transmission method

Publications (2)

Publication Number Publication Date
JPS6420746A JPS6420746A (en) 1989-01-24
JP2752618B2 true JP2752618B2 (en) 1998-05-18

Family

ID=16034632

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17764687A Expired - Lifetime JP2752618B2 (en) 1987-07-15 1987-07-15 Signal transmission method

Country Status (1)

Country Link
JP (1) JP2752618B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2761034B2 (en) * 1989-06-05 1998-06-04 日本電信電話株式会社 Monitoring system for digital communication lines
JP4411111B2 (en) * 2004-03-15 2010-02-10 Necエンジニアリング株式会社 Non-instantaneous switching device

Also Published As

Publication number Publication date
JPS6420746A (en) 1989-01-24

Similar Documents

Publication Publication Date Title
CA1243356A (en) Error control encoding system
US5257397A (en) Mobile data telephone
EP0188271A2 (en) Error correction encoding system
WO1998049800A1 (en) Estimation of radio channel bit error rate in a digital radio telecommunications network
JP2006074335A (en) Transmission method, transmission system, and transmitter
WO2005036361A3 (en) Fec-based reliability control protocols
WO1992021085A1 (en) Method for error correction of a transmitted data word
EP0815667A1 (en) A method for frame quality detection and a receiver
JP3636383B2 (en) Audio signal communication apparatus, transmission method, and receiver
KR100780560B1 (en) Communication system, receiver, and method of estimating errors caused by a channel
EP0258621B1 (en) Digital sequence polarity detection with adaptive synchronization
CN104838612A (en) Method and apparatus for a modified harq procedure after a receiver outage event
US4471485A (en) Method of protection against errors in transmission of radiotelegraph messages and a device for the application of said method
JP2752618B2 (en) Signal transmission method
EP1260046B1 (en) A communication system having bad frame indicator means for resynchronization purposes
US20010023493A1 (en) Signal used in the transmission of data in a communication system
US6993700B1 (en) System and method for generating forward error correction based alarms
JP2884650B2 (en) Bit error rate measurement device for traffic channel
KR100355761B1 (en) Method and device for determining thresholds of metric values used in viterbi synchronization evaluation circuits
KR101562312B1 (en) Gateway device of physically unidirectional communication capable of re-transmitting data, as single device, and method of transferring data using the same
JP3184425B2 (en) Wireless switching control method and device
EP4266608A1 (en) Data encoding method, data decoding method and related device
US20030151871A1 (en) Reception of digitally coded protection signals in a remote tripping device
JPH09130368A (en) Data communication equipment
JPH037439A (en) Monitoring system for digital communication channel