JP2709102B2 - Optical information reproducing device - Google Patents
Optical information reproducing deviceInfo
- Publication number
- JP2709102B2 JP2709102B2 JP63295549A JP29554988A JP2709102B2 JP 2709102 B2 JP2709102 B2 JP 2709102B2 JP 63295549 A JP63295549 A JP 63295549A JP 29554988 A JP29554988 A JP 29554988A JP 2709102 B2 JP2709102 B2 JP 2709102B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- signal
- track
- light
- information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
- Optical Recording Or Reproduction (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明は記録媒体上の複数の記録領域から同時に情報
を再生する光学的情報再生装置に関する。Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an optical information reproducing apparatus for simultaneously reproducing information from a plurality of recording areas on a recording medium.
光ディスク・光カード等の光を用いて情報を記録ある
いは再生する記録媒体から情報を再生する際には、光学
ヘッドから放射される単一の光を単一のトラックに照射
して走査する方法が一般に知られている。しかしながら
この方法では、光学ヘッドと記録媒体との相対速度に従
って、光はトラックを走査する。そして、記録媒体から
の反射もしくは透過によって得られた光情報を順次電気
信号に変換して情報を得る。そのため、情報の読み出し
速度は光学ヘッドと記録媒体との相対速度で決定され、
それ以上速くすることはできない。When reproducing information from a recording medium that records or reproduces information using light from an optical disk, optical card, or the like, a method of irradiating a single track with a single light emitted from an optical head and scanning the same is known. Generally known. However, in this method, the light scans the track according to the relative speed between the optical head and the recording medium. Then, the optical information obtained by reflection or transmission from the recording medium is sequentially converted into an electric signal to obtain information. Therefore, the information reading speed is determined by the relative speed between the optical head and the recording medium,
You can't go any faster.
そこで、U.S.PAT.4730293号には、複数のトラックに
光を同時に照射する技術が示されている。そして、複数
のトラックに同時に光を照射し、読み出すことにより読
み出し速度を四倍にすることができると記載されてい
る。Therefore, US Pat. No. 4,730,293 discloses a technique for simultaneously irradiating a plurality of tracks with light. It is described that the reading speed can be quadrupled by simultaneously irradiating a plurality of tracks with light and reading them out.
しかしながら、このU.S.PAT.4730293号には、記録媒
体から得た光をどのように処理して記録されていた情報
を信号として得るかについての記載はない。However, US Pat. No. 4,730,293 does not describe how to process light obtained from a recording medium to obtain recorded information as a signal.
そこで出願人は、第7図で示すデータ処理系を考え出
した。ここでは、トラックnとトラックn+1に同時に
光を照射して読み出す場合について示してある。The applicant has devised a data processing system shown in FIG. Here, a case is shown in which track n and track n + 1 are simultaneously irradiated with light and read.
第7図において、トラックnを照射して得た光は、光
電変換用検出素子11を介して電気信号に変換される。こ
の電気信号は増幅器12を経て、2値化回路13で2値信号
に変換される。その後、位相比較器14VFO(variable fr
equency oscillator)回路15を通る。第7図では、情報
がセルフクロックを用いた変調方式で記録されている場
合のデータ処理系を示してあり、位相比較器14とVFO回
路15とでPLL(phase−lockedloop)回路を構成してい
る。PLL回路を経た電気信号は、データ復調器16で復調
され、データ復調信号17を得る。In FIG. 7, light obtained by irradiating the track n is converted into an electric signal via the photoelectric conversion detecting element 11. The electric signal passes through an amplifier 12 and is converted into a binary signal by a binarizing circuit 13. After that, the phase comparator 14VFO (variable fr
equency oscillator) circuit 15. FIG. 7 shows a data processing system in the case where information is recorded by a modulation method using a self-clock. A phase comparator 14 and a VFO circuit 15 constitute a PLL (phase-locked loop) circuit. I have. The electric signal that has passed through the PLL circuit is demodulated by a data demodulator 16 to obtain a data demodulated signal 17.
一方、トラックn+1を照射して得た光も、トラック
nを照射して得た光と同様に、光電変換用検出素子21,
増幅器22,2値化回路23,位相比較器24,VFO回路25,データ
復調器26を介してデータ復調信号27を得る。On the other hand, the light obtained by irradiating the track n + 1 is also the same as the light obtained by irradiating the track n, and the photoelectric conversion detecting elements 21,
A data demodulation signal 27 is obtained via an amplifier 22, a binarization circuit 23, a phase comparator 24, a VFO circuit 25, and a data demodulator 26.
得られたデータ復調信号17,27は装置全体を制御する
コントローラ(図示せず)により順次セレクトされて情
報として再生される。The obtained data demodulated signals 17, 27 are sequentially selected by a controller (not shown) for controlling the entire apparatus and reproduced as information.
しかしながら、このデータ処理系に従いデータを処理
する場合には、同時に光を照射して読みとるトラックの
本数分に相当するデータの処理系が必要となる。第7図
で、nとn+1の2本のトラックを読み出すために光電
変換用検出素子11,21からデータ復調器16,26で形成され
るデータ処理系が2本用いられていることがわかる。However, when processing data in accordance with this data processing system, a data processing system corresponding to the number of tracks that are simultaneously irradiated with light and read is required. FIG. 7 shows that two data processing systems formed by the data demodulators 16 and 26 from the photoelectric conversion detecting elements 11 and 21 are used to read the two tracks n and n + 1.
従って、第7図に従うデータ処理系を用いると回路の
規模が大きくなるとともに、コストも高くなるという問
題を生じる。更に、回路系が複数存在し、多くの素子で
処理を行なうためデータの信頼性低下につながる恐れも
生じる。Therefore, when the data processing system according to FIG. 7 is used, there arises a problem that the scale of the circuit is increased and the cost is increased. Further, since there are a plurality of circuit systems and processing is performed by many elements, there is a possibility that the reliability of data may be reduced.
本発明は、光カード上の複数の記録領域に同時に光を
照射し、前記光カードと前記光とを相対的に往復移動す
ることにより情報を再生する装置において、前記複数の
記録領域からの戻り光を、各記録領域の情報として複数
の電気信号列に変換する光電変換手段と、前記変換され
た複数の電気信号列の少なくとも一列を記憶する記憶手
段と、前記光電変換手段または前記記憶手段の出力信号
の再生処理を行う、前記電気信号列の数より少ない信号
処理手段と、前記光電変換手段または前記記憶手段の出
力信号を選択的に前記信号処理手段に出力する選択手段
とを有し、前記信号処理手段の再生処理動作を、前記光
カードと前記光との移動が減速し停止する期間に行うよ
うにしている。The present invention is directed to an apparatus for reproducing information by simultaneously irradiating light to a plurality of recording areas on an optical card and relatively reciprocating the optical card and the light. Photoelectric conversion means for converting light into a plurality of electric signal strings as information of each recording area, storage means for storing at least one of the plurality of converted electric signal strings, and the photoelectric conversion means or the storage means Performing the reproduction process of the output signal, signal processing means less than the number of the electric signal sequence, and a selection means for selectively outputting the output signal of the photoelectric conversion means or the storage means to the signal processing means, The reproduction processing operation of the signal processing means is performed during a period in which the movement of the optical card and the light decelerates and stops.
以下、図面に基づき、本発明の実施例を説明する。 Hereinafter, embodiments of the present invention will be described with reference to the drawings.
第1図ないし第3図は本発明の第1実施例を示す図で
ある。第1実施例においても、トラックnとトラックn
+1に光を同時に照射する場合について説明する。FIGS. 1 to 3 show a first embodiment of the present invention. Also in the first embodiment, the track n and the track n
The case where light is simultaneously irradiated to +1 will be described.
トラックnを照射して得た光は光電変換用検出素子31
で電気信号に変換する。この電気信号は増幅器32を介し
た後、2値化回路33で2値信号に変換され、セレクタ34
に入力する。The light obtained by irradiating the track n is the photoelectric conversion detecting element 31.
Is converted into an electric signal. This electric signal is converted into a binary signal by a binarizing circuit 33 after passing through an amplifier 32,
To enter.
セレクタ34には図示しないコントローラからのセレク
ト信号34aが入力され、このセレクト34aにより、まずト
ラックnのデータが位相比較器35に送られる。そして、
この位相比較器35とVFO回路36で構成されるPLL回路を介
した後データ復調器37を通り、トラックnのデータ復調
信号を得る。A selector 34 receives a select signal 34a from a controller (not shown), and the data of the track n is first sent to the phase comparator 35 by the select 34a. And
After passing through a PLL circuit composed of the phase comparator 35 and the VFO circuit 36, the data passes through a data demodulator 37 to obtain a data demodulated signal of the track n.
一方、トラックn+1を照射して得た光は、光電変換
用検出素子41で電気信号に変換され、増幅器42を介した
後2値化回路43で2値信号に変換される。ここまでは、
トラックnのデータ処理と同時に進行する。そして、ト
ラックn+1のデータは、2値化回路43を経た後、メモ
リ部44に入力して格納される。メモリ部44にはコントロ
ーラからのリセット信号44aとR/W(リード/ライト)切
換信号44bが入力し、メモリ部44におけるトラックn+
1からのデータの格納動作のタイミングを生成してい
る。On the other hand, the light obtained by irradiating the track n + 1 is converted into an electric signal by the photoelectric conversion detecting element 41, and is converted into a binary signal by the binarizing circuit 43 after passing through the amplifier. So far,
It proceeds simultaneously with the data processing of track n. Then, the data of the track n + 1 passes through the binarization circuit 43 and is then input to the memory unit 44 and stored. A reset signal 44a and an R / W (read / write) switching signal 44b from the controller are input to the memory unit 44, and the track n +
1 is generated.
メモリ部44の構成例を第2図に示す。メモリ部44はク
ロックモジュール441,カウンタ442,半導体メモリ443か
ら構成される。FIG. 2 shows a configuration example of the memory unit 44. The memory unit 44 includes a clock module 441, a counter 442, and a semiconductor memory 443.
半導体メモリ443に、2値化回路43からの2値信号を
記憶させる時には、コントローラが指示するR/W切換信
号44bをライト状態に設定し、リセット信号44aによりカ
ウンタ442はリセットされている。カウンタ442はクロッ
クモジュール441からのクロック信号によりカウントア
ップされ、この出力が半導体メモリ443のアドレスとし
て、アドレスバスを介して半導体メモリ443に入力され
る。一方、クロックモジュール441からのクロック信号
とR/W切換信号44bのAND出力である書込みパルスが半導
体メモリ443に入力する。この書込みパルスは、アドレ
スの設定と同期していることになる。2値化回路43の2
値出力、即ちトラックn+1のデータは書き込みパルス
に従い、半導体メモリ443内の設定されたアドレスに1bi
tずつ記憶される。半導体メモリ443へのデータの書込み
の終了は、R/W切換信号44bをリード状態にする。例とし
てカード状の光記録媒体を用いた場合、1トラックの記
憶容量が1M bitであれば、光カード上の記録と同じ2値
情報の記憶であるから、1M bitの半導体メモリを用いれ
ばよい。When storing the binary signal from the binarization circuit 43 in the semiconductor memory 443, the R / W switching signal 44b specified by the controller is set to the write state, and the counter 442 is reset by the reset signal 44a. The counter 442 is counted up by the clock signal from the clock module 441, and the output is input to the semiconductor memory 443 via the address bus as the address of the semiconductor memory 443. On the other hand, a write pulse which is an AND output of the clock signal from the clock module 441 and the R / W switching signal 44b is input to the semiconductor memory 443. This write pulse is synchronized with the setting of the address. Binarization circuit 43-2
The value output, that is, the data of track n + 1, follows the write pulse, and 1bi is set to the set address in the semiconductor memory 443.
It is memorized by t. When the writing of data to the semiconductor memory 443 is completed, the R / W switching signal 44b is set to the read state. For example, when a card-shaped optical recording medium is used, if the storage capacity of one track is 1 Mbit, the same binary information as that of the recording on the optical card is stored. Therefore, a 1-Mbit semiconductor memory may be used. .
半導体メモリ443にトラックn+1のデータが記憶さ
れている間に、データ復調器37からはトラックnのデー
タ復調信号が出力される。トラックnのデータが出力さ
れた後は、セレクト信号34aにより、トラックn+1の
データを復調するべく選択され、半導体メモリ443に記
憶されたデータを読み出す。読み出す場合には、R/M切
換信号は書込み終了時からリード状態にあり、カウンタ
442は、リセット信号44aによりリセットされた後カウン
トアップされ、アドレスがインクリメントされるとそれ
に応じたトラックn+1が読み出される。半導体メモリ
443への書き込みと半導体メモリ443からの読み出しは、
同一の端子で行なう様に図面では示してあるが、別々の
端子を持つ半導体メモリで行なってもよい。読み出され
たデータはセレクタ34,位相比較器35,VFO回路36,データ
復調器37を介してトラックn+1のデータ復調信号とし
て得られる。While the data of track n + 1 is stored in the semiconductor memory 443, the data demodulator 37 outputs a data demodulated signal of track n. After the data of the track n is output, the data of the track n + 1 is selected to be demodulated by the select signal 34a, and the data stored in the semiconductor memory 443 is read. When reading, the R / M switch signal is in the read state from the end of writing and the counter
442 is counted up after being reset by the reset signal 44a, and when the address is incremented, the track n + 1 corresponding thereto is read. Semiconductor memory
Writing to 443 and reading from semiconductor memory 443
Although shown in the drawings as being performed with the same terminal, the processing may be performed with a semiconductor memory having different terminals. The read data is obtained as a data demodulated signal of track n + 1 via the selector 34, the phase comparator 35, the VFO circuit 36, and the data demodulator 37.
第3図は、半導体メモリ443へのデータ格納のタイミ
ングを示す図である。Aは光電変換用検出素子からの出
力信号であり、Aを2値化した信号がBである。トラッ
クnに関してはこの2値化信号Bから復調を行なう。C
は見易さのためにBを時間軸方向に拡大した図であり、
トラックn+1のデータの場合は、書き込みパルスDの
タイミングでCが記憶される。従って、半導体メモリ44
3にはEの波形が記憶される。第3図Eで示すように、
xおよびyが、半導体メモリ443へ記憶させるときのサ
ンプリング誤差となる。一般に、光による記憶・再生や
磁気による記録・再生においては、時間軸方向のゆらぎ
が発生するとそれがジッタとなる。ここで生じるサンプ
リング誤差x・yについても同様にジッタと考えること
ができる。このサンプリングによるジッタ量を5%程度
に抑えることができれば、データの再生に大きな影響は
ない。そこで例えば、光カードの場合では、読出し速度
は10k bit/sec〜100k bit/sec程度であるため、書込み
パルスの周波数を500KHz〜5MHz程度にすれば、ジッタ量
を5%程度に抑えることができる。FIG. 3 is a diagram showing the timing of storing data in the semiconductor memory 443. A is an output signal from the photoelectric conversion detecting element, and B is a signal obtained by binarizing A. For the track n, demodulation is performed from the binary signal B. C
Is an enlarged view of B in the time axis direction for easy viewing,
In the case of the data of the track n + 1, C is stored at the timing of the write pulse D. Therefore, the semiconductor memory 44
3 stores the waveform of E. As shown in FIG. 3E,
x and y are sampling errors when stored in the semiconductor memory 443. In general, in recording / reproducing by light or recording / reproducing by magnetism, when fluctuation occurs in the time axis direction, it causes jitter. The sampling error xy occurring here can be similarly considered as jitter. If the jitter amount due to this sampling can be suppressed to about 5%, there is no significant effect on data reproduction. Thus, for example, in the case of an optical card, the read speed is about 10 kbit / sec to 100 kbit / sec, so if the frequency of the write pulse is set to about 500 KHz to 5 MHz, the jitter amount can be suppressed to about 5%. .
以上の様に第1実施例においてはメモリ部を持たせ、
PLL回路とデータ復調器で構成されるデータ復調回路を
1系統にすることで、小型化された回路構成で、複数の
トラックに同時に光を照射してデータを読み出すことが
可能となる。As described above, in the first embodiment, the memory section is provided,
By using a single data demodulation circuit composed of a PLL circuit and a data demodulator, data can be read out by simultaneously irradiating a plurality of tracks with light with a miniaturized circuit configuration.
本実施例では、2本のトラックに同時に光と照射して
データを読み出す場合について説明したが、同時に光を
照射してデータを読み出すトラックの本数が更に増して
も、本実施例と同様にデータ復調回路を1系統にするこ
とができる。以下、第2・第3実施例についても、第1
実施例同様、2本のトラックに光を照射する場合につい
て説明するが、トラックの本数が増しても同様に適用・
構成できることは勿論である。In this embodiment, the case where two tracks are simultaneously irradiated with light to read data is described. However, even if the number of tracks from which data is read by simultaneously irradiating light is further increased, the data is read in the same manner as in this embodiment. The demodulation circuit can be one system. Hereinafter, also in the second and third embodiments, the first embodiment
Similar to the embodiment, a case where two tracks are irradiated with light will be described. However, even if the number of tracks increases, the same applies.
Of course, it can be configured.
次に第4図および第5図に基づき本発明の第2実施例
を説明する。第1実施例の第1図と同じ部分には同じ符
号を付し詳細は省略する。第1実施例と異なる部分は、
第1実施例では半導体メモリへの書込みと読出しの速度
は同じであるのに対し、第2実施例では書込みの速度よ
りも読み出しの速度を速くする点にある。そこでメモリ
部54内では、第5図に示すように、R/W切換信号54bは書
込み時にはライト状態に設定され、このライト状態の信
号でセレクタ544ではクロックモジュール541aのクロッ
ク信号が選択される。クロックモジュール541aのクロッ
ク信号からのクロック信号に従って、カウンタ542はカ
ウントアップされ、半導体メモリ543のアドレスが設定
されると同時に書込みパルスも生成される。一方、読出
し時にはR/W切変信号54bはリード状態に設定され、リー
ド状態の信号でセレクタ544ではクロックモジュール541
bのクロック信号を選択する。クロックモジュール541b
からは、ライト時のクロックモジュール541aからのクロ
ック信号のm倍の周波数のクロック信号を発生する。こ
こでは2種の周波数のクロックモジュールを選択してい
るが、1つだけを用いてカウンタによりm分周するよう
にして、カウンタを介すか否かを選択してもよい。トラ
ックnのデータは、光学ヘッドと記録媒体との相対移動
でその読出し速度が決まるが、トラックn+1に関して
は、半導体メモリ543によって決まる最大読出し周波数
まで読出し速度を速くすることができる。本実施例にお
いては、メモリ部54から読出されたトラックn.+1のデ
ータ信号は、クロックモジュール541bからのクロック信
号に基づき、トラックnのデータ信号のm倍の周波数と
なる。従って、位相比較器55,VFO回路56からなるPLL回
路の同期周波数は指令信号55aを与えることによりその
時定数を切換え、トラックn+1のデータを復調する際
にはトラックnのデータを復調する時のm倍にして同期
をとる。同期周波数をm倍にしたPLL回路を経たトラッ
クn+1のデータ信号は、データ復調器37によりトラッ
クnの場合のm倍の速度で復調される。Next, a second embodiment of the present invention will be described with reference to FIGS. The same parts as those in FIG. 1 of the first embodiment are denoted by the same reference numerals, and the details are omitted. The differences from the first embodiment are:
In the first embodiment, the speed of writing to and reading from the semiconductor memory is the same, whereas in the second embodiment, the reading speed is faster than the writing speed. Therefore, in the memory section 54, as shown in FIG. 5, the R / W switching signal 54b is set to a write state at the time of writing, and the selector 544 selects the clock signal of the clock module 541a by the signal in the write state. In accordance with a clock signal from the clock signal of the clock module 541a, the counter 542 is counted up, and an address of the semiconductor memory 543 is set and a write pulse is generated at the same time. On the other hand, at the time of reading, the R / W switching signal 54b is set to the reading state, and the selector 544 uses the clock module 541 as the reading state signal.
Select the clock signal of b. Clock module 541b
Thereafter, a clock signal having a frequency which is m times as high as that of the clock signal from the clock module 541a at the time of writing is generated. Here, two types of clock modules are selected, but it is also possible to select whether or not to use a counter by using only one and dividing the frequency by m using a counter. The read speed of the data on track n is determined by the relative movement between the optical head and the recording medium. For track n + 1, the read speed can be increased up to the maximum read frequency determined by the semiconductor memory 543. In the present embodiment, the data signal of the track n. + 1 read from the memory unit 54 has a frequency which is m times the frequency of the data signal of the track n based on the clock signal from the clock module 541b. Accordingly, the synchronization frequency of the PLL circuit including the phase comparator 55 and the VFO circuit 56 is switched in time constant by giving the command signal 55a, and when demodulating the data of the track n + 1, the time constant of demodulating the data of the track n is changed. Double and synchronize. The data signal of track n + 1 that has passed through the PLL circuit whose synchronization frequency has been multiplied by m is demodulated by the data demodulator 37 at a speed that is m times faster than that of track n.
ここでは、PLL回路は時定数を切換えることで同期周
波数の切換えを行っているが、デジタル的に位相・周波
数を合わせる方式もあり、この場合には目標周波数を切
換えるようにすればよい。Here, the PLL circuit switches the synchronization frequency by switching the time constant. However, there is also a method of digitally adjusting the phase and frequency. In this case, the target frequency may be switched.
以上の様に構成すれば、一層情報の読出しを高速化す
ることができる。With the configuration described above, the speed of reading information can be further increased.
また、光カードを例にとると、記録媒体を往復運動さ
せて情報を読み出す方式がある。この場合、記録媒体の
運動方向を反転させる際に必ず減速・停止の動作が入
る。この間はトラックからの情報の読出しは行なえない
ので、半導体メモリに格納した情報をこの間に復調させ
れば、読出し動作の効率は一層良くなる。Also, taking an optical card as an example, there is a method of reading information by reciprocating a recording medium. In this case, when reversing the direction of movement of the recording medium, deceleration / stop operations are always performed. During this time, information cannot be read from the track. If the information stored in the semiconductor memory is demodulated during this time, the efficiency of the read operation is further improved.
次に第6図に基づき本発明の第3実施例を説明する。
第1実施例の第1図と同じ部分には同じ符号を付して詳
細は省略する。Next, a third embodiment of the present invention will be described with reference to FIG.
The same parts as those in FIG. 1 of the first embodiment are denoted by the same reference numerals, and the details are omitted.
第3実施例の特徴は、メモリ部44を経由しないトラッ
クのデータを選択できる点にある。A feature of the third embodiment is that data of a track that does not pass through the memory unit 44 can be selected.
これを実施するにあたり、2値化回路33,43を経たト
ラックnとトラックn+1のデータは第1のセレクタ64
に入力する。第1のセレクタ64は、第1セレクト信号64
aにより、第2のセレクタ65へ送るデータとメモリ部44
へ送るデータを選択する。例えば、トラックnのデータ
を第2のセレクタ65に入力し、トラックn+1のデータ
をメモリ部44に入力する図中の破線の経路と、トラック
nのデータをメモリ部44に入力し、トラックn+1のデ
ータを第2のセレクタ65に入力する図中二重線の経路と
が第1セレクト信号64aにより選択される。第2のセレ
クタ65では、第1実施例におけるセレクタ34と同様に第
2セレクト信号65aにより第1のセレクタ64から送られ
るデータとメモリ部44から読み出すデータとを選択す
る。なお、メモリ部44へのデータの格納方法や、第2の
セレクタ65以降のPLL回路、および復調回路(図示せ
ず)は第1実施例と同じであるために説明は省略する。
以上の様にトラックから読み出す情報のうち、メモリ部
を経由するトラックの情報と、経由しないトラックの情
報とを選択できる様にすると、トラックに記録されてい
る情報の内容によっては光を照射する複数のトラックの
うち最初に読み出したいトラックが決まっている場合が
あると、選択によりそのトラックのデータはメモリ部を
介さずにデータを復調できるため、先に復調することが
できる。また、メモリ部を介さないため、この情報はサ
ンプリングによるジッタを含まない。To implement this, the data of track n and track n + 1 that have passed through the binarization circuits 33 and 43 are stored in the first selector 64.
To enter. The first selector 64 outputs a first select signal 64
a, the data to be sent to the second selector 65 and the memory 44
Select the data to send to. For example, a path indicated by a broken line in the figure in which the data of track n is input to the second selector 65 and the data of track n + 1 is input to the memory unit 44, and the data of track n is input to the memory unit 44, The path of the double line in the figure for inputting data to the second selector 65 is selected by the first select signal 64a. The second selector 65 selects the data sent from the first selector 64 and the data to be read from the memory unit 44 by the second select signal 65a, similarly to the selector 34 in the first embodiment. Note that the method of storing data in the memory unit 44, the PLL circuit after the second selector 65, and the demodulation circuit (not shown) are the same as those in the first embodiment, and therefore description thereof is omitted.
As described above, it is possible to select, from among the information to be read from the track, information on a track that passes through the memory unit and information on a track that does not pass through the memory unit. If there is a case where the track to be read first is determined among the tracks, the data of that track can be demodulated by selection without going through the memory unit, so that the data can be demodulated first. Further, since the information does not pass through the memory unit, this information does not include jitter due to sampling.
尚、本発明は上記実施例に限定されるものではなく種
々の変形が可能である。例えば、実施例においては、必
ずあるトラックのデータは記憶手段を介さずに復調して
いるが、全てのトラックのデータを一担記憶手段に格納
した後、一系統の復調回路にて復調するようにしてもよ
い。また、従来技術として引用したU.S.PAT.4730293号
では、1つの光ビームで複数のトラックに光を照射して
いるがこれを本発明にそのまま適用してもよいし、複数
のビームで複数のトラックを照射するようにしてもよ
い。更に、実施例ではU.S.PAT.4730293号に合わせて複
数のトラックに同時に光ビームを照射する場合について
説明したが、同一トラック上に複数のセクタが存在する
場合に、各セクタに同時に光を照射して情報を再生する
場合にも本発明は適用することができるものである。Note that the present invention is not limited to the above embodiment, and various modifications are possible. For example, in the embodiment, data of a certain track is always demodulated without passing through the storage means. However, data of all tracks is stored in the shared storage means, and then demodulated by one system of demodulation circuit. It may be. Further, in USPAT. No. 4730293 cited as a prior art, a single light beam irradiates a plurality of tracks, but this may be applied to the present invention as it is, or a plurality of tracks may be applied by a plurality of beams. Irradiation may be performed. Further, in the embodiment, the case where a plurality of tracks are irradiated with a light beam at the same time according to USPAT.4730293 has been described.However, when a plurality of sectors exist on the same track, each sector is irradiated with light at the same time. The present invention can be applied to the case of reproducing information.
以上説明したように、本発明によれば、複数の記録領
域に対応して得られる電気信号の少なくとも一列を記憶
するので、所望の時期に記憶手段から読み出すことによ
り信号処理手段の数が少なくて済み、装置のコストを下
げることができる。また、信号処理手段の再生処理動作
を、光カードと光との移動が減速し停止する期間に行う
ようにしているので、再生動作の効率を上げられる。As described above, according to the present invention, at least one row of the electric signals obtained corresponding to the plurality of recording areas is stored, so that the number of the signal processing means is reduced by reading out from the storage means at a desired time. As a result, the cost of the apparatus can be reduced. Further, since the reproduction processing operation of the signal processing means is performed during a period in which the movement between the optical card and the light is decelerated and stopped, the efficiency of the reproduction operation can be increased.
第1図は本発明第1実施例の構成を示すブロック図、第
2図は第1図で用いるメモリ部の構成例を示すブロック
図、第3図は第1図のメモリ部での動作タイミングを示
す図、第4図および第5図は本発明第2実施例の構成を
示すブロック図、第6図は本発明第3実施例の構成を示
すブロック図、第7図は従来技術から出願人が考えた情
報再生を行なうブロック図である。 44,54……メモリ部、34,64,65,544……セレクタ、441,5
41a,541b……クロックモジュール、442,542……カウン
タ、443,543……半導体メモリ。FIG. 1 is a block diagram showing a configuration of a first embodiment of the present invention, FIG. 2 is a block diagram showing a configuration example of a memory unit used in FIG. 1, and FIG. 3 is an operation timing in the memory unit of FIG. FIGS. 4 and 5 are block diagrams showing the configuration of a second embodiment of the present invention, FIG. 6 is a block diagram showing the configuration of a third embodiment of the present invention, and FIG. It is a block diagram which performs information reproduction thought by a person. 44,54 …… Memory part, 34,64,65,544 …… Selector, 441,5
41a, 541b: Clock module, 442, 542: Counter, 443, 543: Semiconductor memory.
Claims (1)
照射し、前記光カードと前記光とを相対的に往復移動す
ることにより情報を再生する装置において、 前記複数の記録領域からの戻り光を、各記録領域の情報
として複数の電気信号列に変換する光電変換手段と、 前記変換された複数の電気信号列の少なくとも一列を記
憶する記憶手段と、 前記光電変換手段または前記記憶手段の出力信号の再生
処理を行う、前記電気信号列の数より少ない信号処理手
段と、 前記光電変換手段または前記記憶手段の出力信号を選択
的に前記信号処理手段に出力する選択手段とを有し、 前記信号処理手段の再生処理動作を、前記光カードと前
記光との移動が減速し停止する期間に行うことを特徴と
する光学的情報再生装置。An apparatus for reproducing information by simultaneously irradiating a plurality of recording areas on an optical card with light and relatively reciprocating the optical card and the light, comprising: Photoelectric conversion means for converting the return light into a plurality of electric signal strings as information of each recording area; storage means for storing at least one of the plurality of converted electric signal strings; and the photoelectric conversion means or the storage means A signal processing unit for performing a reproduction process of the output signal of the number of the electric signal trains, and a selection unit for selectively outputting an output signal of the photoelectric conversion unit or the storage unit to the signal processing unit. An optical information reproducing apparatus, wherein a reproduction processing operation of the signal processing means is performed during a period in which the movement of the optical card and the light decelerates and stops.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63295549A JP2709102B2 (en) | 1988-11-22 | 1988-11-22 | Optical information reproducing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63295549A JP2709102B2 (en) | 1988-11-22 | 1988-11-22 | Optical information reproducing device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH02141932A JPH02141932A (en) | 1990-05-31 |
JP2709102B2 true JP2709102B2 (en) | 1998-02-04 |
Family
ID=17822083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63295549A Expired - Lifetime JP2709102B2 (en) | 1988-11-22 | 1988-11-22 | Optical information reproducing device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2709102B2 (en) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04137226A (en) * | 1990-09-28 | 1992-05-12 | Olympus Optical Co Ltd | Information recording/reproducing device |
US5315572A (en) * | 1991-01-23 | 1994-05-24 | Olympus Optical Co., Ltd. | Information reproducing apparatus capable of eliminating jitters |
JPH04252425A (en) * | 1991-01-28 | 1992-09-08 | Olympus Optical Co Ltd | Information recorder |
US5410137A (en) * | 1991-05-09 | 1995-04-25 | Olympus Optical Co., Ltd. | Apparatus for reproducing data from a track whose track number cannot be read |
US5293568A (en) * | 1991-06-28 | 1994-03-08 | Olympus Optical Co., Ltd. | Track-address judging method |
US5438563A (en) * | 1992-08-19 | 1995-08-01 | Olympus Optical Co., Ltd. | Optical information recording/reproducing device which simultaneously reproduces information from plural tracks and optical information recording/reproducing method |
JPH0689446A (en) * | 1992-09-07 | 1994-03-29 | Olympus Optical Co Ltd | Optical information recording and reproducing device and track jumping method |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6284441A (en) * | 1985-10-08 | 1987-04-17 | Matsushita Electric Ind Co Ltd | Recording and reproducing method for optical disk |
JPS63113937A (en) * | 1986-10-31 | 1988-05-18 | Kyocera Corp | Optical reading method |
-
1988
- 1988-11-22 JP JP63295549A patent/JP2709102B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH02141932A (en) | 1990-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5638350A (en) | Multibeam recording/reproducing apparatus in which direction of movement of plurality of light beams is determined based on order in which each of light beams crosses track | |
JPH0680555B2 (en) | Method and device for reproducing phase of synchronizing signal in optical writing / reading apparatus for data medium | |
JP2709102B2 (en) | Optical information reproducing device | |
JP2649231B2 (en) | Optical information reproducing device | |
US6400653B1 (en) | Information recording/reproducing apparatus to record/reproduce information on a recording medium recorded with an address mark | |
US5633855A (en) | Optical information reproduction apparatus | |
JPS6221432B2 (en) | ||
US5060092A (en) | Magnetic recording with split track tracking signals | |
US5438563A (en) | Optical information recording/reproducing device which simultaneously reproduces information from plural tracks and optical information recording/reproducing method | |
KR100265905B1 (en) | Track traverse detection circuit and reproducing apparatus | |
EP0403224B1 (en) | Method of reading recorded information from information storage medium with tracks | |
JP2851633B2 (en) | Optical information reproducing device | |
JP3045339B2 (en) | Magnetic tape playback device | |
US4831465A (en) | Mode for writing information on a magnetic recording carrier | |
US5315572A (en) | Information reproducing apparatus capable of eliminating jitters | |
JPS6224444A (en) | Device for detecting track crossing direction | |
JPH03100972A (en) | Synchronizing signal detecting method | |
JPS62131317A (en) | Information storage device | |
JP2683067B2 (en) | Optical card recording and reproducing device | |
JP2798982B2 (en) | Optical disk drive | |
JPH0778898B2 (en) | Optical information recording / reproducing device | |
JPH0628441B2 (en) | Information reproducing apparatus having high-speed reproducing function | |
JPS62131318A (en) | Information storage device | |
JPH0410220A (en) | Optical information recording medium and recording method thereof | |
JPH0661133B2 (en) | Optical information recording / reproducing device |