JP2615033B2 - Switch circuit - Google Patents

Switch circuit

Info

Publication number
JP2615033B2
JP2615033B2 JP62033912A JP3391287A JP2615033B2 JP 2615033 B2 JP2615033 B2 JP 2615033B2 JP 62033912 A JP62033912 A JP 62033912A JP 3391287 A JP3391287 A JP 3391287A JP 2615033 B2 JP2615033 B2 JP 2615033B2
Authority
JP
Japan
Prior art keywords
input
output
signal
amplifiers
differential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62033912A
Other languages
Japanese (ja)
Other versions
JPS63202109A (en
Inventor
憲次 山本
Original Assignee
ローム 株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ローム 株式会社 filed Critical ローム 株式会社
Priority to JP62033912A priority Critical patent/JP2615033B2/en
Publication of JPS63202109A publication Critical patent/JPS63202109A/en
Application granted granted Critical
Publication of JP2615033B2 publication Critical patent/JP2615033B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、複数のオーディオ信号などを選択して取
り出すスイッチ回路に関する。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a switch circuit for selecting and extracting a plurality of audio signals and the like.

〔従来の技術〕[Conventional technology]

従来、複数のオーディオ信号などの信号を選択して取
り出すスイッチ回路は、第3図に示すように、選択すべ
きオーディオ信号などの入力信号VINA、VINBを入力端子
2A、2Bに加えて、トランジスタ4、6の差動対と、トラ
ジスタ8、10の差動対の各エミッタ電源を切り換えて選
択的に動作状態にし、一方の差動対から得られる信号を
出力側のトランジスタ12を通して出力信号VOUTとして出
力端子14から取り出すようにしているのである。
Conventionally, as shown in FIG. 3, a switch circuit for selecting and extracting a plurality of signals such as audio signals receives input signals V INA and V INB such as audio signals to be selected as input terminals.
In addition to 2A and 2B, the differential power supply of the transistors 4 and 6 and the differential power supply of the transistors 8 and 10 are switched to selectively operate, and the signal obtained from one differential pair is output. The output signal VOUT is extracted from the output terminal 14 through the transistor 12 on the side.

このようなスイッチ回路は、信号切換え時のノイズが
少なく、比較的小信号のスイッチングに用いられてい
る。
Such a switch circuit has little noise at the time of signal switching and is used for relatively small signal switching.

〔発明が解決しようとする問題点〕[Problems to be solved by the invention]

ところで、このようなスイッチング回路では、入力信
号VINA、VINBが逆位相関係にある場合や周波数が異なる
場合など、入力端子2Aが高電位、入力端子2Bが低電位に
なる場合には、入力端子2A、2B間に電位差ΔVが生じ
る。この電位差ΔVの値が、トランジスタ8のエミッタ
・ベース間のツェナー電圧VZ、トランジスタ10のベース
・エミッタ間のダイオード電圧VFとの加算値(VZ+VF
を超えると、入力信号VINAが選択されて、トランジスタ
8、10が非導通状態にあるべきとき、トランジスタ10が
導通状態に移行して図中P点からコレクタ電流ICを引く
ため、出力信号VOUTは、 VOUT≦VINB+VZ+VF ……(1) となり、出力がクランプされる。
By the way, in such a switching circuit, when the input terminal 2A is at a high potential and the input terminal 2B is at a low potential, for example, when the input signals V INA and V INB have an opposite phase relationship or a different frequency, the input is A potential difference ΔV is generated between the terminals 2A and 2B. The value of this potential difference ΔV is the sum (V Z + V F ) of the Zener voltage V Z between the emitter and the base of the transistor 8 and the diode voltage V F between the base and the emitter of the transistor 10.
By weight, and the selected input signal V INA is, when the transistor 8 and 10 should be in a non-conducting state, to pull the collector current I C from the figure the point P shifts transistor 10 is conductive, the output signal V OUT satisfies V OUT ≤ V INB + V Z + V F (1), and the output is clamped.

このため、このようなスイッチ回路では、入力電力差
が大きい入力信号VINA、VINBの切換えには適さない欠点
があった。
Therefore, such a switch circuit has a disadvantage that it is not suitable for switching between the input signals V INA and V INB having a large input power difference.

また、入力電位差に対する耐圧は、トランジスタ4、
6、8、10をラテラルPNP型トランジスタで構成するこ
とにより、BVEBO(コレクタ解放時のエミッタ・ベース
間電圧)+VF(ベース・エミッタ間のダイオード電圧)
が設定されて高めることができるが、ラテラルPNP型ト
ランジスタではhFEが低い、ベース電流IBが大きい、切
換えノイズが大きい、しかも、これらの補償も難しいな
ど、特性的に劣るため、オーディオ信号などの切換えに
は適さないのである。
The withstand voltage with respect to the input potential difference is as follows:
BV EBO (emitter-base voltage when collector is released) + VF (base-emitter diode voltage) by configuring 6, 8, and 10 with lateral PNP transistors
Although but can be enhanced is set, a low h FE is a lateral PNP type transistor, a large base current I B, the switching noise is large, moreover, such as harder these compensation, have poor characteristics, the audio signals, etc. It is not suitable for switching.

そこで、この発明は、入力電位差に対する耐圧を高め
て、入力電位差の大きいオーディオ信号などの信号の切
換えを可能にしたものである。
In view of the above, the present invention increases the withstand voltage with respect to the input potential difference and enables switching of signals such as audio signals having a large input potential difference.

〔問題点を解決するための手段〕[Means for solving the problem]

この発明のスイッチ回路は、第1図に例示するよう
に、複数の信号(VINA、VINB)がそれぞれ入力される複
数の信号入力端子(16A、16B)と、前記信号入力端子の
それぞれに対応して設けられ、該信号入力端子が非反転
入力側のベースに接続された複数の第1の差動増幅器
(18A、18B)と、前記第1の増幅器のそれぞれに対応し
て設けられ、該第1の増幅器の出力が非反転入力側のベ
ースに接続された複数の第2の差動増幅器(30A、30B)
と、入力側が前記第2の差動増幅器のそれぞれの出力と
接続されるとともに、出力側が前記第2の差動増幅器の
それぞれの反転入力側のベースと接続された出力増幅器
(42)と、前記出力増幅器の出力側に接続された信号出
力端子(50)と、互いに接続された前記第1及び第2の
差動増幅器の動作電流(定電流I)を選択して流すこと
により出力する信号を切り換える動作選択回路(52)と
を備え、互いに接続された前記第1及び第2の差動増幅
器のそれぞれの差動対のベース・エミッタ間電圧により
前記複数信号間の入力電圧差に対する耐圧を高めたこと
を特徴とする。
As illustrated in FIG. 1, the switch circuit of the present invention includes a plurality of signal input terminals (16A, 16B) to which a plurality of signals (V INA , V INB ) are respectively input, and a plurality of signal input terminals. A plurality of first differential amplifiers (18A, 18B) whose signal input terminals are connected to the base on the non-inverting input side; and a plurality of first differential amplifiers are provided corresponding to the first amplifiers, respectively. A plurality of second differential amplifiers (30A, 30B) having the output of the first amplifier connected to the base of the non-inverting input side
An output amplifier (42) having an input connected to a respective output of the second differential amplifier, and an output connected to a base of a respective inverting input of the second differential amplifier; A signal output terminal (50) connected to the output side of the output amplifier, and a signal output by selecting and flowing an operating current (constant current I) of the first and second differential amplifiers connected to each other. An operation selection circuit (52) for switching, wherein a withstand voltage against an input voltage difference between the plurality of signals is increased by a base-emitter voltage of each differential pair of the first and second differential amplifiers connected to each other. It is characterized by having.

〔作用〕[Action]

このように構成すると、選択すべき信号(入力信号V
INA、VINB)ごとに第1および第2の増幅器18A、18B、3
0A、30Bを設置することにより、入力電位差に対する耐
圧が高められ、ダイナミックレンジの大きい入力信号の
切換えを可能にしている。
With this configuration, a signal to be selected (input signal V
INA , V INB ) for each of the first and second amplifiers 18A, 18B, 3
By providing 0A and 30B, the withstand voltage with respect to the input potential difference is increased, and it is possible to switch the input signal having a large dynamic range.

〔実 例 例〕[Example]

第1図は、この発明のスイッチ回路の実施例を示す。 FIG. 1 shows an embodiment of the switch circuit of the present invention.

複数のオーディオ信号など選択すべき複数の信号とし
て、たとえば、入力信号VINA、VINBがある。入力信号V
INA、VINBは、個別に信号入力端子16A、16Bに加えら
れ、入力信号VINA、VINBに対応して設けられた動作切換
え可能なバッファ増幅器としての第1の差動増幅器(以
下単に「増幅器」という。)18A、18Bに個別に加えられ
る。
As a plurality of signals to be selected such as a plurality of audio signals, for example, there are input signals V INA and V INB . Input signal V
INA and V INB are individually applied to signal input terminals 16A and 16B, respectively, and a first differential amplifier (hereinafter simply referred to as a “buffer amplifier”) that is provided corresponding to the input signals V INA and V INB as an operation switchable buffer amplifier. Amplifiers.) 18A, 18B are added separately.

第1の増幅器18A、18Bは、同一の構成であり、トラン
ジスタ20、22の差動対に対し、負荷としてトランジスタ
24、26などからなる電流ミラー回路を備えるとともに、
動作電流を流すための定電流源としてトランジスタ28な
どを設置したものである。
The first amplifiers 18A and 18B have the same configuration, and a transistor as a load is connected to a differential pair of transistors 20 and 22.
With a current mirror circuit consisting of 24, 26, etc.,
A transistor 28 and the like are provided as a constant current source for flowing an operating current.

増幅器18A、18Bの出力側には、入力信号VINA、VINB
対応して動作が切換え可能な第2の差動増幅器(以下単
に「増幅器」という。)30A、30Bが設置されている。増
幅器30A、30Bは、トランジスタ32、34からなる差動対に
対して共通の負荷としてトランジスタ36、38などからな
る電流ミラー回路を設置するとともに、差動電流を個別
に流すための定電流源としてトランジスタ40などを設置
したものである。
On the output side of the amplifiers 18A and 18B, second differential amplifiers (hereinafter simply referred to as "amplifiers") 30A and 30B whose operation can be switched in accordance with the input signals V INA and V INB are provided. The amplifiers 30A and 30B are provided with a current mirror circuit including transistors 36 and 38 as a common load for the differential pair including the transistors 32 and 34, and as a constant current source for individually flowing the differential current. It has a transistor 40 and the like.

増幅器30A、30Bの出力側には、共通の出力増幅器42が
設置されている。この出力増幅器42は、トランジスタ44
によるエミッタフォロワ回路を構成し、動作電流を流す
ためのトランジスタ46、48を設置して、出力信号VOUT
信号出力端子50から取り出すようにしたものである。
A common output amplifier 42 is provided on the output side of the amplifiers 30A and 30B. This output amplifier 42 includes a transistor 44
In which an output signal VOUT is taken out from a signal output terminal 50 by providing transistors 46 and 48 for passing an operating current.

そして、一方の第1および第2の増幅器18A、30Aと、
他方の第1および第2の増幅器18B、30Bとを選択的に切
り換えるとともに、その動作選択に無関係に出力増幅器
42を動作状態に維持するための動作選択回路52が設置さ
れている。
And one of the first and second amplifiers 18A and 30A;
The other first and second amplifiers 18B and 30B are selectively switched, and the output amplifier is independent of the operation selection.
An operation selection circuit 52 for maintaining the operation state of 42 is provided.

この動作選択回路52は、入力信号VINA、VINBに対応し
た切換入力端子54A、54Bに加えられる切換入力VSA、VSB
に応じて動作が切り換えられるトランジスタ56、58から
なる差動スイッチに定電流源60を接続したものであり、
選択的に差動電流を第1、第2の増幅器18A、18B、30
A、30Bおよび出力増幅器42側に供給するためのトランジ
スタ62、64などを設置したものである。トランジスタ62
は、一方の第1および第2の増幅器18A、30Aのトランジ
スタ28、40および出力増幅器42のトランジスタ46と電流
ミラー回路を構成し、また、トランジスタ64は、他方の
第1および第2の増幅器18B、30Bのトランジスタ28、40
および出力増幅器42のトランジスタ48と電流ミラー回路
を構成しているのである。
The operation selection circuit 52 includes switching inputs V SA and V SB applied to switching input terminals 54A and 54B corresponding to the input signals V INA and V INB.
The constant current source 60 is connected to a differential switch composed of transistors 56 and 58 whose operations are switched according to
The differential current is selectively supplied to the first and second amplifiers 18A, 18B, 30
A and 30B and transistors 62 and 64 for supplying the output amplifier 42 are provided. Transistor 62
Constitutes a current mirror circuit with the transistors 28, 40 of one of the first and second amplifiers 18A, 30A and the transistor 46 of the output amplifier 42, and the transistor 64 comprises the other first and second amplifiers 18B, 18B. , 30B transistors 28, 40
And a current mirror circuit with the transistor 48 of the output amplifier 42.

そこで、入力端子16A、16Bに入力信号VINA、VINBが加
えられているものとし、切換入力端子54Aが切換入力VSA
によって低レベル(L)、切換入力端子54Bが切換入力V
SBによって高レベル(H)に維持された場合、トランジ
スタ56が導通、トランジスタ58が非導通となるので、定
電流源60からの定電流Iは、トランジスタ56側からトラ
ンジスタ62に流れる。この定電流Iは、電流ミラー効果
により、第1および第2の増幅器18A、30Aのトランジス
タ28、40に流れるとともに、出力増幅器42のトランジス
タ46に流れ、一方の第1、第2の増幅器18A、30Aおよび
出力増幅器42が動作状態となるので、入力信号VINAが選
択され、出力信号VOUTとして取り出される。また、切換
入力端子54Bが切換入力VSBによって低レベル(L)、切
換入力端子54Aが切換入力VSAによって高レベル(H)に
維持された場合、トランジスタ58が導通、トラジスタ56
が非導通となるので、定電流源60からの定電流Iは、ト
ランジスタ58側からトランジスタ64に流れる。この定電
流Iは、電流ミラー効果により、他方の第1および第2
の増幅器18B、30Bのトランジスタ28、40に流れるととも
に、出力増幅器42のトランジスタ48に流れ、第1、第2
の増幅器18B、30Bおよび出力増幅器42が動作状態となる
ので、入力信号VINBが選択され、出力信号VOUTとして取
り出されるのである。
Therefore, it is assumed that input signals V INA and V INB are applied to input terminals 16A and 16B, and switching input terminal 54A is connected to switching input V SA.
Low (L), the switching input terminal 54B is switched to the switching input V
When maintained at a high level (H) by SB , the transistor 56 is turned on and the transistor 58 is turned off, so that the constant current I from the constant current source 60 flows to the transistor 62 from the transistor 56 side. The constant current I flows to the transistors 28 and 40 of the first and second amplifiers 18A and 30A and also flows to the transistor 46 of the output amplifier 42 by the current mirror effect, and the first and second amplifiers 18A and 18A Since 30 A and the output amplifier 42 are in operation, the input signal V INA is selected and taken out as the output signal V OUT . Also, switching input terminal 54B is low by the switching input V SB (L), if the switching input terminals 54A is maintained at the high level (H) by switching the input V SA, the transistor 58 is conductive, Torajisuta 56
Is turned off, the constant current I from the constant current source 60 flows from the transistor 58 to the transistor 64. The constant current I is generated by the current mirror effect due to the current mirror effect.
Flows through the transistors 28 and 40 of the amplifiers 18B and 30B, and flows through the transistor 48 of the output amplifier 42.
Since the amplifiers 18B and 30B and the output amplifier 42 are activated , the input signal VINB is selected and taken out as the output signal VOUT .

そして、このスイッチ回路の耐圧について見ると、第
2図に示すように、入力信号VINAが選択される場合、第
1の増幅器18Bではトランジスタ20のベース・エミッタ
間のツェナー電圧VZ1およびトランジスタ22のベース・
エミッタ間のダイオード電圧VF1、また、第2の増幅器3
0Bではトランジスタ32のベース・エミッタ間のツェナー
電圧VZ2およびトランジスタ34のベース・エミッタ間の
ダイオード電圧VF2が確保されるので、入力電位差ΔV
に対する耐圧はVWは、 VW=VZ1+VF1+VZ2+VF2 ……(2) となり、IC上で特性を一致させて、VZ1=VZ2=VZ、VF1
=VF2=VFとすると、耐圧VWは、 VW=2(VZ+VF) ……(3) となる。このような耐圧VWの構成は、第1および第2の
増幅器18A、30Aの側でも同様であり、その耐圧VWの値
は、15V程度となるので、オーディオ信号の切換えには
十分な値であり、ダイナミックレンジの拡大ができるの
である。
Referring to the breakdown voltage of this switch circuit, as shown in FIG. 2, when the input signal V INA is selected, the Zener voltage V Z1 between the base and the emitter of the transistor 20 and the transistor 22 in the first amplifier 18B are selected. Base of
The diode voltage V F1 between the emitters and the second amplifier 3
Since the diode voltage V F 2 between the base and the emitter of the Zener voltage V Z2 and transistor 3 4 between the base and emitter of 0B the transistor 32 is ensured, the input potential difference ΔV
Breakdown voltage V W for the, V W = V Z 1 + V F 1 + V Z 2 + V F 2 ...... (2) next, by matching the characteristics on IC, V Z 1 = V Z 2 = V Z, V F 1
Assuming that = V F 2 = V F , the breakdown voltage V W becomes V W = 2 (V Z + V F ) (3). Configuration of such a breakdown voltage V W, the first and second amplifiers 18A, is similar in 30A side, the value of the breakdown voltage V W, since the order of 15V, a value sufficient to switching of the audio signal Therefore, the dynamic range can be expanded.

〔発明の効果〕〔The invention's effect〕

以上説明したように、この発明によれば、選択すべき
複数の入力信号に対応して第1および第2の増幅器が設
置されたので、第1および第2の増幅器によって入力端
子間の耐圧が向上し、入力電圧差が高められる効果、出
力のクランプを防止できるとともに、ダイナミックレン
ジの拡大を図ることができる。
As described above, according to the present invention, since the first and second amplifiers are provided corresponding to a plurality of input signals to be selected, the withstand voltage between the input terminals is reduced by the first and second amplifiers. Thus, the effect of increasing the input voltage difference, the output clamping can be prevented, and the dynamic range can be expanded.

【図面の簡単な説明】[Brief description of the drawings]

第1図はこの発明のスイッチ回路の実施例を示す回路
図、第2図は第1図に示したスイッチ回路の耐圧構成を
示す図、第3図は従来のスイッチ回路を示す回路図であ
る。 16A、16B……入力端子(信号入力端子) 18A、18B……第1の差動増幅器 30A、30B……第2の差動増幅器 42……出力増幅器 50……出力端子(信号入力端子) 52……動作選択回路 VINA……第1の入力信号 VINB……第2の入力信号
FIG. 1 is a circuit diagram showing an embodiment of the switch circuit of the present invention, FIG. 2 is a diagram showing a breakdown voltage configuration of the switch circuit shown in FIG. 1, and FIG. 3 is a circuit diagram showing a conventional switch circuit. . 16 A, 16 B ...... input terminal (signal input terminal) 18A, 18B ...... first differential amplifier 30A, 30B ...... second differential amplifier 42 ...... output amplifier 50 ...... output terminal (signal input terminal 52) Operation selection circuit V INA First input signal V INB Second input signal

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】複数の信号がそれぞれ入力される複数の信
号入力端子と、 前記信号入力端子のそれぞれに対応して設けられ、該信
号入力端子が非反転入力側のベースに接続された複数の
第1の差動増幅器と、 前記第1の増幅器のそれぞれに対応して設けられ、該第
1の増幅器の出力が非反転入力側のベースに接続された
複数の第2の差動増幅器と、 入力側が前記第2の差動増幅器のそれぞれの出力と接続
されるとともに、出力側が前記第2の差動増幅器れのそ
れぞの反転入力側のベースと接続された出力増幅器と、 前記出力増幅器の出力側に接続された信号出力端子と、 互いに接続された前記第1及び第2の差動増幅器の動作
電流を選択して流すことにより出力する信号を切り換え
る動作選択回路と、 を備え、互いに接続された前記第1及び第2の差動増幅
器のそれぞれの差動対のベース・エミッタ間電圧により
前記複数の信号間の入力電圧差に対する耐圧を高めたこ
とを特徴とするスイッチ回路。
A plurality of signal input terminals to which a plurality of signals are respectively input, and a plurality of signal input terminals provided corresponding to each of the signal input terminals, wherein the plurality of signal input terminals are connected to a base on a non-inverting input side. A first differential amplifier, a plurality of second differential amplifiers provided corresponding to each of the first amplifiers, and an output of the first amplifier connected to a base on a non-inverting input side; An output amplifier having an input connected to a respective output of the second differential amplifier, and an output connected to a base of each inverting input of the second differential amplifier; A signal output terminal connected to an output side, and an operation selection circuit for switching an output signal by selecting and flowing an operation current of the first and second differential amplifiers connected to each other, and connected to each other. Said first and Switching circuit, characterized in that it increased the breakdown voltage for the input voltage difference between the plurality of signals by the base-emitter voltage of each differential pair of the second differential amplifier.
JP62033912A 1987-02-17 1987-02-17 Switch circuit Expired - Lifetime JP2615033B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62033912A JP2615033B2 (en) 1987-02-17 1987-02-17 Switch circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62033912A JP2615033B2 (en) 1987-02-17 1987-02-17 Switch circuit

Publications (2)

Publication Number Publication Date
JPS63202109A JPS63202109A (en) 1988-08-22
JP2615033B2 true JP2615033B2 (en) 1997-05-28

Family

ID=12399730

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62033912A Expired - Lifetime JP2615033B2 (en) 1987-02-17 1987-02-17 Switch circuit

Country Status (1)

Country Link
JP (1) JP2615033B2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5875908A (en) * 1981-10-30 1983-05-07 Matsushita Electric Ind Co Ltd Switching device

Also Published As

Publication number Publication date
JPS63202109A (en) 1988-08-22

Similar Documents

Publication Publication Date Title
JP2713167B2 (en) Comparator
JPS6366443B2 (en)
US5150076A (en) Emitter-grounded amplifier circuit with bias circuit
KR860000115B1 (en) Output amplification circuit
US4274060A (en) Signal change-over amplifier
US4063185A (en) Direct coupling type power amplifier circuit
KR850004674A (en) Multiplication circuit
JPH0766643A (en) Voltage - current converter
US4492929A (en) Operational amplifier having enhanced gain through current feedback
JPH01297909A (en) Buffer amplifier
JP2615033B2 (en) Switch circuit
US4757275A (en) Wideband closed loop amplifier
JP3162732B2 (en) Amplifier circuit
JPH0580164B2 (en)
JPH02222014A (en) Integrated circuit with changeable current generator
US4041407A (en) Driver circuit for developing quiescent and dynamic operating signals for complementary transistors
US4366441A (en) Signal-muting circuit for bridge amplifier
JPH07169004A (en) Preamplifier circuit device
US5376900A (en) Push-pull output stage for amplifier in integrated circuit form
US4069461A (en) Amplifier circuit having two negative feedback circuits
US4831337A (en) Wideband amplifier
US4451802A (en) Power amplifier
JP2800522B2 (en) Current switching circuit
JPS6231523B2 (en)
JPS6119548Y2 (en)

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term