JP2023040264A - 遊技機 - Google Patents

遊技機 Download PDF

Info

Publication number
JP2023040264A
JP2023040264A JP2023004785A JP2023004785A JP2023040264A JP 2023040264 A JP2023040264 A JP 2023040264A JP 2023004785 A JP2023004785 A JP 2023004785A JP 2023004785 A JP2023004785 A JP 2023004785A JP 2023040264 A JP2023040264 A JP 2023040264A
Authority
JP
Japan
Prior art keywords
control
timing
random number
input
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2023004785A
Other languages
English (en)
Inventor
真吾 牧野
Shingo Makino
鉉 岡村
Gen Okamura
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Bussan Co Ltd
Original Assignee
Sanyo Bussan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Bussan Co Ltd filed Critical Sanyo Bussan Co Ltd
Priority to JP2023004785A priority Critical patent/JP2023040264A/ja
Publication of JP2023040264A publication Critical patent/JP2023040264A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Slot Machines And Peripheral Devices (AREA)
  • Pinball Game Machines (AREA)

Abstract

【課題】抽選に際しての数値情報の取得を好適に行うことが可能な遊技機を提供する。【解決手段】乱数カウンタ105では、数値情報が更新されている。制御IC148は、所定契機が発生したことを契機として第2管理回路404に出力している取得信号を立ち上げる。第2管理回路404は、当該取得信号SG5の立ち上がりを一の条件として第2ラッチレジスタ408にラッチ信号を送信する。当該ラッチ信号を受信した第2ラッチレジスタ408には乱数カウンタ105の数値情報が記憶される。制御IC148は、各遊技回において、第2ラッチレジスタ408に記憶されている数値情報が更新された後に、更新後の数値情報を第2乱数として取得する。制御IC148は、各遊技回において、当該遊技回の開始タイミングにて既に主側RAM144に記憶されている第2乱数を用いて判定処理を実行する。【選択図】 図75

Description

本発明は、遊技機に関するものである。
遊技機の一種として、パチンコ機やスロットマシン等が知られている。これらの遊技機では、制御装置において各種制御が実行されることで、遊技の進行が制御される。また、制御装置における各種制御の実行に際しては、数値情報が利用される。
例えば、所定の抽選条件が成立したことに基づいて抽選が行われ、当該抽選の結果に応じて遊技者に特典が付与される構成が知られている。この抽選においては、所定の抽選条件が成立した際に、抽選用の数値情報を更新する更新手段から数値情報が取得され、その取得された数値情報が当選情報に対応しているか否かの判定が行われる(例えば特許文献1参照)。また、所定の取得条件が成立したことに基づいて数値情報が取得され、その数値情報を利用して行われる抽選の結果に基づいて特定の演出や報知が行われる構成も知られている。
特開2009-261415号公報
ここで、上記例示等のような遊技機においては抽選に際しての数値情報の取得が好適に行われる必要があり、この点について未だ改良の余地がある。
本発明は、上記例示した事情等に鑑みてなされたものであり、抽選に際しての数値情報の取得を好適に行うことが可能な遊技機を提供することを目的とするものである。
上記課題を解決すべく請求項1記載の発明は、数値情報を更新する数値更新手段と、
第1契機が発生したことに基づいて、前記数値更新手段により更新された数値情報を取得記憶手段に記憶させる記憶実行手段と、
第2契機が発生したことに基づいて、前記取得記憶手段に記憶されている数値情報を利用した特別処理を実行する制御手段と、
を備えた遊技機において、
前記記憶実行手段は、
前記第1契機が発生して前記取得記憶手段に前記数値情報を記憶させた場合に取得済み情報を設定する情報設定手段と、
前記取得済み情報が既に設定されている状況において前記第1契機が再度発生した場合、前記取得記憶手段に記憶されている数値情報をその時点において前記数値更新手段により更新されている数値情報に書き換える手段と、
を備え、
前記制御手段は、
監視タイミングとなる度に前記第2契機が発生したか否かを判定する判定手段と、
当該判定手段により前記第2契機が発生していると判定された場合において前記取得済み情報が設定されていることを少なくとも一の条件として前記特別処理を実行する制御実行手段と、
を備えていることを特徴とする。
本発明によれば、抽選に際しての数値情報の取得を好適に行うことが可能となる。
第1の実施形態におけるスロットマシンの正面図である。 各リールの図柄配列を示す図である。 表示窓部から視認可能となる図柄と組合せラインとの関係を示す説明図である。 入賞態様と付与される特典との関係を示す説明図である。 スロットマシンの電気的構成を示すブロック図である。 ハード乱数回路を説明するためのブロック図である。 制御ICにて実行されるメイン処理を示すフローチャートである。 制御ICにて実行されるタイマ割込み処理を示すフローチャートである。 制御ICにて実行される開始指令設定処理を示すフローチャートである。 制御ICにて実行される通常処理を示すフローチャートである。 制御ICにて実行される抽選処理を示すフローチャートである。 通常モード用抽選テーブルの一例を示す図である。 通常モード用抽選テーブルが選択された場合におけるリールの停止順序と成立する入賞態様との関係を説明するための説明図である。 第1RTモード用抽選テーブルの一例を示す図である。 第1RTモード用抽選テーブルが選択された場合におけるリールの停止順序と成立する入賞態様との関係を説明するための説明図である。 第2RTモード用抽選テーブルの一例を示す図である。 第2RTモード用抽選テーブルが選択された場合におけるリールの停止順序と成立する入賞態様との関係を説明するための説明図である。 制御ICにて実行される遊技終了時の対応処理を示すフローチャートである。 コントロール回路にて実行される管理動作を示すフローチャートである。 比較対象の第1スロットマシンの制御ICが乱数を取得するタイミングを示すタイムチャートである。 比較対象の第2スロットマシンの制御ICが乱数を取得するタイミングを示すタイムチャートである。 ラッチ済みステータスを備えているスロットマシンの制御ICが乱数を取得するタイミングを示すタイムチャートである。 コントロール側CPUにノイズが混入した場合にはラッチ済みステータスを備えているスロットマシンの制御ICが乱数を取得しないことを示すタイムチャートである。 第2の実施形態における主制御基板の構成を示すブロック図である。 制御ICにて実行される開始指令設定処理を示すフローチャートである。 制御ICにて実行されるエラー対応処理を示すフローチャートである。 コントロール側CPUにて実行される管理動作を示すフローチャートである。 制御ICにて実行される乱数取得処理を示すフローチャートである。 確認指令フラグを備えたスロットマシンの制御ICが乱数を取得するタイミングを示すタイムチャートである。 確認指令フラグを備えたスロットマシンの制御ICが異常信号を送信するタイミングを示すタイムチャートである。 (a)第2の実施形態の別形態における制御ICと乱数カウンタとの接続態様を示すブロック図であり、(b)制御ICにて実行される乱数取得処理を示すフローチャートである。 第3の実施形態における主制御基板の構成を示すブロック図である。 制御ICにて実行される開始指令設定処理を示すフローチャートである。 制御ICにて実行される通常処理を示すフローチャートである。 コントロール側CPUにて実行される管理動作を示すフローチャートである。 開始可能信号を利用するスロットマシンの制御ICが乱数を取得するタイミングを示すタイムチャートである。 異常報知処理が実行されるタイミングを示すタイムチャートである。 第4の実施形態における入賞態様と付与される特典との関係を示す説明図である。 主制御基板の電気的構成を説明するためのブロック図である。 第1管理回路及び第2管理回路がラッチ信号を送信するタイミングを示すタイムチャートである。 制御ICにて実行される開始指令設定処理を示すフローチャートである。 制御ICにて実行される通常処理を示すフローチャートである。 制御ICにて実行される抽選処理を示すフローチャートである。 通常モード用抽選テーブルの一例を示す図である。 通常モード用抽選テーブルが選択された場合におけるリールの停止順序と成立する入賞態様との関係を説明するための説明図である。 制御ICにて実行される遊技終了時の対応処理を示すフローチャートである。 遊技状態の移行態様を説明するための説明図である。 制御ICにて実行されるAT用処理を示すフローチャートである。 制御ICにて実行されるBB用処理を示すフローチャートである。 サブ側MPUにて実行される停止順報知制御処理を示すフローチャートである。 制御ICが第1乱数を取得するタイミング及び第2乱数を取得するタイミングを示すタイムチャートである。 第4の実施形態の別形態における制御ICにて実行される通常処理を示すフローチャートである。 (a)~(c)第5の実施形態における抽選用乱数を説明するための説明図である。 制御ICにて実行される通常処理を示すフローチャートである。 制御ICにて実行される抽選処理を示すフローチャートである。 (a)通常モード用抽選テーブルの一例を示す図であり、(b)各乱数群に設定されている数値情報の一部を示すテーブルである。 制御ICにて実行されるAT用処理を示すフローチャートである。 (a)制御ICにて実行される上乗せ抽選処理を示すフローチャートであり、(b)制御ICにて実行される継続抽選処理を示すフローチャートである。 制御ICにて実行されるBB用処理を示すフローチャートである。 第6の実施形態におけるハード乱数回路の構成を説明するためのブロック図である。 第7の実施形態におけるハード乱数回路の構成を説明するためのブロック図である。 コントロール側CPUにおける管理動作を説明するためのフローチャートである。 制御ICにおけるAT用処理を説明するためのフローチャートである。 第8の実施形態におけるパチンコ機の遊技盤の構成を示す正面図である。 作動口用回収通路及び作動口入賞検知センサを説明するための作動口用回収通路の縦断面図である。 ハード乱数回路の電気的構成を説明するためのブロック図である。 当否抽選などに用いられる各種カウンタの内容を説明するための説明図である。 制御ICにおけるタイマ割込み処理を示すフローチャートである。 制御ICにおける特図特電制御処理を示すフローチャートである。 (a)RAMの構成を示すブロック図であり、(b)制御ICにおける保留情報の取得処理を示すフローチャートである。 制御ICにおける乱数取得処理を示すフローチャートである。 制御ICにおけるエラー対応処理を示すフローチャートである。 制御ICが大当たり乱数を取得するタイミングを示すタイムチャートである。 制御ICがラッチ指示信号を送信するタイミングを示すタイムチャートである。 第9の実施形態における主制御基板の電気的構成を示すブロック図である。 制御ICにて実行されるメイン処理を示すフローチャートである。 制御ICにて実行される通常処理を示すフローチャートである。 制御ICにて実行される第2リール制御処理を示すフローチャートである。 制御ICが第2乱数を取得するタイミングを示すタイムチャートである。 第10の実施形態における制御ICにて実行される第2リール制御処理を示すフローチャートである。 第11の実施形態における制御ICにて実行される第2リール制御処理を示すフローチャートである。 第12の実施形態における制御ICにて実行される通常処理を示すフローチャートである。 第13の実施形態における制御ICにて実行される第2リール制御処理を示すフローチャートである。 制御ICにて実行される媒体付与処理を示すフローチャートである。 第14の実施形態における制御ICにて実行される抽選処理を示すフローチャートである。 (a)制御ICにて実行される演出抽選処理を示すフローチャートであり、(b)チェリー用演出選択テーブルを示す図であり、(c)スイカ用演出選択テーブルを示す図である。 制御ICにて実行されるAT用処理を示すフローチャートである。
<第1の実施形態>
以下、遊技機の一種であるスロットマシンに本発明を適用した場合の第1の実施形態を、図面に基づいて詳細に説明する。図1はスロットマシン10の正面図である。
スロットマシン10は、その外殻を形成する筐体11を備えている。筐体11は、複数の木製パネルが固定されることにより、全体として前方に開放された箱状に形成されている。筐体11の前面側には、前面扉12が取り付けられている。前面扉12はその左側部を回動軸として、筐体11の内部空間を開閉可能とするように筐体11に支持されている。なお、前面扉12は、その裏面に設けられた施錠装置によって開放不能に施錠状態とされており、この施錠状態は、キーシリンダ14への所定のキーによる解錠操作により解除される。
前面扉12の中央部上寄りには、遊技者に遊技状態を報知する遊技パネル20が設けられている。遊技パネル20には、縦長の3つの表示窓部21L,21M,21Rが横並びとなるように形成されている。表示窓部21L,21M,21Rは透明又は半透明な材質により形成されており、各表示窓部21L,21M,21Rを通じてスロットマシン10の内部が視認可能な状態となっている。
筐体11にはリールユニット31が設けられている。リールユニット31は、円筒状にそれぞれ形成された左リール32L、中リール32M及び右リール32Rを備えている。各リール32L,32M,32Rは、その中心軸線が当該リールの回転軸線となるように回転可能に支持されている。各リール32L,32M,32Rの回転軸線は略水平方向に延びる同一軸線上に配設され、それぞれのリール32L,32M,32Rが各表示窓部21L,21M,21Rと1対1で対応している。したがって、各リール32L,32M,32Rの表面の一部はそれぞれ対応する表示窓部21L,21M,21Rを通じて視認可能な状態となっている。また、リール32L,32M,32Rが正回転すると、各表示窓部21L,21M,21Rを通じてリール32L,32M,32Rの表面は上から下へ向かって移動しているかのように映し出される。
これら各リール32L,32M,32Rは、それぞれが図示しないステッピングモータに連結されており、各ステッピングモータの駆動により各リール32L,32M,32Rが個別に、即ちそれぞれ独立して回転駆動し得る構成となっている。
各リール32L,32M,32Rを利用したゲームの開始操作及び停止操作を遊技者が行うための各種操作部は、遊技パネル20の下方において当該遊技パネル20よりもスロットマシン10前方に膨出させて設けられた操作用膨出部25に集約配置されている。当該操作用膨出部25に集約配置されている各種操作部について以下に詳細に説明する。
操作用膨出部25の前面左側には、各リール32L,32M,32Rの回転を開始させるために操作されるスタートレバー41が設けられている。メダルがベットされているときにこのスタートレバー41が操作されると、各リール32L,32M,32Rが一斉に回転を始める。
操作用膨出部25の前面においてスタートレバー41の右側には、回転している各リール32L,32M,32Rを個別に停止させるために操作されるストップボタン42,43,44が設けられている。各ストップボタン42,43,44は停止対象となるリール32L,32M,32Rに対応する表示窓部21L,21M,21Rの直下にそれぞれ配置されている。各ストップボタン42,43,44は、左リール32Lが回転を開始してから所定時間が経過すると停止させることが可能な状態となる。
なお、スタートレバー41の操作に基づき各リール32L,32M,32Rの回転が開始され、各ストップボタン42,43,44の操作に基づき各リール32L,32M,32Rが回転を停止して、遊技媒体の付与及び遊技状態の管理といった各種処理の実行が完了するまでが、1回のゲーム(又は遊技回)に相当する。
操作用膨出部25の上面右側には、メダルを投入するためのメダル投入口45が設けられている。メダル投入口45から投入されたメダルは、前面扉12の背面に設けられたセレクタ52によって、投入可能時であれば筐体11内のホッパ装置53へ導かれ、投入不可時であれば前面扉12の前面下部に設けられたメダル排出口58からメダル受け皿59へと導かれる。なお、ホッパ装置53は、有効ライン上にメダルの付与に対応した入賞が成立した場合に、貯留タンクに貯留されたメダルを、メダル排出口58を通じてメダル受け皿59に払い出す機能を有している。
操作用膨出部25の前面においてメダル投入口45の下方となる位置には、メダル投入口45に投入されたメダルがセレクタ52内に詰まった際に押される返却ボタン46が設けられている。また、操作用膨出部25の上面左側には、後述する主制御装置140のRAM144に記憶された仮想メダルを一度にベット可能な最大分投入するための第1クレジット投入ボタン47と、仮想メダルを一度に2枚投入するための第2クレジット投入ボタン48と、仮想メダルを一度に1枚投入するための第3クレジット投入ボタン49とが設けられている。なお、本スロットマシン10において遊技媒体とは、メダル及び仮想メダルを含む概念である。
操作用膨出部25の前面においてスタートレバー41の左方となる位置には、精算ボタン51が設けられている。本スロットマシン10では、所定の最大値(メダル50枚分)となるまでの余剰の投入メダルや入賞時の払出メダルを仮想メダルとして後述する主制御装置140のRAM144に記憶するクレジット機能を有しており、仮想メダルが貯留記憶されている状況下で精算ボタン51を操作された場合、仮想メダルが現実のメダルとしてメダル排出口58から払い出されるようになっている。
筐体11の内部においてホッパ装置53の左方には、電源装置54が設けられている。電源装置54には、電源投入時や電源遮断時に操作される電源スイッチと、スロットマシン10の各種状態をリセットするためのリセットボタンと、スロットマシン10の設定状態を「設定1」から「設定6」の範囲で変更するために操作される設定キー挿入孔と、を備えている。
<各リール32L,32M,32Rに付されている図柄>
次に、各リール32L,32M,32Rに付されている図柄について説明する。
図2には、左リール32L,中リール32M,右リール32Rの図柄配列が示されている。同図に示すように、各リール32L,32M,32Rには、それぞれ21個の図柄が一列に配置されている。また、各リール32L,32M,32Rに対応して番号が0~20まで付されているが、これら番号は主制御装置140が表示窓部21L,21M,21Rから視認可能な状態となっている図柄を認識するための番号であり、リール32L,32M,32Rに実際に付されているわけではない。但し、以下の説明では当該番号を使用して説明する。
図柄としては、「ベル」図柄(例えば、左リール32Lの20番目)、「リプレイ」図柄(例えば、左リール32Lの19番目)、「スイカ」図柄(例えば、左リール32Lの18番目)、「赤7」図柄(例えば、左リール32Lの15番目)、「BAR」図柄(例えば、左リール32Lの10番目)、「チェリー」図柄(例えば、左リール32Lの9番目)、「白7」図柄(例えば、左リール32Lの5番目)の7種類がある。そして、各リール32L,32M,32Rにおいて各種図柄の数や配置順序は全く異なっている。
図3は、表示窓部21L,21M,21Rの正面図である。各表示窓部21L,21M,21Rは、対応するリール32L,32M,32Rに付された21個の図柄のうち図柄全体が視認可能となる図柄が3個となるように形成されている。このため、各リール32L,32M,32Rがすべて停止している状態では、3×3=9個の図柄が表示窓部21L,21M,21Rを介して視認可能な状態となる。
本スロットマシン10では、各リール32L,32M,32Rの図柄が視認可能となる位置を結ぶようにして、1本のメインラインMLが設定されている。メインラインMLは、左リール32Lの中段図柄、中リール32Mの中段図柄及び右リール32Rの中段図柄を結んだラインである。規定数の遊技媒体がベットされた状態で各リール32L,32M,32Rの回転が開始され、当該メインラインML上に当選役に対応した入賞が成立した場合には、遊技媒体の付与という利益、再遊技という利益及び遊技状態の移行のうち少なくとも1つが付与される。
つまり、本スロットマシン10では、入賞が成立し得るラインとして1本のメインラインMLのみが設定されている。そして、当該メインラインMLは一直線に延びるラインとして設定されている。したがって、左リール32Lの上段図柄、中リール32Mの中段図柄及び右リール32Rの下段図柄を結んだサブラインS1と、左リール32Lの上段図柄、中リール32Mの上段図柄及び右リール32Rの上段図柄を結んだサブラインS2と、左リール32Lの下段図柄、中リール32Mの下段図柄及び右リール32Rの下段図柄を結んだサブラインS3と、左リール32Lの下段図柄、中リール32Mの中段図柄及び右リール32Rの上段図柄を結んだサブラインS4といったライン上に、入賞対象となる図柄の組合せが成立したとしても、入賞は成立しない。
以下、図4を参照しながら、入賞となる図柄の組合せと、入賞となった場合に付与される特典との対応関係を説明する。図4は、入賞となる図柄の組合せと、入賞となった場合に付与される特典との対応関係を説明するための説明図である。
遊技媒体の付与が行われる小役入賞としては、第1補填入賞、第2補填入賞、第3補填入賞、ベル入賞、スイカ入賞、及びチェリー入賞がある。詳細には、メインラインML上において左リール32Lの停止図柄が「ベル」図柄であり、中リール32Mの停止図柄が「リプレイ」図柄であり、右リール32Rの停止図柄が「ベル」図柄である場合、第1補填入賞となる。また、メインラインML上において左リール32Lの停止図柄が「スイカ」図柄であり、中リール32Mの停止図柄が「ベル」図柄であり、右リール32Rの停止図柄が「ベル」図柄である場合、第2補填入賞となる。また、メインラインML上において左リール32Lの停止図柄が「リプレイ」図柄であり、中リール32Mの停止図柄が「ベル」図柄であり、右リール32Rの停止図柄が「ベル」図柄である場合、第3補填入賞となる。第1補填入賞~第3補填入賞のいずれかとなった場合における遊技媒体の付与対象数は、後述するBB状態以外の遊技状態であれば「1」となる。一方、第1補填入賞~第3補填入賞は後述するBB状態においては成立対象から除外される。
メインラインML上において左リール32Lの停止図柄が「ベル」図柄であり、中リール32Mの停止図柄が「ベル」図柄であり、右リール32Rの停止図柄が「ベル」図柄である場合、ベル入賞となる。ベル入賞となった場合における遊技媒体の付与対象数は、後述するBB状態以外の遊技状態であれば「9」となり、後述するBB状態であれば「8」となる。
メインラインML上において左リール32Lの停止図柄が「スイカ」図柄であり、中リール32Mの停止図柄が「スイカ」図柄及び「チェリー」図柄のいずれかであり、右リール32Rの停止図柄が「スイカ」図柄及び「白7」図柄のいずれかである場合、スイカ入賞となる。スイカ入賞となった場合における遊技媒体の付与対象数は、BB状態以外の遊技状態であれば「7」となり、後述するBB状態であれば「8」となる。
メインラインML上において左リール32Lの停止図柄が「チェリー」図柄となった場合、中リール32Mの停止図柄及び右リール32Rの停止図柄がいずれであったとしてもチェリー入賞となる。チェリー入賞となった場合における遊技媒体の付与対象数は、BB状態以外の遊技状態であれば「2」となる。一方、チェリー入賞はBB状態においては成立対象から除外される。
遊技媒体をベットすることなく次ゲームの遊技を行うことが可能な再遊技の特典が付与される入賞として、通常リプレイ入賞、第1RTリプレイ入賞、第2RTリプレイ入賞、第1転落リプレイ入賞及び第2転落リプレイ入賞がある。詳細には、メインラインML上において左リール32Lの停止図柄が「リプレイ」図柄であり、中リール32Mの停止図柄が「リプレイ」図柄であり、右リール32Rの停止図柄が「リプレイ」図柄である場合、又は左リール32Lの停止図柄が「リプレイ」図柄であり、中リール32Mの停止図柄が「チェリー」図柄であり、右リール32Rの停止図柄が「ベル」図柄である場合、通常リプレイ入賞となる。メインラインML上において左リール32Lの停止図柄が「ベル」図柄であり、中リール32Mの停止図柄が「リプレイ」図柄であり、右リール32Rの停止図柄が「リプレイ」図柄である場合、第1RTリプレイ入賞となる。メインラインML上において左リール32Lの停止図柄が「スイカ」図柄であり、中リール32Mの停止図柄が「リプレイ」図柄であり、右リール32Rの停止図柄が「リプレイ」図柄である場合、第2RTリプレイ入賞となる。メインラインML上において左リール32Lの停止図柄が「リプレイ」図柄であり、中リール32Mの停止図柄が「チェリー」図柄であり、右リール32Rの停止図柄が「リプレイ」図柄である場合、第1転落リプレイ入賞となる。メインラインML上において左リール32Lの停止図柄が「リプレイ」図柄であり、中リール32Mの停止図柄が「リプレイ」図柄であり、右リール32Rの停止図柄が「ベル」図柄である場合、第2転落リプレイ入賞となる。
上記いずれかのリプレイ入賞となった場合、遊技媒体の新たなベットを不要としながら次ゲームの遊技を行うことが可能となる。具体的には、遊技媒体を3枚ベットしたゲームにおいていずれかのリプレイ入賞となった場合、遊技媒体の新たなベットを不要としながら、3枚ベット状態で次ゲームの遊技を開始することが可能となる。
上記各種リプレイ入賞のうち、第1RTリプレイ入賞、第2RTリプレイ入賞、第1転落リプレイ入賞及び第2転落リプレイ入賞は、リプレイ入賞の特典の付与契機となるだけではなく抽選モードの移行契機となる。本スロットマシン10では役の抽選処理(図11)において抽選対象となる役の種類及び各役の当選確率が相違するように複数種類の抽選モードが設定されており、これら抽選モード間の移行は抽選モードの移行契機となるリプレイ入賞が成立した場合に発生する。
遊技状態の移行のみが行われる状態移行入賞として、第1BB入賞及び第2BB入賞がある。詳細には、メインラインML上において左リール32Lの停止図柄が「赤7」図柄であり、中リール32Mの停止図柄が「赤7」図柄であり、右リール32Rの停止図柄が「赤7」図柄である場合、第1BB入賞となる。メインラインML上において左リール32Lの停止図柄が「白7」図柄であり、中リール32Mの停止図柄が「白7」図柄であり、右リール32Rの停止図柄が「白7」図柄である場合、第2BB入賞となる。第1BB入賞又は第2BB入賞が成立した場合には、遊技状態がBB状態に移行する。ここで、BB状態とは、当該BB状態以外のいずれの遊技状態よりも単位ゲーム数あたりの遊技媒体の付与期待数が高くなる遊技状態である。
具体的には、ベル入賞の成立を可能とさせる役に他の遊技状態の場合よりも高い確率(例えば1/2)で当選するとともに、当該役に当選した場合には各リール32L,32M,32Rの停止順序及び各リール32L,32M,32Rの回転位置に対するストップボタン42~44の停止操作タイミングとは無関係にベル入賞が成立することとなる。また、スイカ入賞の成立を可能とさせる役に他の遊技状態の場合よりも高い確率(例えば1/4)で当選するとともに、当該役に当選した場合には各リール32L,32M,32Rの停止順序及び各リール32L,32M,32Rの回転位置に対するストップボタン42~44の停止操作タイミングとは無関係にスイカ入賞が成立することとなる。これにより、BB状態において遊技媒体の付与対象となる入賞が複数種類存在している構成であっても、遊技媒体の付与対象となる入賞に対応する役に当選した場合にはその当選役に対応する入賞が確実に成立することとなる。また、これらベル入賞及びスイカ入賞が成立した場合における遊技媒体の付与数は同一の数となっており、具体的には「8」となっている。これにより、BB状態において遊技媒体の付与対象となる入賞が複数種類存在している構成であっても、当該入賞が成立した場合における遊技媒体の付与数は入賞の種類に関係なく同一数となる。
BB状態は、複数ゲームに亘って継続し、ゲームの実行内容に応じた事象の発生に基づき終了条件が成立した場合に終了する。当該終了条件は任意であるが、本スロットマシン10ではBB状態が開始されてから付与された遊技媒体の合計数が終了基準数以上となることが終了条件として設定されている。BB状態には第1BB状態と第2BB状態とが設定されており、これら第1BB状態と第2BB状態とで終了基準数が相違している。第1BB状態は終了基準数が、BB状態において遊技媒体の付与対象となる入賞が成立した場合の固定付与数の5倍よりも多い数であって当該固定付与数の6倍以下の数となっている。具体的には「41」に設定されている。一方、第2BB状態は終了基準数が、BB状態において遊技媒体の付与対象となる入賞が成立した場合の固定付与数の11倍よりも多い数であって当該固定付与数の12倍以下の数となっている。具体的には「89」に設定されている。当該構成であることにより第1BB状態では遊技媒体の付与対象となる入賞が確実に6回のみ成立し、第2BB状態では遊技媒体の付与対象となる入賞が確実に12回のみ成立する。また、上記のとおりBB状態において遊技媒体の付与対象となる入賞が複数種類存在している構成において遊技媒体の付与対象となる入賞に対応する役に当選した場合にはその当選役に対応する入賞が確実に成立することとなる。したがって、第1BB状態では遊技媒体の付与対象となる入賞に対応する役に当選するゲームが確実に6ゲームのみ発生し、第2BB状態では遊技媒体の付与対象となる入賞に対応する役に当選するゲームが確実に12ゲームのみ発生する。
<各種報知及び各種演出を実行するための装置>
次に、各種報知及び各種演出を実行するための装置について説明する。
前面扉12の上部には、図1に示すように、上部ランプ64が設けられているとともに画像表示装置66が設けられており、前面扉12の下部には、スピーカ65が設けられている。上部ランプ64は、スロットマシン10において異常が発生した場合に当該異常に対応した態様で発光制御されるとともに、入賞結果に応じた態様で発光制御される。また、上部ランプ64は、画像表示装置66における表示演出に対応した発光演出が行われるように発光制御される。スピーカ65は左右一対として設けられており、スロットマシン10において異常が発生した場合に当該異常に対応した音又は音声が出力されるように音出力制御されるとともに、入賞結果に対応した音又は音声が出力されるように音出力制御される。また、スピーカ65は、画像表示装置66における表示演出に対応した音出力演出が行われるように音出力制御される。
画像表示装置66は表示面66aを有しており、スロットマシン10において異常が発生した場合には当該異常に対応した画像が当該表示面66aにて表示されるように表示制御される。また、画像表示装置66は、抽選における役の当選結果及び各ゲームにおける入賞結果に対応した画像が表示面66aにて表示されるように表示制御される。
<スロットマシン10の電気的構成>
次に、本スロットマシン10の電気的構成について、図5のブロック図に基づいて説明する。
主制御装置140は、遊技の主たる制御を司る主制御基板141を具備している。主制御基板141には、ハード乱数回路146と制御IC148とを備えているMPU142が搭載されている。ハード乱数回路146は、役の当否抽選に用いられる乱数を更新する乱数発生手段等を備えている。ハード乱数回路146の詳細は後述する。なお、MPU142に対してハード乱数回路146及び制御IC148が1チップ化されていることは必須の構成ではなく、それぞれが個別にチップ化された構成としてもよい。
制御IC148はプログラムを利用してメイン処理(図7)及びタイマ割込み処理(図8)を実行するCPUである。当該制御IC148には、当該制御IC148により実行される各種の制御プログラムや固定値データを記憶したROM143と、そのROM143内に記憶される制御プログラムの実行に際して各種のデータ等を一時的に記憶するためのメモリであるRAM144とが内蔵されている。また、制御IC148には、所定周期のクロック信号を出力するクロック回路145が設けられており、さらにクロック回路145と制御IC148の制御部との間の信号経路の途中位置には分周回路147が設けられている。
分周回路147は、クロック回路145からのクロック信号の周期を変更する周波数変更手段として機能し、タイマ割込み処理の起動タイミングを制御IC148にて特定するための変更クロック信号を出力するように構成されている。詳細には、分周回路147は、特定周期である1.49msec周期の間隔の変更クロック信号を制御IC148に出力する。制御IC148では、かかる変更クロック信号の立ち上がり又は立ち下りといった特定の信号形態の発生を確認する処理を実行し、特定の信号形態の発生を少なくとも一の条件として定期処理(タイマ割込み処理)を起動する。この場合、定期処理の実行周期は、変更クロック信号の周期(1.49msec)である。
なお、制御IC148に対してROM143及びRAM144が1チップ化されていることは必須の構成ではなく、それぞれが個別にチップ化された構成としてもよい。
MPU142には、入力ポート及び出力ポートがそれぞれ設けられている。MPU142の入力側には、リールユニット31(より詳しくは各リール32L,32M,32Rが1回転したことを個別に検出するリールインデックスセンサ)、各ストップボタン42,43,44の操作を個別に検出するストップ検出センサ42a,43a,44a、メダル投入口45から投入されたメダルを検出する投入メダル検出センサ45a、各クレジット投入ボタン47,48,49の操作を個別に検出するクレジット投入検出センサ47a,48a,49a、精算ボタン51の操作を検出する精算検出センサ51a、ホッパ装置53の払出検出センサ、リセットボタン56の操作を検出するリセット検出センサ56a、設定キー挿入孔57に設定キーが挿入されたことを検出する設定キー検出センサ57a等の各種センサが接続されており、これら各センサからの信号はMPU142に入力される。
ここで、スタートレバー41の操作を検出するスタート検出センサ41aからの検知信号SG1はハード乱数回路146と制御IC148とに入力される。検知信号SG1は、遊技者によりスタートレバー41が押下げ操作された場合にLOW状態からHI状態に立ち上がり、当該押下げ操作が終了した場合にHI状態からLOW状態に戻る信号である。スタート検出センサ41aとハード乱数回路146との接続態様、及びスタート検出センサ41aと制御IC148との接続態様の詳細については後述する。
MPU142の出力側には、リールユニット31(より詳しくは各リール32L,32M,32Rを回転させるためのステッピングモータ)、ホッパ装置53の払出モータ、サブ制御装置150等が接続されている。各ゲームにおいてはリールユニット31の各リール32L,32M,32Rの回転駆動制御がMPU142により行われるとともに、小役入賞が成立してメダルの払い出しを実行する場合にはホッパ装置53の駆動制御がMPU142により行われる。また、サブ制御装置150には、各ゲームの各タイミングでMPU142からコマンドが送信される。
MPU142の入力側には、電源装置54に設けられた停電監視回路が接続されている(図示略)。電源装置54には、主制御装置140をはじめとしてスロットマシン10の各電子機器に駆動電力を供給する電源部及び停電監視回路が搭載されており、停電監視回路は、外部電源から電源部に印加されている電圧を監視し、当該電圧が基準電圧以下となった場合にMPU142に停電信号を出力する。MPU142は、停電信号を受信することにより停電時処理を実行し、復電後において停電前の処理状態への復帰を可能とする。また、電源装置54には、外部電源からの動作電力の供給が遮断されている状況において電断中電力としてバックアップ電力をRAM144に供給するための電断中電源部が設けられている。これにより、外部電源からの動作電力の供給が遮断されている状況であっても、電断中電源部においてバックアップ電力を供給可能な状況(例えば1日や2日)ではRAM144においてデータが記憶保持される。但し、電源装置54に設けられたリセットボタンを押圧操作した状態でスロットマシン10の電源のON操作を行うことで、RAM144に記憶保持されているデータは初期化される。
サブ制御装置150は、各種報知や各種演出の実行制御を実行するためのサブ制御基板151を具備している。サブ制御基板151には、MPU152が搭載されている。MPU152には、当該MPU152により実行される各種の制御プログラムや固定値データを記憶したROM153と、そのROM153内に記憶される制御プログラムの実行に際して各種のデータ等を一時的に記憶するためのメモリであるRAM154と、所定周波数の矩形波を出力するクロック回路155と、割込回路、データ入出力回路、乱数発生回路などが内蔵されている。
なお、MPU152に対してROM153及びRAM154が1チップ化されていることは必須の構成ではなく、それぞれが個別にチップ化された構成としてもよい。また、RAM154には、外部電源からの動作電力の供給が遮断されている状況において電源装置54の電断中電源部からバックアップ電力が供給され、当該バックアップ電力が供給されている状況(例えば1日や2日)ではRAM154においてデータが記憶保持される。但し、電源装置54に設けられたリセットボタン56を押圧操作した状態でスロットマシン10の電源のON操作を行うことで、RAM154に記憶保持されているデータは初期化される。
MPU152には、入力ポート及び出力ポートがそれぞれ設けられている。MPU152の入力側には、既に説明したとおり主制御装置140のMPU142が接続されており、当該MPU142から各種コマンドを受信する。
MPU152の出力側には、上部ランプ64、スピーカ65、画像表示装置66が接続されている。MPU152は、主制御装置140のMPU142から受信したコマンドに基づき、上部ランプ64の発光制御、スピーカ65の音出力制御、及び画像表示装置66の表示制御を実行することで、各種報知や各種演出が行われるようにする。
なお、以下の説明では説明の便宜上、主制御装置140のMPU142、ROM143及びRAM144をそれぞれ主側MPU142、主側ROM143及び主側RAM144といい、サブ制御装置150のMPU152、ROM153及びRAM154をそれぞれサブ側MPU152、サブ側ROM153及びサブ側RAM154という。
<主制御基板141の構成>
次に、主制御基板141の構成について図6のブロック図を用いて詳細に説明する。
図6に示すように、制御IC148は入力端子TA1~TA3及び出力端子TA4を備えている。また、図6に示すように、ハード乱数回路146は、役の当否判定に用いられる乱数を更新するための更新回路101と、当該更新回路101にて更新される乱数が書き込まれるラッチレジスタ102と、検知信号SG1を利用してスタートレバー41が操作されたタイミングを把握することができるコントロール回路103と、を備えている。
コントロール回路103は、プログラムを利用して処理を実行するCPU114を備えている。コントロール回路103が備えているCPU114をコントロール側CPU114とする。コントロール側CPU114は、管理動作(図19)を実行するためのプログラムが記憶されているROM115と、情報を一時記憶するための領域を有しているRAM116と、入力端子TB1,TB2と、出力端子TB3,TB4と、を備えている。
ここで、コントロール側CPU114は、管理動作(図19)において、コントロール側CPU114に入力されている検知信号SG1のLOW状態からHI状態への立ち上がりを検出し、当該検出のタイミングから12.8μsが経過するまで検知信号SG1のHI状態が維持されたと判定することを条件として、ラッチレジスタ102にパルス信号であるラッチ信号を送信するとともに、ラッチ済みステータス113に「1」を設定する。管理動作の詳細は後述する。
次に、スタート検出センサ41aと制御IC148との接続態様、及びスタート検出センサ41aとハード乱数回路146との接続態様について説明する。図6に示すように、スタート検出センサ41aから出る1本の信号線は主制御基板141上で2本に分岐している。当該信号線の一方は制御IC148の入力端子TA1に接続されているとともに、当該信号線の他方はハード乱数回路146を構成しているコントロール側CPU114の入力端子TB1に接続されている。このため、分岐後の一方の信号線にノイズが混入した場合に、当該ノイズの影響が他方にまで及ぶ事態を避けることができる。
次に、更新回路101について説明する。図6に示すように、更新回路101は所定の周波数(例えば16MHz)のクロック信号を出力するクロック回路104と、各更新タイミングにおいて更新されるM系列乱数を生成する乱数発生回路106と、乱数が格納される乱数カウンタ105と、を備えている。ここで、制御IC148は、制御IC148内のクロック回路145(図5)に基づいて動作する。一方、更新回路101は、制御IC148内のクロック回路145とは独立して動作する更新回路101内のクロック回路104に基づいて動作する。このため、更新回路101における乱数の更新タイミングは制御IC148にて実行されている処理に影響されない。
乱数カウンタ105は、2バイトの記憶領域を有しており、当該乱数カウンタ105には「1」~「65535」の乱数が記憶される。2バイトの記憶領域は、16個のポジティブエッジ型のDフリップフロップ回路(D-FF)から構成されている。乱数カウンタ105を構成するD-FFを乱数カウンタ用D-FF105a~105pとする。乱数カウンタ用D-FF105a~105pは、入力端子としてクロック端子(CLK端子)とD端子とクリア端子(CLR端子)とを備えているとともに、出力端子としてQ端子を備えている。
図6に示すように、クロック回路104から出ている信号線は更新回路101内で2本に分岐しており、分岐後の信号線の一方は更新回路101内でさらに16本に分岐して16個の乱数カウンタ用D-FF105a~105pのCLK端子に接続されている。このため、乱数カウンタ用D-FF105a~105pのCLK端子にはクロック回路104から出力されるクロック信号が入力される。
また、クロック回路104から出て分岐した信号線の他方は反転回路107を介して乱数発生回路106に接続されている。反転回路107を介して乱数発生回路106に入力されている信号の立ち上がりを契機として、乱数発生回路106から乱数カウンタ用D-FF105a~105pのD端子に対して出力されている16ビットのデータが更新される。乱数カウンタ用D-FF105a~105pは、CLK端子に入力されている信号が立ち上がったタイミングにおいてD端子に入力されている信号をQ端子から出力している状態となる。
乱数発生回路106にて生成されている乱数の更新タイミングと、乱数カウンタ105に記憶されている乱数の更新タイミングとは、クロック回路104から出力されている信号の周期の半分ずれている。このため、更新回路101において、乱数発生回路106から出力されているデータの更新と、乱数カウンタ105において16個の乱数カウンタ用D-FF105a~105pのQ端子から出力されている信号の更新とが交互に繰り返される。
詳細には、クロック回路104から出力されるクロック信号が16MHzであるため、当該クロック信号は62.5nsの周期で立ち上がる。このため、乱数発生回路106におけるデータの更新は62.5nsの周期で起こり、乱数発生回路106におけるデータが更新されてから次のデータに更新されるまでの間に乱数カウンタ105におけるデータの更新が行われる。既に説明したとおり、制御IC148にて実行されるタイマ割込み処理の実行周期は1.49msecであるため、乱数の更新間隔は、タイマ割込み処理の実行周期よりも十分に短いものとなっている。なお、ポジティブエッジ型のD-FFに代えてネガティブエッジ型のD-FFを乱数カウンタ用D-FF105a~105pに用いる構成としてもよい。
ここで、乱数カウンタ105に記憶される乱数は16桁の2進数である。また、乱数発生回路106はM系列乱数を生成するハード回路である。M系列乱数は周期を有する疑似乱数である。そして、当該乱数発生回路106にて更新されるM系列乱数の周期は「65535」である。乱数発生回路106では、予め設定されている「0」以外の初期値に基づいて2番目の乱数が生成され、当該2番目の乱数に基づいて3番目の乱数が生成される。このように、乱数発生回路106では、16桁の2進数で表される乱数が更新されていき、乱数カウンタ105に対して65535個の数字が1回ずつ出力された後、初期値に戻る。このように、M系列乱数では予め設定されている初期値によって出力される乱数の順番が決まっており、1周期内に「1」~「65535」の各数字が1回ずつ現れるため、役の当選に対応する数字として設定する数字の数に応じて役に当選する確率を設定することができる。
なお、乱数カウンタ105で更新される乱数はM系列乱数に限られない。例えば、更新回路101が更新タイミングを迎える度に乱数カウンタ105に記憶されている乱数に「1」が加算され、乱数カウンタ105の値が「65535」となった場合に、乱数カウンタ105が「0」クリアされる構成としてもよい。要は、乱数を用いて行われる役の当否判定結果が特定の結果に偏らない構成であればよい。
次に、更新回路101の乱数カウンタ105に記憶されている乱数の数値情報が書き込まれるラッチレジスタ102について説明する。ラッチレジスタ102は、更新回路101の乱数カウンタ105と同様に2バイトの記憶領域を備えている。具体的には、ラッチレジスタ102は16個のポジティブエッジトリガ型のD-FFを備えている。ラッチレジスタ102を構成するD-FFをラッチレジスタ用D-FF102a~102pとする。ラッチレジスタ用D-FF102a~102pは、入力端子としてCLK端子とD端子とCLR端子とを備えているとともに、出力端子としてQ端子を備えている。
ラッチレジスタ用D-FF102a~102pのD端子には、乱数カウンタ用D-FF105a~105pのQ端子から出る信号線が接続されている。詳細には、更新回路101の乱数カウンタ105に記憶される数値情報、及びラッチレジスタ102に記憶される数値情報は共に16桁の2進数である。乱数カウンタ105においてn桁目の数値情報が記憶される乱数カウンタ用D-FF105a~105pのQ端子は、ラッチレジスタ102においてn桁目の数値情報を記憶するラッチレジスタ用D-FF102a~102pのD端子と接続されている。ここで、nは1~16の自然数である。
ラッチレジスタ用D-FF102a~102pのCLK端子は、コントロール側CPU114の出力端子TB4と信号線で接続されている。詳細には、コントロール側CPU114の出力端子TB4から出る1本の信号線が16本に分岐して各ラッチレジスタ用D-FF102a~102pのCLK端子に入る構成である。また、ラッチレジスタ用D-FF102a~102pのQ端子は制御IC148の入力端子TA3に接続されている。
次に、制御IC148が役の当否判定に用いる乱数の数値情報を取得するための構成について説明する。コントロール側CPU114は、当該コントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がり、当該HI状態が一定時間(12.8μs)維持された場合に、出力端子TB4からラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を出力する。
ここで、ラッチ信号はLOW状態からHI状態に立ち上がった後に、HI状態からLOW状態に立ち下がるパルス信号である。コントロール回路103に入力されている検知信号SG1が立ち上がってから12.8μs待機する構成とすることにより、コントロール側CPU114の入力端子TB1に入る12.8μs未満のノイズを契機としてラッチ信号が送信されることを防ぐことができる。
ラッチレジスタ用D-FF102a~102pはポジティブエッジトリガ型であるため、コントロール側CPU114からラッチレジスタ102に対してラッチ信号が送信されると、乱数カウンタ105に記憶されていた乱数がラッチレジスタ102に書き込まれ、当該書き込まれた乱数が制御IC148の入力端子TA3に出力される。
詳細には、ラッチレジスタ用D-FF102a~102pのCLK端子に入力されている信号の立ち上がりに同期して、乱数カウンタ用D-FF105a~105pのQ端子から出力されてラッチレジスタ用D-FF102a~102pのD端子に入力されていた数値情報がラッチレジスタ用D-FF102a~102pのQ端子から出力されるようになる。制御IC148は、役の当否判定に用いる乱数を取得するタイミングとなった場合に、ラッチレジスタ用D-FF102a~102pのQ端子から出力されて制御IC148の入力端子TA3に入力されている数値情報を取得する。
なお、乱数カウンタ105及びラッチレジスタ102がポジティブエッジ型のD-FFに代えてネガティブエッジ型のD-FFを備えている構成としてもよい。また、乱数カウンタ105及びラッチレジスタ102がD-FFに代えてRSフリップフロップ回路又はJKフリップフロップ回路を備えている構成としてもよい。
次に、ラッチ済みステータス113について説明する。図6に示すように、コントロール回路103は、乱数カウンタ105に記憶されていた乱数がラッチレジスタ102に書き込まれるタイミングで「1」が設定されるラッチ済みステータス113を備えている。ラッチ済みステータス113は、1つのポジティブエッジトリガ型のTフリップフロップ回路(T-FF)から成るステータスレジスタである。T-FFであるラッチ済みステータスは、図6に示すように、入力端子としてT端子113b及びCLR端子113cを備えているとともに、出力端子としてQ端子113aを備えている。ラッチ済みステータス113は、T端子113bに入力される信号のLOW状態からHI状態への立ち上がりに同期してQ端子113aから出力する信号を反転させる。
具体的には、Q端子113aから「0」の信号が出力されている状態では、T端子113bに入力される信号の立ち上がりに同期して、Q端子113aから出力される信号を「1」に反転する。また、Q端子113aから「1」の信号が出力されている状態では、T端子113bに入力される信号の立ち上がりに同期して、Q端子113aから出力される信号を「0」に反転する。Q端子113aから出力される信号は、CLR端子113cに入力される信号がLOW状態からHI状態に立ち上がった場合に「0」クリアされる。
ここで、ラッチ済みステータス113に「0」が設定されている状態とは、ラッチ済みステータス113のQ端子113aから「0」が出力されている状態である。また、ラッチ済みステータス113に「1」が設定されている状態とは、ラッチ済みステータス113のQ端子113aから「1」が出力されている状態である。
ラッチ済みステータス113のT端子113bはコントロール側CPU114の出力端子TB3と1本の信号線で接続されている。コントロール側CPU114は、ラッチ済みステータス113に「0」が設定されている状態において、ラッチ済みステータス113のT端子113bに短いパルス信号を送信することにより、ラッチ済みステータス113のQ端子113aから出力されている信号を反転させて、ラッチ済みステータス113に「1」を設定する。
具体的には、コントロール側CPU114は、コントロール側CPU114の入力端子TB1に入力されている検知信号SG1がLOW状態からHI状態に立ち上がったことを検出し、当該HI状態が12.8μs以上継続したと判定したタイミングにおいて、出力端子TB4からラッチレジスタ用D-FF102a~102pのCLK端子にラッチ信号を送信するとともに、出力端子TB3からラッチ済みステータス113のT端子113bにパルス信号を送信してラッチ済みステータス113に「1」を設定する。このため、ラッチレジスタ102に乱数カウンタ105に記憶されている乱数の数値情報が書き込まれるタイミングにおいて、ラッチ済みステータス113に「1」が設定される。
コントロール側CPU114は、ラッチ済みステータス113に「0」が設定されていることを条件として、出力端子TB3からラッチ済みステータス113のT端子113bに対して出力している信号を立ち上げてラッチ済みステータス113のQ端子113aから出力されている信号をLOW状態からHI状態に反転させる。これにより、ラッチ済みステータス113に「1」が設定されている状態となる。また、ラッチ済みステータス113に既に「1」が設定されている場合には、コントロール側CPU114は、パルス信号を送信することなく、ラッチ済みステータス113に「1」が設定されている状態を維持する。このため、ラッチ済みステータス113に「1」が設定されている状態においてスタートレバー41が操作されても、当該操作を契機としてラッチ済みステータス113に設定されている値が「1」から「0」に反転することはない。
ここで、コントロール側CPU114は、当該コントロール側CPU114の入力端子TB1に入力されている検知信号SG1がLOW状態からHI状態に立ち上がり、当該HI状態が12.8μs以上継続したと判定した場合には、ラッチ済みステータス113に「1」が設定されている場合においても、ラッチレジスタ102に対してラッチ信号を出力してラッチレジスタ102に記憶されている乱数の数値情報を更新する。
ラッチ済みステータス113に「1」が設定されている状態でスタートレバー41が操作される状況について、具体例を挙げて以下に説明する。コントロール側CPU114の入力端子TB1のみにノイズが入ることにより、ラッチ済みステータス113に「1」が設定される場合がある。ここで、制御IC148は、ゲーム開始可能な期間であること、制御IC148において検知信号SG1の立ち上がりが検出されること、及びラッチ済みステータス113に「1」が設定されていることを条件としてゲームを開始する。
このため、コントロール側CPU114の入力端子TB1に入ったノイズが原因となってラッチ済みステータス113に「1」が設定されている状態となっても、制御IC148において検知信号SG1の立ち上がりが検出されないため、ゲームは開始されずにラッチ済みステータス113に「0」が設定されている状態が維持される。当該状態において、スタートレバー41が操作されると、ラッチ済みステータス113に設定されている「1」が維持されたままラッチレジスタ102に記憶されている数値情報が今回のスタートレバー41の操作に対応した乱数の数値情報に更新される。
このように、ラッチ済みステータス113に「1」が設定されている状態でスタートレバー41の操作が行われた場合にラッチレジスタ102に記憶されている乱数が更新される構成とすることにより、ノイズを契機としてラッチレジスタ102に記憶された乱数が役の当否判定に利用される可能性を低減することができる。
また、ラッチ済みステータス113のQ端子から出ている信号線はコントロール回路103上で2本に分岐しており、分岐後の信号線の一方が制御IC148の入力端子TA2に接続されているとともに、分岐後の信号線の他方がコントロール側CPU114の入力端子TB2に接続されている。このため、ラッチ済みステータス113のQ端子113aから出力される信号は制御IC148とコントロール側CPU114とのそれぞれに入力される。
制御IC148は、当該制御IC148の入力端子TA2に入力されている信号を把握することにより、コントロール回路103のラッチ済みステータス113に「1」が設定されているか否かについて判定することができる。また、コントロール側CPU114は、当該コントロール側CPU114の入力端子TB2に入力されている信号を把握することにより、ラッチ済みステータス113に「1」が設定されているか否かについて判定することができる。
また、ラッチ済みステータス113のCLR端子113cは1本の信号線で制御IC148の出力端子TA4と接続されている。制御IC148は、ラッチ済みステータス113のCLR端子113cに出力する信号をLOW状態からHI状態に立ち上げることにより、ラッチ済みステータス113を「0」クリアすることができる。
コントロール側CPU114は、当該コントロール側CPU114の入力端子TB1に入力されている検知信号SG1がLOW状態からHI状態に立ち上がったことを検出した場合に、タイマカウンタを利用して当該HI状態が12.8μs維持されたか否かの判定を行う。詳細には、コントロール側CPU114の入力端子TB1に入力されている検知信号SG1のLOW状態からHI状態への立ち上がりを検出したタイミングにおいてタイマカウンタによるカウントを開始する。カウントが開始されるとタイマカウンタは0.1μs単位で時間をカウントする。タイマカウンタが12.8μsをカウントし終わるまで検知信号SG1のHI状態が維持されなかった場合には、タイマカウンタはリセットされる。
次に、制御IC148が当該制御IC148の入力端子TA3に入力されている乱数を取得する条件について説明する。制御IC148は、1.49ms周期で実行されるタイマ割込み処理(図8)の中で、ゲーム開始可能な期間であること、制御IC148に入力されている検知信号SG1の立ち上がりが検出されたこと、及びラッチ済みステータス113に「1」が設定されていることを条件として、制御IC148の入力端子TA3に入力されている乱数を取得して役の当否判定に用いる。
ラッチ済みステータス113に「1」が設定されるタイミングにおいて制御IC148の入力端子TA3に入力されている乱数が今回のスタートレバー41の操作に対する乱数に更新されるため、ラッチ済みステータス113に「1」が設定されていることを条件として制御IC148が乱数を取得する構成とすることにより、制御IC148が更新前の乱数(前回の乱数)を取得することを回避することができる。
遊技者がスタートレバー41を操作するタイミングは、制御IC148にてタイマ割込み処理が行われるタイミングに影響されない任意のタイミングである。このため、コントロール回路103に入力されている検知信号SG1が立ち上がってから12.8μsが経過する前にタイマ割込み処理が実行されることがある。このとき、制御IC148の入力端子TA3に入力されている乱数は前回の乱数である。この場合、ラッチ済みステータス113に「1」が設定されているという条件が満たされないため、制御IC148は乱数の取得を行わない。この場合には、今回のスタートレバー41の操作ではゲームが開始されないため、遊技者は再びスタートレバー41を操作する必要がある。
<制御IC148により実行される処理>
次に、制御IC148により実行される処理について説明する。まず、制御IC148への動作電力の供給が開始された場合に当該制御IC148において起動されるメイン処理について図7のフローチャートを参照しながら説明する。
メイン処理ではまず初期化処理を実行する(ステップS101)。初期化処理では、タイマ割込み処理による割込みを許可し、さらに制御IC148内のレジスタ群及びI/O装置等に対する各種の初期設定を行う。
初期化処理が終了した後は設定キーが設定キー挿入孔57に挿入されてON操作が行われているか否かを判定する(ステップS102)。ON操作が行われている場合には(ステップS102:YES)、電源スイッチ55のON操作に際してリセットボタン56がON操作されていないのであれば(ステップS103:NO)、一部クリア処理を実行し(ステップS104)、電源スイッチ55のON操作に際してリセットボタン56がON操作されているのであれば(ステップS103:YES)、全部クリア処理を実行する(ステップS105)。つまり、主側RAM144を初期化するための操作が行われることなくスロットマシン10の設定値の変更が行われる場合には一部クリア処理が実行され、主側RAM144を初期化するための操作が行われた場合には全部クリア処理が実行される。
一部クリア処理では主側RAM144における一部のエリアを初期化し、全部クリア処理では主側RAM144における全部のエリアを初期化する。一部クリア処理では、主側RAM144においてBB状態であるか否かを示すデータが記憶されたエリア、BB状態における遊技媒体の合計付与数を示すデータが記憶されたエリア、後述する抽選モードの種類を示すデータが記憶されたエリア及び設定値を示すデータが記憶されたエリアを除く、主側RAM144の各エリアを「0」クリアする。この場合、当選役が記憶されたエリアは「0」クリアされる。全部クリア処理では、一部クリア処理において「0」クリアの実行対象外とされるエリアを含めて主側RAM144の全エリアを「0」クリアする。これにより、一部クリア処理が実行されたとしてもBB状態は電源遮断前の状態に維持され、全部クリア処理が実行された場合には電源遮断前の状態とは無関係に通常遊技状態となる。
なお、上記構成に限定されることはなく、BB状態で電源が遮断された場合において一部クリア処理が実行された場合にはBB状態ではない状態となる構成としてもよい。また、一部クリア処理が実行されたとしても、BB役に当選したことを示すデータが記憶されたエリアが「0」クリアされない構成としてもよい。
ステップS104又はステップS105の処理を実行した後は、当選確率設定処理を実行する(ステップS106)。当選確率設定処理では、設定キーが挿入されてON操作されていることを条件として現在の設定値を読み込むとともに、遊技パネル20に設けられた所定の表示部に現在の設定値を表示する。なお、当選確率設定処理の直前において主側RAM144における設定値のデータを記憶するためのエリアが初期化されている場合には、所定の表示部に表示される設定値は「設定1」に対応する「1」である。当選確率設定処理では、リセットボタン56が操作される度に設定値を1更新するとともに、その更新後の設定値を所定の表示部に表示する。なお、設定値が「設定6」である状況でリセットボタン56が操作された場合には設定値は「設定1」に更新される。スタートレバー41が操作された後に設定キーのON操作が解除された場合に当選確率設定処理を終了する。この場合、所定の表示部における設定値の表示が終了される。
当選確率設定処理を実行した後は、復電コマンドをサブ側MPU152に送信する(ステップS107)。復電コマンドは、制御IC148への動作電力の供給が開始された後においてメイン処理の実行が終了して通常処理及びタイマ割込み処理の実行が可能となったことをサブ側MPU152に認識させるためのコマンドである。サブ側MPU152は復電コマンドを受信することにより、動作電力の供給が開始されたことに対応する処理を実行する。この場合、全部クリア処理(ステップS105)が実行された場合にはそれに対応するデータが復電コマンドにセットされる。当該データがセットされた復電コマンドを受信した場合、サブ側MPU152はサブ側RAM154を初期化し、当該データがセットされていない復電コマンドを受信した場合、サブ側MPU152はサブ側RAM154を初期化しない。復電コマンドを送信した後は通常処理に移行する(ステップS108)。通常処理については後に詳細に説明する。
メイン処理において設定キーのON操作が行われていない場合(ステップS102:NO)、ステップS109以降の復電処理を実行する。復電処理とは、スロットマシン10の状態を電源遮断前の状態に復帰させるための処理である。復電処理では、主側RAM144を確認することでスロットマシン10の設定値が正常か否かを判定する(ステップS109)。具体的には、設定値が「設定1」~「設定6」のいずれかである場合に正常であると判定し、「0」又は「7」以上である場合に異常であると判定する。設定値が正常である場合には、停電フラグに「1」がセットされているか否かを確認する(ステップS110)。停電フラグは主側RAM144に設けられており、制御IC148への動作電力の供給が停止される場合において予め定められた停電時処理が正常に実行された場合には当該停電フラグに「1」がセットされることとなる。停電フラグに「1」がセットされている場合には、RAM判定値が正常であるか否かを確認する(ステップS111)。具体的には、主側RAM144のチェックサム値を調べ、その値が正常であるか否かを確認する。
ステップS109~ステップS111の全てにおいて肯定判定をした場合には、前回の電断時における停電時処理が正常に実行されたことを意味する。この場合、主側RAM144に保存されたスタックポインタの値を制御IC148のスタックポインタに書き込み、主側RAM144に退避されたデータを制御IC148のレジスタに復帰させることで、制御IC148のレジスタの状態を電源が遮断される前の状態に復帰させる(ステップS112)。また、主側RAM144の停電フラグを「0」クリアする(ステップS113)。その後、復電コマンドをサブ側MPU152に送信した後に(ステップS114)、電源遮断前の番地に戻る(ステップS115)。
一方、ステップS109~ステップS111のいずれかで否定判定をした場合には動作禁止処理を実行する。動作禁止処理では、次回のタイマ割込み処理(図8)の実行を禁止し(ステップS116)、制御IC148の全ての出力ポートを「0」クリアすることにより当該出力ポートに接続された全てのアクチュエータをOFF状態とし(ステップS117)、ホール管理者等にエラーの発生を報知するためのエラー報知処理を実行する(ステップS118)。そして、無限ループとなる。当該動作禁止処理は、全部クリア処理(ステップS105)が実行されることにより解除される。
次に、制御IC148にて実行されるタイマ割込み処理について、図8のフローチャートを参照しながら説明する。なお、タイマ割込み処理は、1.49msecごとに起動される。
レジスタ退避処理(ステップS201)では、後述する通常処理で使用している制御IC148内の全レジスタの値を主側RAM144に退避させる。ステップS202では停電フラグに「1」がセットされているか否かを確認し、停電フラグに「1」がセットされているときにはステップS203に進み、停電時処理を実行する。停電フラグは、電源装置54の停電監視回路からの停電信号が制御IC148に入力された場合にセットされる。停電時処理では、まずコマンドの送信が終了しているか否かを判定し、送信が終了していない場合には本処理を終了してタイマ割込み処理に復帰し、コマンドの送信を終了させる。コマンドの送信が終了している場合には、制御IC148のスタックポインタの値を主側RAM144に保存する。その後、制御IC148の出力ポートの出力状態をクリアし、図示しない全てのアクチュエータをオフ状態にする。そして、停電解消時に主側RAM144のデータが正常か否かを判定するための判定値を算出して当該主側RAM144に保存し、それ以後のRAMアクセスを禁止する。以上の処理を行った後は、電源が完全に遮断して処理が実行できなくなるのに備え、無限ループに入る。
ステップS202にて停電フラグに「1」がセットされていない場合には、ステップS204以降の各種処理を行う。ステップS204では、誤動作の発生を監視するためのウオッチドッグタイマの値を初期化するウオッチドッグタイマのクリア処理を行う。ステップS205では、制御IC148自身に対して次回のタイマ割込みを設定可能とする割込み終了宣言処理を行う。ステップS206では、開始指令設定処理(図9)を実行する。
開始指令設定処理では、今回のスタートレバー41の操作に対応する乱数が既に制御IC148の入力端子に入力されている状態であることを条件として開始指令フラグ144c(図6)に「1」が設定される。そして、当該開始指令フラグ144cに「1」が設定されている場合には、後述する抽選処理(図11)のステップS501にて乱数が取得されることとなる。ここで、今回のスタートレバー41の操作に対応する乱数とは、スタートレバー41の操作により検知信号SG1がLOW信号からHI信号に立ち上がり、当該検知信号SG1の立ち上がりを契機として乱数カウンタ105からラッチレジスタ102に書き込まれる乱数のことである。
一方、制御IC148の入力端子に入力されている乱数が今回のスタートレバー41の操作に対応する乱数に更新されていない場合には、開始指令フラグ144cに「1」が設定されない。この状況では、制御IC148による乱数の取得は行われない。ここで、今回のスタートレバー41の操作に対応する乱数が取得されない状況とは、コントロール回路103の入力端子に入力されている検知信号SG1がLOW信号からHI信号に立ち上がってから12.8μsecが経過する前に開始指令設定処理が実行される状況である。開始指令設定処理の詳細については後述する。
ステップS207では、各リール32L,32M,32Rを回転させるために、それぞれのステッピングモータを駆動させるステッピングモータ制御処理を行う。ステップS208では、入力ポートに接続された各種センサの状態を読み込むとともに、読み込み結果が正常か否かを監視するセンサ監視処理を行う。ステップS209では、各カウンタやタイマの値を減算するタイマ減算処理を行う。ステップS210では、遊技媒体のベット数や、払出枚数をカウントした結果を外部へ出力するカウンタ処理を行う。
ステップS211では、各種コマンドをサブ側MPU152へ送信するコマンド出力処理を行う。ステップS212では、入出力ポートからI/O装置に対応するデータを出力するポート出力処理を行う。ステップS213では、先のステップS201にて主側RAM144に退避させた各レジスタの値をそれぞれ制御IC148内の対応するレジスタに復帰させる。その後、ステップS214にて次回のタイマ割込みを許可する割込み許可処理を行い、この一連のタイマ割込み処理を終了する。
次に、タイマ割込み処理(図8)のステップS206で実行される開始指令設定処理について図9のフローチャートを参照しながら説明する。開始指令設定処理は制御IC148にて実行される。
先ずステップS301では、開始可能フラグ144a(図5)に「1」が設定されているか否かについて判定する。ここで、開始可能フラグ144aとは、主側RAM144に配置されているフラグであり、ゲーム開始可能となった場合に「1」が設定され、ゲームが開始された場合に「0」クリアされるフラグである。具体的には、後述する通常処理(図10)のステップS406において「1」が設定され、ステップS409において「0」クリアされる。ゲーム開始可能である場合(ステップS301:YES)には、ステップS302に進む。
ステップS302では、信号記憶フラグ144d(図5)が「0」であるか否かについて判定する。ここで、信号記憶フラグ144dは主側RAM144に配置されているフラグである。信号記憶フラグ144dには、開始指令設定処理が行われたタイミングにおいて制御IC148に入力されている検知信号SG1の状態が記憶される。信号記憶フラグ144dは、検知信号SG1がHI状態であった場合に「1」が設定されるとともに、検知信号SG1がLOW状態であった場合に「0」クリアされるフラグである。
具体的には、本開始指令設定処理のステップS304及びステップS315にて信号記憶フラグ144dに「1」が設定されるとともに、ステップS314にて信号記憶フラグ144dが「0」クリアされる。ステップS302において、信号記憶フラグ144dが「0」である場合(ステップS302:YES)には、ステップS303に進む。
ステップS303では、制御IC148に入力されている検知信号SG1がHI状態であるか否かについて判定する。ステップS303にて肯定判定が行われることは、前回の開始指令設定処理においてLOW状態であった検知信号SG1が今回の開始指令設定処理においてHI状態となったことを意味する。つまり、検知信号SG1の立ち上がりが検出されたことを意味する。検知信号SG1の立ち上がりが検出された場合(ステップS303:YES)には、ステップS304にて、信号記憶フラグ144dに「1」を設定する。これにより、今回の開始指令設定処理が行われたタイミングにおいて、制御IC148に入力されている検知信号SG1がHI状態であったことが記憶される。
続くステップS305では、ラッチ済みステータス113に「1」が設定されているか否かについて判定する。具体的には、ラッチ済みステータス113のQ端子から出力されて制御IC148の入力端子に入力されている数値情報が「1」であるか否かについて判定する。
ラッチ済みステータス113に「1」が設定されている場合(ステップS305:YES)には、既に今回のスタートレバー41の操作に対応する乱数がラッチレジスタ102に格納されていることを意味するため、ステップS306にて、開始指令フラグ144c(図5)に「1」を設定する。ここで、開始指令フラグ144cは主側RAM144に配置されているフラグである。開始指令フラグ144cに「1」が設定されている場合には、後述する通常処理(図10)のステップS408以降の処理が実行されてゲームが開始される。開始指令フラグ144cは、通常処理(図10)のステップS408にて「0」クリアされる。
続くステップS307では、エラーカウンタ144b(図5)を「0」クリアし、ステップS308にてラッチ済みステータス113を「0」クリアして、本開始指令設定処理を終了する。ここで、エラーカウンタ144bは主側RAM144に配置されているカウンタである。エラーカウンタ144bは、ゲーム開始可能な状態で制御IC148に入力されている検知信号SG1の立ち上がりが検出され、制御IC148がラッチ済みステータス113に「1」が設定されているか否かについて判定した場合(ステップS305の処理を実行した場合)に、否定判定が行われる事象が連続して起こった回数をカウントするカウンタである。
ラッチ済みステータス113に「1」が設定されていない場合(ステップS305:NO)には、ステップS309にてエラーカウンタ144bに「1」を加算し、ステップS310にてエラーカウンタ144bの値が「3」であるか否かについて判定する。エラーカウンタ144bの値が「1」又は「2」である場合(ステップS310:NO)には、そのまま本開始指令設定処理を終了する。一方、エラーカウンタ144bの値が「3」である場合(ステップS310:YES)には、ステップS305における否定判定が3回連続で起こったことを意味する。この場合には、スタート検出センサ41aとコントロール回路103との接続が切断され、コントロール回路103に検知信号SG1が届かなくなっている可能性がある。このため、ステップS311にてエラーカウンタ144bを「0」クリアし、ステップS312にて異常報知処理を行って無限ループに入る。
異常報知処理では、上部ランプ64、スピーカ65及び画像表示装置66にて、異常が発生していることを示す異常報知が実行されるとともに、遊技ホールのホールコンピュータに対して異常用の外部出力が行われる。遊技ホールの管理者に対して、スタート検出センサ41aとコントロール回路103との接続が切断されている可能性があることが報知されることにより、スタートレバー41を操作してもゲームが開始されない状態が継続する事態を回避することができる。
ステップS301にて開始可能フラグ144aに「1」が設定されていなかった場合、又はステップS302にて信号記憶フラグが「0」ではなかった場合には、今回の開始指令設定処理が行われたタイミングにて制御IC148に入力されている検知信号SG1の状態を記憶する処理(ステップS313~ステップS315の処理)を実行する。
具体的には、ステップS313にて、制御IC148に入力されている検知信号SG1がLOW状態であるか否かについて判定する。検知信号SG1がLOW状態である場合(ステップS313:YES)には、ステップS314にて信号記憶フラグ144dを「0」クリアする。また、検知信号SG1がHI状態である場合(ステップS313:NO)には、ステップS315にて信号記憶フラグ144dに「1」を設定する。
今回の開始指令設定処理において、制御IC148に入力されている検知信号SG1の立ち上がりが検出されなかったために開始指令フラグ144cに「1」を設定するステップS306の処理が行われなかった場合には、ラッチ済みステータス113を「0」クリアする処理を行う。
具体的には、ステップS303における否定判定の後、ステップS314の処理の後、又はステップS315の処理の後、ステップS316にてラッチ済みステータス113を「0」クリアして、本開始指令設定処理を終了する。ステップS316について、詳細には、制御IC148はラッチ済みステータス113のCLR端子に対してパルス信号を送信する。ラッチ済みステータス113は、CLR端子に入力されている信号の立ち上がりに同期して「0」クリアされる。
このように、ゲーム開始可能な状態において、検知信号SG1の立ち上がりが検出された場合でも、ラッチ済みステータス113に「0」が設定されている場合には開始指令フラグ144cを「0」に保つことにより、今回のスタートレバー41の操作よりも前にラッチレジスタ102に格納されていた乱数が今回の乱数として制御IC148に取得される事態を回避することができる。
また、コントロール回路103に入力されている検知信号SG1が立ち上がってから12.8μsが経過するまでの間に開始指令設定処理が実行される場合、当該開始指令設定処理の後にラッチ済みステータス113に「1」が設定される。また、コントロール回路103の入力端子のみに12.8μs以上のノイズが混入した場合にも、ラッチ済みステータス113に「1」が設定される。ラッチ済みステータス113に「1」が設定されている状態が長く維持されると、ラッチ済みステータス113に「1」が設定されている状態でスタートレバー41が操作される可能性が高くなる。
この場合には、ラッチ済みステータス113を利用しない場合と同様に、制御IC148が古い乱数を取得し、当該古い乱数に基づいて役の当否判定が行われることがある。これに対して、制御IC148に入力されている検知信号SG1の立ち上がりが検出されない全ての開始指令設定処理において、制御IC148がラッチ済みステータス113を「0」クリアする構成とすることにより、制御IC148が古い乱数を取得する可能性を下げることができる。
次に、制御IC148にて実行される通常処理について図10のフローチャートに基づき説明する。
先ずステップS401にて、次回のタイマ割込みを許可する割込み許可処理を行い、ステップS402にて、開始待ち処理を実行する。開始待ち処理では、前回の遊技でいずれかのリプレイ入賞が発生したか否かを判定する。いずれかのリプレイ入賞が発生していた場合には、前回のベット数と同数の仮想メダルを自動投入する自動投入処理を行い、開始待ち処理を終了する。いずれのリプレイ入賞も発生していなかった場合には、精算ボタン51が操作されたか否かを判定し、精算ボタン51が操作された場合には、クレジットされた仮想メダルと同数のメダルを払い出すメダル返却処理を行う。
メダル返却処理の開始タイミングでは、開始可能フラグ144a(図5)及び開始指令フラグ144c(図5)を「0」クリアする。メダル返却処理の開始タイミングにおいて開始可能フラグ144aを「0」クリアすることにより、ゲーム開始可能な期間が終了する。これにより、メダルが返却されたにも関わらず、開始指令設定処理(図9)において開始指令フラグ144cに「1」が設定され得る状態となることを回避することができる。
また、ステップS407にて否定判定を行った後であるとともにステップS402の中でメダル返却処理を行う前のであるタイミングにおいて開始指令設定処理(図9)が実行されて開始指令フラグ144cに「1」が設定される場合が考えられる。開始指令フラグ144cに「1」が設定されている状態でメダル返却処理を実行し、開始指令フラグ144cの「0」クリアを実行しない構成とすると、次にメダルのベット数が規定数に達したタイミングにおいて、遊技者によるスタートレバー41の操作が行われなくてもゲームが開始されてしまう。これに対して、メダル返却処理の開始タイミングにおいて開始指令フラグ144cの「0」クリアを実行する構成とすることにより、遊技者によるスタートレバー41の操作が行われる前にゲームが開始される事態を回避することができる。
メダル返却処理の終了後又は精算ボタン51が操作されていない場合には、前回の開始待ち処理から今回の開始待ち処理までの間にメダルの投入又はクレジット投入ボタン47~49の操作がなされたか否かを判定し、いずれかが行われた場合には、ベット数の変更等を行うメダル投入処理を行い、開始待ち処理を終了する。また、前回の開始待ち処理から今回の開始待ち処理までの間にメダルの投入とクレジット投入ボタン47~49の操作との両方が行われていない場合にはそのまま開始待ち処理を終了する。
ステップS402の開始待ち処理の実行後、ステップS403にて、メダルのベット数が規定数(本実施形態では「3」)に達しているか否かを判定し、ベット数が規定数に達していない場合(ステップS403:NO)には、ステップS402の開始待ち処理に戻る。ベット数が規定数に達している場合(ステップS403:YES)には、ステップS404にて、開始可能フラグ144aに「1」が設定されているか否かを判定する。
開始可能フラグ144aに「1」が設定されていない場合(ステップS404:NO)には、ステップS405にて、ラッチ済みステータス113のCLR端子にパルス信号を送信してラッチ済みステータス113を「0」クリアする。ゲーム開始可能な状態となった直後にラッチ済みステータス113を「0」クリアすることにより、ゲーム開始可能な状態となる以前にラッチ済みステータス113に「1」が設定されていた場合においても、ゲーム開始可能な状態となった後にスタートレバー41が操作されたか否かを把握することが可能となる。
ステップS405にてラッチ済みステータス113を「0」クリアした後、ステップS406では、開始可能フラグ144aに「1」を設定する。開始可能フラグ144aはゲーム開始可能な状態である場合に「1」が設定されるフラグであり、ゲームの開始に伴ってステップS409にて「0」クリアされるフラグである。
ステップS404にて肯定判定を行った後、又はステップS406の処理を行った後、ステップS407にて開始指令フラグ144cに「1」が設定されているか否かについて判定する。開始指令フラグ144cは、ゲーム開始可能な状態でスタートレバー41が操作され、制御IC148の入力端子に今回のスタートレバー41の操作に対応する乱数が入力されている状態である場合に「1」が設定されるフラグである。開始指令フラグ144cに「1」が設定されていない場合(ステップS407:NO)には、ステップS402の開始待ち処理に戻る。
開始指令フラグ144cに「1」が設定されている場合(ステップS407:YES)には、ステップS408にて開始指令フラグ144cを「0」クリアし、ステップS409にて開始可能フラグ144aを「0」クリアする。開始可能フラグ144aが「0」クリアされることにより、開始指令設定処理(図9)のステップS301において否定判定が行われ、ステップS302以降の処理が実行されなくなるため、ゲーム中に新たに開始指令フラグ144cに「1」が設定されなくなる。
ステップS410では、メインラインMLを有効化させた後に、受付禁止処理を実行する。受付禁止処理が実行されることにより、メダル投入口45にメダルが投入されたとしても、当該メダルは投入メダル検出センサ45aにて検出されることなくメダル受け皿59へ排出される。ステップS411では、今回のゲームにおける役の抽選を行うための抽選処理(以下、役の抽選処理ともいう)を実行し、ステップS412では、各リール32L,32M,32Rを今回の役の抽選処理の結果に対応した態様で駆動制御するためのリール制御処理を実行する。
ここで、リール制御処理の詳細について以下に説明する。リール制御処理では、まず各リール32L,32M,32Rの回転を開始させる回転開始処理を行う。回転開始処理では、前回のゲームで役の抽選処理(図11)の結果に対応するリール32L,32M,32Rの回転が開始された時点から予め定めたウエイト時間(例えば4.1秒)が経過したか否かを確認し、経過していない場合にはウエイト時間が経過するまで待機する。役の抽選処理の詳細については後述する。
ウエイト時間が経過した場合には、次回のゲームのためのウエイト時間を再設定するとともに、主側RAM144に設けられたモータ制御格納エリアに回転開始情報をセットする。かかる処理を行うことにより、タイマ割込み処理(図8)におけるステップS207のステッピングモータ制御処理にてステッピングモータの加速処理が開始され、各リール32L,32M,32Rが回転を開始する。その後、各リール32L,32M,32Rが所定の回転速度で定速回転するまで待機し、回転開始処理を終了する。また、制御IC148は、各リール32L,32M,32Rの回転速度が定速となると各ストップボタン42~44の図示しないランプを点灯表示することにより、停止指令を発生させることが可能となったことを遊技者等に報知する。
その後、ストップボタン42~44のいずれかが操作されたこと、及び当該操作されたストップボタン42~44が回転中のリールと対応するストップボタン42~44であることを条件として、停止指令が発生したと判定する。停止指令が発生する条件が整うまでは待機し、停止指令が発生した場合には、停止指令コマンドをセットする。停止指令コマンドとは、いずれのストップボタン42~44が操作されて停止指令が発生したのかをサブ側MPU152に認識させるためのコマンドである。停止指令コマンドをセットした場合には、回転中のリールを停止させるための停止制御処理を行う。
停止制御処理では、ストップボタン42~44が操作されたタイミングで基点位置(本実施形態では下段)に到達している到達図柄の図柄番号を確認する。具体的には、リールインデックスセンサの検出信号が入力された時点から出力した励磁パルス数により、基点位置に到達している到達図柄の図柄番号を確認する。その後、主側RAM144に格納されている停止情報に基づいて、今回停止させるべきリールのスベリ数を算出する。
本スロットマシン10では、各リール32L,32M,32Rを停止させる停止態様として、ストップボタン42~44が操作された場合に、基点位置に到達している到達図柄をそのまま停止させる停止態様と、対応するリールを1図柄分滑らせた後に停止させる停止態様と、2図柄分滑らせた後に停止させる停止態様と、3図柄分滑らせた後に停止させる停止態様と、4図柄分滑らせた後に停止させる停止態様との5パターンの停止態様が用意されている。本停止制御処理では、主側RAM144に格納されている停止情報に基づいてスベリ数として「0」~「4」のいずれかの値を算出する。
その後、算出したスベリ数を到達図柄の図柄番号に加算し、基点位置に実際に停止させる停止図柄の図柄番号を決定する。そして、今回停止させるべきリールの到達図柄の図柄番号と停止図柄の図柄番号が等しくなったか否かを判定し、等しくなった場合にはリールの回転を停止させるリール停止処理を行う。その後、全リール32L,32M,32Rが停止したか否かを判定する。全リール32L,32M,32Rが停止していない場合には、停止情報第2設定処理を行い、停止指令が発生する条件が整うまで待機するとともに、停止指令が発生した場合には、再び停止指令コマンドをセットして停止制御処理を行う。
ここで、停止情報とは、各リール32L,32M,32Rの停止態様を、役の抽選処理(図11)の結果に対応したものとするための情報であり、当該停止情報を利用することにより、各ストップボタン42~44が停止操作された場合に基点位置に到達している到達図柄に対するスベリ数(具体的には「0」~「4」)を算出することが可能となる。当該停止情報としては、各図柄とスベリ数との対応関係を示すスベリ数データが、各抽選結果及び各リール32L,32M,32Rの停止順序に対応させて主側ROM143に予め記憶されている。但し、これに限定されることはなく、各抽選結果及び各リール32L,32M,32Rの停止順序に対応するスベリ数データを、リール32L,32M,32Rの回転中などに導出する構成としてもよい。
上記停止情報を設定するための処理として、後述する抽選処理(図11)のステップS509にて実行される停止情報第1設定処理と、本リール制御処理にて実行される停止情報第2設定処理とが存在している。停止情報第1設定処理では、役の抽選処理の結果に応じて停止情報を設定する。停止情報第2設定処理では、停止情報第1設定処理又は前回の停止情報第2設定処理にて主側RAM144に格納された停止情報を、リールの停止後に変更する。停止情報第2設定処理では、セットされている当選データと、リール32L,32M,32Rの停止順序と、停止しているリール32L,32M,32Rの停止出目と、に基づいて停止情報を変更する。
全リール32L,32M,32Rが停止していると判定した場合には入賞判定処理を実行する。入賞判定処理では、各リール32L,32M,32RにおいてメインラインML上に停止している図柄の種類を把握する。そして、各リール32L,32M,32RにおいてメインラインML上に停止表示されている図柄の組合せが今回の役の抽選処理において当選となった役に対応する図柄の組合せである場合には当選役の入賞の成立として入賞対応処理を実行する。入賞対応処理では、その入賞が小役入賞であれば媒体付与処理において遊技媒体の付与を可能とするように払出対象となるメダルの数を主側RAM144にセットする。一方、その入賞がリプレイ入賞であれば、次回の開始待ち処理(通常処理(図10)におけるステップS402の処理)にて自動投入処理が実行されるようにするためのフラグ設定処理を実行する。
入賞判定処理を実行した後は、入賞結果コマンドをサブ側MPU152への出力対象としてセットする。入賞結果コマンドには、今回の入賞成立の有無を示すデータが含まれているとともに、入賞が成立している場合にはその入賞の種類を示すデータが含まれている。また、入賞結果コマンドには、今回のゲームが終了した場合における抽選モードが通常モード、第1RTモード及び第2RTモードのうちいずれであるのかを示すデータが含まれている。
通常処理(図10)の説明に戻り、ステップS412にてリール制御処理を行った後、ステップS413では、媒体付与処理を実行する。媒体付与処理では、今回のゲームにおいて小役入賞が成立している場合に、当該小役入賞に対応した数の遊技媒体を遊技者に付与するための処理を実行する。具体的には、仮想メダルを付与する場合には主側RAM144に設けられたクレジットカウンタに今回の小役入賞に対応した値を加算し、クレジットカウンタの値が上限貯留数に達している場合にはその上限貯留数を超えた数分のメダルがメダル受け皿59に払い出されるようにホッパ装置53を駆動制御する。
ステップS413にて媒体付与処理を実行した後、ステップS414では、今回のゲームの結果に対応する遊技状態の設定を可能とするための遊技終了時の対応処理を実行し、ステップS415では、スロットマシン10の状態を遊技ホールの管理コンピュータに出力するための外部出力設定処理を実行する。そして、ステップS416にて、受付許可処理を実行して、ステップS401に戻る。受付許可処理が実行されることにより、メダル投入口45から投入されたメダルは、投入メダル検出センサ45aにて検出された後にホッパ装置53にて回収される。
次に、通常処理(図10)のステップS411にて実行される抽選処理について、図11のフローチャートを参照しながら説明する。
先ずステップS501にて乱数取得処理を実行する。当該乱数取得処理では、役の当否判定を行う際に用いる乱数を取得する。具体的には、16個のラッチレジスタ用D-FF102a~102pのQ端子から出力されて制御IC148の入力端子TA3に入力されている数値情報を取得することにより、16桁の2進数である乱数の数値情報を取得する。続くステップS502では、役の当否判定を行うための抽選テーブルを主側ROM143から読み出す。
ここで、本スロットマシン10では、「設定1」から「設定6」まで6段階の当選確率が予め用意されており、設定キー挿入孔57に設定キーを挿入してON操作するとともに所定の操作を行うことにより、いずれの当選確率に基づいて抽選処理を実行させるのかを設定することができる。なお、「設定n」よりも「設定n+1」の方が遊技者にとって有利な当選確率となる。また、同一の段階の設定値であっても制御IC148において抽選テーブルが相違する抽選モードとして、通常モードと、第1RTモードと、第2RTモードとの3種類が存在している。また、遊技状態として、これら各抽選モードの状態とは別にBB状態が存在している。ステップS502では、現状の設定値と、現状の遊技状態との組合せに対応する抽選テーブルを選択する。
「設定3」である場合であって非BB状態である場合を例に挙げて、通常モード、第1RTモード及び第2RTモードのそれぞれに対応する抽選テーブルについて説明する。まず通常モードである場合に選択される通常モード用抽選テーブルについて説明する。図12は通常モード用抽選テーブルを説明するための説明図である。なお、以下の説明では図13の説明図を適宜参照する。
通常モード用抽選テーブルには、図12に示すように、インデックス値IVが設定されており、各インデックス値IVには、当選となる役がそれぞれ対応付けられるとともにポイント値PVが設定されている。ポイント値PVは、対応する抽選役の当選確率をフリーランカウンタの最大値(「65535」)との関係で定めるものである。
具体的には、インデックス値IV=1には、ベル当選データと、第1補填当選データとが設定されている。インデックス値IV=1で当選となった場合、図13に示すように、第1停止(最初に停止指令が発生したリール)が左リール32Lである場合に第2停止対象及び第3停止対象のリールの種類及び各ストップボタン42~44の操作タイミングに関係なくベル入賞が確実に発生し、それ以外の場合には第1補填入賞が確実に発生する。
本スロットマシン10においてはストップボタン42~44が操作されてから最大4図柄分まで滑らせることが可能なリール制御が各リール32L,32M,32Rについて行われる。換言すれば、ストップボタン42~44が操作されてから規定時間(190msec)が経過するまでに停止させるリール制御が各リール32L,32M,32Rについて行われる。このようなリール制御が行われることにより、当選している役に対応した入賞を成立させ易くすることが可能となるとともに、当選していない役に対応した入賞が成立してしまうことを回避することが可能となる。但し、滑らせることが可能なリール32L,32M,32Rの回転量が上記のように制限されているため、一のリール32L,32M,32Rにおいて、入賞を成立させるための図柄の組合せを構成する構成図柄間に5図柄以上が存在していると、対応するストップボタン42~44の操作タイミングによっては当該構成図柄がメインラインML上に停止しないことが起こり得る(当該事象を所謂「取りこぼし」ともいう)。第1補填入賞~第3補填入賞、ベル入賞、スイカ入賞及び各種リプレイ入賞は対応する順序でリール32L,32M,32Rが停止された場合には取りこぼしが発生しない入賞態様であり、チェリー入賞、第1BB入賞及び第2BB入賞はリール32L,32M,32Rの回転位置に対するストップボタン42~44の停止操作タイミングによっては取りこぼしが発生し得る入賞態様である。
インデックス値IV=2には、図12に示すように、ベル当選データと、第2補填当選データとが設定されている。インデックス値IV=2で当選となった場合、図13に示すように、第1停止が中リール32Mである場合に第2停止対象及び第3停止対象のリールの種類及び各ストップボタン42~44の操作タイミングに関係なくベル入賞が確実に成立し、それ以外の場合には第2補填入賞が確実に成立する。
インデックス値IV=3には、図12に示すように、ベル当選データと、第3補填当選データとが設定されている。インデックス値IV=3で当選となった場合、図13に示すように、第1停止が右リール32Rである場合に第2停止対象及び第3停止対象のリールの種類及び各ストップボタン42~44の操作タイミングに関係なくベル入賞が確実に成立し、それ以外の場合には第3補填入賞が確実に成立する。
インデックス値IV=4には、図12に示すように、スイカ当選データのみが設定されている。インデックス値IV=4で当選となった場合、図13に示すように、リール32L,32M,32Rの停止順序に関係なくスイカ入賞が成立する。また、インデックス値IV=4で当選となった場合、各ストップボタン42~44の操作タイミングに関係なくスイカ入賞が確実に成立する。
インデックス値IV=5には、図12に示すように、チェリー当選データのみが設定されている。インデックス値IV=5で当選となった場合、図13に示すように、リール32L,32M,32Rの停止順序に関係なくチェリー入賞が成立し得る。但し、左リール32Lの回転位置に対する左ストップボタン42の操作タイミングによっては、チェリー入賞が成立しない可能性がある。
インデックス値IV=6には、図12に示すように、第1BB当選データが設定されている。インデックス値IV=6で当選となった場合、図13に示すように、リール32L,32M,32Rの停止順序に関係なく第1BB入賞が成立し得る。但し、各ストップボタン42~44の操作タイミングよっては、第1BB入賞が成立しない可能性がある。また、インデックス値IV=7には、図12に示すように、第2BB当選データが設定されている。インデックス値IV=7で当選となった場合、図13に示すように、リール32L,32M,32Rの停止順序に関係なく第2BB入賞が成立し得る。但し、各ストップボタン42~44の操作タイミングよっては、第2BB入賞が成立しない可能性がある。
ここで、第1BB当選データ及び第2BB当選データ以外の当選データは入賞が成立したか否かに関係なく当選となったゲームにて消去され、当選となったゲームの次以降のゲームには持ち越されない。これに対して、第1BB当選データ及び第2BB当選データは、主側RAM144のクリア処理が行われる場合を除き、当選となったゲームの次以降のゲームであっても対応するBB入賞が成立するまで記憶保持される。この場合に、第1BB当選データ又は第2BB当選データが持ち越されている状態のゲームにおいては第1BB当選データ及び第2BB当選データに対応するインデックス値IVは抽選対象から除外される。これにより、第1BB当選データ又は第2BB当選データが既に記憶保持されているにも関わらずBB当選データが新たに記憶されてしまわないようにすることが可能となり、複数のBB当選データが累積して記憶されてしまわないようにすることが可能となる。
インデックス値IV=8~11には、図12に示すように、通常リプレイ当選データと、第1RTリプレイ当選データとが設定されている。この場合、インデックス値IV=8で当選となった場合、図13に示すように、第1停止が中リール32Mであり、第2停止(2番目に停止指令が発生したリール)が左リール32Lであり、第3停止(最後に停止指令が発生したリール)が右リール32Rである場合に各ストップボタン42~44の操作タイミングに関係なく第1RTリプレイ入賞が確実に成立し、それ以外の場合には各ストップボタン42~44の操作タイミングに関係なく通常リプレイ入賞が確実に成立する。また、インデックス値IV=9で当選となった場合、第1停止が中リール32Mであり、第2停止が右リール32Rであり、第3停止が左リール32Lである場合に各ストップボタン42~44の操作タイミングに関係なく第1RTリプレイ入賞が確実に成立し、それ以外の場合には各ストップボタン42~44の操作タイミングに関係なく通常リプレイ入賞が確実に成立する。また、インデックス値IV=10で当選となった場合、第1停止が右リール32Rであり、第2停止が左リール32Lであり、第3停止が中リール32Mである場合に各ストップボタン42~44の操作タイミングに関係なく第1RTリプレイ入賞が確実に成立し、それ以外の場合には各ストップボタン42~44の操作タイミングに関係なく通常リプレイ入賞が確実に成立する。また、インデックス値IV=11で当選となった場合、第1停止が右リール32Rであり、第2停止が中リール32Mであり、第3停止が左リール32Lである場合に各ストップボタン42~44の操作タイミングに関係なく第1RTリプレイ入賞が確実に成立し、それ以外の場合には各ストップボタン42~44の操作タイミングに関係なく通常リプレイ入賞が確実に成立する。
図12の通常モード用抽選テーブルが選択される場合、インデックス値IV=1の際に当選となる確率、インデックス値IV=2の際に当選となる確率、及びインデックス値IV=3の際に当選となる確率は、それぞれ約1/5.0であり、インデックス値IV=4の際に当選となる確率は約1/77であり、インデックス値IV=5の際に当選となる確率は約1/423であり、インデックス値IV=6の際に当選となる確率は約1/131であり、インデックス値IV=7の際に当選となる確率は約1/655であり、インデックス値IV=8の際に当選となる確率、インデックス値IV=9の際に当選となる確率、インデックス値IV=10の際に当選となる確率、及びインデックス値IV=11の際に当選となる確率は、それぞれ約1/28.0である。
ここで、通常モード用抽選テーブルには、既に説明したとおり、インデックス値IV=8~11の当選データとして、通常リプレイ当選データ以外に第1RTリプレイ当選データが設定されている(図12参照)。これらインデックス値IV=8~11のいずれかに当選する確率は約1/7.0である。そして、インデックス値IV=8~11のいずれかで当選となった場合、リール32L,32M,32Rの第1停止、第2停止及び第3停止の停止順序が当選となった役に対応する停止順序となった場合に第1RTリプレイ入賞が成立し、抽選モードが通常モードから第1RTモードに移行する。第1RTモードに移行した場合、抽選処理(図11)において参照される抽選テーブルは第1RTモード用抽選テーブルとなる。
次に、「設定3」であって第1RTモードである場合に選択される第1RTモード用抽選テーブルについて説明する。図14及び図15は第1RTモード用抽選テーブルを説明するための説明図である。
第1RTモード用抽選テーブルにおいては、図14に示すように、インデックス値IV=1~7のそれぞれに設定されている当選役データ及び各インデックス値IVの当選確率が、通常モード用抽選テーブル(図12)と同一となっている。この場合、インデックス値IV=1~5には遊技媒体の付与を可能とする役が設定されており、当該インデックス値IV=1~5のそれぞれに設定されている当選役データ及び各当選確率が同一となっていることにより、遊技媒体の付与を可能とする役の種類及びそれらの役の当選確率は通常モード及び第1RTモードのそれぞれにおいて相互に同一となっている。また、インデックス値IV=6~7には通常モード用抽選テーブルと同様にBB当選データが設定されており、その当選確率は通常モード用抽選テーブルと同一となっている。つまり、通常モード及び第1RTモードにおいていずれかのBB役に当選する確率は同一となっている。
インデックス値IV=8以降に設定されている当選役データは、通常モードと相違している。詳細には、第1RTモード用抽選テーブルにおいては、図14に示すように、インデックス値IV=8~11の当選データとして、通常リプレイ当選データ以外に第2RTリプレイ当選データが設定されている。これらインデックス値IV=8~11のいずれかに当選する確率は約1/10.1である。インデックス値IV=8で当選となった場合、図15に示すように、第1停止が中リール32Mであり、第2停止が左リール32Lであり、第3停止が右リール32Rである場合に第2RTリプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=9で当選となった場合、第1停止が中リール32Mであり、第2停止が右リール32Rであり、第3停止が左リール32Lである場合に第2RTリプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=10で当選となった場合、第1停止が右リール32Rであり、第2停止が左リール32Lであり、第3停止が中リール32Mである場合に第2RTリプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=11で当選となった場合、第1停止が右リール32Rであり、第2停止が中リール32Mであり、第3停止が左リール32Lである場合に第2RTリプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。第1RTモードにおいてインデックス値IV=8~11のいずれかで当選となり、リール32L,32M,32Rの第1停止、第2停止及び第3停止の停止順序が当選となった役に対応する停止順序となった場合に、第2RTリプレイ入賞が成立して抽選モードが第1RTモードから第2RTモードに移行する。第2RTモードに移行した場合、抽選処理(図11)において参照される抽選テーブルは第2RTモード用抽選テーブルとなる。
第1RTモード用抽選テーブルには、図14に示すように、インデックス値IV=12~17の当選データとして、通常リプレイ当選データ以外に、第1転落リプレイ当選データが設定されている。これらインデックス値IV=12~17のいずれかに当選する確率は約1/10.9である。
第1RTモード用抽選テーブルにおいてインデックス値IV=12で当選となった場合、図15に示すように、第1停止が左リール32Lであり、第2停止が中リール32Mであり、第3停止が右リール32Rである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第1転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=13で当選となった場合、第1停止が左リール32Lであり、第2停止が右リール32Rであり、第3停止が中リール32Mである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第1転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=14で当選となった場合、第1停止が中リール32Mであり、第2停止が左リール32Lであり、第3停止が右リール32Rである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第1転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=15で当選となった場合、第1停止が中リール32Mであり、第2停止が右リール32Rであり、第3停止が左リール32Lである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第1転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=16で当選となった場合、第1停止が右リール32Rであり、第2停止が左リール32Lであり、第3停止が中リール32Mである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第1転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=17で当選となった場合、第1停止が右リール32Rであり、第2停止が中リール32Mであり、第3停止が左リール32Lである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第1転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。第1転落リプレイ入賞が成立した場合、抽選モードが通常モードに移行する。通常モードに移行した場合、抽選処理(図11)において参照される抽選テーブルは通常モード用抽選テーブルとなる。
第1RTモード用抽選テーブルにはインデックス値IV=18に通常リプレイ当選データのみが設定されている。インデックス値IV=18において当選となる確率は他の役に当選する確率よりも高く設定されており、具体的には約1/6.7で当選となる。そして、このインデックス値IV=18で当選となった場合にはリール32L,32M,32Rの停止順序及び各リール32L,32M,32Rの停止操作タイミングとは無関係に通常リプレイ入賞が成立することとなる。
第1RTモード用抽選テーブルにはインデックス値IV=8~18にリプレイ入賞の成立を可能とさせる役が設定されている。そして、これら役の当選確率が既に説明したような確率に設定されていることにより、第1RTモードにおいてリプレイ入賞の成立を可能とさせる役の当選確率(以下、リプレイ確率ともいう)は、約1/2.9となっている。これに対して、通常モードにおけるリプレイ確率は約1/7.0となっている。つまり、第1RTモードは通常モードよりもリプレイ確率が高い遊技状態となっている。
次に、「設定3」であって第2RTモードである場合に選択される第2RTモード用抽選テーブルについて説明する。図16及び図17は第2RTモード用抽選テーブルを説明するための説明図である。
第2RTモード用抽選テーブルにおいては、図16に示すように、インデックス値IV=1~7のそれぞれに設定されている当選役データ及び各インデックス値IVの当選確率が、通常モード用抽選テーブル(図12)及び第1RTモード用抽選テーブル(図14)と同一となっている。この場合、インデックス値IV=1~5には遊技媒体の付与を可能とする役が設定されており、当該インデックス値IV=1~5のそれぞれに設定されている当選役データ及び各当選確率が同一となっていることにより、遊技媒体の付与を可能とする役の種類及びそれらの役の当選確率は通常モード、第1RTモード及び第2RTモードのそれぞれにおいて相互に同一となっている。また、インデックス値IV=6~7には通常モード用抽選テーブル及び第1RTモード用抽選テーブルと同様にBB当選データが設定されており、その当選確率は通常モード用抽選テーブル及び第1RTモード用抽選テーブルと同一となっている。つまり、通常モード、第1RTモード及び第2RTモードにおいていずれかのBB役に当選する確率は同一となっている。
インデックス値IV=8以降に設定されている当選役データは、通常モード及び第1RTモードと相違している。詳細には、第2RTモード用抽選テーブルにおいては、図16に示すように、インデックス値IV=8~13の当選データとして、通常リプレイ当選データ以外に、第2転落リプレイ当選データが設定されている。これらインデックス値IV=8~13のいずれかに当選する確率は約1/5.5である。
第2RTモード用抽選テーブルにおいてインデックス値IV=8で当選となった場合、図17に示すように、第1停止が左リール32Lであり、第2停止が中リール32Mであり、第3停止が右リール32Rである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第2転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=9で当選となった場合、第1停止が左リール32Lであり、第2停止が右リール32Rであり、第3停止が中リール32Mである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第2転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=10で当選となった場合、第1停止が中リール32Mであり、第2停止が左リール32Lであり、第3停止が右リール32Rである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第2転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=11で当選となった場合、第1停止が中リール32Mであり、第2停止が右リール32Rであり、第3停止が左リール32Lである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第2転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=12で当選となった場合、第1停止が右リール32Rであり、第2停止が左リール32Lであり、第3停止が中リール32Mである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第2転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。また、インデックス値IV=13で当選となった場合、第1停止が右リール32Rであり、第2停止が中リール32Mであり、第3停止が左リール32Lである場合に通常リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生し、それ以外の場合には第2転落リプレイ入賞が各ストップボタン42~44の操作タイミングに関係なく確実に発生する。第2転落リプレイ入賞が成立した場合、抽選モードが第1RTモードに移行する。第1RTモードに移行した場合、抽選処理(図11)において参照される抽選テーブルは第1RTモード用抽選テーブルとなる。
第2RTモード用抽選テーブルにはインデックス値IV=14に通常リプレイ当選データのみが設定されている。インデックス値IV=14において当選となる確率は他の役に当選する確率よりも高く設定されており、具体的には約1/6.3で当選となる。そして、このインデックス値IV=14で当選となった場合にはリール32L,32M,32Rの停止順序及び各リール32L,32M,32Rの停止操作タイミングとは無関係に通常リプレイ入賞が成立することとなる。
第2RTモード用抽選テーブルにはインデックス値IV=8~14にリプレイ入賞の成立を可能とさせる役が設定されている。そして、これら役の当選確率が既に説明したような確率に設定されていることにより、第2RTモードにおいてリプレイ入賞の成立を可能とさせる役の当選確率(以下、リプレイ確率ともいう)は、約1/2.9となっている。これに対して、通常モードにおけるリプレイ確率は約1/7.0となっている。つまり、第2RTモードは通常モードよりもリプレイ確率が高い遊技状態となっている。一方、第1RTモードにおけるリプレイ確率は約1/2.9となっている。つまり、第2RTモードはリプレイ確率が第1RTモードと同一となっている。但し、第1RTモードにおけるリプレイ確率が第2RTモードにおけるリプレイ確率と同一である構成に限定されることはなく、例えば第1RTモードと第2RTモードとでリプレイ確率が若干相違しているものの略同一である構成としてもよく、第2RTモードの方が第1RTモードよりもリプレイ確率が高い構成としてもよく、第1RTモードの方が第2RTモードよりもリプレイ確率が高い構成としてもよい。
なお、通常モード用抽選テーブル、第1RTモード用抽選テーブル及び第2RTモード用抽選テーブルは「設定1」~「設定6」のそれぞれに1対1で対応させて設定されており、設定値が高いほどBB役の当選確率が高くなる構成となっているが、各抽選モードにおいて設定されているリプレイ確率はいずれの設定値であっても同一又は略同一となっている。また、いずれかのBB役に当選している状況であればBB役に重複して当選しないように、通常モード、第1RTモード及び第2RTモードのいずれであったとしても第1BB役及び第2BB役が抽選対象から除外される。また、主側ROM143には、通常モード用抽選テーブル、第1RTモード用抽選テーブル及び第2RTモード用抽選テーブル以外にも第1BB状態又は第2BB状態である場合に抽選処理(図11)にて参照されるBB用抽選テーブルが記憶されている。BB用抽選テーブルにおいては、抽選対象の役として、ベル役、スイカ役及び通常リプレイ役の3種類のみが設定されており、ベル役の当選確率は約1/2に設定され、スイカ役の当選確率は約1/4に設定され、通常リプレイ役の当選確率は約1/4に設定されている。これにより、BB状態においては単位ゲーム数あたりにおける遊技媒体の付与期待数が他の遊技状態よりも高くなる。
抽選処理(図11)の説明に戻り、ステップS502にて抽選テーブルを選択した後、ステップS503にてインデックス値IVを「1」とし、ステップS504にて役の当否を判定する際に用いる判定値DVを設定する。かかる判定値設定処理では、現在の判定値DVに、現在のインデックス値IVと対応するポイント値PVを加算して新たな判定値DVを設定する。なお、初回の判定値設定処理では、ステップS501にて取得した乱数値を現在の判定値DVとし、この乱数値に現在のインデックス値IVである「1」と対応するポイント値PVを加算して新たな判定値DVとする。
続くステップS505では、インデックス値IVと対応する役の当否判定を行う。役の当否判定では判定値DVが「65535」を超えたか否かを判定する。「65535」を超えた場合(ステップS505:YES)には、ステップS506にて、そのときのインデックス値IVと対応する当選役のデータを主側RAM144にセットするための当選データの取得処理を実行する。当選データの取得処理では、参照対象となっている抽選テーブルにおいて今回のインデックス値IVに対して設定されている当選データの全てが主側RAM144にセットされる。当該当選データがセットされた状態は、その当選データがBB当選データ以外の当選データであれば当該当選データに対応した入賞成立の有無に関係なく今回のゲームの終了後に「0」クリアされ、BB当選データであれば入賞が成立した場合に「0」クリアされる。
判定値DVが「65535」を超えなかった場合(ステップS505:NO)には、インデックス値IVと対応する役に外れたことを意味する。かかる場合にはステップS507にてインデックス値IVに1を加算し、ステップS508にて、インデックス値IVと対応する役があるか否か、すなわち当否判定すべき判定対象があるか否かを判定する。具体的には、1が加算されたインデックス値IVが抽選テーブルに設定されたインデックス値IVの最大値を超えたか否かを判定する。当否判定すべき判定対象がある場合にはステップS504に戻り、役の当否判定を継続する。このとき、ステップS504では、先の役の当否判定に用いた判定値DV(すなわち現在の判定値DV)に現在のインデックス値IVと対応するポイント値PVを加算して新たな判定値DVとし、ステップS505では、当該判定値DVに基づいて役の当否判定を行う。
ステップS506の処理を実行した場合、又はステップS508にて否定判定をした場合には、役の当否判定が終了したことを意味する。この場合には、ステップS509にてリール停止制御用の停止情報を設定する停止情報第1設定処理を実行する。ここで設定される停止情報は、各リール32L,32M,32Rの停止態様を役の抽選処理の結果に対応したものとするための情報である。
続くステップS510では、ゲーム開始コマンドをサブ側MPU152への送信対象としてセットする。ゲーム開始コマンドとは、新たなゲームが開始されたことをサブ側MPU152に認識させるためのコマンドであって、制御IC148における今回の役の抽選処理の結果をサブ側MPU152に認識させるためのコマンドであり、タイマ割込み処理(図8)におけるコマンド出力処理(ステップS212)にてサブ側MPU152に送信される。
次に、通常処理(図10)のステップS414にて実行される遊技終了時の対応処理について図18のフローチャートを参照しながら説明する。なお、遊技終了時の対応処理は、各ゲームにおいて全てのリール32L,32M,32Rの回転が停止された場合に実行される。
先ずステップS601では、第1BB役又は第2BB役に当選している状況においてその当選となっているBB役に対応する入賞が成立したか否かについて判定し、対応する入賞が成立した場合(ステップS601:YES)には、ステップS602にて、BB開始用処理を実行する。BB開始用処理では、第1BB入賞が成立したのであれば主側RAM144に設けられた第1BBフラグに「1」をセットするとともに、主側RAM144に設けられた終了基準数カウンタに第1BB状態の終了基準数である「41」をセットする。一方、第2BB入賞が成立したのであれば主側RAM144に設けられた第2BBフラグに「1」をセットするとともに、主側RAM144の終了基準数カウンタに第2BB状態の終了基準数である「89」をセットする。
第1BBフラグは第1BB状態であることを制御IC148にて特定するためのフラグであり、第2BBフラグは第2BB状態であることを制御IC148にて特定するためのフラグである。第1BBフラグ又は第2BBフラグに「1」がセットされている場合、役の抽選処理(図11)ではBB用抽選テーブルが参照されることとなる。終了基準数カウンタはBB状態において付与された遊技媒体の合計数がBB状態の終了条件である終了基準数に達したか否かを制御IC148にて特定するためのカウンタである。終了基準数カウンタにセットされた値は、BB状態において遊技媒体の付与対象の入賞が成立する度に、その入賞により付与された遊技媒体の数分減算される。そして、その減算後における終了基準数カウンタの値が「0」となった場合、制御IC148は今回のBB状態における最終ゲームのリール32L,32M,32Rの回転が停止されたと判定する。なお、BB状態にて所定の数の遊技媒体を付与する入賞が成立した場合において、その所定の数における一部の数を終了基準カウンタから減算した段階で当該終了基準カウンタの値が「0」となった場合であっても、所定の数の遊技媒体が付与される。
ステップS601にて否定判定を行った場合には、ステップS603にて、第1BB状態及び第2BB状態のいずれかであるか否かについて判定し、第1BB状態及び第2BB状態のいずれかである場合(ステップS603:YES)には、ステップS604にてBB用処理を実行して、本遊技終了時の対応処理を終了する。当該BB用処理では、今回のゲームにおいて遊技媒体の付与が発生している場合にはそれに対応させて主側RAM144の終了基準数カウンタの値を減算し、減算後における終了基準数カウンタの値が「0」である場合にはBB状態を終了させる場合の処理を実行する。
BB状態ではなくさらにBB入賞が成立していない場合(ステップS601及びステップS603:NO)には、ステップS605にて、昇格条件が成立しているか否かについて判定し、昇格条件が成立している場合(ステップS605:YES)には、ステップS606にて、昇格時における抽選テーブルの変更処理を実行して、本遊技終了時の対応処理を終了する。具体的には、今回のゲームにおいて第1RTリプレイ入賞が発生していることを特定した場合には役の抽選処理において使用対象となる抽選テーブルを第1RTモード用抽選テーブルに変更することで第1RTモードに移行させ、今回のゲームにおいて第2RTリプレイ入賞が発生していることを特定した場合には役の抽選処理において使用対象となる抽選テーブルを第2RTモード用抽選テーブルに変更することで第2RTモードに移行させる。
ステップS605にて否定判定を行った場合には、ステップS607にて、転落条件が成立しているか否かについて判定し、転落条件が成立していない場合(ステップS607:NO)には、そのまま本遊技終了時の対応処理を終了する。転落条件が成立している場合(ステップS607:YES)には、ステップS608にて、転落時における抽選テーブルの変更処理を実行して、本遊技終了時の対応処理を終了する。具体的には、今回のゲームにおいて第2転落リプレイ入賞が発生していることを特定した場合には役の抽選処理において使用対象となる抽選テーブルを第1RTモード用抽選テーブルに変更することで第1RTモードに移行させ、今回のゲームにおいて第1転落リプレイ入賞が発生していることを特定した場合には役の抽選処理において使用対象となる抽選テーブルを通常モード用抽選テーブルに変更することで通常モードに移行させる。
<コントロール側CPU114における管理動作>
次に、コントロール側CPU114における管理動作について、図19のフローチャートを参照しながら説明する。
先ずステップS701では、コントロール側CPU114に入力されている検知信号SG1がLOW状態になるまで待機する。そして、コントロール側CPU114に入力されている検知信号SG1がLOW状態となった場合(ステップS701:YES)には、ステップS702にて、コントロール側CPU114に入力されている検知信号SG1がHI状態になるまで待機する。そして、コントロール側CPU114に入力されている検知信号SG1がHI状態となった場合(ステップS702:YES)には、ステップS703に進む。つまり、コントロール側CPU114が、コントロール側CPU114に入力されている検知信号SG1のLOW状態からHI状態への立ち上がりを検出した場合に、ステップS703に進む。
ステップS703では、タイマカウンタを利用してコントロール側CPU114に入力されている検知信号SG1のHI状態が継続される時間のカウントを開始する。HI状態が継続される時間は0.1μs単位でカウントされる。ステップS704では、検知信号SG1がHI状態であるか否かについて判定し、HI状態である場合(ステップS704:YES)には、ステップS705にて、コントロール側CPU114に入力されている検知信号SG1がHI状態となってから12.8μsが経過したか否かについて判定する。
ステップS705にて、コントロール側CPU114に入力されている検知信号SG1がHI状態となってから12.8μsが経過していない場合には、ステップS704の判定に戻る。そして、ステップS705にて、コントロール側CPU114に入力されている検知信号SG1がHI状態となってから12.8μsが経過した場合に、ステップS706に進む。
ステップS706では、タイマカウンタを利用した時間のカウントを停止して、タイマカウンタをリセットし、ステップS707では、ラッチレジスタ用D-FF102a~102pのCLK端子に対してパルス信号であるラッチ信号を送信する。これにより、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる。
続くステップS708では、ラッチ済みステータス113に「1」を設定して、ステップS701に戻る。詳細には、コントロール側CPU114は、ラッチ済みステータス113のQ端子113aから出力されてコントロール側CPU114の入力端子TB2に入力されている信号がLOW状態であることを条件として、出力端子TB3からラッチ済みステータス113のT端子113bに対して出力している信号を立ち上げる。これにより、ラッチ済みステータス113に「1」が設定される。また、ラッチ済みステータス113のQ端子113aから出力されてコントロール側CPU114の入力端子TB2に入力されている信号がHI状態である場合には、出力端子TB3からラッチ済みステータス113のT端子113bに対して出力している信号を維持する。これにより、ラッチ済みステータス113に「1」が設定されている状態が維持される。
また、ステップS704にて否定判定が行われた場合、つまり、コントロール側CPU114に入力されている検知信号SG1がHI状態となってから12.8μsが経過する前に当該検知信号SG1がLOW状態に戻った場合には、コントロール側CPU114の入力端子に12.8μs未満の短いノイズが混入したことが原因となって検知信号SG1が立ち上がったと考えられる。この場合には、ステップS709にてタイマカウンタによる時間のカウントを停止するとともにタイマカウンタをリセットして、ステップS702の処理に戻る。
このように、コントロール側CPU114が当該コントロール側CPU114に入力されている検知信号SG1の立ち上がりを検出することを1つの条件としてラッチ済みステータス113に「1」を設定する構成である。このため、スタートレバー41が押下げ操作され、当該押下げ操作が長時間継続された場合においても、1回の押下げ操作に応じてラッチレジスタ用D-FF102a~102pのCLK端子にパルス信号であるラッチ信号が送信されるとともに、ラッチ済みステータス113に「1」が設定されるのは1回のみである。スタートレバー41の押下げ操作が長時間継続されても、ラッチ信号が繰り返し送信されることはない。
また、コントロール側CPU114はゲーム中であってもラッチ済みステータス113に「1」を設定する。しかし、制御IC148は、開始指令設定処理(図9)において、ゲーム開始可能な状態であることを1つの条件として開始指令フラグ144cに「1」を設定する構成である。そして、制御IC148は、通常処理(図10)において、ゲーム開始可能期間の開始タイミングとなった場合にラッチ済みステータス113を「0」クリアする構成である。このため、ゲーム中においてラッチ済みステータス113に「1」が設定されても、これを契機として開始指令フラグ144cに「1」が設定されることはない。
<制御IC148が乱数を取得するタイミング>
次に、図20~図23のタイムチャートを参照しながら、制御IC148が乱数を取得するタイミングについて説明する。
先ずラッチ済みステータス113を備えていないスロットマシンの場合について図20を参照しながら説明する。当該スロットマシンを比較対象の第1スロットマシンとする。比較対象の第1スロットマシンは、ラッチ済みステータス113を備えていない点において本実施形態のスロットマシン10と異なる。
図20は、比較対象の第1スロットマシンにおいて、制御ICがラッチレジスタから乱数を取得するタイミングを説明するためのタイムチャートである。図20(a)は制御ICに入力されている検知信号の状態を示し、図20(b)信号記憶フラグの状態を示し、図20(c)はコントロール側CPUに入力されている検知信号の状態を示し、図20(d)は乱数カウンタに記憶されている乱数がラッチレジスタに書き込まれるタイミングを示し、図20(e)は制御ICにおいて開始指令設定処理(図9)が実行されるタイミングを示し、図20(f)は制御ICがラッチレジスタから出力されて制御ICの入力端子に入力されている乱数を取得するタイミングを示す。
図20(a),(c)に示すように、遊技者がスタートレバーを操作することにより、t1のタイミングで制御IC及びコントロール側CPUに入力されている検知信号がLOW状態からHI状態に立ち上がる。コントロール側CPUは、入力されている検知信号が立ち上がってから12.8μs後のt4のタイミングでラッチレジスタにラッチ信号を送信する。図20(d)に示すように、ラッチレジスタがラッチ信号を受信するt4のタイミングにおいて、乱数カウンタに記憶されている乱数の数値情報がラッチレジスタに書き込まれる。
図20(e)に示すように、検知信号が立ち上がるt1のタイミングよりも後のタイミングであるとともに、ラッチレジスタに乱数の数値情報が書き込まれるt4のタイミングよりも先のタイミングであるt2のタイミングにおいて、開始指令設定処理が行われる。図20(a)に示すように、当該t2のタイミングにおいて制御ICに入力されている検知信号はHI状態である。このため、図20(b)に示すように、制御ICはt2のタイミングにおいて信号記憶フラグに「1」を設定する。これにより、制御ICにて検知信号の立ち上がりが検出されたこととなる。このため、図20(f)に示すように、t2のタイミングの後であるとともにt4のタイミングの前であるt3のタイミングにて実行される抽選処理(図11)において、制御ICは当該制御ICの入力端子に入力されている乱数の数値情報を取得する。
制御ICが乱数の数値情報を取得するt3のタイミングは、今回のスタートレバーの操作に対応する乱数がラッチレジスタに書き込まれるt4のタイミングよりも先であるため、制御ICは今回のスタートレバーの操作以前にラッチレジスタに書き込まれた乱数の数値情報を取得することとなる。このように、ラッチ済みステータス113を利用しない場合には、スタートレバーの操作に対応しない乱数が役の当否判定に用いられることがある。
例えば、遊技者に有利な遊技結果が得られた後、スタートレバーの操作に対応する乱数がラッチレジスタに書き込まれるよりも前に開始指令設定処理が行われるように検知信号をLOW状態からHI状態に立ち上げる不正が考えられる。当該不正が行われると、制御ICは前回と同じ乱数の数値情報を取得することとなる。このため、不正により遊技者に有利な遊技結果が継続されるという問題がある。
図20(a),(c)に示すように、t4のタイミングの後であるt5のタイミングにおいて制御IC及びコントロール側CPUに入力されている検知信号がHI状態からLOW状態に立ち下がる。その後、図20(e)に示すように、t6のタイミングにおいて開始指令設定処理が実行される。図20(a)に示すように、t6のタイミングにおいて制御ICに入力されている検知信号はLOW状態である。このため、図20(b)に示すように、制御ICはt6のタイミングにおいて信号記憶フラグを「0」クリアする。
t6のタイミングの後に、t2のタイミングにおいて制御ICが取得した乱数を用いて行われたゲームが終了し、再びゲーム開始可能な状態となる。そして、図20(a)に示すように、t6のタイミングの後であるt7のタイミングにて制御ICに入力されている検知信号がLOW状態からHI状態に立ち上がる。しかし、図20(c)に示すように、当該t7のタイミングにてコントロール側CPU114に入力されている検知信号は立ち上がらない。
このため、図20(d)に示すように、t7のタイミングにおける検知信号の立ち上がりを契機として新たな乱数の数値情報がラッチレジスタに書き込まれることはない。ラッチレジスタに格納されている数値情報は、t4のタイミングで書き込まれた乱数の数値情報のまま維持される。
図20(e)に示すように、制御ICに入力されている検知信号が立ち上がるt7のタイミングと、制御ICに入力されている検知信号が立ち下がるt10のタイミングの間であるt8のタイミングにおいて開始指令設定処理が実行される。図20(a)に示すように、t8のタイミングにおいて制御ICに入力されている検知信号はHI状態である。このため、図20(b)に示すように、制御ICはt8のタイミングにおいて信号記憶フラグに「1」を設定する。これにより、制御ICは当該制御ICに入力されている検知信号の立ち上がりを検出したこととなる。
図20(f)に示すように、制御ICは検知信号の立ち上がりを検出したt8のタイミングの後であるとともにt10のタイミングの前であるt9のタイミングで実行される抽選処理(図11)において、当該制御ICの入力端子に入力されている乱数を取得する。当該t9のタイミングにて取得される乱数の数値情報は、t4のタイミングにて乱数カウンタからラッチレジスタに書き込まれた乱数の数値情報である。
t7~t10について説明したように、コントロール側CPUに入力されている検知信号が立ち上がらずに、制御ICに入力されている検知信号のみが立ち上がる場合に、ラッチ済みステータス113を備えていないスロットマシンにおいて問題が発生する。例えば、制御ICの入力端子のみにノイズが混入する場合に、当該ノイズを契機としてゲームが開始されてしまうという問題が発生する。また、スタート検出センサとコントロール側CPUとを接続する信号線が断線した状態でスタートレバーが操作される場合に、今回のスタートレバーの操作タイミングに対応しない古い乱数に基づいて役の当否判定が行われてしまうという問題が発生する。
次に、ラッチ済みステータス113を備えていないスロットマシンが制御ICに入力されている検知信号の立ち上がりを検出し、当該検知信号がHI状態であることを2回連続して確認したことを条件として制御ICに入力されている乱数の数値情報を取得する場合について、以下に説明する。以下の説明では、当該スロットマシンを比較対象の第2スロットマシンとする。
比較対象の第2スロットマシンは、ラッチ済みステータス113を備えていない点、及び連続して3回実行される開始指令設定処理(図9)にて、制御ICに入力されている検知信号がLOW状態→HI状態→HI状態となることを条件として制御ICの入力端子に入力されている乱数の数値情報を取得する点において、本実施形態のスロットマシン10とは異なる。
比較対象の第2スロットマシンの制御ICが当該制御ICの入力端子に入力されている乱数の数値情報を取得するタイミングについて、図21のタイムチャートを参照しながら説明する。図21(a)は制御ICに入力されている検知信号の状態を示し、図21(b)はコントロール側CPUに入力されている検知信号の状態を示し、図21(c)は乱数カウンタに記憶されている乱数の数値情報がラッチレジスタに書き込まれるタイミングを示し、図21(d)は制御ICにおいて開始指令設定処理が実行されるタイミングを示し、図21(e)は制御ICが当該制御ICの入力端子に入力されている乱数の数値情報を取得するタイミングを示し、図21(f)はスタート検出センサとコントロール側CPUとの接続状態を示す。
図21(a)に示すように、t1のタイミングで開始指令設定処理が実行される。図21(f)に示すように、当該t1のタイミングにおいてスタート検出センサとコントロール側CPUとは接続状態であり、スタート検出センサから出力された検知信号はコントロール側CPUに入力されている。また、図21(a)に示すように、同じt1のタイミングにおいて制御ICに入力されている検知信号はLOW状態である。その後、t2のタイミングにおいてスタートレバーが押下げ操作されると、図21(a),(b)に示すように、制御ICに入力されている検知信号と、コントロール側CPUに入力されている検知信号とがLOW状態からHI状態に立ち上がる。
図21(d)に示すように、t2のタイミングから12.8μsが経過する前のタイミングであるt3のタイミングにて開始指令設定処理が実行される。図21(a)に示すように、当該t3のタイミングにおいて制御ICに入力されている検知信号はHI状態である。
t3のタイミングの後であり、t2のタイミングから12.8μsが経過したt4のタイミングにて、コントロール側CPUは当該コントロール側CPUに入力されている検知信号がLOW状態からHI状態に立ち上がり、当該HI状態が12.8μs以上維持されたことを把握する。そして、コントロール側CPUはラッチレジスタ用D-FFのCLK端子にラッチ信号を送信する。これにより、図21(c)に示すように、t4のタイミングにおいて乱数カウンタに記憶されている乱数の数値情報がラッチレジスタに書き込まれる。
その後、図21(d)に示すようにt5のタイミングにおいて開始指令設定処理が実行される。図21(a)に示すように、当該t5のタイミングにおいて制御ICに入力されている検知信号はHI状態である。t1のタイミング、t3のタイミング、及びt5のタイミングにおいて制御ICに入力されていた検知信号がLOW状態→HI状態→HI状態となったため、図21(e)に示すようにt5のタイミングの後であるt6のタイミングで実行される抽選処理(図11)において制御ICは当該制御ICの入力端子に入力されている乱数の数値情報を取得して、ゲームを開始する。当該t6のタイミングで制御ICに取得された乱数の数値情報は、今回のスタートレバー41の操作に対応した乱数の数値情報である。
図21(a),(b)に示すように、制御ICに入力されている検知信号とコントロール側CPUに入力されている検知信号とのそれぞれは、t6のタイミングの後であるt7のタイミングにおいてLOW状態に戻る。また、t7のタイミングの後にゲームが終了する。
その後、図21(d)に示すように、t8のタイミングにおいて開始指令設定処理が実行される。図21(a)に示すように、当該t8のタイミングにおいて制御ICに入力されている検知信号はLOW状態である。
その後、スタートレバーの不十分な押下げ操作が行われると、図21(a),(b)に示すように、制御ICに入力されている検知信号とコントロール側CPUに入力されている検知信号とのそれぞれは、t9のタイミングからt11のタイミングまでHI状態となる。ここで、t9のタイミングからt11のタイミングまでの時間間隔は12.8μs未満である。また、スタートレバーの不十分な押下げ操作とは、スタートレバーが押下げ状態となっている時間が12.8μsに満たない押下げ操作である。
この場合には、コントロール側CPUに入力されている検知信号のHI状態が12.8μs以上継続されないため、当該不十分な押下げ操作を契機としてコントロール側CPUがラッチレジスタ用D-FFのCLK端子にラッチ信号を送信することはない。このため、図21に示すように、乱数カウンタに記憶されている乱数の数値情報がラッチレジスタに書き込まれることはない。
図21(d)に示すように、t9のタイミングとt11のタイミングの間であるt10のタイミングにおいて開始指令設定処理が実行される。図21(a)に示すように、当該t10のタイミングにおいて制御ICに入力されている検知信号はHI状態である。そして、t11のタイミングの後に、制御ICの入力端子のみにノイズが混入する。これにより、図21(a)に示すように制御ICに入力されている検知信号がt12のタイミングからt15のタイミングまでHI状態となる。
この場合において、図21(d)に示すように、t12のタイミングとt15のタイミングの間であるt13のタイミングにて開始指令設定処理が実行される。図21(a)に示すように、当該t13のタイミングにおいて制御ICに入力されている検知信号はHI状態である。
t8のタイミング、t10のタイミング、及びt13のタイミングにおいて制御ICに入力されていた検知信号がLOW状態→HI状態→HI状態となったため、図21(e)に示すように、t13のタイミングの後であるt14のタイミングにて実行される抽選処理(図11)において制御ICは当該制御ICの入力端子に入力されている乱数の数値情報を取得して、ゲームを開始する。図21(c)に示すように、t9のタイミングからt14のタイミングにおいて、ラッチレジスタに記憶されている乱数の数値情報は更新されていない。このため、制御ICがt14のタイミングで取得する乱数の数値情報は、今回のスタートレバー41の不十分な押下げ操作に対応しない古い乱数の数値情報である。
このように、スタートレバー41の不十分な押下げ操作が行われているタイミングと制御ICの入力端子にノイズが混入しているタイミングとの両方において開始指令設定処理が実行されると、比較対象の第2スロットマシンでは、古い乱数の数値情報に基づいて役の当否判定が実行されてしまう。
図21(f)に示すように、t15の後のタイミングであるt16のタイミングにおいて、スタート検出センサとコントロール側CPUとの接続が切断されて、断線状態となる。当該断線状態では、スタート検出センサから出力されている検知信号は制御ICのみに入力される。
その後、図21(d)に示すように、t17のタイミングにおいて開始指令設定処理が実行される。ここで、t17のタイミングにおいてゲームは既に終了されており、t17のタイミングにおいて比較対象の第2スロットマシンはゲーム開始可能な状態である。図21(a)に示すように、当該t17のタイミングにおいて制御ICに入力されている検知信号はLOW状態である。
t17のタイミングの後であるt18のタイミングにおいてスタートレバーが押下げ操作されると、図21(a)に示すように制御ICに入力されている検知信号がLOW状態からHI状態に立ち上がる。しかし、図21(f)に示すように、t16のタイミング以降、スタート検出センサとコントロール側CPUとの接続は切断されている。このため、図21(b)に示すように、t18のタイミングにおいてコントロール側CPUに入力されている検知信号は立ち上がらない。
図21(d)に示すように、t19のタイミングにて、t18のタイミング以降において最初の開始指令設定処理が実行される。図21(a)に示すように、当該t19のタイミングにおいて制御ICに入力されている検知信号はHI状態である。その後、図21(d)に示すように、t20のタイミングにて、t18のタイミング以降において2回目の開始指令設定処理が実行される。図21(a)に示すように、当該t20のタイミングにおいて制御ICに入力されている検知信号はHI状態である。
t17のタイミング、t19のタイミング、及びt20のタイミングにおいて制御ICに入力されていた検知信号がLOW状態→HI状態→HI状態となったため、制御ICは、図21(e)に示すように、t20のタイミングの後であるt21のタイミングにて実行される抽選処理(図11)において当該制御ICの入力端子に入力されている乱数の数値情報を取得して、ゲームを開始する。図21(c)に示すように、t18のタイミングからt21のタイミングにおいて、ラッチレジスタに記憶されている乱数の数値情報は更新されていない。このため、制御ICがt21のタイミングで取得する乱数の数値情報は、今回のスタートレバーの押下げ操作に対応しない古い乱数の数値情報である。
ラッチ済みステータス113を利用しない比較対象の第2スロットマシンにおいて、制御ICは乱数カウンタに記憶されている乱数の数値情報がラッチレジスタに書き込まれたことを把握することができない。このため、乱数カウンタに記憶されている乱数の数値情報がラッチレジスタに書き込まれたことを条件として開始指令フラグに「1」を設定する構成とすることができない。
ラッチ済みステータス113を利用しないスロットマシンでは、ノイズや断線などが原因となり、制御ICに入力されている検知信号とコントロール側CPUに入力されている検知信号とが異なる挙動を示した場合に、古い乱数の数値情報に基づいて役の当否判定が行われるという問題がある。特に、スタート検出センサとコントロール側CPUとの接続が切断された場合には、同じ乱数の数値情報に基づいた役の当否判定が繰り返し行われてしまう。
次に、制御IC148がラッチ済みステータス113を利用して乱数を取得する本実施形態のスロットマシン10について図22を参照しながら説明する。
図22は、本実施形態において、制御IC148が当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するタイミングを説明するためのタイムチャートである。図22(a)は制御IC148に入力されている検知信号SG1の状態を示し、図22(b)は信号記憶フラグ144d(図5)の状態を示し、図22(c)はコントロール側CPU114に入力されている検知信号SG1の状態を示し、図22(d)は乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれるタイミングを示し、図22(e)はラッチ済みステータス113の状態を示し、図22(f)は制御IC148において開始指令設定処理(図9)が実行されるタイミングを示し、図22(g)は制御IC148が当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するタイミングを示し、図22(h)はエラーカウンタ144b(図5)の状態を示す。
図22(a)に示すように、ゲーム開始可能期間において、制御IC148の入力端子TA1にノイズが入り、制御IC148に入力されている検知信号SG1がLOW状態からHI状態に立ち上がる。図22(a)に示すように、当該HI状態はt3のタイミングまで継続される。図22(f)に示すように、t1のタイミングとt3のタイミングとの間であるt2のタイミングで開始指令設定処理が実行される。図22(a)に示すように、t2のタイミングにおいて制御IC148に入力されている検知信号SG1はHI状態であるため、図22(b)に示すように、制御IC148はt2のタイミングにおいて信号記憶フラグ144dに「1」を設定する。信号記憶フラグ144dが「0」から「1」に変化することにより、制御IC148は検知信号SG1の立ち上がりを検出する。
図22(a),(c)に示すように、t1のタイミングで立ち上がるのは制御IC148に入力されている検知信号SG1のみであり、コントロール側CPU114に入力されている検知信号SG1は立ち上がらない。このため、図22(e)に示すように、t2のタイミングにおいてラッチ済みステータス113は「0」のままである。t2のタイミングで行われる開始指令設定処理において、ラッチ済みステータス113に「1」が設定されているという条件が成立しないため、図22(g)に示すように、制御IC148による乱数の数値情報の取得は実行されない。この場合、図22(h)に示すように、制御IC148はt2のタイミングでエラーカウンタ144bに「1」を加算する。
このように、ラッチ済みステータス113を利用することにより、制御IC148のみにノイズが入った場合に、制御IC148が当該制御IC148の入力端子TA3に入力されている古い乱数の数値情報を取得し、当該古い乱数に基づいた役の当否判定が行われる事態を回避することができる。また、スタート検出センサ41aとコントロール側CPU114とを接続している信号線が断線した場合に、スタートレバー41が操作される度に制御IC148が同一の乱数の数値情報を繰り返し取得する事態を回避することができる。
図22(a)に示すように、制御IC148に入力されている検知信号SG1がt3のタイミングで立ち下がった後、図22(f)に示すように、t4のタイミングで開始指令設定処理が実行される。図22(a)に示すように、t4のタイミングにおいて、制御IC148に入力されている検知信号SG1はLOW状態であるため、図22(b)に示すように、制御IC148は当該t4のタイミングで信号記憶フラグ144dを「0」クリアする。
その後、ゲーム開始可能期間内に遊技者がスタートレバー41を操作すると、図22(a),(c)に示すように、t5のタイミングで制御IC148及びコントロール側CPU114に入力されている検知信号SG1が立ち上がる。ここで、t7のタイミングはt5のタイミングから12.8μsが経過したタイミングである。図22(c)に示すように、コントロール側CPU114に入力されている検知信号SG1が立ち上がってから12.8μsが経過したt7のタイミングにおいてコントロール側CPU114に入力されている検知信号SG1はHI状態のままである。
このため、当該t7のタイミングでコントロール側CPU114はラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する。これにより、図22(d)に示すように、t7のタイミングにおいて乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる。また、図22(e)に示すように、コントロール側CPU114はt7のタイミングでラッチ済みステータス113に「1」を設定する。
この場合において、図22(f)に示すように、t5のタイミングの後であるとともに、t7のタイミングの前であるt6のタイミングにおいて、開始指令設定処理が実行される。図22(a)に示すように、t6のタイミングにおいて、制御IC148に入力されている検知信号SG1はHI状態であるため、図22(b)に示すように、当該t6のタイミングで信号記憶フラグ144dに「1」が設定される。信号記憶フラグ144dが「0」から「1」に変化した当該t6のタイミングにおいて、制御IC148は検知信号SG1の立ち上がりを検出する。
しかし、図22(e)に示すように、t6のタイミングにおいて、ラッチ済みステータス113は「0」のままである。t6のタイミングにおいて、ラッチ済みステータス113に「1」が設定されているという条件が満たされないため、図22(g)に示すように、制御IC148による乱数の数値情報の取得は実行されない。この場合、図22(h)に示すように、制御IC148はエラーカウンタ144bに「1」を加算する。
図22(f)に示すように、t7のタイミングよりも後のt8のタイミングにおいて、開始指令設定処理が実行される。図22(b)に示すように、当該t8のタイミングにおいて、信号記憶フラグ144dには既に「1」が設定されており、t8のタイミングで制御IC148が当該制御IC148に入力されている検知信号SG1の立ち上がりを検出することはない。このため、t8のタイミングで行われる開始指令設定処理において、制御IC148はラッチ済みステータス113のCLR端子113cにパルス信号を送信する。これにより、図22(e)に示すように、t8のタイミングでラッチ済みステータス113が「0」クリアされる。
このように、ラッチ済みステータス113を備えている本スロットマシン10では、コントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がってから12.8μsが経過する前に開始指令設定処理が実行されても、制御IC148が古い乱数を取得し、当該古い乱数に基づいて役の当否判定が行われる事態を回避することができる。
このような構成においては、乱数カウンタ105に記憶されている乱数がラッチレジスタ102に書き込まれるタイミングよりも前に開始指令設定処理が行われるように検知信号SG1をLOW状態からHI状態に立ち上げる不正が行われても、制御IC148が前回と同じ乱数を取得することはなく、エラーとなる。そして、連続して発生するエラーの数がエラーカウンタ144bによりカウントされる。このため、不正により遊技者に有利な遊技結果が継続される事態を回避することができる。
なお、遊技者がスタートレバー41を操作したタイミングにおいて、制御IC148が開始指令フラグ144cに「1」を設定する条件が成立しなかった場合には、遊技者が再びスタートレバー41を操作する必要が生じる。しかし、開始指令設定処理は、1.49ms周期で実行されるタイマ割込み処理(図8)の中で実行される処理であるため、遊技者がスタートレバー41を操作してから12.8μsの間に開始指令設定処理が行われる事象が発生する頻度は低い。このため、遊技者がスタートレバー41を頻繁に再操作することにはならない。
図22(a),(c)に示すように、t8のタイミングよりも後のt9のタイミングにおいて、制御IC148及びコントロール側CPU114に入力されている検知信号SG1が立ち下がる。そして、t9のタイミングよりも後のt10のタイミングにおいて、図22(f)に示すように、開始指令設定処理が実行される。図22(a)に示すように、t10のタイミングにおいて、制御IC148に入力されている検知信号SG1はLOW状態であるため、図22(b)に示すように、制御IC148は信号記憶フラグ144dを「0」クリアする。
その後、ゲーム開始可能期間において、遊技者によりスタートレバー41が操作されると、図22(a),(c)に示すように、t11のタイミングにおいて、制御IC148及びコントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がる。図22(c)に示すように、コントロール側CPU114に入力されている検知信号SG1が立ち上がってから12.8μsが経過したt12のタイミングにおいて、当該検知信号SG1はHI状態を維持している。このため、t12のタイミングでコントロール側CPU114はラッチレジスタ用D-FF102a~102pのCLK端子にラッチ信号を送信する。これにより、図22(d)に示すように、t12のタイミングで乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる。また、図22(e)に示すように、コントロール側CPU114は、当該t12のタイミングでラッチ済みステータス113に「1」を設定する。
この場合において、図22(f)に示すように、t12のタイミングより後のt13のタイミングで開始指令設定処理が実行される。図22(a)に示すように、t13のタイミングにおいて、制御IC148に入力されている検知信号SG1はHI状態であるため、図22(b)に示すように、当該t13のタイミングにおいて、制御IC148が信号記憶フラグ144dに「1」を設定する。信号記憶フラグ144dが「0」から「1」に変化することにより、制御IC148は当該制御IC148に入力されている検知信号SG1の立ち上がりを把握する。
図22(e)に示すように、制御IC148が当該制御IC148に入力されている検知信号SG1の立ち上がりを検出したt13のタイミングにおいて、ラッチ済みステータス113には「1」が設定されている。制御IC148が当該制御IC148に入力されている検知信号SG1の立ち上がりを検出したタイミングにおいて、ラッチ済みステータス113に「1」が設定されているという条件が満たされたため、制御IC148は開始指令フラグ144cに「1」を設定する。図22(g)に示すように、t13のタイミングの後であるt14のタイミングにて実行される抽選処理(図11)において、制御IC148は当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得して、役の当否判定に用いる。
また、制御IC148が開始指令フラグ144cに「1」を設定したt13のタイミングにおいて、図22(h)に示すように、制御IC148はエラーカウンタ144bを「0」クリアする。
コントロール側CPU114に入力されている検知信号SG1が立ち上がってから12.8μsが経過する前に開始指令設定処理が行われるという事象が連続する可能性は低い。また、当該事象が2回連続した場合においても、その後に制御IC148がスタートレバー41の操作に対応した乱数の数値情報を取得した場合には、エラーカウンタ144bが「0」クリアされる。このため、エラーカウンタ144bの値が「3」となり、異常報知処理(開始指令設定処理(図9)のステップS311の処理)が実行される場合を、検知信号SG1の状態を変更するなどの不正が行われる場合、及びスタート検出センサ41aとコントロール側CPU114との接続が切断状態となる場合にほぼ限定することができる。
次に、図23のタイムチャートを参照しながら、コントロール側CPU114のみに12.8μs以上のノイズが入る場合について説明する。なお、t1~t4のタイミングにおいて、スロットマシン10はゲーム開始可能な状態である。
図23(a)は制御IC148に入力されている検知信号SG1の状態を示し、図23(b)は信号記憶フラグ144dの状態を示し、図23(c)はコントロール側CPU114に入力されている検知信号SG1の状態を示し、図23(d)は乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれるタイミングを示し、図23(e)は制御IC148において開始指令設定処理が実行されるタイミングを示し、図23(f)はラッチ済みステータス113の状態を示し、図23(g)は制御IC148が制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するタイミングを示す。
図23(c)に示すように、コントロール側CPU114の入力端子TB1にノイズが入り、t1のタイミングからt3のタイミングまでコントロール側CPU114に入力されている検知信号SG1のみがLOW状態からHI状態に立ち上がる。t3のタイミングは、t1のタイミングから12.8μsが経過したt2のタイミングよりも遅いタイミングである。
図23(c)に示すように、コントロール側CPU114に入力されている検知信号SG1はt1のタイミングで立ち上がり、t1のタイミングから12.8μs後のt2のタイミングまでHI状態を維持している。このため、コントロール側CPU114はt2のタイミングでラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する。これにより、図23(d)に示すように、t2のタイミングにおいて、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる。また、図23(f)に示すように、コントロール側CPU114は同じt2のタイミングでラッチ済みステータス113に「1」を設定する。
図23(e)に示すように、t3のタイミングよりも後であるt4のタイミングにおいて、開始指令設定処理が実行される。図23(a)に示すように、t4のタイミングにおいて制御IC148に入力されている検知信号SG1はLOW状態であり、制御IC148において検知信号SG1の立ち上がりは検出されない。この場合、制御IC148は、図23(f)に示すように、t4のタイミングで実行される開始指令設定処理において、ラッチ済みステータス113のCLR端子113cに出力している信号を立ち上げて、ラッチ済みステータス113を「0」クリアする。
このように、コントロール側CPU114の入力端子TB1のみに入るノイズによりt2のタイミングでラッチ済みステータス113に「1」が設定されても、その直後のt4のタイミングで実行される開始指令設定処理において、ラッチ済みステータス113が「0」クリアされる。
t4のタイミングにおいてラッチ済みステータス113が「0」クリアされない場合には、その後のタイミングにおいて、ゲーム開始可能な期間であるという条件と、制御IC148に入力されている検知信号SG1の立ち上がりが検出されるという条件と、ラッチ済みステータス113に「1」が設定されているという3つの条件が成立する可能性がある。これに対して、制御IC148がt4のタイミングにおいてラッチ済みステータス113を「0」クリアする構成とすることにより、制御IC148がノイズを契機としてラッチレジスタ102に書き込まれた乱数を役の当否判定に用いる可能性を低減することができる。
以上のとおり、コントロール側CPU114は、当該コントロール側CPU114がラッチレジスタ用D-FF102a~102pのCLK端子にラッチ信号を送信し、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102書き込まれるタイミングにおいてラッチ済みステータス113に「1」を設定する構成である。また、制御IC148は、ゲーム開始可能な状態において制御IC148が検知信号SG1の立ち上がりを検出すること、及び制御IC148が検知信号SG1の立ち上がりを検出したタイミングにおいてラッチ済みステータス113に「1」が設定されていることを条件として、制御IC148の入力端子TA3に入力されている乱数の数値情報を取得する構成である。このため、制御IC148が取得する乱数の数値情報を、今回のスタートレバー41の操作に対応する乱数に限定することができる。これにより、制御IC148が古い乱数を取得し、当該古い乱数に基づいて役の当否判定を行う事態を回避することができる。役の当否判定に用いられる乱数を今回のスタートレバー41の操作に対応する乱数に限定することにより、遊技者の動作が正確に反映された乱数に基づいた役の当否判定が行われる遊技機を提供することができる。
また、コントロール側CPU114は、当該コントロール側CPU114に入力されている検知信号SG1がHI状態となり、当該HI状態が12.8μs継続されたと判定したタイミングにおいて、ラッチレジスタ102に対してラッチ信号を送信する構成である。このため、検知信号SG1の立ち上がりが12.8μs未満のノイズによるものである場合に、当該ノイズを契機としてラッチレジスタ102に乱数が書き込まれることを回避できる。
また、主側RAM144はエラーカウンタ144bを備えている。当該エラーカウンタ144bは、ゲーム開始可能な状態において、制御IC148が当該制御IC148に入力されている検知信号SG1の立ち上がりを検出したタイミングにおいて、ラッチ済みステータス113に「1」が設定されていないという判定が連続して行われる回数をカウントするカウンタである。そして、制御IC148は、エラーカウンタ144bの値が「3」になった場合に異常報知処理を行う。制御IC148が当該制御IC148に入力されている検知信号SG1の立ち上がりを検出したタイミングにおいて、ラッチ済みステータス113に「1」が設定されていない事象が連続する原因の1つとして、スタート検出センサ41aとコントロール側CPU114との接続の切断が考えられる。エラーカウンタ144bの値が「3」になった場合に異常報知を行うことにより、スタート検出センサ41aとコントロール側CPU114との接続において、断線が発生している可能性が高いことを遊技ホールの管理者に知らせることができる。
また、コントロール側CPU114に入力されている検知信号SG1が立ち上がってから12.8μsが経過するまでの間に開始指令設定処理が実行される場合、当該開始指令設定処理の後にラッチ済みステータス113に「1」が設定される可能性がある。また、コントロール側CPU114の入力端子のみに12.8μs以上のノイズが混入した場合にも、ラッチ済みステータス113に「1」が設定される。ラッチ済みステータス113に「1」が設定されている状態が長く維持されると、ラッチ済みステータス113に「1」が設定されている状態でスタートレバー41が操作される可能性が高くなる。この場合には、ラッチ済みステータス113を利用しない場合と同様に、制御IC148が古い乱数を取得し、当該古い乱数に基づいて役の当否判定が行われる可能性がある。これに対して、開始指令設定処理において制御IC148に入力されている検知信号SG1の立ち上がりが検出されない場合に、制御IC148がラッチ済みステータス113を「0」クリアする構成とすることにより、制御IC148が古い乱数を取得する可能性を下げることができる。
また、ゲーム中にスタートレバー41が操作されると、当該スタートレバー41の操作に対応する乱数がラッチレジスタ102に書き込まれるとともに、ラッチ済みステータス113に「1」が設定される。これに対して、ゲーム開始可能な期間の開始タイミングでラッチ済みステータス113を「0」クリアする構成とすることにより、ゲーム中のスタートレバー41の操作に対応する乱数が役の当否判定に用いられることを回避することができる。
また、ラッチ済みステータス113に「1」が設定されている状況下でスタートレバー41の操作が行われた場合には、ラッチレジスタ102に格納されている乱数が当該スタートレバー41の操作に対応する乱数に書き換えられる構成である。このため、コントロール側CPU114の入力端子のみにノイズが入り、当該ノイズを契機としてラッチ済みステータス113に「1」が設定されても、当該ノイズを契機としてラッチレジスタ102に書き込まれた乱数が役の当否判定に用いられる可能性を低減することができる。
また、制御IC148に入力されている検知信号SG1の立ち上がりが検出されるタイミングにおいてラッチ信号を送信する構成では、遊技者がスタートレバー41を操作するタイミングが同じであっても、開始指令設定処理が実行されるタイミングによって、役の当否判定に用いられる乱数が変わる。これに対して、コントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がり、当該HI状態が12.8μs継続されたと判定したタイミングにおいて、コントロール側CPU114がラッチレジスタ用D-FF102a~102pのCLK端子にラッチ信号を出力する構成とすることにより、常にコントロール側CPU114に入力されている検知信号SG1の立ち上がりから12.8μs後の乱数が役の当否判定に用いられる。これにより、遊技者がスタートレバー41を操作するタイミングを遊技結果に正確に反映することができる。
<第2の実施形態>
本実施形態では、開始指令設定処理において、制御IC148がラッチ済みステータス113に「1」が設定されていないと判定することを条件の1つとして、次回の開始指令設定処理において、ラッチ済みステータス113の状態が再度判定される。また、断線等によりコントロール側CPU114に入力されている検知信号SG1が立ち上がらなくなった場合には、主側MPU142からの信号の受信を契機としてコントロール側CPU114がラッチ信号を立ち上げる。なお、上記第1の実施形態と同一の構成については基本的にその説明を省略する。
図24は、本実施形態における主制御基板141の構成を説明するためのブロック図である。制御IC148は、入力端子TA1~TA3(図6)と出力端子TA4(図6)とに加えて出力端子TA5(図24)を備えている。また、コントロール側CPU114は、入力端子TB1,TB2(図6)と出力端子TB3,TB4(図6)とに加えて入力端子TB5(図24)を備えている。制御IC148の出力端子TA5とコントロール側CPU114の入力端子TB5とは信号線で結ばれており、制御IC148の出力端子TA5から出力されている信号がコントロール側CPU114の入力端子TB5に入力されている。
また、図24に示すように、主側RAM144には、開始可能フラグ144a、エラーカウンタ144b、開始指令フラグ144c、信号記憶フラグ144d、確認指令フラグ144e、及びエラー状態フラグ144fが配置されている。
ここで、確認指令フラグ144eは、検知信号SG1が立ち上がってからラッチ済みステータス113に「1」が設定されるまでの間に開始指令設定処理(図25)が実行された場合に、当該開始指令設定処理の次の回の開始指令設定処理において再びラッチ済みステータス113の状態を判定する処理を実行するためのフラグである。当該処理において、ラッチ済みステータス113に「1」が設定されていると判定された場合には、制御IC148が開始指令フラグ144cに「1」を設定して、ゲームが開始される。
また、エラー状態フラグ144fは、制御IC148が当該制御IC148に入力されている検知信号SG1の立ち上がりを検出した開始指令設定処理(図25)、及び当該開始指令設定処理の次の回の開始指令設定処理の両方においてラッチ済みステータス113に「1」が設定されていなかった場合に「1」が設定されるフラグである。
エラー状態フラグ144fに「1」が設定されることにより、制御IC148が当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するための処理の内容が変わる。エラー状態フラグ144fに「0」が設定されている場合には、本実施形態の乱数取得処理(図28)において、制御IC148が当該制御IC148の入力端子TA3(図6)に入力されている乱数の数値情報を取得する。
また、エラー状態フラグ144fに「1」が設定されている場合には、本実施形態の乱数取得処理(図28)において、制御IC148がコントロール側CPU114に対してラッチ指示信号を送信する処理が行われる。ここで、ラッチ指示信号とは、コントロール側CPU114がラッチレジスタ用D-FF102a~102pのCLK端子にラッチ信号を送信する契機となる信号である。当該ラッチ指示信号は、制御IC148の出力端子TA5から出力されてコントロール側CPU114の入力端子TB5に入力される。制御IC148はラッチ指示信号を送信した後、ラッチ済みステータス113に「1」が設定された場合に、当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得する。乱数取得処理の詳細は後述する。
次に、図25を参照しながら、本実施形態における開始指令設定処理について説明する。開始指令設定処理は、タイマ割込み処理(図8)のステップS206にて実行される。
先ずステップS801では、ゲーム開始可能な状態であるか否かについて判定する。ゲーム開始可能な状態である場合には、開始可能フラグ144aに「1」が設定されている。ゲーム開始可能な状態でない場合(ステップS801:NO)には、そのまま本開始指令設定処理を終了する。このため、ゲーム中に遊技者がスタートレバー41を操作したとしても、当該操作に基づいて開始指令フラグ144cに「1」が設定されることはない。
ゲーム開始可能な状態である場合(ステップS801:YES)には、ステップS802にて、確認指令フラグ144eに「1」が設定されているか否かについて判定する。確認指令フラグ144eは、ゲーム開始可能な状態で制御IC148に入力されている検知信号SG1の立ち上がりが検出されたタイミングにおいて、ラッチ済みステータス113に「1」が設定されていなかった場合にステップS810にて「1」が設定されるフラグである。確認指令フラグ144eは、ステップS812にて「0」クリアされる。
確認指令フラグ144eに「1」が設定される場合として、コントロール側CPU114に入力されている検知信号SG1が立ち上がってから12.8μsが経過する前に開始指令設定処理が実行された場合、制御IC148の入力端子のみにノイズが入った場合、及びスタート検出センサ41aとコントロール側CPU114との接続が切断され、コントロール側CPU114に入力されている検知信号SG1が立ち上がらなくなった場合が考えられる。このうち、コントロール側CPU114に入力されている検知信号SG1が立ち上がってから12.8μsが経過する前に開始指令設定処理が実行されたことにより、開始指令設定処理においてラッチ済みステータス113に「1」が設定されていないと判定された場合には、当該判定から12.8μs以内にラッチ済みステータス113に「1」が設定される。
このため、制御IC148は、ラッチ済みステータス113に「1」が設定されていないと判定した場合には、確認指令フラグ144eに「1」を設定して開始指令設定処理を終了し、次回の開始指令設定処理において、確認指令フラグ144eに「1」が設定されていることを条件として、再びラッチ済みステータス113に「1」が設定されているか否かについて判定する。これにより、遊技者がスタートレバー41を操作して検知信号SG1が立ち上がった場合には、開始指令設定処理がどのタイミングで行われても、当該スタートレバー41の操作に基づいて制御IC148が今回のスタートレバー41の操作に対応する乱数を取得することができる。
主側RAM144が確認指令フラグ144eを備えている構成とすることにより、ゲーム開始可能な状態において、遊技者がスタートレバー41を操作してもゲームが開始されないという事態を回避することができる。また、制御IC148が今回のスタートレバー41の操作に対応しない古い乱数を取得する事態を回避することができる。
確認指令フラグ144eに「1」が設定されていない場合(ステップS802:NO)には、ステップS803及びステップS804にて、制御IC148に入力されている検知信号SG1の立ち上がりが検出されているか否かについて判定する。具体的には、ステップS803にて信号記憶フラグ144dの値が「0」であるか否かについて判定する。信号記憶フラグ144dの値が「0」である場合(ステップS803:YES)には、ステップS804にて、制御IC148に入力されている検知信号SG1がHI状態であるか否かについて判定する。そして、ステップS804にて、検知信号SG1がHI状態であると判定した場合(ステップS804:YES)には、ステップS805にて信号記憶フラグ144dに「1」を設定する。
このように、信号記憶フラグ144dが「0」から「1」に変化することを契機として制御IC148は当該制御IC148に入力されている検知信号SG1の立ち上がりを検出した状態となる。
続くステップS806では、ラッチ済みステータス113のQ端子113a(図6)から出力されて、制御IC148の入力端子TB2に入力されている信号に基づいて、ラッチ済みステータス113に「1」が設定されているか否かについて判定する。ラッチ済みステータス113に「1」が設定されている場合(ステップS806:YES)には、既に今回のスタートレバー41の操作に対応する乱数の数値情報が制御IC148の入力端子TA3に入力されている状態であることを意味する。この場合には、制御IC148が当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得してゲームを開始できるように、ステップS807にて開始指令フラグ144cに「1」を設定する。
続くステップS808ではエラーカウンタ144bを「0」クリアする。本実施形態におけるエラーカウンタ144bは、制御IC148が当該制御IC148に入力されている検知信号SG1の立ち上がりを検出した開始指令設定処理、及び当該開始指令設定処理の次の回の開始指令設定処理の両方においてラッチ済みステータス113に「1」が設定されない事象が起こった場合に「1」が加算されるカウンタである。エラーカウンタ144bは、当該事象が連続して起こっていることを把握するために利用されるカウンタである。
このため、ラッチ済みステータス113に「1」が設定されていることが確認された場合には、ステップS808にて、エラーカウンタ144bを「0」クリアする。そして、ステップS809にて、ラッチ済みステータス113のCLR端子113c(図6)にパルス信号を送信することによりラッチ済みステータス113を「0」クリアして、本開始指令設定処理を終了する。
ステップS806にてラッチ済みステータス113に「1」が設定されていないと判定した場合には、次回の開始指令設定処理において再びラッチ済みステータス113の状態について判定する処理を行うために、ステップS810にて、確認指令フラグ144eに「1」を設定して、本開始指令設定処理を終了する。
また、ステップS804にて、制御IC148に入力されている検知信号SG1がLOW状態であると判定した場合には、当該検知信号SG1の立ち上がりが検出されなかったことを意味する。この場合には、既に信号記憶フラグ144dに「0」が設定されているため、ステップS809にてラッチ済みステータス113を「0」クリアして、本開始指令設定処理を終了する。
また、ステップS803にて、信号記憶フラグ144dに「1」が設定されていると判定した場合には、前回の開始指令設定処理が行われたタイミングにおいて、制御IC148に入力されていた検知信号SG1がHI状態であり、検知信号SG1が既に立ち上がっていたことを意味する。この場合には、ステップS811にて制御IC148に入力されている検知信号SG1がLOW状態であるか否かについて判定する。検知信号SG1がLOW状態である場合(ステップS811:YES)には、ステップS812にて信号記憶フラグ144dを「0」クリアする。
ステップS811にて制御IC148に入力されている検知信号SG1がHI状態であると判定した後(ステップS811:NO)、又はステップS812にて信号記憶フラグ144dを「0」クリアした後、ステップS809にてラッチ済みステータス113を「0」クリアして、本開始指令設定処理を終了する。
また、ステップS802にて確認指令フラグ144eに「1」が設定されていると判定した場合には、今回の開始指令設定処理がステップS810にて確認指令フラグ144eに「1」が設定された開始指令設定処理の次の回の開始指令設定処理であることを意味する。この場合には、ステップS813にて確認指令フラグ144eを「0」クリアし、ステップS814にてラッチ済みステータス113のQ端子113aから出力されて制御IC148の入力端子TA2に入力されている数値情報に基づいて、ラッチ済みステータス113に「1」が設定されているか否かについて判定する。
ステップS814にてラッチ済みステータス113に「1」が設定されていると判定した場合には、既に制御IC148の入力端子TA3に今回のスタートレバー41の操作に対応する乱数の数値情報が入力されている状態であることを意味する。この場合には、ステップS806にてラッチ済みステータス113に「1」が設定されていると判定した場合と同様に、ステップS807~ステップS809の処理を実行する。具体的には、開始指令フラグ144cに「1」を設定し(ステップS807)、エラーカウンタ144bを「0」クリアする(ステップS808)。そして、ラッチ済みステータス113のCLR端子113cに対してパルス信号を送信することによりラッチ済みステータス113を「0」クリアして(ステップS809)、本開始指令設定処理を終了する。
ステップS814において、ラッチ済みステータス113に「1」が設定されていないと判定した場合には、ステップS815にてエラー対応処理を行って本開始指令設定処理を終了する。エラー対応処理は、制御IC148に入力されている検知信号SG1が立ち上がってから開始指令設定処理が2回行われる間にラッチ済みステータス113に「1」が設定されなかった場合に実行される。
次に、開始指令設定処理(図25)のステップS815にて実行されるエラー対応処理について図26を参照しながら説明する。図26は、制御IC148にて実行されるエラー対応処理を説明するためのフローチャートである。
先ずステップS901にて、エラーカウンタ144bの値が「0」であるか否かについて判定する。エラーカウンタ144bの値が「0」である場合(ステップS901:YES)には、ステップS902にてエラーカウンタ144bに「1」を加算する。また、エラーカウンタ144bの値が「0」でない場合(ステップS901:NO)には、エラー対応処理が2回連続して実行されていることを意味する。この場合には、スタート検出センサ41aとコントロール側CPU114との接続が切断されている可能性が高い。このため、ステップS903にて、遊技ホールの管理コンピュータに対して異常信号を送信して、遊技ホールの管理者に断線の可能性が高いことを知らせる。
エラー対応処理が行われる場合として、スタート検出センサ41aとコントロール側CPU114との接続が切断された場合と、制御IC148にノイズが混入した場合とが考えられる。エラーカウンタ144bの値が「0」の場合には、制御IC148にノイズが入った可能性を排除できないため、異常信号の送信を行わずに、ラッチ指示信号の送信のみを行う。一方、エラーカウンタ144bの値が「1」の場合には、断線の可能性が高いため、異常信号の送信を行うとともに、ラッチ指示信号の送信を行う。
スタート検出センサ41aとコントロール側CPU114との接続が切断された場合のように、スタートレバー41が押下げ操作されてもコントロール側CPU114に入力されている検知信号SG1が立ち上がらない状態となっている場合には、異常信号を送信するステップS903の処理が連続して実行される。遊技ホールの管理者は、遊技ホールの管理コンピュータに異常信号が繰り返し送信されていることを把握することにより、断線が発生していることを把握することができる。
ステップS902にてエラーカウンタ144bに「1」を加算した後、又はステップS903にて異常信号を送信した後、ステップS904では、コントロール側CPU114に対してラッチ指示信号を送信する。コントロール側CPU114は、当該ラッチ指示信号を受信した場合に、ラッチレジスタ用D-FF102a~102p(図6)のCLK端子に対してラッチ信号を送信する。これにより、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる。
ステップS904にてラッチ信号を送信した後、ステップS905にて開始指令フラグ144cに「1」を設定し、ステップS906にてエラー状態フラグ144fに「1」を設定して、本エラー対応処理を終了する。
スタート検出センサ41aとコントロール側CPU114との接続が切断されている場合には、コントロール側CPU114はスタートレバー41が操作されたタイミングを把握できない。このため、遊技者がスタートレバー41を操作しても、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれることはない。この状態で制御IC148が制御IC148の入力端子に入力されている乱数の数値情報を取得すると、今回のスタートレバー41の操作に対応しない古い乱数に基づいて役の当否判定が行われてしまう。
これに対して、制御IC148からコントロール側CPU114にラッチ指示信号を送信し、当該ラッチ指示信号を受信したコントロール側CPU114がラッチレジスタ102に対してラッチ信号を送信する構成とすることにより、制御IC148は今回のスタートレバー41の操作に対応する乱数を取得することができる。断線が起きていることを遊技ホールの管理者に報知するとともに、遊技ホールの管理者が対応するまで制御IC148がスタートレバー41の操作に基づいた乱数を取得する構成であるため、遊技者にとって不当に不利な状況にならないタイミングで遊技ホールの管理者がメンテナンスを行うことができる。
本実施形態では、コントロール側CPU114がラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する契機となるタイミングが2種類ある。1つ目のタイミングは、コントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がり、コントロール側CPU114において当該検知信号SG1のHI状態が12.8μs継続したと判定されるタイミングである。当該タイミングを第1タイミングとする。
第1タイミングは、遊技者がスタートレバー41を操作してコントロール側CPU114に入力されている検知信号SG1が立ち上がってから一定時間後(12.8μs後)のタイミングであるため、遊技者がスタートレバー41を操作するタイミングが強く反映されているタイミングである。
2つ目のタイミングは、エラー対応処理(図26)のステップS904にて制御IC148がラッチ指示信号を送信し、コントロール側CPU114が当該ラッチ指示信号を受信するタイミングである。当該タイミングを第2タイミングとする。
エラー対応処理は、開始指令設定処理(図25)の中で実行される処理である。そして、開始指令設定処理は、1.49ms周期で実行されるタイマ割込み処理(図8)の中で実行される処理である。遊技者がスタートレバー41を操作してから最初のタイマ割込み処理が実行されるまでの時間には、約1.49msの幅がある。具体的には、スタートレバー41が操作された直後にタイマ割込み処理が実行される可能性があるとともに、スタートレバー41が操作されてから約1.49ms後にタイマ割込み処理が実行される可能性がある。
このように、第2タイミングは、遊技者がスタートレバー41を操作したタイミングが反映されたタイミングであるが、遊技者によるスタートレバー41の操作タイミングのみが反映されたタイミングではない。第2タイミングには、遊技者の動作によらない要素も反映されている。
このため、本実施形態では、スタート検出センサ41aとコントロール側CPU114とを接続している信号線が切断されていない通常の状態においては、第1タイミングで乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる構成である。これにより、遊技者によるスタートレバー41の操作タイミングが強く反映された乱数の数値情報を用いて役の当否判定を行うことができる。
一方、スタート検出センサ41aとコントロール側CPU114とを接続している信号線が切断されているエラー状態では、コントロール側CPU114に入力されている検知信号SG1が立ち上がらないため、コントロール側CPU114が第1タイミングを把握することができない。この場合には、制御IC148がコントロール側CPU114に対してラッチ指示信号を送信することにより、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる構成である。これにより、エラー状態においても、遊技者によるスタートレバー41の操作タイミングが反映された乱数の数値情報を用いて役の当否判定を行うことができる。
次に、本実施形態のコントロール側CPU114にて実行される管理動作について、図27を参照しながら説明する。図27は、本実施形態における管理動作を示すフローチャートである。
先ずステップS1001では、制御IC148からラッチ指示信号を受信したか否かについて判定する。ステップS1001にてラッチ指示信号を受信していなかった場合には、ステップS1002にてコントロール側CPU114に入力されている検知信号SG1がLOW状態であるか否かについて判定する。ステップS1002にてコントロール側CPU114に入力されている検知信号SG1がHI状態であった場合には、ステップS1001に戻る。
ステップS1002にてコントロール側CPU114に入力されている検知信号SG1がLOW状態であった場合には、ステップS1003にてラッチ指示信号を受信したか否かについて判定する。ステップS1003にてラッチ信号を受信していなかった場合には、ステップS1004にて、コントロール側CPU114に入力されている検知信号SG1がHI状態であるか否かについて判定する。そして、コントロール側CPU114に入力されている検知信号SG1がLOW状態である場合(ステップS1004:NO)にはステップS1003に戻る。
ステップS1004にてコントロール側CPU114に入力されている検知信号SG1がHI状態である場合には、当該検知信号SG1がLOW状態からHI状態に立ち上がったことを意味する。この場合には、ステップS1005にてコントロール側CPU114に入力されている検知信号SG1のHI状態が継続している時間のカウントを開始する。当該時間のカウントは0.1μs単位で時間をカウントするタイマカウンタを利用して行う。
続くステップS1006では、制御IC148からラッチ指示信号を受信したか否かについて判定する。ステップS1006にてラッチ指示信号を受信した場合(ステップS1006:YES)には、ステップS1007にて今回受信したラッチ指示信号を無効化する処理を行う。具体的には、今回受信したラッチ指示信号に基づいてラッチレジスタ102に対してラッチ信号を送信することはせずに、次回ラッチ指示信号を受信するまで、ラッチ指示信号を受信していないと判定できるように、ラッチ指示信号を受信した記録を消去する。
ステップS1006にて否定判定を行った後、又はステップS1007にてラッチ指示信号の無効化を行った後、ステップS1008では、コントロール側CPU114に入力されている検知信号SG1がHI状態であるか否かについて判定する。そして、検知信号SG1がHI状態である場合には、ステップS1009にてコントロール側CPU114に入力されている検知信号SG1のLOW状態からHI状態への立ち上がりを検出したタイミングから12.8μsが経過したか否かについて判定する。立ち上がりを検出したタイミングから12.8μsが経過していない場合には、ステップS1008に戻る。
そして、ステップS1009にてコントロール側CPU114に入力されている検知信号SG1の立ち上がりから12.8μsが経過したと判定した場合(ステップS1009:YES)には、ステップS1010にてその他の処理を行って、ステップS1001に戻る。当該その他の処理では、上記第1の実施形態の管理動作(図19)におけるステップS706~ステップS708の処理が実行される。
また、ステップS1008にてコントロール側CPU114に入力されている検知信号SG1がLOW状態であった場合、つまりコントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がり、当該立ち上がりから12.8μsが経過する前に検知信号SG1がLOW状態に戻った場合には、ステップS1011にてタイマカウンタによる時間のカウントを停止して、ステップS1003に戻る。この場合、タイマカウンタはリセットされる。
また、ステップS1001又はステップS1003にて、ラッチ指示信号を受信していた場合には、ステップS1012にてラッチレジスタ102にラッチ信号を送信する。具体的には、ラッチレジスタ用D-FF102a~102pのCLK端子に対してパルス信号を送信する。これにより、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる。続くステップS1013では、ラッチ済みステータス113に「1」を設定して、ステップS1001に戻る。
このように、本管理動作のステップS1001又はステップS1003において、制御IC148からラッチ指示信号を受信した場合には、ラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信するとともに、ラッチ済みステータス113に「1」を設定する構成である。このため、スタート検出センサ41aとコントロール側CPU114との接続が切断された場合においても、制御IC148がラッチ指示信号を送信することにより、スタートレバー41の押下げ操作に対応したタイミングでラッチ済みステータス113に「1」を設定することができる。
また、ステップS1004にて否定判定を行った場合には、ラッチ指示信号を受信したか否かの判定(ステップS1003)とコントロール側CPU114に入力されている検知信号SG1がLOW状態であるか否かの判定(ステップS1004)とを繰り返す構成である。このため、ステップS1004にて検知信号SG1がHI状態となるまで待機している間にラッチ指示信号を受信した場合においても、ラッチレジスタ用D-FF102a~102pのCLK端子に出力しているラッチ信号を立ち上げる処理(ステップS1002)及びラッチ済みステータス113に「1」を設定する処理(ステップS1003)に移ることができる。
また、ステップS1009にて否定判定を行った場合には、検知信号SG1がHI状態であるか否かの判定(ステップS1008)と、検知信号SG1がHI状態に立ち上がってから12.8μsが経過したか否かの判定(ステップS1009)とを繰り返す構成である。
上述のとおり、制御IC148が当該制御IC148に入力されている検知信号SG1の立ち上がりを検出したタイミングにおける開始指令設定処理(図25)及び当該開始指令設定処理の約1.49ms後に実行される次回の開始指令設定処理の両方においてラッチ済みステータス113に「1」が設定されていない場合に、制御IC148はコントロール側CPU114にラッチ指示信号を送信する構成である。開始指令設定処理は1.49ms周期で実行されるタイマ割込み処理(図8)の中で実行される処理であるため、ステップS1008及びステップS1009にて12.8μsが経過するまで待機している間に2回の開始指令設定処理が実行されることはない。
本管理動作のステップS1005~ステップS1009の処理は、コントロール側CPU114の入力端子TB1に入力されている検知信号SG1が立ち上がってから12.8μsが経過するまでに実行される処理である。このため、ノイズを考えない場合には、ステップS1005~ステップS1009にて12.8μsが経過するまで待機している間にラッチ指示信号を受信することはない。
一方、検知信号SG1が入力されている制御IC148の入力端子TA1にノイズが混入する場合には、本管理動作のステップS1006にてラッチ指示信号を受信していると判定する可能性がある。
具体的には、制御IC148の入力端子TA1のみにノイズが混入した場合、又は制御IC148の入力端子TA1及びコントロール側CPU114の入力端子TB1の両方に12.8μs未満のノイズが混入した場合において、混入したノイズにより制御IC148の入力端子TA1に入力されている信号がHI状態となっている間に制御IC148において開始指令設定処理(図25)が実行される場合である。
この場合、制御IC148は当該開始指令設定処理において確認指令フラグ144eに「1」を設定する。当該開始指令設定処理の後のタイミングであるとともに、当該開始指令設定処理から約1.49ms後に実行される次回の開始指令設定処理の前のタイミングにおいて、コントロール側CPU114の入力端子TB1に入力されている信号がLOW状態からHI状態に立ち上がった場合には、本管理動作のステップS1006にて制御IC148からラッチ指示信号を受信していると判定する可能性がある。
このように、本管理動作のステップS1006にてラッチ指示信号を受信していた場合、当該ラッチ指示信号はノイズによる影響を受けたものである。このため、コントロール側CPU114は、ステップS1006にて受信していたと判定した場合には、当該ラッチ指示信号を無効化する構成である。これにより、制御IC148がノイズを契機としてラッチレジスタ102に書き込まれた乱数の数値情報を取得し、当該乱数の数値情報を利用して役の当否判定を実行する可能性を低減することができる。
次に、抽選処理(図11)のステップS501にて実行される乱数取得処理について、図28のフローチャートを参照しながら説明する。当該乱数取得処理は制御IC148にて実行される処理である。
先ずステップS1101では、エラー状態フラグ144fに「1」が設定されているか否かについて判定する。エラー状態フラグ144fに「1」が設定されていない場合(ステップS1101:NO)とは、コントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がり、当該検知信号SG1のHI状態が12.8μs以上継続したことをコントロール側CPU114が把握したタイミングにおいて、コントロール側CPU114がラッチレジスタ用D-FF102a~102pのCLK端子にラッチ信号を送信した場合である。このため、ステップS1101において否定判定が行われた場合、制御IC148はラッチ済みステータス113に「1」が設定されたことを既に確認している。
一方、エラー状態フラグ144fに「1」が設定されている場合(ステップS1101:YES)とは、制御IC148がコントロール側CPU114に対してラッチ指示信号を送信し、当該ラッチ指示信号を受信したコントロール側CPU114がラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信した場合である。この場合には、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれた後であることを確認する必要がある。このため、ステップS1102ではエラー状態フラグ144fを「0」クリアし、ステップS1103ではラッチ済みステータス113に「1」が設定されるまで待機する。そして、ラッチ済みステータス113に「1」が設定されていると判定した場合(ステップS1103:YES)に、ステップS1104にて、ラッチ済みステータス113のCLR端子に対してパルス信号を送信してラッチ済みステータス113を「0」クリアする。
ステップS1101にて否定判定を行った後、又はステップS1104にてラッチ済みステータス113を「0」クリアした後、ステップS1105では、制御IC148の入力端子に入力されている乱数の数値情報を取得して、本乱数取得処理を終了する。
スタート検出センサ41aとコントロール側CPU114との接続が切断されている場合においても、ラッチ済みステータス113に「1」が設定されていることを条件として、制御IC148が当該制御IC148の入力端子に入力されている乱数の数値情報を取得する構成である。このため、制御IC148が今回のスタートレバー41の操作よりも前にラッチレジスタ102に書き込まれた乱数の数値情報を取得する事態を回避することができる。
次に、制御IC148が当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するタイミングについて、図29及び図30のタイムチャートを参照しながら説明する。
先ず図29のタイムチャートを参照しながら、コントロール側CPU114に入力されている検知信号SG1が立ち上がってから12.8μsが経過する前に開始指令設定処理が実行される場合について説明する。なお、t1~t5のタイミングにおいて、スロットマシン10はゲーム開始可能な状態である。
図29(a)は制御IC148に入力されている検知信号SG1の状態を示し、図29(b)は信号記憶フラグ144dの状態を示し、図29(c)はコントロール側CPU114に入力されている検知信号SG1の状態を示し、図29(d)は乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれるタイミングを示し、図29(e)は制御IC148において開始指令設定処理が実行されるタイミングを示し、図29(f)はラッチ済みステータス113の状態を示し、図29(g)は確認指令フラグ144eの状態を示し、図29(h)は制御IC148が制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するタイミングを示す。
t1のタイミングにおいて遊技者がスタートレバー41を操作すると、図29(a),(c)に示すように、制御IC148及びコントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がる。
t3のタイミングは、コントロール側CPU114に入力されている検知信号SG1が立ち上がるt1のタイミングから12.8μsが経過したタイミングである。また、t2のタイミングは、t1のタイミングの後のタイミングであるとともに、t3のタイミングの前のタイミングである。図29(e)に示すように、t2のタイミングで開始指令設定処理が実行される。図29(a)に示すように、t2のタイミングにおいて、制御IC148に入力されている検知信号SG1はHI状態である。このため、図29(b)に示すように、t2のタイミングにおいて、制御IC148は信号記憶フラグ144dに「1」を設定する。信号記憶フラグ144dが「0」から「1」に変化することにより、制御IC148において検知信号SG1の立ち上がりが検出された状態となる。
図29(f)に示すように、制御IC148が検知信号SG1の立ち上がりを検出したt2のタイミングにおいて、ラッチ済みステータス113の値は「0」である。このため、図29(g)に示すように、制御IC148はt2のタイミングで実行される開始指令設定処理において確認指令フラグ144eに「1」を設定する。
図29(c)に示すように、コントロール側CPU114に入力されている検知信号SG1はt1のタイミングで立ち上がり、当該立ち上がりから12.8μs後のt3のタイミングまでHI状態を維持している。このため、コントロール側CPU114は、t3のタイミングにおいて、ラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する。これにより、図29(d)に示すように、t3のタイミングにおいて乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる。また、図29(f)に示すように、コントロール側CPU114はt3のタイミングでラッチ済みステータス113に「1」を設定する。
その後、図29(e)に示すように、t3のタイミングよりも後のt4のタイミングにおいて開始指令設定処理が実行される。図29(g)に示すように、t4のタイミングにおいて確認指令フラグ144eには「1」が設定されているとともに、図29(f)に示すように、ラッチ済みステータス113にも「1」が設定されている。このため、図29(f)に示すように、当該t4のタイミングにおいて、制御IC148はラッチ済みステータス113のCLR端子113cに対してパルス信号を送信してラッチ済みステータス113を「0」クリアするとともに、図29(g)に示すように確認指令フラグ144eを「0」クリアする。
また、制御IC148は同じt4のタイミングにおいて開始指令フラグ144cに「1」を設定する。このため、当該t4のタイミングの後であるt5のタイミングにおいて実行される抽選処理(図11)にて、図29(h)に示すように、制御IC148は制御IC148の入力端子TA3に入力されている乱数の数値情報を取得する。
このように、制御IC148が検知信号SG1の立ち上がりを検出したタイミングにおいてラッチ済みステータス113に「1」が設定されていない場合には、確認指令フラグ144eに「1」を設定する構成である。そして、開始指令設定処理において確認指令フラグ144eに「1」が設定されているとともにラッチ済みステータス113に「1」が設定されている場合には、制御IC148が開始指令フラグ144cに「1」を設定して、当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得する構成である。このため、コントロール側CPU114に入力されている検知信号SG1が立ち上がってから12.8μsが経過する前に開始指令設定処理が実行されても、制御IC148が今回のスタートレバー41の操作に対応した乱数の数値情報を取得することができる。
次に、スタート検出センサ41aとコントロール側CPU114との接続が切断された状態で、制御IC148が当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するタイミングについて、図30のタイムチャートを参照しながら説明する。なお、t1~t5のタイミング、及びt8~t12のタイミングにおいて、スロットマシン10はゲーム開始可能な状態である。
図30(a)は制御IC148に入力されている検知信号SG1の状態を示し、図30(b)は信号記憶フラグ144dの状態を示し、図30(c)はコントロール側CPU114に入力されている検知信号SG1の状態を示し、図30(d)は乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれるタイミングを示し、図30(e)は制御IC148にて開始指令設定処理が実行されるタイミングを示し、図30(f)はラッチ済みステータス113の状態を示し、図30(g)は制御IC148が制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するタイミングを示し、図30(h)は確認指令フラグ144eの状態を示し、図30(i)はエラーカウンタ144bの状態を示し、図30(j)は制御IC148が遊技ホールの管理コンピュータに対して異常信号を送信するタイミングを示す。
図30(a)に示すように、t1のタイミングで遊技者がスタートレバー41を操作すると、制御IC148に入力されている検知信号SG1はLOW状態からHI状態に立ち上がる。図30(c)に示すように、スタート検出センサ41aとコントロール側CPU114との接続は切断されているため、コントロール側CPU114に入力されている検知信号SG1はLOW状態のままである。
図30(e)に示すように、検知信号SG1が立ち上がったt1のタイミングよりも後のタイミングであるt2のタイミングにおいて、開始指令設定処理が実行されると、図30(a)に示すように、当該t2のタイミングにおいて制御IC148に入力されている検知信号SG1はHI状態であるため、図30(b)に示すように、制御IC148は信号記憶フラグ144dに「1」を設定する。これにより、制御IC148において検知信号SG1の立ち上がりが検出された状態となる。
t2のタイミングはゲーム開始可能な期間であり、検知信号SG1の立ち上がりが検出されているが、図30(f)に示すように、ラッチ済みステータス113に「1」が設定されていない。このため、図30(g)に示すように、t2のタイミングにおいて制御IC148による乱数の取得は行われない。図30(h)に示すように、制御IC148は、t2のタイミングで行われる開始指令設定処理において確認指令フラグ144eに「1」を設定して今回の開始指令設定処理を終了する。
図30(e)に示すように、t2のタイミングで実行された開始指令設定処理の次回の開始指令設定処理は、t2のタイミングから約1.49ms後のt3のタイミングで実行される。遊技者によるスタートレバー41の操作は人の動作であるため開始指令設定処理が実行される間隔よりも長く、図30(a)に示すように、t3のタイミングにおいても、検知信号SG1はHI状態である。また、図30(h)に示すように、t3のタイミングにおいて、確認指令フラグ144eには「1」が設定されている。しかし、スタート検出センサ41aとコントロール側CPU114との接続が切断されているため、図30(f)に示すように、t3のタイミングにおいてもラッチ済みステータス113に「1」は設定されていない。また、図30(i)に示すように、t3のタイミングにおいて、エラーカウンタ144bの値は「0」である。このため、図30(h)に示すように、制御IC148はt3のタイミングで実行される開始指令設定処理において確認指令フラグ144eを「0」クリアして、エラー対応処理(図26)を行う。そして、図30(i)に示すように、制御IC148はt3のタイミングで実行されるエラー対応処理においてエラーカウンタ144bに「1」を加算する。
また、制御IC148は、t3のタイミングで実行されるエラー対応処理においてラッチ指示信号を送信する。当該ラッチ指示信号を受信したコントロール側CPU114はラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ指示信号を送信する。これにより、図30(d)に示すように、t3のタイミングの後であるt4のタイミングにおいて、コントロール側CPU114はラッチ信号を送信してラッチレジスタ102に記憶されている乱数の数値情報を更新するとともに、図30(f)に示すように、ラッチ済みステータス113に「1」を設定する。
図30(g)に示すように、t4のタイミングの後であるt5のタイミングにて実行される乱数取得処理(図29)において、制御IC148は当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得してゲームを開始する。また、図30(f)に示すように、制御IC148は同じt5のタイミングにおいて、ラッチ済みステータス113のCLR端子113cに対してパルス信号を送信してラッチ済みステータス113を「0」クリアする。
その後、図30(a)に示すように、t6のタイミングで制御IC148に入力されている検知信号SG1が立ち下がる。そして、図30(e)に示すように、t6のタイミングの後であるt7のタイミングにおいて開始指令設定処理が実行される。図30(a)に示すように、当該t7のタイミングにおいて制御IC148に入力されている検知信号SG1はLOW状態であるため、図30(b)に示すように、制御IC148は信号記憶フラグ144dを「0」クリアする。
その後、t5のタイミングで開始されたゲームが終了し、図30(a)に示すようにt8のタイミングで遊技者がスタートレバー41を操作すると、制御IC148に入力されている検知信号SG1が立ち上がる。そして、t8のタイミングの後のt9のタイミングにおいて、図30(e)に示すように開始指令設定処理が実行される。図30(a)に示すように、t9のタイミングにおいて制御IC148に入力されている検知信号SG1はHI状態であるため、図30(b)に示すように制御IC148はt9のタイミングで信号記憶フラグ144dに「1」を設定する。信号記憶フラグ144dが「0」から「1」に変化することにより、制御IC148において検知信号SG1の立ち上がりが検出された状態となる。
図30(f)に示すように、t9のタイミングにおいてラッチ済みステータス113の値は「0」であるため、図30(h)に示すように、制御IC148は確認指令フラグ144eに「1」を設定して今回の開始指令設定処理を終了する。
図30(e)に示すように、t9のタイミングの後であるt10のタイミングでは、t9のタイミングで実行された開始指令設定処理の次の回の開始指令設定処理が行われる。図30(h)に示すように、t10のタイミングにおいて確認指令フラグ144eには「1」が設定されている。また、図30(f)に示すように、t10のタイミングにおいてラッチ済みステータス113の値は「0」である。そして、図30(i)に示すように、t10のタイミングにおいてエラーカウンタ144bの値は「1」である。このような状況は、制御IC148にて検知信号SG1の立ち上がりが検出されたにも関わらず、当該検知信号SG1の立ち上がりを契機としてラッチ済みステータス113に「1」が設定されない事象が2回連続して発生した事を表している。当該事象が2回連続して発生する場合には、スタート検出センサ41aとコントロール側CPU114との接続が切断されている可能性が高い。
このため、図30(h)に示すように、制御IC148はt10のタイミングで確認指令フラグ144eを「0」クリアして、エラー対応処理を行う。制御IC148は図30(j)に示すように、t10のタイミングで行われるエラー対応処理において遊技ホールの管理コンピュータに対して異常信号を送信して、遊技ホールの管理者にコントロール側CPU114に入力されている検知信号SG1の挙動に異常が起きていることを報知する。
また、制御IC148はt10のタイミングで実行されるエラー対応処理においてラッチ指示信号を送信する。制御IC148からラッチ指示信号を受信したコントロール側CPU114は、ラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する。これにより、図30(d)に示すように、t11のタイミングにおいて乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる。また、図30(f)に示すように、コントロール側CPU114は同じt11のタイミングでラッチ済みステータス113に「1」を設定する。
その後、t12のタイミングで実行される抽選処理(図11)において、図30(g)に示すように、制御IC148は当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得する。また、図30(f)に示すように、同じt12のタイミングで制御IC148はラッチ済みステータス113を「0」クリアする。
このように、制御IC148に入力されている検知信号SG1のみが立ち上がり、コントロール側CPU114に入力されている検知信号SG1が立ち上がらない場合には、制御IC148において検知信号SG1の立ち上がりが検出されたタイミングに応じて制御IC148がラッチ指示信号を送信する。そして、コントロール側CPU114は当該ラッチ指示信号の受信を契機としてラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する。これにより、スタート検出センサ41aとコントロール側CPU114との接続が切断された状態においても、遊技者がスタートレバー41を操作したタイミングに応じた乱数の数値情報を用いて役の当否判定を行うことができる。
また、制御IC148において検知信号SG1の立ち上がりが検出されたにも関わらず、当該検知信号SG1の立ち上がりに応じてラッチ済みステータス113に「1」が設定されない事象が2回以上連続して発生した場合には、2回目以降のエラー対応処理において、制御IC148が遊技ホールの管理コンピュータに異常信号を送信する。これにより、コントロール側CPU114の入力端子TA3に入力されている検知信号SG1の挙動に異常がある状態で遊技が継続されていることを遊技ホールの管理者に報知することができる。
以上のとおり、ゲーム開始可能な状態で開始指令設定処理が実行され、制御IC148に入力されている検知信号SG1の立ち上がりが検出され、ラッチ済みステータス113に「1」が設定されていないと判定された場合には、確認指令フラグ144eに「1」を設定して、次回の開始指令設定処理で再びラッチ済みステータス113の状態を判定する。そして、確認指令フラグ144eに「1」を設定して終了した開始指令設定処理の次の回の開始指令設定処理において、ラッチ済みステータス113に「1」が設定されている場合には、制御IC148が当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得する構成である。このため、コントロール側CPU114に入力されている検知信号SG1が立ち上がってから12.8μsが経過する前に開始指令設定処理が実行された場合においても、今回のスタートレバー41の操作に対応する乱数の数値情報を用いた役の当否判定を実行することができる。
また、制御IC148に入力されている検知信号SG1の立ち上がりが検出されたにも関わらず、ラッチ済みステータス113に「1」が設定されない事象が発生した場合には、制御IC148がラッチ指示信号を送信する。そして、当該ラッチ指示信号を受信したコントロール側CPU114は、ラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する構成である。また、制御IC148に入力されている検知信号SG1の立ち上がりが検出されたにも関わらず、ラッチ済みステータス113に「1」が設定されない事象が2回以上連続して発生した場合には、2回目以降のエラー対応処理において、制御IC148が遊技ホールの管理コンピュータに対して異常信号を送信する構成である。これにより、スタート検出センサ41aとコントロール側CPU114との接続が切断された場合においても、制御IC148は、スタートレバー41の押下げ操作を契機としてラッチレジスタ102に書き込まれた乱数の数値情報の取得を続けることができる。また、遊技ホールの管理者は遊技者に不利にならないタイミングで本スロットマシン10のメンテナンスを実行することができる。
また、ゲーム開始可能な状態で実行される開始指令設定処理において、制御IC148に入力されている検知信号SG1の立ち上がりが検出されなかった場合には、ラッチ済みステータス113を「0」クリアするために、制御IC148がラッチ済みステータス113のCLR端子113cに対してパルス信号を送信する構成である。このため、遊技者がスタートレバー41を操作する前にコントロール側CPU114のみにノイズが入り、当該ノイズを契機としてラッチ済みステータス113に「1」が設定されても、ノイズが入ってから遊技者がスタートレバー41を操作するまでの間に開始指令設定処理が実行される場合には、当該開始指令設定処理においてラッチ済みステータス113が「0」クリアされる。ラッチ済みステータス113に「1」が設定されている状態でスタートレバー41が操作され、制御IC148が今回のスタートレバー41の操作に対応しない古い乱数の数値情報を取得する可能性を低減することができる。
<第2の実施形態の別形態>
上述した第2の実施形態のエラー対応処理(図26)において、エラーカウンタ144bの値が「1」であった場合(ステップS901:NO)に、制御IC148が乱数カウンタ105から乱数の数値情報を直接的に取得する構成としてもよい。ここで、制御IC148による直接的な乱数の取得とは、制御IC148が、ラッチレジスタ102を介さずに、乱数カウンタ用D-FF105a~105pのQ端子から出力されている乱数の数値情報を取得することを意味する。
図31(a)は、主制御基板141が備えている制御IC148と乱数カウンタ105との接続態様を説明するためのブロック図である。当該ブロック図を用いて本構成における主制御基板141の構成について説明する。なお、第2の実施形態における主制御基板141の構成と同じ構成については省略してある。図31(a)に示すように、本構成の主制御基板141において、乱数カウンタ用D-FF105a~105pのQ端子から出ている信号線は分岐してラッチレジスタ用D-FF102a~102pのD端子と制御IC148の入力端子TA6とに接続されている。このため、乱数カウンタ105に記憶されている乱数の数値情報はラッチレジスタ102と制御IC148の入力端子TA6とのそれぞれに対して出力されている。ラッチレジスタ102に対して出力されている乱数の数値情報は、ラッチレジスタ用D-FF102a~102pのCLK端子にパルス信号が送信されるタイミングにおいて、ラッチレジスタ102に書き込まれる。また、制御IC148の入力端子TA3に対して出力されている乱数の数値情報は、制御IC148に入力されている検知信号SG1が立ち上がった場合においてラッチ済みステータス113に「1」が設定されない状態となった場合に、制御IC148によって取得される。
ここで、ラッチレジスタ用D-FF102a~102pのQ端子から出力されている乱数の数値情報が入力されている制御IC148の入力端子TA3(図6)は、乱数カウンタ用D-FF105a~105pのQ端子から出力されている乱数の数値情報が入力されている制御IC148の入力端子TA6(図31(a))とは異なる入力端子である。このため、制御IC148は、ラッチレジスタ102から出力されている乱数の数値情報と乱数カウンタ105から出力されている乱数の数値情報とを識別して選択的に取得することができる。
制御IC148が乱数カウンタ用D-FF105a~105pのQ端子から出力されて制御IC148の入力端子TA6に入力されている乱数の数値情報を直接的に取得する場合には、上記第2の実施形態におけるエラー対応処理(図26)において、ステップS904の処理が省略される。本構成におけるエラー対応処理について、以下に具体的に説明する。
制御IC148は、エラーカウンタ144bの値が「0」である場合(ステップS901:YES)には、エラーカウンタ144bに「1」を加算した後(ステップS902)、開始指令フラグ144cに「1」を設定する(ステップS905)。そして、エラー状態フラグ144fに「1」を設定して(ステップS906)、本エラー対応処理を終了する。また、制御IC148は、エラーカウンタ144bの値が「1」である場合(ステップS901:NO)には、遊技ホールの管理コンピュータに対して異常信号を送信した後(ステップS903)、開始指令フラグ144cに「1」を設定する(ステップS905)。そして、エラー状態フラグ144fに「1」を設定して(ステップS906)、本エラー対応処理を終了する。
上述のとおり、本構成の制御IC148はコントロール側CPU114に対してラッチ指示信号の送信を行わない。本構成のコントロール側CPU114にて実行される管理動作は、上記第1の実施形態のコントロール側CPU114にて実行される管理動作(図19)と同じ処理構成である。
具体的には、先ずコントロール側CPU114に入力されている検知信号SG1がLOW状態となるまで待機し(ステップS701)、LOW状態となった場合(ステップS701:YES)には、当該検知信号SG1がHI状態となるまで待機する(ステップS702)。そして、検知信号SG1がHI状態となった場合(ステップS702:YES)には、タイマカウンタを利用して当該HI状態が継続される時間のカウントを開始する(ステップS703)。
検知信号SG1がHI状態を維持したまま12.8μsが経過した場合(ステップS704:YES,ステップS705:YES)には、タイマカウンタを利用した時間のカウントを停止する(ステップS706)。そして、ラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信するとともに(ステップS707)、ラッチ済みステータス113に「1」を設定して、再び検知信号SG1がLOW状態となるまで待機する最初の処理(ステップS701)に戻る。
また、検知信号SG1のHI状態が12.8μs未満でLOW状態に戻った場合(ステップS704:NO)には、タイマカウンタによる時間のカウントを停止し(ステップS709)、タイマカウンタをリセットする。そして、再び検知信号SG1がHI状態となるまで待機する2番目の処理(ステップS702)に戻る。
次に、本構成において制御IC148が乱数カウンタ105に記憶されている乱数の数値情報を直接的に取得する場合の乱数取得処理について、図31(b)のフローチャートを参照しながら説明する。
先ずステップS1201では、エラー状態フラグ144fに「1」が設定されているか否かについて判定する。ステップS1201にて、エラー状態フラグ144fに「1」が設定されている場合とは、今回のスタートレバー41の操作に対応する乱数の数値情報がラッチレジスタ102に書き込まれない場合である。この場合には、ステップS1202にてエラー状態フラグ144fを「0」クリアし、ステップS1203にて乱数カウンタ用D-FF105a~105pのQ端子から出力されて制御IC148の入力端子TA3(図6)に入力されている乱数の数値情報を取得して、本乱数取得処理を終了する。
また、ステップS1201にて、エラー状態フラグ144fに「1」が設定されていない場合とは、既に今回のスタートレバー41の操作に対応する乱数の数値情報がラッチレジスタ102に書き込まれている場合である。この場合には、ステップS1204にて、ラッチレジスタ102から出力されて制御IC148の入力端子TA6(図31(a))に入力されている乱数の数値情報を取得して、本乱数取得処理を終了する。
このように、本構成の制御IC148は2通りの方法で乱数を取得することができる。このうち、ラッチレジスタ用D-FF102a~102pのQ端子から出力されて制御IC148の入力端子TA3に入力されている乱数を当該制御IC148が取得する方法で取得される乱数を間接取得乱数とする。当該間接取得乱数は、コントロール側CPU114に入力されている検知信号SG1の立ち上がりが検出されてから12.8μs後に乱数カウンタ105に記憶されていた乱数である。間接取得乱数が取得されるタイミングは検知信号SG1が立ち上がるタイミングから一定の時間後に乱数カウンタ105に記憶されている乱数であり、当該一定の時間は12.8μsという比較的短い時間である。
一方、乱数カウンタ用D-FF105a~105pのQ端子から出力されて制御IC148の入力端子TA6に入力されている乱数を当該制御IC148が取得する方法で取得される乱数を直接取得乱数とする。当該直接取得乱数は、制御IC148で実行されるタイマ処理(図8)の中で取得される乱数である。直接取得乱数が取得されるタイミングは検知信号SG1が立ち上がるタイミングから不定の時間後に乱数カウンタ105に記憶されている乱数であり、当該不定の時間は1.49msという時間範囲の中にある。そして、1.49msという時間は12.8μsと比較した場合に長い時間である。
このため、間接取得乱数は直接取得乱数よりも遊技者によるスタートレバー41の操作タイミングを大きく反映した乱数である。本構成は、スタート検出センサ41aとコントロール側CPU114との接続が切断されていない状態においては間接取得乱数を用いて役の当否判定を実行する構成であるとともに、スタート検出センサ41aとコントロール側CPU114との接続が切断された状態においては役の当否判定に用いる乱数を直接取得乱数に切り替える構成である。
本構成により、遊技者によるスタートレバー41の操作タイミングを遊技結果に正確に反映できるとともに、スタート検出センサ41aとコントロール側CPU114との接続が切断された場合においても役の当否判定に用いる乱数をスタートレバー41の操作タイミングに応じて更新することができる。
<第3の実施形態>
本実施形態では、コントロール側CPU114がラッチ済みステータス113に「1」を設定するタイミングがゲーム開始可能な期間に限定される。また、制御IC148は、当該制御IC148に入力されている検知信号SG1がHI状態であり、ラッチ済みステータス113に「1」が設定されている場合にゲームを開始する。なお、上記第1の実施形態と同一の構成については基本的にその説明を省略する。
図32は、本実施形態における主制御基板141の構成を説明するためのブロック図である。図32に示すように、本実施形態の主側MPU142は制御IC148とハード乱数回路146とを備えている。そして、ハード乱数回路146はコントロール回路103と更新回路101とラッチレジスタ102とを備えている。
本実施形態の更新回路101は、上述した第1の実施形態の更新回路101(図6)と同じ構成である。このため、更新回路101はクロック回路104と乱数カウンタ105とを備えている。そして、本実施形態の乱数カウンタ105は、上述した第1の実施形態の乱数カウンタ105と同じ構成である。具体的には、乱数カウンタ105は16個の乱数カウンタ用D-FF105a~105p(図6)から構成されている。
また、本実施形態のラッチレジスタ102は、上述した第1の実施形態のラッチレジスタ102と同じ構成である。具体的には、ラッチレジスタ102は16個のラッチレジスタ用D-FF102a~102p(図6)から構成されている。
また、本実施形態のコントロール回路103は上述した第1の実施形態のコントロール回路103(図6)と同じ構成である。詳細には、コントロール回路103はコントロール側CPU114とラッチ済みステータス113とを備えている。コントロール側CPU114はプログラムを利用して処理を実行するCPUである。コントロール側CPU114のROM115には管理動作(図35)を実行するためのプログラムが記憶されているとともに、コントロール側CPU114のRAM116には情報を一時記憶しておくための記憶エリアが設定されている。
また、図32に示すように、本実施形態における主側RAM144はエラーカウンタ144bと開始指令フラグ144cとを備えている。また、制御IC148は出力端子TA7を備えているとともに、コントロール側CPU114は入力端子TB7を備えている。制御IC148の出力端子TA7とコントロール側CPU114の入力端子TB7とは信号線で接続されており、制御IC148の出力端子TA7から出力されている開始可能信号がコントロール側CPU114の入力端子TB7に入力されている。
制御IC148は、通常処理(図34)において、ゲーム開始可能な期間の開始タイミングとなった場合に開始可能信号を立ち上げるとともに、ゲーム開始可能な期間の終了タイミングとなった場合に開始可能信号を立ち下げる。このため、コントロール側CPU114は入力端子TB7に入力されている開始可能信号の状態を把握することにより、ゲーム開始可能な期間であるか否かについて判定することができる。本実施形態におけるコントロール側CPU114はゲーム開始可能な期間であることを1つの条件としてラッチ済みステータス113に「1」を設定する。なお、本実施形態における通常処理(図34)の詳細については後述する。
また、図32に示すように、コントロール側CPU114はラッチ済みステータス113のCLR端子113cに接続されている出力端子TB6を備えている。ここで、本実施形態における制御IC148はラッチ済みステータス113のCLR端子113cに接続されている出力端子を備えていない。本実施形態では、コントロール側CPU114によりラッチ済みステータス113の「0」クリアが行われる。
具体的には、コントロール側CPU114がラッチ済みステータス113に「1」を設定した後、一定の時間が経過する前に開始可能信号がLOW状態に立ち下がった場合には、制御IC148がラッチ済みステータス113に「1」を設定した後に実行された通常処理(図34)において、ゲームが開始されるタイミングとなったことを意味する。この場合には、当該立ち下がりのタイミングにおいて、出力端子TB6からラッチ済みステータス113のCLR端子113cに対してパルス信号を送信してラッチ済みステータス113を「0」クリアする。
また、コントロール側CPU114がラッチ済みステータス113に「1」を設定した後、一定の時間が経過しても開始可能信号がLOW状態に立ち下がらなかった場合には、コントロール側CPU114の入力端子TB1のみにノイズが入り、当該ノイズを契機としてコントロール側CPU114がラッチ済みステータス113に「1」を設定したことを意味する。
詳細には、コントロール側CPU114の入力端子TB1のみにノイズが入り、当該入力端子TB1に入力されている信号がLOW状態からHI状態に立ち上がり、当該HI状態が12.8μs維持された場合に、コントロール側CPU114はラッチレジスタ102に対してラッチ信号を送信するとともに、ラッチ済みステータス113のT端子113bに対してパルス信号を送信してラッチ済みステータス113に「1」を設定する。
この場合、制御IC148の入力端子TA1に入力されている検知信号SG1は立ち上がらないため、開始可能信号は立ち下がらない。コントロール側CPU114は、制御IC148の出力端子TA7から出力されて、コントロール側CPU114の入力端子TB7に入力されている信号に基づいてゲーム中であるか否かの判定を行う構成である。コントロール側CPU114が、ノイズを契機としてラッチ済みステータス113に「1」を設定し、ラッチ済みステータス113に「1」が設定されている状態が長く維持される場合には、ラッチ済みステータス113に「1」が設定されている状態において遊技者がスタートレバー41を操作することになる。
ラッチ済みステータス113に「1」が設定されている状態において、スタートレバー41が操作されると、制御IC148の入力端子TA1及びコントロール側CPU114の入力端子TB1に入力されている検知信号SG1がLOW状態からHI状態に立ち上がる。コントロール側CPU114の入力端子TB1に入力されている検知信号SG1がHI状態に立ち上がり、当該HI状態が12.8μs以上維持される場合には、検知信号SG1の立ち上がりから12.8μsが経過したタイミングにおいて、コントロール側CPU114はラッチレジスタ102に対してラッチ信号を出力するとともに、ラッチ済みステータス113のT端子113bに対してパルス信号を送信してラッチ済みステータス113に「1」を設定する。
この場合において、制御IC148の入力端子TA1に入力されている検知信号SG1が立ち上がり、当該検知信号SG1の立ち上がりから12.8μsが経過する前のタイミングにおいて開始指令設定処理が実行されると、当該開始指令設定処理が行われるタイミングにおいて制御IC148の入力端子TA1に入力されている検知信号SG1はHI状態であり、ラッチ済みステータス113には「1」が設定されているため、当該タイミングにおいて制御IC148は開始指令フラグ144cに「1」を設定する。このため、その後に行われる通常処理において、制御IC148がノイズの混入を契機としてラッチレジスタ102に書き込まれた乱数の数値情報を用いて役の抽選を実行する可能性がある。
これに対して、コントロール側CPU114がラッチ済みステータス113に「1」を設定したタイミングから一定の時間が経過するまでの間に当該コントロール側CPU114の入力端子TB7に入力されている開始可能信号がHI状態からLOW状態に立ち下がらなかった場合には、コントロール側CPU114がラッチ済みステータス113を「0」クリアする構成とすることにより、制御IC148がノイズの混入を契機としてラッチレジスタ102に書き込まれた乱数の数値情報を用いて役の当否抽選を実行する可能性を低減することができる。
ここで、上述した一定の時間とは、本スロットマシン10において、検知信号SG1が立ち上がった後、開始可能信号が立ち下がるまでの最大時間よりも長い時間であり、本実施形態においては5msとする。なお、本スロットマシン10において、検知信号SG1が立ち上がった後、開始可能信号が立ち下がるまでの最大時間は設計段階において実験的に決定される。
次に、図33を参照しながらタイマ割込み処理(図8)のステップS206で実行される開始指令設定処理を説明する。図33は、制御IC148において実行される開始指令設定処理を示すフローチャートである。
先ずステップS1301では、ゲーム開始可能な期間であるか否かについて判定し、ゲーム開始可能な期間でない場合(ステップS1301:NO)には、そのまま本開始指令設定処理を終了し、ゲーム開始可能な期間であると判定した場合(ステップS1301:YES)には、ステップS1302に進む。
ステップS1302では、制御IC148に入力されている検知信号SG1がHI状態であるか否かについて判定し、検知信号SG1がLOW状態である場合(ステップS1302:NO)にはそのまま本開始指令設定処理を終了する。検知信号SG1がHI状態である場合(ステップS1302:YES)には、ステップS1303にて、ラッチ済みステータス113に「1」が設定されているか否かについて判定する。ラッチ済みステータス113に「1」が設定されている場合(ステップS1303:YES)には、ゲームを開始する条件が成立したことを意味するため、ステップS1304にて、開始指令フラグ144cに「1」を設定し、エラーカウンタ144bを「0」クリアして、本開始指令設定処理を終了する。
ここで、本実施形態において、ゲームを開始する条件とは、制御IC148に入力されている検知信号SG1がHI状態である状況下において、ラッチ済みステータス113に「1」が設定されているという条件である。
また、ステップS1303にてラッチ済みステータス113に「1」が設定されていなかった場合には、ステップS1306~ステップS1309にて上記第1の実施形態の開始指令設定処理(図9)におけるステップS308~ステップS312と同じ処理を実行する。
具体的には、エラーカウンタ144bに「1」を加算した後(ステップS1306)、エラーカウンタ144bが「3」となった場合(ステップS1307:YES)には、エラーカウンタ144bを「0」クリアして(ステップS1308)、異常報知処理を実行する(ステップS1309)。また、「1」を加算した後のエラーカウンタ144bが「2」以下である場合(ステップS1307:NO)には、そのまま本開始指令設定処理を終了する。
このように、制御IC148は当該制御IC148に入力されている検知信号SG1がHI状態であること、及びラッチ済みステータス113に「1」が設定されていることを条件としてゲームを開始する構成である。このため、スタート検出センサ41aから出力されている検知信号SG1がHI状態に立ち上がってから12.8μsが経過してラッチレジスタ102に記憶されている乱数の数値情報が更新される前のタイミングにおいて開始指令設定処理が実行された場合に、次回の開始指令設定処理において再度ラッチ済みステータス113の状態を確認するためのフラグをセットする構成と比較して、制御IC148がゲームを開始するタイミングを把握するための処理負荷を軽減することができる。
次に、制御IC148において実行される通常処理について、図34を参照しながら説明する。先ずステップS1401では上記第1の実施形態の通常処理(図10)のステップS401と同じ処理が実行される。具体的には、次回のタイマ割込み処理(図8)を許可する割込み許可処理が実行される。
続くステップS1402では上記第1の実施形態の通常処理(図10)のステップS402と同じ処理が実行される。具体的には、開始待ち処理が実行される。ここで、本実施形態の開始待ち処理の中でメダル返却処理が実行される場合には、当該メダル返却処理の開始タイミングにおいて、制御IC148は開始指令フラグ144cを「0」クリアするとともに開始可能信号を立ち下げる。
メダル返却処理の開始タイミングにおいて開始指令フラグ144cを「0」クリアすることにより、再度メダルのベット数が規定数に達したタイミングにおいてスタートレバー41の操作が行われる前にゲームが開始される事態を回避することができる。また、開始可能信号を立ち下げることにより、メダル返却後にコントロール側CPU114がラッチ済みステータス113に「1」を設定する事態を回避することができる。
続くステップS1403では上記第1の実施形態の通常処理(図10)のステップS403と同じ処理が実行される。具体的には、ベット数が規定枚数に達していない場合(ステップS1403:NO)にはステップS1402に戻り、ベット数が規定枚数に達している場合(ステップS1403:YES)にはステップS1404に進む。
ステップS1404では、制御IC148の出力端子TA7(図32)から出力している開始可能信号がHI状態であるか否かについて判定する。開始可能信号がLOW状態である場合(ステップS1404:NO)には、ゲーム開始可能な期間の開始タイミングであることを意味するため、ステップS1405にて開始可能信号をHI状態に立ち上げる。これにより、当該開始可能信号を受信しているコントロール側CPU114がゲーム開始可能な期間の開始タイミングを把握することができる。
また、ステップS1404にて開始可能信号がHI状態である場合には、既にゲーム開始可能な期間が開始されていることを意味する。ステップS1404にて否定判定を行った後、又はステップS1405にて開始可能信号をHI状態に立ち上げた後、ステップS1406では開始指令フラグ144cに「1」が設定されているか否かについて判定し、開始指令フラグ144cに「1」が設定されていない場合(ステップS1406:NO)には、ステップS1402に戻る。
また、ステップS1406にて開始指令フラグ144cに「1」が設定されている場合(ステップS1406:YES)には、既に今回のスタートレバー41の操作に対応する乱数の数値情報が制御IC148の入力端子TA3に入力されていることを意味する。この場合には、ステップS1407にて開始指令フラグ144cを「0」クリアし、ステップS1408にて開始可能信号を立ち下げる。これにより、開始可能信号を受信しているコントロール側CPU114はゲーム開始可能な期間の終了タイミングであることを把握することができる。
続くステップS1409ではその他の処理を実行してステップS1401に戻る。その他の処理では、上記第1の実施形態の通常処理(図10)におけるステップS410~ステップS416の処理と同じ処理が実行される。
次に、コントロール側CPU114において実行される管理動作について、図35のフローチャートを参照しながら説明する。先ずステップS1501では、ゲーム開始可能な期間であるか否かについて判定する。具体的には、制御IC148に出力端子TA7から出力されてコントロール側CPU114の入力端子TB7に入力されている開始可能信号がLOW状態である場合にはゲーム開始可能な期間外であると判定して開始可能信号がHI状態に立ち上がるまで待機する。また、開始可能信号がHI状態である場合にはゲーム開始可能な期間であると判定してステップS1502に進む。
ステップS1502~ステップS1510では、上述した第1の実施形態における管理動作(図19)のステップS701~ステップS708と同じ処理が実行される。具体的には、コントロール側CPU114に入力されている検知信号SG1がLOW状態となるまで待機する(ステップS1502)。コントロール側CPU114に入力されている検知信号SG1がLOW状態となった場合(ステップS1502:YES)には、当該検知信号SG1がHI状態となるまで待機する(ステップS1503)。
コントロール側CPU114に入力されている検知信号SG1がHI状態となった場合(ステップS1503:YES)には、タイマカウンタを利用して検知信号SG1がHI状態を維持する時間のカウントを開始する(ステップS1504)。本実施形態では当該カウントを第1カウントとする。第1カウントを開始した後、コントロール側CPU114に入力されている検知信号SG1のHI状態が12.8μs以上維持されるか否かについて判定する(ステップS1505,ステップS1506)。そして、当該検知信号SG1のHI状態の継続時間が12.8μs未満であった場合(ステップS1505:NO)には、第1カウントを停止するとともにタイマカウンタをリセットして(ステップS1507)、ステップS1503に戻る。
また、当該検知信号SG1が12.8μs以上HI状態を維持したと判定した場合(ステップS1505:YES,ステップS1506:YES)には、第1カウントを停止するとともにタイマカウンタをリセットする(ステップS1508)。そして、ラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信し(ステップS1509)、ラッチ済みステータス113に「1」を設定する(ステップS1510)。
ステップS1510にてラッチ済みステータス113に「1」を設定した後、ステップS1511ではタイマカウンタを利用してラッチ済みステータス113に「1」が設定されている状態が継続される時間のカウントを開始する。当該カウントを第2カウントとする。続くステップS1512では開始可能信号がLOW状態であるか否かについて判定し、開始可能信号がHI状態である場合(ステップS1512:NO)には、ステップS1513にてラッチ済みステータス113に「1」が設定されてから5msが経過したか否かについて判定し、5msが経過していない場合にはステップS1512に戻る。
ステップS1512にて開始可能信号がLOW状態である場合には、ゲーム開始可能な期間が終了したことを意味するため、ステップS1514にて第2カウントを停止するとともにタイマカウンタをリセットする。そして、ステップS1515にてラッチ済みステータス113のCLR端子113cに対してパルス信号を送信してラッチ済みステータス113を「0」クリアしてステップS1501に戻る。
また、ステップS1513にて肯定判定を行った場合には、ラッチ済みステータス113に「1」が設定されてから5msが経過するまでの間に制御IC148で実行された開始指令設定処理において開始指令フラグ144cに「1」が設定されなかったことを意味する。このような状態は、コントロール側CPU114の入力端子TB1にノイズが混入し、当該ノイズの混入を契機としてラッチ済みステータス113に「1」が設定された場合に起こる。
この場合には、ステップS1516にて第2カウントを停止するとともにタイマカウンタをリセットし、ステップS1517にてラッチ済みステータス113のCLR端子113cに対してパルス信号を送信してラッチ済みステータス113を「0」クリアして、ステップS1502に戻る。
このように、コントロール側CPU114にてゲーム開始可能な期間であるか否かを判定し、ゲーム開始可能な期間であることを1つの条件としてラッチ済みステータス113に「1」を設定する構成である。このため、制御IC148が開始指令設定処理を実行するための処理負荷を軽減することができる。
また、コントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態になる立ち上がりを検出することがラッチ済みステータス113に「1」を設定するための条件の1つである。このため、スタートレバー41の押下げ操作が行われ、当該押下げ操作が長時間継続された場合には、押下げ操作の開始タイミングに応じてラッチ済みステータス113に「1」が設定される処理が1度だけ行われる。押下げ操作が継続されたことに対応して、ラッチ済みステータス113に「1」が設定される処理が繰り返し行われることはない。
また、ゲーム開始可能な期間であることがラッチ済みステータス113に「1」を設定するための条件の1つである。このため、ゲーム開始可能な期間外にスタートレバー41の押下げ操作が行われても、当該押下げ操作を契機としてラッチ済みステータス113に「1」が設定されることはない。
ここで、開始可能信号をLOW状態に立ち下げる処理は、制御IC148にて行われる通常処理(図34)のステップS1408の処理である。また、当該ステップS1408の処理は、開始指令フラグ144cに「1」が設定されていることを条件として行われる。そして、当該開始指令フラグ144cに「1」を設定する処理(開始指令設定処理(図33)におけるステップS1304の処理)は、ラッチ済みステータス113に「1」が設定されていることを1つの条件として行われる。
このため、本管理動作のステップS1501にて開始可能信号がHI状態であると判定された後、ステップS1510にてラッチ済みステータス113に「1」が設定されるまでの間に開始可能信号がLOW状態に立ち下がることはない。例えば、ステップS1502にて検知信号SG1がLOW状態となるまで待機している間、ステップS1503にて検知信号SG1がHI状態となるまで待機している間、及びステップS1505,ステップS1506にて検知信号SG1のHI状態が12.8μs以上継続したと判定されるまで待機している間に開始可能信号がLOW状態に立ち下がることはない。
また、ゲーム開始可能な期間であること、及びコントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がることを一部の条件としてラッチ済みステータス113に「1」を設定する構成である。このため、ゲーム中にスタートレバー41の押下げ操作が開始され、当該押下げ操作が継続された状態でゲーム開始可能な期間となった場合には、当該押下げ操作を契機としてラッチ済みステータス113に「1」が設定されることない。本スロットマシン10では、ゲーム開始可能な状態において、スタートレバー41が操作されることを1つの条件として、ゲームが開始される。
次に、制御IC148が当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するタイミングについて、図36のタイムチャートを参照しながら説明する。図36(a)は制御IC148に入力されている検知信号SG1の状態を示し、図36(b)はコントロール側CPU114に入力されている検知信号SG1の状態を示し、図36(c)は乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれるタイミングを示し、図36(d)はラッチ済みステータス113の状態を示し、図36(e)は制御IC148において開始指令設定処理が実行されるタイミングを示し、図36(f)は制御IC148が当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得するタイミングを示し、図36(g)は開始指令フラグ144cの状態を示し、図36(h)はゲーム開始可能な期間を示し、図36(i)はエラーカウンタ144bの状態を示す。
t1のタイミングでコントロール側CPU114の入力端子TB1のみにノイズが混入すると、図36(a)に示すように、コントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がる。当該検知信号SG1のHI状態はt3のタイミングまで継続される。t1のタイミングから12.8μs後のタイミングであるとともにt3のタイミングの前のタイミングであるt2のタイミングにおいてコントロール側CPU114はラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信するとともに、ラッチ済みステータス113のT端子113bに対してパルス信号を送信する。これにより、図36(c)に示すように、t2のタイミングにおいて乱数カウンタ105に記憶されている乱数がラッチレジスタ102に書き込まれるとともに、図36(d)に示すように、ラッチ済みステータス113に「1」が設定される。
図36(e)に示すように、t3のタイミングの後であるt4のタイミングにて制御IC148で開始指令設定処理が実行される。図36(a)に示すように、当該t4のタイミングにおいて制御IC148に入力されている検知信号SG1はLOW状態であるため、図36(g)に示すように、制御IC148はt4のタイミングにおいて開始指令フラグ144cに「1」を設定しない。この場合、図36(d)に示すように、t4のタイミングの後であるとともにt3のタイミングから5msが経過したタイミングであるt5のタイミングにおいてコントロール側CPU114はラッチ済みステータス113を「0」クリアする。
図36(a),(b)に示すように、t5のタイミングの後であるt6のタイミングにおいてスタートレバー41が押下げ操作されて制御IC148及びコントロール側CPU114に入力されている検知信号SG1がLOW状態からHI状態に立ち上がる。図36(e)に示すように、t6のタイミングの後のタイミングであるとともに、t6のタイミングから12.8μsが経過したt8のタイミングの前であるt7のタイミングにおいて開始指令設定処理が実行される。
当該t7のタイミングにおいて、図36(a)に示すように制御IC148に入力されている検知信号SG1はHI状態であるが、図36(d)に示すようにラッチ済みステータス113に「1」は設定されていないため、図36(g)に示すように当該t7のタイミングにおいて制御IC148は開始指令フラグ144cに「1」を設定しない。図36(i)に示すように、制御IC148はt7のタイミングにおいてエラーカウンタ144bに「1」を加算する。
その後、t8のタイミングにおいてコントロール側CPU114が乱数カウンタ用D-FF102a~102pのCLK端子にラッチ信号を送信するとともにラッチ済みステータス113のT端子113bにパルス信号を送信することにより、図36(c)に示すように乱数カウンタ105に記憶されている乱数がラッチレジスタ102に書き込まれるとともに、図36(d)に示すようにラッチ済みステータス113に「1」が設定される。
その後、図36(e)に示すように、t9のタイミングで開始指令設定処理が実行される。当該t9のタイミングにおいて、図36(a)に示すように制御IC148に入力されている検知信号SG1はHI状態であるとともに、図36(d)に示すようにラッチ済みステータス113には「1」が設定されている。このため、図36(g)に示すように、制御IC148は当該t9のタイミングにおいて開始指令フラグ144cに「1」を設定し、図36(i)に示すようにエラーカウンタ144bを「0」クリアする。
t9のタイミングの後であるt10のタイミングで実行される通常処理において、制御IC148は図36(g)に示すように開始指令フラグ144cを「0」クリアし、図36(h)に示すように開始可能信号をLOW状態に立ち下げてゲーム開始可能な期間を終了させる。
コントロール側CPU114は開始可能信号が立ち下がるt9のタイミングにおいて図36(d)に示すようにラッチ済みステータス113を「0」クリアする。また、制御IC148はt9のタイミングにおいて実行される抽選処理において当該制御IC148の入力端子TA3に入力されている乱数の数値情報を取得する。
このように、コントロール側CPU114のみに入るノイズを契機としてラッチ済みステータス113に「1」が設定された場合には、5ms後にラッチ済みステータス113が「0」クリアされる構成である。このため、ラッチ済みステータス113に「1」が設定されている状態でスタートレバー41が操作されて制御IC148が古い乱数を取得する事態を回避することができる。
また、制御IC148は当該制御IC148に入力されている検知信号SG1がHI状態である場合には常にラッチ済みステータス113に「1」が設定されているか否かの判定を行う構成である。このため、スタート検出センサ41aから出力される検知信号SG1の立ち上がり後、12.8μsが経過する前に開始指令設定処理が実行された場合においても、制御IC148は今回のスタートレバー41の操作に対応する乱数を取得することができる。
次に、スタート検出センサ41aとコントロール側CPU114の入力端子TB1との接続が切断された状態でスタートレバー41が押下げ操作される場合について、図37のタイムチャートを参照しながら説明する。図37(a)は制御IC148に入力されている検知信号SG1を示し、図37(b)は制御IC148にて実行される開始指令設定処理のタイミングを示し、図37(c)はエラーカウンタ144bの状態を示し、図37(d)は異常報知処理が実行されるタイミングを示す。ここで、スタート検出センサ41aとコントロール側CPU114の入力端子TB1との接続は切断されている。また、t1~t4のタイミングはゲーム開始可能な期間である。
図37(a)に示すように、t1のタイミングでスタートレバー41が操作されると、制御IC148に入力されている検知信号SG1がLOW状態からHI状態に立ち上がる。その後、図37(b)に示すようにt2のタイミングと、当該t2のタイミングから約1.49ms後のt3のタイミングとにおいて開始指令設定処理が実行される。図37(a)に示すようにt2~t4のタイミングにおいて制御IC148に入力されている検知信号SG1はHI状態であるが、コントロール側CPU114に入力されている検知信号SG1が立ち上がらないため、ラッチ済みステータス113に「1」は設定されない。
このため、図37(c)に示すようにt2のタイミングとt3のタイミングとのそれぞれにおいてエラーカウンタ144bに「1」が加算される。t4のタイミングにおいて実行される開始指令設定処理において、エラーカウンタ144bに「1」が加算され、エラーカウンタ144bの値が「3」となることにより、制御IC148は図37(c)に示すように当該t4のタイミングにおいてエラーカウンタ144bを「0」クリアし、図37(d)に示すように異常報知処理を実行することにより、ラッチ済みステータス113に「1」が設定されない状態となっていることを遊技ホールの管理者に対して報知する。
このように、開始指令設定処理において、制御IC148に入力されている検知信号SG1がHI状態であると判定されるとともにラッチ済みステータス113に「1」が設定されていないと判定される事象が連続して3回発生した場合に異常報知処理を実行する構成である。このため、ラッチ済みステータス113に「1」が設定されない状態となり、スタートレバー41の操作に対応しない古い乱数を用いた役の当否判定が繰り返される事態を回避することができる。
以上のとおり、コントロール側CPU114においてラッチ済みステータス113に「1」を設定するための条件として、ゲーム開始可能な期間であるという条件と、コントロール側CPU114に入力されている検知信号SG1の立ち上がりが検出されるという条件と、コントロール側CPU114に入力されている検知信号SG1のHI状態が立ち上がりの検出から12.8μs以上継続されるという条件が設定されている構成である。このため、制御IC148が開始指令設定処理において開始指令フラグ144cに「1」を設定するための条件は、制御IC148に入力されている検知信号SG1がHI状態であるという条件と、ラッチ済みステータス113に「1」が設定されている状態であるという条件とに絞られる。これにより、制御IC148が開始指令フラグ144cに「1」を設定するための処理負荷を低減することができる。
また、コントロール側CPU114がラッチ済みステータス113に「1」を設定するタイミングをゲーム開始可能な期間のみに限定し、制御IC148は、当該制御IC148に入力されている検知信号SG1がHI状態であるという条件と、ラッチ済みステータス113に「1」が設定されているという条件が共に満たされた場合に、制御IC148の入力端子TA3に入力されている乱数の数値情報を取得する。このため、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれる前に開始指令設定処理が実行される場合においても、制御IC148はスタートレバー41の操作に対応する乱数を取得することができる。
制御IC148は、開始指令設定処理において、当該制御IC148に入力されている検知信号SG1がHI状態であることを1つの条件として、制御IC148の当該入力端子TA3に入力されている乱数の数値情報を取得し、ゲームを開始する。制御IC148がゲームを開始するタイミングにおいて、遊技者はスタートレバー41を押下げている状態であるため、各処理が行われるタイミングがずれたことに起因して制御IC148が乱数の数値情報を取得するタイミングが遅れたとしても、遊技者がスタートレバー41の押下げ操作を継続している状態でゲームを開始することができる。
詳細には、遊技者がスタートレバー41の押下げ操作を開始した後、ラッチ済みステータス113に「1」が設定されるよりも前のタイミングで開始指令設定処理が実行された場合には、当該開始指令設定処理の次の回の開始指令設定処理において開始指令フラグ144cに「1」が設定されて、ゲームが開始される。
このため、遊技者がスタートレバー41を操作してから最初に実行される開始指令設定処理で開始指令フラグ144cに「1」が設定されてゲームが開始される場合と、遊技者がスタートレバー41を操作してから2回目に実行される開始指令設定処理で開始指令フラグ144cに「1」が設定されてゲームが開始される場合とがある。2回目の開始指令設定処理で開始指令フラグ144cに「1」が設定される場合には、最初の開始指令設定処理で開始指令フラグ144cに「1」が設定される場合よりもゲームが開始されるタイミングが遅れる。
しかし、いずれの場合においても、ゲームが開始されるタイミングにおいて、遊技者はスタートレバー41の押下げ操作を継続している状態である。このため、遊技者によるスタートレバー41の押下げ操作が終了した後にゲームが開始され、ゲームの開始タイミングについて遊技者に違和感を与えることを回避することができる。
また、ラッチ済みステータス113に「1」が設定されてから5msが経過したタイミングにおいて、コントロール側CPU114がラッチ済みステータス113を「0」クリアする構成とすることにより、ノイズを契機としてラッチ済みステータス113に「1」が設定された状態となり、当該状態が維持されたままスタートレバー41が操作されて制御IC148が古い乱数を取得することを回避することができる。
コントロール側CPU114は、ゲーム開始可能な状態であること、及びコントロール側CPU114において検知信号SG1の立ち上がりが検出されることをラッチレジスタ用D-FF102a~102pのCLK端子に対してパルス信号を送信するための条件の一部としている。このため、遊技者がゲーム中からスタートレバー41の押下げ操作を継続し、スタートレバー41が押下げられた状態でゲーム開始可能な期間の開始タイミングを迎えても、当該開始タイミングの直後にゲームが開始されることはない。ゲーム開始可能な期間内において、スタートレバー41が操作された場合においてのみ、ゲームが開始される態様とすることができる。
<第4の実施形態>
本実施形態におけるハード乱数回路146は2つのラッチレジスタ407,408(図39)を備えている。2つのラッチレジスタ407,408には、異なるタイミングで異なる乱数の数値情報が書き込まれる。2つのラッチレジスタ407,408に書き込まれた2つの乱数の数値情報は、異なる抽選に用いられる。なお、上記第1の実施形態と同一の構成については基本的にその説明を省略する。
先ず図38を参照しながら、本実施形態において入賞となる図柄の組合せと、入賞となった場合に付与される特典との対応関係について、上記第1の実施形態における対応関係(図4)とは異なる点を説明する。
本実施形態では、チェリー役として第1チェリー役と第2チェリー役とが存在する。先ず第1チェリー役について説明する。本実施形態において、第1チェリー当選となった場合には、遊技者にとって有利なAT状態ST3(図47)の準備状態ST31(図47)となる。本実施形態において第1チェリー当選となり、さらに第1チェリー入賞となった場合には、遊技媒体の付与が行われる。つまり、第1チェリー入賞は小役入賞である。
詳細には、メインラインML上において左リール32Lの停止図柄が「チェリー」図柄となった場合、中リール32Mの停止図柄及び右リール32Rの停止図柄が「チェリー」図柄以外の図柄(「ベル」図柄、「スイカ」図柄、「リプレイ」図柄、「赤7」図柄、及び「白7」図柄)のいずれであったとしても第1チェリー入賞となる。第1チェリー入賞となった場合における遊技媒体の付与対象数は、BB状態以外の遊技状態であれば「2」となる。一方、第1チェリー入賞はBB状態においては成立対象から除外される。
一方、第1チェリー当選となり、第1チェリー入賞とならなかった場合には、遊技媒体の付与が行われない。この場合、メインラインML上における左リール32Lの停止図柄と、中リール32Mの停止図柄と、右リール32Rの停止図柄との組合せは、この場合のみにおいて揃う停止図柄の組合せである。このため、遊技者は停止図柄の組合せを見ることにより、第1チェリー当選となったこと、及び第1チェリー入賞とならなかったことを把握することができる。
ここで、AT状態ST3が継続するゲーム数として設定されているゲーム数を継続可能ゲーム数とする。AT状態ST3ではない状態において第1チェリー当選となった場合には、継続可能ゲーム数として「30」が設定される。また、AT状態ST3において第1チェリー当選となった場合には、設定されている継続可能ゲーム数に「30」が加算される。AT状態ST3の準備状態ST31において、第2RTモードへ移行した場合にAT状態ST3のベース状態ST32(図47)となる。継続可能ゲーム数は準備状態ST31である間は減算されず、ベース状態ST32となった場合に1ゲームが終了する度に「1」が減算される。当該AT状態ST3の詳細については後述する。
次に、第2チェリー役について説明する。本実施形態において、第2チェリー当選となった場合には、遊技者にとって有利なAT状態ST3(図47)の準備状態ST31(図47)となる。本実施形態において第2チェリー当選となり、さらに第2チェリー入賞となった場合には、遊技媒体の付与が行われる。つまり、第2チェリー入賞は小役入賞である。
詳細には、メインラインML上において左リール32Lの停止図柄が「チェリー」図柄であり、中リール32Mの停止図柄が「チェリー」図柄であり、右リール32Rの停止図柄が「チェリー」図柄である場合、第2チェリー入賞となる。第2チェリー入賞となった場合における遊技媒体の付与対象数は、BB状態以外の遊技状態であれば「2」となる。一方、第2チェリー入賞はBB状態においては成立対象から除外される。
一方、第2チェリー当選となり、第2チェリー入賞とならなかった場合には、遊技媒体の付与が行われない。この場合、メインラインML上における左リール32Lの停止図柄と、中リール32Mの停止図柄と、右リール32Rの停止図柄との組合せは、この場合のみにおいて揃う停止図柄の組合せである。このため、遊技者は停止図柄の組合せを見ることにより、第2チェリー当選となったこと、及び第2チェリー入賞とならなかったことを把握することができる。
AT状態ST3ではない状態において第2チェリー当選となった場合には、継続可能ゲーム数として「300」が設定される。また、AT状態ST3において第1チェリー当選となった場合には、設定されている継続可能ゲーム数に「300」が加算される。当該AT状態ST3の詳細については後述する。
次に、図39を参照しながら、本実施形態の主制御基板141の構成について、上記第1の実施形態の主制御基板141(図6)とは異なる点を説明する。図39は、本実施形態における主制御基板141の構成を示すブロック図である。
図39に示すように、主側MPU142は制御IC148とハード乱数回路146とを備えている。先ず制御IC148の構成について説明する。制御IC148は、当該制御IC148により実行される各種の制御プログラムや固定値データを記憶した主側ROM143と、当該主側ROM143内に記憶される制御プログラムの実行に際して各種のデータ等を一時的に記憶するためのメモリである主側RAM144とを備えている。そして、本実施形態における主側RAM144は、開始可能フラグ144aと、信号記憶フラグ144dと、第1開始指令フラグ144gと、第2開始指令フラグ144hとを備えている。また、主側RAM144は図示しない加算用乱数カウンタを備えている。当該加算用乱数カウンタでは加算抽選に用いられる加算用乱数が更新されている。主側RAM144の加算用乱数カウンタは、更新タイミングとなる度に前回値に「1」が加算され、最大値である「65535」に達した後「0」に戻るループカウンタである。制御IC148は、1.49ms毎に実行するタイマ割込み処理(図8)において加算用乱数を更新する。加算抽選は、AT状態ST3のベース状態ST32で行われるゲームにおいて、スイカ役に当選した場合に行われ、当該加算抽選において当選した場合には継続可能ゲーム数が加算される。
図39に示すように、スタート検出センサ41aと制御IC148とは1本の信号線で接続されている。スタート検出センサ41aからは検知信号SG2が出力されている。当該検知信号SG2は、スタートレバー41が操作されていない状態ではLOW状態であり、スタートレバー41が押下げ操作された場合にHI状態となる信号である。
第1開始指令フラグ144gは、制御IC148に入力されている検知信号SG2の立ち上がりが検出されることを1つの条件として「1」が設定されるフラグである。制御IC148は、第1開始指令フラグ144gに「1」が設定されていることを1つの条件として1つ目の乱数である第1乱数の数値情報を取得する。また、第2開始指令フラグ144hは、制御IC148に入力されている検知信号SG2の立ち下がりが検出されることを1つの条件として「1」が設定されるフラグである。制御IC148は、第2開始指令フラグ144hに「1」が設定されることを契機として2つ目の乱数である第2乱数の数値情報を取得する。
なお、本実施形態の主側RAM144は、上記第1の実施形態の主側RAM144とは異なり、エラーカウンタ144b(図5)及び開始指令フラグ144c(図5)を備えていない。
次に、ハード乱数回路146の構成について説明する。図39に示すように、本実施形態のハード乱数回路146は、乱数カウンタ105を備えている更新回路101と、乱数カウンタ105に記憶されている乱数の数値情報が一時的に書きこまれるラッチレジスタ407,408と、入力信号がHI状態に立ち上がり、当該HI状態が12.8μs継続した場合にラッチレジスタ407,408に対してラッチ信号を送信する管理回路403,404と、を備えている。詳細には、本実施形態のハード乱数回路146は、ラッチレジスタとして第1ラッチレジスタ407及び第2ラッチレジスタ408を備えているとともに、管理回路として第1管理回路403及び第2管理回路404を備えている。
図39に示すように、スタート検出センサ41aから出る1本の信号線は主制御基板141上の2つの分岐点171,172において分岐している。詳細には、スタート検出センサ41aから出た信号線は主制御基板141上の第1分岐点171にて2本に分岐している。第1分岐点171にて分岐した信号線の一方は制御IC148の入力端子TA1に接続されている。このため、制御IC148の入力端子TA1にはスタート検出センサ41aから出力されている検知信号SG2が入力されている。
また、第1分岐点171で分岐した信号線の他方は主制御基板141上の第2分岐点172にて2本に分岐している。第2分岐点172にて分岐した信号線の一方は第1管理回路403に接続されているとともに、第2分岐点172にて分岐した信号線の他方は主制御基板141上に配置されている反転回路431を介して第2管理回路404に接続されている。このため、第1管理回路403には検知信号SG2が入力されているとともに、第2管理回路404には検知信号SG2が反転することにより生成される反転検知信号SG3が入力されている。
第1管理回路403は0.1μs単位で設定値から「1」が減算されるタイマカウンタを備えているハード回路である。当該タイマカウンタには予め「128」が設定されている。第1管理回路403では、当該第1管理回路403に入力されている信号がLOW状態からHI状態に立ち上がった場合にタイマカウンタによるカウントダウンが開始される。当該タイマカウンタによるカウントダウンは第1管理回路403に入力されている検知信号SG2がHI状態を維持している場合にタイマカウンタの値が「0」となるまで継続される。そして、タイマカウンタの値が「0」となった場合に第1管理回路403から第1ラッチレジスタ407に対してラッチ信号が送信される。この場合、タイマカウンタはリセットされて初期値である「128」が設定されている状態となる。タイマカウンタがリセットされた場合、第1管理回路403に入力されている検知信号SG2が再び立ち上がるまで初期値が設定されている状態が維持される。また、第1管理回路403に入力されている検知信号SG2がLOW状態からHI状態に立ち上がることでタイマカウンタによるカウントダウンが開始され、当該タイマカウンタの値が「0」となる前に検知信号SG2がLOW状態に立ち下がった場合には、タイマカウンタによるカウントダウンが停止する。この場合、タイマカウンタはリセットされて初期値が設定されている状態となる。
第2管理回路404は上述した第1管理回路403と同じ構成である。当該第2管理回路404には反転検知信号SG3が入力されている。このため、反転検知信号SG3がHI状態に立ち上がり、当該HI状態が12.8μs維持されたタイミングにおいて第2管理回路404から第2ラッチレジスタ408に対してラッチ信号が出力される。
また、本実施形態における更新回路101は上記第1の実施形態における更新回路101と同じ構成である。具体的には、更新回路101はクロック回路104と乱数カウンタ105とを備えている。クロック回路104は16MHzのクロック信号を出力する。そして、乱数カウンタ105に記憶されている乱数の数値情報は当該クロック信号が立ち上がるタイミングにおいて更新される。また、乱数カウンタ105は16個の乱数カウンタ用D-FF105a~105p(図6)から構成されており、2バイトの記憶領域を備えている。乱数カウンタ105に記憶される乱数は16桁の2進数である。
また、第1ラッチレジスタ407と第2ラッチレジスタ408とのそれぞれは、上記第1の実施形態におけるラッチレジスタ102と同じ構成である。具体的には、第1ラッチレジスタ407及び第2ラッチレジスタ408はそれぞれ16個のD-FFから構成されており、2バイトの記憶領域を備えている。第1ラッチレジスタ407を構成しているD-FFを第1ラッチ用D-FF407a~407pとするとともに、第2ラッチレジスタ408を構成しているD-FFを第2ラッチ用D-FF408a~408pとする。第1ラッチレジスタ407及び第2ラッチレジスタ408のそれぞれには16桁の2進数が記憶される。
乱数カウンタ用D-FF105a~105pのQ端子から出る1本の信号線は途中で2本に分岐しており、分岐後の一方の信号線は第1ラッチレジスタ用D-FF407a~407pのD端子に接続されているとともに、分岐後の他方の信号線は第2ラッチレジスタ用D-FF408a~408pのD端子に接続されている。詳細には、乱数カウンタ105においてn桁目の数値情報を記憶する乱数カウンタ用D-FF105a~105pのQ端子から出る1本の信号線は、第1ラッチレジスタ407においてn桁目の数値情報を記憶する第1ラッチ用D-FF407a~407pのD端子と、第2ラッチレジスタ408においてn桁目の数値情報を記憶する第2ラッチ用D-FF408a~408pのD端子と、に接続されている。ここで、nは1~16の自然数である。
第1ラッチ用D-FF407a~407pのCLK端子は第1管理回路403に接続されているとともに、第2ラッチ用D-FF408a~408pのCLK端子は第2管理回路404と接続されている。詳細には、第1管理回路403から出る1本の信号線が16本に分岐して第1ラッチ用D-FF407a~407pのCLK端子に接続されているとともに、第2管理回路404から出る1本の信号線が16本に分岐して第2ラッチ用D-FF408a~408pのCLK端子に接続されている。また、図39に示すように、第1ラッチ用D-FF407a~407pのQ端子は制御IC148の入力端子TA8に接続されているとともに、第2ラッチ用D-FF408a~408pのQ端子は制御IC148の入力端子TA9に入力されている。
このため、第1管理回路403から第1ラッチ用D-FF407a~407pのCLK端子に対してラッチ信号が送信されることにより、乱数カウンタ105に記憶されている乱数の数値情報が第1ラッチレジスタ407に書き込まれるとともに、制御IC148の入力端子TA8に対して出力される。また、第2管理回路404から第2ラッチ用D-FF408a~408pのCLK端子に対してラッチ信号が送信されることにより、乱数カウンタ105に記憶されている乱数の数値情報が第2ラッチレジスタ408に書き込まれるとともに、制御IC148の入力端子TA9に対して出力される。
スタート検出センサ41aから出力されている検知信号SG2の状態と第1管理回路403及び第2管理回路404からラッチ信号が出力されるタイミングとの関係について、図40のタイムチャートを参照しながら説明する。図40(a)はスタートレバー41の状態を示し、図40(b)は第1管理回路403に入力されている検知信号SG2の状態を示し、図40(c)は第1管理回路403におけるタイマカウンタの状態を示し、図40(d)は第1管理回路403が第1ラッチレジスタ407にラッチ信号を送信するタイミングを示し、図40(e)は第2管理回路404に入力されている反転検知信号SG3の状態を示し、図40(f)は第2管理回路404におけるタイマカウンタの状態を示し、図40(g)は第2管理回路404が第2ラッチレジスタ408にラッチ信号を送信するタイミングを示す。
図40(a)に示すようにt1のタイミングにおいてスタートレバー41が押下げ操作されると、図40(b)に示すように、第1管理回路403に入力されている検知信号SG2がLOW状態からHI状態に立ち上がる。そして、図40(c)に示すように、当該t1のタイミングで第1管理回路403におけるタイマカウンタによる時間のカウントが開始される。当該タイマカウンタでは、0.1μs毎に初期値の「128」から「1」が減算される。また、図40(e)に示すように、t1のタイミングにおいて第2管理回路404に入力されている反転検知信号SG3はHI状態からLOW状態に立ち下がる。
図40(b)に示すよう、第1管理回路403に入力されている検知信号SG2のHI状態はt1のタイミングからt3のタイミングまで継続される。ここで、t3のタイミングはt1のタイミングから12.8μsが経過したt2のタイミングよりも後のタイミングである。このため、図40(c)に示すように、第1管理回路403におけるタイマカウンタによる時間のカウントはt1のタイミングから継続され、t1のタイミングから12.8μsが経過したt2のタイミングにおいて第1管理回路403におけるタイマカウンタの値が「0」となる。第1管理回路403の値が「0」となるt2のタイミングにおいて、図40(d)に示すように、第1管理回路403が第1ラッチレジスタ407に対してラッチ信号を送信する。これにより、t2のタイミングにおいて乱数カウンタ105に記憶されている乱数の数値情報が第1乱数の数値情報として第1ラッチレジスタ407に書き込まれる。
図40(a)に示すようにt3のタイミングにおいてスタートレバー41の押下げ操作が終了すると、図40(b)に示すように、第1管理回路403に入力されている検知信号SG2がHI状態からLOW状態に立ち下がる。そして、図40(e)に示すように、当該t3のタイミングにて第2管理回路404に入力されている反転検知信号SG3がLOW状態からHI状態に立ち上がる。これにより、図40(f)に示すように、第2管理回路404におけるタイマカウンタによる時間のカウントが開始される。
図40(e)に示すよう、第2管理回路404に入力されている反転検知信号SG3のHI状態はt4のタイミングにおいても継続されている。ここで、t4のタイミングはt3のタイミングから12.8μsが経過したタイミングである。このため、図40(f)に示すように、第2管理回路404におけるタイマカウンタによる時間のカウントはt3のタイミングから継続され、t3のタイミングから12.8μsが経過したt4のタイミングにおいて第2管理回路404におけるタイマカウンタの値が「0」となる。第2管理回路404の値が「0」となるt4のタイミングにおいて、図40(g)に示すように、第2管理回路404が第2ラッチレジスタ408に対してラッチ信号を送信する。これにより、t4のタイミングにおいて乱数カウンタ105に記憶されている乱数の数値情報が第2乱数の数値情報として第2ラッチレジスタ408に書き込まれる。
遊技者がスタートレバー41を一度押下げ操作すると、スタート検出センサ41aから出力されている検知信号SG2がLOW状態からHI状態に立ち上がり、当該HI状態が12.8μs以上維持された後にLOW状態に戻るというt1~t4の動作が行われる。t1~t4の動作により、第1ラッチレジスタ407に第1乱数が書き込まれるとともに、第2ラッチレジスタ408に第2乱数が書き込まれる。
このように、第1乱数の数値情報は第1管理回路403に入力されている検知信号SG2が立ち上がることを1つの条件として第1ラッチレジスタ407に書き込まれる乱数の数値情報である。換言すれば、第1乱数は遊技者によるスタートレバー41の押下げ操作が開始されたタイミングに対応する乱数である。これに対して、第2乱数の数値情報は第2管理回路404に入力されている反転検知信号SG3が立ち上がることを1つの条件として第2ラッチレジスタ408に書き込まれる乱数の数値情報である。換言すれば、第2乱数は遊技者によるスタートレバー41の押下げ操作が終了したタイミングに対応する乱数である。
制御IC148は、当該制御IC148に入力されている検知信号SG2の立ち上がりのタイミングにおいて制御IC148の入力端子に入力されている第1乱数の数値情報を取得するとともに、当該制御IC148に入力されている検知信号SG2の立ち下がりのタイミングにおいて制御IC148の入力端子に入力されている第2乱数の数値情報を取得する。これにより、遊技者がスタートレバー41を1回操作する間に、制御IC148は異なる2つの乱数を取得することができる。
遊技者によるスタートレバー41の押下げ操作は人の動作であるため、スタートレバー41が押下げられている状態が継続する時間は毎回異なる。このため、制御IC148は、1つのゲームにおいて、第1乱数の数値情報を用いる抽選に加えて、当該第1乱数とは非同期の乱数である第2乱数の数値情報を用いる抽選を行うことができる。
次に、本実施形態の開始指令設定処理について、図41を参照しながら説明する。当該開始指令設定処理は、タイマ割込み処理(図8)のステップS206にて実行される処理である。
先ずステップS1601では、開始可能フラグ144aに「1」が設定されているか否かについて判定することにより、ゲーム開始可能な期間であるか否かについて判定する。ゲーム開始可能な期間である場合(ステップS1601:YES)には、ステップS1602にて、信号記憶フラグ144dに「1」が設定されているか否かについて判定する。ステップS1602にて信号記憶フラグ144dに「1」が設定されていない場合には、ステップS1603にて制御IC148に入力されている検知信号SG2がHI状態であるか否かについて判定する。
ステップS1603にて検知信号SG2がLOW状態であることは、前回の開始指令設定処理においてLOW状態であった検知信号SG2の立ち上がりが検出されなかったことを意味する。この場合には、信号記憶フラグ144dは既に「0」であるため、そのまま本開始指令設定処理を終了する。
ステップS1603にて検知信号SG2がHI状態であることは、前回の開始指令設定処理においてLOW状態であった検知信号SG2の立ち上がりが検出され、制御IC148が第1乱数の数値情報を取得する条件が整ったことを意味する。この場合は、ステップS1604にて信号記憶フラグ144dに「1」を設定し、ステップS1605にて第1開始指令フラグ144gに「1」を設定して、本開始指令設定処理を終了する。
ステップS1602にて信号記憶フラグ144dに「1」が設定されている場合には、ステップS1606にて制御IC148に入力されている検知信号SG2がLOW状態であるか否かについて判定する。ステップS1606にて検知信号SG2がHI状態であることは、前回の開始指令設定処理にてHI状態だった検知信号SG2の立ち下がりが検出されなかったことを意味する。信号記憶フラグ144dには既に「1」が設定されているため、そのまま本開始指令設定処理を終了する。
ステップS1606にて検知信号SG2がLOW状態であることは、前回の開始指令設定処理においてHI状態であった検知信号SG2の立ち下がりが検出され、制御IC148が第2乱数の数値情報を取得する条件が整ったことを意味する。この場合は、ステップS1607にて信号記憶フラグ144dを「0」クリアし、ステップS1608にて第2開始指令フラグ144hに「1」を設定して、本開始指令設定処理を終了する。
ステップS1601にて開始可能フラグ144aに「1」が設定されていないことは、ゲーム開始可能な状態ではないことを意味する。この場合には、制御IC148に入力されている検知信号SG2の状態に応じて信号記憶フラグ144dに設定されている数値情報を更新する処理のみを実行して、本開始指令設定処理を終了する。制御IC148にて実行される本開始指令設定処理では、ゲーム開始可能ではない状態において行われるスタートレバー41の操作によって、第1開始指令フラグ144g及び第2開始指令フラグ144hに「1」がセットされない構成である。このため、ゲーム開始可能ではない状態において行われるスタートレバー41の操作を無効とすることができる。
具体的には、ステップS1609にて制御IC148に入力されている検知信号SG2がLOW状態である場合には、ステップS1610にて信号記憶フラグ144dを「0」クリアして、本開始指令設定処理を終了する。また、ステップS1609にて制御IC148に入力されている検知信号SG2がHI状態である場合には、ステップS1611にて信号記憶フラグ144dに「1」を設定して、本開始指令設定処理を終了する。
このように、制御IC148において検知信号SG2の立ち上がりが検出された場合に第1開始指令フラグ144gに「1」を設定するとともに、制御IC148において検知信号SG2の立ち下がりが検出された場合に第2開始指令フラグ144hに「1」を設定する。開始指令設定処理は約1.49ms周期で実行される処理である。これに対して、遊技者によるスタートレバー41の押下げ操作は人の動作であるため、スタートレバー41の押下げ操作が開始されてから終了するまでの時間は1.49msよりも長いと考えられる。
スタートレバー41の押下げ操作が1.49ms以上である場合には、押下げ操作が開始されてから最初の開始指令設定処理において検知信号SG2の立ち上がりが検出されるとともに、次回以降の開始指令設定処理において検知信号SG2の立ち下がりが検出される。これにより、制御IC148はスタートレバー41の1回の押下げ操作によって2つの同期しない乱数の数値情報を取得することができる。
なお、開始指令設定処理が実行された後、次回の開始指令設定処理が実行されるまでの短い間に、制御IC148に入力されている検知信号SG2の立ち上がりと立ち下がりとの両方が起こる短いノイズが混入しても、当該ノイズを契機として第1開始指令フラグ144g及び第2開始指令フラグ144hに「1」が設定されることはない。
詳細には、ノイズが混入する直前に実行される開始指令設定処理において、制御IC148の入力端子TA1に入力されている検知信号SG2はLOW状態であるため、当該開始指令設定処理において信号記憶フラグ144dは「0」となる。また、ノイズが混入した直後に実行される開始指令設定処理において、制御IC148の入力端子TA1に入力されている検知信号SG2はLOW状態に戻っているため、当該開始指令設定処理において信号記憶フラグ144dは「0」のまま変化しない。
ノイズが混入する前後の開始指令設定処理において、信号記憶フラグ144dの値が変化しないため、当該ノイズの混入により第1開始指令フラグ144g及び第2開始指令フラグ144hに「1」が設定されることはない。
次に、制御IC148にて実行される通常処理について図42のフローチャートを参照しながら説明する。
ステップS1701~ステップS1703では、上記第1の実施形態のステップS401~ステップS403と同じ処理が実行される。具体的には、ステップS1701にて次回のタイマ割込みを許可する割込み許可処理を実行し、ステップS1702にて開始待ち処理を実行する。
ここで、本実施形態の開始待ち処理の中でメダル返却処理が実行される場合には、当該メダル返却処理の開始タイミングにおいて制御IC148が開始可能フラグ144a(図39)、第1開始指令フラグ144g(図39)及び第2開始指令フラグ144h(図39)を「0」クリアする。メダル返却処理の開始タイミングにおいて開始可能フラグ144aを「0」クリアすることにより、ゲーム開始可能な期間が終了する。これにより、メダルが返却されたにも関わらず、開始指令設定処理(図41)において開始指令フラグ144cに「1」が設定され得る状態となることを回避することができる。また、メダル返却処理の開始タイミングにおいて第1開始指令フラグ144g及び第2開始指令フラグ144hを「0」クリアすることにより、メダルが返却された後、再度メダルのベット数が規定数に到達したタイミングにおいて、スタートレバー41の操作が行われる前にゲームが開始される事態を回避することができる。
通常処理(図42)の説明に戻り、ステップS1702にて開始待ち処理を実行した後、ステップS1703にて、メダルのベット数が規定数に達しているか否かについて判定する。メダルのベット数が規定数に達していない場合(ステップS1703:NO)にはステップS1702の開始待ち処理に戻る。
ベット数が規定数に達している場合(ステップS1703:YES)には、ゲーム開始可能な状態となっているため、ステップS1704にて、開始可能フラグ144aに「1」が設定されているか否かについて判定する。開始可能フラグ144aに「1」が設定されていない場合(ステップS1704:NO)には、ステップS1705にて、開始可能フラグ144aに「1」を設定する。ステップS1704にて否定判定を行った後、又はステップS1705にて開始可能フラグ144aに「1」を設定した後、ステップS1706では、第1開始指令フラグ144gに「1」が設定されているか否かについて判定する。第1開始指令フラグ144gに「1」が設定されていない場合(ステップS1706:NO)には、ステップS1702の開始待ち処理に戻る。第1開始指令フラグ144gに「1」が設定されている場合(ステップS1706:YES)には、制御IC148に入力されている検知信号SG2の立ち上がりが検出されたことを意味するため、ステップS1707にて制御IC148の入力端子TA8に入力されている第1乱数の数値情報を取得する。制御IC148は当該第1乱数を役の当否判定に用いる。
その後、ステップS1708~ステップS1711では、直前のステップS1707にて取得した第1乱数がどのような値であっても必要となる処理を実行する。具体的には、ステップS1708にて第1開始指令フラグ144gを「0」クリアし、ステップS1709にて受付禁止処理を行うことにより投入されたメダルがメダル受け皿59へ排出される状態とする。そして、ステップS1710では第1リール制御処理を実行する。
第1リール制御処理では、上述した第1の実施形態の通常処理(図10)におけるリール制御処理(ステップS412)の最初に実行される回転開始処理が実行される。当該回転開始処理では、前回のゲームで役の抽選処理(図43)の結果に対応するリール32L,32M,32Rの回転が開始された時点から予め定めたウエイト時間(例えば4.1秒)が経過したか否かを確認し、経過していない場合にはウエイト時間が経過するまで待機する。役の抽選処理の詳細については後述する。
ウエイト時間が経過した場合には、次回のゲームのためのウエイト時間を再設定するとともに、主側RAM144に設けられたモータ制御格納エリアに回転開始情報をセットする。かかる処理を行うことにより、タイマ割込み処理(図8)におけるステップS207のステッピングモータ制御処理にてステッピングモータの加速処理が開始され、各リール32L,32M,32Rが回転を開始する。
本実施形態における通常処理(図42)の説明に戻り、ステップS1710にて第1リール制御処理を実行した後、ステップS1711では待機期間の設定を行う。ここで、待機期間の開始タイミングは第1リール制御処理(ステップS1710)にて各リール32L,32M,32Rの回転が開始されるタイミングであるとともに、当該待機期間の終了タイミングは各リール32L,32M,32Rの回転開始から一定の時間が経過して、各リール32L,32M,32Rが定速回転を開始するタイミングよりも遅いタイミングである。待機期間は、ステップS1711にて第1リール制御処理が実行されてから各リールが定速回転するようになるまでの時間である。当該待機期間の具体的な長さは、設計段階において実験によって決定される。
続くステップS1712では、主側RAM144における加算用乱数カウンタ(図示略)から加算抽選に用いる加算用乱数を取得し、ステップS1713にて第2開始指令フラグ144hに「1」が設定されるまで待機する。このように、待機期間を設定した後、第2開始指令フラグ144hに「1」が設定されるまでの間に加算用乱数を取得する処理構成とすることにより、加算抽選の直前で加算用乱数を取得する構成と比較して、制御IC148の処理負荷を分散させることができる。
ステップS1713にて第2開始指令フラグ144hに「1」が設定された場合には、制御IC148に入力されている検知信号SG2の立ち下がりが検出されたことを意味する。制御IC148に入力されている検知信号SG2が立ち下がるタイミングは、第2管理回路404に入力されている反転検知信号SG3が立ち上がるタイミングである。当該反転検知信号SG3の立ち上がりが検出されることを1つの条件として乱数カウンタ105に記憶されている乱数の数値情報が第2ラッチレジスタ408に書き込まれる。
この場合、制御IC148は、ステップS1714にて開始可能フラグ144aを「0」クリアする。これにより、今回のゲームが終了し、ステップS1705にて再び開始可能フラグ144aに「1」が設定されるまで、開始指令設定処理(図41)において第1開始指令フラグ144g及び第2開始指令フラグ144hに「1」が設定されない状態となる。その後、ステップS1715では制御IC148の入力端子TA9に入力されている第2乱数の数値情報を取得し、ステップS1716にて第2開始指令フラグ144hを「0」クリアする。
続くステップS1717では、今回のゲームにおける役の抽選処理を実行する。そして、ステップS1718では、ステップS1712にて設定した待機期間が終了したか否かについて判定し、待機期間が終了して各リール32L,32M,32Rの回転速度が一定となるまで待機する。そして、待機期間が終了した場合(ステップS1718:YES)には、ステップS1719にて第2リール制御処理を実行する。
ここで、ステップS1719にて実行される第2リール制御処理について説明する。先ず制御IC148は、各ストップボタン42~44の図示しないランプを点灯表示することにより、停止指令を発生させることが可能となったことを遊技者等に報知する。その後、制御IC148は、回転中のリールと対応するストップボタン42~44が操作された場合に停止指令コマンドをセットして、当該回転中のリールを停止させるための停止制御処理を全リール32L,32M,32Rが停止するまで行う。
停止制御処理において、停止指令が発生した場合、すなわち回転中のリールと対応するストップボタンが操作された場合には、いずれのストップボタン42~44が操作されて停止指令が発生したのかをサブ側MPU152に認識させるための停止コマンドをセットし、回転中のリールを停止させるべく停止制御処理を行う。
停止制御処理では、ストップボタン42~44が操作されたタイミングで基点位置(本実施形態では下段)に到達している到達図柄の図柄番号を確認する。具体的には、リールインデックスセンサの検出信号が入力された時点から出力した励磁パルス数により、基点位置に到達している到達図柄の図柄番号を確認する。その後、主側RAM144に格納されている停止情報に基づいて、今回停止させるべきリールのスベリ数を算出する。
本スロットマシン10では、各リール32L,32M,32Rを停止させる停止態様として、ストップボタン42~44が操作された場合に、基点位置に到達している到達図柄をそのまま停止させる停止態様と、対応するリールを1図柄分滑らせた後に停止させる停止態様と、2図柄分滑らせた後に停止させる停止態様と、3図柄分滑らせた後に停止させる停止態様と、4図柄分滑らせた後に停止させる停止態様との5パターンの停止態様が用意されている。制御IC148は、主側RAM144に格納されている停止情報に基づいてスベリ数として「0」~「4」のいずれかの値を算出する。
その後、算出したスベリ数を到達図柄の図柄番号に加算し、基点位置に実際に停止させる停止図柄の図柄番号を決定する。そして、今回停止させるべきリールの到達図柄の図柄番号と停止図柄の図柄番号が等しくなったか否かを判定し、等しくなった場合にはリールの回転を停止させるリール停止処理を行う。その後、全リール32L,32M,32Rが停止したか否かを判定する。
全リール32L,32M,32Rが停止していない場合には、セットされている当選データと、リール32L,32M,32Rの停止順序と、停止しているリール32L,32M,32Rの停止出目と、に基づいて停止情報を変更する処理を行い、再びストップボタン42~44が操作されたか否かの判定を行う処理に戻る。
ここで、停止情報とは、各リール32L,32M,32Rの停止態様を、役の抽選処理(図43)の結果に対応したものとするための情報であり、当該停止情報を利用することにより、各ストップボタン42~44が停止操作された場合に基点位置に到達している到達図柄に対するスベリ数(具体的には「0」~「4」)を算出することが可能となる。当該停止情報としては、各図柄とスベリ数との対応関係を示すスベリ数データが、各抽選結果及び各リール32L,32M,32Rの停止順序に対応させて主側ROM143に予め記憶されている。但し、これに限定されることはなく、各抽選結果及び各リール32L,32M,32Rの停止順序に対応するスベリ数データを、リール32L,32M,32Rの回転中などに導出する構成としてもよい。
その後、全リール32L,32M,32Rが停止していると判定した場合には、制御IC148は入賞判定処理を実行する。当該入賞判定処理では、小役入賞であれば払出し対象となるメダルの数を主側RAM144にセットし、リプレイ入賞であれば、次回の開始待ち処理(通常処理(図10))におけるステップS402の処理)にて自動投入処理が実行されるようにするためのフラグ設定処理を実行する入賞対応処理を実行し、入賞結果コマンドをサブ側MPU152への出力対象としてセットする。
通常処理(図42)の説明に戻り、ステップS1719にて第2リール制御処理を実行した後、ステップS1720では今回のゲームにおいて小役入賞が成立している場合に、当該小役入賞に対応した数の遊技媒体を遊技者に付与するための媒体付与処理を実行し、ステップS1721では、今回のゲームの結果に対応する遊技状態の設定を可能とするための遊技終了時の対応処理を実行する。本実施形態における遊技終了時の対応処理の詳細については後述する。続くステップS1722では、本スロットマシン10の状態を遊技ホールの管理コンピュータに出力するための外部出力設定処理を実行し、ステップS1723にて受付許可処理を実行して、ステップS1701の割込み許可処理に戻る。
次に、通常処理(図42)のステップS1717にて実行される抽選処理について、図43のフローチャートを参照しながら説明する。
先ずステップS1801では、役の当否判定を行うための抽選テーブルを主側ROM143から読み出す。詳細には、現状の設定値と、現状の遊技状態との組合せに対応する抽選テーブルを選択する。
「設定3」である場合であって非BB状態である場合を例に挙げて、通常モードに対応する抽選テーブルについて説明する。図44は通常モード用抽選テーブルを説明するための説明図である。なお、以下の説明では図45の説明図を適宜参照する。また、上記第1の実施形態における通常モード用抽選テーブル(図12)と同一の内容については基本的にその説明を省略する。
通常モード用抽選テーブルには、図44に示すように、インデックス値IVが設定されており、各インデックス値IVには、当選となる役がそれぞれ対応付けられるとともに第1ポイント値PV1が設定されている。第1ポイント値PV1は、対応する抽選役の当選確率を第1乱数の最大値(「65535」)との関係で定めるものである。
また、インデックス値IV=5には、第1ポイント値PV1に加えて、第2ポイント値PV2が設定されている。第2ポイント値PV2は、第1チェリー役に当選した場合において、第2チェリー役に当選するか否かについての当否判定に用いられる。第2チェリー役への当選は第1チェリー役への当選よりも優先される。具体的には、第2チェリー役に当選した場合には、第1チェリー役への当選がキャンセルされて第2チェリー役への当選状態となる。また、第2チェリー役に当選しなかった場合には、第1チェリー役への当選状態が維持される。
インデックス値IV=5で当選となった場合であって、第1チェリー役に当選状態となった場合には、図45に示すように、リール32L,32M,32Rの停止順序に関係なく第1チェリー入賞が成立し得る。但し、左リール32Lの回転位置に対する左ストップボタン42の操作タイミングによっては、第1チェリー入賞が成立しない可能性がある。
また、インデックス値IV=5で当選となった場合であって、第2チェリー役に当選状態となった場合には、図45に示すように、リール32L,32M,32Rの停止順序に関係なく第2チェリー入賞が成立し得る。但し、ストップボタン42~44の操作タイミングによっては、第2チェリー入賞が成立しない可能性がある。
ここで、第1チェリー当選データ及び第2チェリー当選データは入賞が成立したか否かに関係なく当選となったゲームにて消去され、当選となったゲームの次以降のゲームには持ち越されない。
図44の通常モード用抽選テーブルが選択される場合、インデックス値IV=5の際に当選となる確率は約1/423である。インデックス値IV=5の際に当選した場合には第2チェリー役への当否判定が行われる。当該判定において、第2チェリー役に当選する確率は約1/262である。したがって、図44の通常モード用抽選テーブルが選択される場合、第1チェリー役に当選する確率は約1/424であり、第2チェリー役に当選する確率は約1/110834である。
なお、「設定3」である場合であって非BB状態である場合において、第1RT状態で選択される第1RTモード用抽選テーブル及び第2RT状態で選択される第2RTモード用抽選テーブルにおいても、第1チェリー役に当選する確率及び第2チェリー役に当選する確率は変化しない。
抽選処理(図43)の説明に戻り、ステップS1801にて抽選テーブルを選択した後、ステップS1802では、インデックス値IVを「1」とし、ステップS1803にて役の当否を判定する際に用いる第1判定値DV1を設定する。かかる判定値設定処理では、現在の第1判定値DV1に、現在のインデックス値IVと対応する第1ポイント値PV1を加算して新たな第1判定値DV1を設定する。なお、初回の判定値設定処理では、通常処理(図42)のステップS1707の処理にて取得した第1乱数を現在の第1判定値DV1とし、この乱数値に現在のインデックス値IVである「1」と対応する第1ポイント値PV1を加算して新たな第1判定値DV1とする。
続くステップS1804では、インデックス値IVと対応する役の当否判定を行う。役の当否判定では第1判定値DV1が「65535」を超えたか否かを判定する。第1判定値DV1が「65535」を超えなかった場合(ステップS1804:NO)には、インデックス値IVと対応する役に外れたことを意味する。かかる場合にはステップS1805にてインデックス値IVに1を加算し、ステップS1806にて、インデックス値IVと対応する役があるか否か、すなわち当否判定すべき判定対象があるか否かを判定する。具体的には、「1」が加算されたインデックス値IVが抽選テーブルに設定されたインデックス値IVの最大値を超えたか否かを判定する。
当否判定すべき判定対象がある場合(ステップS1806:YES)には、ステップS1803に戻り、役の当否判定を継続する。このとき、ステップS1803では、先の役の当否判定に用いた第1判定値DV1(すなわち現在の第1判定値DV1)に現在のインデックス値IVと対応する第1ポイント値PV1を加算して新たな第1判定値DV1とし、ステップS1804では、当該第1判定値DV1に基づいて役の当否判定を行う。
ステップS1804にて、第1判定値DV1が「65535」を超えた場合(ステップS1804:YES)には、ステップS1807にて、第1チェリー当選であるか否かについて判定する。第1チェリー当選である場合(ステップS1807:YES)には、第2チェリー役への当否判定を行う。当該第2チェリー役への当否判定では、通常処理(図42)のステップS1715にて取得した第2乱数を第2判定値DV2として用いる。具体的には、ステップS1808にて、第2判定値DV2である第2乱数に第2ポイント値PV2を加算して新たな第2判定値DV2とする。例えば、非BB状態であって「設定3」の通常モード用抽選テーブル(図44)が選択される場合、第2ポイント値PV2は250である。続くステップS1809では、ステップS1808にて算出した新たな第2判定値DV2が「65535」を越えたか否かについて判定する。
ステップS1807又はステップS1809にて否定判定を行った後、ステップS1810では、当選役のデータを主側RAM144にセットするための第1当選データ取得処理を実行する。第1当選データ取得処理では、参照対象となっている抽選テーブルにおいて今回のインデックス値IVに対して設定されている当選データの全てが主側RAM144にセットされる。ここで、当該第1当選データ取得処理において、インデックス値IV=5である場合には、第1チェリー当選データがセットされる。当選データがセットされた状態は、その当選データがBB当選データ以外の当選データであれば当該当選データに対応した入賞成立の有無に関係なく今回のゲームの終了後に「0」クリアされ、BB当選データであれば入賞が成立した場合に「0」クリアされる。
また、ステップS1809にて、第2判定値DV2が「65535」を越えた場合には、第2チェリー役に当選したことを意味する。このため、ステップS1811にて、第2当選データ取得処理を実行する。第2当選データ取得処理では、第2チェリー当選データがセットされる。当該第2チェリー当選データがセットされた状態は、第2チェリー入賞が成立するか否かに関わらず、今回のゲームの終了後に「0」クリアされる。
ステップS1806にて否定判定を行った後、ステップS1810にて第1当選データ取得処理を実行した後、又はステップS1811にて第2当選データ取得処理を実行した後、ステップS1812では、リール停止制御用の停止情報を設定する停止情報第1設定処理を実行し、ステップS1813にてゲーム開始コマンドをサブ側MPU152への送信対象としてセットする。ゲーム開始コマンドとは、新たなゲームが開始されたことをサブ側MPU152に認識させるためのコマンドであって、制御IC148における今回の役の抽選処理の結果をサブ側MPU152に認識させるためのコマンドである。当該ゲーム開始コマンドはタイマ割込み処理(図8)におけるコマンド出力処理(ステップS212の処理)にてサブ側MPU152に送信される。
次に、通常処理(図42)のステップS1721にて実行される遊技終了時の対応処理について図46のフローチャートを参照しながら説明する。なお、遊技終了時の対応処理は、各ゲームにおいて全てのリール32L,32M,32Rの回転が停止された場合に実行される。
先ずステップS1901にて、第1BB役又は第2BB役に当選している状況においてその当選となっている役に対応する入賞が成立したか否かについて判定し、対応する入賞が成立した場合(ステップS1901:YES)には、ステップS1902にてサブ側MPU152に対して入賞結果コマンドを送信する。続くステップS1903では、BB開始用処理を実行する。BB開始用処理において、第1BB入賞が成立したのであれば主側RAM144に設けられた第1BBフラグに「1」をセットするとともに、主側RAM144に設けられた終了基準数カウンタに第1BB状態の終了基準数である「41」をセットする。また、第2BB入賞が成立したのであれば主側RAM144に設けられた第2BBフラグに「1」をセットするとともに、主側RAM144に設けられた終了基準数カウンタに第2BB状態の終了基準数である「89」をセットする。
ステップS1901にて否定判定を行った場合には、ステップS1904にて、BB状態であるか否かについて判定し、BB状態である場合(ステップS1904:YES)には、ステップS1905にてBB用処理を実行して、本遊技終了時の対応処理を終了する。当該BB用処理では、今回のゲームにおいて遊技媒体の付与が発生している場合にはそれに対応させて主側RAM144の終了基準数カウンタの値を減算し、減算後における終了基準数カウンタの値が「0」である場合にはBB状態を終了させる場合の処理を実行する。なお、BB状態が終了した場合、BB状態の開始前における抽選モードがいずれのモードであったとしても抽選モードは通常モードとなる。また、AT状態ST3においてBB状態が開始された場合、BB状態の開始前における状態に関係なくBB状態の終了後には通常モードのAT状態ST3に戻る。
非BB状態であり、BB入賞が成立していない場合(ステップS1901及びステップS1904:NO)には、ステップS1906にて、後述するAT用処理(図48)を実行する。当該AT用処理では、非AT状態において、第1チェリー入賞又は第2チェリー入賞が成立した場合に、AT状態ST3に移行する。また、AT状態ST3において、第1チェリー入賞又は第2チェリー入賞が成立した場合には継続可能ゲーム数が加算される。
続くステップS1907では、昇格条件が成立しているか否かについて判定し、昇格条件が成立している場合(ステップS1907:YES)には、ステップS1908にて、昇格時における抽選テーブルの変更処理を実行する。ここで、昇格時における抽選テーブルの変更処理は、上記第1の実施形態における遊技終了時の対応処理(図18)のステップS606の処理と同じ処理である。
続くステップS1909では、今回成立した昇格が第1RTモードから第2RTモードへの昇格であるか否かについて判定し、第1RTモードから第2RTモードへの昇格ではない場合(ステップS1909:NO)には、そのまま本遊技終了時の対応処理を終了する。また、今回の昇格が第1RTモードから第2RTモードへの昇格である場合(ステップS1909:YES)には、ステップS1910にて準備状態フラグに「1」が設定されているか否かについて判定する。ここで、準備状態フラグとは、主側RAM144に設定されているフラグであり、AT状態ST3の準備状態ST31となった場合に「1」が設定されるとともに、AT状態ST3の準備状態ST31ではなくなった場合に「0」クリアされるフラグである。
ステップS1910にて準備状態フラグに「1」が設定されていない場合には、本スロットマシン10がAT状態ST3の準備状態ST31ではないことを意味するため、そのまま本遊技終了時の対応処理を終了する。また、ステップS1910にて準備状態フラグに「1」が設定されている場合には、本スロットマシン10がAT状態ST3の準備状態ST31であることを意味する。この場合には、今回の昇格によりAT状態ST3の準備状態ST31からベース状態ST32に移行する条件が成立するため、ステップS1911にて準備状態フラグを「0」クリアし、ステップS1912にてベース状態コマンドをサブ側MPU152への送信対象としてセットして、本遊技終了時の対応処理を終了する。サブ側MPU152は、当該ベース状態コマンドを受信することにより、遊技者に対してAT状態ST3のベース状態ST32が開始されることを報知するための演出を実行することができる。
また、ステップS1907にて否定判定を行った場合には、ステップS1913にて、転落条件が成立しているか否かについて判定し、転落条件が成立していない場合(ステップS1913:NO)には、そのまま本遊技終了時の対応処理を終了する。また、転落条件が成立している場合(ステップS1913:YES)には、ステップS1914にて、転落時における抽選テーブルの変更処理を実行して、本遊技終了時の対応処理を終了する。ここで、転落時における抽選テーブルの変更処理は、上記第1の実施形態における遊技終了時の対応処理(図18)のステップS608の処理と同じ処理である。
第1RTモードから第2RTモードに昇格し(ステップS1909:YES)、準備状態フラグに「1」が設定されている場合に(ステップS1910:YES)、AT状態ST3のベース状態ST32となる構成である。ベース状態ST32では、1ゲーム毎に継続可能ゲーム数が「1」減算される。ベース状態ST32において、転落条件が成立した場合(ステップS1913:YES)には、第1RTモードに戻る。しかし、準備状態フラグは「0」のままである。このため、一旦AT状態ST3のベース状態ST32となると、第1RTモードに転落しても1ゲーム毎に継続可能ゲーム数が「1」減算される。
<遊技状態の移行の態様>
次に、遊技状態の移行態様について、図47の説明図を参照しながら説明する。本スロットマシン10には、通常遊技状態ST1とBB状態ST2とAT状態ST3とが設定されている。
主側RAM144及びサブ側RAM154が初期化された場合には通常遊技状態ST1となる。また、BB状態ST2及びAT状態ST3ではない状況下で主側MPU142及びサブ側MPU152への動作電力の供給が停止され、その後にこれら主側MPU142及びサブ側MPU152への動作電力の供給が開始された場合にも通常遊技状態ST1となる。また、BB状態ST2(第1BB状態ST21又は第2BB状態ST22)が終了する場合においてAT状態ST3への移行条件が成立していない場合、及びBB状態ST2への移行とは異なる終了条件の成立によってAT状態ST3が終了する場合にも通常遊技状態ST1となる。
通常遊技状態ST1とは、BB状態ST2及びAT状態ST3のいずれでもない状態である。通常遊技状態ST1においては、通常モード、第1RTモード及び第2RTモードのいずれにも滞在し得る。
通常遊技状態ST1又はAT状態ST3において第1BB入賞又は第2BB入賞が成立することでBB状態ST2となる。この場合、第1BB入賞となった場合には第1BB状態ST21となり、第2BB入賞となった場合には第2BB状態ST22となる。既に説明したとおり第1BB状態ST21における終了基準数は「41」であり、第2BB状態ST22における終了基準数は「89」である。この場合に、媒体付与役としてベル役及びスイカ役のみが設定されているとともに、BB状態ST2においてこれらベル役又はスイカ役に当選した場合にはリール32L,32M,32Rの停止順序及び停止操作タイミングに関係なくその当選した媒体付与役に対応した入賞が成立する。さらに、BB状態ST2においてはベル入賞が成立した場合及びスイカ入賞が成立した場合のいずれであっても遊技媒体の付与数は「8」となる。したがって、第1BB状態ST21では媒体付与役に当選するゲームが6回発生し、第2BB状態ST22では媒体付与役に当選するゲームが12回発生する。
ここで、BB状態ST2における最後のゲームが終了した後の状態移行態様について説明する。通常遊技状態ST1からBB状態ST2となった場合において、BB状態ST2の最後のゲームでベル入賞となると、移行抽選L1は行われずにそのままAT状態ST3の準備状態ST31となる。
一方、通常遊技状態ST1からBB状態ST2となった場合において、BB状態ST2の最後のゲームでスイカ入賞となると、移行抽選L1が行われる。そして、当該移行抽選L1にて当選となった場合にはAT状態ST3の準備状態ST31となる。また、当該移行抽選L1にて当選とならなかった場合には通常遊技状態ST1となる。
また、AT状態ST3からBB状態ST2となった場合において、BB状態ST2の最後のゲームが終了すると、移行抽選L1は行われずに、そのままAT状態ST3の準備状態ST31となる。
ここで、AT状態ST3について説明する。AT状態ST3とは、第2RTモードである場合においてインデックス値IV=1~3のいずれかに当選した場合にベル入賞の成立を可能とさせるリール32L,32M,32Rの停止順序の報知がリール32L,32M,32Rの回転が開始される前に開始される遊技状態である。この場合、ベル入賞の成立を可能とさせるリール32L,32M,32Rの停止順序が報知されるのであれば、各ゲームにおいてベル入賞が成立する確率は約1/1.7となる。そして、ベル入賞が成立した場合には1ゲームを開始するために必要な遊技媒体の数である「3」よりも多い「9」の遊技媒体が付与される。一方、ベル入賞の成立を可能とさせるリール32L,32M,32Rの停止順序が報知されないのであれば、各ゲームにおいてベル入賞が成立する確率は約1/5.1となる。そして、インデックス値IV=1~3のいずれかに当選した場合においてベル入賞の成立に対応する停止順序でリール32L,32M,32Rが停止されなかった場合には補填入賞が成立することで、「1」の遊技媒体が付与される。この遊技媒体の付与数は1ゲームを開始するために必要な遊技媒体の数よりも少ない。上記構成であることにより、AT状態ST3を有利な遊技状態とすることが可能となる。
また、AT状態ST3では、抽選モードを昇格させる役に当選した場合に第1RTリプレイ入賞及び第2RTリプレイ入賞のうちその当選役に対応する入賞の成立を可能とさせるリール32L,32M,32Rの停止順序の報知がリール32L,32M,32Rの回転が開始される前に開始され、抽選モードを転落させる役に当選した場合に第1転落リプレイ入賞及び第2転落リプレイ入賞のうちその当選役に対応する入賞の成立の回避を可能とさせるリール32L,32M,32Rの停止順序の報知がリール32L,32M,32Rの回転が開始される前に開始される遊技状態である。AT状態ST3においては、通常モード、第1RTモード及び第2RTモードのいずれにも滞在し得る。
この場合、AT状態ST3において第1RTモード又は第2RTモードに滞在している状況がART状態である。ART状態においてはリプレイ入賞の成立確率が高くなるとともに、上記のとおり1ゲームにおける遊技媒体の付与期待数が増加する。よって、ART状態を有利な遊技状態とすることが可能となる。
通常遊技状態ST1から第1チェリー入賞が成立してAT状態ST3の準備状態ST31に移行した場合、及びBB状態ST2からAT状態ST3の準備状態ST31に移行した場合には、継続可能ゲーム数に「30」が設定される。また、通常遊技状態ST1から第2チェリー入賞が成立してAT状態ST3の準備状態ST31に移行した場合には、継続可能ゲーム数に「300」が設定される。AT状態ST3の準備状態ST31において継続可能ゲーム数が減算されることはない。AT状態ST3の準備状態ST31において第1RTモードから第2RTモードになった場合に、本スロットマシン10はART状態となる。そして、ART状態となった場合には、1ゲームが終了する毎に継続可能ゲーム数が「1」減算される。そして、継続可能ゲーム数が「0」となった場合に、本スロットマシン10は通常遊技状態ST1に戻る。
AT状態ST3において継続可能ゲーム数が「0」となる前に第1チェリー入賞が成立した場合には、継続可能ゲーム数に「30」が加算される。また、AT状態ST3において継続可能ゲーム数が「0」となる前に第2チェリー入賞が成立した場合には、継続可能ゲーム数に「300」が加算される。また、AT状態ST3においてスイカ役に当選した場合には、継続可能ゲーム数に「30」を加算する処理を実行するか否かについて決定するための加算抽選が実行される。
ここで、加算用乱数を用いて行われる加算抽選について説明する。制御IC148は、主側RAM144の加算用乱数カウンタ(図示略)にて更新されている乱数の数値情報を取得することにより加算用乱数とする。制御IC148が加算用乱数を取得するタイミングは、通常処理(図42)において、制御IC148が当該制御IC148の入力端子TA8に入力されている第1乱数を取得するタイミングの直後のタイミングである。
次に、遊技終了時の対応処理(図46)のステップS1906にて実行されるAT用処理について図48を参照しながら説明する。図48は、制御IC148にて実行されるAT用処理を示すフローチャートである。
先ずステップS2001では、AT状態カウンタの値が「0」であるか否かについて判定する。ここで、AT状態カウンタとは、AT状態ST3のベース状態ST32における継続可能ゲーム数をカウントするカウンタである。継続可能ゲーム数は、AT状態ST3への移行が行われた場合に設定される。AT状態カウンタに設定された継続可能ゲーム数は、AT状態ST3のベース状態ST32において1ゲームが終了する毎に「1」が減算される。
ステップS2001にてAT状態カウンタの値が「0」であった場合には、非AT状態であるため、ステップS2002にて第1チェリー当選となっているか否かについて判定する。第1チェリー当選となっている場合(ステップS2002:YES)には、ステップS2003にてAT状態カウンタに継続可能ゲーム数として「30」を設定する。また、第1チェリー当選となっていない場合(ステップS2002:NO)には、ステップS2004にて第2チェリー当選となっている否かについて判定する。そして、第2チェリー当選となっている場合(ステップS2004:YES)には、ステップS2005にてAT状態カウンタに継続可能ゲーム数として「300」を設定する。
ステップS2003又はステップS2005にてAT状態カウンタにAT状態ST3の継続可能ゲーム数を設定した後、ステップS2006にて準備状態フラグに「1」を設定し、ステップS2007にて準備状態コマンドをサブ側MPU152への送信対象としてセットして、本AT用処理を終了する。サブ側MPU152は、当該準備状態コマンドを受信することにより、遊技者に対してAT状態ST3の準備状態が開始されることを報知するタイミングを把握することができる。一方、ステップS2004にて第2チェリー当選となっていなかった場合にはそのままAT用処理を終了する。
ステップS2001にてAT状態カウンタに「1」以上の継続可能ゲーム数が設定されていた場合には、AT状態ST3であるため、ステップS2008にて準備状態フラグが「0」であるか否かについて判定する。ステップS2008にて準備状態フラグが「0」である場合には、AT状態ST3の準備状態ST31からベース状態ST32となり、1ゲーム毎に継続可能ゲーム数が「1」ずつ減算されていく状態となっていることを意味するため、ステップS2009にてAT状態カウンタから「1」を減算する。そして、ステップS2010にてスイカ当選となっているか否かについて判定する。
ステップS2008にて準備状態フラグに「1」が設定してあり、AT状態ST3の準備状態ST31であると判定した後、又はステップS2010にてスイカ当選でないと判定した後、ステップS2011にて第1チェリー当選となったか否かについて判定する。そして、ステップS2011にて第1チェリー当選となっていた場合には、ステップS2012にてAT状態カウンタに「30」を加算する。
また、第1チェリー当選となっていない場合(ステップS2011:NO)には、ステップS2013にて第2チェリー当選となったか否かについて判定する。第2チェリー当選となっている場合(ステップS2013:YES)には、ステップS2014にてAT状態カウンタに「300」を加算する。
ステップS2012又はステップS2014にてAT状態カウンタに設定されている継続可能ゲーム数に対して加算を行った場合には、ステップS2015にてサブ側MPU152に対して加算コマンドを送信して、本AT用処理を終了する。サブ側MPU152は、当該加算コマンドを受信することにより、遊技者に対してAT状態ST3の継続可能ゲーム数に加算が行われたことを報知するための演出を行うタイミングを把握することができる。
ステップS2013にて第2チェリー当選となっていなかった場合には、ステップS2016にてAT状態カウンタに設定されている継続可能ゲーム数が「0」であるか否かについて判定する。継続可能ゲーム数が残っていない場合(ステップS2016:YES)には、ステップS2017にてサブ側MPU152に対してAT状態終了コマンドを送信して、本AT用処理を終了する。サブ側MPU152は、当該AT状態終了コマンドを受信することにより、遊技者に対してAT状態ST3が終了したことを報知するための演出を行うタイミングを把握することができる。一方、ステップS2016にて継続可能ゲーム数が残っている場合にはそのまま本AT用処理を終了する。
また、ステップS2010にてスイカ当選となっていた場合には、ステップS2018にてスイカ当選時処理を実行して、本AT用処理を終了する。当該スイカ当選時処理では、上述した通常処理(図42)のステップS1712にて制御IC148が取得した加算用乱数を用いた加算抽選が実行される。
加算抽選について、具体的には、「0」~「65535」の値を取り得る加算用乱数に「21845」を加算して加算抽選用判定値とし、当該加算抽選用判定値が「65535」を越えているか否かについて判定する。加算抽選用判定値が「65535」を越えている場合は加算抽選に当選したことを意味する。ここで、加算抽選に当選する確率は1/3である。この場合には、AT状態カウンタに「30」を加算するとともに、サブ側MPU152に対して加算コマンドを送信して、本スイカ当選時処理を終了する。また、加算抽選用判定値が「65535」を越えていなかった場合は加算抽選に外れたことを意味する。この場合において、AT状態カウンタが「0」でない場合にはそのまま本スイカ当選時処理を終了する。また、AT状態カウンタが「0」である場合には、サブ側MPU152に対してAT状態終了コマンドを送信して、本スイカ当選時処理を終了する。
このように、更新回路101にて生成される第1乱数及び第2乱数とは異なる加算用乱数を利用して行われる加算抽選においても、AT状態ST3の継続可能ゲーム数が増加し得る。このため、第2チェリー役の当選確率を1/65535未満の低い確率に設定しながら、第1チェリー当選時及び第2チェリー当選時以外のスイカ当選時にも、遊技者が継続可能ゲーム数の加算が行われるかもしれないと期待する状況を作り出し、遊技の興趣向上を図ることができる。
次に、遊技終了時の対応処理(図46)のステップS1905にて実行されるBB用処理について、図49を参照しながら説明する。図49は、制御IC148にて実行されるBB用処理を示すフローチャートである。
先ずステップS2101では、今回のゲームにおいて媒体付与役の入賞、具体的にはベル入賞又はスイカ入賞が発生したか否かを判定する。媒体付与役の入賞が発生していない場合(ステップS2101:NO)にはそのまま本BB用処理を終了する。媒体付与役の入賞が発生している場合(ステップS2101:YES)には、ステップS2102にて、主側RAM144に設けられた残付与数カウンタの減算処理を実行する。当該減算処理では、残付与数カウンタの値から「8」を減算する。
続くステップS2103では、残付与数カウンタの値が「0」であるか否かについて判定する。残付与数カウンタの値が「0」でない場合(ステップS2103:NO)にはそのまま本BB用処理を終了する。残付与数カウンタの値が「0」である場合(ステップS2103:YES)には、BB状態が終了したことを意味するため、ステップS2104にてAT状態カウンタの値が「0」であるか否かについて判定する。
AT状態カウンタの値が「0」である場合(ステップS2104:YES)には、通常遊技状態ST1からBB状態ST2となっていたことを意味する。この場合には、ステップS2105にてベル当選となっているか否かについて判定する。ステップS2105にてベル当選となっていなかった場合(ステップS2105:NO)には、ステップS2106にてスイカ当選となっているか否かについて判定する。そして、ステップS2106にてスイカ当選となっていなかった場合には、そのまま本BB用処理を終了する。
また、BB状態ST2の最後のゲームにおいてスイカ当選となっていた場合(ステップS2106:YES)には、ステップS2107及びステップS2108にて移行抽選L1を実行する。当該移行抽選L1では、移行当選となった場合にはAT状態ST3となり、移行当選とならなかった場合には通常遊技状態ST1となる。
移行抽選L1について、具体的には、ステップS2107にて第2判定値DV2として今回のゲーム開始時に取得した第2乱数を用い、当該第2判定値DV2に「21845」を加算して新たな第2判定値DV2を算出する。続くステップS2108では、ステップS2107にて算出した第2判定値DV2が「65535」を越えているか否かについて判定する。ステップ2108にて第2判定値DV2が「65535」を越えている場合(ステップS2108:YES)は、AT状態ST3への移行抽選L1に当選したことを意味する。ここで、AT状態ST3への移行抽選L1に当選する確率は1/3である。
ステップS2104にて否定判定を行った場合、つまり、AT状態ST3からBB状態ST2となっていた場合、BB状態ST2の最後のゲームにおいてベル当選となっていた場合(ステップS2105:YES)、又はAT状態ST3への移行抽選L1に当選した場合(ステップS2108:YES)には、ステップS2109にて主側のAT状態カウンタに「30」を設定し、ステップS2110にてサブ側MPU152に対して準備状態コマンドを送信してAT状態ST3の準備状態ST31に移行する。サブ側MPU152は、当該準備状態コマンドを受信することにより、遊技者に対してAT状態ST3の準備状態ST31となったことを報知するための演出を実行するタイミングを把握することができる。そして、ステップS2111にて準備状態フラグに「1」を設定して準備状態ST31に移行したことを記憶する。
ステップS2108にてAT状態ST3への移行抽選L1に外れた後、又はステップS2111にて準備状態フラグに「1」を設定した後、ステップS2112にてBBフラグを「0」クリアし、ステップS2113にてサブ側MPU152に対してBB終了コマンドを送信して、本BB用処理を終了する。サブ側MPU152は、当該BB終了コマンドを受信することにより、遊技者に対してBB状態ST2が終了したことを報知するための演出を実行することができる。
<サブ側MPU152により実行される処理>
次に、サブ側MPU152により実行される停止順報知制御処理について、図50のフローチャートを参照しながら説明する。サブ側MPU152では、定期的(例えば2msec周期)に周期処理が実行されている。サブ側MPU152は、制御IC148から送信される準備状態コマンドを受信することにより、AT状態ST3の準備状態ST31が開始されるタイミングを把握するとともに、制御IC148から送信されるベース状態コマンドを受信することにより、AT状態ST3のベース状態ST32が開始されるタイミングを把握する。サブ側MPU152は、AT状態ST3中であることを把握している場合には、周期処理においてAT中処理を実行する。停止順報知制御処理(図50)は、当該AT中処理においてサブ側MPU152が制御IC148からゲーム開始コマンドを受信した場合に実行される処理である。
停止順報知制御処理(図50)において、先ずステップS2201では、役の抽選処理にてインデックス値IV=1~3のいずれかで当選したことを示すデータが今回受信したゲーム開始コマンドに設定されているか否かについて判定する。インデックス値IV=1~3のいずれかで当選した場合(ステップS2201:YES)には、ステップS2202にて、抽選モードがRTモードであるか否かについて判定する。ここで、RTモードであるとは、第1RTモードであること、又は第2RTモードであることを意味する。第1RTモード又は第2RTモードである場合(ステップS2202:YES)には、ステップS2203にて、ベル入賞の停止順設定処理を実行する。これにより、ベル入賞の成立を可能とするリール32L,32M,32Rの停止順序の報知が、リール32L,32M,32Rの停止操作が可能となる前に画像表示装置66において開始される。
ステップS2201にて否定判定を行った後、ステップS2202にて否定判定を行った後、又はステップS2203にてベル入賞用の停止順設定処理を行った後、ステップS2204では、役の抽選処理にて昇格対象役に当選したことを示すデータが今回受信したゲーム開始コマンドに設定されているか否かについて判定する。昇格対象役に当選している場合(ステップS2204:YES)には、ステップS2205にて、昇格発生用の停止順設定処理を実行する。これにより、その当選に対応する第1RTリプレイ入賞又は第2RTリプレイ入賞の成立を可能とするリール32L,32M,32Rの停止順序の報知が、リール32L,32M,32Rの停止操作が可能となる前に画像表示装置66において開始される。
ステップS2204にて否定判定を行った後、又はステップS2205にて昇格発生用の停止順設定処理を行った後、ステップS2206では、役の抽選処理にて降格対象役に当選したことを示すデータが今回受信したゲーム開始コマンドに設定されているか否かについて判定する。降格対象役に当選している場合(ステップS2206:YES)には、ステップS2207にて降格回避用の停止順設定処理を実行して、本停止順報知制御処理を終了する。これにより、その当選に対応する第1転落リプレイ入賞又は第2転落リプレイ入賞の成立を回避可能とするリール32L,32M,32Rの停止順序の報知が、リール32L,32M,32Rの停止操作が可能となる前に画像表示装置66において開始される。
次に、図51のタイムチャートを参照しながら、待機期間の開始タイミング及び終了タイミングと、各リール32L,32M,32Rの回転が開始されるタイミングと、について説明する。
図51(a)はスタート検出センサ41aから出力されている検知信号SG2の状態を示し、図51(b)は待機期間を示し、図51(c)は第1管理回路403が第1ラッチレジスタ407に対してラッチ信号を送信するタイミングを示し、図51(d)は制御IC148が当該制御IC148の入力端子TA8に入力されている第1乱数の数値情報を取得するタイミングを示し、図51(e)は第2管理回路404が第2ラッチレジスタ408に対してラッチ信号を送信するタイミングを示し、図51(f)は制御IC148が当該制御IC148の入力端子TA9に入力されている第2乱数の数値情報を取得するタイミングを示し、図51(g)は各リール32L,32M,32Rの回転速度を示し、図51(h)は抽選処理が実行されるタイミングを示す。
t1のタイミングにおいてスタートレバー41が押下げ操作されると、図51(a)に示すように当該t1のタイミングにおいてスタート検出センサ41aから出力されている検知信号SG2がLOW状態からHI状態に立ち上がる。当該検知信号SG2のHI状態は12.8μs以上継続するため、図51(c)に示すように、t1のタイミングから12.8μsが経過したt2のタイミングにおいて第1管理回路403がラッチ信号を送信する。これにより、第1ラッチレジスタ407に第1乱数が書き込まれる。
図51(d)に示すように、t2のタイミングの後であるt3のタイミングで実行される通常処理(図42)において、制御IC148は当該制御IC148の入力端子TA8に入力されている第1乱数の数値情報を取得する。また、図51(g)に示すように、同じt3のタイミングにおいて制御IC148は第1リール制御処理を行うことにより、各リール32L,32M,32Rの回転を開始させる。当該t3のタイミングで回転を開始した各リール32L,32M,32Rは、定速回転状態となるまで回転速度を増大させる加速状態となる。
その後、図51(a)に示すように、t4のタイミングにおいてスタート検出センサ41aから出力されている検知信号SG2がHI状態からLOW状態に立ち下がる。図51(e)に示すように、t4のタイミングから12.8μsが経過したt5のタイミングにおいて、第2管理回路404が第2ラッチレジスタ408に対してラッチ信号を送信するため、第2ラッチレジスタ408に第2乱数が書き込まれる。
t5のタイミングの後であるt6のタイミングで行われる通常処理(図42)において、制御IC148は当該制御IC148の入力端子TA9に入力されている第2乱数の数値情報を取得する。また、図51(h)に示すように、同じt6のタイミングにおいて、制御IC148は第1乱数及び第2乱数を用いた抽選処理を実行する。その後、図51(g)に示すように、t7のタイミングにおいて、t3のタイミングから始まった各リール32L,32M,32Rの加速期間が終了して定速回転期間となる。これにより、図51(b)に示すように、当該t7のタイミングにおいて待機期間が終了して、遊技者によるストップボタン42~44の操作が可能となる。
このように、遊技者によるストップボタン42~44の操作を無効とする待機期間を設けることにより、制御IC148が第1乱数及び第2乱数を取得する前にリール32L,32M,32Rを停止させる事態を回避することができる。
以上のとおり、第1管理回路403は、当該第1管理回路403に入力されている検知信号SG2がHI状態に立ち上がり、当該HI状態が12.8μs以上維持されたと判定したことを契機として第1ラッチ用D-FF407a~407pのCLK端子に対してラッチ信号を送信する構成である。また、第2管理回路404は、当該第2管理回路404に入力されている反転検知信号SG3がHI状態に立ち上がり、当該HI状態が12.8μs以上維持されたと判定したことを契機として第2ラッチ用D-FF408a~408pのCLK端子に対してラッチ信号を送信する構成である。第1乱数の数値情報が第1ラッチレジスタ407に書き込まれるタイミングと、第2乱数の数値情報が第2ラッチレジスタ408に書き込まれるタイミングとのそれぞれは、遊技者の動作に応じて変化する2つの異なるタイミングである。このため、制御IC148は、同期しない2つの乱数を用いた抽選を実行することができる。
また、第1管理回路403にはスタート検出センサ41aから出力されている検知信号SG2を入力するとともに、第2管理回路404にはスタート検出センサ41aから出力されている検知信号SG2を反転して生成される反転検知信号SG3を入力する構成である。これにより、2つの管理回路403,404の構成を同一としながら、2つの管理回路403,404がラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信するタイミングを異なるものとすることができる。
また、第1乱数を用いて行う役の当否判定において、第1チェリー役に当選した場合には、第2乱数を用いて第2チェリー役についての当否判定を行う構成である。第2チェリー役の当選確率は16桁の2進数を1つ用いて設定できる最小の確率である1/65535よりも小さい。このように、同期しない2つの乱数を用いて2段階の当否判定を行うことにより、第1乱数のみを用いて行う当否判定において最も低く設定可能な当選確率よりも更に当選確率の低い役を設定して遊技の興趣向上を図ることが可能となる。
第1チェリー役に関する当否判定が行われる非BB状態においては、第2乱数に基づいて第2チェリー役に関する当否判定を行うとともに、第1チェリー役に関する当否判定が行われないBB状態ST2の最後のゲームにおいては、第2乱数に基づいたAT状態ST3への移行抽選L1を行う構成である。これにより、制御IC148が取得する乱数の数を増やすことなく、遊技者にとって有利なAT状態ST3への移行の当否を決める抽選を追加でき、遊技の興趣を向上させることができる。
また、制御IC148が第1乱数を取得するタイミングにおいて各リール32L,32M,32Rの回転を開始させるための第1リール制御処理(ステップS1711)を実行する構成とすることにより、制御IC148が第2乱数を取得するタイミングにおいて第1リール制御処理を実行する構成と比較して、スタートレバー41の操作タイミングから各リール32L,32M,32Rにおける回転開始のタイミングまでの時間を短くすることができる。これにより、スタートレバー41の操作と各リール32L,32M,32Rの回転開始との間に遊技者がタイムラグを感じる可能性を低減することができる。
また、AT状態ST3のベース状態ST32で行われるゲームにおいて、第1チェリー役又は第2チェリー役に当選した場合には継続可能ゲーム数が加算されるとともにスイカ役に当選した場合には加算抽選が行われ、当該加算抽選において当選した場合には継続可能ゲーム数が加算される構成である。ここで、第1チェリー役に当選するか否かの判定、及びスイカ役に当選するか否かの判定には第1乱数のみが用いられ、第2チェリー役に当選するか否かの判定には第1乱数に加えて第2乱数が用いられる。また、スイカ役に当選した場合に行われる加算抽選では加算用乱数が用いられる。このように、AT状態ST3の継続可能ゲーム数が加算されるパターンとして、第1乱数のみに基づいて加算されるパターンと、第1乱数と第2乱数との組合せに基づいて加算が行われるパターンと、第1乱数と加算用乱数とに基づいて加算されるパターンと、が存在することにより、遊技の興趣向上を図ることができる。
<第4の実施形態の別形態>
本実施形態では、制御IC148で実行される通常処理(図52)において、各リール32L,32M,32Rの回転が開始された後に第2乱数が取得され、当該第2乱数を用いて第2抽選処理(通常処理(図52)のステップS2313の処理)が行われる。なお、上記第4の実施形態と同一の構成については基本的にその説明を省略する。
先ず本実施形態における通常処理について図52のフローチャートを参照しながら説明する。先ずステップS2301では、第1抽選準備処理が実行される。当該第1抽選準備処理では、上述した第4の実施形態の通常処理(図42)におけるステップS1701~ステップS1712の処理が実行される。
通常処理(図52)について具体的には、次回のタイマ割込み処理を許可する割込み許可処理を実行した後(ステップS1701)、開始待ち処理を実行する(ステップS1702)。そして、ベット数が規定数でない場合(ステップS1703:NO)には開始待ち処理に戻る。また、ベット数が規定数である場合(ステップS1703:YES)には、開始可能フラグ144aに「1」が設定されているか否かについて判定する(ステップS1704)。そして、開始可能フラグ144aに「1」が設定されていない場合(ステップS1704:NO)には、開始可能フラグ144aに「1」を設定する。
そして、第1開始指令フラグ144gに「1」が設定されているか否かについて判定し、「1」が設定されていない場合(ステップS1706:NO)には開始待ち処理に戻る。また、第1開始指令フラグ144gに「1」が設定されている場合(ステップS1706:YES)には、制御IC148が当該制御IC148の入力端子TA8に入力されている第1乱数の数値情報を取得し(ステップS1707)、第1開始指令フラグ144gを「0」クリアする(ステップS1708)。その後、受付禁止処理を行うことにより、メダル投入口45に投入されるメダルがメダル受け皿59にそのまま排出される状態とする(ステップS1709)。続いて、第1リール制御処理を行って各リール32L,32M,32Rの回転を開始させ(ステップS1710)、各リール32L,32M,32Rの回転速度が一定となるまでの時間を待機期間として設定する(ステップS1711)。そして、主側RAM144の加算用乱数カウンタ(図示略)にて更新されている乱数の数値情報を取得して、今回の加算用乱数とする(ステップS1712)。
通常処理(図52)の説明に戻り、ステップS2301にて第1抽選準備処理を実行した後、ステップS2302では第1抽選処理を実行する。当該第1抽選処理では、上記第1の実施形態の抽選処理(図11)におけるステップS502~ステップS505、ステップS507、及びステップS508と同様の処理が行われる。具体的には、役の当否抽選を行うための抽選テーブルを主側ROM143から読み出し(ステップS502)、インデックス値IVとして「1」を設定する(ステップS503)。また、現在の第1判定値DV1に対して第1ポイント値PV1を加算することにより新しい第1判定値DV1とし(ステップS504)、当該新しい判定値が「65535」を越えているか否かについて判定する(ステップS505)。ここで、初回の第1判定値DV1には第1乱数を用いる。
新しい第1判定値DV1が「65535」を越えていない場合(ステップS505:NO)には、現在のインデックス値IVに「1」を加算してインデックス値IVを更新する(ステップS507)。その後、読み出している抽選テーブルを参照して当該抽選テーブルに現在のインデックス値IVに対応する判定役が存在するか否かを判定する(ステップS508)。現在のインデックス値IVに対応する判定役が存在する場合(ステップS508:YES)には、第1判定値DV1に現在のインデックス値IVに対応する第1ポイント値PV1を加算して新たな第1判定値DV1とする処理(ステップS504)に戻る。
本第1抽選処理は、第1判定値DV1が「65535」を超えた場合(ステップS505:YES)、又は更新後のインデックス値IVに対応する判定役が存在しなくなった場合(ステップS508:NO)に終了する。このように、インデックス値IVを変えながら当選したか否かについて調べ、役に当選していた場合には、当選した役に対応する役のインデックス値IVを取得する。
通常処理(図52)の説明に戻り、ステップS2302にて第1抽選処理を行った後、ステップS2303では、第1チェリー役に当選したか否かについて判定する。第1チェリー役に当選していない場合(ステップS2303:NO)には、ステップS2304にて各リール32L,32M,32Rの停止態様を役の抽選処理の結果に対応したものとするための停止情報第1設定処理を実行する。そして、ステップS2305にて新たなゲームが開始されたことをサブ側MPU152に認識させるために、ゲーム開始コマンドをサブ側MPU152への送信対象としてセットする。
また、ステップS2303にて第1チェリー役に当選していた場合には、ステップS2306にて主側RAM144に設定されているチェリー当選フラグ(図示略)に「1」を設定する。ステップS2305にてゲーム開始コマンドをセットした後、又はステップS2306にてチェリー当選フラグに「1」を設定した後、ステップS2307では第2開始指令フラグ144hに「1」が設定されているか否かについて判定する。第2開始指令フラグ144hに「1」が設定されていない場合(ステップS2307:NO)には、第2開始指令フラグ144hに「1」が設定されるまで待機する。そして、第2開始指令フラグ144hに「1」が設定された場合(ステップS2307:YES)には、ステップS2308以降の処理に進む。
ステップS2308~ステップS2310では、上記第4の実施形態の通常処理(図42)におけるステップS1714~ステップS1716と同じ処理が実行される。具体的には、ステップS2308にて開始可能フラグ144aを「0」クリアし、ステップS2309では制御IC148の入力端子TA9(図39)に入力されている第2乱数の数値情報を取得し、ステップS2310では第2開始指令フラグ144hを「0」クリアする。
続くステップS2311では、チェリー当選フラグ(図示略)に「1」が設定されているか否かについて判定し、チェリー当選フラグに「1」が設定されている場合(ステップS2311:YES)には、ステップS2312~ステップS2314の処理を実行する。
ステップS2312にてチェリー当選フラグを「0」クリアした後、ステップS2313では第2抽選処理を実行する。当該第2抽選処理では、第2乱数を第2判定値DV2として用い、当該第2判定値DV2に対して第2ポイント値PV2を加算して得られる新たな第2判定値DV2が「65535」を超えたか否かについて判定する。当該新たな第2判定値DV2が「65535」を越えた場合には第2チェリー役に当選した状態となり、当該第2判定値DV2が「65535」以下であった場合には、第1チェリー役に当選した状態を維持する。
通常処理(図52)の説明に戻り、ステップS2313にて第2抽選処理を実行した後、ステップS2314では各リール32L,32M,32Rの停止態様を第2抽選処理(ステップS2313)の結果に対応したものとするための停止情報第1設定処理を実行する。具体的には、第2抽選処理にて第2チェリー当選となった場合には、第2チェリー当選に対応する停止情報を設定するための停止情報第1設定処理を実行する。また、第2抽選処理にて第2チェリー当選とならなかった場合には、第1チェリー当選に対応する停止情報を設定するための停止情報第1設定処理を実行する。そして、続くステップS2315では新たなゲームが開始されたことをサブ側MPU152に認識させるためのゲーム開始コマンドをサブ側MPU152への送信対象としてセットする。
ステップS2311にて否定判定を行った後、ステップS2314にて否定判定を行った後、又はステップS2316にてゲーム開始コマンドをセットした後、ステップS2317では待機期間が終了したか否かについて判定する。待機期間が終了していない場合(ステップS2317:NO)には当該待機期間が終了するまで待機する。そして、待機期間が終了した後(ステップS2317:YES)、ステップS2318にてその他の処理を実行して、ステップS2301の処理に戻る。ここで、ステップS2318のその他の処理では、上記第4の実施形態の通常処理(図42)のステップS1719~ステップS1723と同じ処理が実行される。
具体的には、第2リール制御処理を実行した後(ステップS1719)、今回のゲームにおいて小役入賞が成立している場合に、当該小役入賞に対応した数の遊技媒体を遊技者に付与するための媒体付与処理を実行し(ステップS1720)、今回のゲームの結果に対応する遊技状態の設定を可能とするための遊技終了時の対応処理を実行する(ステップS1721)。そして、本スロットマシン10の状態を遊技ホールの管理コンピュータに出力するための外部出力設定処理を実行して(ステップS1722)、受付許可処理を実行する(ステップS1723)。
上記第4の実施形態の通常処理(図42)では、ステップS1712にて待機時間を設定した後、ステップS1713にて第2開始指令フラグ144hに「1」が設定されるまで待機する構成である。これに対して、本別形態の通常処理(図52)では、第2開始指令フラグ144hに「1」が設定されるまで待機する処理(ステップS2307の処理)の前に第1乱数を用いた第1抽選処理を実行する構成である。このため、ステップS2317の判定処理が実行されるタイミングまでに待機期間が終了している場合には、ステップS2309にて第2乱数を取得した後、遊技者がストップボタン42~44を押せるようになるまでの時間を短縮することができる。
<第5の実施形態>
本実施形態では、16桁の2進数である第1乱数の数値情報と、16桁の2進数である第2乱数の数値情報と、を組合せることにより、制御IC148が32桁の2進数である抽選用乱数を生成する。そして、制御IC148は当該抽選用乱数を用いた1回の抽選により、当選確率が1/65535未満である第2チェリー役を含む役の当否抽選を実行する。なお、上記第4の実施形態と同一の構成については基本的にその説明を省略する。
先ず本実施形態において役の当否抽選に用いられる抽選用乱数について図53(a)~(c)を参照しながら説明する。図53(a)は第1乱数を説明するための説明図であり、図53(b)は第2乱数を説明するための説明図であり、図53(c)は抽選用乱数を説明するための説明図である。
本実施形態において、制御IC148は抽選用乱数を用いて役の当否抽選を行う。また、本実施形態では、抽選用乱数を用いて行われる役の当否抽選の他に、移行抽選L1、継続抽選、及び上乗せ抽選が行われる。ここで、移行抽選L1、継続抽選、及び上乗せ抽選には第1乱数が用いられる。
そして、移行抽選L1においてスイカ役に当選した場合には、第2乱数を用いてAT状態ST3の継続可能ゲーム数に「100」を設定するか否かを決定するための抽選が実行される。また、継続抽選において、継続当選となった場合には、第2乱数を用いてAT状態ST3の継続可能ゲーム数に「100」を設定するか否かを決定するための抽選が実行される。また、上乗せ抽選において、上乗せ当選となった場合には、第2乱数を用いてAT状態ST3の継続可能ゲーム数に「100」を加算するか否かを決定するための抽選が実行される。なお、移行抽選L1、継続抽選、及び上乗せ抽選が同時に行われることはないため、1つのゲームにおいて、移行抽選L1、継続抽選、及び上乗せ抽選の中から2つ以上の抽選が行われることはない。
図53(a)に示すように、第1乱数は16桁の2進数である。当該第1乱数のn桁目の数字をAnとする。ここで、nは1~16の自然数である。また、A1~A16は「1」又は「0」の数字であり、第1乱数の最大値は「65535」である。同様に、図53(b)に示すように、第2乱数は2進数において16桁の数字である。当該第2乱数のn桁目の数字をBnとする。ここで、nは1~16の自然数である。また、B1~B16は「1」又は「0」の数字であり、第2乱数の最大値は「65535」である。
本実施形態において、制御IC148は第1乱数と第2乱数とを組合せることにより、抽選用乱数を生成する。図53(c)に示すように、抽選用乱数は32桁の2進数である。抽選用乱数のm桁目の数字をCmとする。ここで、mは1~32の自然数である。また、C1~C32は「1」又は「0」の数字であり、抽選用乱数の取り得る値の数は「4294836225」である。
図53(c)に示すように、抽選用乱数における1桁目の数字(C1)から16桁目の数字(C16)までは、第2乱数における1桁目の数字(B1)から16桁目の数字(B16)と同じであるとともに、抽選用乱数における17桁目の数字(C17)から32桁目の数字(C32)は、第1乱数における1桁目の数字(A1)から16桁目の数字(A16)までと同じである。
抽選用乱数を用いて行われる抽選処理(図55)にて用いられる抽選テーブルには、各役に当選するための当選番号が複数設定されている。また、役同士で当該当選番号に重複は存在しないように設定されている。つまり、異なる役に対して同じ当選番号が設定されていることはない。各役に当選する確率は、当該役に設定されている当選番号の数で決まっている。制御IC148は、インデックス値IVが「1」である役から順番に抽選用乱数と当選番号とが一致しているか否かについて判定し、抽選用乱数と同じ当選番号が設定されている役が存在した場合に、当該役に当選したと判定する。
ここで、本実施形態の抽選テーブルにおいて、各役に対応する当選番号はランダムに間隔をあけて設定されている。上述のとおり、抽選用乱数の1~16桁目の数字(C1~C16)は第2乱数の1~16桁目の数字(B1~B16)と同じであるとともに、抽選用乱数の17~32桁目の数字(C17~C32)は第1乱数の1~16桁目の数字と同じである。このため、抽選テーブルにおいて、各役に対応する当選番号が間隔をあけずに連番で設定されている場合には、第1乱数を用いて行われる抽選の結果と抽選用乱数を用いて行われる抽選の結果とが連動する可能性がある。同様に、第2乱数を用いて行われる抽選の結果と抽選用乱数を用いて行われる抽選の結果とが連動する可能性がある。
これに対して、本実施形態の抽選テーブルにおいて、各役に対応する当選番号がランダムに間隔をあけて設定されている構成とすることにより、第1乱数を用いて行われる抽選の結果と抽選用乱数を用いて行われる抽選の結果との関係に遊技者が気付く可能性を低減させることができる。同様に、第2乱数を用いて行われる抽選の結果と抽選用乱数を用いて行われる抽選の結果との関係に遊技者が気付く可能性を低減させることができる。本実施形態における抽選処理の詳細については後述する。
次に、制御IC148にて実行される通常処理について、図54のフローチャートを参照しながら説明する。先ずステップS2401では第1乱数取得処理を実行する。当該第1乱数の取得処理では、上記第4の実施形態の通常処理(図42)におけるステップS1701~ステップS1707と同じ処理が実行される。続くステップS2402では、上記第4の実施形態におけるステップS1709~ステップS1716と同じ処理が実行される。
続くステップS2403では、取得した2バイトの第1乱数の数値情報と2バイトの第2乱数の数値情報とを組合せて4バイトの抽選用乱数を生成し、ステップS2404では当該4バイトの抽選用乱数を用いた役の当否抽選である抽選処理を実行する。本実施形態における抽選処理の詳細については後述する。ステップS2404にて抽選処理を実行した後、ステップS2405ではその他の処理を実行して、ステップS2401の第1乱数取得処理に戻る。その他の処理では、上記第4の実施形態の通常処理(図42)におけるステップS1718~ステップS1723の処理が実行される。
次に、制御IC148にて実行される抽選処理について、図55のフローチャートを参照しながら説明する。先ずステップS2501では、抽選用乱数を用いて行う役の当否抽選に用いる抽選テーブルを主側RAM144から読出す。
ここで、本実施形態の抽選用テーブルの構成について、図56(a)の通常モード用抽選テーブルを参照しながら説明する。図56(a)に示すように、抽選用テーブルには、インデックス値IVとして1~11の数字が設定されており、各インデックス値IVに対して当選役が設定されている。また、インデックス値IVがnである当選役に当選したか否かを判定するための当選番号の群として第n乱数群が設定されている。ここで、nは1~11の自然数である。
図56(b)は、第1乱数群~第11乱数群に設定されている乱数の一部を示すテーブルである。なお、当該乱数群テーブルでは乱数の数値情報を2進数から10進数に変換して示している。図56(b)に示すように、各乱数群の当選番号として設定されている数値情報は、連番ではない。一方、本実施形態において第1乱数を用いて行われる抽選において当選対象となる乱数の値、及び第2乱数を用いて行われる抽選において当選対象となる乱数の値は共に連番で設定されている。このため、各乱数群の当選番号として設定されている数値情報に不規則な間隔をあけることにより、抽選用乱数を用いて実行される役の抽選処理の結果から、遊技者が第1乱数を用いて行われる抽選の結果及び第2乱数を用いて行われる抽選の結果を容易に予測できてしまう状況を避けることができる。
抽選処理(図55)の説明に戻り、ステップS2501にて抽選テーブルを読み出した後、ステップS2502では、最初のインデックス値IVとして「1」を設定する。続くステップS2503では、現状のインデックス値IVについて、今回の抽選用乱数が抽選テーブルの第IV乱数群に含まれているか否かについて判定する。今回の抽選用乱数が第IV乱数群に含まれていない場合(ステップS2503:NO)には、ステップS2504にて現在のインデックス値IVに「1」を加算して新たなインデックス値IVに更新し、ステップS2505にて読み出している抽選テーブルのインデックス値IVとして更新後のインデックス値IVが設定されているか否かについて判定する。
読み出している抽選テーブルに更新後のインデックス値IVが設定されている場合(ステップS2505:YES)には、ステップS2503に戻り、更新後のインデックス値IVについて、抽選用乱数が抽選テーブルの第IV乱数群に含まれているか否かの判定処理を実行する。
ステップS2503において、抽選用乱数が第IV乱数群に含まれていた場合(ステップS2503:YES)、又はステップS2505において、更新後のインデックス値IVが読み出している抽選テーブルに設定されていない場合には、ステップS2506に進む。
ステップS2506では役の当選結果に応じて停止情報を設定する停止情報第1設定処理を行い、ステップS2507では新たなゲームが開始されたことをサブ側MPU152に認識させるためにゲーム開始コマンドをサブ側MPU152へ送信して、本抽選処理を終了する。
次に、制御IC148にて実行されるAT用処理について、図57のフローチャートを参照しながら説明する。先ずステップS2601ではAT状態カウンタが「0」であるか否かについて判定する。AT状態カウンタが「0」でない場合(ステップS2601:NO)には、AT状態ST3であることを意味する。この場合には、ステップS2602にて準備状態フラグの値が「0」であるか否かについて判定する。
準備状態フラグの値が「0」である場合には、AT状態ST3において、既に第1RTモードから第2RTモードに移行して、1ゲーム毎に継続可能ゲーム数が「1」ずつ減算されていく状態となっている。この場合(ステップS2602:YES)には、ステップS2603にてAT状態カウンタから「1」を減算する。続くステップS2604では、スイカ当選となったか否かについて判定する。スイカ当選となった場合(ステップS2604:YES)には、ステップS2605にて上乗せ抽選処理を実行して、本AT用処理を終了する。
ここで、ステップS2605にて実行される上乗せ抽選処理について、図58(a)のフローチャートを参照しながら説明する。先ずステップS2701では、第1上乗せ抽選処理を実行する。当該第1上乗せ抽選処理では、第1乱数に「4369」を加算した結果が「65535」を超える場合に当選となる。当該第1上乗せ抽選処理において当選となる確率は1/15である。
ステップS2702では、第1上乗せ抽選に当選したか否かについて判定し、第1上乗せ抽選に当選しなかった場合(ステップS2702:NO)にはそのまま本上乗せ抽選処理を終了する。また、第1上乗せ抽選に当選した場合(ステップS2702:YES)には、ステップS2703にて第2上乗せ抽選処理を実行する。当該第2上乗せ抽選処理では、第2乱数に「5」を加算した結果が「65535」を超える場合に当選となる。当該第2上乗せ抽選処理において当選となる確率は1/13107である。
ステップS2704では、第2上乗せ抽選に当選したか否かについて判定する。第2上乗せ抽選に当選しなかった場合(ステップS2704:NO)には、ステップS2705にてAT状態カウンタに「30」を加算する。また、第2上乗せ抽選に当選した場合(ステップS2704:YES)には、ステップS2706にてAT状態カウンタに「100」を加算する。
ステップS2705又はステップS2706にてAT状態カウンタへの加算処理を実行した後、ステップS2707ではサブ側MPU152に対して加算コマンドを送信して、本上乗せ抽選処理を終了する。サブ側MPU152は、当該加算コマンドを受信することにより、遊技者に対してAT状態ST3の継続可能ゲーム数が増加したことを報知するための演出を行うタイミングを把握することができる。ここで、本上乗せ抽選処理が行われた場合にAT状態カウンタに「300」が加算される確率は1/65535よりも小さい1/196605である。
AT用処理(図57)の説明に戻り、ステップS2604にてスイカ当選となっていなかった場合には、ステップS2606にてチェリー当選となったか否かについて判定する。ここで、チェリー当選とは、第1チェリー当選又は第2チェリー当選を意味する。ステップS2606にてチェリー当選とならなかった場合には、ステップS2607にてAT状態カウンタが「0」であるか否かについて判定する。そして、AT状態カウンタが「0」でない場合(ステップS2607:NO)にはそのまま本AT用処理を終了し、AT状態カウンタが「0」である場合(ステップS2607:YES)には、ステップS2608にて継続抽選処理を実行して、本AT用処理を終了する。
ここで、ステップS2608にて実行される継続抽選処理について、図58(b)のフローチャートを参照しながら説明する。先ずステップS2801では、第1継続抽選処理を実行する。当該第1継続抽選処理では、第1乱数に「4369」を加算した結果が「65535」を超える場合に当選となる。当該第1継続抽選処理において当選となる確率は1/15である。
ステップS2802では、第1継続抽選に当選したか否かについて判定し、第1継続抽選に当選しなかった場合(ステップS2802:NO)にはそのまま本継続抽選処理を終了する。また、第1継続抽選に当選した場合(ステップS2802:YES)には、ステップS2803にて第2継続抽選処理を実行する。当該第2継続抽選処理では、第2乱数に「5」を加算した結果が「65535」を超える場合に当選となる。当該第2継続抽選処理において当選となる確率は1/13107である。
ステップS2804では、第2継続抽選に当選したか否かについて判定する。第2継続抽選に当選しなかった場合(ステップS2804:NO)には、ステップS2805にてAT状態カウンタに「30」を加算する。また、第2継続抽選に当選した場合(ステップS2804:YES)には、ステップS2806にてAT状態カウンタに「100」を加算する。
ステップS2805又はステップS2806にてAT状態カウンタへの加算処理を実行した後、ステップS2807ではサブ側MPU152に対して加算コマンドを送信して、本継続抽選処理を終了する。サブ側MPU152は、当該加算コマンドを受信することにより、遊技者に対してAT状態ST3の継続可能ゲーム数が増加したことを報知するための演出を行うタイミングを把握することができる。ここで、本継続抽選処理が行われた場合にAT状態カウンタに「100」が加算される確率は1/65535よりも小さい1/196605である。
AT用処理(図57)の説明に戻り、ステップS2606にてチェリー当選となっている場合には、ステップS2609にてチェリー当選の対応処理を実行して本AT用処理を終了する。ステップS2609におけるチェリー当選の対応処理では、上記第4の実施形態のAT用処理(図48)におけるステップS2011~ステップS2015と同じ処理が実行される。
具体的には、第1チェリー当選となっているか否かについて判定して(ステップS2011:YES)にAT状態カウンタに「30」を加算し(ステップS2012)、サブ側MPU152に加算コマンドを送信する(ステップS2015)。また、第2チェリー役への入賞が成立している場合(ステップS2013:YES)には、AT状態カウンタに「300」を加算し(ステップS2014)、サブ側MPU152に加算コマンドを送信する(ステップS2014)。
AT用処理(図57)の説明に戻り、ステップS2601にてAT状態カウンタの値が「0」であった場合、又はステップS2602にて準備状態フラグの値が「1」であった場合には、ステップS2610にてその他の処理を実行して、本AT用処理を終了する。当該その他の処理では、上記第4の実施形態のAT用処理(図48)のステップS2002~ステップS2007の処理が実行される。
具体的には、第1チェリー当選となった場合(ステップS2002:YES)にはAT状態カウンタに「30」を加算し(ステップS2003)、準備状態フラグに「1」を設定して(ステップS2006)、サブ側MPU152に対してAT状態開始コマンドを送信する(ステップS2007)。また、第2チェリー役への入賞が成立している場合(ステップS2002:NO,ステップS2004:YES)には、AT状態カウンタに「300」を加算し(ステップS2005)、準備状態フラグに「1」を設定して(ステップS2006)、サブ側MPU152に対してAT状態開始コマンドを送信する(ステップS2007)。
次に、制御IC148にて実行されるBB用処理について、図59のフローチャートを参照しながら説明する。先ずステップS2901~ステップS2904では、上記第4の実施形態のBB用処理(図49)におけるステップS2101~ステップS2104と同じ処理が実行される。具体的には、今回のゲームにおいて媒体付与役の入賞が発生しなかった場合(ステップS2901:NO)にはそのまま本BB用処理を終了し、今回のゲームにおいて媒体付与役の入賞が発生した場合(ステップS2901:YES)には残付与数カウンタの値から「8」を減算する(ステップS2902)。
減算後に残付与数カウンタの値が「0」にならなかった場合(ステップS2903:NO)にはそのまま本BB用処理を終了する。また、減算後に残付与数カウンタの値が「0」となった場合(ステップS2903:YES)には、AT状態カウンタの値が「0」であるか否かについて判定する(ステップS2904)。
AT状態カウンタの値が「0」である場合(ステップS2904:YES)には、ステップS2905にて第1移行抽選処理を実行する。当該第1移行抽選処理では、第1乱数に「4369」を加算した結果が「65535」を超える場合に当選となる。当該第1移行抽選処理において当選となる確率は1/15である。ステップS2906では、第1移行抽選に当選したか否かについて判定し、第1移行抽選に当選した場合(ステップS2906:YES)には、ステップS2907にて第2移行抽選処理を実行する。当該第2移行抽選処理では、第2乱数に「5」を加算した結果が「65535」を超える場合に当選となる。当該第2移行抽選処理において当選となる確率は1/13107である。
ステップS2908では、第2移行抽選に当選したか否かについて判定する。ステップS2904にてAT状態カウンタの値が「0」ではなかった場合(ステップS2904:NO)又はステップS2908にて第2移行抽選に当選しなかったと判定した場合には、ステップS2909にてAT状態カウンタに「30」を設定する。また、ステップS2908にて第2移行抽選に当選したと判定した場合には、ステップS2910にてAT状態カウンタに「100」を設定する。ここで、本BB用処理において、第1移行抽選に当選するとともに、第2移行抽選に当選することにより、AT状態カウンタに「100」が設定される確率は1/65535よりも小さい1/196605である。
ステップS2909又はステップS2910にてAT状態カウンタに継続可能ゲーム数を設定した後、ステップS2911では準備状態フラグに「1」を設定してAT状態ST3の準備状態ST31となったことを記憶し、ステップS2912にてサブ側MPU152に対して準備状態コマンドを送信する。
ステップS2906にて第1移行抽選に当選しなかったと判定した後、又はステップS2912にて準備状態コマンドを送信した後、ステップS2913ではBB用フラグを「0」クリアし、ステップS2914ではサブ側MPU152に対してBB終了コマンドを送信して、本BB用処理を終了する。
以上のとおり、第1乱数と第2乱数とに基づいて抽選用乱数を生成し、第1乱数を用いた抽選と、第2乱数を用いた抽選と、抽選用乱数を用いた抽選と、を行う構成である。抽選に用いられる3つの乱数は全て遊技者の動作タイミングを反映して決定される乱数であるため、制御IC148の処理タイミングに依存して決定される乱数を3つ目の乱数として用いる場合と比較して、遊技者の動作タイミングを遊技結果により大きく反映することができる。
また、遊技者がスタートレバー41をOFF状態からON状態に切り換えた後、当該ON状態からOFF状態に戻す一連の動作から第1乱数と第2乱数とを取得し、第1乱数に基づいた抽選と第2乱数に基づいた抽選とを実行する構成と比較して、抽選の種類を増やすことができ、遊技の興趣向上を図ることができる。
また、4バイトの抽選用乱数を用いて役の当否抽選を行う構成とすることにより、2バイトの抽選用乱数を用いた抽選では設定することのできないような当選確率の低い役を設定することができる。そして、役の当否抽選に1つの抽選用乱数を用いる構成であるため、役の当否抽選に2つの乱数を用いる構成と比較して、役の当否抽選以外の抽選に用いる乱数の数を増やすことができる。役の当否抽選以外の抽選に第1乱数と第2乱数とを使用できるため、第1移行抽選に加えて第2移行抽選を行うことが可能となり、移行抽選の結果として起こる演出のパターンを増やして遊技の興趣向上を図ることができる。
<第6の実施形態>
本実施形態では、検知信号SG2と反転検知信号SG3との両方が1つの管理回路421(図60)に入力されるとともに、当該管理回路421から出力されるラッチ信号が1つのラッチレジスタ102(図60)に入力される。なお、上記第4の実施形態と同一の構成については基本的にその説明を省略する。
本実施形態における主制御基板141の構成について図60のブロック図を参照しながら説明する。図60に示すように、主側MPU142は制御IC148とハード乱数回路146とを備えている。そして、ハード乱数回路146は管理回路421と、ラッチレジスタ102と、更新回路101と、を備えている。ここで、本実施形態におけるラッチレジスタ102は上記第1の実施形態におけるラッチレジスタ102(図6)と同じ構成であるとともに、本実施形態における更新回路101は上記第1の実施形態における更新回路101(図6)と同じ構成である。
図60に示すように、スタート検出センサ41aから出た信号線は主制御基板141上の第1分岐点171で2本に分岐している。分岐後の一方の信号線は制御IC148の入力端子TA1に接続されているため、制御IC148の入力端子TA1には検知信号SG2が入力されている。また、分岐後の他方の信号線は主制御基板141上の第2分岐点172にて2本に分岐している。第2分岐点172にて分岐した信号線の一方はそのまま管理回路421に接続されているとともに、第2分岐点172にて分岐した信号線の他方は反転回路431を介して管理回路421に接続されている。このため、管理回路421には検知信号SG2と、反転検知信号SG3と、が入力されている。
管理回路421はハード回路である。管理回路421では、当該管理回路421に入力されている検知信号SG2又は反転検知信号SG3のいずれかがLOW状態からHI状態に立ち上がった場合にタイマカウンタによる時間のカウントが開始される。管理回路421に入力されている検知信号SG2の立ち上がりを契機としてタイマカウンタによる時間のカウントが開始された場合には、検知信号SG2のHI状態が維持されている間、タイマカウンタによる時間のカウントが継続される。タイマカウンタによる時間のカウントは、タイマカウンタにより12.8μsがカウントされた場合、又はタイマカウンタにより12.8μsがカウントされる前に検知信号SG2がLOW状態に立ち下がった場合に停止される。タイマカウンタにより12.8μsがカウントされた場合には、カウントの終了タイミングにおいて管理回路421からラッチレジスタ102に対してラッチ信号が送信される。
タイマカウンタによるカウントが停止されると、タイマカウンタはリセットされる。このため、タイマカウンタによる12.8μsのカウントが途中で停止され、その後に再びカウントが開始される条件が成立した場合にも、検知信号SG2がHI状態に立ち上がり、当該HI状態が12.8μs以上継続するという、管理回路421からラッチレジスタ102に対してラッチ信号が送信される条件は変わらない。検知信号SG2のHI状態が累積で12.8μs以上となっても、当該HI状態が連続して12.8μs以上でないとラッチ信号が送信されない構成とすることができる。
また、管理回路421に入力されている反転検知信号SG3の立ち上がりを契機としてタイマカウンタによる時間のカウントが開始された場合には、反転検知信号SG3のHI状態が維持されている間、タイマカウンタによる時間のカウントが継続される。タイマカウンタによる時間のカウントは、タイマカウンタにより12.8μsがカウントされた場合、又はタイマカウンタにより12.8μsがカウントされる前に反転検知信号SG3がLOW状態に立ち下がった場合に停止される。タイマカウンタにより12.8μsがカウントされた場合には、カウントの終了タイミングにおいて管理回路421からラッチレジスタ102に対してラッチ信号が送信される。
タイマカウンタによるカウントが停止されると、タイマカウンタはリセットされる。このため、タイマカウンタによる12.8μsのカウントが途中で停止され、その後に再びカウントが開始される条件が成立した場合にも、反転検知信号SG3がHI状態に立ち上がり、当該HI状態が12.8μs以上継続するという、管理回路421からラッチレジスタ102に対してラッチ信号が送信される条件は変わらない。反転検知信号SG3のHI状態が累積で12.8μs以上となっても、当該HI状態が連続して12.8μs以上でないとラッチ信号が送信されない構成とすることができる。
ラッチレジスタ102は、16個のラッチレジスタ用D-FF102a~102p(図6)から構成されているレジスタである。ラッチレジスタ用D-FF102a~102pのD端子は乱数カウンタ105を構成している乱数カウンタ用D-FF105a~105p(図6)のQ端子と接続されている。また、ラッチレジスタ用D-FF102a~102pのQ端子は制御IC148の入力端子TA8と接続されている。また、ラッチレジスタ用D-FF102a~102pのCLK端子は管理回路421と接続されている。
このため、管理回路421からラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号が出力されると、乱数カウンタ105に記憶されている乱数の数値情報がラッチレジスタ102に書き込まれるとともに、当該乱数の数値情報は制御IC148の入力端子TA8に対して出力される。制御IC148は、当該制御IC148の入力端子TA8に入力されている乱数の数値情報を取得する。
ここで、管理回路421に入力されている検知信号SG2の立ち上がりを契機として制御IC148の入力端子TA8に対して出力された乱数を第1乱数とするとともに、管理回路421に入力されている反転検知信号SG3の立ち上がりを契機として制御IC148の入力端子TA8に対して出力された乱数を第2乱数とする。
本実施形態の制御IC148にて実行される通常処理は、上記第4の実施形態における通常処理(図42)と同じ処理である。当該通常処理において、制御IC148は第1開始指令フラグ144gに「1」が設定された場合(ステップS1706:YES)に当該制御IC148の入力端子TA8から第1乱数の数値情報を取得するとともに、第2開始指令フラグ144hに「1」が設定されて(ステップS1709:YES)、開始可能フラグ144aを「0」クリアした後に(ステップS1710)、当該制御IC148の入力端子TA8から第2乱数の数値情報を取得する。
このため、ハード乱数回路146が備えているラッチレジスタ102が1つである本構成において、制御IC148は第1乱数の数値情報と第2乱数の数値情報とを異なるタイミングで取得して、異なる抽選に用いることができる。
以上のとおり、ハード乱数回路146が1つのラッチレジスタ102を備えており、管理回路421に入力されている検知信号SG2の立ち上がりを契機として乱数カウンタ105に記憶されている数値情報が第1乱数の数値情報として書き込まれるとともに、管理回路421に入力されている反転検知信号SG3の立ち上がりを契機として乱数カウンタ105に記憶されている数値情報が第2乱数の数値情報として書き込まれる構成である。ハード乱数回路146が第1乱数の数値情報が書き込まれるラッチレジスタと第2乱数の数値情報が書き込まれるラッチレジスタとを別々に備えている構成と比較して、ハード乱数回路146を構成するラッチレジスタ102の数を減らすことにより、ハード乱数回路146を製造するコストを減らしたり、小面積化したりすることができる。
<第6の実施形態の別形態>
上述した第6の実施形態における管理回路421として、入力される検知信号SG2の立ち上がりを契機としてラッチレジスタ102にラッチ信号を出力するとともに、入力される検知信号SG2の立ち下がりを契機としてラッチレジスタ102にラッチ信号を送信する管理回路を用いる構成としてもよい。これにより、主制御基板141上の反転回路431を省略することができる。
<第7の実施形態>
本実施形態では、ハード乱数回路146が上記第4の実施形態の第1ラッチレジスタ407と上記第4の実施形態の第2ラッチレジスタ408とに加えて、第3ラッチレジスタ409(図60)を備えている。遊技者がスタートレバー41を1回操作すると、3つのラッチレジスタ407~409のそれぞれに異なる乱数が書き込まれる。制御IC148は、2つの乱数を用いて非BB状態における役の当否判定を行うとともに、残りの1つの乱数を用いてAT状態ST3の継続抽選を行う。なお、上記第4の実施形態と同一の構成については基本的にその説明を省略する。
先ず本実施形態におけるハード乱数回路146の構成について図61を参照しながら説明する。図61は、ハード乱数回路146の構成を説明するためのブロック図である。以下では、上記第4の実施形態におけるハード乱数回路146(図39)の構成とは異なる点について説明する。
図61に示すように、ハード乱数回路146はコントロール回路405と、ラッチレジスタ407~409と、更新回路411と、を備えている。コントロール回路405はプログラムを利用して動作するCPU406を備えている。当該CPU406をコントロール側CPU406とする。コントロール側CPU406は、後述する管理動作(図62)を実行するためのプログラムが記憶されているROM115と、情報を一時記憶するためのRAM116と、スタート検出センサ41aから出力されている検知信号SG2が入力されている入力端子TB1と、異なる2つのタイミングにてパルス信号であるラッチ信号を出力するための2つの出力端子TB8,TB9と、を備えている。
また、図61に示すように、ハード乱数回路146は、乱数発生手段として、役の当否判定、移行抽選L1、及び継続抽選に用いられる乱数を更新するための更新回路411を備えている。ここで、継続抽選とはAT状態ST3において、AT状態カウンタが「0」となった場合に、AT状態ST3が継続されるか否かを判定するための抽選である。
更新回路411は、所定の周波数のクロック信号である第1クロック信号を出力する第1クロック回路414と、当該第1クロック回路とは異なる周波数のクロック信号である第2クロック信号を出力する第2クロック回路415と、乱数が所定の間隔で更新される第1乱数カウンタ416と、当該第1乱数カウンタ416とは異なる間隔で更新される第2乱数カウンタ417とを備えている。ここで、第1クロック回路414から出力される第1クロック信号の周波数は16MHzであるとともに、第2クロック回路415から出力される第2クロック信号の周波数は12MHzである。また、2つの乱数カウンタ416,417は、それぞれ16個の乱数カウンタ用D-FFから構成されており、16桁の2進数を記憶することができる。
具体的には、2つの乱数カウンタ416,417に記憶可能な乱数の数値範囲は「1~65535」に設定されている。ここで、第1乱数カウンタ416を構成している16個のD-FFを第1乱数カウンタ用D-FFとするとともに、第2乱数カウンタ417を構成している16個のD-FFを第2乱数カウンタ用D-FFとする。
更新回路411は、第1クロック回路414が出力する第1クロック信号の立ち上がりに同期して、第1乱数カウンタ416に記憶されている乱数を更新する。詳細には、更新回路411は第1乱数発生器(図示略)を備えている。当該第1乱数発生器は上記第1の実施形態の乱数発生回路106(図6)と同一の構成を有している。第1乱数発生器には第1クロック信号を反転させることにより生成される反転第1クロック信号が入力されている。このため、第1乱数発生器では62.5nsec間隔で乱数が更新される。第1乱数発生器で更新される乱数は上記第1の実施形態における乱数発生回路106にて更新される乱数と同じM系列乱数である。第1乱数発生器から出力される乱数の数値情報は第1乱数カウンタ416に入力されているため、第1乱数カウンタ416に記憶されている乱数は62.5nsec間隔で更新される。当該更新周期は、制御IC148におけるタイマ割込み処理の実行周期よりも十分に短い周期となっている。
また、更新回路411は、第2クロック回路415が出力する第2クロック信号の立ち上がりに同期して、第2乱数カウンタ417に記憶されている乱数を更新する。詳細には、更新回路411は第2乱数発生器(図示略)を備えている。当該第2乱数発生器には第2クロック信号を反転させることにより生成される反転第2クロック信号が入力されている。第2乱数発生器では、反転第2クロック信号の立ち上がりに同期して第2乱数発生器に記憶されている現状の乱数に「1」が加算されて次の乱数が生成される。第2乱数発生器は、乱数が上限値である「65535」に達した場合に「0」に戻るループカウンタである。第2乱数発生器から出力される乱数の数値情報は第2乱数カウンタ417に入力されているため、第2乱数カウンタ417に記憶されている乱数は83.3nsec間隔で更新される。当該更新周期は、制御IC148におけるタイマ割込み処理の実行周期よりも十分に短い周期となっている。
第1乱数カウンタ416に記憶されている乱数と、第2乱数カウンタ417に記憶されている乱数とのそれぞれは、制御IC148が備えているクロック回路とは異なるクロック回路414,415から出力されるクロック信号の立ち上がりに同期して更新されるため、制御IC148のタイマ割込み処理とは非同期に更新されることとなる。なお、第1乱数カウンタ416に記憶されている乱数が第1クロック信号の立ち下がりに同期して更新される構成としてもよい。また、第2乱数カウンタ417に記憶されている乱数が第2クロック信号の立ち下がりに同期して更新される構成としてもよい。
第1乱数カウンタ416において更新される乱数はM系列乱数であり、更新タイミングとなるたびに、現状記憶されている乱数に基づいて次の乱数が算出される。一方、第2乱数カウンタ417において更新される乱数はM系列乱数とは異なる。第2乱数カウンタ417では、更新タイミングとなるたびに現状の乱数に「1」が加算されて新たな乱数が算出される。そして、第2乱数カウンタ417に記憶されている乱数が最大値(「65535」)に達した場合には、「0」クリアされる。
なお、第1乱数カウンタ416にて更新される乱数と第2乱数カウンタ417にて更新される乱数との組合せは上記の組合せに限られない。例えば、第1乱数カウンタ416で更新される乱数と第2乱数カウンタ417にて更新される乱数とが同じM系列乱数であっても良い。この場合においても、第1クロック回路414が第1乱数カウンタ416に供給するクロック信号と、第2クロック回路415が第2乱数カウンタ417に供給するクロック信号とが異なるため、第1乱数と第2乱数と第3乱数とを異なる態様で更新していくことができる。
図61に示すように、ハード乱数回路146は、第1乱数カウンタ416にて更新される乱数の数値情報が書き込まれるレジスタとして第1ラッチレジスタ407と第2ラッチレジスタ408とを備えているとともに、第2乱数カウンタ417にて更新される乱数の数値情報が書き込まれるレジスタとして第3ラッチレジスタ409を備えている。
本実施形態における第1ラッチレジスタ407は上記第4の実施形態における第1ラッチレジスタ407(図39)と同じ構成であるとともに、本実施形態における第2ラッチレジスタ408は上記第4の実施形態における第2ラッチレジスタ408と同じ構成である。つまり、第1ラッチレジスタ407は16個の第1ラッチ用D-FF407a~407p(図39)から構成されているとともに、第2ラッチレジスタ408は16個の第2ラッチ用D-FF408a~408p(図39)から構成されている。また、図61に示すように、第3ラッチレジスタ409は16個の第3ラッチ用D-FF409a~409pから構成されている。
第1ラッチ用D-FF407a~407pのD端子は第1乱数カウンタ416を構成している第1乱数カウンタ用D-FFのQ端子と接続されている。詳細には、第1乱数カウンタ416で記憶される16桁の2進数におけるn桁目の数値情報を記憶する第1乱数カウンタ用D-FFのQ端子が第1ラッチレジスタ407で記憶される16桁の2進数におけるn桁目の数値情報を記憶する第1ラッチ用D-FF407a~407pのD端子と接続されている。
また、第1ラッチ用D-FF407a~407pのQ端子は制御IC148の入力端子TA8(図61)と接続されている。このため、第1ラッチレジスタ407に記憶される乱数の数値情報は、制御IC148の入力端子TA8に出力される。ここで、第1ラッチレジスタ407に記憶される乱数の数値情報を第1乱数の数値情報とする。
また、第3ラッチレジスタ用D-FF409a~409p(図61)のD端子は第2乱数カウンタ417を構成している第2乱数カウンタ用D-FFのQ端子と接続されている。詳細には、第2乱数カウンタ417で記憶される16桁の2進数におけるn桁目の数値情報を記憶する第2乱数カウンタ用D-FFのQ端子が第3ラッチレジスタ409で記憶される16桁の2進数におけるn桁目の数値情報を記憶する第3ラッチレジスタ用D-FF409a~409pのD端子と接続されている。
また、第3ラッチ用D-FF409a~409pのQ端子は制御IC148の入力端子TA10と接続されている。このため、第3ラッチレジスタ409に記憶される乱数の数値情報は、制御IC148の入力端子TA10に出力される。ここで、第3ラッチレジスタ409に記憶される乱数の数値情報を第3乱数の数値情報とする。
第1ラッチ用D-FF407a~407pのCLK端子と第3ラッチ用D-FF409a~409pのCLK端子とのそれぞれは、コントロール側CPU406の出力端子TB8と接続されている。詳細には、コントロール側CPU406の出力端子TB8から出る1本の信号線はハード乱数回路146上の分岐点で2本に分岐している。分岐後の一方の信号線はハード乱数回路146上で16本に分岐して第1ラッチ用D-FF407a~407pのCLK端子に接続されている。また、分岐後の他方の信号線はハード乱数回路146上で分岐して第3ラッチ用D-FF409a~409pのCLK端子に接続されている。
第1乱数カウンタ416を構成している第1乱数カウンタ用D-FFのQ端子から出て第1ラッチ用D-FF407a~407pのD端子に接続されている信号線は、ハード乱数回路146上で分岐して、第2ラッチ用D-FF408a~408pのD端子にも接続されている。第2ラッチレジスタ408について、詳細には、第1乱数カウンタ416で記憶される16桁の2進数におけるn桁目の数値情報を記憶する第1乱数カウンタ用D-FFのQ端子が第2ラッチレジスタ408で記憶される16桁の2進数におけるn桁目の数値情報を記憶する第2ラッチ用D-FF408a~408pのD端子と接続されている。
また、第2ラッチ用D-FF408a~408pのQ端子は制御IC148の入力端子TA9と接続されている。このため、第2ラッチレジスタ408に記憶される乱数の数値情報は、制御IC148の入力端子TA9に出力される。ここで、第2ラッチレジスタ408に記憶される乱数の数値情報を第2乱数の数値情報とする。
第2ラッチ用D-FF408a~408pのCLK端子は、コントロール側CPU406の出力端子TB9と接続されている。詳細には、コントロール側CPU406の出力端子TB9から出る1本の信号線はハード乱数回路146上で16本に分岐して第2ラッチ用D-FF408a~408pのCLK端子に接続されている。
本実施形態のコントロール側CPU406は、当該コントロール側CPU406の入力端子TB1に入力されている検知信号SG2がLOW状態からHI状態に立ち上がり、当該HI状態が12.8μs維持されたタイミングにおいて出力端子TB8から第1ラッチレジスタ407及び第3ラッチレジスタ409に対してパルス信号であるラッチ信号を送信する。また、本実施形態のコントロール側CPU406は、当該コントロール側CPU406の入力端子TB1に入力されている検知信号SG2がHI状態からLOW状態に立ち下がり、当該LOW状態が12.8μs維持されたタイミングにおいて出力端子TB9から第2ラッチレジスタ408に対してパルス信号であるラッチ信号を送信する。
コントロール側CPU406は、入力端子TB1に入力されている検知信号SG2がHI状態を維持する時間及びLOW状態を維持する時間をタイマカウンタによりカウントする。当該タイマカウンタによる時間のカウントは0.1μs単位で行われる。カウント開始から12.8μsが経過した場合、又はカウント開始から12.8μsが経過する前に検知信号SG2が反転した場合にタイマカウンタによる時間のカウントは停止され、タイマカウンタはリセットされる。
これにより、検知信号SG2の立ち上がりのタイミングにおいて第1乱数カウンタ416に記憶されている乱数の数値情報が第1乱数の数値情報として第1ラッチレジスタ407に書き込まれるとともに、検知信号SG2の立ち上がりのタイミングにおいて第2乱数カウンタ417に記憶されている乱数の数値情報が第3乱数の数値情報として第3ラッチレジスタ409に書き込まれる。
第1乱数の数値情報が第1ラッチレジスタ407に書き込まれるタイミングと、第3乱数の数値情報が第3ラッチレジスタ409に書き込まれるタイミングとは同じである。しかし、第1乱数カウンタ416にて更新される乱数の種類と第2乱数カウンタ417にて更新される乱数の種類とは異なる。このため、第3乱数は第1乱数とは異なる乱数である。
また、検知信号SG2の立ち下がりのタイミングにおいて第1乱数カウンタ416に記憶されている乱数の数値情報が第2乱数の数値情報として第2ラッチレジスタ408に書き込まれる。第2乱数の数値情報が第2ラッチレジスタ408に書き込まれるタイミングは、第1乱数の数値情報が第1ラッチレジスタ407に書き込まれるタイミング及び第3乱数の数値情報が第3ラッチレジスタ409に書き込まれるタイミングとは異なる。検知信号SG2が立ち上がるタイミングから検知信号SG2が立ち下がるタイミングまでの時間間隔は人の動作によって変化する不定の間隔であるため、第2乱数は第1乱数及び第3乱数とは同期しない乱数である。
制御IC148は、開始指令設定処理(図41)において第1開始指令フラグ144gに「1」を設定した直後の通常処理(図42)において、当該制御IC148の入力端子TA8に入力されている第1乱数の数値情報と、入力端子TA10に入力されている第3乱数の数値情報と、を取得する。そして、次回以降の開始指令設定処理において第2開始指令フラグ144hに「1」を設定し、その直後の通常処理において、制御IC148の入力端子TA9に入力されている第2乱数の数値情報を取得する。これにより、制御IC148は、第1乱数及び第2乱数に加えて、第1乱数及び第2乱数とは異なる第3乱数を取得することができる。
次に、本実施形態のコントロール側CPU406にて実行される管理動作について、図62のフローチャートを参照しながら説明する。ステップS3001~ステップS3008では、ステップS701~ステップS707及びステップS709と同じ処理が実行される。具体的には、コントロール側CPU406の入力端子TB1に入力されている検知信号SG2がLOW状態となるまで待機し(ステップS3001)、当該検知信号SG2がLOW状態となった場合(ステップS3001:YES)には、検知信号SG2がHI状態となるまで待機する(ステップS3002)。そして、検知信号SG2がHI状態となった場合(ステップS3002:YES)には、タイマカウンタを利用して当該HI状態が維持される時間のカウントを開始する(ステップS3003)。
検知信号SG2のHI状態の継続時間が12.8μsに満たなかった場合(ステップS3004:NO)には、タイマカウンタによるカウントを停止して、再び検知信号SG2がHI状態となるまで待機する。また、検知信号SG2のHI状態が12.8μs以上継続された場合(ステップS3004:YES,ステップS3005:YES)には、タイマカウンタによる時間のカウントを停止して、コントロール側CPU406の出力端子TB8から第1ラッチレジスタ407及び第3ラッチレジスタ409に対してラッチ信号を送信する(ステップS3008)。
その後、ステップS3009ではコントロール側CPU406の入力端子TB1に入力されている検知信号SG2がLOW状態であるか否かについて判定し、検知信号SG2がHI状態である場合(ステップS3009:NO)には、検知信号SG2がLOW状態となるまで待機する。そして、検知信号SG2がLOW状態となった場合(ステップS3009:YES)には、ステップS3010にてタイマカウンタを利用して当該LOW状態が継続される時間のカウントを開始する。
続くステップS3011では検知信号SG2がLOW状態であるか否かの判定を行い、LOW状態である場合(ステップS3011:YES)にはステップS3012にて検知信号SG2の立ち下がりから12.8μsが経過したか否かについて判定する。そして、検知信号SG2の立ち下がりから12.8μsが経過していない場合(ステップS3012:NO)には、ステップS3011に戻る。また、ステップS3011にて、検知信号SG2がHI状態であった場合(ステップS3011:NO)には、ステップS3013にてタイマカウンタによる時間のカウントを停止して、ステップS3009の処理に戻る。
また、ステップS3012にて、コントロール側CPU406の入力端子TB1に入力されている検知信号SG2がLOW状態に立ち下がってから12.8μsが経過した場合(ステップS3012:YES)には、ステップS3014にてタイマカウンタによる時間のカウントを停止する。続くステップS3015では、出力端子TB9から第2ラッチレジスタ408に対してラッチ信号を送信して、ステップS3001に戻る。
このように、プログラムを利用して動作するコントロール側CPU406が当該コントロール側CPU406の入力端子TB1に入力されている検知信号SG2がHI状態に立ち上がり、当該HI状態が12.8μs維持されたタイミングと、検知信号SG2がLOW状態に立ち下がり、当該LOW状態が12.8μs維持されたタイミングとのそれぞれにおいて、ラッチ信号を送信することにより、制御IC148が利用できる同期しない乱数の数値情報を増加させることができる。また、コントロール側CPU406の出力端子TB8から第1ラッチレジスタ407と第3ラッチレジスタ409とに出力することにより、スタートレバー41操作の開始を契機としてラッチレジスタ407~409に書き込まれる乱数の数値情報を増やすことができる。
本実施形態において制御IC148は、第1乱数及び第3乱数を用いて上記第4の実施形態における抽選処理(図43)と同じ抽選処理を行う。具体的には、第1乱数は役の当否判定に用いられる。当該役の当否判定が非BB状態において行われ、第1チェリー当選となった場合には、第2チェリー当選となったか否かの当否判定に第3乱数が用いられる。また、通常遊技状態ST1からBB状態ST2となった場合において、当該BB状態ST2の最後のゲームでは、AT状態ST3へ移行するか否かを決定するための移行抽選L1にも第3乱数が用いられる。
次に、本実施形態において、第2乱数を用いて行われる抽選について説明する。本実施形態では、AT状態ST3においてAT状態カウンタが「0」となった場合に、AT状態ST3を継続するか否かについて決定するための継続抽選が行われる。第2乱数はAT用処理にて行われる継続抽選に用いられる。
制御IC148にて実行されるAT状態の管理処理について、図63を参照しながら説明する。AT状態の管理処理は、遊技終了時の対応処理(図46)のステップS1906にて実行される処理である。
先ずステップS3101では、AT状態カウンタの値が「0」であるか否かについて判定する。AT状態カウンタの値が「0」でないことは、現在AT状態ST3であることを意味する。AT状態である場合(ステップS3101:NO)には、ステップS3102にて準備状態フラグの値が「0」であるか否かについて判定する。準備状態フラグの値が「0」である場合(ステップS3102:YES)には、AT状態ST3のベース状態ST32であることを意味するため、ステップS3103にて、AT状態カウンタに設定されている値から「1」を減算する。
ステップS3102にて否定判定を行った後、又はステップS3103にて減算処理を行った後、ステップS3104では、第1チェリー入賞又は第2チェリー入賞のどちらかが成立しているか否かについて判定する。第1チェリー入賞が成立していない状態であり、且つ、第2チェリー入賞が成立していない状態である場合(ステップS3104:NO)には、ステップS3105にてAT状態カウンタの値が「0」であるか否かについて判定する。AT状態カウンタの値が「0」でない場合(ステップS3105:NO)には、AT状態ST3のベース状態ST32が継続している状態、又は準備状態ST31であることを意味するため、そのまま本AT用処理を終了する。
AT状態カウンタの値が「0」であり、AT状態ST3のベース状態ST32が終了するタイミングである場合(ステップS3105:YES)には、ステップS3106及びステップS3107において、AT状態ST3が継続されるか否かについて判定する継続抽選を実行する。当該継続抽選において、当選した場合にはAT状態ST3が継続し、当選しなかった場合には、AT状態ST3が終了して通常遊技状態ST1となる。
ステップS3106では、第3判定値DV3に第2乱数を設定するとともに、当該第3判定値DV3に「13107」を加算して新たな第3判定値DV3を算出する。続くステップS3107では、ステップS3105にて算出した第3判定値DV3が「65535」を越えているか否かについて判定する。第3判定値DV3が「65535」を越えている場合(ステップS3107:YES)には、継続抽選において当選したことを意味するため、ステップS3108にてAT状態カウンタに「30」を加算し、ステップS3109にて、サブ側MPU152に対して継続コマンドを送信して、本AT用処理を終了する。
継続コマンドを受信したサブ側MPU152は継続時の演出設定処理を実行する。継続時の演出設定処理では、継続抽選において当選したことを上部ランプ64、スピーカ65及び画像表示装置66を用いて遊技者に知らせるために、データ設定を行う。
ステップS3107において、第3判定値DV3が「65535」を越えなかった場合には、ステップS3120にて、サブ側MPU152に対してAT状態終了コマンドを送信して、本AT用処理を終了する。継続抽選において、継続当選となる確率は1/5である。
また、ステップS3104にて第1チェリー入賞が成立している状態又は第2チェリー入賞が成立している状態であった場合には、ステップS3121にてAT状態カウンタの加算処理を行って、本AT用処理を終了する。当該AT状態の加算処理では、上記第4の実施形態のAT用処理(図48)におけるステップS2010~ステップS2014の処理が実行される。
具体的には、第1チェリー入賞が成立している場合に(ステップS2010:YES)、AT状態カウンタに「30」を加算するとともに(ステップS2011)、第2チェリー入賞が成立している場合に(ステップS2012:YES)、AT状態カウンタに「300」を加算する(ステップS2013)。そして、AT状態カウンタに加算を行った後、サブ側MPU152に対して加算コマンドを送信して(ステップS2014)、本AT状態カウンタの加算処理を終了する。
AT用処理(図63)の説明に戻り、ステップS3101にてAT状態カウンタの値が「0」であることは、現在非AT状態であることを意味する。この場合には、ステップS3122にてAT状態開始処理を行って、本AT用処理を終了する。当該AT状態開始処理では、上記第4の実施形態のAT用処理(図48)におけるステップS2002~ステップS2007の処理が実行される。
具体的には、第1チェリー入賞が成立している場合に(ステップS2002:YES)、AT状態カウンタに「30」を設定する(ステップS2003)。そして、準備状態フラグに「1」を設定し(ステップS2006)、サブ側MPU152に対してAT状態開始コマンドを送信して(ステップS2007)、本AT状態開始処理を終了する。また、第2チェリー入賞が成立している場合に(ステップS2002:NO,ステップS2004:YES)、AT状態カウンタに「300」を設定する(ステップS2005)。そして、準備状態フラグに「1」を設定し(ステップS2006)、サブ側MPU152に対してAT状態開始コマンドを送信して(ステップS2007)、本AT状態開始処理を終了する。また、AT状態ST3となるための条件が成立していない場合(ステップS2002:NO,ステップS2004:NO)にはそのまま本AT状態開始処理を終了する。
以上のとおり、第1ラッチレジスタ407に接続されている第1乱数カウンタ416において乱数を発生させる方法は、第3ラッチレジスタ409に接続されている第2乱数カウンタ417において乱数を発生させる方法とは異なる。また、第1乱数カウンタ416において乱数が更新される時間間隔と第2乱数カウンタ417において乱数が更新される時間間隔とは異なる。このため、第1乱数を取得するタイミングと第3乱数を取得するタイミングが同じであっても、第3乱数を第1乱数とは異なるものとすることができる。このように、異なる周期で更新される2つの乱数を用いて役の当否抽選を行うことにより、一様性の高い乱数に基づいた抽選とすることができ、遊技の興趣向上を図ることができる。
<第8の実施形態>
本実施形態では、パチンコ機(図示略)において、ラッチ済みステータス113(図66)に「1」が設定されていることを条件の1つとして、制御IC271(図66)が当該制御IC271の入力端子TA13(図66)に入力されている大当たり乱数を取得する。以下、遊技機の一種であるパチンコ遊技機(以下、「パチンコ機」という)について、図面に基づいて説明する。
先ず本実施形態のパチンコ機が備えている遊技盤224の構成について図64に基づいて説明する。図64は遊技盤224の正面図である。
遊技盤224には、遊技領域PAの外縁の一部を区画するようにして内レール部225と外レール部226とが取り付けられており、これら内レール部225と外レール部226とにより誘導手段としての誘導レールが構成されている。ここで、遊技領域PAに向かって遊技球を発射する遊技球発射機構(図示略)は、遊技領域PAの右側下方に設置されており、当該遊技球発射機構から発射された遊技球は誘導レールにより遊技領域PAの上部に案内されるようになっている。
遊技盤224には、前後方向に貫通する大小複数の開口部が形成されている。各開口部には一般入賞口231、特電入賞装置232、第1作動口233、第2作動口234、スルーゲート235、可変表示ユニット236、特図ユニット237及び普図ユニット238等がそれぞれ設けられている。
スルーゲート235への入球が発生したとしても遊技球の払い出しは実行されない。一方、一般入賞口231、特電入賞装置232、第1作動口233及び第2作動口234への入球が発生すると、所定数の遊技球の払い出しが実行される。当該賞球個数について具体的には、第1作動口233への入球が発生した場合又は第2作動口234への入球が発生した場合には、3個の賞球の払い出しが実行され、一般入賞口231への入球が発生した場合には、10個の賞球の払い出しが実行され、特電入賞装置232への入球が発生した場合には、15個の賞球の払い出しが実行される。
なお、上記賞球個数は任意であり、例えば、第2作動口234の方が第1作動口233よりも賞球個数が少ないものの具体的な賞球個数が上記ものとは異なる構成としてもよく、第2作動口234の方が第1作動口233よりも賞球個数が多い構成としてもよい。
その他に、遊技盤224の最下部にはアウト口224aが設けられており、各種入賞口等に入らなかった遊技球はアウト口224aを通って遊技領域PAから排出される。また、遊技盤224には、遊技球の落下方向を適宜分散、調整等するために多数の釘224bが植設されているとともに、風車等の各種部材が配設されている。
ここで、入球とは所定の開口部を遊技球が通過することを意味し、開口部を通過した後に遊技領域PAから排出される態様だけでなく、開口部を通過した後に遊技領域PAから排出されることなく遊技領域PAの流下を継続する態様も含まれる。但し、以下の説明では、アウト口224aへの遊技球の入球と明確に区別するために、一般入賞口231、特電入賞装置232、第1作動口233、第2作動口234及びスルーゲート235への遊技球の入球を、入賞とも表現する。
第1作動口233及び第2作動口234は、作動口装置としてユニット化されて遊技盤224に設置されている。第1作動口233及び第2作動口234は共に上向きに開放されている。また、第1作動口233が上方となるようにして両作動口233,234は鉛直方向に並んでいる。第2作動口234には、左右一対の可動片よりなるガイド片としての普電役物234aが設けられている。普電役物234aの閉鎖状態では遊技球が第2作動口234に入賞できず、普電役物234aが開放状態となることで第2作動口234への入賞が可能となる。
ここで、第1作動口233及び第2作動口234に対しては、両作動口233,234に対して共通となる一の作動口入賞検知センサが設けられており、第1作動口233に入球した遊技球は当該作動口入賞検知センサにより検知されるとともに、第2作動口234に入球した遊技球も当該作動口入賞検知センサにより検知される。
図65を参照しながら、両作動口233,234に共通して設けられた作動口入賞検知センサ245にて遊技球を検知するための構成について説明する。図65は作動口用回収通路246及び作動口入賞検知センサ245を説明するための作動口用回収通路246の縦断面図である。
作動口用回収通路246には、遊技球が通過可能な通路領域246aが形成されている。通路領域246aは、縦方向に延びている。通路領域246aは、1個の遊技球の通過は可能とするが、同一の位置を複数の遊技球が並んだ状態で通過することがないように、その通路幅が設定されている。
作動口入賞検知センサ245は、通路領域246aの途中位置に設けられており、通路領域246aを通過する遊技球を検知する。作動口入賞検知センサ245は、磁気検知タイプの近接センサにて構成されており、遊技球の通過を検知するための検知部245aを備えている。検知部245aには、通過部又は検知領域として、作動口入賞検知センサ245の厚み方向に貫通した貫通孔245bが形成されている。貫通孔245bは、貫通方向に対して直交する方向の断面が円形状となるように形成されている。また、貫通孔245bは、その全体に亘って同一方向に延びるように形成されているとともに、その全体に亘って孔の直径が同一又は略同一となっている。孔の直径は、遊技球の直径11.0mmよりも若干大きい11.5mmとなっている。作動口入賞検知センサ245は、通路領域246aの軸線に対して貫通孔245bの軸線が同一直線上となるように設置されている。これにより、通路領域246aを落下する遊技球が貫通孔245bを通過することとなる。
作動口入賞検知センサ245は、貫通孔245bを遊技球が通過することにより信号形態が変化する検知信号SG4を出力する。詳細には、検知部245aには、貫通孔245bの外周側に沿うようにして図示しない検出コイルが内蔵されており、さらには作動口入賞検知センサ245には検出コイルを一部とする発振回路、検波回路、コンパレータ回路及び出力回路を有する図示しないセンサ基板が内蔵されている。これにより、貫通孔245b内に遊技球が存在している場合には、検出コイルを磁束が貫き、発振が停止する。
作動口入賞検知センサ245は、上記発振の停止に基づき検知信号SG4の信号形態を変化させる。詳細には、作動口入賞検知センサ245は、貫通孔245b内に遊技球が存在していない状況(発振している状況)では検知信号SG4として非検知対応信号であるLOW信号を出力する。そして、作動口入賞検知センサ245は、貫通孔245b内に遊技球が存在している状況(発振が停止している状況)では検知信号SG4として検知対応信号であるHI信号を出力する。つまり、遊技球が貫通孔245bを通過することにより、検知信号SG4が立ち上がる。当該立ち上がりを把握することにより、遊技球の入賞を検知することが可能となる。
なお、貫通孔245b内に遊技球が存在していない状況では非検知対応信号であるHI信号を出力し、貫通孔245b内に遊技球が存在している状況では検知対応信号であるLOW信号を出力する構成としてもよい。また、検知信号SG4の立ち下がりを把握することにより、遊技球の入賞を検知する構成としてもよい。
図64の説明に戻り、第2作動口234よりも遊技球の流下方向の上流側に、スルーゲート235が設けられている。スルーゲート235は縦方向に貫通した図示しない貫通孔を有しており、スルーゲート235に入賞した遊技球は入賞後に遊技領域PAを流下する。これにより、スルーゲート235に入賞した遊技球が第2作動口234へ入賞することが可能となっている。
スルーゲート235への入賞に基づき第2作動口234の普電役物234aが閉鎖状態から開放状態に切り換えられる。具体的には、スルーゲート235への入賞をトリガとして抽選が行われるとともに、遊技領域PAにおいて遊技球が通過しない領域である右下の隅部に設けられた普図ユニット238の普図表示部238aにて絵柄の変動表示が行われる。そして、抽選の結果が電役開放当選であり当該結果に対応した停止結果が表示されて普図表示部238aの変動表示が終了された場合に電役開放状態へ移行する。電役開放状態では、普電役物234aが所定の態様で開放状態となる。
なお、普図表示部238aは、複数のセグメント発光部が所定の態様で配列されてなるセグメント表示器により構成されている。また、普図ユニット238において、普図表示部238aに隣接した位置には、普図保留表示部238bが設けられている。遊技球がスルーゲート235に入賞した個数は最大4個まで保留され、普図保留表示部238bの点灯によってその保留個数が表示されるようになっている。
第1作動口233又は第2作動口234への入賞をトリガとして当たり抽選が行われる。そして、当該抽選結果は特図ユニット237及び可変表示ユニット236の図柄表示装置241における表示演出を通じて明示される。
特図ユニット237について詳細には、特図ユニット237には特図表示部237aが設けられている。特図表示部237aの表示領域は図柄表示装置241の表示面241aよりも狭い。特図表示部237aでは、第1作動口233への入賞又は第2作動口234への入賞をトリガとして当たり抽選が行われることで絵柄の変動表示又は所定の表示が行われる。そして、抽選結果に対応した結果が表示される。なお、特図表示部237aは、複数のセグメント発光部が所定の態様で配列されてなるセグメント表示器により構成されているが、これに限定されることはなく、液晶表示装置、有機EL表示装置、CRT又はドットマトリックス表示器等その他のタイプの表示装置によって構成されていてもよい。また、特図表示部237aにて表示される絵柄としては、複数種の文字が表示される構成、複数種の記号が表示される構成、複数種のキャラクタが表示される構成又は複数種の色が表示される構成などが考えられる。
特図ユニット237において、特図表示部237aに隣接した位置には、特図保留表示部237bが設けられている。遊技球が第1作動口233又は第2作動口234に入賞した個数は最大4個まで保留され、特図保留表示部237bの点灯によってその保留個数が表示されるようになっている。
図柄表示装置241について詳細には、図柄表示装置241は、液晶ディスプレイを備えた液晶表示装置として構成されており、後述する表示制御装置により表示内容が制御される。なお、図柄表示装置241は、液晶表示装置に限定されることはなく、プラズマディスプレイ装置、有機EL表示装置又はCRTといった表示画面を有する他の表示装置であってもよく、ドットマトリクス表示器であってもよい。
図柄表示装置241では、第1作動口233への入賞又は第2作動口234への入賞に基づき特図表示部237aにて絵柄の変動表示又は所定の表示が行われる場合にそれに合わせて図柄の変動表示又は所定の表示が行われる。なお、図柄表示装置241では、第1作動口233又は第2作動口234への入賞をトリガとした表示演出だけでなく、当たり当選となった後に移行する後述の開閉実行モード中の表示演出などが行われる。
第1作動口233への入賞又は第2作動口234への入賞に基づく当たり抽選にて大当たり当選となった場合には、特電入賞装置232への入賞が可能となる開閉実行モードへ移行する。特電入賞装置232は、遊技盤224の背面側へと通じる図示しない大入賞口を備えているとともに、当該大入賞口を開閉する開閉扉232aを備えている。開閉扉232aは、閉鎖状態及び開放状態のいずれかに配置される。具体的には、開閉扉232aは、通常は遊技球が入賞できない閉鎖状態になっており、抽選において開閉実行モードへの移行に当選した場合に遊技球が入賞可能な開放状態に切り換えられるようになっている。ちなみに、開閉実行モードとは、当たり結果となった場合に移行することとなるモードである。なお、閉鎖状態では入賞が不可ではないが開放状態よりも入賞が発生しづらい状態となる構成としてもよい。
<ハード乱数を用いた抽選に係る構成>
次に、本実施形態のパチンコ機における主制御基板261の構成について図66のブロック図を用いて説明する。
主制御基板261はMPU262を備えている。また、MPU262は制御IC271とハード乱数回路267とを備えている。制御IC271は、プログラムを利用して処理を実行するCPUであり、タイマ割込み処理(図68)等を実行するためのプログラムが記憶されているROM263と、情報を一時記憶するための領域を備えているRAM264とを備えている。また、制御IC271は入力端子TA11~TA13及び出力端子TA14,TA15を備えている。
また、図66に示すように、ハード乱数回路267は、大当たり乱数を更新するための更新回路101と、当該更新回路101にて更新される大当たり乱数が書き込まれるラッチレジスタ102と、検知信号SG4を利用して第1作動口233又は第2作動口234への入賞が発生したタイミングを把握することができるコントロール回路303と、を備えている。
コントロール回路303は、プログラムを利用して処理を実行するCPU304を備えている。ここで、コントロール回路303が備えているCPU304をコントロール側CPU304とする。コントロール側CPU304は、管理動作を実行するためのプログラムが記憶されているROM305と、情報を一時記憶するための領域を有しているRAM306と、入力端子TB11,TB12,TB15と、出力端子TB13,TB14と、を備えている。
ここで、コントロール側CPU304にて実行される管理動作は、上記第1の実施形態の管理動作(図19)と同じである。具体的には、コントロール側CPU304に入力されている検知信号SG4のLOW状態からHI状態への立ち上がりを検出し、当該検出のタイミングから12.8μsが経過するまで検知信号SG4のHI状態が維持されたと判定することを条件として、ラッチレジスタ102にパルス信号であるラッチ信号を送信するとともに、ラッチ済みステータス113に「1」を設定する。本実施形態における管理動作の詳細については後述する。
次に、作動口入賞検知センサ245と制御IC271との接続態様、及び作動口入賞検知センサ245とハード乱数回路267との接続態様について説明する。図66に示すように、作動口入賞検知センサ245から出る1本の信号線は主制御基板261上の分岐点311において2本に分岐している。当該信号線の一方は制御IC271の入力端子TA11に接続されているとともに、当該信号線の他方はハード乱数回路267を構成しているコントロール側CPU304の入力端子TB11に接続されている。このため、分岐後の一方の信号線にノイズが混入した場合に、当該ノイズの影響が他方にまで及ぶ事態を避けることができる。
次に、更新回路101について説明する。更新回路101は上記第1の実施形態の更新回路101(図6)と同じ構成である。具体的には、更新回路101は、クロック回路104と、乱数発生回路106と、乱数カウンタ105と、を備えている。クロック回路104は、上記第1の実施形態のクロック回路104と同様に、所定の周波数(例えば16MHz)のクロック信号を出力する。更新回路101は、当該更新回路101内のクロック回路104が出力するクロック信号に基づいて動作する。一方、制御IC271は、当該制御IC271内のクロック回路(図示略)が出力するクロック信号に基づいて動作する。このため、更新回路101における乱数の更新タイミングは制御IC271にて実行されている処理に影響されない。
また、乱数カウンタ105は、上記第1の実施形態の乱数カウンタ105と同様に、16個の乱数カウンタ用D-FF105a~105p(図6)から構成されており、2バイトの記憶領域を有している。当該乱数カウンタ105には「1」~「65535」の大当たり乱数が記憶される。
乱数カウンタ用D-FF105a~105pのCLK端子にはクロック回路104から出力されるクロック信号が入力される。具体的には、クロック回路104から出た信号線は、分岐点において16本に分岐し、16個の乱数カウンタ用D-FF105a~105pのCLK端子に接続されている。
更新回路101では、クロック回路104が出力するクロック信号の立ち上がりに同期して、乱数カウンタ105に記憶されている乱数が更新される。乱数の更新間隔は、クロック信号の周期であり、詳細には62.5nsecである。既に説明したとおり、制御IC271にて実行されるタイマ割込み処理の実行周期は4msecであるため、乱数の更新間隔は、タイマ割込み処理の実行周期よりも十分に短いものとなっている。乱数カウンタ用D-FF105a~105pのQ端子から出力される数値情報は62.5nsecの周期で更新される。
ここで、乱数カウンタ105に記憶される乱数は16桁の2進数である。そして、更新回路101で更新される乱数はM系列乱数である。当該M系列乱数は周期を有する疑似乱数である。更新回路101にて更新されるM系列乱数の周期は「65535」である。当該M系列乱数では1周期内に「1」~「65535」の各数字が1回ずつ現れるため、大当たりとなる確率を大当たり乱数として用いる数値情報の数に応じて設定することができる。
なお、乱数カウンタ105で更新される乱数はM系列乱数に限られない。例えば、更新回路101が更新タイミングを迎える度に乱数カウンタ105に記憶されている乱数に「1」が加算され、乱数カウンタ105の値が「65535」となった場合に、乱数カウンタ105が「0」クリアされて、再び「1」が加算されていく構成としてもよい。要は、大当たり乱数を用いて行われる大当たりの当否判定結果が特定の結果に偏らない構成であればよい。
次に、更新回路101の乱数カウンタ105に記憶されている乱数の数値情報が書き込まれるラッチレジスタ102について説明する。ラッチレジスタ102は、上述した第1の実施形態のラッチレジスタ102(図6)と同じ構成であり、16個のラッチレジスタ用D-FF102a~102p(図6)から構成されている。
ラッチレジスタ用D-FF102a~102pのD端子には、乱数カウンタ用D-FF105a~105pのQ端子から出る信号線が接続されている。詳細には、更新回路101の乱数カウンタ105に記憶される数値情報、及びラッチレジスタ102に記憶される数値情報は共に16桁の2進数である。乱数カウンタ105においてn桁目の数値情報が記憶される乱数カウンタ用D-FF105a~105pのQ端子は、ラッチレジスタ102においてn桁目の数値情報を記憶するラッチレジスタ用D-FF102a~102pのD端子と接続されている。ここで、nは1~16の自然数である。
ラッチレジスタ用D-FF102a~102pのCLK端子は、コントロール側CPU304の出力端子TB14と信号線で接続されている。詳細には、コントロール側CPU304の出力端子TB14から出る1本の信号線が16本に分岐して各ラッチレジスタ用D-FF102a~102pのCLK端子に入る構成である。また、ラッチレジスタ用D-FF102a~102pのQ端子は制御IC271の入力端子TA13に接続されている。
また、コントロール側CPU304は、当該コントロール側CPU304に入力されている検知信号SG4がLOW状態からHI状態に立ち上がり、当該HI状態が一定時間(12.8μs)維持された場合に、出力端子TB14からラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を出力する。
このため、コントロール側CPU304が出力端子TB14からラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信することにより、乱数カウンタ105に記憶されている大当たり乱数の数値情報がラッチレジスタ102に書き込まれるとともに、ラッチレジスタ102に書き込まれた大当たり乱数の数値情報がラッチレジスタ用D-FF102a~102pのQ端子から制御IC271の入力端子TA13に対して出力される。
次に、ラッチ済みステータス113について説明する。図66に示すように、コントロール回路303は、乱数カウンタ105に記憶されていた乱数がラッチレジスタ102に書き込まれるタイミングで「1」が設定されるラッチ済みステータス113を備えている。本実施形態におけるラッチ済みステータス113は、上述した第1の実施形態のラッチ済みステータス113(図6)と同じ構成であり、出力端子としてQ端子113aを備えているとともに、入力端子としてT端子113b及びCLR端子113cを備えている。
ラッチ済みステータス113のT端子113bはコントロール側CPU304の出力端子TB13と1本の信号線で接続されている。コントロール側CPU304は、ラッチ済みステータス113に「0」が設定されている状態において、ラッチ済みステータス113のT端子113bにパルス信号を送信することにより、ラッチ済みステータス113のQ端子113aから出力されている信号を反転させて、ラッチ済みステータス113に「1」を設定する。
具体的には、コントロール側CPU304は、コントロール側CPU304の入力端子TB11に入力されている検知信号SG4がLOW状態からHI状態に立ち上がったことを検出し、当該HI状態が12.8μs以上継続したと判定したタイミングにおいて、出力端子TB14からラッチレジスタ用D-FF102a~102pのCLK端子にラッチ信号を送信するとともに、出力端子TB13からラッチ済みステータス113のT端子113bにパルス信号を送信してラッチ済みステータス113に「1」を設定する。このため、ラッチレジスタ102に乱数カウンタ105に記憶されている乱数の数値情報が書き込まれるタイミングにおいて、ラッチ済みステータス113に「1」が設定される。
ここで、コントロール側CPU304は、ラッチ済みステータス113に「0」が設定されていることを条件として、出力端子TB13からラッチ済みステータス113のT端子113bに対して出力している信号を立ち上げてラッチ済みステータス113のQ端子113aから出力されている信号をLOW状態からHI状態に反転させる。これにより、ラッチ済みステータス113に「1」が設定されている状態となる。ラッチ済みステータス113に既に「1」が設定されている場合には、コントロール側CPU304はパルス信号を送信しないため、ラッチ済みステータス113に「1」が設定されている状態が維持される。
コントロール側CPU304の入力端子TB11にノイズが入ることによりラッチ済みステータス113に「1」が設定されることが考えられる。この場合、制御IC271に入力されている検知信号SG4は立ち上がらないため、開始可能フラグ144aに「1」は設定されない。この状態で第1作動口233又は第2作動口234への入賞が発生すると、ラッチ済みステータス113に設定されている「1」が維持されたままラッチレジスタ102に記憶されている数値情報が今回の作動口233,234への入賞に対応した大当たり乱数の数値情報に更新される。このように、ラッチ済みステータス113に「1」が設定されている状態で作動口233,234への入賞が発生した場合にラッチレジスタ102に記憶されている乱数が更新される構成とすることにより、ノイズを契機としてラッチレジスタ102に記憶された乱数が役の当否判定に利用される事態を回避することができる。
また、ラッチ済みステータス113のQ端子113aから出ている信号線はコントロール回路303上で2本に分岐しており、分岐後の信号線の一方が制御IC271の入力端子TA12に接続されているとともに、分岐後の信号線の他方がコントロール側CPU304の入力端子TB12に接続されている。このため、ラッチ済みステータス113のQ端子113aから出ている信号は制御IC271の入力端子TA12とコントロール側CPU304の入力端子TB12とのそれぞれに入力される。
制御IC271は、入力端子TA12に入力されている信号を把握することにより、コントロール回路303のラッチ済みステータス113に「1」が設定されているか否かについて判定することができる。また、コントロール側CPU304は、入力端子TB12に入力されている信号を把握することにより、ラッチ済みステータス113に「1」が設定されているか否かについて判定することができる。
また、ラッチ済みステータス113のCLR端子113cは1本の信号線で制御IC271の出力端子TA14と接続されている。制御IC271は、ラッチ済みステータス113のCLR端子113cに出力する信号をLOW状態からHI状態に立ち上げることにより、ラッチ済みステータス113を「0」クリアすることができる。
コントロール側CPU304は、当該コントロール側CPU304の入力端子TB11に入力されている検知信号SG4がLOW状態からHI状態に立ち上がったことを検出した場合に、タイマカウンタを利用して当該HI状態が12.8μs維持されたか否かの判定を行う。詳細には、コントロール側CPU304の入力端子TB11に入力されている検知信号SG4のLOW状態からHI状態への立ち上がりを検出したタイミングにおいてタイマカウンタによるカウントを開始する。カウントが開始されるとタイマカウンタは0.1μs単位で時間をカウントする。タイマカウンタが12.8μsをカウントし終わるまで検知信号SG4のHI状態が維持されなかった場合には、タイマカウンタはリセットされる。
次に、制御IC271が当該制御IC271の入力端子TA13に入力されている大当たり乱数を格納する条件について説明する。制御IC271は、4ms周期で実行されるタイマ割込み処理(図68)の中で、制御IC271に入力されている検知信号SG4の立ち上がりが検出されたこと、ラッチ済みステータス113に「1」が設定されていること、及び保留個数が上限個数に達していないことを条件として、制御IC271の入力端子TA13に入力されている大当たり乱数を格納する。
作動口233,234への入賞が発生するタイミングは、制御IC271にてタイマ割込み処理が行われるタイミングに影響されない任意のタイミングである。このため、コントロール側CPU304の入力端子TB11に入力されている検知信号SG4が立ち上がってから12.8μsが経過する前にタイマ割込み処理が実行される場合がある。このとき、制御IC271の入力端子TA13に入力されている大当たり乱数は前回の大当たり乱数である。この場合、ラッチ済みステータス113に「1」が設定されているという条件が満たされないため、制御IC271は今回のタイマ割込み処理の中で大当たり乱数を格納することはせず、次回のタイマ割込み処理の中で再度ラッチ済みステータス113に「1」が設定されているか否かの判定を行う。
コントロール側CPU304の入力端子TB11に入力されている検知信号SG4が立ち上がってからラッチ済みステータス113に「1」が設定されるまでの時間は12.8μsであり、タイマ割込み処理が実行される間隔である4msよりも短い時間である。このため、コントロール側CPU304の入力端子TB11に入力されている検知信号SG4が立ち上がってから12.8μs後のタイミングにおいてラッチ済みステータス113に「1」が設定される場合には、制御IC271にて検知信号SG4の立ち上がりが検出されたタイミングにおけるタイマ割込み処理、又は当該タイミングで実行されるタイマ割込み処理の次回のタイマ割込み処理のいずれかにおいて、ラッチ済みステータス113に「1」が設定されていることを検出することができる。
ラッチ済みステータス113に「1」が設定されるタイミングにおいて制御IC271の入力端子TA13に入力されている大当たり乱数が今回の作動口233,234への入賞に対応する大当たり乱数に更新されるため、ラッチ済みステータス113に「1」が設定されていることを条件として制御IC271が大当たり乱数を取得する構成とすることにより、制御IC271が更新前の大当たり乱数(前回の大当たり乱数)を取得することを回避することができる。
制御IC271は遊技に際し大当たり乱数を含む各種数値情報を用いて、当否判定、特図表示部237aの表示の設定、図柄表示装置241の図柄表示の設定、普図表示部238aの表示の設定などを行うこととしている。各種カウンタの構成について図67を用いて説明する。図67は、各種カウンタの構成を示す説明図である。
制御IC271は、各種抽選に際し、大当たり発生の抽選に使用する大当たり乱数と、大当たり種別を判定する際に使用する大当たり種別カウンタC2と、図柄表示装置241が外れ変動する際のリーチ発生抽選に使用するリーチ乱数カウンタC3と、特図表示部237a及び図柄表示装置241における表示継続時間を決定する変動種別カウンタCSと、を用いることとしている。さらに、第2作動口234の普電役物234aを電役開放状態とするか否かの抽選に使用する普電開放カウンタC4を用いることとしている。なお、大当たり乱数は既に説明したとおりハード乱数回路267から提供され、大当たり種別カウンタC2、リーチ乱数カウンタC3、変動種別カウンタCS及び普電開放カウンタC4は、RAM264の抽選用カウンタエリア284bに設けられている。
各カウンタC2,C3,CS,C4は、その更新の都度前回値に1が加算され、最大値に達した後0に戻るループカウンタとなっており、これら各カウンタC2,C3,CS,C4は短時間間隔で更新される。ハード乱数回路267の大当たり乱数、並びに大当たり種別カウンタC2及びリーチ乱数カウンタC3の各数値情報は、第1作動口233への入賞が発生した場合又は第2作動口234への入賞が発生した場合に、RAM264に取得情報記憶手段として設けられた保留格納エリア284aに格納される。
保留格納エリア284aは、保留用エリアREと実行エリアAEとを備えている。保留用エリアREは、第1保留エリアRE1、第2保留エリアRE2、第3保留エリアRE3及び第4保留エリアRE4を備えており、第1作動口233又は第2作動口234への入賞履歴に合わせて、大当たり乱数、並びに大当たり種別カウンタC2及びリーチ乱数カウンタC3の各数値情報が保留情報として、いずれかの保留エリアRE1~RE4に格納される。
この場合、第1保留エリアRE1~第4保留エリアRE4には、第1作動口233又は第2作動口234への入賞が複数回連続して発生した場合に、第1保留エリアRE1→第2保留エリアRE2→第3保留エリアRE3→第4保留エリアRE4の順に各数値情報が時系列的に格納されていく。このように4つの保留エリアRE1~RE4が設けられていることにより、第1作動口233又は第2作動口234への遊技球の入賞履歴が最大4個まで保留記憶されるようになっている。
なお、保留記憶可能な数は、4個に限定されることはなく任意であり、2個、3個又は5個以上といったように他の複数であってもよく、単数であってもよい。
実行エリアAEは、特図表示部237aの変動表示を開始する際に、保留用エリアREの第1保留エリアRE1に格納された各数値情報を移動させるためのエリアであり、1遊技回の開始に際しては実行エリアAEに記憶されている各種数値情報に基づいて、当否判定などが行われる。
上記各カウンタについて詳細に説明する。
まず、普電開放カウンタC4について説明する。普電開放カウンタC4は、例えば、0~250の範囲内で順に1ずつ加算され、最大値に達した後0に戻る構成となっている。普電開放カウンタC4は定期的に更新され、スルーゲート235に遊技球が入賞したタイミングでRAM264の電役保留エリア284cに格納される。そして、所定のタイミングにおいて、その格納された普電開放カウンタC4の値によって普電役物234aを開放状態に制御するか否かの抽選が行われる。
本パチンコ機では、普電役物234aによるサポートの態様が相互に異なるように複数種類のサポートモードが設定されている。詳細には、サポートモードには、遊技領域に対して同様の態様で遊技球の発射が継続されている状況で比較した場合に、第2作動口234の普電役物234aが単位時間当たりに開放状態となる頻度が相対的に高低となるように、高頻度サポートモードと低頻度サポートモードとが設定されている。
高頻度サポートモードと低頻度サポートモードとでは、普電開放カウンタC4を用いた電動役物開放抽選における電役開放状態当選となる確率は同一(例えば、共に4/5)となっているが、高頻度サポートモードでは低頻度サポートモードよりも、電役開放状態当選となった際に普電役物234aが開放状態となる回数が多く設定されており、さらに1回の開放時間が長く設定されている。この場合、高頻度サポートモードにおいて電役開放状態当選となり普電役物234aの開放状態が複数回発生する場合において、1回の開放状態が終了してから次の開放状態が開始されるまでの閉鎖時間は、1回の開放時間よりも短く設定されている。さらにまた、高頻度サポートモードでは低頻度サポートモードよりも、1回の電動役物開放抽選が行われてから次の電動役物開放抽選が行われる上で最低限確保される確保時間(すなわち、普図表示部238aにおける1回の表示継続時間)が短く設定されている。
上記のとおり、高頻度サポートモードでは、低頻度サポートモードよりも第2作動口234への入賞が発生する確率が高くなる。換言すれば、低頻度サポートモードでは、第2作動口234よりも第1作動口233への入賞が発生する確率が高くなるが、高頻度サポートモードでは、第1作動口233よりも第2作動口234への入賞が発生する確率が高くなる。そして、第2作動口234への入賞が発生した場合には、所定個数の遊技球の払出が実行されるため、高頻度サポートモードでは、遊技者は持ち球をあまり減らさないようにしながら遊技を行うことができる。
なお、高頻度サポートモードを低頻度サポートモードよりも単位時間当たりに電役開放状態となる頻度を高くする上での構成は、上記のものに限定されることはなく、例えば電動役物開放抽選における電役開放状態当選となる確率を高くする構成としてもよい。また、1回の電動役物開放抽選が行われてから次の電動役物開放抽選が行われる上で確保される確保時間(例えば、スルーゲート235への入賞に基づき普図表示部238aにて実行される変動表示の時間)が複数種類用意されている構成においては、高頻度サポートモードでは低頻度サポートモードよりも、短い確保時間が選択され易い又は平均の確保時間が短くなるように設定されていてもよい。さらには、開放回数を多くする、開放時間を長くする、1回の電動役物開放抽選が行われてから次の電動役物開放抽選が行われる上で確保される確保時間を短くする、係る確保時間の平均時間を短くする及び当選確率を高くするのうち、いずれか1条件又は任意の組合せの条件を適用することで、低頻度サポートモードに対する高頻度サポートモードの有利性を高めてもよい。
次に、ハード乱数回路267にて更新される大当たり乱数について説明する。ハード乱数回路267にて更新される大当たり乱数は、遊技球が第1作動口233又は第2作動口234に入賞したことに基づいて保留格納エリア284aに格納される。
大当たり当選となる乱数の値は、ROM263に当否テーブルとして記憶されている。当否テーブルとしては、低確率モード用の当否テーブルと、高確率モード用の当否テーブルとが設定されている。つまり、本パチンコ機は、当否抽選手段における抽選モードとして低確率モードと高確率モードとが設定されている。
上記抽選に際して低確率モード用の当否テーブルが参照されることとなる遊技状態下では、大当たり当選となる乱数の値は100個である。一方、上記抽選に際して高確率モード用の当否テーブルが参照されることとなる遊技状態下では、大当たり当選となる乱数の値の数は低確率モード用の当否テーブルが参照される場合よりも多く設定されており、具体的には2000個である。
各抽選モードにおいて、大当たり当選となる乱数の値以外は、抽選結果が外れ結果となる。外れ結果となった場合には、開閉実行モード、当否抽選モード、及びサポートモードの全てについて、当該抽選結果を契機とした移行は発生しない。
次に、大当たり種別カウンタC2について説明する。大当たり種別カウンタC2は、0~49の範囲内で順に1ずつ加算され、最大値に達した後0に戻る構成となっている。大当たり種別カウンタC2は定期的に更新され、遊技球が第1作動口233又は第2作動口234に入賞したことに基づいて保留格納エリア284aに格納される。
ここで、本パチンコ機では大当たり結果が複数種類設定されているが、これら各大当たり結果は、(1)開閉実行モードの内容、(2)開閉実行モード終了後の当否抽選モードの内容、(3)開閉実行モード終了後のサポートモードの内容という3つの内容のうち、少なくとも1つの内容が相違している。
大当たり当選となった場合に実行される開閉実行モードは、予め定められた回数のラウンド遊技を上限として実行されるラウンド数規定モードである。ラウンド遊技とは、予め定められた上限継続時間が経過すること、及び予め定められた上限個数の遊技球が特電入賞装置232に入賞することのいずれか一方の条件が満たされるまで継続する遊技のことである。また、ラウンド数規定モードにて実行されるラウンド遊技の回数は、その移行の契機となった大当たり結果の種類がいずれであっても固定ラウンド回数で同一となっている。具体的には、いずれの大当たり結果となった場合であっても、ラウンド遊技の上限回数は15ラウンドに設定されている。
ラウンド数規定モードには、開閉実行モードが開始されてから終了されるまでの間における特電入賞装置232への入賞の発生頻度が相対的に高低となるように高頻度入賞モードと低頻度入賞モードとが設定されている。具体的には、本パチンコ機では、特電入賞装置232の1回の開放態様が、特電入賞装置232が開放されてから閉鎖されるまでの開放継続時間を相違させて、複数種類設定されている。詳細には、開放継続時間が長時間である29secに設定された長時間態様と、開放継続時間が上記長時間よりも短い時間である0.1secに設定された短時間態様と、が設定されている。本パチンコ機では、発射操作装置228が遊技者により操作されている状況では、0.6secに1個の遊技球が遊技領域に向けて発射されるように遊技球発射機構227が駆動制御される。また、ラウンド遊技は終了条件の上限個数が9個に設定されている。そうすると、上記開放態様のうち長時間態様では、遊技球の発射周期と1回のラウンド遊技の上限個数との積よりも長い時間の開放継続時間が設定されていることとなる。一方、短時間態様では、遊技球の発射周期と1回のラウンド遊技の上限個数との積よりも短い時間、より詳細には、遊技球の発射周期よりも短い時間の開放継続時間が設定されている。したがって、長時間態様で特電入賞装置232の1回の開放が行われた場合には、特電入賞装置232に、1回のラウンド遊技における上限個数分の入賞が発生することが期待され、短時間態様で特電入賞装置232の1回の開放が行われた場合には、特電入賞装置232への入賞が発生しないこと又は入賞が発生するとしても1個程度とり、さらに入賞が発生しない確率が高くなることが期待される。
高頻度入賞モードでは、各ラウンド遊技において長時間態様による特電入賞装置232の開放が1回行われる。つまり、長時間態様による特電入賞装置232の開放が15回行われる。一方、低頻度入賞モードでは、各ラウンド遊技において短時間態様による特電入賞装置232の開放が1回行われる。つまり、短時間態様による特電入賞装置232の開放が15回行われる。
なお、高頻度入賞モード及び低頻度入賞モードにおける特電入賞装置232の開閉回数、ラウンド遊技の回数、1回の開放に対する開放継続時間及び1回のラウンド遊技における上限個数は、高頻度入賞モードの方が低頻度入賞モードよりも、開閉実行モードが開始されてから終了するまでの間における特電入賞装置232への入賞の発生頻度が高くなるのであれば、上記の値に限定されることはなく任意である。
大当たり種別カウンタC2に対する大当たり結果の種類の振分先は、ROM263に振分テーブルとして記憶されている。振分テーブルには、大当たり結果の種類の振分先として、低確大当たり結果と、明示高確大当たり結果と、最有利大当たり結果とが設定されている。
低確大当たり結果は、開閉実行モードが高頻度入賞モードとなり、さらに開閉実行モードの終了後には、当否抽選モードが低確率モードとなるとともに、サポートモードが高頻度サポートモードとなる大当たり結果である。但し、この高頻度サポートモードは、移行後において遊技回数が終了基準回数(具体的には、100回)に達した場合に低頻度サポートモードに移行する。
明示高確大当たり結果は、開閉実行モードが低頻度入賞モードとなり、さらに開閉実行モードの終了後には、当否抽選モードが高確率モードとなるとともに、サポートモードが高頻度サポートモードとなる大当たり結果である。これら高確率モード及び高頻度サポートモードは、当否抽選における抽選結果が大当たり状態当選となり、それによる大当たり状態に移行するまで継続する。
最有利大当たり結果は、開閉実行モードが高頻度入賞モードとなり、さらに開閉実行モードの終了後には、当否抽選モードが高確率モードとなるとともに、サポートモードが高頻度サポートモードとなる大当たり結果である。これら高確率モード及び高頻度サポートモードは、当否抽選における抽選結果が大当たり状態当選となり、それによる大当たり状態に移行するまで継続する。
振分テーブルでは、「0~29」の大当たり種別カウンタC2の値のうち、「0~9」が低確大当たり結果に対応しており、「10~14」が明示高確大当たり結果に対応しており、「15~29」が最有利大当たり結果に対応している。
次に、リーチ乱数カウンタC3について説明する。リーチ乱数カウンタC3は、例えば0~238の範囲内で順に1ずつ加算され、最大値に達した後0に戻る構成となっている。ここで、本パチンコ機には、図柄表示装置241における表示演出の一種として期待演出が設定されている。期待演出とは、図柄の変動表示を行うことが可能な図柄表示装置241を備え、所定の大当たり結果となる遊技回では最終的な停止結果が付与対応結果となる遊技機において、図柄表示装置241における図柄の変動表示が開始されてから停止結果が導出表示される前段階で、前記付与対応結果となり易い変動表示状態であると遊技者に思わせるための表示状態をいう。なお、付与対応結果について具体的には、いずれかの有効ライン上に同一の数字が付された図柄の組合せが停止表示される。
期待演出には、リーチ表示と、リーチ表示が発生する前段階などにおいてリーチ表示の発生や付与対応結果の発生を期待させるための予告表示との2種類が設定されている。
リーチ表示には、図柄表示装置241の表示面241aに表示される複数の図柄列のうち一部の図柄列について図柄を停止表示させることで、リーチ図柄の組合せを表示し、その状態で残りの図柄列において図柄の変動表示を行う表示状態が含まれる。また、上記のようにリーチ図柄の組合せを表示した状態で、残りの図柄列において図柄の変動表示を行うとともに、その背景画面において所定のキャラクタなどを動画として表示することによりリーチ演出を行うものや、リーチ図柄の組合せを縮小表示させる又は非表示とした上で、表示面241aの略全体において所定のキャラクタなどを動画として表示することによりリーチ演出を行うものが含まれる。
予告表示には、図柄表示装置241の表示面241aにおいて図柄の変動表示が開始されてから、全ての図柄列Z1~Z3にて図柄が変動表示されている状況において、又は一部の図柄列であって複数の図柄列にて図柄が変動表示されている状況において、図柄列Z1~Z3上の図柄とは別にキャラクタを表示させる態様が含まれる。また、背景画面をそれまでの態様とは異なる所定の態様とするものや、図柄列Z1~Z3上の図柄をそれまでの態様とは異なる所定の態様とするものも含まれる。かかる予告表示は、リーチ表示が行われる場合及びリーチ表示が行われない場合のいずれの遊技回においても発生し得るが、リーチ表示の行われる場合の方がリーチ表示の行われない場合よりも高確率で発生するように設定されている。
リーチ表示は、最終的に同一の図柄の組合せが停止表示される遊技回では、リーチ乱数カウンタC3の値に関係なく実行される。また、同一の図柄の組合せが停止表示されない大当たり結果に対応した遊技回では、リーチ乱数カウンタC3の値に関係なく実行されない。また、外れ結果に対応した遊技回では、ROM263のリーチ用テーブル記憶エリアに記憶されたリーチ用テーブルを参照して所定のタイミングで取得したリーチ乱数カウンタC3がリーチ表示の発生に対応している場合に実行される。
一方、予告表示を行うか否かの決定は、主制御装置(図示略)において行うのではなく、音声発光制御装置(図示略)において行われる。この場合、音声発光制御装置では、いずれかの大当たり結果に対応した遊技回の方が、外れ結果に対応した遊技回に比べ、予告表示が発生し易いこと、及び出現率の低い予告表示が発生し易いことの少なくとも一方の条件を満たすように、予告表示用の抽選処理を実行する。ちなみに、この抽選結果は、図柄表示装置241にて遊技回用の演出が実行される場合に反映される。
次に、変動種別カウンタCSについて説明する。変動種別カウンタCSは、例えば0~198の範囲内で順に1ずつ加算され、最大値に達した後0に戻る構成となっている。変動種別カウンタCSは、特図表示部237aにおける表示継続時間と、図柄表示装置241における図柄の表示継続時間とをMPU262において決定する上で用いられる。変動種別カウンタCSは、後述する通常処理が1回実行される毎に1回更新され、当該通常処理内の残余時間内でも繰り返し更新される。そして、特図表示部237aにおける変動表示の開始時及び図柄表示装置241による図柄の変動開始時における変動パターン決定に際して変動種別カウンタCSの値が取得される。
<タイマ割込み処理>
次に、主制御装置(図示略)の制御IC271にて遊技を進行させるために実行される各処理のうち、定期的に(本実施の形態では4msec周期で)起動されるタイマ割込み処理について、図68を参照しながら説明する。
まずステップS3201にて停電情報記憶処理を実行する。停電情報記憶処理では、停電監視基板から電源遮断の発生に対応した停電信号を受信しているか否かを監視し、停電の発生を特定した場合には停電時処理を実行する。
続くステップS3202では、抽選用乱数更新処理を実行する。抽選用乱数更新処理では、大当たり種別カウンタC2、リーチ乱数カウンタC3及び普電開放カウンタC4の更新を実行する。具体的には、大当たり種別カウンタC2、リーチ乱数カウンタC3及び普電開放カウンタC4から現状の数値情報を順次読み出し、それら読み出した数値情報をそれぞれ1加算する処理を実行した後に、読み出し元のカウンタに上書きする処理を実行する。この場合、カウンタ値が最大値に達した際それぞれ「0」にクリアする。その後、ステップS3203にて変動種別カウンタCSの更新を行う変動用カウンタ更新処理を実行する。当該更新処理では、変動種別カウンタCSから現状の数値情報を読み出し、その読み出した数値情報を1加算する処理を実行した後に、読み出し元のカウンタに上書きする処理を実行する。この場合、カウンタ値が最大値に達した際それぞれ「0」にクリアする。
続くステップS3204では、不正用の監視対象として設定されている所定の事象が発生しているか否かを監視する不正検知処理を実行する。当該不正検知処理では、複数種類の事象の発生を監視し、所定の事象が発生していることを確認することで、後述するステップS3205にて肯定判定をするようになる。
その後、ステップS3205では、遊技の進行を停止している状態であるか否かを判定する。遊技の進行を停止している状態には、上記ステップS3204の不正検知処理にて、不正用の監視対象として設定されている所定の事象の発生が確認された場合に設定される。ステップS3205にて否定判定をした場合に、ステップS3206以降の処理を実行する。
ステップS3206では、ポート出力処理を実行する。ポート出力処理では、前回のタイマ割込み処理において出力情報の設定が行われている場合に、その出力情報に対応した出力を各種駆動部232b,234bに行うための処理を実行する。例えば、特電入賞装置232を開放状態に切り換えるべき情報が設定されている場合には特電用の駆動部232bへの駆動信号の出力を開始させ、閉鎖状態に切り換えるべき情報が設定されている場合には当該駆動信号の出力を停止させる。また、第2作動口234の普電役物234aを開放状態に切り換えるべき情報が設定されている場合には普電用の駆動部234bへの駆動信号の出力を開始させ、閉鎖状態に切り換えるべき情報が設定されている場合には当該駆動信号の出力を停止させる。
続くステップS3207では、読み込み処理を実行する。読み込み処理では、停電信号及び入賞信号以外の信号の読み込みを実行し、その読み込んだ情報を今後の処理にて利用するために記憶する。
続くステップS3208では入賞検知処理を実行する。当該入賞検知処理では、作動口入賞検知センサ245及びその他入賞検知センサ269a~269cから受信している信号を読み込むとともに、一般入賞口231、特電入賞装置232、第1作動口233、第2作動口234及びスルーゲート235への入球の有無を特定する処理を実行する。
続くステップS3209では、RAM264に設けられている複数種類のタイマカウンタの数値情報をまとめて更新するためのタイマ更新処理を実行する。この場合、記憶されている数値情報が減算されて更新されるタイマカウンタを集約して扱う構成であるが、減算式のタイマカウンタの更新及び加算式のタイマカウンタの更新の両方を集約して行う構成としてもよい。
続くステップS3210では、遊技球の発射制御を行うための発射制御処理を実行する。発射操作装置228に対して発射操作が継続されている状況では、0.6secに1個の遊技球が発射される。
続くステップS3211では、入力状態監視処理として、ステップS3207の読み込み処理にて読み込んだ情報に基づいて、作動口入賞検知センサ245及びその他入賞検知センサ269a~269cの断線確認や、遊技機本体212及び前扉枠214の開放確認を行う。
続くステップS3212では、遊技回の実行制御、及び開閉実行モードの実行制御を行うための特図特電制御処理を実行する。当該特図特電制御処理の処理内容については後に詳細に説明する。
続くステップS3213では、普図普電制御処理を実行する。普図普電制御処理では、スルーゲート235への入賞が発生している場合に普電開放カウンタC4の数値情報を取得するための処理を実行するとともに、当該数値情報が記憶されている場合にその数値情報について開放判定を行い、さらにその開放判定を契機として普図表示部238aにて普図用の演出を行うための処理を実行する。また、開放判定の結果に基づいて、第2作動口234の普電役物234aを開閉させる処理を実行する。
続くステップS3214では、直前のステップS3212及びステップS3213の処理結果に基づいて、特図表示部237aに係る保留情報の増減個数を特図保留表示部237bに反映させるための出力情報の設定、及び普図表示部238aに係る保留情報の増減個数を普図保留表示部238bに反映させるための出力情報の設定を行う。また、ステップS3214では、直前のステップS3212及びステップS3213の処理結果に基づいて、特図表示部237aの表示内容を更新させるための出力情報の設定を行うとともに、普図表示部238aの表示内容を更新させるための出力情報の設定を行う。
続くステップS3215では、払出制御装置277から受信したコマンド及び信号の内容を確認し、その確認結果に対応した処理を行うための払出状態受信処理を実行する。また、ステップS3216では、賞球コマンドを出力対象として設定するための払出出力処理を実行する。続くステップS3217では、今回のタイマ割込み処理にて実行された各種処理の処理結果に応じた外部信号の出力の開始及び終了を制御するための外部情報設定処理を実行する。
ステップS3205にて肯定判定をした場合、又はステップS3206~ステップS3217の処理を実行した後に、本タイマ割込み処理を終了する。
<特図特電制御処理>
次に、MPU262のタイマ割込み処理(図68)におけるステップS3212にて実行される特図特電制御処理について、図69のフローチャートを参照しながら説明する。
特図特電制御処理では、第1作動口233又は第2作動口234への入賞が発生している場合に保留情報を取得するための処理を実行するとともに、保留情報が記憶されている場合にその保留情報について当否判定を行い、さらにその当否判定を契機として遊技回用の演出を行うための処理を実行する。また、当否判定の結果に基づいて、遊技回用の演出後に開閉実行モードに移行させる処理を実行するとともに、開閉実行モード中及び開閉実行モード終了時の処理を実行する。
具体的には、まずステップS3301にて、保留情報の取得処理を実行する。これについては、後述する。
ステップS3301にて保留情報の取得処理を実行した後は、ステップS3302に進む。ステップS3302では、RAM264に設けられた特図特電カウンタの情報を読み出す処理を実行する。続くステップS3303では、ROM263に記憶されている特図特電アドレステーブルを読み出す。そして、ステップS3304にて、特図特電アドレステーブルから特図特電カウンタの情報に対応した開始アドレスを取得する処理を実行する。
ここで、ステップS3302~ステップS3304の処理内容について説明する。既に説明したとおり特図特電制御処理には、遊技回用の演出に係る処理と、開閉実行モードに係る処理と、が含まれている。この場合に、遊技回用の演出に係る処理として、遊技回用の演出を開始させるための処理である特図変動開始処理(ステップS3306)と、遊技回用の演出を進行させるための処理である特図変動中処理(ステップS3307)と、遊技回用の演出を終了させるための処理である特図確定中処理(ステップS3308)と、が設定されている。
また、開閉実行モードに係る処理として、開閉実行モードのオープニングを制御するための処理である特電開始処理(ステップS3309)と、特電入賞装置232の開放中の状態を制御するための処理である特電開放中処理(ステップS3310)と、特電入賞装置232の閉鎖中の状態を制御するための処理である特電閉鎖中処理(ステップS3311)と、開閉実行モードのエンディング及び開閉実行モード終了時の遊技状態の移行を制御するための処理である特電終了処理(ステップS3312)と、が設定されている。
このような処理構成において、特図特電カウンタは、上記複数種類の処理のうちいずれを実行すべきであるかをMPU262にて把握するためのカウンタであり、特図特電アドレステーブルには、特図特電カウンタの数値情報に対応させて、上記複数種類の処理を実行するためのプログラムの開始アドレスが設定されている。
この場合、開始アドレスSA0は、特図変動開始処理(ステップS3306)を実行するためのプログラムの開始アドレスであり、開始アドレスSA1は、特図変動中処理(ステップS3307)を実行するためのプログラムの開始アドレスであり、開始アドレスSA2は、特図確定中処理(ステップS3308)を実行するためのプログラムの開始アドレスであり、開始アドレスSA3は、特電開始処理(ステップS3309)を実行するためのプログラムの開始アドレスであり、開始アドレスSA4は、特電開放中処理(ステップS3310)を実行するためのプログラムの開始アドレスであり、開始アドレスSA5は、特電閉鎖中処理(ステップS3311)を実行するためのプログラムの開始アドレスであり、開始アドレスSA6は、特電終了処理(ステップS3312)を実行するためのプログラムの開始アドレスである。
特図特電カウンタは、現状格納されている数値情報に対応した処理を終了した場合に当該数値情報を更新すべき条件が成立していることを契機として、その次の処理回における特図特電制御処理にて実行される処理に対応させて、1加算、1減算又は「0」クリア(初期化)される。したがって、各処理回における特図特電制御処理では、特図特電カウンタにセットされている数値情報に応じた処理を実行すればよいこととなる。なお、特図特電カウンタは、初期値として「0」が設定されている。
ステップS3304の処理を実行した後は、ステップS3305にて、ステップS3304にて取得した開始アドレスの示す処理にジャンプする処理を実行する。具体的には、取得した開始アドレスがSA0である場合にはステップS3306の特図変動開始処理にジャンプする。
特図変動開始処理では、保留情報が保留記憶されていることを条件に、その保留情報が大当たり当選に対応しているか否かを判定する当否判定処理、及び大当たり当選に対応している場合にはその保留情報がいずれの大当たり結果に対応しているのかを判定する振分判定処理を実行する。詳細には、保留情報が存在するか否かを判定し、保留情報が存在する場合には、保留情報をシフトさせる処理を実行する。つまり、第1保留エリアRE1に格納されている保留情報を実行エリアAEにシフトさせるとともに、第n保留エリアREn(n=2~4)に格納されている保留情報を第(n-1)保留エリアRE(n-1)にシフトさせる。そして、当否判定処理として、実行エリアAEに格納されている大当たり乱数が、大当たり当選に対応した数値情報であるか否かの判定を行う。また、振分判定処理として、大当たり種別カウンタC2の値が、いずれの大当たり結果の区分に対応しているか否かの判定を行う。
当否判定処理及び振分判定処理だけでなく、大当たり乱数が大当たり当選に対応していない場合には、リーチを発生させるか否かを判定するリーチ判定処理を実行するとともに、その時点における変動種別カウンタCSの数値情報を利用して遊技回の継続時間を選択する継続時間の選択処理を実行する。なお、リーチ判定処理に際しては、実行エリアAEに格納されているリーチ乱数カウンタC3の値が、リーチ発生に対応しているか否か判定する。
継続時間の情報を選択した場合には、当該継続時間の情報を含む変動用コマンドと遊技結果の情報を含む種別コマンドとを音声発光制御装置に送信するとともに、特図表示部237aにおける絵柄の変動表示を開始させる。これにより、1遊技回が開始された状態となり、特図表示部237a及び図柄表示装置241にて遊技回用の演出が開始される。
ちなみに、このように遊技回用の演出を開始させた場合には、特図特電カウンタの数値情報を1加算することで、当該特図特電カウンタの数値情報を特図変動開始処理に対応したものから特図変動中処理に対応したものに更新する。
取得した開始アドレスがSA1である場合にはステップS3307の特図変動中処理にジャンプする。特図変動中処理では、遊技回の継続時間中であって、確定表示前のタイミングであるか否かを判定する処理を実行し、確定表示前であれば特図表示部237aにおける絵柄の表示態様を規則的に変化させるための処理を実行する。
ちなみに、確定表示させるタイミングとなるまで特図変動中処理にて待機するのではなく、確定表示させるタイミングではない場合には上記規則的に変化させるための処理を実行した後に、本特図変動中処理を終了する。したがって、遊技回用の演出が開始された後は、確定表示させるタイミングとなるまで、特図特電制御処理が起動される度に特図変動中処理が起動される。また、確定表示させるタイミングとなった場合には、特図特電カウンタの数値情報を1加算することで、当該カウンタの数値情報を特図変動中処理に対応したものから特図確定中処理に対応したものに更新する。
取得した開始アドレスがSA2である場合にはステップS3308の特図確定中処理にジャンプする。特図確定中処理では、図柄表示装置241にて今回の遊技回の停止結果を最終停止表示させるために、最終停止コマンドを音声発光制御装置に送信するとともに、特図表示部237aにおける絵柄の表示態様を今回の遊技回の抽選結果に対応した表示態様とする。また、特図確定中処理では、確定表示中の期間が経過したか否かを判定し、当該期間が経過している場合には開閉実行モードへの移行が発生するか否かの判定を行い、開閉実行モードへの移行が発生する場合には当該開閉実行モード移行用の処理を実行する。
ちなみに、確定表示中の期間が経過するまで特図確定中処理にて待機するのではなく、当該期間が経過していない場合には本特図確定中処理を終了する。したがって、確定表示が開始された後は、確定表示中の期間が経過するまで、特図特電制御処理が起動される度に特図確定中処理が起動される。また、確定表示中の期間が経過した場合には、開閉実行モードへの移行が発生しない状況では特図特電カウンタの数値情報を初期化(すなわち「0」クリア)し、開閉実行モードへの移行が発生する状況では特図特電カウンタの数値情報を1加算することで、当該特図特電カウンタの数値情報を特図確定中処理に対応したものから特電開始処理に対応したものに更新する。
取得した開始アドレスがSA3である場合にはステップS3309の特電開始処理にジャンプする。特電開始処理では、開閉実行モードが開始されることを示すオープニングコマンドを音声発光制御装置に送信する。また、特電開始処理では、開閉実行モードのオープニング期間が経過したか否かを判定する。オープニング期間が経過していない場合には特電開始処理にて待機するのではなく本特電開始処理を終了する。したがって、開閉実行モードのオープニング演出が開始された後は、オープニング期間が経過するまで、特図特電制御処理が起動される度に特電開始処理が起動される。また、オープニング期間が経過した場合には、特図特電カウンタの数値情報を1加算することで、当該特図特電カウンタの数値情報を特電開始処理に対応したものから特電開放中処理に対応したものに更新する。
取得した開始アドレスがSA4である場合にはステップS3310の特電開放中処理にジャンプする。特電開放中処理では、1のラウンド遊技を開始させるとともに、当該ラウンド遊技の終了条件が成立したか否かを判定する。終了条件が成立していない場合には特電開放中処理にて待機するのではなく、上記終了条件の成立を監視するための処理を実行した後に本特電開放中処理を終了する。上記終了条件が成立している場合には、特図特電カウンタの数値情報を1加算することで、当該特図特電カウンタの数値情報を特電開放中処理に対応したものから特電閉鎖中処理に対応したものに更新する。
取得した開始アドレスがSA5である場合にはステップS3311の特電閉鎖中処理にジャンプする。特電閉鎖中処理では、1のラウンド遊技を終了させる処理を実行する。また、ラウンド遊技間のインターバル期間においては、インターバル期間が経過したか否かを判定する。インターバル期間が経過していない場合には特電閉鎖中処理にて待機するのではなく本特電閉鎖中処理を終了する。したがって、インターバル期間が開始された場合には当該期間が経過するまで、特図特電制御処理が起動される度に特電閉鎖中処理が起動される。また、インターバル期間が経過した場合には、特図特電カウンタの数値情報を1減算することで、当該特図特電カウンタの数値情報を特電閉鎖中処理に対応したものから特電開放中処理に対応したものに更新する。
一方、最後のラウンド遊技に対する特電閉鎖中処理では1のラウンド遊技を終了させる処理を実行した後に、特図特電カウンタの数値情報を1加算することで、当該特図特電カウンタの数値情報を特電閉鎖中処理に対応したものから特電終了処理に対応したものに更新する。
取得した開始アドレスがSA6である場合にはステップS3312の特電終了処理にジャンプする。特電終了処理では、開閉実行モードが終了されることを示すエンディングコマンドを音声発光制御装置に送信する。また、特電終了処理では、開閉実行モードのエンディング期間が経過したか否かを判定する。エンディング期間が経過していない場合には特電終了処理にて待機するのではなく本特電終了処理を終了する。したがって、開閉実行モードのエンディング演出が開始された後は、エンディング期間が経過するまで、特図特電制御処理が起動される度に特電終了処理が起動される。また、エンディング期間が経過した場合には、開閉実行モード後の遊技状態(抽選モード及びサポートモード)を設定するための処理を実行した後に、特図特電カウンタの数値情報を初期化することで、当該特図特電カウンタの数値情報を特電終了処理に対応したものから特図変動開始処理に対応したものに更新する。
<保留情報の取得処理>
特図特電制御処理(図69)のステップS3301にて実行される保留情報の取得処理について説明する前に、本実施形態のRAM264(図66)が備えているフラグ及びカウンタについて図70(a)を参照しながら説明する。RAM264は、エラーカウンタ264aと信号記憶フラグ264bと確認指令フラグ264cとエラー状態フラグ264dとを備えている。
ここで、RAM264のエラーカウンタ264aは、MPU262に入力されている検知信号SG4が立ち上がったにも関わらず、コントロール回路303のラッチ済みステータス113に「1」が設定されない事象が連続して発生している回数をカウントするカウンタである。また、RAM264の信号記憶フラグ264bは、制御IC271にて実行される乱数取得処理(図71)において、制御IC271に入力されている検知信号SG4の状態を記憶しておくためのフラグである。
具体的には、乱数取得処理において、制御IC271に入力されている検知信号SG4がHI状態である場合にはRAM264の信号記憶フラグ264bに「1」が設定されるとともに、制御IC271に入力されている検知信号SG4がLOW状態である場合にはRAM264の信号記憶フラグ264bが「0」クリアされる。当該RAM264の信号記憶フラグ264bに設定された情報は、次回の乱数取得処理まで記憶されている。
そして、次回の乱数取得処理において、RAM264の信号記憶フラグ264bに「0」が設定されているとともに、制御IC271に入力されている検知信号SG4がHI状態である場合に、制御IC271は当該制御IC271に入力されている検知信号SG4の立ち上がりが検出されたと判定する。
また、RAM264の確認指令フラグ264cは、制御IC271にて実行される乱数取得処理(図71)において、制御IC271に入力されている検知信号SG4の立ち上がりが検出されること、及び当該立ち上がりが検出されたタイミングにおいてラッチ済みステータス113に「1」が設定されていないことを条件として「1」が設定されるフラグである。制御IC271は、乱数取得処理において、RAM264の確認指令フラグ264cの状態についての判定を行うことにより、前回の乱数取得処理の結果に応じた処理を実行することが可能となる。
また、エラー状態フラグ264dは、MPU262に入力されている検知信号SG4の立ち上がりが検出されたにも関わらず、ラッチ済みステータス113に「1」が設定されない状態が発生した場合に「1」が設定されるフラグである。エラー状態フラグ264dに「1」が設定される状況として、作動口入賞検知センサ245とコントロール側CPU304との接続が切断されている場合が考えられる。制御IC271は、エラー状態フラグ264dに「1」が設定されている場合には、コントロール側CPU304に入力されている検知信号SG4が立ち上がらない状態に応じた処理を実行して、乱数カウンタ105に記憶されている大当たり乱数をラッチレジスタ102に書き込むことができる。
次に、特図特電制御処理(図69)のステップS3301にて実行される保留情報の取得処理について、図70(b)のフローチャートを参照しながら説明する。保留情報の取得処理は、制御IC271において実行される処理である。
先ずステップS3401では、エラー状態フラグ264dに「1」が設定されているか否かについて判定する。エラー状態フラグ264dに「1」が設定されている場合(ステップS3401:YES)とは、制御IC271に入力されている検知信号SG4の立ち上がりを検出した制御IC271が作動口入賞検知センサ245とコントロール側CPU304との接続が切断された状態であることを把握し、コントロール側CPU304にラッチ指示信号を送信した場合である。
エラー状態フラグ264dに「1」が設定されている場合(ステップS3401:YES)には、ステップS3402にてラッチ済みステータス113に「1」が設定されているか否かについて判定する。ラッチ済みステータス113に「0」が設定されている場合(ステップS3402:NO)には、制御IC271によるラッチ指示信号の送信を契機として行われるラッチレジスタ102に記憶されている大当たり乱数の更新が終わっていないことを意味するため、そのまま本保留情報の取得処理を終了する。
ラッチ済みステータス113に「1」が設定されている場合(ステップS3402:YES)には、制御IC271によるラッチ指示信号の送信を契機として、ラッチレジスタ102に記憶されている大当たり乱数が既に更新されている。この場合には、ステップS3403にてエラー状態フラグ264dを「0」クリアし、ステップS3404にてラッチ済みステータス113のCLR端子に対してパルス信号を送信することにより、ラッチ済みステータス113を「0」クリアする。
続くステップS3405では、制御IC271の入力端子TA13に入力されている大当たり乱数を取得し、当該大当たり乱数を保留用エリアREの空き保留エリアRE1~RE4のうち最初の保留エリアにおける大当たり乱数用のエリアに格納する。その後、ステップS3406にて、RAM264の抽選用カウンタエリア284bから大当たり種別カウンタC2の値及びリーチ乱数カウンタC3の値を取得し、それら取得した数値情報を、上記ステップS3405にて大当たり乱数が格納された保留エリアにおける対応するエリアに格納して、本保留情報の取得処理を終了する。
また、ステップS3401にて、エラー状態フラグ264dに「1」が設定されていなかった場合には、ステップS3407にて乱数取得処理を実行して、本保留情報の取得処理を終了する。
次に、保留情報の取得処理(図70(b))のステップS3407にて実行される乱数取得処理について、図71のフローチャートを参照しながら説明する。
先ずステップS3501では、RAM264の確認指令フラグ264cに「1」が設定されているか否かについて判定する。ここで、RAM264の確認指令フラグ264cに「1」が設定される場合とは、制御IC271に入力されている検知信号SG4の立ち上がりが検出された乱数取得処理において、ラッチ済みステータス113に「1」が設定されていなかった場合である。
RAM264の確認指令フラグ264cの値が「0」である場合(ステップS3501:NO)には、ステップS3502にて、RAM264の信号記憶フラグ264bの値が「0」であるか否かについて判定する。ここで、RAM264の信号記憶フラグ264bの値が「0」である場合とは、前回の乱数取得処理において制御IC271に入力されている検知信号SG4がLOW状態であった場合であり、RAM264の信号記憶フラグ264bの値が「1」である場合とは、前回の乱数取得処理において制御IC271に入力されている検知信号SG4がHI状態であった場合である。
ステップS3502にてRAM264の信号記憶フラグ264bの値が「0」であった場合には、ステップS3503にて制御IC271に入力されている検知信号SG4がHI状態であるか否かについて判定する。ステップS3503にて検知信号SG4がHI状態であると判定した場合に、制御IC271は検知信号SG4の立ち上がりを検出する。この場合には、ステップS3504にてRAM264の信号記憶フラグ264bに「1」を設定することにより、今回の乱数取得処理において、制御IC271に入力されている検知信号SG4がHI状態であったことを記憶して、ステップS3505に進む。
ステップS3505では、現状の保留個数が上限個数(「4」個)であるか否かについて判定する。現状の保留個数が「3」個以下である場合(ステップS3505:NO)には、ステップS3506にて、ラッチ済みステータス113に「1」が設定されているか否かについて判定する。ラッチ済みステータス113に「1」が設定されている場合(ステップS3506:YES)には、今回の検知信号SG4の立ち上がりに対応する大当たり乱数が既にラッチレジスタ102に書き込まれ、制御IC271の入力端子TA13に入力されている状態である。
ステップS3506にてラッチ済みステータス113に「1」が設定されている場合(ステップS3506:YES)には、ステップS3507にて制御IC271の入力端子TA13に入力されている大当たり乱数を取得し、当該大当たり乱数を保留用エリアREの空き保留エリアRE1~RE4のうち最初の保留エリアにおける大当たり乱数用のエリアに格納する。その後、ステップS3508にて、RAM264の抽選用カウンタエリア284bから大当たり種別カウンタC2の値及びリーチ乱数カウンタC3の値を取得し、それら取得した数値情報を、上記ステップS3507にて大当たり乱数が格納された保留エリアにおける対応するエリアに格納する。
続くステップS3509では、今回の乱数取得処理においてラッチ指示信号を利用することなく大当たり乱数を取得することができたことを受けて、RAM264のエラーカウンタ264aを「0」クリアする。そして、ステップS3510にてラッチ済みステータス113のCLR端子に対してパルス信号を送信することによりラッチ済みステータス113を「0」クリアして、本乱数取得処理を終了する。
また、今回の乱数取得処理において制御IC271に入力されている検知信号SG4の立ち上がりを検出したにも関わらず、ラッチ済みステータス113に「1」が設定されていなかった場合(ステップS3506:NO)には、次回の乱数取得処理において再度ラッチ済みステータス113の状態についての判定を実行するために、ステップS3511にてRAM264の確認指令フラグ264cに「1」を設定して、本乱数取得処理を終了する。
また、ステップS3505にて、現状の保留個数が上限個数である「4」個であった場合には、これ以上保留個数を増やすことができないため、ステップS3510にて、ラッチ済みステータス113のCLR端子に対してパルス信号を送信し、ラッチ済みステータス113を「0」クリアして、本乱数取得処理を終了する。
また、ステップS3503にて、検知信号SG4がLOW状態であった場合には、今回の乱数取得処理において、検知信号SG4の立ち上がりが検出されなかったことを意味する。この場合には、RAM264の信号記憶フラグ264bには既に「0」が設定されているため、ステップS3510にて、ラッチ済みステータス113のCLR端子に対してパルス信号を送信することによりラッチ済みステータス113を「0」クリアして、本乱数取得処理を終了する。
また、ステップS3502にてRAM264の信号記憶フラグ264bに「1」が設定されていた場合には、ステップS3512にて制御IC271に入力されている検知信号SG4がLOW状態であるか否かについて判定する。ステップS3512にて検知信号SG4がLOW状態である場合には、ステップS3513にてRAM264の信号記憶フラグ264bを「0」クリアする。ステップS3512にて検知信号SG4がHI状態であると判定した後、又はステップS3513にてRAM264の信号記憶フラグ264bを「0」クリアした後、ステップS3510にてラッチ済みステータス113のCLR端子に対してパルス信号を送信することにより、ラッチ済みステータス113を「0」クリアして、本乱数取得処理を終了する。
また、ステップS3501にて、RAM264の確認指令フラグ264cに「1」が設定されている場合には、前回の乱数取得処理において、制御IC271に入力されている検知信号SG4の立ち上がりが検出されたが、ラッチ済みステータス113に「1」が設定されていなかったことを意味する。この場合には、ステップS3514にてRAM264の確認指令フラグ264cを「0」クリアした後、ステップS3515にてラッチ済みステータス113に「1」が設定されているか否かについて判定する。
作動口入賞検知センサ245とコントロール側CPU304とを接続している信号線が断線状態となったために前回の乱数取得処理においてRAM264の確認指令フラグ264cに「1」が設定されていた場合には、コントロール側CPU304に入力されている検知信号SG4が立ち上がらないため、今回の乱数取得処理においてもラッチ済みステータス113は「0」のままである(ステップS3515:NO)。この場合には、ステップS3516にて、後述するエラー対応処理(図74)を実行して、本乱数取得処理を終了する。
一方、作動口入賞検知センサ245から出力されている検知信号SG4が立ち上がってから12.8μsが経過する前に前回の乱数取得処理が実行されたためにRAM264の確認指令フラグ264cに「1」が設定されていた場合には、前回の乱数取得処理が実行されたから今回の乱数取得処理が実行されるまでの約4msの間にラッチ済みステータス113に「1」が設定されている(ステップS3515:YES)。この場合には、ステップS3507~ステップS3510の処理を実行して、本乱数取得処理を終了する。
具体的には、制御IC271の入力端子TA13に入力されている大当たり乱数を取得し、当該大当たり乱数を保留用エリアREの空き保留エリアRE1~RE4のうち最初の保留エリアにおける大当たり乱数用のエリアに格納する(ステップS3507)。その後、RAM264の抽選用カウンタエリア284bから大当たり種別カウンタC2の値及びリーチ乱数カウンタC3の値を取得し、それら取得した数値情報を、今回の大当たり乱数が格納された保留エリアにおける対応するエリアに格納する(ステップS3508)。そして、RAM264のエラーカウンタ264aを「0」クリアし(ステップS3509)、ラッチ済みステータス113のCLR端子に出力している信号を立ち上げて(ステップS3510)、本乱数取得処理を終了する。
次に、乱数取得処理(図71)のステップS3516にて実行されるエラー対応処理について、図72のフローチャートを参照しながら説明する。
先ずステップS3601では、RAM264のエラーカウンタ264aの値が「0」であるか否かについて判定する。RAM264のエラーカウンタ264aの値が「0」であった場合(ステップS3601:YES)には、作動口入賞検知センサ245とコントロール側CPU304との接続の切断が疑われる事象が初めて起こったことを意味する。この場合には、ステップS3602にてRAM264のエラーカウンタ264aに「1」を加算する。
ステップS3601にてRAM264のエラーカウンタ264aの値が「1」であった場合には、作動口入賞検知センサ245とコントロール側CPU304との接続の切断が疑われる事象が連続して発生していることを意味する。この場合には、ステップS3603にて遊技ホールの管理コンピュータに対して異常信号を送信する。これにより、遊技ホールの管理者は、作動口入賞検知センサ245とコントロール側CPU304との接続が切断されていることを把握することができる。
ステップS3602にてRAM264のエラーカウンタ264aに「1」を加算した後、又はステップS3603にて異常信号を送信した後、ステップS3604では、現状の保留個数が上限個数(「4」個)に達しているか否かについて判定する。現状の保留個数が上限個数に達している場合(ステップS3604:YES)には、制御IC271が今回の入賞に対応する大当たり乱数を取得する必要がないため、そのまま本エラー対応処理を終了する。
ステップS3604において、現状の保留個数が「3」個以下であった場合には、今回の入賞に対応する大当たり乱数を取得する必要があるため、ステップS3605にてコントロール側CPU304に対してラッチ指示信号を送信し、ステップS3606にてエラー状態フラグ264dに「1」を設定して、本エラー対応処理を終了する。
作動口入賞検知センサ245とコントロール側CPU304との接続が切断された場合においても、今回の入賞に対応する大当たり乱数を取得可能な構成とすることにより、遊技者にとって不当に不利な状況とならないようにすることができる。また、ホールの管理者に異常が発生していることを知らせることにより、ホールの管理者が適切なタイミングで異常状態を解消するためのメンテナンスを行うことができる。
次に、制御IC271が当該制御IC271の入力端子TA13に入力されている大当たり乱数を取得するタイミングについて、図73及び図74を参照しながら説明する。先ず作動口入賞検知センサ245とコントロール側CPU304との接続が切断されていない場合について、図73を参照しながら説明する。
図73(a)は制御IC271に入力されている検知信号SG4の状態を示し、図73(b)はRAM264の信号記憶フラグ264bの状態を示し、図73(c)はコントロール側CPU304に入力されている検知信号SG4の状態を示し、図73(d)は乱数カウンタ105に記憶されている大当たり乱数がラッチレジスタ102に書き込まれるタイミングを示し、図73(e)はタイマ割込み処理(図70)が実行されるタイミングを示し、図73(f)はラッチ済みステータス113の状態を示し、図73(g)は制御IC271が当該制御IC271の入力端子TA13に入力されている大当たり乱数を取得するタイミングを示し、図73(h)はRAM264の確認指令フラグ264cの状態を示す。
図73(a),(c)に示すように、t1のタイミングで第1作動口233又は第2作動口234への入賞が発生すると、制御IC271及びコントロール側CPU304に入力されている検知信号SG4がLOW状態からHI状態に立ち上がる。図73(c)に示すように、コントロール側CPU304に入力されている検知信号SG4が立ち上がったt1のタイミングから12.8μsが経過したt2のタイミングまで、コントロール側CPU304に入力されている検知信号SG4はHI状態を維持している。このため、コントロール側CPU304はラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する。このため、図73(d)に示すように、t2のタイミングにおいて、乱数カウンタ105に格納されている大当たり乱数がラッチレジスタ102に書き込まれる。図73(f)に示すように、ラッチレジスタ102が大当たり乱数をラッチするタイミングと同じt2のタイミングにおいて、コントロール回路303はラッチ済みステータス113に「1」を設定する。
図73(e)に示すように、t2のタイミングの後であるt3のタイミングにおいて、検知信号SG4が立ち上がってから最初のタイマ割込み処理(図70(b))が実行される。当該t3のタイミングでは、図73(a)に示すように、制御IC271に入力されている検知信号SG4はHI状態である。このため、制御IC271は、図73(b)に示すように、当該t3のタイミングでRAM264の信号記憶フラグ264bに「1」を設定する。RAM264の信号記憶フラグ264bが「0」から「1」に変化することにより、制御IC271が検知信号SG4の立ち上がりを検出した状態となる。そして、図73(f)に示すように、t3のタイミングにおいて、ラッチ済みステータス113に「1」が設定されていることから、図73(g)に示すように、制御IC271は当該t3のタイミングにおいて当該制御IC271の入力端子TA13に入力されている大当たり乱数を取得する。今回取得された大当たり乱数は、今回の遊技球の入賞を契機として乱数カウンタ105からラッチレジスタ102に書き込まれた大当たり乱数である。
図73(a),(c)に示すように、t3よりも後であるt4のタイミングにおいて遊技球の通過が終了すると、制御IC271及びコントロール側CPU304に入力されている検知信号SG4がHI状態からLOW状態に戻る。その後、図73(e)に示すように、t5のタイミングにおいてタイマ割込み処理が実行される。図73(a)に示すように、当該t5のタイミングにおいて、制御IC271に入力されている検知信号SG4はLOW状態である。このため、図73(b)に示すように、制御IC271は当該t5のタイミングにおいてRAM264の信号記憶フラグ264bを「0」クリアする。
その後、t6のタイミングにおいて、第1作動口233又は第2作動口234への新たな入賞が発生すると、図73(a),(c)に示すように、制御IC271及びコントロール側CPU304に入力されている検知信号SG4が再び立ち上がる。図73(e)に示すように、t6のタイミングの後であるt7のタイミングにおいてタイマ割込み処理が実行される。図73(a)に示すように、当該t7のタイミングにおいて制御IC271に入力されている検知信号SG4はHI状態であるため、図73(b)に示すように、制御IC271はt7のタイミングにおいてRAM264の信号記憶フラグ264bに「1」を設定する。RAM264の信号記憶フラグ264bが「0」から「1」に変化することにより、制御IC271はt7のタイミングにおいて検知信号SG4の立ち上がりを検出した状態となる。
図73(f)に示すように、制御IC271が検知信号SG4の立ち上がりを検出したt7のタイミングにおいて、ラッチ済みステータス113には「1」が設定されていない。このため、図73(h)に示すように、制御IC271はt7のタイミングにおいてRAM264の確認指令フラグ264cに「1」を設定する。
図73(c)に示すように、コントロール側CPU304に入力されている検知信号SG4が立ち上がったt6のタイミングから12.8μsが経過したタイミングであり、t7のタイミングよりも後のタイミングであるt8のタイミングまで、コントロール側CPU304に入力されている検知信号SG4はHI状態を維持している。このため、コントロール回路303は当該t8のタイミングにおいてラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する。これにより、図73(d)に示すようにt8のタイミングにおいて、乱数カウンタ105に記憶されている大当たり乱数がラッチレジスタ102に書き込まれる。
その後、図73(e)に示すようにt8のタイミングの後であるt9のタイミングにおいて、検知信号SG4が立ち上がったt6のタイミング以降で2回目のタイマ割込み処理が実行される。当該t9のタイミングにおいては、図73(h)に示すように、RAM264の確認指令フラグ264cに「1」が設定されているとともに、図73(f)に示すように、ラッチ済みステータス113に「1」が設定されている。このため、図73(g)に示すように、t9のタイミングにおいて、制御IC271は当該制御IC271に入力されている大当たり乱数を取得する。
また、制御IC271は、大当たり乱数を取得したt9のタイミングにおいて、図73(f)に示すようにラッチ済みステータス113のCLR端子に対してパルス信号を送信してラッチ済みステータス113を「0」クリアするとともに、図73(h)に示すようにRAM264の確認指令フラグ264cを「0」クリアする。
制御IC271は、ラッチ済みステータス113に「1」が設定されていることを1つの条件として制御IC271の入力端子TA13に入力されている大当たり乱数を取得する構成である。このため、検知信号SG4が立ち上がった後、乱数カウンタ105に記憶されている大当たり乱数がラッチレジスタ102に書き込まれる前に保留情報の取得処理が実行された場合においても、制御IC271が今回の入賞に対応しない古い大当たり乱数を取得することを回避することができる。
次に、作動口入賞検知センサ245とコントロール側CPU304との接続が切断されている状態において、制御IC271がコントロール側CPU304に対してラッチ指示信号を送信するタイミング、及び遊技ホールの管理コンピュータに異常信号を送信するタイミングについて、図74を参照しながら説明する。
図74(a)は制御IC271に入力されている検知信号SG4の状態を示し、図74(b)はRAM264の信号記憶フラグ264bの状態を示し、図74(c)は乱数カウンタ105に記憶されている大当たり乱数がラッチレジスタ102に書き込まれるタイミングを示し、図74(d)はタイマ割込み処理(図70(b))が実行されるタイミングを示し、図74(e)はラッチ済みステータス113の状態を示し、図74(f)は制御IC271が当該制御IC271の入力端子TA13に入力されている大当たり乱数を取得するタイミングを示し、図74(g)はRAM264の確認指令フラグ264cの状態を示し、図74(h)はRAM264のエラーカウンタ264aの状態を示し、図74(i)は制御IC271が遊技ホールの管理コンピュータに対して異常信号を送信するタイミングを示し、図74(j)は制御IC271がコントロール側CPU304に対してラッチ指示信号を送信するタイミングを示し、図74(k)はエラー状態フラグ264dの状態を示す。なお、作動口入賞検知センサ245とコントロール側CPU304との接続は切断されているため、コントロール側CPU304に入力されている検知信号SG4は常にLOW状態であり、HI状態に立ち上がることはない。
図74(a)に示すように、t1のタイミングにおいて、第1作動口233又は第2作動口234への入賞が発生すると、制御IC271に入力されている検知信号SG4がLOW状態からHI状態に立ち上がる。その後、図74(d)に示すように、t2のタイミングにおいて、タイマ割込み処理が実行される。
図74(a)に示すように、当該t2のタイミングにおいて制御IC271に入力されている検知信号SG4はHI状態であるため、図74(b)に示すように、制御IC271はt2のタイミングにおいてRAM264の信号記憶フラグ264bに「1」を設定する。RAM264の信号記憶フラグ264bが「0」から「1」に変化することにより、制御IC271はt2のタイミングにおいて検知信号SG4の立ち上がりを検出した状態となる。
コントロール側CPU304に入力されている検知信号SG4は立ち上がらないため、図74(e)に示すように、t2のタイミングにおいてラッチ済みステータス113に「1」は設定されていない。このため、制御IC271はt2のタイミングにおいて、図74(g)に示すように、RAM264の確認指令フラグ264cに「1」を設定する。
図74(d)に示すように、t2のタイミングの後であるt3のタイミングにおいて次回の保留情報の取得処理が実行される。当該t3のタイミングでは、図74(g)に示すように、RAM264の確認指令フラグ264cに「1」が設定されている。しかし、図74(e)に示すように、ラッチ済みステータス113には「1」が設定されていない。このため、図74(g)に示すように、制御IC271はt3のタイミングにおいてRAM264の確認指令フラグ264cを「0」クリアするとともに、図74(h)に示すように、RAM264のエラーカウンタ264aに「1」を加算する。
また、制御IC271は同じt3のタイミングにおいて、図74(j)に示すように、コントロール側CPU304に対してラッチ指示信号を送信するとともに、図74(k)に示すように、エラー状態フラグ264dに「1」を設定する。ラッチ指示信号を受信したコントロール側CPU304は、同じt3のタイミングにおいて、ラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する。これにより、図74(c)に示すように、t3のタイミングにおいて、乱数カウンタ105に記憶されている大当たり乱数がラッチレジスタ102に書き込まれる。また、コントロール側CPU304は、同じt3のタイミングにおいて、図74(e)に示すように、ラッチ済みステータス113に「1」を設定する。
その後、図74(d)に示すように、t4のタイミングにおいて、次の回の保留情報の取得処理が実行される。当該t4のタイミングにおいて、図74(k)に示すように、エラー状態フラグ264dには「1」が設定されているとともに、図74(e)に示すように、ラッチ済みステータス113には「1」が設定されている。これは、制御IC271からラッチ指示信号を受信したコントロール側CPU304がラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信し、乱数カウンタ105に記憶されている大当たり乱数がラッチレジスタ102に書き込まれている状態である。
このため、図74(f)に示すように、制御IC271は当該t4のタイミングにおいて制御IC271の入力端子TA13に入力されている大当たり乱数を取得する。制御IC271は、同じt4のタイミングにおいて、図74(e)に示すように、ラッチ済みステータス113を「0」クリアするとともに、図74(k)に示すように、エラー状態フラグ264dを「0」クリアする。
その後、図74(a)に示すように、t5のタイミングにおいて、遊技球の通過が終了し、制御IC271に入力されている検知信号SG4がHI状態からLOW状態に立ち下がる。そして、t5のタイミングよりも後のt6のタイミングにおいて、図74(d)に示すように保留情報の取得処理が実行される。図74(a)に示すように、当該t6のタイミングにおいて制御IC271に入力されている検知信号SG4はLOW状態である。このため、図74(b)に示すように、制御IC271はt6のタイミングでRAM264の信号記憶フラグ264bを「0」クリアする。
図74(a)に示すように、t6のタイミングの後であるt7のタイミングにおいて、第1作動口233又は第2作動口234への入賞が発生すると、制御IC271に入力されている検知信号SG4がLOW状態からHI状態に立ち上がる。その後、図74(d)に示すように、t8のタイミングにおいて、タイマ割込み処理が実行される。図74(a)に示すように、当該t8のタイミングにおいて制御IC271に入力されている検知信号SG4はHI状態であるため、図74(b)に示すように、制御IC271はt8のタイミングにおいてRAM264の信号記憶フラグ264bに「1」を設定する。RAM264の信号記憶フラグ264bが「0」から「1」に変化することにより、t8のタイミングにおいて制御IC271は検知信号SG4の立ち上がりを検出した状態となる。
コントロール側CPU304に入力されている検知信号SG4は立ち上がらないため、図74(e)に示すように、t8のタイミングにおいてラッチ済みステータス113に「1」は設定されていない。このため、制御IC271はt8のタイミングにおいて、図74(g)に示すように、RAM264の確認指令フラグ264cに「1」を設定する。
図74(d)に示すように、t8のタイミングの後であるt9のタイミングにおいて次回の保留情報の取得処理が実行される。当該t9のタイミングでは、図74(g)に示すように、RAM264の確認指令フラグ264cに「1」が設定されている。しかし、図74(e)に示すように、ラッチ済みステータス113には「1」が設定されていない。また、図74(h)に示すように、RAM264のエラーカウンタ264aには「1」が設定されている。このため、図74(g)に示すように、制御IC271はt9のタイミングにおいてRAM264の確認指令フラグ264cを「0」クリアするとともに、図74(i)に示すように、遊技ホールの管理コンピュータに対して異常信号を送信する。
また、制御IC271は同じt9のタイミングにおいて、図74(j)に示すように、コントロール側CPU304に対してラッチ指示信号を送信するとともに、図74(k)に示すように、エラー状態フラグ264dに「1」を設定する。ラッチ指示信号を受信したコントロール側CPU304は、同じt9のタイミングにおいて、ラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信する。これにより、図74(c)に示すように、t9のタイミングにおいて、乱数カウンタ105に記憶されている大当たり乱数がラッチレジスタ102に書き込まれる。また、コントロール側CPU304は、同じt9のタイミングにおいて、図74(e)に示すように、ラッチ済みステータス113に「1」を設定する。
その後、図74(d)に示すように、t10のタイミングにおいて、次の回のタイマ割込み処理が実行される。当該t10のタイミングにおいて、図74(k)に示すように、エラー状態フラグ264dには「1」が設定されているとともに、図74(e)に示すように、ラッチ済みステータス113には「1」が設定されている。
このため、図74(f)に示すように、制御IC271は当該t10のタイミングにおいて制御IC271の入力端子TA13に入力されている大当たり乱数を取得する。制御IC271は、同じt10のタイミングにおいて、図74(e)に示すように、ラッチ済みステータス113を「0」クリアするとともに、図74(k)に示すように、エラー状態フラグ264dを「0」クリアする。
以上のとおり、乱数カウンタ105に記憶されている大当たり乱数がラッチレジスタ102に書き込まれるタイミングにおいてコントロール側CPU304がラッチ済みステータス113に「1」を設定する。また、制御IC271はラッチ済みステータス113に「1」が設定されていることを条件の1つとして、当該制御IC271の入力端子TA13に入力されている大当たり乱数を取得する構成である。このため、乱数カウンタ105に記憶されている大当たり乱数がラッチレジスタ102に書き込まれる前に保留情報の取得処理が実行された場合に、制御IC271が当該制御IC271の入力端子TA13に入力されている古い大当たり乱数を取得することを回避できる。
また、制御IC271は乱数取得処理において、当該制御IC271に入力されている検知信号SG4の立ち上がりが検出されているにも関わらず、ラッチ済みステータス113に「1」が設定されていない場合には、RAM264の確認指令フラグ264cに「1」を設定する。そして、次回の乱数取得処理において、再度ラッチ済みステータス113の状態を判定する処理を実行する構成である。このため、ラッチ済みステータス113に「1」が設定されるよりも前に乱数取得処理が実行された場合においても、入賞が無効となることはなく、制御IC271は今回の入賞に対応する乱数を取得することができる。
また、作動口入賞検知センサ245とコントロール側CPU304との接続が切断された場合のように、制御IC271に入力されている検知信号SG4が立ち上がってもラッチ済みステータス113に「1」が設定されない事象が連続して発生した場合、制御IC271は、当該制御IC271における検知信号SG4の立ち上がりを契機として、コントロール側CPU304に対してラッチ指示信号を送信する。そして、当該ラッチ指示信号を受信したコントロール側CPU304はラッチレジスタ用D-FF102a~102pのCLK端子に対してラッチ信号を送信するとともに、ラッチ済みステータス113に「1」を設定する構成である。このため、作動口入賞検知センサ245とコントロール側CPU304との接続が切断された場合においても、制御IC271は今回の入賞に対応する大当たり乱数を取得し続けることができる。
また、制御IC271に入力されている検知信号SG4が立ち上がったにも関わらず、ラッチ済みステータス113に「1」が設定されない事象が連続して発生した場合には、制御IC271が遊技ホールの管理コンピュータに対して異常信号を送信する構成である。このため、遊技ホールの管理者は断線状態であることを把握し、遊技者が不利にならないタイミングにおいて断線状態を解消するためのメンテナンスを行うことができる。
また、乱数取得処理において、制御IC271に入力されている検知信号SG4の立ち上がりが検出されなかった場合には、ラッチ済みステータス113のCLR端子に対してパルス信号を送信することにより、ラッチ済みステータス113を「0」クリアする構成である。これにより、ラッチ済みステータス113が定期的に「0」クリアされる。コントロール側CPU304の入力端子TB11のみにノイズが入り、当該ノイズを契機としてラッチ済みステータス113に「1」が設定された場合においても、ラッチ済みステータス113に「1」が設定されている状態が定期的に解消されるため、ノイズが原因となって制御IC271が入賞に対応しない古い乱数を取得する可能性を低減することができる。
<第9の実施形態>
本実施形態では、各遊技回において全リール32L,32M,32Rの停止が完了したことを契機として第2乱数を取得するための処理が開始される点で上記第4の実施形態とは相違している。以下、上記第4の実施形態と相違している構成について説明する。なお、上記第4の実施形態と同一の構成については基本的にその説明を省略する。
先ず本実施形態における主制御基板141の構成について、図75を参照しながら説明する。図75は主制御基板141の構成を示すブロック図である。図75に示すように、主側MPU142はプログラムを利用してメイン処理(図76)及びタイマ割込み処理(図8)を実行する制御IC148と、当該制御IC148が役の抽選処理に用いる数値情報(第1乱数及び第2乱数)を取得することを可能とするハード乱数回路146と、を備えている。
図75に示すように、ハード乱数回路146は、上記第4の実施形態において既に説明した第2管理回路404を備えている。第2管理回路404は0.1μs単位で初期値(「128」)から「1」が減算されるタイマカウンタを備えているハード回路である。
また、図75に示すように、本実施形態において、制御IC148は、第2管理回路404に対して取得信号SG5を出力するための出力端子TA16を備えている。当該出力端子TA16は第2管理回路404と信号線で接続されている。制御IC148は、出力端子TA16から第2管理回路404に対して第2乱数が第2ラッチレジスタ408に書き込まれる契機となる取得信号SG5を出力している。
制御IC148は、回転中のリール32L,32M,32R(図1)を停止するためにストップボタン42~44(図1)が操作され、全リール32L,32M,32Rの停止が完了したことを契機として取得信号SG5をLOW状態からHI状態に立ち上げる。詳細には、3つのリール32L,32M,32Rのうち、2つのリール32L,32M,32Rが停止し、残り1つのリール32L,32M,32Rが回転している状態において、当該残り1つのリール32L,32M,32Rに対応するストップボタン42~44が操作され、最後のリール32L,32M,32Rの停止が完了した場合に、取得信号SG5を立ち上げる。ここで、上記第1の実施形態において既に説明したとおり、制御IC148は、ストップ検出センサ42a~44a(図5)から主側MPU142の入力ポートに入力されている信号に基づいて、ストップボタン42~44が操作されたこと検知する。
第2管理回路404では、入力されている取得信号SG5が立ち上がることにより、タイマカウンタによるカウントが開始されて、取得信号SG5におけるHI状態の継続時間がカウントされる。そして、取得信号SG5のHI状態が12.8μs間継続して維持された場合に、第2管理回路404から第2ラッチレジスタ408に対してラッチ信号が送信される。
上記第4の実施形態において既に説明したとおり、第2ラッチレジスタ408は、16個の第2ラッチ用D-FF408a~408pを備えており、更新回路101の乱数カウンタ105と同様に2バイトの記憶領域を有している。第2管理回路404から送信されたラッチ信号が16個の第2ラッチ用D-FF408a~408pの各CLK端子に入力されることにより、乱数カウンタ105に記憶されていた数値情報が第2乱数として第2ラッチレジスタ408に書き込まれるとともに、当該第2乱数の数値情報が制御IC148の入力端子TA9に対して出力されている状態となる。
第2管理回路404には、入力されている取得信号SG5の立ち上がりがノイズに起因するものではないことを確認するために12.8μsの待機時間が設定されている。このため、制御IC148が取得信号SG5を立ち上げてから制御IC148の入力端子TA9に入力されている第2乱数の数値情報が更新されるまでに少なくとも12.8μsの時間が必要となる。
制御IC148は、出力端子TA16から出力している取得信号SG5を立ち上げる処理(取得信号立ち上げ処理)を実行した後、受信用待機時間を設定し、当該受信用待機時間が経過した場合に入力端子TA9に入力されている数値情報(第2乱数の値)を取得して主側RAM144に記憶する。
制御IC148が取得信号立ち上げ処理を実行してから入力端子TA9に入力されている第2乱数を取得するまでの間隔が短い場合(例えば12.8μsよりも短い場合)には、今回の取得信号立ち上げ処理を契機として入力端子TA9に入力されている第2乱数が更新される前に第2乱数の取得が実行されることとなる。
これに対して、制御IC148が取得信号立ち上げ処理を実行した直後に受信用待機時間を設定することにより、取得信号立ち上げ処理から第2乱数取得までの間隔を十分なものとすることができる。これにより、制御IC148が取得する数値情報を今回の取得信号立ち上げ処理を契機として更新された第2乱数の値とすることができる。本実施形態では、受信用待機時間として12.8μsの1.5倍である19.2μsを設定することにより、制御IC148が取得する第2乱数が今回の取得信号立ち上げ処理を契機として第2ラッチレジスタ408にて更新された後の数値情報となるように図られている。
受信用待機時間の具体的な長さは19.2μsに限られず、設計段階における実験によって決定されるものであり、12.8μsよりも長いものである。制御IC148が第2乱数を取得するタイミングの詳細については後述する。
制御IC148は、第2ラッチレジスタ408(図75)から出力されて入力端子TA9に入力されている第2乱数を取得する。制御IC148は、第2乱数が第2ラッチレジスタ408に書き込まれた遊技回の次に行われる遊技回において、当該第2乱数を用いて第2チェリー役の当否抽選を実行する。つまり、各遊技回において第2チェリー役の当否抽選に用いられる第2乱数は、前回の遊技回において第2ラッチレジスタ408に書き込まれた第2乱数である。
また、図75に示すように、ハード乱数回路146には、上記第4の実施形態において既に説明したとおり、スタート検出センサ41aから検知信号SG2が入力されており、当該検知信号SG2の立ち上がりを契機としてラッチ信号を送信する第1管理回路403、及び第1管理回路403からのラッチ信号を受信した場合に乱数カウンタ105に記憶されている数値情報が第1乱数として書き込まれるとともに、書き込まれた第1乱数の数値情報を制御IC148の入力端子TA8に出力する第1ラッチレジスタ407を備えている。制御IC148は、入力端子TA8に入力されている数値情報を取得することにより、スタートレバー41の押下げ操作を契機として記憶される第1乱数を取得することができる。制御IC148は、当該第1乱数を用いて役の抽選処理を実行する。
次に、制御IC148において実行されるメイン処理について、図76のフローチャートを参照しながら説明する。
先ずステップS3701~ステップS3703では、上記第1の実施形態のメイン処理(図7)におけるステップS101~ステップS103と同一の処理を実行する。具体的には、初期化処理を行うことにより、タイマ割込み処理による割込みを許可し、さらに制御IC148内のレジスタ群及びI/O装置等に対する各種の初期設定を行う(ステップS3701)。
その後、設定キーが設定キー挿入孔に挿入されてON操作が行われているか否かについて判定する(ステップS3702)。当該ON操作が行われている場合(ステップS3702:YES)であるとともに、電源スイッチのON操作に際してリセットボタンがON操作されている場合には(ステップS3703:YES)、上記第1の実施形態において既に説明したとおり、主側RAM144を初期化するための操作が行われていることを意味する。
この場合、制御IC148は、ステップS3704にて、上記第1の実施形態のメイン処理(図7)におけるステップS105と同一の全部クリア処理を実行することにより、主側RAM144の全エリアを「0」クリアする。当該全部クリア処理では、主側RAM144に記憶されている第2乱数も「0」クリアされる。このため、ステップS3704にて全部クリア処理を実行した場合には、その後の処理(ステップS3705、ステップS3706、ステップS3708、ステップS3709)にて主側RAM144に第2乱数を記憶する。
具体的には、ステップS3705にて、制御IC148の出力端子TA16(図75)から第2管理回路404(図75)に向けて出力されている取得信号SG5をLOW状態からHI状態に立ち上げる取得信号立ち上げ処理を実行する。
第2管理回路404は、当該第2管理回路404に入力されている取得信号SG5がHI状態に立ち上がり、当該HI状態が12.8μs維持されたタイミングにおいて第2ラッチレジスタ408に対してラッチ信号を出力する。これにより、乱数カウンタ105に記憶されている乱数の数値情報が第2ラッチレジスタ408に書き込まれるとともに、制御IC148の入力端子TA9に対して出力されている状態となる。
ステップS3705にて取得信号立ち上げ処理を実行した後、ステップS3706では、制御IC148により取得される第2乱数が今回の取得信号立ち上げ処理(ステップS3705)を契機として更新された後の数値情報とするために、既に説明した19.2μsの受信用待機時間を設定する。その後、ステップS3707では、上記第1の実施形態のメイン処理(図7)におけるステップS106と同一の当選確率設定処理を実行することにより、現在の設定値を読み込むとともに、遊技パネル20(図1)に設けられた所定の表示部に現在の設定値を表示する。
続くステップS3708では、ステップS3706にて設定した受信用待機時間(19.2μs)が経過するまで待機する。受信用待機時間が経過することは、今回の取得信号立ち上げ処理を実行した後、第2ラッチレジスタ408に格納されている第2乱数が更新されるまでに要する時間よりも長い時間が経過したことを意味する。
このため、受信用待機時間が経過した場合(ステップS3708:YES)には、ステップS3709にて、第2ラッチレジスタ408から出力されて入力端子TA9に入力されている数値情報(第2乱数の値)を取得する。このように、本メイン処理内で第2乱数を取得することにより、全部クリア処理(ステップS3704)が実行されてから最初に行われる遊技回においても第2乱数を利用した第2チェリー役の当否判定を実行することができる。
ステップS3703にて電源スイッチのON操作に際してリセットボタンがON操作されていない場合(ステップS3703:NO)には、ステップS3710にて、上記第1の実施形態のメイン処理(図7)におけるステップS104と同一の一部クリア処理を実行することにより、主側RAM144における一部のエリアを初期化する。当該一部クリア処理において、主側RAM144に記憶されている第2乱数は「0」クリアしない。続くステップS3711では、上述したステップS3707と同一の当選確率設定処理を実行することにより、現在の設定値を読み込むとともに、遊技パネル20(図1)に設けられた所定の表示部に現在の設定値を表示する。
ステップS3709にて第2乱数を取得した後、又はステップS3711にて当選確率設定処理を実行した後、ステップS3712では、上記第1の実施形態のメイン処理(図7)におけるステップS107と同一の処理を実行することにより、復電コマンドをサブ側MPU152に送信する。これにより、制御IC148への動作電力の供給が開始された後においてメイン処理の実行が終了し、通常処理及びタイマ割込み処理の実行が可能となったことをサブ側MPU152に認識させることができる。ステップS3712にて復電コマンドを送信した後は、ステップS3713にて通常処理(図77)に移行する。
ステップS3702にて設定キーが設定キー挿入孔に挿入されてON操作が行われていない場合には、ステップS3714にて復電処理を実行する。当該復電処理では、上記第1の実施形態のメイン処理(図7)におけるステップS109~ステップS118と同一の処理を実行して、スロットマシン10の状態を電源遮断前の状態に復帰させる。
以上のとおり、本メイン処理では、全部クリア処理が実行されることにより主側RAM144の全エリアが「0」クリアされたことを条件として第2乱数を取得する。これにより、全部クリア処理が実行された後、最初に実行される遊技回において必要となる第2乱数を予め確保しておくことができる。そして、当選確率の設定変更が行われた後、最初に行われる遊技回においても第2乱数を利用した第2チェリー役の当否判定を実行することができる。
次に、本実施形態におけるタイマ割込み処理(図8)について説明する。本実施形態における制御IC148では、上記第4の実施形態と同様に、開始指令設定処理(ステップS206)を含むタイマ割込み処理(図8)が1.49msecごとに起動される。既に説明したとおり、本実施形態において第2乱数が取得されるタイミングは、上記第4の実施形態において第2乱数が取得されるタイミングとは異なる。本実施形態では、全リール32L,32M,32Rの停止が完了したことを契機として、第2乱数を取得するための処理が実行される。
制御IC148は、上記第4の実施形態と同様に、第1乱数を用いて役の抽選処理(通常処理(図77)のステップS3806)を実行するとともに、当該役の抽選処理において第1チェリー役に当選した場合には第2乱数を用いて第2チェリー役の当否判定を実行する。本実施形態では、タイマ割込み処理(図8)の開始指令設定処理(ステップS206)にて第1乱数を取得するための処理が実行されるとともに、後述する通常処理(図77)にて第2乱数を取得するための処理が実行される。
本実施形態における開始指令設定処理では、第2開始指令フラグ144h(図39)に「1」を設定する処理(開始指令設定処理(図41)におけるステップS1608)が省略され、上記第4の実施形態の開始指令設定処理(図41)におけるステップS1601~ステップS1607、及びステップS1609~ステップS1611と同一の処理が実行される。これにより、現状の検知信号SG2の状態に応じて信号記憶フラグ144dが更新されるとともに、第1乱数を取得する契機となるスタートレバー41(図1)の操作タイミングが把握される。
次に、メイン処理(図76)のステップS3713にて実行される通常処理について、図77のフローチャートを参照しながら説明する。
先ずステップS3801では、リール32L,32M,32Rの回転が始まるまでの準備処理であるリール回転準備処理を実行する。当該リール回転準備処理では、上記第4の実施形態の通常処理(図42)におけるステップS1701~ステップS1709と同一の処理を実行する。
続くステップS3802~ステップS3804では、上記第4の実施形態の通常処理(図42)におけるステップS1710~ステップS1712と同一の処理を実行する。具体的には、ステップS3802にて第1リール制御処理を実行して各リール32L,32M,32Rの回転を開始する。ステップS3803では待機期間の設定を行い、ステップS3804では主側RAM144における加算用乱数カウンタ(図示略)から加算抽選に用いる加算用乱数を取得する。上記第4の実施形態において既に説明したとおり、加算抽選は、AT状態ST3においてスイカ役に当選した場合に、継続可能ゲーム数に「30」を加算する処理を実行するか否かについて決定するための抽選である。
続くステップS3805及びステップS3806では、上記第4の実施形態の通常処理(図42)におけるステップS1714及びステップS1717と同一の処理を実行する。具体的には、ステップS3805にて開始可能フラグ144aを「0」クリアし、ステップS3806にて今回のゲームにおける役の抽選処理を実行する。
上記第4の実施形態において既に説明したとおり、抽選処理(図43)では、第1乱数を用いた役の抽選処理(ステップS1801~ステップS1806)が実行される。そして、当該役の抽選処理において第1チェリー役に当選した場合には、第2乱数を用いた第2チェリー役の当否判定(ステップS1808及びステップS1809)が行われる。既に説明したとおり、当該第2チェリー役の当否判定(ステップS1808及びステップS1809)に用いられる第2乱数は、前回の遊技回において、全リール32L,32M,32Rの停止が完了したことを契機として取得され、主側RAM144に記憶されている数値情報である。第2乱数の取得タイミングの詳細については後述する。
通常処理(図77)の説明に戻り、ステップS3807では、ステップS3803にて設定した待機期間が終了するまで待機し、当該待機期間が終了した場合(ステップS3807:YES)に、ステップS3808にて第2リール制御処理を実行する。
ここで、本通常処理内で実行される第2リール制御処理(ステップS3808)について、図78を参照しながら説明する。図78は制御IC148にて実行される第2リール制御処理を示すフローチャートである。
先ずステップS3901にて、制御IC148の出力端子TA16(図75)から出力されて第2管理回路404(図75)に入力されている取得信号SG5がHI状態である場合に、当該取得信号SG5をLOW状態に立ち下げる。既に説明したとおり、第2管理回路404は、当該第2管理回路404に入力されている取得信号SG5がLOW状態からHI状態に立ち上がることを契機として第2ラッチレジスタ408にラッチ信号を送信するための動作を開始する。
リール32L,32M,32Rを停止させるための処理(ステップS3903~ステップS3909)を実行するタイミングよりも前のタイミングにて取得信号SG5をLOW状態とする。これにより、全リール32L,32M,32Rの停止が完了するタイミングにおいて取得信号SG5がLOW状態である状況を確実に作り出すことができる。
なお、ステップS3901にて取得信号SG5を立ち下げるタイミングと、全リール32L,32M,32Rの停止が完了して再び取得信号SG5を立ち上げるタイミングとの間隔は、遊技者が3つのストップボタン42~44(図1)を操作する時間よりも長い。このため、本第2リール制御処理の最初に取得信号SG5を立ち下げたとしても、再び取得信号SG5が立ち上がるまでには十分な時間が存在する。取得信号SG5の立ち下がりと立ち上がりの間隔が短くなり、第2管理回路404においてノイズと同じ挙動をとり、第2管理回路404が取得信号SG5の立ち上がりに反応しないようなことはない。
第2リール制御処理(図78)の説明に戻り、ステップS3901にて取得信号SG5を立ち下げた後、ステップS3902では、各ストップボタン42~44(図1)の図示しないランプを点灯表示することにより、停止指令を発生させることが可能となったことを遊技者等に報知する。続くステップS3903では、回転中のリール32L,32M,32Rに対応するストップボタン42~44が操作されて、停止指令が発生したか否かについて判定する。ステップS3903にて、停止指令が発生していない場合には、停止指令が発生するまで待機する。
停止指令が発生した場合(ステップS3903:YES)には、ステップS3904にて、いずれのストップボタン42~44が操作されて停止指令が発生したのかをサブ側MPU152に認識させるための停止コマンドをセットする。続くステップS3905では、ストップボタン42~44が操作されたタイミングで基点位置(本実施形態では下段)に到達している到達図柄の図柄番号を確認する。具体的には、リールインデックスセンサの検出信号が入力された時点から出力した励磁パルス数により、基点位置に到達している到達図柄の図柄番号を確認する。
続くステップS3906では、主側RAM144に格納されている停止情報に基づいて、今回停止させるべきリールのスベリ数を算出する。上記第4の実施形態において既に説明したとおり、本スロットマシン10におけるスベリ数は「0」~「4」のいずれかの値である。ステップS3907では、ステップS3906にて算出したスベリ数を到達図柄の図柄番号に加算し、基点位置に実際に停止させる停止図柄の図柄番号を決定する図柄番号決定処理を実行する。
ステップS3908では、今回停止させるべきリールの到達図柄の図柄番号と停止図柄の図柄番号が等しくなるまで待機し、到達図柄の図柄番号が停止図柄の図柄番号と等しくなった場合(ステップS3908:YES)には、ステップS3909にて、今回停止させるべきリールの回転を停止させるリール停止処理を行う。
ステップS3909にてリール停止処理を実行した後、ステップS3910では、全リール32L,32M,32Rが停止したか否かを判定する。停止していないリール32L,32M,32Rが残っている場合(ステップS3910:NO)には、セットされている当選データと、リール32L,32M,32Rの停止順序と、停止しているリール32L,32M,32Rの停止出目と、に基づいて停止情報を変更する処理を行い、再びストップボタン42~44が操作されたか否かの判定を行うステップS3903の判定処理に戻る。
ステップS3910にて全リール32L,32M,32Rが停止していると判定した場合には、ステップS3911及びステップS3912にて、第2乱数を取得するための処理を実行する。具体的には、ステップS3911にて、出力端子TA16(図75)から第2管理回路404(図75)に向けて出力している取得信号SG5をLOW状態からHI状態に立ち上げる取得信号立ち上げ処理を実行する。
既に説明したとおり、第2管理回路404は、当該第2管理回路404に入力されている取得信号SG5がHI状態に立ち上がり、当該HI状態が12.8μs維持されたタイミングにおいて第2ラッチレジスタ408に対してラッチ信号を出力する。これにより、乱数カウンタ105に記憶されている数値情報が第2乱数として第2ラッチレジスタ408に書き込まれるとともに、書き込まれた第2乱数の数値情報が制御IC148の入力端子TA9に対して出力される。
続くステップS3912では、第2ラッチレジスタ408から出力されて入力端子TA9に入力されている第2乱数の数値情報が更新され、制御IC148が更新された第2乱数を取得可能となるまで待機するために、受信用待機時間(19.2μs)を設定する。制御IC148は、当該受信用待機時間が経過した場合に第2乱数を取得する。
ステップS3912にて受信用待機時間を設定した後、ステップS3913では、入賞判定処理を実行して、本第2リール制御処理を終了する。当該入賞判定処理では、小役入賞であれば払出し対象となるメダルの数を主側RAM144にセットし、リプレイ入賞であれば、次回の開始待ち処理(通常処理(図10))におけるステップS402の処理)にて自動投入処理が実行されるようにするためのフラグ設定処理を実行する入賞対応処理を実行し、入賞結果コマンドをサブ側MPU152への出力対象としてセットする。
上記第4の実施形態において既に説明したとおり、入賞結果コマンドには、今回の入賞成立の有無を示すデータが含まれているとともに、入賞が成立している場合にはその入賞の種類を示すデータが含まれている。また、入賞結果コマンドには、今回のゲームが終了した場合における抽選モードが通常モード、第1RTモード、及び第2RTモードのうちいずれであるのかを示すデータが含まれている。
通常処理(図77)の説明に戻り、ステップS3808にて第2リール制御処理を実行した後、ステップS3809~ステップS3811では、上記第4の実施形態の通常処理(図42)におけるステップS1720~ステップS1722と同一の処理を実行する。具体的には、ステップS3809では今回のゲームにおいて小役入賞が成立している場合に、当該小役入賞に対応した数の遊技媒体を遊技者に付与するための媒体付与処理を実行し、ステップS3810では今回のゲームの結果に対応する遊技状態の設定を可能とするための遊技終了時の対応処理(図46)を実行する。そして、ステップS3811にて本スロットマシン10の状態を遊技ホールの管理コンピュータに出力するための外部出力設定処理を実行する。
続くステップS3812では、第2リール制御処理(図78)におけるステップS3912にて設定した受信用待機時間(19.2μs)が経過するまで待機する。そして、受信用待機時間が経過した場合(ステップS3812:YES)に、ステップS3813にて、第2ラッチレジスタ408から出力されて入力端子TA9に入力されている第2乱数の数値情報を主側RAM144に記憶する。
既に説明したとおり、受信用待機時間は、制御IC148が第2管理回路404に対して出力している取得信号SG5を立ち上げてから第2ラッチレジスタ408に格納されている第2乱数の数値情報が更新されるまでに要する時間よりも長く設定されている。このため、本通常処理のステップS3813にて取得される第2乱数の値は、今回の遊技回において全リール32L,32M,32Rの停止が完了したことを契機として更新された値である。
制御IC148が取得信号SG5を立ち上げ、第2ラッチレジスタ408にて第2乱数の数値情報が更新された後に当該第2乱数の数値情報を取得する構成では、第2ラッチレジスタ408に格納されている第2乱数の数値情報が更新されるまで待機する必要がある。全リール32L,32M,32Rが停止した後、ステップS3809~ステップS3811の中で受信用待機時間(19.2μs)が経過するまで待機する構成とすると、媒体付与、遊技状態設定、及び外部出力のタイミングが遅れることとなる。本実施形態では、制御IC148が今回の遊技回を契機として更新された第2乱数を取得するための処理(ステップS3812及びステップS3813)をステップS3809~ステップS3811の後に行う構成とすることにより、受信用待機時間の経過を待つ時間が他の処理を遅らせる可能性の抑制を図っている。
通常処理(図77)の説明に戻り、ステップS3813にて第2乱数を取得した後、ステップS3814にて、上記第4の実施形態の通常処理(図42)におけるステップS1723と同様に受付許可処理を実行して、ステップS3801のリール回転準備処理に戻る。受付許可処理が実行されることにより、メダル投入口45から投入されたメダルが、投入メダル検出センサ45a(図5)にて検出された後にホッパ装置53(図1)にて回収される状態となる。
ここで、図79のタイムチャートを参照しながら、制御IC148が第2乱数を取得するタイミングについて説明する。
図79(a)は遊技回の実行期間を示し、図79(b)は制御IC148が入力端子TA9に入力されている第2乱数を主側RAM144に記憶するタイミングを示し、図79(c)は受信用待機時間(19.2μs)の設定期間を示し、図79(d)は全リール32L,32M,32Rの回転期間を示し、図79(e)は制御IC148が通常処理(図77)のステップS3806にて抽選処理(図43)を実行するタイミングを示し、図79(f)は第2リール制御処理(図78)の実行期間を示し、図79(g)は制御IC148から第2管理回路404に対して出力されている取得信号SG5の状態を示し、図79(h)は第2管理回路404におけるタイマカウンタの状態を示し、図79(i)は第2管理回路404が第2ラッチレジスタ408に対してラッチ信号を送信するタイミングを示す。ここで、図79(d)では、全リール32L,32M,32Rが回転を開始するタイミングから全リール32L,32M,32Rが停止状態となるタイミングまでの期間を全リール32L,32M,32Rの回転期間として示す。
上記第1の実施形態で既に説明したとおり、スタートレバー41の操作に基づき各リール32L,32M,32Rの回転が開始され、各ストップボタン42,43,44の操作に基づき各リール32L,32M,32Rが回転を停止して、遊技媒体の付与及び遊技状態の管理といった各種処理の実行が完了するまでが、1回の遊技回に相当する。図79(d)に示すように、t1のタイミングで第1リール制御処理(通常処理(図77)のステップS3802)が実行されて、全リール32L,32M,32Rの回転が開始されると、図79(a)に示すように、当該t1のタイミングにおいて今回の遊技回が開始される。
図79(e)に示すように、t1のタイミングの後であるt2のタイミングにおいて抽選処理(図43)が実行される。当該抽選処理において第1チェリー役に当選した場合には、第2乱数を用いて第2チェリー役の当否判定が実行される。今回の遊技回が全部クリア処理(メイン処理(図76)におけるステップS3704の処理)実行後における最初の遊技回である場合、第2チェリー役の当否判定には、第2乱数として、メイン処理(図76)におけるステップS3709の処理にて取得された数値情報が用いられる。また、今回の遊技回が全部クリア処理の実行後における2回目以降の遊技回である場合、第2チェリー役の当否判定には、第2乱数として、前回の遊技回において全リール32L,32M,32Rの停止が完了したことを契機として取得された数値情報が用いられる。
図79の説明に戻り、t2のタイミングの後であるt3のタイミングにおいて第2リール制御処理(図78)が実行されると、当該第2リール制御処理の開始タイミングにおいて取得信号SG5の立ち下げ処理が実行される。これにより、図79(g)に示すように、取得信号SG5がHI状態からLOW状態に立ち下がる。
t3のタイミングの後であるとともに、全リール32L,32M,32Rの回転期間中であるt4のタイミングにおいて、3つ目のストップボタン42~44が操作されることにより、図79(d)に示すように、全リール32L,32M,32Rの回転期間が終了する。当該t4のタイミングにおいて、図79(g)に示すように制御IC148は第2管理回路404に向けて出力している取得信号SG5をLOW状態からHI状態に立ち上げる。第2管理回路404では、図79(h)に示すように、入力されている取得信号SG5が立ち上がるt4のタイミングにおいてタイマカウンタによる12.8μsのカウントを開始する。また、制御IC148は、取得信号SG5を立ち上げた当該t4のタイミングにおいて、図79(c)に示すように、19.2μsの受信用待機時間を設定する。
続くt5のタイミングでは、図79(f)に示すように、第2リール制御処理の実行期間が終了する。その後、図79(h)に示すように、t6のタイミングにおいて、第2管理回路404における12.8μsのカウントが終了してタイマカウンタが初期値(「128」)に戻る。図79(g)に示すように、取得信号SG5は立ち上がってから12.8μsが経過するまでHI状態を維持している。このため、図79(i)に示すように、当該t6のタイミングにおいて、第2管理回路404は第2ラッチレジスタ408に向けてラッチ信号を送信する。これにより、第2ラッチレジスタ408に格納されている第2乱数の数値情報が更新されるとともに、更新された第2乱数の数値情報が制御IC148の入力端子TA9に向けて出力されている状態となる。
図79(c)に示すように、t6のタイミングの後であるt7のタイミングにおいて、受信用待機時間が経過すると、図79(b)に示すように、制御IC148は入力端子TA9に入力されている第2乱数を取得する。当該第2乱数は、今回の遊技回において全リール32L,32M,32Rの停止が完了したことを契機として更新された数値情報である。その後、図79(a)に示すように、t8のタイミングにおいて、遊技回が終了する。
以上詳述した本実施形態によれば、以下の優れた効果を奏する。
スタートレバー41の押下げ操作を契機として、乱数カウンタ105にて更新されている数値情報を第1ラッチレジスタ407に格納し、当該数値情報を第1乱数として役の抽選処理に用いる。また、回転中のリール32L,32M,32Rの停止が完了したことを契機として、乱数カウンタ105にて更新されている数値情報を第2ラッチレジスタ408に格納し、当該数値情報を第2乱数として第2チェリー役の当否判定に用いる。
遊技者がスタートレバー41を操作したタイミング、及び当該タイミングとは異なるタイミングという2つのタイミングにおいて乱数を格納する構成である。各遊技回において使用可能であるとともに同期しない乱数の数を増やすことにより、当選確率の低い役を設定することや実行される演出の種類を増やすことなどが可能となり、遊技の興趣向上を図ることができる。
第1管理回路403が第1ラッチレジスタ407に対してラッチ信号を送信した場合には、乱数カウンタ105にて更新された数値情報が第1乱数として第1ラッチレジスタ407に格納されるとともに、第2管理回路404が第2ラッチレジスタ408に対してラッチ信号を送信した場合には、乱数カウンタ105にて更新された数値情報が第2乱数として格納される構成である。1つの乱数カウンタ105から同期しない異なる2つのタイミングで数値情報を取得することにより同期しない第1乱数及び第2乱数を取得できる。このため、乱数カウンタ105の数を増やすことなく、1回の遊技回において利用可能な乱数の数を増やすことができる。更新回路101の数が増えることを回避することにより、主制御基板141においてハード乱数回路146が占める面積が増加することを回避できる。
各遊技回において取得される第2乱数は次回の遊技回において利用する構成である。制御IC148は、入力端子TA9に入力されている第2乱数が更新された後に当該第2乱数を取得するために、受信用待機時間を設定する。制御IC148が第2乱数を取得する処理が、遊技回を終了させる処理の前に実行される場合には、遊技回を終了させる処理が遅れてしまう。これに対して、第2乱数を利用するタイミングを次回の遊技回とし、制御IC148が第2乱数を取得するための処理が、遊技回を終了させる処理の後に実行される構成とすることにより、遊技回を終了させる処理を遅らせることなく、各遊技回において利用可能な乱数の数を増加させることができる。
各遊技回において役の当否判定に用いられる第1乱数は今回の遊技回中に記憶された数値情報であるとともに、各遊技回において第2チェリー役の当否判定に用いられる第2乱数は前回の遊技回中に記憶された数値情報である。このため、各遊技回にて役の当否判定に用いられる第1乱数の記憶タイミングと第2乱数の記憶タイミングとの間に十分な更新時間を確保することができる。これにより、各遊技回において、役の当否判定に用いられる第1乱数と第2乱数との組合せが偏ったものとなることを回避できる。
第2乱数は、各遊技回において全リール32L,32M,32Rの停止が完了したことを契機として、乱数カウンタ105から第2ラッチレジスタ408に書き込まれる。第2ラッチレジスタ408に記憶されている第2乱数の数値情報が更新されるタイミングは、遊技者が3つ目のストップボタン42~44を操作し終えるタイミングに依存する。このため、第2乱数が第2ラッチレジスタ408に書き込まれるタイミングを遊技回毎に異なるタイミングとし、第2乱数をランダムに取得される数値情報とすることができる。これにより、第2チェリー役の当否判定結果を公平なものとすることができる。
全部クリア処理が実行されて主側RAM144に記憶されていた第2乱数が「0」クリアされた場合、当該全部クリア処理が実行されてから最初に行われる遊技回において第2チェリー役の当否判定に必要な乱数が不足する。これに対して、全部クリア処理が実行されたことを一の条件として、通常処理に移行する前のメイン処理内で第2乱数を取得して主側CPU63に記憶する構成である。これにより、全部クリア処理が行われてから最初の遊技回においても第2チェリー役の当否判定に必要な数値情報を予め確保することができる。
<第9の実施形態の別形態>
・上述した第9の実施形態において、第1乱数及び第2乱数に基づいて新たな抽選用乱数を算出する構成としてもよい。例えば、2バイトの第1乱数及び2バイトの第2乱数に基づいて4バイトの抽選用乱数を算出し、第1乱数を用いて行う役の抽選処理及び第2乱数を用いて行う第2チェリー役の当否判定とは別に、4バイトの抽選用乱数を用いて演出の抽選処理を実行する構成としてもよい。各遊技回において抽選に利用可能な乱数の数を増やすことにより、遊技結果や演出内容のバリエーションを増やして、遊技の興趣向上を図ることができる。
・上述した第9の実施形態において、遊技回終了時に取得信号立ち上げ処理を実行する構成としてもよい。具体的には、第2リール制御処理(図78)におけるステップS3911及びステップS3912の処理を通常処理(図77)におけるステップS3811の後であるとともにステップS3812の前で実行する構成とする。この場合、通常処理(図77)において外部出力設定処理(ステップS3811)が実行され、遊技回が終了するタイミングとなった後、第2管理回路404に対して出力されている取得信号SG5が立ち上げられるとともに、19.2μsの受信用待機時間が設定される。そして、受信用待機時間が経過した場合に、入力端子TA9に入力されている第2乱数の値が主側RAM144に記憶される。その後、受付許可処理(ステップS3814)が実行される。制御IC148における処理負荷の高いタイミングにて第2乱数を取得するための処理が実行される構成である場合には、制御IC148にて必要となる処理能力を増大させるために製造コストが上がることがある。これに対して、本構成のように、第2乱数を取得するための全ての処理を遊技回の終了時に実行する構成とすることにより、制御IC148における処理負荷のピークを増大させることなく、第2乱数を取得することができる。
・上述した第9の実施形態において、取得信号立ち上げ処理(第2リール制御処理(図78)におけるステップS3911)を実行する条件として複数の条件が設定されている構成としても構わない。例えば、リール32L,32M,32Rの回転開始時に設定するウエイト時間(例えば4.1秒)が経過したという条件と、遊技回が終了したという条件との両方が満たされたことを契機として取得信号立ち上げ処理を実行する構成としてもよい。具体的には、通常処理(図77)のステップS3811にて外部出力設定処理を行った後のタイミングであるとともに、受付許可処理(ステップS3814)を行う前のタイミングにおいて、制御IC148は、ウエイト時間が経過しているか否かについての時間経過判定する。制御IC148は、当該時間経過判定においてウエイト時間が経過している場合には、取得信号立ち上げ処理を実行するとともに受信用待機時間を設定する。制御IC148は、受信用待機時間が経過するまで待機し、受信用待機時間が経過した場合には、第2ラッチレジスタ408に新たに書き込まれた数値情報を第2乱数として取得して、受付許可処理(ステップS3814)に移る。また、制御IC148は、時間経過判定においてウエイト時間が経過していない場合には、ウエイト時間が経過するまで待機し、ウエイト時間が経過した場合に、取得信号立ち上げ処理を実行するとともに、受信用待機時間を設定する。制御IC148は、受信用待機時間が経過するまで待機し、受信用待機時間が経過した場合には、第2ラッチレジスタ408に新たに書き込まれた数値情報を第2乱数として取得して、受付許可処理(ステップS3814)に移る。なお、本構成においては、上記第9の実施形態の通常処理(図77)におけるステップS3812及びステップS3813の処理と、第2リール制御処理(図78)におけるステップS3911及びステップS3912の処理は省略される。ウエイト時間(例えば4.1秒)が経過したという条件と、遊技回が終了したという条件との両方が満たされたことを契機として取得信号立ち上げ処理を実行する本構成では、同じタイミングでスタートレバー41の操作が行われた場合においても、ストップボタン42~44の操作タイミングの影響を受けて、取得信号立ち上げ処理の実行タイミングが異なるものとなることがあるとともに、同じタイミングでストップボタン42~44の操作が行われた場合においても、スタートレバー41の操作タイミングの影響を受けて、取得信号立ち上げ処理の実行タイミングが異なるものとなる場合がある。遊技者の操作タイミングに応じた第2乱数が取得されるという前提において、遊技者の操作タイミングから取得信号立ち上げ処理の実行タイミングまでの時間が一定ではない構成とすることにより、一定の間隔で遊技者の操作が行われたとしても、第2乱数を用いて行われる第2チェリー役の当否判定の結果を異なるものとすることができる。
・上述した第9の実施形態において、第2乱数を記憶するために主側RAM144に設けられている記憶領域は1つに限られない。例えば、主側RAM144に第2乱数を記憶するための領域が2つ設けられている構成としてもよい。具体的には、主側RAM144には、2つ前の遊技回において更新されて取得された第2乱数を記憶するための前々回分記憶領域、及び1つ前の遊技回において更新されて取得された第2乱数を記憶するための前回分記憶領域が設けられている。本構成では、全部クリア処理(メイン処理(図76)におけるステップS3704の処理)が実行された後、第2乱数を取得するための処理(メイン処理(図76)におけるステップS3705、ステップS3706、ステップS3708、及びステップS3709の処理)が2回続けて実行される。そして、最初に取得された第2乱数が前々回分記憶領域に記憶されるとともに、次に取得された第2乱数が前回分記憶領域に記憶される。また、各遊技回において、新たな第2乱数が取得された場合には、前回分記憶領域に記憶されている第2乱数が前々回分記憶領域に上書きされるとともに、新たに取得された第2乱数が前回分記憶領域に上書きされる。これにより、各遊技回では、前々回取得した第2乱数及び前回取得した第2乱数を利用することが可能となる。上述した第9の実施形態の形態であるとともに本構成を前提とするものについて以下に説明する。
・上述した第9の実施形態において、第2チェリー役の当否判定に用いられる第2乱数は、1つ前の遊技回において更新されて取得されたものに限られない。例えば、上述した前々回分記憶領域及び前回分記憶領域を備えている構成において、各遊技回にて第1チェリー役への当選が発生した場合には、前々回分記憶領域に記憶されている第2乱数を用いて第2チェリー役への当否判定が実行される構成としてもよい。この場合、各遊技回において、役の抽選処理(図43)が実行された後に、第2乱数を取得するための処理(第2リール制御処理(図78)におけるステップS3911及びステップS3912の処理、通常処理(図77)におけるステップS3812及びステップS3813の処理)が実行される。そして、前回分記憶領域に記憶されている第2乱数が前々回分記憶領域に上書きされるとともに、当該遊技回において取得された第2乱数が前回分記憶領域に上書きされる。各遊技回において、役の抽選処理に用いられる第1乱数が取得される遊技回と、第2チェリー役の当否判定に用いられる第2乱数が取得される遊技回とが異なるものとすることにより、第2チェリー役の当否判定結果が偏ることを回避することができる。また、各遊技回において、第2チェリー役の当否判定に用いる第2乱数が3つ以上前の遊技回において更新されて取得されたものである構成としても、同様に、第2チェリー役の当否判定結果が偏ることを回避することができる。
・上述した第9の実施形態において、過去に行われた複数回の遊技回においてそれぞれ取得された複数個の第2乱数がその後の遊技回において利用される構成としてもよい。例えば、上述した前々回分記憶領域及び前回分記憶領域を備えている構成において、チェリー当選が発生した場合に前回分記憶領域に記憶されている第2乱数を用いてAT状態ST3(図47)への移行判定が実行されるとともに、スイカ当選が発生した場合に前々回分記憶領域に記憶されている第2乱数を用いてAT状態ST3への移行判定が実行される構成としてもよい。具体的には、通常遊技状態ST1(図47)における役の抽選処理(図43)にて、スイカ役への当選が発生した場合には、AT状態ST3の準備状態ST31(図47)に移行するか否かについての第1移行判定が実行される。スイカ役への当選が発生したことに基づいて実行される第1移行判定では、前々回分記憶領域に記憶されている第2乱数が主側ROM143に予め記憶されている第1移行基準値よりも大きい場合に準備状態ST31に移行することとなる。また、第1チェリー役への当選が発生したことに基づいて実行される第2チェリー役への当否判定には、前回分記憶領域に記憶されている第2乱数が用いられる。当該当否判定において第2チェリー役への当選が発生した場合には、準備状態ST31に移行することとなる。一方、当該当否判定において第2チェリー役に当選しなかった場合には、準備状態ST31への第2移行判定が実行される。第2チェリー役への当否判定において外れ結果となったことに基づいて行われる第2移行判定では、前々回分記憶領域に記憶されている第2乱数が主側ROM143に予め記憶されている第2移行基準値よりも大きい場合に準備状態ST31に移行することとなる。このように、第2チェリー役への当否判定にて外れ結果となった場合に第2移行判定が実行される構成において、第2移行判定に用いられる第2乱数を第2チェリー役の当否判定に用いた第2乱数とは異なるものとすることにより、第2移行判定を第2チェリー役の当否判定とは独立した判定処理とすることができる。これにより、第2移行判定の結果が特定の結果に偏ることを回避できる。
また、例えば、通常遊技状態ST1における役の抽選処理にて、第1チェリー役への当選が発生した場合には、そのまま準備状態ST31に移行するとともに、スイカ役への当選が発生した場合には、準備状態ST31への移行が発生するか否かについて判定する移行判定が実行される構成としてもよい。そして、第1チェリー役への当選及びスイカ役への当選が発生した場合には、準備状態ST31に移行する期待度を遊技者に報知するための期待度報知演出が実行される構成としてもよい。具体的には、通常遊技状態ST1における役の抽選処理にて、第1チェリー役及びスイカ役のいずれかに当選した場合には、期待度報知演出として、低期待度演出、高期待度演出、及び確定演出のいずれかが実行される。低期待度演出は、準備状態ST31への移行が起こり得るが、準備状態ST31への移行確率が比較的低いことを遊技者に報知するための演出である。高期待度演出は、準備状態ST31への移行が起こり得るとともに、準備状態ST31への移行確率が比較的高いことを遊技者に報知するための演出である。確定演出は、準備状態ST31への移行が確実に発生することを遊技者に報知するための演出である。第1チェリー役への当選が発生した場合には、第1期待度抽選が実行されて今回実行される期待度演出の種類が決定されるとともに、スイカ役への当選が発生した場合には、第2期待度抽選が実行されて今回実行される期待度演出の種類が決定される。主側ROM143には、第1期待度抽選に用いられる第1期待度抽選用テーブル及び第2期待度抽選に用いられる第2期待度抽選用テーブルが記憶されている。第1期待度抽選用テーブルには、高期待度演出及び確定演出が設定されているとともに、第2期待度抽選用テーブルには、低期待度演出及び高期待度演出が設定されている。通常遊技状態ST1における役の抽選処理にて、第1チェリー役への当選が発生した場合には、前回分記憶領域に記憶されている第2乱数を用いて第2チェリー役への当否判定が実行されるとともに、前々回分記憶領域に記憶されている第2乱数を用いて第1期待度抽選が実行される。また、通常遊技状態ST1における役の抽選処理にて、スイカ役への当選が発生した場合には、前々回分記憶領域に記憶されている第2乱数を用いて第2期待度抽選が実行される。このように、第1チェリー役への当選が発生したことに基づいて、第2チェリー役への当否判定を実行するとともに第1期待度抽選が実行される構成において、前々回記憶領域及び前回記憶領域に記憶されている2つの第2乱数を利用する構成とすることにより、第2チェリー役への当否判定に用いられる第2乱数と第1期待度抽選に用いられる第2乱数とを異なるものとすることができる。これにより、第1期待度抽選を第2チェリー役への当否判定とは独立した判定処理とし、第1期待度抽選の結果が特定の結果に偏ることを回避できる。
また、第2期待度抽選において、前回分記憶領域に記憶されている第2乱数及び前々回分記憶領域に記憶されている第2乱数の組合せにより導出される数値情報を用いる構成としてもよい。例えば、前回分記憶領域に記憶されている第2乱数と前々回分記憶領域に記憶されている第2乱数とを足し合わせて算出される数値情報を用いて第2期待度抽選を実行する構成とすることにより、発生確率の低い期待度演出を第2期待度抽選用テーブルに設定することが可能となる。実行される期待度演出のバリエーションを増やすとともに、各期待度演出が実行される確率のバリエーションを増やすことにより、遊技の興趣向上を図ることができる。
<第10の実施形態>
本実施形態は、2つ目のリール32L,32M,32Rの停止が完了したことを契機として第2乱数が取得される点で上記第9の実施形態とは相違している。以下、上記第9の実施形態と相違している構成について説明する。なお、上記第9の実施形態と同一の構成については基本的にその説明を省略する。
本実施形態の第2リール制御処理について、図80のフローチャートを参照しながら説明する。第2リール制御処理のステップS4001及びステップS4002では、上記第9の実施形態の第2リール制御処理(図78)におけるステップS3901及びステップS3902と同一の処理が実行される。具体的には、ステップS4001にて出力端子TA16から第2管理回路404に対して出力している取得信号SG5をHI状態からLOW状態に立ち下げた後、ステップS4002にて各ストップボタン42~44(図1)の図示しないランプを点灯表示することにより、停止指令を発生させることが可能となったことを遊技者等に報知する。
続くステップS4003では、遊技者が操作したストップボタン42~44に対応するリール32L,32M,32Rを停止するためのリール停止中処理を実行する。当該リール停止中処理では、上述した第9の実施形態における第2リール制御処理(図78)のステップS3903~ステップS3909と同一の処理が実行される。
ステップS4003にてリール停止中処理を実行した後、ステップS4004では主側RAM144に設定されている停止カウンタに「1」を加算する。当該停止カウンタは今回のゲームにおいて既に停止させたリール32L,32M,32Rの数をカウントするためのカウンタである。続くステップS4005では、停止カウンタの値が「1」であるか否かについて判定し、停止カウンタの値が「1」である場合には、今回のゲームにおいて停止させたリール32L,32M,32Rの数が1つであることを意味するため、リール停止中処理(ステップS4003)に戻る。
ステップS4005にて停止カウンタの値が「1」でなかった場合には、ステップS4006にて当該停止カウンタの値が「2」であるか否かについて判定する。ステップS4006にて停止カウンタの値が「2」である場合には、2つ目のリール32L,32M,32Rの停止が完了したことを意味するため、第2乱数を取得するタイミングとなる。この場合、ステップS4007にて出力端子TA16から第2管理回路404に対して出力している取得信号SG5をLOW状態からHI状態に立ち上げるとともに、ステップS4008にて19.2μsの受信用待機時間を設定して、リール停止中処理(ステップS4003)に戻る。ステップS4007にて取得信号立ち上げ処理が実行されることを契機として、第2管理回路404が第2ラッチレジスタ408に対してラッチ信号を送信し、第2ラッチレジスタ408に記憶されている第2乱数の数値情報が更新される。
ステップS4005にて停止カウンタの値が「3」であった場合には、全リール32L,32M,32Rを停止させたことを意味する。この場合、ステップS4009にて停止カウンタを「0」クリアする。続くステップS4010では、入賞判定処理を実行して、本第2リール制御処理を終了する。当該入賞判定処理は、上記第9の実施形態の第2リール制御処理(図78)における入賞判定処理(ステップS3911)と同一の処理である。
以上詳述した本実施形態によれば、以下の優れた効果を奏する。
2つ目のリール32L,32M,32Rの停止が完了したことを契機として第2ラッチレジスタ408に書き込まれている数値情報(第2乱数の値)を更新する構成である。通常、遊技者は2番目に止めるリール32L,32M,32Rの回転状態を見ながら2つ目のストップボタン42~44の操作を行う。遊技者による2つ目のストップボタン42~44の操作タイミングは毎回異なるタイミングとなる。遊技者による2つ目のストップボタン42~44の操作が行われてから2つ目のリール32L,32M,32Rの停止が完了するまでの時間は、遊技者による2つ目のストップボタン42~44の操作タイミングによって変化する。例えば、スベリ数が異なることにより、2つ目のストップボタン42~44の操作から2つ目のリール32L,32M,32Rの停止が完了するまでの時間が変化する。このため、各ゲームにおいて取得する第2乱数の値をランダムな値とすることができ、遊技結果を公平なものとすることができる。
<第10の実施形態の別形態>
・上述した第10の実施形態において、2つ目のリール32L,32M,32Rの停止が完了したことに代えて、1つ目のリール32L,32M,32Rの停止が完了したことを契機として第2ラッチレジスタ408に書き込まれている第2乱数の数値情報を更新する構成としてもよい。当該構成においても、遊技者による1つ目のストップボタン42~44の操作タイミングが毎回異なるとともに、1つ目のストップボタン42~44の操作が行われてから1つ目のリール32L,32M,32Rの停止が完了するまでの時間が毎回異なるため、各ゲームにおいて取得する第2乱数の値をランダムな値とすることができ、遊技結果を公平なものとすることができる。
・上述した第10の実施形態において、リール32L,32M,32Rの停止が完了したことを契機として第2ラッチレジスタ408にて更新されて制御IC148に取得される数値情報の数は1つに限られない。例えば、各リール32L,32M,32Rの停止が完了される度に数値情報の更新及び取得が行われる構成としてもよい。具体的には、主側RAM144には、1つ目のリール32L,32M,32Rの停止が完了したことを契機として取得される数値情報を第2乱数として記憶するための第2乱数記憶領域と、2つ目のリール32L,32M,32Rの停止が完了したことを契機として取得される数値情報を第3乱数として記憶するための第3乱数記憶領域と、3つ目のリール32L,32M,32Rの停止が完了したことを契機として取得される数値情報を第4乱数として記憶するための第4乱数記憶領域とが設けられている。
本構成では、全部クリア処理(メイン処理(図76)におけるステップS3704の処理)が実行された後、数値情報を取得するための処理(メイン処理(図76)におけるステップS3705、ステップS3706、ステップS3708、及びステップS3709の処理)が3回続けて実行される。そして、1回目に取得された数値情報が第2乱数として第2乱数記憶領域に記憶されるとともに、2回目に取得された数値情報が第3乱数として第3乱数記憶領域に記憶される。また、3回目に取得された数値情報が第4乱数として第4乱数記憶領域に記憶される。
通常処理(図77)における第2リール制御処理(ステップS3808)では、先ず各ストップボタン42~44の図示しないランプを点灯表示することにより、停止指令を発生させることが可能となったことを遊技者に報知する。その後、遊技者が操作したストップボタン42~44に対応するリール32L,32M,32Rを停止するためのリール停止中処理(第2リール制御処理(図80)におけるステップS4003の処理)を実行する。リール停止中処理の後、取得信号立ち上げ処理(第2リール制御処理(図80)におけるステップS4007の処理)を行うことにより出力端子TA16から第2管理回路404に対して出力している取得信号SG5をLOW状態からHI状態に立ち上げるとともに、19.2μsの受信用待機時間を設定する。そして、停止カウンタに「1」を加算する。
停止カウンタに「1」を加算した後、停止カウンタの値が「1」又は「2」であることを条件として、ストップボタン42~44の操作を一時的に無効とするボタン操作無効設定を行う。本構成では、リール32L,32M,32Rの停止が完了する度に数値情報の更新及び取得が行われる。各数値情報(第2乱数、第3乱数、及び第4乱数)の取得に際して、19.2μsの受信用待機時間が設定される。このため、19.2μs以下の短い時間間隔で複数のストップボタン42~44が連続して操作された場合には、各リール32L,32M,32Rの停止完了タイミングに対応する数値情報の取得ができない。これに対して、受信用待機時間中にはストップボタン42~44の操作を無効とすることにより、第2乱数、第3乱数、及び第4乱数を各リール32L,32M,32Rの停止完了タイミングに対応する数値情報とすることができる。
なお、通常の操作が行われている場合、遊技者がいずれかのストップボタン42~44を操作してから次のストップボタン42~44を操作するまでの時間間隔が19.2μs以下となることはない。何らかの要因で複数のストップボタン42~44がほぼ同時に押された場合には、最初のボタン操作のみが有効となる。また、停止カウンタの値が「3」である場合には、今回が3つ目のストップボタン42~44の操作であることを意味する。この場合には、ストップボタン42~44の有効な操作が連続して発生する可能性がないため、ボタン操作無効設定は行われない。
ボタン操作無効設定を行った後、受信用待機時間が経過するまで待機する。受信用待機時間が経過するまでの間に、今回のリール32L,32M,32Rの停止完了を契機として、第2ラッチレジスタ408に記憶されている数値情報が更新されるとともに、更新された数値情報が入力端子TA9に対して出力されている状態となる。
受信用待機時間が経過した場合であるとともに、停止カウンタの値が「1」及び「2」のいずれかである場合には、入力端子TA9に入力されている数値情報を記憶し、取得信号の立ち下げ処理(第2リール制御処理(図80)におけるステップS4001の処理)を行う。そして、ストップボタン42~44の操作無効状態を解除して、リール停止中処理に戻る。この場合、停止カウンタの値が「1」である場合には入力端子TA9に入力されている数値情報が第2乱数として第2乱数記憶領域に記憶されるとともに、停止カウンタの値が「2」である場合には入力端子TA9に入力されている数値情報が第3乱数として第3乱数記憶領域に記憶される。
また、受信用待機時間が経過した場合であるとともに、停止カウンタの値が「3」である場合には、全リール32L,32M,32Rの停止が完了したことを意味する。この場合には、停止カウンタを「0」クリアするとともに、入力端子TA9に入力されている数値情報を第4乱数として第4乱数記憶領域に記憶する。そして、取得信号立ち下げ処理(第2リール制御処理(図80)におけるステップS4001の処理)を行い、入賞判定処理(第2リール制御処理(図80)におけるステップS4010の処理)を実行して、本第2リール制御処理を終了する。
本構成では、第2リール制御処理にて第2乱数、第3乱数、及び第4乱数を取得するため、上記第9の実施形態において説明した通常処理(図77)では、受信用待機時間が経過するまで待機して第2乱数を取得する処理(ステップS3812及びステップS3813の処理)が省略される。
以上のとおり、各リール32L,32M,32Rの停止が完了する度に数値情報の更新及び取得を行う構成とすることにより、各遊技回において利用可能な数値情報の数を増やすことができる。各ストップボタン42~44が操作されるタイミングは遊技者の動作に応じて毎回異なるタイミングとなる。このため、第2乱数、第3乱数、及び第4乱数を用いて行われる抽選の結果を毎回異なるものとすることができる。
また、1つ目のストップボタン42~44が操作されてから2つ目のストップボタン42~44が操作されるまでの時間間隔、及び2つ目のストップボタン42~44が操作されてから3つ目のストップボタン42~44が操作されるまでの時間間隔は遊技者の動作に応じて毎回異なるものとなる。このため、第2乱数、第3乱数、及び第4乱数の間に特定の関係が成立する可能性を排除できる。
なお、3つのリール32L,32M,32Rの停止が完了する度に数値情報の更新及び取得が実行される構成について説明したが、3つうち2つのリール32L,32M,32Rについて、リール32L,32M,32Rの停止が完了する度に数値情報の更新及び取得が実行される構成としてもよい。
<第11の実施形態>
本実施形態は、遊技者により3つ目のストップボタン42~44が操作されたことを契機として第2乱数が取得される点で上記第9の実施形態とは相違している。以下、上記第9の実施形態と相違している構成について説明する。なお、上記第9の実施形態と同一の構成については基本的にその説明を省略する。
本実施形態の第2リール制御処理について、図81のフローチャートを参照しながら説明する。第2リール制御処理のステップS4101及びステップS4102では、上記第9の実施形態の第2リール制御処理(図78)におけるステップS3901及びステップS3902と同一の処理が実行される。具体的には、ステップS4101にて出力端子TA16から第2管理回路404に対して出力している取得信号SG5をHI状態からLOW状態に立ち下げた後、ステップS4102にて各ストップボタン42~44(図1)の図示しないランプを点灯表示することにより、停止指令を発生させることが可能となったことを遊技者等に報知する。
続くステップS4103では、上記第9の実施形態の第2リール制御処理(図78)におけるステップS3903と同様に、回転中のリール32L,32M,32Rに対応するストップボタン42~44が操作されて停止指令が発生したか否かについて判定する。ステップS4103にて停止指令が発生していない場合には、停止指令が発生するまで待機する。
ステップS4103にて停止指令が発生した場合には、ステップS4104にて停止指令カウンタに「1」を加算する。ここで、停止指令カウンタとは、各遊技回においてストップボタン42~44の有効な操作が行われた回数を把握するために主側RAM144に設けられているカウンタである。当該停止指令カウンタは、各遊技回において全リール32L,32M,32Rの停止が完了した場合に「0」クリアされる。
ステップS4104にて停止指令カウンタに「1」を加算した後、ステップS4105では、現状の停止指令カウンタの値が「3」であるか否かについて判定する。現状の停止指令カウンタの値が「3」である場合には、遊技者による3つ目のストップボタン42~44の操作が実行されたタイミングであり、第2乱数を取得する契機が発生したことを意味する。この場合には、ステップS4106及びステップS4107にて上記第9の実施形態の第2リール制御処理(図78)におけるステップS3911及びステップS3912と同一の処理を実行する。具体的には、ステップS4106にて、出力端子TA16から第2管理回路404に向けて出力している取得信号SG5をLOW状態からHI状態に立ち上げる取得信号立ち上げ処理を実行し、ステップS4107にて19.2μsの受信用待機時間を設定する。既に説明したとおり、第2管理回路404は、当該第2管理回路404に入力されている取得信号SG5が立ち上がってから12.8μs後に第2ラッチレジスタ408に対してラッチ信号を送信する。
ステップS4105にて現状の停止指令カウンタの値が「2」以下であると判定した後、又はステップS4107にて受信用待機時間を設定した後、ステップS4108では、リールを停止するための処理を実行する。当該リールを停止するための処理では、上記第9の実施形態の第2リール制御処理(図78)におけるステップS3904~ステップS3909と同一の処理を実行して、今回の停止指令に対応するリール32L,32M,32Rの停止を完了させる。
続くステップS4109では、全リール32L,32M,32Rの停止が完了したか否かについて判定し、回転中のリール32L,32M,32Rが残っている場合(ステップS4109:NO)には、ステップS4103に戻り、次の停止指令が発生するまで待機する。
ステップS4109にて全リール32L,32M,32Rの停止が完了していた場合には、ステップS4110にて停止指令カウンタを「0」クリアし、ステップS4111にて、上記第9の実施形態の第2リール制御処理(図78)におけるステップS3913と同一の入賞判定処理を実行して、本第2リール制御処理を終了する。
以上詳述した本実施形態によれば、以下の優れた効果を奏する。
3つ目のストップボタン42~44が操作されたことを契機として取得信号SG5を立ち上げ、その後に3つ目のリールを停止するための処理を実行する構成である。遊技者によるストップボタン42~44の操作タイミングは毎回異なるため、第2乱数が取得されるタイミングを毎回異なるタイミングとすることができる。これにより、第2乱数を用いて行われる第2チェリー役の当否判定の結果が偏ることを回避することができる。また、制御IC148は、取得信号SG5を立ち上げた後、受信用待機時間が経過したことを一の条件として入力端子TA9に入力されている第2乱数を取得する。リールを停止するための処理を実行する前に取得信号SG5を立ち上げ、受信用待機時間中にリールを停止するための処理を実行することにより、各遊技回において、3つ目のストップボタン42~44が操作されてから制御IC148が第2乱数を取得するまでの時間を短縮することができる。
<第11の実施形態の別形態>
・上述した第11の実施形態において、第2乱数を取得する契機となるタイミングは3つ目のストップボタン42~44が有効に操作されたタイミングに限られない。例えば、1つ目のストップボタン42~44が有効に操作されたことを契機として第2乱数を取得してもよいとともに、2つ目のストップボタン42~44が有効に操作されたことを契機として第2乱数を取得してもよい。第2リール制御処理(図81)において、早いタイミングで取得信号SG5を立ち上げるとともに受信用待機時間(19.2μs)を設定することにより、通常処理(図77)において外部出力設定処理(ステップS3811)が終了した後に受信用待機時間が経過するまで待機する時間を短縮でき、第2乱数の取得を効率よく実行することができる。
・上述した第11の実施形態において、ストップボタン42~44が操作されたことを契機として第2ラッチレジスタ408にて更新されて制御IC148に取得される数値情報の数は1つに限られない。例えば、各ストップボタン42~44が操作される度に数値情報の更新及び取得が行われる構成としてもよい。具体的には、主側RAM144には、1つ目のストップボタン42~44の操作が行われたことを契機として取得される数値情報を第2乱数として記憶するための第2乱数記憶領域と、2つ目のストップボタン42~44の操作が行われたことを契機として取得される数値情報を第3乱数として記憶するための第3乱数記憶領域と、3つ目のストップボタン42~44の操作が行われたことを契機として取得される数値情報を第4乱数として記憶するための第4乱数記憶領域とが設けられている。
本構成では、全部クリア処理(メイン処理(図76)におけるステップS3704の処理)が実行された後、数値情報を取得するための処理(メイン処理(図76)におけるステップS3705、ステップS3706、ステップS3708、及びステップS3709の処理)が3回続けて実行される。そして、1回目に取得された数値情報が第2乱数として第2乱数記憶領域に記憶されるとともに、2回目に取得された数値情報が第3乱数として第3乱数記憶領域に記憶される。また、3回目に取得された数値情報が第4乱数として第4乱数記憶領域に記憶される。
通常処理(図77)における第2リール制御処理(ステップS3808)では、先ず各ストップボタン42~44の図示しないランプを点灯表示することにより、停止指令を発生させることが可能となったことを遊技者に報知する。その後、回転中のリール32L,32M,32Rに対応するストップボタン42~44が操作されて停止指令が発生するまで待機する。停止指令が発生した場合には、取得信号立ち上げ処理(第2リール制御処理(図80)におけるステップS4007の処理)を行うことにより出力端子TA16から第2管理回路404に対して出力している取得信号SG5をLOW状態からHI状態に立ち上げるとともに、19.2μsの受信用待機時間を設定する。
受信用待機時間を設定した後、リールを停止するための処理(第2リール制御処理(図81)におけるステップS4108の処理)を実行して、停止指令カウンタに「1」を加算する。加算後の停止指令カウンタの値が「1」又は「2」である場合には、上記第10の実施形態の別形態にて既に説明したボタン操作無効設定を行う。ボタン操作無効設定では、ストップボタン42~44の操作が一時的に無効となる。これにより、何らかの要因で複数のストップボタン42~44がほぼ同時に押された場合には、最初のボタン操作のみが有効となる。
ボタン操作無効設定を行った後、受信用待機時間が経過するまで待機する。また、加算後の停止指令カウンタの値が「3」である場合にはボタン操作無効設定を行わずに受信用待機時間が経過するまで待機する。受信用待機時間が経過するまでの間に、今回のストップボタン42~44の操作を契機として、第2ラッチレジスタ408に記憶されている数値情報が更新されるとともに、更新された数値情報が入力端子TA9に対して出力されている状態となる。
停止指令カウンタの値が「1」又は「2」である場合において、受信用待機時間が経過した場合には、入力端子TA9に入力されている数値情報を記憶し、取得信号の立ち下げ処理(第2リール制御処理(図81)におけるステップS4101の処理)を行う。そして、ストップボタン42~44の操作無効状態を解除して、次の停止指令が発生するまで待機する。この場合、停止指令カウンタの値が「1」である場合には入力端子TA9に入力されている数値情報が第2乱数として第2乱数記憶領域に記憶されるとともに、停止指令カウンタの値が「2」である場合には入力端子TA9に入力されている数値情報が第3乱数として第3乱数記憶領域に記憶される。
また、停止指令カウンタの値が「3」である場合において、受信用待機時間が経過した場合には、全てのストップボタン42~44が操作されているため、停止指令カウンタを「0」クリアするとともに、入力端子TA9に入力されている数値情報を第4乱数として第4乱数記憶領域に記憶する。そして、取得信号立ち下げ処理(第2リール制御処理(図80)におけるステップS4001の処理)を行った後、入賞判定処理(第2リール制御処理(図80)におけるステップS4010の処理)を実行して、本第2リール制御処理を終了する。
本構成では、第2リール制御処理にて第2乱数、第3乱数、及び第4乱数を取得するため、上記第9の実施形態において説明した通常処理(図77)では、受信用待機時間が経過するまで待機して第2乱数を取得する処理(ステップS3812及びステップS3813の処理)が省略される。
以上のとおり、ストップボタン42~44が操作される度に数値情報の更新及び取得を行う構成とすることにより、各遊技回において利用可能な数値情報の数を増やすことができる。各ストップボタン42~44が操作されるタイミングは遊技者の動作に応じて毎回異なるタイミングとなる。このため、第2乱数、第3乱数、及び第4乱数を用いて行われる抽選の結果を毎回異なるものとすることができる。
また、1つ目のストップボタン42~44が操作されてから2つ目のストップボタン42~44が操作されるまでの時間間隔、及び2つ目のストップボタン42~44が操作されてから3つ目のストップボタン42~44が操作されるまでの時間間隔は遊技者の動作に応じて毎回異なるものとなる。このため、第2乱数、第3乱数、及び第4乱数の間に特定の関係が成立する可能性を排除できる。なお、3つのストップボタン42~44の操作が完了する度に数値情報の更新及び取得が実行される構成について説明したが、3つうち2つのストップボタン42~44について、ストップボタン42~44の停止が完了する度に数値情報の更新及び取得が実行される構成としてもよい。
・上述した第11の実施形態において、3つのストップボタン42~44が操作されて全リール32L,32M,32Rが停止するまでに複数の数値情報が取得される構成とするとともに、各数値情報を取得するための条件が異なる構成としてもよい。例えば、2つ目のリール32L,32M,32Rの停止が完了したことを契機として第2乱数が取得されるとともに、3つ目のストップボタン42~44が操作されたことを契機として第3乱数が取得される構成としてもよい。
具体的には、主側RAM144には、2つ目のリール32L,32M,32Rの停止が完了したことを契機として取得される数値情報を第2乱数として記憶するための第2乱数記憶領域と、3つ目のストップボタン42~44の操作が行われたことを契機として取得される数値情報を第3乱数として記憶するための第3乱数記憶領域とが設けられている。
本構成では、全部クリア処理(メイン処理(図76)におけるステップS3704の処理)が実行された後、数値情報を取得するための処理(メイン処理(図76)におけるステップS3705、ステップS3706、ステップS3708、及びステップS3709の処理)が2回続けて実行される。そして、1回目に取得された数値情報が第2乱数として第2乱数記憶領域に記憶されるとともに、2回目に取得された数値情報が第3乱数として第3乱数記憶領域に記憶される。
通常処理(図77)における第2リール制御処理(ステップS3808)では、先ず各ストップボタン42~44の図示しないランプを点灯表示することにより、停止指令を発生させることが可能となったことを遊技者に報知する。その後、1つ目の停止指令が発生するまで待機し、停止指令が発生したことを契機として、上記第10の実施形態において既に説明したリール停止中処理(第2リール制御処理(図80)におけるステップS4003の処理)を実行する。これにより、遊技者が操作したストップボタン42~44に対応するリール32L,32M,32Rが停止する。
リール停止中処理の後、2つ目の停止指令が発生するまで待機し、停止指令が発生したことを契機としてリール停止中処理(第2リール制御処理(図80)におけるステップS4003の処理)を実行する。2つ目の停止指令が発生したことを契機として実行したリール停止中処理の後、取得信号立ち上げ処理(第2リール制御処理(図80)におけるステップS4007の処理)を行うことにより出力端子TA16から第2管理回路404に対して出力している取得信号SG5をLOW状態からHI状態に立ち上げるとともに、19.2μsの受信用待機時間を設定する。
受信用待機時間を設定した後、2つ目のリール32L,32M,32Rの停止が完了したことを契機とする第2乱数の取得が終了するまで、ストップボタン42~44の操作を無効とするために、上記第10の実施形態の別形態にて既に説明したボタン操作無効設定を行う。
ストップボタン42~44の操作を無効にした後、受信用待機時間が経過するまで待機する。受信用待機時間が経過するまでの間に、2つ目のリール32L,32M,32Rの停止完了を契機として、第2ラッチレジスタ408に記憶されている数値情報が更新されるとともに、更新された数値情報が入力端子TA9に対して出力されている状態となる。
受信用待機時間が経過した場合には、入力端子TA9に入力されている数値情報を第2乱数として第2乱数記憶領域に記憶し、取得信号立ち下げ処理(第2リール制御処理(図81)におけるステップS4101の処理)を行って、ストップボタン42~44の操作無効状態を解除する。そして、3つ目の停止指令が発生するまで待機する。
3つ目の停止指令が発生した場合には、取得信号立ち上げ処理(第2リール制御処理(図81)におけるステップS4106の処理)を行うことにより出力端子TA16から第2管理回路404に対して出力している取得信号SG5をLOW状態からHI状態に立ち上げるとともに、19.2μsの受信用待機時間を設定する。そして、リールを停止するための処理(第2リール制御処理(図81)におけるステップS4108の処理)を実行して、受信用待機時間が経過するまで待機する。受信用待機時間が経過するまでの間に、3つ目のストップボタン42~44の操作を契機として、第2ラッチレジスタ408に記憶されている数値情報が更新されるとともに、更新された数値情報が入力端子TA9に対して出力されている状態となる。
受信用待機時間が経過した場合には、入力端子TA9に入力されている数値情報を第3乱数として第3乱数記憶領域に記憶する。そして、取得信号立ち下げ処理(第2リール制御処理(図81)におけるステップS4101の処理)を行った後、入賞判定処理(第2リール制御処理(図81)におけるステップS4111の処理)を実行して、本第2リール制御処理を終了する。
本構成では、第2リール制御処理にて第2乱数及び第3乱数を取得するため、上記第9の実施形態において説明した通常処理(図77)では、受信用待機時間が経過するまで待機して第2乱数を取得する処理(ステップS3812及びステップS3813の処理)が省略される。
以上のとおり、ストップボタン42~44が操作されたことを契機とする数値情報の取得、及びリール32L,32M,32Rの停止が完了したことを契機とする数値情報の取得を組合せて行うことにより、各遊技回で利用可能な数値情報の数を増やすことができるとともに、各数値情報(例えば上述の第2乱数及び第3乱数)を互いに関係性のないものとすることができる。
<第12の実施形態>
本実施形態は、各リール32L,32M,32Rの回転開始時に設定される待機期間が経過したことを契機として第2乱数が取得される点で上記第9の実施形態とは相違している。以下、上記第9の実施形態と相違している構成について説明する。なお、上記第9の実施形態と同一の構成については基本的にその説明を省略する。
本実施形態の通常処理について、図82のフローチャートを参照しながら説明する。通常処理のステップS4201~ステップS4203では、上記第9の実施形態におけるステップS3801~ステップS3803と同一の処理が実行される。具体的には、ステップS4201にて各遊技回においてリール32L,32M,32Rの回転が開始されるまでの準備処理であるリール回転準備処理を実行し、ステップS4202にて第1リール制御処理を実行することにより各リール32L,32M,32Rの回転を開始する。そして、ステップS4203にて待機期間を設定する。
上記第4の実施形態において既に説明したとおり、待機期間の開始タイミングは各リール32L,32M,32Rの回転が開始されるタイミングであるとともに、待機期間の終了タイミングは各リール32L,32M,32Rの回転開始から一定の時間が経過して、各リール32L,32M,32Rが定速回転を開始するタイミングよりも遅いタイミングである。
ステップS4203にて待機期間を設定した後、ステップS4204では、抽選準備処理を実行する。当該抽選準備処理では、上記第9の実施形態の通常処理(図77)におけるステップS3804及びステップS3805と同一の処理を実行する。具体的には、加算抽選に用いる加算用乱数が取得するとともに(ステップS3804)、開始可能フラグ144aを「0」クリアする(ステップS3805)。そして、ステップS4205にて、上記第9の実施形態の通常処理(図77)におけるステップS3806と同一の抽選処理を実行する。
ステップS4205にて抽選処理を実行した後、ステップS4206では、ステップS4203にて設定した待機時間が経過するまで待機する。そして、待機時間が経過した場合(ステップS4206:YES)には、ステップS4207及びステップS4208にて上記第9の実施形態の第2リール制御処理(図78)におけるステップS3911及びステップS3912と同一の処理を実行する。
具体的には、ステップS4207にて取得信号立ち上げ処理を実行して第2管理回路404に対して出力している取得信号SG5を立ち上げるとともに、ステップS4208にて19.2μsの受信用待機時間を設定する。そして、ステップS4209にて第2リール制御処理を実行する。
既に説明したとおり、本実施形態では、待機期間が経過したことを契機として取得信号立ち上げ処理を実行する。そして、当該取得信号立ち上げ処理を契機として、第2ラッチレジスタ408に記憶されている第2乱数が更新される。このため、ステップS4209の第2リール制御処理では、上記第9の実施形態の第2リール制御処理(図78)において、取得信号の立ち上げ処理(ステップS3911)及び受信用待機時間を設定する処理(ステップS3912)が省略され、ステップS3901~ステップS3910、及びステップS3913と同一の処理が実行される。
ステップS4209にて第2リール制御処理を実行した後、ステップS4210では遊技回を終了するための処理を実行する。当該遊技回を終了するための処理では、上記第9の実施形態のステップS3809~ステップS3811と同一の処理を実行する。具体的には、媒体付与処理を実行することにより、小役入賞が成立していた場合に当該小役入賞に対応した数の遊技媒体を遊技者に付与する(ステップS3809)とともに、遊技終了時の対応処理を実行することにより、今回の遊技回の結果に対応する遊技状態の設定を可能とする(ステップS3810)。そして、外部出力設定処理を実行することにより、本スロットマシン10の状態を遊技ホールの管理コンピュータに出力する(ステップS3811)。
ステップS4210にて遊技回を終了するための処理を実行した後、ステップS4211~ステップS4213では、上記第9の実施形態の通常処理(図77)におけるステップS3812~ステップS3814と同一の処理を実行する。具体的には、ステップS4211にて受信用待機時間(19.2μs)が経過するまで待機し、受信用待機時間が経過した場合に、ステップS4212にて入力端子TA9に入力されている第2乱数を取得して主側RAM144に記憶する。そして、ステップS4213にて受付許可処理を実行して、ステップS4201のリール回転準備処理に戻る。
以上詳述した本実施形態によれば、以下の優れた効果を奏する。
各リール32L,32M,32Rの回転開始時に設定される待機時間が経過することを契機として第2乱数が取得される構成である。各リール32L,32M,32Rは、1.49msec周期のタイマ割込み処理の中で、制御IC148に入力されている検知信号SG2の立ち上がりが検出され、第1開始指令フラグ144gに「1」が設定されることにより、回転開始可能な状態となる。一方、第1ラッチレジスタ407に格納されている第1乱数は、第1管理回路403に入力されている検知信号SG2がLOW状態からHI状態に立ち上がり、当該HI状態が12.8μs継続した場合に更新される。また、各遊技回において、役の抽選に用いられる第1乱数は当該回の遊技回において更新されて取得されたものであるのに対して、第2チェリー役の当否判定に用いられる第2乱数は前回の遊技回において更新されて取得されたものである。このため、第2乱数を第1乱数とは同期していない数値情報とすることができる。これにより、役の抽選結果と第2チェリー役の当否判定の結果との組合せが特定の組合せに偏ることを回避しながら、各遊技回で必要となる数の乱数を確保することができる。
<第12の実施形態の別形態>
・上述した第12の実施形態において、取得信号立ち上げ処理(通常処理(図82)におけるステップS4207)を実行するタイミングは、待機期間が終了したタイミングに限られない。例えば、リール32L,32M,32Rの回転速度が加速する加速期間からリール32L,32M,32Rが定速回転する定速期間に移行したことを契機として取得信号立ち上げ処理を実行する構成としてもよい。具体的には、タイマ割込み処理(図8)におけるステッピングモータ制御処理(ステップS207)にてリール32L,32M,32Rを加速するための制御からリール32L,32M,32Rを定速回転させるための制御に移行した場合、制御IC148は、主側RAM144に設けられている移行完了フラグに「1」を設定する。上記第12の実施形態にて既に説明したとおり、通常処理(図82)のステップS4206にて待機時間が終了するタイミングは、加速期間から定速期間に移行した後のタイミングである。このため、通常処理(図82)のステップS4206にて待機時間が終了するまで待機している状態で移行完了フラグに「1」が設定される。通常処理(図82)において、抽選処理(ステップS4205)が終了した後、制御IC148は、移行完了フラグに「1」が設定されるまで待機する。そして、移行完了フラグに「1」が設定された場合に、取得信号立ち上げ処理(ステップS4207)を行い、移行完了フラグを「0」クリアして、ステップS4208以降の処理に移る。これにより、加速期間から定速期間に移行したことを契機として、乱数カウンタ105(図75)に記憶されている数値情報が第2乱数として第2ラッチレジスタ408(図75)に書きこまれる構成とすることができる。
<第13の実施形態>
本実施形態では、制御IC148が取得信号SG5を立ち上げる条件が上記第9の実施形態とは相違している。以下、上記第9の実施形態と相違している構成について説明する。なお、上記第9の実施形態と同一の構成については基本的にその説明を省略する。
先ず本実施形態の第2リール制御処理について、図83のフローチャートを参照しながら説明する。上記第9の実施形態において既に説明したとおり、第2リール制御処理は、制御IC148における通常処理(図77)のステップS3808にて実行される処理である。
先ずステップS4301及びステップS4302では、上記第9の実施形態の第2リール制御処理(図78)におけるステップS3901及びステップS3902と同一の処理を実行する。具体的には、ステップS4301にて出力端子TA16(図75)から第2管理回路404(図75)に向けて出力している取得信号SG5をHI状態からLOW状態に立ち下げ、ステップS4302にて各ストップボタン42~44(図1)の図示しないランプを点灯表示して、停止指令を発生させることが可能となったことを遊技者等に報知する。
続くステップS4303では、遊技者によるストップボタン42~44の操作に応じて各リール32L,32M,32Rを停止させるためのリール停止中処理を実行する。ここで、上記第1の実施形態において既に説明したとおり、制御IC148は、ストップ検出センサ42a~44a(図5)から主側MPU142(図75)の入力ポートに入力されている信号に基づいて、ストップボタン42~44が操作されたこと検知する。
当該リール停止中処理では、上記第9の実施形態におけるステップS3903~ステップS3909と同一の処理を実行することにより、いずれかのリールの回転を停止させる。ステップS4303にていずれかのリールを停止させた後、ステップS4304では全リール32L,32M,32Rが停止したか否かについて判定する。そして、全リール32L,32M,32Rが停止していない場合(ステップS4304:NO)には、ステップS4303のリール停止中処理に戻る。
ステップS4304にて全リール32L,32M,32Rが停止したと判定した場合には、ステップS4305にて今回のゲームの結果が小役入賞であったか否かについて判定する。ステップS4305にて、小役入賞でなかった場合には、ステップS4306にて、今回のゲームの結果がリプレイ入賞であったか否かについて判定する。
ステップS4306にてリプレイ入賞であった場合には、ステップS4307にて入賞対応処理を実行する。当該入賞対応処理では、次回の開始待ち処理(上記第1の実施形態の通常処理(図10))におけるステップS402の処理)にて自動投入処理が実行されるようにするためのフラグ設定処理を実行する。
ステップS4306にてリプレイ入賞でないと判定した後、又はステップS4307にて入賞対応処理を実行した後、ステップS4308では入賞結果コマンドをサブ側MPU152(図5)への出力対象としてセットする。今回の役の抽選処理(通常処理(図77)におけるステップS3806)においていずれの役にも当選しなかった場合(ステップS4306:NO)、セットする入賞結果コマンドには入賞が成立しなかったことを示すデータが含まれている。
また、今回の役の抽選処理においてリプレイ役に入賞した場合(ステップS4306:YES)、セットする入賞結果コマンドにはリプレイ入賞が成立したことを示すデータが含まれているとともに、今回成立したリプレイ入賞の種類を示すデータが含まれている。また、入賞結果コマンドには、今回のゲームが終了した場合における抽選モードが通常モード、第1RTモード及び第2RTモードのうちいずれであるのかを示すデータが含まれている。
ステップS4308にて入賞結果コマンドをセットした後、ステップS4309では、出力端子TA16(図75)から第2管理回路404(図75)に対して出力している取得信号SG5をLOW状態からHI状態に立ち上げる。そして、ステップS4310にて、19.2μsの受信用待機時間を設定して、本第2リール制御処理を終了する。上記第9の実施形態において既に説明したとおり、受信用待機時間を設定することにより、制御IC148が入力端子TA9から取得する第2乱数の値が更新前の値となることを防止することができる。
ステップS4305にて小役入賞であった場合には、ステップS4311にて、今回の小役入賞により遊技者に付与される遊技媒体の数を付与カウンタに設定する。ここで、付与カウンタは、遊技者に付与されるべき遊技媒体の残数を把握するために主側RAM144(図75)に設定されているカウンタである。
続くステップS4312では、入賞結果コマンドをサブ側MPU152への出力対象としてセットして、本第2リール制御処理を終了する。この場合、セットする入賞結果コマンドには、小役入賞が成立したことを示すデータが含まれているとともに、今回成立した小役入賞の種類を示すデータが含まれている。
このように、本実施形態における第2リール制御処理では、今回のゲームの結果が小役入賞でないと判定した場合(ステップS4305:NO)には、本第2リール制御処理の中で取得信号立ち上げ処理(ステップS4309)を実行するとともに、今回のゲームの結果が小役入賞であると判定した場合(ステップS4305:YES)には、本第2リール制御処理の中では取得信号立ち上げ処理(ステップS4309)を実行しない構成である。
上記第9の実施形態において既に説明したとおり、取得信号立ち上げ処理を契機として第2管理回路404が第2ラッチレジスタ408(図75)に対してラッチ信号を送信する。これにより、第2ラッチレジスタ408に格納されている数値情報(第2乱数の値)が更新されるとともに、更新された第2乱数の数値情報が制御IC148の入力端子TA9(図75)に入力されている状態となる。
次に、本実施形態の媒体付与処理について、図84のフローチャートを参照しながら説明する。上記第9の実施形態において既に説明したとおり、媒体付与処理は、制御IC148における通常処理(図77)のステップS3809にて実行される処理である。つまり、通常処理(図77)において、媒体付与処理は上述した第2リール制御処理(図83)の次に実行される処理である。
ステップS4401では、主側RAM144に設定されている付与カウンタの値が「0」であるか否かについて判定する。付与カウンタの値が「0」である場合には、今回のゲームの結果が小役入賞ではなく、遊技者に付与すべき遊技媒体が存在しないことを意味するため、そのまま本媒体付与処理を終了する。
ステップS4401にて、付与カウンタの値が「0」でない場合には、遊技者に付与すべき遊技媒体が存在することを意味する。この場合、ステップS4402にて主側RAM144に設けられたクレジットカウンタの値が上限貯留数(具体的には「50」)であるか否かについて判定する。クレジットカウンタには現状の仮想メダルの貯留数が記憶されている。
ステップS4402にて、現状の仮想メダルの数が「50」未満であった場合には、ステップS4403にてクレジットカウンタに「1」を加算し、ステップS4404にて遊技者に対して現状の仮想メダルの貯留数を表示しているクレジット表示部(図示略)の表示を更新するための制御処理を実行する。
続くステップS4405では付与カウンタの値から「1」を減算し、ステップS4406にて付与カウンタの値が「0」になっているか否かについて判定する。ステップS4406にて付与カウンタの値が「0」になっていない場合には、ステップS4402に戻り、クレジットカウンタの値が「50」になっているか否かについて判定する。
ステップS4402にて、クレジットカウンタの値が上限貯留数(「50」)である場合には、ステップS4407~ステップS4409にて、遊技者に付与すべき遊技媒体の残り分を払い出すためのメダル払出制御処理を実行する。具体的には、ステップS4407にてホッパ装置53(図1)を制御して遊技者に1枚の遊技媒体を払い出し、ステップS4408にて付与カウンタの値を「1」減算する。そして、ステップS4409にて付与カウンタの値が「0」になっているか否かについて判定し、付与カウンタの値が「0」になっていない場合にはステップS4407に戻る。
ステップS4406又はステップS4409にて付与カウンタの値が「0」になったと判定した場合には、ステップS4410及びステップS4411にて、上述した第2リール制御処理(図83)におけるステップS4309及びステップS4310と同一の処理を実行する。具体的には、ステップS4410にて取得信号の立ち上げ処理を実行し、ステップS4411にて19.2μsの受信用待機時間を設定する。
このように、本実施形態では、今回のゲームの結果が小役入賞であると判定した場合(第2リール制御処理(図83)のステップS4305:YES)には、本媒体付与処理の中で取得信号立ち上げ処理(ステップS4410)を実行する構成である。
以上詳述した本実施形態によれば、以下の優れた効果を奏する。
遊技者に付与されるべき遊技媒体の発生の有無に応じて、取得信号立ち上げ処理を実行するタイミングが異なる構成である。また、遊技者に付与されるべき遊技媒体が発生する場合において、付与される遊技媒体の数や遊技媒体の付与態様に応じて取得信号立ち上げ処理の前に実行される処理の内容が異なるとともに、当該処理にかかる時間が異なる構成である。各遊技回において全リール32L,32M,32Rが停止するとともに入賞結果を判定するための処理を実行したことを契機として取得信号SG5を立ち上げるという前提において、ゲームの結果や仮想メダルの貯留数などの状況に応じて取得信号立ち上げ処理が実行されるタイミングが前後にシフトする。このため、全リール32L,32M,32Rが停止してから取得信号立ち上げ処理が実行されるまでの時間の幅を広げることにより、次回のゲームにおいて第2チェリー役の当否判定に利用される第2乱数を毎回異なるものとすることができる。これにより、当該第2乱数を用いて行われる第2チェリー役の当否抽選の結果が偏ることを回避できる。
また、同じタイミングにてストップボタン42~44を操作した場合においても、遊技者に付与されるべき遊技媒体が発生する場合の取得信号立ち上げ処理の実行タイミングと、遊技者に付与されるべき遊技媒体が発生しない場合の取得信号立ち上げ処理の実行タイミングとを異なるものとすることにより、取得信号立ち上げ処理の実行タイミングが特定される可能性を低減することができる。これにより、有利な結果をもたらすために取得信号立ち上げ処理の実行タイミングを不正に制御するような不正が行われる可能性を低減することができる。
<第14の実施形態>
本実施形態は、第2乱数を用いて、準備状態ST31に移行する期待度を報知する期待度報知演出の種類を決定する演出抽選が行われる点で上記第9の実施形態と相違している。以下、上記第9の実施形態と相違している構成について説明する。なお、上記第9の実施形態と同一の構成については基本的にその説明を省略する。
本実施形態では、通常遊技状態ST1(図47)にて実行される役の抽選処理(図85)において、スイカ役及びチェリー役のいずれかに当選した場合に、AT状態ST3(図47)の準備状態ST31(図47)に移行するか否かについて判定する通常移行判定が実行されるとともに、準備状態ST31への移行に関する期待度報知演出が行われる。期待度報知演出の内容は第2乱数を用いて行われる演出抽選によって決定される。また、通常移行判定には、当該通常移行判定を行うタイミングにおいて取得される第3乱数が用いられる。
主側RAM144には、第1乱数を記憶するための記憶領域である第1乱数用領域と、第2乱数を記憶するための記憶領域である第2乱数用領域と、第3乱数を記憶するための記憶領域である第3乱数用領域とがそれぞれ設けられている。主側CPU63は、新たに取得した乱数値を当該乱数値の種類に対応する記憶領域に記憶する。主側CPU63が新たに取得した乱数値の種類に対応する記憶領域に既に数値情報が記憶されている場合には、既に記憶されている乱数値に対して新たに取得した乱数値を上書きして更新する。第3乱数の取得に関する詳細は後述する。
本実施形態において入賞となる図柄の組合せと、入賞となった場合に付与される特典との対応関係は、上記第1の実施形態において、図4を参照しながら説明した対応関係と同じである。チェリー役が1種類であり、第1チェリー役及び第2チェリー役が設定されていない点で上記第9の実施形態とは相違している。
先ず本実施形態における役の抽選処理について、図85を参照しながら説明する。図85は制御IC148にて実行される抽選処理を示すフローチャートである。上記第9の実施形態にて既に説明したとおり、本抽選処理は通常処理(図77)のステップS3806にて実行される。
先ずステップS4501では、上記第4の実施形態の抽選処理(図43)におけるステップS1801と同一の処理を実行する。具体的には、現状の設定値及び遊技状態に対応する抽選テーブルを主側ROM143から読み出す。既に説明したとおり、本実施形態において当選可能なチェリー役は1種類である。ステップS4501にて読み出される抽選テーブルは上記第1の実施形態において図12~図17を参照しながら説明したテーブルである。
ステップS4501にて抽選テーブルを選択した後、ステップS4502~ステップS4506では、上記第4の実施形態の抽選処理(図43)におけるステップS1802~ステップS1806と同一の処理を実行することにより役の当否判定を行う。具体的には、ステップS4502にてインデックス値IVを「1」とし、ステップS4503にて現在の第1判定値DV1に現在のインデックス値IVに対応する第1ポイント値PV1を加算して新たな第1判定値DV1を設定する。
なお、各遊技回において最初にステップS4503が実行される場合には、通常処理(図77)のステップS3801の処理にて取得した第1乱数を現在の第1判定値DV1とし、当該第1乱数に現在のインデックス値IVである「1」に対応する第1ポイント値PV1を加算して新たな第1判定値DV1とする。
ステップS4504ではインデックス値IVと対応する役の当否判定を行い、第1判定値DV1が「65535」を超えなかった場合(ステップS4504:NO)には、ステップS4505にて現在のインデックス値IVに「1」を加算してインデックス値IVを更新する。続くステップS4506では、ステップS4505にて更新されたインデックス値IVに対応する役が抽選テーブルに設定されているか否かについて判定する。ステップS4505にて更新されたインデックス値IVに対応する役が設定されている場合(ステップS4506:YES)には、ステップS4503に戻り、第1判定値DV1を更新する。
ステップS4504にて第1判定値DV1が「65535」を超えた場合には、現在のインデックス値IVに対応する役に当選したことを意味する。この場合、ステップS4507にて、上記第1の実施形態における抽選処理(図11)にて既に説明した当選データの取得処理(ステップS506)を実行する。具体的には、参照対象となっている抽選テーブルにおいて今回のインデックス値IVに対して設定されている当選データの全てが主側RAM144にセットされる。当該当選データがセットされた状態は、その当選データがBB当選データ以外の当選データであれば当該当選データに対応した入賞成立の有無に関係なく今回のゲームの終了後に「0」クリアされ、BB当選データであれば入賞が成立した場合に「0」クリアされる。
続くステップS4508では、通常遊技状態ST1であるか否かについて判定し、通常遊技状態ST1である場合(ステップS4508:YES)には、ステップS4509にて今回の当選がチェリー役への当選であったか否かについて判定する。また、今回の当選がチェリー役への当選でなかった場合(ステップS4509:NO)には、ステップS4510にて今回の当選がスイカ役への当選であったか否かについて判定する。
今回の当選がチェリー役への当選であった場合(ステップS4509:YES)、又は今回の当選がスイカ役への当選であった場合(ステップS4510:YES)には、ステップS4511にて上述した演出抽選を行うための演出抽選処理を実行する。既に説明したとおり、演出抽選は、期待度報知演出の内容を決定するための抽選であり、通常遊技状態ST1にて準備状態ST31に移行する可能性のある役(チェリー役及びスイカ役)に当選した場合に実行される。演出抽選処理の詳細については後述する。
演出抽選処理(ステップS4511)を実行した後、ステップS4512では、上述した通常移行判定を行うための通常移行判定処理を実行する。既に説明したとおり、通常移行判定は通常遊技状態ST1からAT状態ST3の準備状態ST31に移行するか否かについて判定する処理であり、準備状態ST31に移行する可能性のある役(チェリー役及びスイカ役)に当選した場合に実行される。ここで、通常移行判定処理について具体的に説明する。
通常移行判定処理では、先ず上記第9の実施形態における第2リール制御処理(図78)にて既に説明した取得信号立ち上げ処理(ステップS3911)を実行することにより、出力端子TA16(図75)から第2管理回路404(図75)に向けて出力している取得信号SG5をLOW状態からHI状態に立ち上げる。
本実施形態では、制御IC148が第2乱数を取得した直後に取得信号SG5を立ち下げる点で上記第9の実施形態とは相違している。具体的には、通常処理(図77)のステップS3813にて第2乱数を取得した後、取得信号立ち下げ処理(第2リール制御処理(図78)のステップS3901の処理)を実行する。また、第2リール制御処理(図78)のステップS3901における取得信号立ち下げ処理は省略される。このため、通常移行判定処理が開始されるタイミングにおいて、取得信号SG5はLOW状態である。
通常移行判定処理の説明に戻り、取得信号立ち下げ処理を実行した後、19.2μsの受信用待機時間を設定して、受信用待機時間が経過するまで待機する。当該受信用待機時間中に第2ラッチレジスタ408に記憶されている数値情報が更新されるとともに、更新された数値情報が入力端子TA9に対して出力されている状態となる。受信用待機時間が経過した場合には、入力端子TA9に入力されている数値情報を第3乱数として取得し、主側RAM144に記憶する。そして、取得信号立ち下げ処理を実行して取得信号SG5を立ち下げる。
既に説明したとおり、主側CPU63は、今回取得した第3乱数を主側RAM144における第3乱数用領域に記憶する。これにより、第3乱数用領域に記憶されている数値情報が更新されて、今回の遊技回にて取得された第3乱数の数値情報が利用可能な状態となる。今回の遊技回にて取得された第3乱数は、今回の遊技回にて取得されて役の抽選処理に用いられた第1乱数、及び前回の遊技回にて取得されて第2乱数用領域に記憶されている第2乱数とは同期しない数値情報である。また、今回の遊技回における第3乱数の取得タイミングは、前回の遊技回における第2乱数の取得タイミングから十分な更新時間が確保された後のタイミングである。
通常移行判定処理の説明に戻り、取得信号立ち下げ処理を実行した後、主側ROM143から今回の当選役に対応する第2ポイント値を読み出す。主側ROM143には、チェリー当選用の第2ポイント値として「52428」が記憶されているとともに、スイカ当選用の第2ポイント値として「26214」が記憶されている。
今回の当選役がチェリー役である場合には、本通常移行判定処理内で取得した第3乱数にチェリー当選用の第3ポイント値(「52428」)を加算して第3判定値を算出し、当該第3判定値が「65535」を超えたか否かについて判定する。第3判定値が「65535」を超えた場合には、準備状態ST31への移行に当選したことを意味するため、移行当選フラグに「1」を設定して、本通常移行判定処理を終了する。ここで、移行当選フラグとは、通常移行判定処理において準備状態への移行に当選した場合に「1」が設定されるフラグである。当該移行当選フラグは主側RAM144に設定されている。第3判定値が「65535」を超えなかった場合には、そのまま本通常移行判定処理を終了する。チェリー当選に基づいて行われる通常移行判定において、準備状態ST31に移行する確率は略4/5である。
今回の当選役がスイカ役である場合には、本通常移行判定処理内で取得した第3乱数にチェリー当選用の第3ポイント値(「26214」)を加算して第3判定値を算出し、当該第3判定値が「65535」を超えたか否かについて判定する。第3判定値が「65535」を超えた場合には、準備状態ST31への移行に当選したことを意味するため、移行当選フラグに「1」を設定して、本通常移行判定処理を終了する。第3判定値が「65535」を超えなかった場合には、そのまま本通常移行判定処理を終了する。スイカ当選に基づいて行われる通常移行判定において、準備状態ST31に移行する確率は略2/5である。
このように、通常遊技状態ST1においてスイカ役に当選した場合に準備状態ST31に移行する確率は、通常遊技状態ST1においてチェリー役に当選した場合に準備状態ST31に移行する確率よりも低く設定されている。
抽選処理(図85)の説明に戻り、ステップS4506にてインデックス値IVに対応する判定役が設定されていなかった場合、ステップS4508にて通常遊技状態ST1ではなかった場合、ステップS4510にて今回の当選役がスイカ役ではなかった場合、又はステップS4512にて通常移行判定処理を行った場合には、ステップS4513に進む。
ステップS4513及びステップS4514では、上記第4の実施形態の抽選処理(図43)におけるステップS1812及びステップS1813と同一の処理を実行して、本抽選処理を終了する。具体的には、ステップS4513にてリール停止制御用の停止情報を設定する停止情報第1設定処理を実行し、ステップS4514にてゲーム開始コマンドをサブ側MPU152への送信対象としてセットする。これにより、今回の役の抽選処理の結果をサブ側MPU152に認識させることができる。
次に、演出抽選処理について、図86(a)を参照しながら説明する。図86(a)は制御IC148にて実行される演出抽選処理を示すフローチャートである。上述したとおり、演出抽選処理は、抽選処理(図85)におけるステップS4511にて実行される。
先ずステップS4601では、今回の当選役に対応する演出選択テーブルを主側ROM143から読み出す。主側ROM143には、チェリー役に当選した場合の演出抽選に用いられるチェリー用演出選択テーブルと、スイカ役に当選した場合の演出抽選に用いられるスイカ用演出選択テーブルとが記憶されている。
ここで、演出選択テーブルについて、図86(b)及び図86(c)を参照しながら説明する。図86(b)はチェリー用演出選択テーブルを示す図であるとともに、図86(c)はスイカ用演出選択テーブルを示す図である。
図86(b)に示すように、チェリー用演出選択テーブルには、期待度報知演出として、準備状態ST31に移行する期待度が高いことを示す第1期待度報知演出と、準備状態ST31に移行する期待度が中程度であることを示す第2期待度報知演出とが設定されている。そして、第1期待度報知演出には、第2ポイント値PV2として「52428」が設定されている。チェリー用演出選択テーブルを用いて行われる演出抽選において、第1期待度報知演出が行われる確率は略4/5であるとともに、第2期待度報知演出が行われる確率は略1/5である。
図86(c)に示すように、スイカ用演出選択テーブルには、期待度報知演出として、上述した第2期待度報知演出と、準備状態ST31に移行する期待度が低いことを示す第3期待度報知演出とが設定されている。そして、第2期待度報知演出には、第2ポイント値PV2として「26214」が設定されている。スイカ用演出選択テーブルを用いて行われる演出抽選において、第2期待度報知演出が行われる確率は略2/5であるとともに、第3期待度報知演出が行われる確率は略3/5である。
このように、通常移行判定において準備状態ST31への移行確率が比較的高いチェリー当選に対しては、準備状態ST31に移行する期待度が高い第1期待度報知演出が設定されているとともに、第1期待度報知演出の実行確率が高く設定されている。また、通常移行判定において準備状態ST31への移行確率が比較的低いスイカ当選に対しては、準備状態ST31に移行する期待度が低い第3期待度報知演出が設定されているとともに、第3期待度報知演出の実行確率が高く設定されている。このため、遊技者は、第1期待度報知演出が実行された場合に準備状態ST31への移行確率が高いことを把握できるとともに、第3期待度報知演出が実行された場合に準備状態ST31への移行確率が低いことを把握することができる。
演出抽選処理(図86(a))の説明に戻り、ステップS4601にて今回の当選役に対応する演出選択テーブルを読み出した後、ステップS4602では、主側RAM144における第2乱数用領域に記憶されている第2乱数に対してステップS4601にて読み出した演出選択テーブルに設定されている第2ポイント値PV2を加算して第2判定値DV2を算出する。そして、ステップS4603では、ステップS4602にて算出した第2判定値DV2を用いて演出抽選実行処理を行う。当該演出抽選実行処理では、第2判定値DV2が「65535」を超えているか否かについて判定する。
ここで、ステップS4602のタイミングにおいて、第2乱数用領域に記憶されている数値情報は、前回の遊技回にて取得された第2乱数の数値情報、及び直前のメイン処理にて取得された第2乱数の数値情報のいずれかである。ステップS4602のタイミングにおいて第2乱数用領域に記憶されている第2乱数が取得されたタイミングは、今回の遊技回において取得されて役の抽選処理に用いられた第1乱数の取得タイミング、及び今回の遊技回において取得されて通常移行判定に用いられた第3乱数の取得タイミングとは同期しないタイミングであるとともに、十分な更新時間が確保されているタイミングである。
演出抽選処理(図86(a))の説明に戻り、チェリー用演出選択テーブルを読み出している場合において、第2判定値DV2が「65535」を超えた場合には第1期待度報知演出が実行対象の演出となるとともに、第2判定値DV2が「65535」を超えなかった場合には第2期待度報知演出が実行対象の演出となる。また、スイカ用演出選択テーブルを読み出している場合において、第2判定値DV2が「65535」を超えた場合には第2期待度報知演出が実行対象の演出となるとともに、第2判定値DV2が「65535」を超えなかった場合には第3期待度報知演出が実行対象の演出となる。
演出抽選実行処理を行った後、ステップS4604では、ステップS4603にて実行対象となった期待度報知演出を実行するための期待度演出コマンドをサブ側MPU152への送信対象としてセットする。続くステップS4605では、今回選択された期待度報知演出を実行する演出実行期間の長さに関するデータを読み出す。演出実行期間の長さは、主側ROM143において、各期待度報知演出に対応させて記憶されている。
続くステップS4606では、ステップS4605にて読み出した演出実行期間に基づいて待機期間延長処理を実行して、本演出抽選処理を終了する。待機期間延長処理では、今回選択された期待度報知演出が終了するまで、上記第9の実施形態において説明した通常処理(図77)のステップS3803にて設定した待機期間を延長する。これにより、期待度報知演出が終了した後にストップボタン42~44の操作を有効とすることができる。
次に、AT用処理について図87を参照しながら説明する。図87は、制御IC148にて実行されるAT用処理を示すフローチャートである。上記第4の実施形態において既に説明したとおり、AT用処理は、上記第4の実施形態にて既に説明した遊技終了時の対応処理(図46)におけるステップS1906にて実行される。
先ずステップS4701では、AT状態カウンタの値が「0」であるか否かについて判定する。上記第4の実施形態において既に説明したとおり、AT状態カウンタとは、AT状態ST3における準備状態ST31に移行する場合に継続可能ゲーム数が設定されるとともに、継続可能ゲーム数が追加される場合に追加されるゲーム数が加算されるカウンタである。AT状態カウンタの値が「0」である場合には非AT状態であることを意味するとともに、AT状態カウンタの値が「0」でない場合にはAT状態ST3であり継続可能ゲーム数が残っていることを意味する。
ステップS4701にてAT状態カウンタの値が「0」であった場合には、ステップS4702にて移行当選フラグに「1」が設定されているか否かについて判定する。移行当選フラグに「1」が設定されている場合には、通常移行判定処理(抽選処理(図85)におけるステップS4512)にて準備状態ST31への移行に当選したことを意味する。
ステップS4702にて移行当選フラグに「1」が設定されていた場合(ステップS4702:YES)には、ステップS4703にて移行当選フラグを「0」クリアし、ステップS4704にてAT状態カウンタに継続可能ゲーム数として「30」を設定する。
ステップS4704にて継続可能ゲーム数を設定した後、ステップS4705では準備状態フラグに「1」を設定し、ステップS4706では準備状態コマンドをサブ側MPU152への送信対象としてセットして、本AT用処理を終了する。サブ側MPU152は、当該準備状態コマンドを受信することにより、遊技者に対してAT状態ST3の準備状態ST31が開始されることを報知するタイミングを把握することができる。一方、ステップS4702にて移行当選フラグに「1」が設定されていなかった場合にはそのまま本AT用処理を終了する。上記第4の実施形態において既に説明したとおり、準備状態フラグとは、AT状態ST3の準備状態ST31に移行した場合に「1」が設定されるとともに、AT状態ST3のベース状態ST32(図47)に移行した場合に「0」クリアされるフラグである。上記第4の実施形態における遊技終了時の対応処理(図46)にて既に説明したとおり、第2RTモードへの昇格が成立した場合に準備状態ST31からベース状態ST32への移行が発生して、準備状態フラグが「0」クリアされる。
AT用処理(図87)の説明に戻り、ステップS4701にてAT状態カウンタの値が「1」以上であった場合には、継続可能ゲーム数が「1」以上残っているAT状態ST3であることを意味する。この場合、ステップS4707にて準備状態フラグが「0」であるか否かについて判定する。ステップS4707にて準備状態フラグが「0」である場合には、AT状態ST3の準備状態ST31からベース状態ST32となり、1ゲーム毎に継続可能ゲーム数が「1」減算されていく状態となっていることを意味するため、ステップS4708にてAT状態カウンタから「1」を減算する。そして、ステップS4709にてスイカ当選となっているか否かについて判定する。
ステップS4707にて準備状態フラグに「1」が設定してあり、AT状態ST3の準備状態ST31であると判定した後、又はステップS4709にてスイカ当選でないと判定した後、ステップS4710にてチェリー当選となったか否かについて判定する。
ステップS4710にてチェリー当選となっていた場合には、ステップS4711にてAT状態カウンタに「30」を加算し、ステップS4712にてサブ側MPU152に対して加算コマンドを送信して、本AT用処理を終了する。サブ側MPU152は、当該加算コマンドを受信することにより、遊技者に対してAT状態ST3の継続可能ゲーム数に加算が行われたことを報知するための演出を行うタイミングを把握することができる。
ステップS4710にてチェリー当選となっていなかった場合には、ステップS4713にてAT状態カウンタに設定されている継続可能ゲーム数が「0」であるか否かについて判定する。継続可能ゲーム数が残っていない場合(ステップS4713:YES)には、ステップS4714にてサブ側MPU152に対してAT状態終了コマンドを送信して、本AT用処理を終了する。サブ側MPU152は、当該AT状態終了コマンドを受信することにより、遊技者に対してAT状態ST3が終了したことを報知するための演出を行うタイミングを把握することができる。一方、ステップS4713にて継続可能ゲーム数が残っている場合にはそのまま本AT用処理を終了する。
また、ステップS4709にてスイカ当選となっていた場合には、ステップS4715にて、上記第4の実施形態におけるAT用処理(図48)にて既に説明したスイカ当選時処理を実行して、本AT用処理を終了する。上記第4の実施形態において既に説明したとおり、スイカ当選時処理では加算抽選が行われ、当該加算抽選にて当選結果となった場合には、AT状態カウンタに「30」が加算される。加算抽選において当選結果となる確率は1/3に設定されている。加算抽選において外れ結果となった場合、AT状態カウンタが「0」でない場合にはそのまま本スイカ当選時処理を終了するとともに、AT状態カウンタが「0」である場合にはサブ側MPU152に対してAT状態終了コマンドを送信して、本スイカ当選時処理を終了する。
以上詳述した本実施形態によれば、以下の優れた効果を奏する。
一の遊技回において、役の抽選処理に用いられる第1乱数、及び通常移行判定に用いられる第3乱数が今回の遊技回において取得される数値情報であるのに対して、演出抽選処理に用いられる第2乱数は、前回の遊技回において取得された数値情報、及び今回の遊技回が始まる前に実行されたメイン処理の中で取得された数値情報のいずれかである。このため、第2乱数を第1乱数及び第3乱数とは同期しない数値情報とすることができる。
また、今回の遊技回における第1乱数の取得タイミング、及び今回の遊技回における第3乱数の取得タイミングは、前回の遊技回における第2乱数の取得タイミングから十分に更新時間が確保された後のタイミングである。このため、今回の遊技回で取得された第1乱数を利用する役の抽選処理の結果、及び今回の遊技回で取得された第3乱数を利用する通常移行判定の結果と、前回の遊技回で取得された第2乱数を利用する演出抽選処理の結果との組合せが偏った組合せとなることを回避できる。このような第2乱数を用いて演出抽選を実行することにより、実行可能な演出のバリエーションを増やし、遊技の興趣向上を図ることができる。
<第14の実施形態の別形態>
・上述した第14の実施形態において、通常移行判定に用いられる第3乱数の取得タイミングは通常移行判定処理の実行タイミングに限られない。例えば、リール32L,32M,32Rの停止が完了したタイミング(第9の実施形及び第10の実施形態)、ストップボタン42~44が操作されたタイミング(第11の実施形態)、待機期間が終了したタイミング(第12の実施形態)、遊技媒体の払出しが終了したタイミング(第13の実施形態)、及びクレジットカウンタへの加算が終了したタイミング(第13の実施形態)などにおいて、第3乱数が主側RAM144に記憶され、次の遊技回において当該第3乱数を用いて通常移行判定が実行される構成としてもよい。事前に取得された第3乱数を用いて通常移行判定が実行される構成とすることにより、通常移行判定処理内で受信用待機時間が経過するまで待機する処理を省略して、通常移行判定に要する時間を短縮することができる。
・上述した第14の実施形態において、過去に行われた複数回の遊技回にて取得された数値情報を利用して演出抽選及び通常移行判定を実行する構成としてもよい。例えば、1つ前の遊技回にて取得された数値情報を用いて演出抽選が行われるとともに、2つ前の遊技回にて取得された数値情報を用いて通常移行判定が行われる構成としてもよい。具体的には、主側RAM144は、第9の実施形態の別形態にて既に説明した前回分記憶領域と前々回分記憶領域とを備えている。制御IC148は、前回分記憶領域に記憶されている数値情報を第2乱数として用いて演出抽選処理(図86(a))を実行するとともに、前々回分記憶領域に記憶されている数値情報を第3乱数として用いて通常移行判定処理(抽選処理(図85)におけるステップS4512)を実行する。このように、第2乱数を取得するタイミング及び第3乱数を取得するタイミングを異なる遊技回における同じ処理タイミングとすることにより、各遊技回において第2乱数を取得するための処理と第3乱数を取得するための処理とを個別に実行することなく、各遊技回において2つの異なる数値情報(第2乱数及び第3乱数)を利用可能とすることができる。
<他の実施形態>
なお、上述した実施形態の記載内容に限定されず、本発明の趣旨を逸脱しない範囲内で種々の変形改良が可能である。例えば以下のように変更してもよい。ちなみに、以下の別形態の構成を、上記実施形態の構成に対して、個別に適用してもよく、組み合わせて適用してもよい。
(1)上述した第1の実施形態~第3の実施形態及び第8の実施形態において、コントロール回路103,303がプログラムを利用して処理を実行するCPU114,304を備えている構成に代えて、コントロール回路103,303がプログラムを利用しないハード回路である構成としてもよい。
例えば、上述した第1の実施形態において、ハード回路であるコントロール回路にはスタート検出センサ41aから出力される検知信号SG1と、制御IC148から出力される信号とが入力される構成とする。コントロール回路は内部に0.1μs単位で時間をカウントすることが可能なタイマカウンタを備えている。コントロール回路内では、当該コントロール回路に入力されている検知信号SG1がLOW状態からHI状態に立ち上がった場合にタイマカウンタによるカウントが開始される。当該タイマカウンタによるカウントは、コントロール回路に入力されている検知信号SG1がHI状態からLOW状態に立ち下がった場合、又はタイマカウンタが12.8μsまでカウントした場合に停止して、リセットされる。
コントロール回路内でタイマカウンタが12.8μsまでカウントした場合には、ラッチレジスタ102に対してラッチ信号が送信されて乱数カウンタ105に記憶されている数値情報がラッチレジスタ102に書き込まれる。また、同じタイミングでコントロール回路から制御IC148の入力端子TA2に対して出力されている信号がLOW状態からHI状態に立ち上がり、ラッチ済みステータス113に「1」が設定された状態となる。コントロール回路から制御IC148の入力端子TA2に対して出力されているラッチ済みステータス113の状態を表す信号は、制御IC148がコントロール回路に対してパルス信号を送信することにより、HI状態からLOW状態に立ち下がる。
(2)上述した第1の実施形態~第8の実施形態において、主制御基板141,261に対して制御IC148,271及びハード乱数回路146,267が1チップ化されている構成に代えて、それぞれが個別にチップ化された構成としてもよい。
(3)上述した第1の実施形態~第7の実施形態において、遊技者によるストップボタン42~44の操作が行われた場合に、ラッチ済みステータスを利用する処理が行われて抽選用の乱数が取得される構成としてもよい。例えば、上述した第1の実施形態において、ストップボタン42~44が押込み状態となった場合に、上述した第1の実施形態においてスタートレバー41が押下げ状態となった場合と同じ処理によって、制御IC148がラッチレジスタ102から出力されている乱数の数値情報を取得する構成としてもよい。
具体的には、ストップ検出センサ42a~44a(図5)から出力される操作検知信号が制御IC148とコントロール側CPU114とにそれぞれ入力されている。当該操作検知信号は、ストップボタン42~44が押込み状態となった場合にLOW状態からHI状態に立ち上がり、当該押込み状態が解除された場合にHI状態からLOW状態に戻る信号である。
コントロール側CPU114は、ステップボタン42~44の押込み状態となり、当該押込み状態が12.8μsに亘って継続された場合にラッチレジスタ102に対してラッチ信号を送信するとともに、ラッチ済みステータス113に「1」を設定する。これにより、乱数カウンタ105で更新された数値情報がラッチレジスタ102に記憶されるとともに、当該数値情報が制御IC148に向けて出力されている状態となる。
制御IC148は、当該制御IC148に入力されている操作検知信号がLOW状態からHI状態にたちあがること、及びラッチ済みステータス113に「1」が設定されていることを条件として、ラッチレジスタ102から出力されている数値情報を抽選用の乱数として取得する。ラッチ済みステータス113を利用することにより、ノイズの影響を抑えながら、ストップボタン42~44の操作タイミングに対応する抽選用の乱数を利用することができる。
(4)上述した第4の実施形態~第7の実施形態のように、スタートレバー41操作の開始タイミングと終了タイミングとのそれぞれを乱数取得の契機として2つ以上の乱数を取得する構成とは異なり、第1の実施形態~第3の実施形態のようにスタートレバー41操作における1つのタイミングを契機として1つの乱数を取得する構成において、スタートレバー41が操作された場合に、各リール32L,32M,32Rの回転を開始させる処理が、通常処理(図10)の抽選処理(ステップS411)よりも先に実行される構成としてもよい。
例えば、上述した第1の実施形態において、通常処理(図10)のステップS410にて受付禁止処理が実行された後、ステップS411にて抽選処理が実行される前に、各リール32L,32M,32Rの回転を開始させる回転開始処理が実行される構成としてもよい。これにより、遊技者によるスタートレバー41操作から間を置かずにゲームを開始できる。また、各リール32L,32M,32Rが加速期間から定速期間に移るまでの待機時間を利用して抽選処理を実行することにより、抽選処理が原因となってストップボタン42~44の操作が無効となる待機時間が延びる可能性を抑えることができる。
また、スタートレバー41が操作されてから制御IC148が乱数を取得するまでに所定の遅延時間が設けられている構成とするとともに、制御IC148は当該所定の遅延時間が経過する前に各リール32L,32M,32Rの回転を開始させる回転開始処理を実行する構成としてもよい。スタートレバー41が操作されてから制御IC148が乱数を取得するまでの間に回転開始処理を行っておくことにより、遊技者によるスタートレバー41操作から間を置かずにゲームを開始できる。また、制御IC148が所定の遅延時間後に抽選処理と回転開始処理との両方を実行する構成と比較して、制御IC148が乱数を取得した後の処理負荷を軽減することができる。
(5)異常報知処理が行われた場合に、スロットマシン10のスピーカ65から断続的に異常報知音が出力される構成としてもよい。また、異常報知処理が実行される契機となった事象が継続された場合に、異常報知のレベルが上がる構成としてもよい。
具体的な構成について、上述した第1の実施形態の図5を参照しながら説明する。サブ側MPU152(図5)には、制御IC148から出力されている異常信号と異常解除信号とのそれぞれが入力されている。異常信号がLOW状態からHI状態に切り換わった場合に、サブ側MPU152はサブ側RAM154(図5)に異常状態であることを示す異常フラグを設定し、異常解除信号がLOW状態からHI状態に立ち上がった場合には、サブ側MPU152がサブ側RAM154に設定されている異常フラグを解除する。
制御IC148から入力されている異常信号がHI状態であるとともに、サブ側RAM154に異常フラグが設定されている場合に、サブ側MPU152はスピーカ65から異常報知音を出力するための処理を実行する。これにより、スタート検出センサ41aとコントロール側CPU114との接続が切断された状態であることを断続的に報知することができる。
(6)上述した第4の実施形態~第7の実施形態において、ゲーム開始可能な状態で行われるスタートレバー41の押下げ操作において、スタートレバー41の押下げ状態が一定の時間以上に亘って継続された場合には、遊技者に対してスタートレバー41の押下げ状態を解除するように促すための報知が行われる構成としてもよい。
具体的には、上述した第4の実施形態において、第1管理回路403(図39)は制御IC148に対して報知用信号を出力している。第1管理回路403は、当該第1管理回路403に入力されている検知信号SG2がLOW状態からHI状態に立ち上がった場合に、タイマカウンタによる時間のカウントを開始する。第1管理回路403は、タイマカウンタが12.8μsをカウントした場合に第1ラッチレジスタ407に対してラッチ信号を送信するとともに、タイマカウンタが3秒をカウントした場合に制御IC148に出力している報知用信号をLOW状態からHI状態に立ち上げる。
制御IC148は第1管理回路403から入力されている報知用信号がLOW状態からHI状態に立ち上がった場合に、サブ側MPU152に対して押下げ状態の解除を促す報知の契機となるコマンドを送信する。当該コマンドを受信したサブ側MPU152は、スピーカ65及び画像表示装置66を利用して押下げ状態の解除を促す報知を実行する。これにより、遊技者が意識せずにスタートレバー41の押下げ状態を継続してしまうことを防ぎ、第2乱数が正常なタイミングで取得される状態とすることができる。
(7)上述した第1の実施形態~第3の実施形態及び第8の実施形態において、コントロール側CPU114,304からラッチ済みステータス113のT端子113b(図6,図32,図66)に対してパルス信号を出力するための出力端子TB3(図6,図32,図66)と、コントロール側CPU114,304からラッチレジスタ102に対してラッチ信号を出力するための出力端子TB4(図6,図32,図66)と、を同一の出力端子としてもよい。
例えば、コントロール側CPU114,304の出力端子TB3からラッチ済みステータス113のT端子113bに延びる1本の信号線がコントロール回路103,303上で2本の信号線に分岐し、分岐後の信号線の一方がラッチ済みステータス113のT端子113bに接続されるとともに、分岐後の信号線の他方がラッチレジスタ102に接続される構成とすることにより、コントロール側CPU114,304の出力端子TB4を省略することができる。
この場合、コントロール側CPU114,304がラッチレジスタ102に対してラッチ信号を出力することにより、同じタイミングにおいてラッチ済みステータス113に「1」を設定することができる。
(8)上述した第1の実施形態~第3の実施形態及び第8の実施形態において、コントロール側CPU114,304(図6,図32,図66)が更新回路101の乱数カウンタ105(図6,図32,図66)に記憶されている乱数の数値情報を取得可能な構成としてもよい。この場合、コントロール側CPU114,304の入力端子TB1,TB11に入力されている検知信号SG1,SG4がLOW状態からHI状態に立ち上がり、当該HI状態が12.8μs以上継続した場合に、コントロール側CPU114,304が乱数カウンタ105に記憶されている乱数の数値情報を取得してRAM116,306に記憶する。そして、制御IC148,271が乱数を取得するタイミングとなった場合に、制御IC148,271はコントロール側CPU114,304から乱数の数値情報を取得することができる。
(9)上述した第1の実施形態、第2の実施形態及び第8の実施形態において、ラッチ済みステータス113(図6,図66)に「1」が設定された後、ラッチ済みステータス113が「0」クリアされないまま特定の解除条件が成立した場合には、コントロール側CPU114,304(図6,図66)がラッチ済みステータス113を「0」クリアする構成としてもよい。例えば、ラッチ済みステータス113に「1」を設定したタイミングから一定の時間(例えば3ms又は8ms)が経過した後、ラッチ済みステータス113に「1」が設定されている場合に、ラッチ済みステータス113を「0」クリアする構成としてもよい。
ラッチ済みステータス113に「1」が設定されている状態が3ms継続する場合、上述した第1の実施形態及び第2の実施形態において1.49ms周期で実行されるタイマ割込み処理が2回以上実行される。また、ラッチ済みステータス113に「1」が設定されている状態が8ms以上継続する場合、上述した第8の実施形態において4ms周期で実行されるタイマ割込み処理が2回以上実行される。
コントロール側CPU114,304によってラッチ済みステータス113に「1」が設定されている状態を一定の時間に限定することにより、制御IC148がラッチ済みステータス113に「1」が設定されたことを確実に把握可能であるとともに、ノイズの影響でラッチ済みステータス113に「1」が設定された状態を早期に解消可能である構成とすることができる。この場合には、制御IC148,271がタイマ割込み処理内でラッチ済みステータス113を「0」クリアする処理を省略することができる。
(10)上述した第1の実施形態~第3の実施形態において、コントロール側CPU114(図6,図32)は、当該コントロール側CPU114の入力端子TB1(図6,図32)に入力されている検知信号SG1がLOW状態からHI状態となり、当該HI状態が12.8μs継続することを条件として常にラッチ信号を送信するが、当該ラッチ信号を送信するタイミングと同じタイミングでラッチ済みステータス113のT端子113b(図6,図32)にパルス信号を送信してラッチ済みステータス113に「1」を設定するのは、開始可能フラグ144a(図5)に「1」が設定されている場合に限られる構成としてもよい。
また、コントロール側CPU114は、当該コントロール側CPU114の入力端子TB1に入力されている検知信号SG1がLOW状態からHI状態となることを条件としてラッチ信号を送信するが、当該検知信号SG1のHI状態が12.8μs継続することを1つの条件としてラッチ済みステータス113に「1」を設定する構成としてもよい。これにより、12.8μs未満のノイズの影響を抑えながら、遊技者がスタートレバー41を操作したタイミングとラッチレジスタ102(図6,図32)に乱数が書き込まれるタイミングとのずれを小さくすることができる。
(11)スタートレバー41を押下げる操作が開始されることを契機として第1乱数を取得するための処理が実行されるとともに、スタートレバー41を押下げる操作が終了することを契機として第2乱数を取得するための処理が実行される上記第4の実施形態~第7の実施形態において、制御IC148が第1乱数の数値情報を取得した後、一定の時間が経過しても第2開始指令フラグ144hに「1」が設定されない場合には、役の抽選処理において第2チェリー当選とならない第2乱数の数値情報を制御IC148が取得する構成としてもよい。上述した第4の実施形態の通常処理(図42)を例として、以下に具体的に説明する。なお、上述した第4の実施形態の通常処理(図42)と同一の構成については説明を省略する。
制御IC148は、ステップS1707にて第1乱数の数値情報を取得した後、ステップS1708にて第1開始指令フラグ144gを「0」クリアする前に、上限タイマによるカウントダウンを開始する。当該上限タイマがカウントする時間の長さは主側RAM144内に予め設定されている。上限タイマがカウントする時間の長さは、遊技者がスタートレバー41の操作を開始してから各ストップボタン42~44を押せるようになるまでの時間が長くなり過ぎないように設定されている時間である。当該上限タイマでカウントダウンされる時間の具体的な値は本スロットマシン10の設計段階で把握される。
制御IC148は、通常処理(図42)のステップS1712にて加算用乱数の数値情報を取得した後、上限タイマによるカウントダウンが終了しているか否かについての判定を行う。制御IC148は、上限タイマによるカウントダウンが終了していない場合には、ステップS1713に進み、第2開始指令フラグ144hに「1」が設定されるまで待機する。このとき、制御IC148は、上限タイマによるカウントダウンが終了しているか否かの判定と、ステップS1713における第2開始指令フラグ144hに「1」が設定さているか否かの判定と、のそれぞれを繰り返す。
そして、上限タイマによるカウントダウンが終了する前に、第2開始指令フラグ144hに「1」が設定された場合(ステップS1713:YES)には、その後に行われるステップS1715にて、制御IC148は第2乱数の数値情報を取得する。一方、上限タイマによるカウントダウンが終了するタイミングにおいて、第2開始指令フラグ144hに「1」が設定されなかった場合には、その後に行われるステップS1715にて制御IC148は外れ用の数情報を取得する。
当該外れ用の数値情報は予め主側ROM143に記憶されている数値情報であり、ステップS1707にて取得した第1乱数の数値情報と当該外れ用の数値情報とを用いて行われる役の抽選処理(図43)において、第2チェリー当選にはならないように設定されている数値情報である。
このように、制御IC148が第1乱数の数値情報を取得してから一定の時間が経過しても第2開始指令フラグ144hに「1」が設定されない場合には、制御IC148が外れ用の数値情報を取得してステップS1714以降の処理に進むことにより、スタートレバー41の押下げ操作が長時間継続される場合のように、HI状態に立ち上がった検知信号SG2の立ち下がりが長時間検出されない場合においても、ゲームを開始させることができる。この場合に、第2チェリー役には当選しない抽選結果とすることにより、故意にスタートレバー41の押下げる遊技者が通常の操作を行う遊技者よりも有利な遊技結果を得ることがないようにすることができる。
(12)検知信号SG2(図39)の立ち上がりを一の条件として1つ目の乱数を取得した後、当該検知信号SG2の立ち下がりを一の条件として2つ目の乱数を取得する上記第4の実施形態~第7の実施形態において、ラッチレジスタ102,407~409(図39,図60,図61)に乱数の数値情報が書き込まれるタイミングに同期してラッチ済みステータスに「1」が設定される構成とするとともに、当該ラッチ済みステータスに「1」が設定されていることを一の条件として制御IC148によりラッチレジスタ102,407~409に記憶されている乱数の数値情報が取得される構成としてもよい。上述した第4の実施形態を例として、以下に具体的に説明する。なお、上述した第4の実施形態と同一の構成については説明を省略する。
第1管理回路403(図39)は第1ラッチ済みステータスを備えており、当該第1ラッチ済みステータスの状態が制御IC148に対して出力されている構成とするとともに、第2管理回路404(図39)は第2ラッチ済みステータスを備えており、当該第2ラッチ済みステータスの状態が制御IC148に対して出力されている構成とする。ここで、第1ラッチ済みステータスは第1ラッチレジスタ407に乱数が書き込まれるタイミングに同期して「1」が設定される記憶領域であるとともに、第2ラッチ済みステータスは第2ラッチレジスタ408に乱数が書き込まれるタイミングに同期して「1」が設定される記憶領域である。
制御IC148(図39)は開始指令設定処理(図41)において、開始可能フラグ144a(図39)に「1」が設定されていること、制御IC148に入力されている検知信号SG2の立ち上がりが検出されたこと、及び第1ラッチ済みステータスに「1」が設定されていることを条件として第1開始指令フラグ144g(図39)に「1」を設定するとともに、第1ラッチ済みステータスを「0」クリアするための信号を出力する。
また、制御IC148は開始指令設定処理において、開始可能フラグ144aに「1」が設定されていること、制御IC148に入力されている検知信号SG2の立ち下がりが検出されたこと、及び第2ラッチ済みステータスに「1」が設定されていることを条件として第2開始指令フラグ144h(図39)に「1」を設定するとともに、第2ラッチ済みステータスを「0」クリアするための信号を出力する。
これにより、遊技者によりスタートレバー41が操作された場合に、今回の操作開始を契機として第1ラッチレジスタ407(図39)に書き込まれた乱数の数値情報を第1乱数とすることができるとともに、今回の操作終了を契機として第2ラッチレジスタ408(図39)に書き込まれた乱数の数値情報を第2乱数とすることができる。
一方、スタート検出センサ41aから出力されている検知信号SG2が立ち上がった後、当該検知信号SG2の立ち上がりから12.8μsが経過する前に開始指令設定処理(図41)の実行タイミングとなり、第1乱数が今回のスタートレバー41操作の以前に第1ラッチレジスタ407に書き込まれた古い乱数の数値情報となるタイミングでは、制御IC148による第1乱数の取得が行われない。この場合には、今回のスタートレバー41の操作を契機としてゲームが開始されない。
また、スタート検出センサ41aから出力されている検知信号SG2が立ち下がった後、当該検知信号SG2の立ち下がりから12.8μsが経過する前に開始指令設定処理(図41)の実行タイミングとなり、第2乱数が今回のスタートレバー41操作の以前に第2ラッチレジスタ408に書き込まれた古い乱数の数値情報となる場合には、第2乱数として外れ用の数値情報が取得される。当該外れ用の数値情報は予め主側ROM143に記憶されている数値情報であり、第1乱数の数値情報と当該外れ用の数値情報とを用いて行われる役の抽選処理(図43)において、第2チェリー当選にはならないように設定されている数値情報である。
このように、第1ラッチ済みステータスに「1」が設定されていることを一の条件として制御IC148が第1乱数を取得するとともに、第2ラッチ済みステータスに「1」が設定されていることを一の条件として制御IC148が第2乱数を取得する構成とすることにより、各ゲームで行われる抽選に利用される第1乱数及び第2乱数の両方が今回のスタートレバー41の操作に対応した乱数となる確率を高め、遊技者によるスタートレバー41の操作タイミングを遊技結果に大きく反映させることができる。
また、スタート検出センサ41aから出力されている検知信号SG2が立ち下がった後、当該検知信号SG2の立ち下がりから12.8μsが経過する前に開始指令設定処理(図41)の実行タイミングとなる場合には、次回の開始指令設定処理において再度第2ラッチ済みステータスの状態についての判定を実行する構成としてもよい。再度の判定において、第2ラッチ済みステータスに「1」が設定されている場合には第2ラッチレジスタ408に記憶されている今回の数値情報が第2乱数として取得されるとともに、第2ラッチ済みステータスに「1」が設定されていない場合には外れ用の数値情報が第2乱数として取得される。これにより、遊技者に不利にならない態様で、各ゲームで行われる抽選に利用される第1乱数及び第2乱数の両方が今回のスタートレバー41の操作に対応した乱数となる確率を高めることができる。
(13)上述した第4の実施形態~第7の実施形態において、第1乱数が取得された後、第2乱数が取得されるまでの間に回転開始処理が実行される構成に代えて、第2乱数が取得された後に回転開始処理が実行される構成としてもよい。ここで、回転開始処理とは、リール32L,32M,32R(図3)の回転を開始させるための処理である。
(14)外枠に開閉可能に支持された遊技機本体に貯留部及び取込装置を備え、貯留部に貯留されている所定数の遊技球が取込装置により取り込まれた後にスタートレバーが操作されることによりリールの回転を開始する、パチンコ機とスロットマシンとが融合された遊技機にも、本発明を適用できる。
<上記実施形態から抽出される発明群について>
以下、上述した実施形態から抽出される発明群の特徴について、必要に応じて効果等を示しつつ説明する。なお以下においては、理解の容易のため、上記実施形態において対応する構成を括弧書き等で適宜示すが、この括弧書き等で示した具体的構成に限定されるものではない。
<特徴A群>
特徴A1.数値情報を更新する数値更新手段(更新回路101)と、
第1取得契機(コントロール側CPU114の入力端子TB1に入力されている検知信号SG1の立ち上がり、コントロール側CPU304の入力端子TB11に入力されている検知信号SG4の立ち上がり)が発生したことに基づいて、前記数値更新手段により更新された数値情報を取得記憶手段(ラッチレジスタ102)に記憶させる記憶実行手段(コントロール回路103におけるステップS707の処理を実行する機能、コントロール回路103におけるステップS1010の処理を実行する機能、コントロール回路103におけるステップS1509の処理を実行する機能)と、
第2取得契機(制御IC148の入力端子TA1に入力されている検知信号SG1の立ち上がり、制御IC271の入力端子TA1に入力されている検知信号SG4の立ち上がり)が発生したことに基づいて、前記取得記憶手段に記憶されている数値情報を利用した特別処理を実行する制御手段(制御IC148におけるステップS503~ステップS509の処理を実行する機能、制御IC271におけるステップS3302~ステップS3312の処理を実行する機能)と、
を備えた遊技機において、
前記記憶実行手段は、前記第1取得契機が発生して前記取得記憶手段に前記数値情報を記憶させた場合に取得済み情報(ラッチ済みステータス113)を設定する情報設定手段(コントロール側CPU114におけるステップS708の処理を実行する機能、コントロール側CPU114におけるステップS1010の処理を実行する機能、コントロール側CPU114におけるステップS1510の処理を実行する機能)を備え、
前記制御手段は、前記第2取得契機が発生した場合において前記取得済み情報が設定されていることを少なくとも一の条件として前記特別処理を実行することを特徴とする遊技機。
特徴A1によれば、制御手段は取得済み情報が設定されていることを条件として特別処理を行う構成である。これにより、制御手段が行う特別処理を常に第1取得契機で取得記憶手段に記憶された数値情報を利用した特別処理とすることができる。制御手段が行う特別処理に第1取得契機で取得記憶手段に記憶された数値情報以外の数値情報が利用される事態を回避することができる。
特徴A2.前記第1取得契機は、所定事象(スタート検出センサ41aから出力されている検知信号SG1がLOW状態からHI状態に立ち上がる事象、作動口入賞検知センサ245から出力されている検知信号SG4がLOW状態からHI状態に立ち上がる事象)の発生に対応する状況が所定期間(例えば12.8μs)継続した場合に発生し、
前記第2取得契機は、監視タイミング(制御IC148においてタイマ割込み処理が実行されるタイミング)となった場合において前記所定事象の発生に対応する状況(ゲーム開始可能な期間)となっている場合に発生することを特徴とする特徴A1に記載の遊技機。
特徴A2によれば、監視タイミングとなり、第2取得契機が発生した場合に実行される特別処理で利用される数値情報を、所定事象が所定期間継続することによる第1取得契機の発生に基づいて記憶される数値情報とすることができる。
特徴A3.前記記憶実行手段は、前記第1取得契機が発生した場合、前記取得済み情報が既に設定されている状況であっても前記数値更新手段により更新された数値情報を前記取得記憶手段に記憶させることを特徴とする特徴A1又はA2に記載の遊技機。
特徴A3によれば、取得記憶手段に記憶される数値情報を最新の第1取得契機の発生に基づいて記憶された数値情報とすることにより、制御手段が特別処理で使用する数値情報を最新の第1取得契機に基づくものとすることができる。
特徴A4.前記制御手段は、
監視タイミング(制御IC148においてタイマ割込み処理が実行されるタイミング)となる度に前記第2取得契機が発生したか否かを判定する判定手段(制御IC148におけるステップS302~ステップS304の処理を実行する機能、制御IC148におけるステップS803~ステップS805の処理を実行する機能、制御IC271におけるステップS3502~ステップS3504の処理を実行する機能)と、
当該判定手段により前記第2取得契機が発生していると判定された場合において前記取得済み情報が設定されていることを少なくとも一の条件として前記特別処理を実行する手段(制御IC148におけるステップS306の処理を実行する機能、制御IC148におけるステップS407~ステップS411の処理を実行する機能、制御IC271におけるステップS3302~ステップS3304の処理を実行する機能、制御IC271におけるステップS3507及びステップS3508の処理を実行する機能)と、
前記監視タイミングにおいて前記判定手段により前記第2取得契機が発生していないと判定されたものの前記取得済み情報が設定されている場合、当該取得済み情報の設定状態を解除する手段(制御IC148におけるステップS315の処理を実行する機能、制御IC148におけるステップS809の処理を実行する機能、制御IC271におけるステップS3510の処理を実行する機能)と、
を備えていることを特徴とする特徴A1乃至A3のいずれか1に記載の遊技機。
特徴A4によれば、監視タイミングにおいて第2取得契機の発生は確認されなかったが取得済み情報は設定されていた場合には、当該取得済み情報の設定を解除する構成である。当該構成では、監視タイミングにおいて、第2取得契機の発生と取得済み情報の設定とが両方確認されるまで特別処理が行われない。これにより、制御手段が最新の第1取得契機に基づく数値情報以外の数値情報を利用して特別処理を実行する可能性を低減することができる。
特徴A5.前記取得済み情報が設定されている状況において前記制御手段により前記取得記憶手段に記憶されている数値情報が利用された場合、前記取得済み情報の設定状態を解除する第1解除手段(制御IC148におけるステップS308の処理を実行する機能、制御IC148におけるステップS809の処理を実行する機能、コントロール側CPU114におけるステップS1515の処理を実行する機能、制御IC271におけるステップS3510の処理を実行する機能)と、
前記取得済み情報が設定されている状況において特定期間(例えば5ms)が経過しても前記第1解除手段により前記取得済み情報の設定状態が解除されない場合、当該取得済み情報の設定状態を解除する第2解除手段(コントロール側CPU114におけるステップS1517の処理を実行する機能)と、
を備えていることを特徴とする特徴A1乃至A4のいずれか1に記載の遊技機。
特徴A5によれば、ノイズ等が原因となって設定された取得済み情報を特定期間後に解除することにより、ノイズ等が原因となって制御手段が第1取得契機の発生に基づかない数値情報を利用して特別処理を実行する可能性を低減することができる。
特徴A6.前記制御手段は、
監視タイミング(制御IC148においてタイマ割込み処理が実行されるタイミング)となる度に前記第2取得契機が発生したか否かを判定する判定手段(制御IC148におけるステップS302~ステップS304の処理を実行する機能、制御IC148におけるステップS803~ステップS805の処理を実行する機能、制御IC271におけるステップS3502~ステップS3504の処理を実行する機能)と、
当該判定手段により前記第2取得契機が発生していると判定された場合において前記取得済み情報が設定されていることを少なくとも一の条件として前記特別処理を実行する制御実行手段(制御IC148におけるステップS306の処理を実行する機能、制御IC148におけるステップS407~ステップS411の処理を実行する機能、制御IC271におけるステップS3302~ステップS3304の処理を実行する機能、制御IC271におけるステップS3507及びステップS3508の処理を実行する機能)と、を備え、
当該制御実行手段は、所定の前記監視タイミングにおいて前記判定手段により前記第2取得契機が発生していると判定されたものの前記取得済み情報が設定されていない場合、その次の前記監視タイミングにおいて前記取得済み情報が設定されていることを少なくとも一の条件として前記特別処理を実行することを特徴とする特徴A1乃至A5のいずれか1に記載の遊技機。
特徴A6によれば、監視タイミングにおいて第2取得契機が発生したと判定したものの、取得済み情報が設定されていなかった場合には、制御手段はその次の監視タイミングにおいて取得済み情報が設定されていることを1つの条件として特別処理を実行する構成である。これにより、第2取得契機が発生した後、第1取得契機の発生に基づいて取得済み情報が設定されるまでの間に監視タイミングとなった場合に、制御手段は今回の第2取得契機の発生を無効とせずに第1取得契機の発生に基づいた特別処理を実行することができる。
特徴A7.前記制御実行手段は、所定の前記監視タイミングにおいて前記判定手段により前記第2取得契機が発生していると判定されたものの前記取得済み情報が設定されていない場合、その次の前記監視タイミングにおいて前記判定手段により前記第2取得契機が発生していないと判定された場合であっても前記取得済み情報が設定されていることを少なくとも一の条件として前記特別処理を実行する特徴A6に記載の遊技機。
特徴A7によれば、1回目の監視タイミングの後、2回目の監視タイミングが発生するまでの間に新たな第2取得契機が発生しなくても、2回目の監視タイミングにおいて1回目の監視タイミングで把握した第2取得契機の発生に基づく特別処理を実行することができる。これにより、第2取得契機が発生した後、第1取得契機の発生に基づいて取得済み情報が設定されるまでの間に監視タイミングとなった場合に、制御手段は今回の第2取得契機の発生を無効とせずに第1取得契機の発生に基づいた特別処理を実行することができる。
特徴A8.前記制御手段は、前記第2取得契機が発生しているものの前記取得済み情報が設定されていない状況が所定回数(例えば3回)発生した場合、所定処理を実行する所定処理実行手段(制御IC148におけるステップS312の処理を実行する機能、制御IC148におけるステップS903の処理を実行する機能、制御IC148におけるステップS1309の処理を実行する機能、制御IC271におけるステップS3603の処理を実行する機能)を備えていることを特徴とする特徴A1乃至A7のいずれか1に記載の遊技機。
特徴A8によれば、第2取得契機が発生しても取得済み情報が設定されない状態が繰り返される場合に所定処理を実行することにより、異常状態を解消して第2取得契機の発生が無効化されない状態とすることができる。
特徴A9.前記所定処理実行手段は、前記所定処理として、異常報知(制御IC148におけるステップS312の処理、制御IC148におけるステップS903の処理、制御IC148におけるステップS1309の処理、制御IC271におけるステップS3603の処理)を実行するための処理を実行することを特徴とする特徴A8に記載の遊技機。
特徴A9によれば、異常報知を実行して遊技ホールの管理者に異常状態であることを知らせることにより、第2取得契機の発生が無効化される異常状態を解消することができる。
特徴A10.前記所定処理実行手段は、前記所定処理として、前記第1取得契機が発生していない状況であっても、前記数値更新手段により更新された数値情報が前記取得記憶手段に記憶されるようにするための処理(制御IC148におけるステップS904の処理を実行する機能、コントロール側CPU114におけるステップS1001、ステップS1003及びステップS1012の処理)を実行することを特徴とする特徴A8又はA9に記載の遊技機。
特徴A10によれば、断線等が原因で第1取得契機が発生しない状況となっても、取得記憶手段に記憶されている数値情報の更新を実行可能とすることができる。
特徴A11.前記所定処理実行手段は、前記所定処理として、前記記憶実行手段に取得指示情報(ラッチ指示信号)を送信し、
前記記憶実行手段は、前記取得指示信号を受信した場合、前記数値更新手段により更新された数値情報を前記取得記憶手段に記憶させることを特徴とする特徴A10に記載の遊技機。
特徴A11によれば、制御手段が記憶実行手段に対して数値更新手段で更新された数値情報を取得記憶手段に記憶させる契機を与えることにより、第1取得契機が発生しなくても取得記憶手段に記憶されている数値情報を更新させることができる。
特徴A12.前記情報設定手段は、前記取得指示信号を受信したことに基づいて前記取得記憶手段に前記数値情報を記憶させた場合であっても取得済み情報を設定することを特徴とする特徴A11に記載の遊技機。
特徴A12によれば、取得指示情報の受信を契機として数値更新手段で更新された数値情報を取得記憶手段に記憶させる場合においても、情報設定手段は取得済み情報を設定する構成であるため、制御手段が数値情報を利用した特別処理を実行することができる。
特徴A13.所定事象(スタートレバー41が押下げ操作されているという事象、作動口入賞検知センサ245に遊技球が入賞するという事象)が発生しているか否かを検知し、前記所定事象が発生していない場合には検知情報の出力状態が第1状態(検知信号SG1のLOW状態、検知信号SG4のLOW状態)となり前記所定事象が発生している場合には検知情報の出力状態が第2状態(検知信号SG1のHI状態、検知信号SG4のHI状態)となる検知手段(スタート検出センサ41a、作動口入賞検知センサ245)を備え、
前記第1取得契機は、前記検知手段の出力状態が前記第1状態から前記第2状態に切り換わった場合に発生し、
前記第2取得契機は、前記検知手段の出力状態が前記第2状態である場合に発生することを特徴とする特徴A1乃至A12のいずれか1に記載の遊技機。
特徴A13によれば、検知情報の出力状態が第2状態である場合に第2取得契機が発生する構成とすることにより、検知情報の出力状態が第1状態から第2状態に切り換わった場合に第2取得契機が発生する構成と比較して、制御手段が第2取得契機を把握するための処理負荷を軽減することができる。
特徴A14.前記情報設定手段は、制限状況(遊技開始可能でない状況)においては前記検知手段の出力状態が前記第1状態から前記第2状態に切り換わったとしても前記取得済み情報を設定しないことを特徴とする特徴A13に記載の遊技機。
特徴A14によれば、制限状況では取得済み情報を設定しない構成であるため、制限状況下で制御手段が特別処理を行うことを阻止することができる。
特徴A15.前記制御手段により前記特別処理が実行された場合に前記制限状況となることを特徴とする特徴A14に記載の遊技機。
特徴A15によれば、制御手段が特別処理を行った場合に制限状況となる構成とすることにより、特別処理の後に当該特別処理の結果に基づく処理が行われる場合に、特別処理の結果に対応する処理が終了しないうちに新たな取得済み情報が設定されて新たな特別処理が開始される事態を回避することができる。
特徴A16.前記制御手段は、
前記特別処理を実行した場合に前記制限状況であることを示す情報の設定を行う手段(制御IC148におけるステップS404の処理、制御IC148におけるステップS1405の処理を実行する機能)と、
前記制限状況が終了した場合に前記制限状況であることを示す情報の設定状態を解除する手段(制御IC148におけるステップS409の処理、制御IC148におけるステップS1408の処理を実行する機能)と、
を備えていることを特徴とする特徴A15に記載の遊技機。
特徴A16によれば、制御手段が制限状況であることを示す情報の設定と、当該情報の設定状態の解除と、を行う構成であるため、情報設定手段は当該情報に基づいて制限状況の開始タイミングと終了タイミングとを把握して、制限状況であるか否かを判定することができる。
特徴A17.前記制御手段は、前記検知手段の出力状態が前記第2状態である場合であって前記取得済み情報が設定されていない状況が基準回数(例えば3回)発生したことに基づいて異常報知が実行されるようにするための処理(制御IC148におけるステップS309~ステップS311の処理、制御IC148におけるステップS901及びステップS902の処理、制御IC148におけるステップS1306~ステップS1309の処理、制御IC271におけるステップS3601及びステップS3062の処理)を実行する手段を備えていることを特徴とする特徴A13乃至A16のいずれか1に記載の遊技機。
特徴A17によれば、検知手段の出力状態が第2状態であっても取得済み情報が設定されない状態が基準回数発生した場合に、制御手段が異常報知を実行することにより、異常状態を解消することができる。
特徴A18.前記特別処理が実行された場合、遊技実行手段(画像表示装置66)において単位遊技が実行される構成であり、
前記記憶実行手段は、前記単位遊技の実行中は前記検知手段の出力状態が前記第1状態から前記第2状態に切り換わったとしても前記数値情報を前記取得記憶手段に記憶させない、又は前記取得済み情報が設定されないようにすることを特徴とする特徴A13乃至A17のいずれか1に記載の遊技機。
特徴A18によれば、記憶実行手段が、単位遊技中に数値情報を取得記憶手段に記憶させない構成においても、取得済み情報を設定しない構成においても、取得済み情報が設定されないため、制御手段が単位遊技中に次の特別処理を実行してしまう可能性を低減することができる。
なお、特徴A1~A18のいずれか1の構成に対して、特徴A1~A18、特徴B1~B7、特徴C1~C16、特徴D1~D5、特徴E1~E20、特徴F1~F6のうちいずれか1又は複数の構成を適用してもよい。これにより、その組み合わせた構成による相乗的な効果を奏することが可能となる。
上記特徴A群の発明は、以下の課題を解決することが可能である。
遊技機の一種として、パチンコ機やスロットマシン等が知られている。これらの遊技機では、制御装置において各種制御が実行されることで、遊技の進行が制御される。また、制御装置における各種制御の実行に際しては、数値情報が利用される。
例えば、所定の抽選条件が成立したことに基づいて抽選が行われ、当該抽選の結果に応じて遊技者に特典が付与される構成が知られている。この抽選においては、所定の抽選条件が成立した際に、抽選用の数値情報を更新する更新手段から数値情報が取得され、その取得された数値情報が当選情報に対応しているか否かの判定が行われる。また、所定の取得条件が成立したことに基づいて数値情報が取得され、その数値情報を利用して行われる抽選の結果に基づいて特定の演出や報知が行われる構成も知られている。
ここで、上記例示等のような遊技機においては抽選に際しての数値情報の取得が好適に行われる必要があり、この点について未だ改良の余地がある。
<特徴B群>
特徴B1.所定事象(スタート検出センサ41aから出力されている検知信号SG1がLOW状態からHI状態に立ち上がる事象、作動口入賞検知センサ245から出力されている検知信号SG4がLOW状態からHI状態に立ち上がる事象)が発生しているか否かを検知し、所定事象が発生していない場合には検知情報の出力状態が第1状態(検知信号SG1のLOW状態、検知信号SG4のLOW状態)となり所定事象が発生している場合には検知情報の出力状態が第2状態(検知信号SG1のHI状態、検知信号SG4のHI状態)となる検知手段(スタート検出センサ41a、作動口入賞検知センサ245)と、
当該検知手段の出力状態が前記第1状態から前記第2状態に切り換わったことに基づいて、特別情報(ラッチ済みステータス113)を設定する情報設定手段(コントロール側CPU114におけるステップS708の処理を実行する機能、コントロール側CPU114におけるステップS1010の処理を実行する機能、コントロール側CPU114におけるステップS1510の処理を実行する機能)と、
前記検知手段の出力状態が前記第2状態である場合であって前記特別情報が設定されている場合に特定処理を実行する制御手段(制御IC148におけるステップS503~ステップS509の処理を実行する機能、制御IC271におけるステップS3302~ステップS3312の処理を実行する機能)と、
を備えていることを特徴とする遊技機。
特徴B1によれば、制御手段は、情報設定手段が検知手段の出力状態が第1状態から第2状態に切り換わったことに基づいて設定する特別情報が設定されていることを確認することにより、制御手段自身が検知手段の出力状態が第1状態から第2状態に切り換わったことを把握しなくても、検知手段の出力状態が第1状態から第2状態に切り換わったことを条件として特定処理を実行することができる。
このため、制御手段自身が検知手段の出力状態が第1状態から第2状態に切り換わることを監視する構成と比較して、制御手段が特定処理を実行する条件が成立したか否かについて判定するための処理負荷を軽減することができる。
また、制御手段が検知手段の出力状態と特別情報とに基づいて特定処理を実行する構成であるため、制御手段が設定されている特別情報のみに基づいて特定処理を実行する構成と比較して、ノイズ等の影響を低減することができる。
特徴B2.前記情報設定手段は、制限状況(遊技開始可能でない状況)においては前記検知手段の出力状態が前記第1状態から前記第2状態に切り換わったとしても前記特別情報を設定しないことを特徴とする特徴B1に記載の遊技機。
特徴B2によれば、制限状況において検知手段の出力状態が第1状態から第2状態に切り換わっても特別情報が設定されないため、制限状況において制御手段が特定処理を実行する可能性を低減することができる。
特徴B3.前記制御手段により前記特定処理が実行された場合に前記制限状況となることを特徴とする特徴B2に記載の遊技機。
特徴B3によれば、特定処理が実行された場合に制限状況とする構成であるため、特定処理の後、当該特定処理の結果に応じた態様で行われる処理が実行されている間に、制御手段によって再度特定処理が実行される可能性を低減することができ、1回の特定処理の結果を当該特定処理後に行われる処理に反映することができる。
特徴B4.前記制御手段は、
前記特定処理を実行した場合に前記制限状況であることを示す情報の設定を行う手段(制御IC148におけるステップS404の処理、制御IC148におけるステップS1405の処理を実行する機能)と、
前記制限状況が終了した場合に前記制限状況であることを示す情報の設定状態を解除する手段(制御IC148におけるステップS409の処理、制御IC148におけるステップS1408の処理を実行する機能)と、
を備えていることを特徴とする特徴B3に記載の遊技機。
特徴B4によれば、特定処理が実行された場合に制限状況であることを示す情報が設定されて制限状況となるとともに、当該制限状況が終了した場合に制限状況であることを示す情報の設定状態が解除される構成である。このため、情報設定手段は当該制限状況であることを示す情報の設定状態に基づいて制限状況であるか否かの判定を行うことができる。
特徴B5.前記制御手段は、前記検知手段の出力状態が前記第2状態である場合であって前記特別情報が設定されていない状況が基準回数(例えば3回)発生したことに基づいて異常報知が実行されるようにするための処理(制御IC148におけるステップS309~ステップS311の処理、制御IC148におけるステップS901及びステップS902の処理、制御IC148におけるステップS1306~ステップS1309の処理、制御IC271におけるステップS3601及びステップS3062の処理)を実行する手段を備えていることを特徴とする特徴B1乃至B4のいずれか1に記載の遊技機。
特徴B5によれば、検知手段の出力状態が第2状態でありながら特別情報が設定されない状態が基準回数発生した場合に、制御手段が異常報知を実行して異常状態を解消する契機とすることができる。
特徴B6.数値情報を更新する数値更新手段(更新回路101)と、
前記検知手段の出力状態が前記第1状態から前記第2状態に切り換わったことに基づいて、前記数値更新手段により更新された数値情報を取得記憶手段(ラッチレジスタ102)に記憶させる記憶実行手段(コントロール回路103におけるステップS707の処理を実行する機能、コントロール回路103におけるステップS1010の処理を実行する機能、コントロール回路103におけるステップS1509の処理を実行する機能)と、を備え、
前記情報設定手段は、前記取得記憶手段に前記数値情報が記憶された場合に前記特別情報を設定することを特徴とする特徴B1乃至B5のいずれか1に記載の遊技機。
特徴B6によれば、取得記憶手段に数値情報が記憶された場合に特別情報が設定される構成であるため、特別情報が設定されていることを条件として行われる特定処理において利用される数値情報を、検知手段の出力状態が第1状態から第2状態に切り換わったことに基づいて更新回路から取得記憶手段に記憶された数値情報とすることができる。
特徴B7.前記特別処理が実行された場合、遊技実行手段(画像表示装置66)において単位遊技が実行される構成であり、
前記記憶実行手段は、前記単位遊技の実行中は前記検知手段の出力状態が前記第1状態から前記第2状態に切り換わったとしても前記数値情報を前記取得記憶手段に記憶させない、又は前記取得済み情報が設定されないようにすることを特徴とする特徴B6に記載の遊技機。
特徴B7によれば、検知手段の出力状態が第1状態から第2状態に切り換わっても、単位遊技中に特別情報は設定されないため、単位遊技中に制御手段が特定処理を実行する可能性を低減することができる。
なお、特徴B1~B7のいずれか1の構成に対して、特徴A1~A18、特徴B1~B7、特徴C1~C16、特徴D1~D5、特徴E1~E20、特徴F1~F6のうちいずれか1又は複数の構成を適用してもよい。これにより、その組み合わせた構成による相乗的な効果を奏することが可能となる。
上記特徴B群の発明は、以下の課題を解決することが可能である。
遊技機の一種として、パチンコ機やスロットマシン等が知られている。これらの遊技機では、制御装置において各種制御が実行されることで、遊技の進行が制御される。また、制御装置における各種制御の実行に際しては、数値情報が利用される。
例えば、所定の抽選条件が成立したことに基づいて抽選が行われ、当該抽選の結果に応じて遊技者に特典が付与される構成が知られている。この抽選においては、所定の抽選条件が成立した際に、抽選用の数値情報を更新する更新手段から数値情報が取得され、その取得された数値情報が当選情報に対応しているか否かの判定が行われる。また、所定の取得条件が成立したことに基づいて数値情報が取得され、その数値情報を利用して行われる抽選の結果に基づいて特定の演出や報知が行われる構成も知られている。
ここで、上記例示等のような遊技機においては抽選に際しての数値情報の取得が好適に行われる必要があり、この点について未だ改良の余地がある。
<特徴C群>
特徴C1.所定事象(スタートレバー41が押下げ状態となっている事象)が発生しているか否かを検知する検知手段(スタート検出センサ41a)と、
当該検知手段の検知状態に基づき第1抽選値(第1乱数)を取得する第1取得手段(第1ラッチレジスタ407)と、
前記検知手段の検知状態に基づき第2抽選値(第2乱数)を取得する第2取得手段(第2ラッチレジスタ408)と、
少なくとも前記第1抽選値を利用した抽選及び前記第2抽選値を利用した抽選を実行する、又は少なくとも前記第1抽選値及び前記第2抽選値の両方を利用した抽選を実行する抽選実行手段(制御IC148におけるステップS1802~ステップS1812の処理を実行する機能、制御IC148におけるステップ2302~ステップS2306及びステップS2311~ステップS2315の処理を実行する機能、制御IC148におけるステップS2501~ステップS2507の処理を実行する機能)と、
を備えていることを特徴とする遊技機。
特徴C1によれば、検知手段の検知状態に基づいて2つの抽選値を取得し、当該2つの抽選値を用いた抽選を実行する構成であるため、検知手段の検知状態に基づいて取得される1つの抽選値によって抽選を実行する構成と比較して、抽選により決定される遊技結果のパターンを増やすことができる。また、2つの抽選値を利用することにより、1つの抽選値を利用して行う抽選において設定可能である最も当選確率が低い役よりも更に当選確率の低い抽選結果を設定することができる。
特徴C2.前記第1取得手段は、前記検知手段の検知状態に基づき第1取得契機(スタート検出センサ41aが出力している検知信号SG2のLOW状態からHI状態への立ち上がり)が発生した場合に前記第1抽選値を取得し、
前記第2取得手段は、前記検知手段の検知状態に基づき第2取得契機(スタート検出センサ41aが出力している検知信号SG2のHI状態からLOW状態への立ち下がり)が発生した場合に前記第2抽選値を取得することを特徴とする特徴C1に記載の遊技機。
特徴C2によれば、第1取得契機が発生するタイミングと第2取得契機が発生するタイミングが異なることにより、第1取得契機で取得される第1抽選値と第2取得契機で取得される第2抽選値とが同期する可能性を低減することができる。
特徴C3.前記検知手段は、前記所定事象が発生していない場合には検知情報の出力状態が第1状態(検知信号SG2のLOW状態)となり前記所定事象が発生している場合には検知情報の出力状態が第2状態(検知信号SG2のHI状態)となる構成であり、
前記第1取得契機は、前記検知手段の出力状態が前記第1状態から前記第2状態に切り換わったことに基づいて発生し、
前記第2取得契機は、前記検知手段の出力状態が前記第2状態から前記第1状態に切り換わったことに基づいて発生することを特徴とする特徴C2に記載の遊技機。
特徴C3によれば、検知情報の出力状態が第1状態から第2状態に切り換わったことに基づいて第1抽選値が取得され、検知情報の出力状態が第2状態から第1状態に切り換わったことに基づいて第2抽選値が取得される構成である。このため、検知情報の出力状態が第1状態から第2状態となり、再び第1状態とするという一連の流れにおいて2つの抽選値を取得することができる。このため、当該一連の流れにおいて1つの抽選値を取得する構成と比較して、遊技者が1回のゲームを開始するために行う動作の回数を増やすことなく、1回のゲームで利用できる抽選値の数を増加させることができる。
特徴C4.数値情報を更新する数値更新手段(更新回路101)を備え、
前記第1取得手段は、前記第1取得契機が発生した場合に前記数値更新手段により更新された数値情報を前記第1抽選値として取得し、
前記第2取得手段は、前記第1取得契機が発生した場合に前記数値更新手段により更新された数値情報を前記第2抽選値として取得することを特徴とする特徴C2又はC3に記載の遊技機。
特徴C4によれば、第1抽選値を取得する契機と第2抽選値を取得する契機とを異なるものとする構成であるため、同じ数値更新手段で更新された数値情報である第1抽選値と第2抽選値とを異なるものとすることができ、2つの異なる抽選値を利用した抽選を実行することができる。
特徴C5.数値情報を更新する第1数値更新手段(第1乱数カウンタ416)と、
数値情報を更新する第2数値更新手段(第2乱数カウンタ417)と、
を備え、
前記第1取得手段は、前記第1数値更新手段により更新された数値情報を前記第1抽選値として取得し、
前記第2取得手段は、前記第2数値更新手段により更新された数値情報を前記第2抽選値として取得することを特徴とする特徴C1乃至C4のいずれか1に記載の遊技機。
特徴C5によれば、第1数値更新手段で更新された数値情報を第1抽選値とするとともに、当該第1数値更新手段とは異なる第2数値更新手段で更新された数値情報を第2抽選値とすることにより、第1抽選値と第2抽選値とが同期しない抽選値となる可能性を高めることができる。そして、第1抽選値及び第2抽選値に基づいて決まる遊技結果が特定の結果に偏らないようにすることができる。
特徴C6.前記抽選実行手段は、
前記第1抽選値を利用した第1抽選処理を実行する第1抽選手段(制御IC148におけるステップS1801~ステップS1806、ステップS1812、及びステップS1813の処理を実行する機能、ステップS2301~ステップS2306の処理を実行する機能)と、
前記第2抽選値を利用した第2抽選処理を実行する第2抽選手段(制御IC148におけるステップS1807~ステップS1811の処理を実行する機能、制御IC148におけるステップS2311~ステップS2315の処理を実行する機能)と、
を備えていることを特徴とする特徴C1乃至C5のいずれか1に記載の遊技機。
特徴C6によれば、抽選によって決定される事項が異なる2つの抽選に対して、第1抽選値と第2抽選値とのそれぞれを利用する構成であるため、単位遊技内で実行可能な抽選の種類を増やして遊技の興趣向上を図ることができる。
特徴C7.前記第1抽選処理及び前記第2抽選処理のうち一方の抽選処理は、他方の抽選処理の結果が特定結果(例えば第1チェリー当選)となった場合に実行されることを特徴とする特徴C6に記載の遊技機。
特徴C7によれば、第1抽選処理の結果に応じて第2抽選処理が実行される場合と、当該第2抽選処理が実行されない場合とがある構成であるため、第1抽選処理と第2抽選処理とを利用して行われる一連の抽選処理に多くのバリエーションを設定することが可能となり、1つの抽選値を利用して行われる抽選と比較して奥の深い演出を実行することができる。
特徴C8.前記一方の抽選処理において前記特定結果となることで前記他方の抽選処理が実行され当該他方の抽選処理において所定結果(例えば第2チェリー当選)となる確率は、前記一方の抽選処理において設定可能な最低の確率よりも低い確率であることを特徴とする特徴C7に記載の遊技機。
特徴C8によれば、一方の抽選処理の結果を受けて実行される他方の抽選処理により所定結果となる確率として、一方の抽選処理において設定可能な最低の確率よりも低い確率が設定されている構成である。発生頻度の低い所定結果を設定することにより、当該所定結果となった場合に遊技者に特別な感情を与えることができるとともに、当該所定結果に対して遊技者に期待させることができるため、遊技の興趣を向上させることができる。
特徴C9.前記抽選実行手段は、
少なくとも前記第1抽選値及び前記第2抽選値を利用してこれら各抽選値の個別のビット数よりも多いビット数の集合抽選値(抽選用乱数)を導出する手段(制御IC148におけるステップS2403の処理を実行する機能)と、
前記集合抽選値を利用して抽選を実行する手段(制御IC148におけるステップS2501~ステップS2507の処理を実行する機能)と、
を備えていることを特徴とする特徴C1乃至C8のいずれか1に記載の遊技機。
特徴C9によれば、各抽選値の個別のビット数よりも多いビット数の集合抽選値を利用する1回の抽選において各結果が発生する確率として、各抽選値を利用する1回の抽選において各結果が発生する最低の確率よりも低い確率を設定することが可能となる。
特徴C10.前記抽選実行手段は、
前記第1抽選値を利用した第1抽選処理を実行する第1抽選手段(制御IC148におけるステップS2701の処理を実行する機能、制御IC148におけるステップS2801の処理を実行する機能)と、
前記第2抽選値を利用した第2抽選処理を実行する第2抽選手段(制御IC148におけるステップS2703の処理を実行する機能、制御IC148におけるステップS2803の処理を実行する機能)と、
を備えていることを特徴とする特徴C9に記載の遊技機。
特徴C10によれば、集合抽選値を利用した抽選とは別に、第1抽選処理と第2抽選処理とのそれぞれが実行される構成である。集合抽選値は第1抽選値と第2抽選値とに基づいて導出された抽選値である。2つの抽選値を取得して3つの抽選値を利用可能な状態とすることにより、2つの抽選値を利用して2つの抽選を行う構成と比較して実行可能な抽選の種類を増加させるとともに、抽選結果のバリエーションを増加させて、遊技の興趣向上を図ることができる。
特徴C11.遊技動作(各リール32L,32M,32Rの回転)が実行される遊技実行手段(制御IC148におけるステップS1710の処理を実行する機能、制御IC148におけるステップS2301の処理を実行する機能、制御IC148におけるステップS2402の処理を実行する機能)と、
前記第1抽選値が取得された後であって前記第2抽選値が取得される前に前記遊技実行手段における前記遊技動作が開始され、前記第2抽選値が取得された後において終了条件が成立した場合に前記遊技動作が終了されるように前記遊技実行手段を制御する遊技制御手段(制御IC148におけるステップS1719の処理を実行する機能、制御IC148におけるステップS2317の処理を実行する機能、制御IC148におけるステップS2405の処理を実行する機能)と、
を備えていることを特徴とする特徴C1乃至C10のいずれか1に記載の遊技機。
特徴C11によれば、第1抽選値が取得された後であって第2抽選値が取得される前に遊技動作が開始される構成であるため、第2抽選値が取得された後に遊技動作が開始される構成と比較して、遊技動作が行われている時間範囲と、実際に遊技結果を決める契機となる動作が行われている時間範囲との差を縮めることができる。これにより、遊技動作の開始タイミングと終了タイミングについて、遊技者が時間のずれを感じる可能性を低減することができる。
特徴C12.前記遊技動作を開始させるべく操作される始動操作手段(スタートレバー41)を備え、
前記所定事象は前記始動操作手段が操作された状態のことであり、
前記遊技制御手段は、前記始動操作手段が操作されたことを少なくとも一の条件として前記遊技動作を開始するように前記遊技実行手段を制御する手段(制御IC148におけるステップS1602~ステップS1605の処理を実行する機能、制御IC148におけるステップS1706~ステップS1710の処理を実行する機能、制御IC148におけるステップS2301及びステップS2302の処理を実行する機能)を備え、
前記第1取得手段は、前記検知手段の検知状態が前記始動操作手段の操作に対応する操作対応状態(スタート検出センサ41aから出力されている検知信号SG2のLOW状態からHI状態へ立ち上がった状態)となったことに基づき前記第1抽選値を取得し、
前記第2取得手段は、前記検知手段の検知状態が前記始動操作手段の非操作に対応する非操作対応状態(スタート検出センサ41aから出力されている検知信号SG2のHI状態からLOW状態へ立ち上がった状態)となったことに基づき前記第2抽選値を取得することを特徴とする特徴C11に記載の遊技機。
特徴C12によれば、1回の始動操作手段を操作する間の異なるタイミングにおいて第1抽選値と第2抽選値とが取得される構成であるため、第1抽選値を取得するタイミングと第2抽選値を取得するタイミングとを共に始動操作手段の操作タイミングが反映されたタイミングとするとともに、第1抽選値と第2抽選値とを同期しない抽選値とすることができる。
特徴C13.前記遊技動作を終了させるべく操作される終了操作手段(ストップボタン42~44)を備え、
前記遊技制御手段は、
前記遊技動作が実行されている状況において前記終了操作手段が操作されたことを少なくとも一の条件として前記遊技動作を終了するように前記遊技実行手段を制御する終了制御手段(制御IC148におけるステップS1719の処理を実行するための機能、制御IC148におけるステップS2317の処理を実行する機能、制御IC148におけるステップS2405の処理を実行する機能)と、
前記第2取得手段により前記第2抽選値が取得された後に前記終了操作手段の操作に対応する制御を可能とする操作対応手段(制御IC148におけるステップS1717及びステップS1718の処理を実行する機能、制御IC148におけるステップS2316の処理を実行する機能、制御IC148におけるステップS2405の処理を実行する機能)と、
を備えていることを特徴とする特徴C12に記載の遊技機。
特徴C13によれば、第2抽選値が取得された後のタイミングにおいて終了操作手段の操作に対応する制御が可能となり、当該タイミング以降に終了操作手段が操作されることを1つの条件として遊技動作が終了する構成であるため、第2抽選値が取得される前に終了操作手段が操作され、当該終了操作手段の操作に基づいて第2抽選値が取得される前に遊技動作が終了する事態を回避することができる。
特徴C14.前記終了制御手段は、前記抽選実行手段の抽選結果に対応する態様で前記遊技動作の終了制御を実行することを特徴とする特徴C13に記載の遊技機。
特徴C14によれば、遊技動作が終了した状態を抽選実行手段の抽選結果に対応する態様とする構成である。これにより、遊技者は遊技動作終了後の遊技実行手段の状態を見て抽選結果を把握することができる。
特徴C15.前記遊技実行手段は絵柄を変動表示する絵柄表示手段(各リール32L,32M,32R)であり、
当該絵柄表示手段にて前記絵柄の変動表示が開始された場合、前記絵柄の変動表示速度が加速される加速期間の後に前記絵柄の変動表示が定速となる定速期間が発生する構成であり、
前記操作対応手段は、前記第2取得手段により前記第2抽選値が取得された後であって前記定速期間となった後に、前記終了操作手段の操作に対応する制御を可能とすることを特徴とする特徴C13又はC14に記載の遊技機。
特徴C15によれば、操作対応手段による終了操作手段の操作に対応する制御が可能となるタイミングを定速期間となった後のタイミングとする構成であるため、定速期間となる前であり、絵柄の変動速度が比較的遅い加速期間に終了操作手段を操作することにより遊技者にとって所望の絵柄を揃えられるという事態を回避することができる。
特徴C16.前記抽選実行手段は、
前記第1抽選値が取得されたことに基づいて前記第2抽選値が取得されていなくても、前記第1抽選値を利用した第1抽選処理を実行する第1抽選手段(制御IC148におけるステップS2302の処理を実行する機能)と、
前記第2抽選値が取得されたことに基づいて当該第2抽選値を利用した第2抽選処理を実行する第2抽選手段(制御IC148におけるステップS2313の処理を実行する機能)と、
を備えていることを特徴とする特徴C11乃至C15のいずれか1に記載の遊技機。
特徴C16によれば、第1抽選値を取得した後、第2抽選値を取得するタイミングとなるまでの待機時間に第1抽選処理を実行することにより、第2抽選値を取得した後の処理負荷を軽減することができる。
なお、特徴C1~C16のいずれか1の構成に対して、特徴A1~A18、特徴B1~B7、特徴C1~C16、特徴D1~D5、特徴E1~E20、特徴F1~F6のうちいずれか1又は複数の構成を適用してもよい。これにより、その組み合わせた構成による相乗的な効果を奏することが可能となる。
上記特徴C群の発明は、以下の課題を解決することが可能である。
遊技機の一種として、パチンコ機やスロットマシン等が知られている。これらの遊技機では、制御装置において各種制御が実行されることで、遊技の進行が制御される。また、制御装置における各種制御の実行に際しては、数値情報が利用される。
例えば、所定の抽選条件が成立したことに基づいて抽選が行われ、当該抽選の結果に応じて遊技者に特典が付与される構成が知られている。この抽選においては、所定の抽選条件が成立した際に、抽選用の数値情報を更新する更新手段から数値情報が取得され、その取得された数値情報が当選情報に対応しているか否かの判定が行われる。また、所定の取得条件が成立したことに基づいて数値情報が取得され、その数値情報を利用して行われる抽選の結果に基づいて特定の演出や報知が行われる構成も知られている。
ここで、上記例示等のような遊技機においては抽選に際しての数値情報の取得が好適に行われる必要があり、この点について未だ改良の余地がある。
<特徴D群>
特徴D1.遊技動作が実行される遊技実行手段(制御IC148におけるステップS1710の処理を実行する機能、制御IC148におけるステップS2301の処理を実行する機能、制御IC148におけるステップS2402の処理を実行する機能)と、
前記遊技動作を開始させるべく操作される始動操作手段(スタートレバー41)と、
前記遊技動作を終了させるべく操作される終了操作手段(ストップボタン42~44)と、
前記始動操作手段が操作されたことを少なくとも一の条件として抽選を実行する抽選実行手段(制御IC148におけるステップS1802~ステップS1812の処理を実行する機能、制御IC148におけるステップ2302~ステップS2306及びステップS2311~ステップS2315の処理を実行する機能、制御IC148におけるステップS2501~ステップS2507の処理を実行する機能)と、
前記始動操作手段が操作されたことを少なくとも一の条件として前記遊技動作が開始され、前記終了操作手段が操作されたことを少なくとも一の条件として前記抽選実行手段による抽選の結果に対応する態様で前記遊技動作が終了されるように前記遊技実行手段を制御する遊技制御手段(制御IC148におけるステップS1719の処理を実行する機能、制御IC148におけるステップS2317の処理を実行する機能、制御IC148におけるステップS2405の処理を実行する機能)と、
を備えた遊技機において、
前記遊技制御手段は、前記始動操作手段が操作されたことに基づいて前記抽選実行手段による抽選が完了していない状況であっても前記遊技動作を開始する開始制御手段(制御IC148におけるステップS1602~ステップS1605の処理を実行する機能、制御IC148におけるステップS1706~ステップS1710の処理を実行する機能、制御IC148におけるステップS2301及びステップS2302の処理を実行する機能)を備えていることを特徴とする遊技機。
特徴D1によれば、始動操作手段の操作に基づいて行われる遊技動作の開始は、抽選実行手段による抽選が完了していない状況であっても実行される構成であるため、抽選実行手段による抽選が完了するまで遊技動作の開始を延期する構成と比較して、始動操作手段の操作タイミングから遊技動作の開始タイミングまでの時間間隔を短縮することができる。これにより、始動操作手段が操作されてから時間差で遊技動作が開始される事態を回避することができる。
特徴D2.前記遊技制御手段は、前記抽選実行手段による抽選が完了した後に前記終了操作手段の操作に対応する制御を可能とする操作対応手段(制御IC148におけるステップS1717及びステップS1718の処理を実行する機能、制御IC148におけるステップS2316の処理を実行する機能、制御IC148におけるステップS2405の処理を実行する機能)を備えていることを特徴とする特徴D1に記載の遊技機。
特徴D2によれば、抽選実行手段による抽選の完了後に終了操作手段の操作に対応する処理が可能となる構成であるため、常に抽選の結果に対応する態様で終了操作手段の操作に対応する処理を実行することができる。これにより、遊技者は遊技動作が終了した状態を見て抽選結果を把握することが可能となる。
特徴D3.前記遊技実行手段は絵柄を変動表示する絵柄表示手段(各リール32L,32M,32R)であり、
当該絵柄表示手段にて前記絵柄の変動表示が開始された場合、前記絵柄の変動表示速度が加速される加速期間の後に前記絵柄の変動表示が定速となる定速期間が発生する構成であり、
前記操作対応手段は、前記抽選実行手段による抽選が完了した後であって前記定速期間となった後に、前記終了操作手段の操作に対応する制御を可能とすることを特徴とする特徴D2に記載の遊技機。
特徴D3によれば、定速期間となった後に終了操作手段の操作に対応する制御が行われる構成であるため、定速期間となる前であり、絵柄の変動速度が比較的遅い加速期間に終了操作手段を操作することにより遊技者にとって所望の絵柄を揃えられるという事態を回避することができる。
特徴D4.前記始動操作手段が操作されたことを検知する検知手段(スタート検出センサ41a)を備え、
前記抽選実行手段は、
前記検知手段の検知状態が前記始動操作手段の操作に対応する操作対応状態(スタート検出センサ41aから出力されている検知信号SG2のLOW状態からHI状態へ立ち上がった状態)となったことに基づき前記第1抽選値を取得する第1取得手段(第1ラッチレジスタ407)と、
前記検知手段の検知状態が前記始動操作手段の非操作に対応する非操作対応状態(スタート検出センサ41aから出力されている検知信号SG2のHI状態からLOW状態へ立ち上がった状態)となったことに基づき前記第2抽選値を取得する第2取得手段(第2ラッチレジスタ408)と、
少なくとも前記第1抽選値を利用した抽選及び前記第2抽選値を利用した抽選を実行する、又は少なくとも前記第1抽選値及び前記第2抽選値の両方を利用した抽選を実行する抽選手段(制御IC148におけるステップS1802~ステップS1812の処理を実行する機能、制御IC148におけるステップ2302~ステップS2306及びステップS2311~ステップS2315の処理を実行する機能、制御IC148におけるステップS2501~ステップS2507の処理を実行する機能)と、
を備え、
前記開始制御手段は、前記第1抽選値が取得された後であって前記第2抽選値が取得される前に前記遊技動作を開始することを特徴とする特徴D1乃至D3のいずれか1に記載の遊技機。
特徴D4によれば、検知手段が操作対応状態となった場合に、当該操作対応状態の開始タイミングに基づいて第1抽選値が取得されるとともに、当該操作対応状態の終了タイミングに基づいて第2抽選値が取得される構成であり、第1抽選値が取得された後であって第2抽選値が取得される前に遊技動作を開始する構成であるため、第2抽選値が取得された後に遊技動作が開始される構成と比較して、操作対応状態の開始タイミングと遊技動作の開始タイミングとの間に、遊技者が時間のずれを感じる可能性を低減することができる。
特徴D5.前記抽選手段は、
前記第1抽選値が取得されたことに基づいて前記第2抽選値が取得されていなくても、前記第1抽選値を利用した第1抽選処理を実行する第1抽選手段(制御IC148におけるステップS2302の処理を実行する機能)と、
前記第2抽選値が取得されたことに基づいて当該第2抽選値を利用した第2抽選処理を実行する第2抽選手段(制御IC148におけるステップS2313の処理を実行する機能)と、
を備えていることを特徴とする特徴D4に記載の遊技機。
特徴D5によれば、第1抽選値を取得した後、第2抽選値を取得するタイミングとなるまでの待機時間に第1抽選処理を実行することにより、第2抽選値を取得した後の処理負荷を軽減することができる。
なお、特徴D1~D5のいずれか1の構成に対して、特徴A1~A18、特徴B1~B7、特徴C1~C16、特徴D1~D5、特徴E1~E20、特徴F1~F6のうちいずれか1又は複数の構成を適用してもよい。これにより、その組み合わせた構成による相乗的な効果を奏することが可能となる。
上記特徴D群の発明は、以下の課題を解決することが可能である。
遊技機の一種として、パチンコ機やスロットマシン等が知られている。これらの遊技機では、制御装置において各種制御が実行されることで、遊技の進行が制御される。また、制御装置における各種制御の実行に際しては、数値情報が利用される。
例えば、所定の抽選条件が成立したことに基づいて抽選が行われ、当該抽選の結果に応じて遊技者に特典が付与される構成が知られている。この抽選においては、所定の抽選条件が成立した際に、抽選用の数値情報を更新する更新手段から数値情報が取得され、その取得された数値情報が当選情報に対応しているか否かの判定が行われる。また、所定の取得条件が成立したことに基づいて数値情報が取得され、その数値情報を利用して行われる抽選の結果に基づいて特定の演出や報知が行われる構成も知られている。
ここで、上記例示等のような遊技機においては遊技が円滑に行われる必要があり、この点について未だ改良の余地がある。
<特徴E群>
特徴E1.遊技動作(各リール32L,32M,32Rの回転)が実行される遊技実行手段(リールユニット31)と、
前記遊技動作を開始させるべく操作される始動操作手段(スタートレバー41)と、
数値情報を更新して更新後の数値情報を記憶する数値更新手段(更新回路101)と、
数値情報を記憶可能な所定記憶手段(第2ラッチレジスタ408)と、
前記数値更新手段に記憶されている数値情報を所定数値情報(例えば第2乱数)として前記所定記憶手段に記憶させる記憶実行手段(制御IC148における取得信号立ち上げ処理を実行する機能、第2管理回路404における第2ラッチレジスタ408に対してラッチ信号を送信する機能)と、
前記所定記憶手段に記憶されている前記所定数値情報を用いて所定判定処理を実行する所定判定手段(制御IC148におけるステップS3806の処理を実行する機能、制御IC148におけるステップS4501~ステップS4507の処理を実行する機能、制御IC148におけるステップS4601~ステップS4606の処理を実行する機能)と、
を備えた遊技機において、
前記記憶実行手段は、所定契機(リール32L,32M,32Rの停止完了、ストップボタン42~44の操作、待機時間の経過、遊技媒体の払出し終了、仮想メダルの払出し終了)が発生したことを少なくとも一の条件として前記数値更新手段に記憶されている数値情報を前記所定数値情報として前記所定記憶手段に記憶させるものであり、
前記所定契機は、前記始動操作手段の操作以外のものであることを特徴とする遊技機。
特徴E1によれば、所定契機が発生するタイミングに応じて所定記憶手段に記憶される所定数値情報が変わり、当該所定数値情報を用いて実行される所定判定処理の結果に影響する。所定数値情報は、始動操作手段の操作タイミング以外のタイミングで所定記憶手段に記憶されるため、始動操作手段の操作とは異なる所定契機の発生タイミングに応じて所定判定の結果が変化する遊技機とすることができる。
特徴E2.遊技動作(各リール32L,32M,32Rの回転)が実行される遊技実行手段(リールユニット31)と、
前記遊技動作を開始させるべく操作される始動操作手段(スタートレバー41)と、
前記遊技動作を終了させるべく操作される終了操作手段(ストップボタン42~44)と、
前記始動操作手段が操作されたことに基づいて前記遊技動作が開始され、前記終了操作手段が操作されたことに基づいて前記遊技動作が終了されることを遊技回の1回とした場合に、各遊技回において前記遊技動作の実行制御を行う遊技回制御手段(制御IC148におけるステップS207の処理を実行する機能、制御IC148における第1リール制御処理を実行する機能、制御IC148における第2リール制御処理を実行する機能)と、
を備えた遊技機において、
数値情報を更新して更新後の数値情報を記憶する数値更新手段(更新回路101)と、
数値情報を記憶可能な所定記憶手段(第2ラッチレジスタ408)と、
所定契機が発生した場合に、前記数値更新手段に記憶されている数値情報を所定数値情報(第2乱数)として前記所定記憶手段に記憶させる記憶実行処理を行う記憶実行手段(制御IC148における取得信号立ち上げ処理を実行する機能、第2管理回路404における第2ラッチレジスタ408に対してラッチ信号を送信する機能)と、
所定の遊技回において当該所定の遊技回よりも前に前記所定記憶手段に記憶された前記所定数値情報を用いて所定判定処理を実行する所定判定手段(制御IC148、制御IC148におけるステップS3806~ステップS3814の処理を実行する機能)と、
を備えていることを特徴とする遊技機。
特徴E2によれば、所定の遊技回において所定判定処理に利用される所定数値情報は、当該所定の遊技回以前に既に所定記憶手段に記憶されている。このため、所定の遊技回において、所定判定処理を実行する前に記憶実行処理を行う必要がない。これにより、所定判定処理を実行する前に所定数値情報が所定記憶手段に記憶されるまで待機する時間が生じない構成とすることができる。各遊技回において、所定判定処理の実行タイミングに関する制約を減らすことにより、所定判定処理の実行タイミングに関する自由度を高めることができる。これにより、各遊技回において実行可能な処理のバリエーションを増加させて、遊技の興趣向上を図ることが可能となる。
特徴E3.前記始動操作手段が操作されたことに基づいて前記遊技動作が開始されてから前記終了操作手段が操作されたことに基づいて前記遊技動作が終了されるまでの一の前記遊技動作に対応する対応処理を実行する対応実行手段(制御IC148、制御IC148におけるステップS3806~ステップS3814の処理を実行する機能)を備え、
前記所定契機は、前記始動操作手段が操作されたことに基づいて前記遊技動作が開始されてから前記対応処理が終了するまでの一の遊技回中に発生するものであることを特徴とする特徴E2に記載の遊技機。
特徴E3によれば、各遊技回にて所定契機が発生したことを少なくとも一の条件として所定記憶手段に記憶される所定数値情報が次回以降の遊技回にて所定判定処理に用いられる。始動操作手段の操作は、遊技者により任意のタイミングで行われるものであり、遊技回は当該始動操作手段の操作により開始される。所定契機の発生タイミングを遊技回中に限定することにより、各所定契機の発生タイミングが遊技者の任意の操作タイミングに影響されるものとし、所定契機の発生間隔を不定なものとすることができる。
特徴E4.前記記憶実行手段は、前記所定記憶手段に記憶されている前記所定数値情報がクリアされた場合、前記始動操作手段の操作が可能となる前に、前記数値更新手段に記憶されている数値情報を前記所定数値情報として前記所定記憶手段に記憶させる手段(制御IC148におけるステップS3705、ステップS3706、ステップS3708、及びステップS3709の処理を実行する機能)を備えていることを特徴とする特徴E2又はE3に記載の遊技機。
特徴E4によれば、所定記憶手段に記憶されている所定数値情報がクリアされた後、最初の始動操作手段の操作を契機として実行される所定判定処理においても、当該所定判定処理の実行契機となった始動操作手段の操作以前に所定記憶手段に記憶された所定数値情報を用いることが可能となる。
特徴E5.数値情報を記憶可能な情報記憶手段(第1ラッチレジスタ407)と、
前記始動操作手段が操作されたことを契機として、当該始動操作手段の操作タイミングに応じた数値情報を判定用数値情報(第1乱数)として前記情報記憶手段に記憶させる判定記憶実行手段(制御IC148におけるステップS1605の処理を実行する機能、制御IC148におけるステップS1707の処理を実行する機能)と、
前記情報記憶手段に記憶された前記判定用数値情報を利用して、今回の前記始動操作手段の操作に対応する役の当否を判定する当否判定手段(制御IC148におけるステップS1801~ステップS1806の処理を実行する機能)と、
を備え、
前記所定契機は、前記遊技動作が開始された後に発生するものであることを特徴とする特徴E2乃至E4のいずれか1に記載の遊技機。
特徴E5によれば、始動操作手段が操作されたことを契機として役の当否判定が行われる構成において、今回の遊技回にて実行される所定判定処理には、前回以前の遊技回にて所定記憶手段に記憶された所定数値情報が用いられる。各遊技回において、役の当否判定の前に記憶実行処理を行う必要がないため、役の当否判定の実行タイミングを遅らせることなく、所定数値情報を利用可能とすることができる。
特徴E6.前記情報記憶手段に記憶される前記判定用数値情報は、前記数値更新手段により更新されて記憶されていた数値情報であることを特徴とする特徴E5に記載の遊技機。
特徴E6によれば、所定数値情報及び判定用数値情報の両方を共通の数値更新手段から取得する構成であるため、所定数値情報を取得可能とするための数値更新手段、及び判定用数値情報を取得可能とするための数値更新手段を個別に備える構成と比較して、数値更新手段の数を減らすことができる。
所定数値情報の記憶タイミングと判定用数値情報の記憶タイミングとは異なるものであるが、当該2つのタイミングの間に十分な更新時間が確保されない場合には、一の始動操作手段の操作に対応して行われる所定判定処理の結果と、役の当否判定の結果との組合せが偏ったものとなる可能性がある。これに対して、始動操作手段が操作された場合に行われる役の判定処理には今回の始動操作手段の操作後に記憶された判定用数値情報が用いられるとともに、当該始動操作手段の操作に対応して行われる所定判定処理には今回の始動操作手段の操作以前に記憶された所定数値情報が用いられる構成である。このため、一の始動操作手段の操作を契機として取得される所定数値情報の記憶タイミングと、判定用数値情報の記憶タイミングとの間に十分な更新時間が確保されない場合においても、一の始動操作手段の操作に対応して行われる所定判定処理の結果と、役の当否判定の結果との組合せが偏ったものとなることを回避できる。
特徴E7.前記遊技動作の終了態様に応じて所定役(例えばベル役)への入賞が成立したか否かについて判定する入賞判定手段(制御IC148におけるステップS3913の処理を実行する機能、制御IC148におけるステップS4010の処理を実行する機能、制御IC148におけるステップS4111の処理を実行する機能、制御IC148におけるステップS4305及びステップS4306の処理を実行する機能)を備え、
前記記憶実行手段は、前記所定役への入賞が成立しなかった場合には第1記憶タイミングにて前記記憶実行処理を実行し、前記所定役への入賞が成立した場合には前記第1記憶タイミングとは異なる第2記憶タイミングにて前記記憶実行処理を実行することを特徴とする特徴E2乃至E6のいずれか1に記載の遊技機。
特徴E7によれば、所定役への入賞成立の有無により必要な処理数が変化する。所定役への入賞が成立した場合には当該入賞成立に対応する処理を実行する必要が生じる。記憶実行処理の実行タイミングが固定されている場合には、所定役への入賞が成立した場合における記憶実行処理の実行タイミングが処理負荷の大きなタイミングとなり、処理負荷のピークを押し上げる可能性がある。所定数値情報が記憶されてから利用されるまでには十分な時間があるため、所定数値情報の記憶タイミングに関する自由度は高い。このため、所定数値情報の記憶タイミングを各状況に応じて処理負荷の小さいタイミングとすることにより処理負荷のピークが上昇することを抑制できる。
特徴E8.前記遊技動作の終了態様が所定終了態様となったことを一の条件として、遊技者に有利な特典を付与する付与手段(制御IC148におけるステップS1720の処理を実行する機能、制御IC148におけるステップS3809の処理を実行する機能、制御IC148におけるステップS4210の処理を実行する機能、制御IC148におけるステップS4401~ステップS4409の処理を実行する機能)を備え、
前記記憶実行手段は、
前記遊技動作の終了態様が前記所定終了態様とならなかった場合に、前記所定契機が発生したことを少なくとも一の条件として前記記憶実行処理を実行する手段(制御IC148におけるステップS4309の処理を実行する機能)と、
前記遊技動作の終了態様が前記所定終了態様となった場合、前記付与手段により前記特典が付与されたことを少なくとも一の条件として前記記憶実行処理を実行する付与後記憶手段(制御IC148におけるステップS4410の処理を実行する機能)と、
を備えていることを特徴とする特徴E2乃至E7のいずれか1に記載の遊技機。
特徴E8によれば、遊技動作の終了態様が所定終了態様となった場合には、特典を付与するための処理を実行する必要が生じる。この場合においても、特典付与を行わない場合と同じ所定契機が発生したことに基づいて記憶実行処理を実行する構成では、記憶実行処理と特典を付与するための処理とが重なって処理負荷のピークが押し上げられたり、特典を付与するための処理が遅れたりする可能性がある。各遊技回にて記憶される所定数値情報は次回以降の遊技回にて利用される数値情報であるため、所定数値情報の記憶タイミングに関する自由度は高い。記憶実行処理の実行タイミングを各状況に応じて処理負荷の小さいタイミングとすることにより、処理負荷のピーク上昇を抑制するとともに特典付与の遅延を回避することができる。
特徴E9.前記付与手段は、前記特典として、遊技者に対して前記所定終了態様に対応する遊技媒体(メダル)を払い出す払出手段(ホッパ装置53、制御IC148におけるステップS4407の処理を実行する機能)を備えており、
前記付与後記憶手段は、前記払出手段により前記遊技媒体の払出しが行われたことを少なくとも一の条件として前記記憶実行処理を実行する手段(制御IC148におけるステップS4407~ステップS4411の処理を実行する機能)を備えていることを特徴とする特徴E8に記載の遊技機。
特徴E9によれば、遊技媒体の払出しが行われる場合には、所定数値情報の記憶タイミングを遊技媒体の払出し後のタイミングとすることにより、処理負荷のピーク上昇を抑制することができるとともに、遊技媒体の払出しの遅延を回避することができる。
特徴E10.前記付与手段は、前記特典として、遊技者に対して前記所定終了態様に対応する遊技媒体(メダル)を仮想遊技媒体(仮想メダル)として付与する仮想媒体付与手段(制御IC148におけるステップS4401~ステップS4406の処理を実行する機能)を備えており、
前記付与後記憶手段は、前記仮想媒体付与手段により前記仮想遊技媒体が付与されたことを少なくとも一の条件として前記記憶実行処理を実行する手段(制御IC148におけるステップS4406及びステップS4410の処理を実行する機能)を備えていることを特徴とする特徴E8又はE9に記載の遊技機。
特徴E10によれば、仮想遊技媒体の付与が行われる場合には、所定数値情報の記憶タイミングを仮想遊技媒体の付与後のタイミングとすることにより、処理負荷のピーク上昇を抑制することができるとともに仮想遊技媒体の付与の遅延を回避することができる。
特徴E11.前記遊技実行手段は、
前記始動操作手段が操作されたことを少なくとも一の条件として絵柄を変動表示する手段(各リール32L,32M,32R、制御IC148におけるステップS207の処理を実行する機能)を備えており、
前記所定契機は、前記絵柄の変動表示中に発生する契機であることを特徴とする特徴E2乃至E10のいずれか1に記載の遊技機。
特徴E11によれば、遊技者に対して絵柄が変動表示されている状態において記憶実行処理を実行する構成であるため、記憶実行処理内で所定数値情報を記憶するための待機時間が生じたとしても、当該待機時間の発生が原因となって遊技者に違和感を与える可能性が低減されている。
所定数値情報の記憶タイミングを遊技者による始動操作手段の操作タイミングに応じて変化させることができる。記憶実行処理が実行される間隔を不定なものとすることにより、記憶実行処理にて記憶される所定数値情報が前後に行われる記憶実行処理にて記憶される所定数値情報と偏った関係となることを回避できる。
特徴E12.前記所定契機は、前記終了操作手段が操作されたことを少なくとも一の条件として発生する契機であることを特徴とする特徴E2乃至E11のいずれか1に記載の遊技機。
特徴E12によれば、終了操作手段の操作は遊技者により任意のタイミングで行われる。このため、記憶実行処理が実行される間隔を不定なものとすることができる。これにより、記憶実行処理にて記憶される所定数値情報が前後に行われる記憶実行処理にて記憶される所定数値情報と特定の関係となることを回避できる。
特徴E13.前記終了操作手段が操作された場合に前記遊技動作を終了させるための動作終了処理を実行する動作終了手段(制御IC148におけるステップS1719の処理を実行するための機能、制御IC148におけるステップS2317の処理を実行する機能、制御IC148におけるステップS2405の処理を実行する機能)を備え、
前記所定契機は、前記動作終了処理が終了したことであることを特徴とする特徴E12に記載の遊技機。
特徴E13によれば、遊技動作終了処理が終了してから始動操作手段が操作されるまでの処理負荷が小さいタイミングにおいて記憶実行処理を実行することにより、記憶実行処理が他の処理に与える影響を最小限のものとすることができる。
特徴E14.前記始動操作手段が操作されたことに基づいて前記遊技動作が開始されてから前記終了操作手段が操作されたことに基づいて前記遊技動作が終了されるまでの一の前記遊技動作に対応する対応処理を実行する対応実行手段(制御IC148、制御IC148におけるステップS3806~ステップS3814の処理を実行する機能)を備え、
前記所定契機は、前記始動操作手段が操作されたことに基づいて前記遊技動作が開始されてから前記対応処理が終了するまでの一の遊技回中に複数回発生するものであり、
前記記憶実行手段は、前記所定契機が発生する度に前記記憶実行処理を実行するものであり、
前記所定記憶手段は、一の遊技回において前記記憶実行手段が前記所定記憶手段に記憶させる複数の前記所定数値情報を記憶するために複数の記憶領域を備えており、
前記所定判定手段は、前記所定記憶手段の複数の前記記憶領域に記憶されている複数の前記所定数値情報を利用して前記所定判定処理を実行することを特徴とする特徴E2乃至E13のいずれか1に記載の遊技機。
特徴E14によれば、一の遊技回にて利用可能な数値情報の数を増やすことにより、設定可能な役の種類を増やしたり、実行可能な演出の種類を増やしたりして、遊技の興趣向上を図ることができる。また、所定数値情報は各遊技回の開始タイミングにおいて既に所定記憶手段に記憶されている。このため、各遊技回において利用する所定数値情報の数が複数に増えても、複数の所定数値情報を取得するために待機する時間が発生して役の抽選や演出の実行などが遅れることを回避できる。
特徴E15.前記所定記憶手段は、
数値情報を記憶可能な第1所定記憶手段と、
数値情報を記憶可能であり、前記第1所定記憶手段とは異なる第2所定記憶手段と、
を備えており、
前記所定判定手段は、一の前記始動操作手段の操作に対応して、今回の前記始動操作手段の操作以前に実行された前記記憶実行処理により前記第1所定記憶手段に記憶された前記所定数値情報と、今回の前記始動操作手段の操作以前に実行された前記記憶実行処理により前記第2所定記憶手段に記憶された前記所定数値情報と、を利用して前記所定判定処理を実行することを特徴とする特徴E2乃至E14のいずれか1に記載の遊技機。
特徴E15によれば、一の始動操作手段の操作に対応して行われる処理にて利用可能であり、当該始動操作手段の操作タイミングにおいて既に所定記憶手段に記憶されている所定数値情報の数を増やすことができる。これにより、設定可能な役の種類や実行可能な演出の種類を増やして遊技の興趣向上を図ることができる。
特徴E16.前記所定契機は、一の前記始動操作手段の操作に対応して発生する第1所定契機(例えば1つ目のストップボタン42~44の操作)及び第2所定契機(例えば2つ目のストップボタン42~44の操作)を含むものであり、
前記記憶実行手段は、
前記第1所定契機が発生したことを少なくとも一の条件として前記記憶実行処理を実行することにより前記所定数値情報を前記第1所定記憶手段に記憶させる手段と、
前記第2所定契機が発生したことを少なくとも一の条件として前記記憶実行処理を実行することにより前記所定数値情報を前記第2所定記憶手段に記憶させる手段と、
を備えていることを特徴とする特徴E15に記載の遊技機。
特徴E16によれば、始動操作手段の操作タイミングにおいて既に所定記憶手段に記憶されている2つの所定数値情報は、今回の始動操作手段の操作以前の一の始動操作手段の操作に対応して記憶された数値情報である。過去の一の始動操作手段の操作に対応して記憶された2つの数値情報を利用可能とすることにより、一の始動操作手段に対応させて設定可能な役の種類や実行可能な演出の種類を増やして遊技の興趣向上を図ることができる。
特徴E17.数値情報を記憶可能な特定記憶手段(第1ラッチレジスタ407)と、
前記始動操作手段が操作されたことを少なくとも一の条件として、今回の前記始動操作手段の操作タイミングに応じた数値情報を特定数値情報(第1乱数)として前記特定記憶手段に記憶させる手段(制御IC148におけるステップS1605の処理を実行する機能、制御IC148におけるステップS1707の処理を実行する機能)と、
前記始動操作手段が操作されたことに基づいて前記特定数値情報が前記特定記憶手段に記憶されたことを少なくとも一の条件として、今回の前記始動操作手段の操作を契機として前記特定記憶手段に記憶された前記特定数値情報を用いて特定処理を実行する手段(制御IC148におけるステップS1801~ステップS1806の処理を実行する機能)と、
を備えていることを特徴とする特徴E2乃至E16のいずれか1に記載の遊技機。
特徴E17によれば、一の始動操作手段の操作に対応して行われる処理において、今回の始動操作手段の操作後に記憶された特定数値情報と、今回の始動操作手段の操作以前に記憶された所定数値情報とを利用することができる。一の始動操作手段の操作に対応して行われる処理にて利用可能な数値情報の数を増やすことにより、設定可能な役の種類や実行可能な演出の種類などを増加させて、遊技の興趣向上を図ることができる。
一の始動操作手段の操作に対応して行われる処理に用いられる所定数値情報の記憶タイミングと特定数値情報の記憶タイミングとの間には十分な更新時間が確保されているため、当該2つ数値情報の組合せが偏ったものとなることを回避できる。
特徴E18.前記特定処理は、当該特定処理の実行契機となった前記始動操作手段の操作に対応する役の当否を判定するものであり、
前記所定判定処理は、前記特定処理の結果に応じて実行される演出の種類を決定する処理(制御IC148におけるステップS4509~ステップS4511の処理)であることを特徴とする特徴E17に記載の遊技機。
特徴E18によれば、所定数値情報を利用して演出が決定される構成とすることにより、特定処理の結果に対応して実行される演出のバリエーションを増やし、遊技の興趣向上を図ることができる。
特徴E19.前記特定数値情報を利用して役に関する第1当否判定を実行する手段(制御IC148におけるステップS1801~ステップS1806の処理を実行する機能)を備え、
前記所定判定処理は、前記第1当否判定の結果が所定判定結果(第1チェリー当選)となった場合に行われる役に関する第2当否判定の処理(制御IC148におけるステップS1807~ステップS1809の処理)であることを特徴とする特徴E17に記載の遊技機。
特徴E19によれば、第2当否判定において当選し得る役の発生確率を、特定数値情報のみを用いて行う役の当否判定において設定可能な発生確率よりも低く設定することができる。発生確率の低い役を設定することにより、当該役への当選が発生した場合の特別感を高め、遊技の興趣向上を図ることができる。
特徴E20.前記所定契機は、遊技者による所定操作(スタートレバー41の操作、ストップボタン42~44の操作)が行われた後、遊技状況に応じて異なるタイミングで発生する契機であることを特徴とする特徴E2乃至E19のいずれか1に記載の遊技機。
特徴E20によれば、同じタイミングで所定操作が行われたとしても、当該所定操作を契機として所定記憶手段に記憶される所定数値情報は遊技状況に応じて異なるものとなる可能性がある。一定の間隔で所定操作が行われたとしても、所定判定処理の結果を異なるものとすることにより、連続した複数回の所定判定処理の結果の組合せが偏ったものとなることを回避できる。
なお、特徴E1~E20のいずれか1の構成に対して、特徴A1~A18、特徴B1~B7、特徴C1~C16、特徴D1~D5、特徴E1~E20、特徴F1~F6のうちいずれか1又は複数の構成を適用してもよい。これにより、その組み合わせた構成による相乗的な効果を奏することが可能となる。
上記特徴E群の発明は、以下の課題を解決することが可能である。
遊技機の一種として、パチンコ機やスロットマシン等が知られている。これらの遊技機では、制御装置において各種制御が実行されることで、遊技の進行が制御される。また、制御装置における各種制御の実行に際しては、数値情報が利用される。
例えば、所定の抽選条件が成立したことに基づいて抽選が行われ、当該抽選の結果に応じて遊技者に特典が付与される構成が知られている。この抽選においては、所定の抽選条件が成立した際に、抽選用の数値情報を更新する更新手段から数値情報が取得され、その取得された数値情報が当選情報に対応しているか否かの判定が行われる。また、所定の取得条件が成立したことに基づいて数値情報が取得され、その数値情報を利用して行われる抽選の結果に基づいて特定の演出や報知が行われる構成も知られている。
ここで、上記例示等のような遊技機においては抽選に際しての数値情報の取得が好適に行われる必要があり、この点について未だ改良の余地がある。
<特徴F群>
特徴F1.数値情報を更新して更新後の数値情報を記憶する数値更新手段(更新回路101)と、
数値情報を記憶可能な所定記憶手段(第2ラッチレジスタ408)と、
遊技者による所定操作(スタートレバー41の操作、ストップボタン42~44の操作)が行われた後、遊技状況に応じて異なるタイミングで発生する所定契機が発生したことを少なくとも一の条件として、前記数値更新手段に記憶されている数値情報を所定数値情報(第2乱数)として前記所定記憶手段に記憶させる記憶実行処理を行う記憶実行手段(制御IC148における取得信号立ち上げ処理を実行する機能、第2管理回路404における第2ラッチレジスタ408に対してラッチ信号を送信する機能)と、
前記所定記憶手段に記憶されている前記所定数値情報を用いて所定判定処理を実行する所定判定手段(制御IC148、制御IC148におけるステップS3806~ステップS3814の処理を実行する機能)と、
を備えていることを特徴とする遊技機。
特徴F1によれば、同じタイミングで所定操作が行われたとしても、当該所定操作を契機として所定記憶手段に記憶される所定数値情報は遊技状況に応じて異なるものとなることがある。所定契機の発生タイミングを特定しづらいものとすることにより、所定判定処理に関する不正を実行しづらい構成とすることができる。所定契機を狙ったタイミングで発生させて所定判定処理の結果を所望の結果とするような不正が行われる可能性を低減することができる。
特徴F2.遊技動作(全リール32L,32M,32Rの回転)が実行される遊技実行手段(リールユニット31)と、
前記遊技動作を終了させるべく操作される終了操作手段(ストップボタン42~44)と、
を備え、
前記所定操作は、前記終了操作手段に対する操作のことであることを特徴とする特徴F1に記載の遊技機。
特徴F2によれば、終了操作手段に対する操作が行われてから記憶実行処理が実行されるまでの時間間隔を特定しづらいものとすることができる。有利な結果を得るために終了操作手段の操作タイミングを不正に制御する不正が行われる可能性を低減することができる。
特徴F3.前記遊技動作の終了態様に応じて所定役(例えばベル役)への入賞が成立したか否かについて判定する入賞判定手段(制御IC148におけるステップS3913の処理を実行する機能、制御IC148におけるステップS4010の処理を実行する機能、制御IC148におけるステップS4111の処理を実行する機能、制御IC148におけるステップS4305及びステップS4306の処理を実行する機能)を備え、
前記記憶実行手段は、前記所定役への入賞が成立しなかった場合には第1記憶タイミングにて前記記憶実行処理を実行し、前記所定役への入賞が成立した場合には前記第1記憶タイミングとは異なる第2記憶タイミングにて前記記憶実行処理を実行することを特徴とする特徴F2に記載の遊技機。
特徴F3によれば、所定役への入賞成立の有無により必要な処理数が変化する。所定役への入賞が成立した場合には当該入賞成立に対応する処理を実行する必要が生じる。記憶実行処理の実行タイミングが固定されている場合には、所定役への入賞が成立した場合における記憶実行処理の実行タイミングが処理負荷の大きなタイミングとなり、処理負荷のピークを押し上げる可能性がある。入賞成立の有無に応じて記憶実行処理の実行タイミングが異なるものとなる構成とすることにより、所定判定処理に対する不正を防止できるとともに、処理負荷のピークが上昇することを抑制できる。
特徴F4.前記遊技動作の終了態様が所定終了態様となったことを一の条件として、遊技者に有利な特典を付与する付与手段(制御IC148におけるステップS1720の処理を実行する機能、制御IC148におけるステップS3809の処理を実行する機能、制御IC148におけるステップS4210の処理を実行する機能、制御IC148におけるステップS4401~ステップS4409の処理を実行する機能)を備え、
前記記憶実行手段は、
前記遊技動作の終了態様が前記所定終了態様とならなかった場合に、前記所定契機が発生したことを少なくとも一の条件として前記記憶実行処理を実行する手段(制御IC148におけるステップS4309の処理を実行する機能)と、
前記遊技動作の終了態様が前記所定終了態様となった場合、前記付与手段により前記特典が付与されたことを少なくとも一の条件として前記記憶実行処理を実行する付与後記憶手段(制御IC148におけるステップS4410の処理を実行する機能)と、
を備えていることを特徴とする特徴F2又はF3に記載の遊技機。
特徴F4によれば、特典付与の有無に応じて記憶実行処理の実行タイミングが異なるものとなる構成とすることにより、所定判定処理に対する不正の防止を図ることができる。また、遊技動作の終了態様が所定終了態様となった場合には、特典を付与するための処理を実行する必要が生じる。この場合においても、特典付与を行わない場合と同じ所定契機が発生したことに基づいて記憶実行処理を実行する構成では、記憶実行処理と特典を付与するための処理とが重なって処理負荷のピークが押し上げられたり、特典を付与するための処理が遅れたりする可能性がある。これに対して、記憶実行処理の実行タイミングを各状況に応じて処理負荷の小さいタイミングとすることにより、処理負荷のピーク上昇を抑制するとともに特典付与の遅延を回避することができる。
特徴F5.前記付与手段は、前記特典として、遊技者に対して前記所定終了態様に対応する遊技媒体(メダル)を払い出す払出手段(ホッパ装置53、制御IC148におけるステップS4407の処理を実行する機能)を備えており、
前記付与後記憶手段は、前記払出手段により前記遊技媒体の払出しが行われたことを少なくとも一の条件として前記記憶実行処理を実行する手段(制御IC148におけるステップS4407~ステップS4411の処理を実行する機能)を備えていることを特徴とする特徴F4に記載の遊技機。
特徴F5によれば、遊技媒体の払出しの有無に応じて記憶実行処理の実行タイミングが異なるものとなる構成とすることにより、所定判定処理に対する不正の防止を図ることができる。遊技媒体の払出しが行われる場合には、所定数値情報の記憶タイミングを遊技媒体の払出し後のタイミングとすることができる。これにより、処理負荷のピーク上昇を抑制することができるとともに、遊技媒体の払出しの遅延を回避することができる。
特徴F6.前記付与手段は、前記特典として、遊技者に対して前記所定終了態様に対応する遊技媒体(メダル)を仮想遊技媒体(仮想メダル)として付与する仮想媒体付与手段(制御IC148におけるステップS4401~ステップS4406の処理を実行する機能)を備えており、
前記付与後記憶手段は、前記仮想媒体付与手段により前記仮想遊技媒体が付与されたことを少なくとも一の条件として前記記憶実行処理を実行する手段(制御IC148におけるステップS4406及びステップS4410の処理を実行する機能)を備えていることを特徴とする特徴F4又はF5に記載の遊技機。
特徴F6によれば、仮想遊技媒体の払出しの有無に応じて記憶実行処理の実行タイミングが異なるものとなる構成とすることにより、所定判定処理に対する不正の防止を図ることができる。仮想遊技媒体の付与が行われる場合には、所定数値情報の記憶タイミングを仮想遊技媒体の付与後のタイミングとすることができる。これにより、処理負荷のピーク上昇を抑制することができるとともに仮想遊技媒体の付与の遅延を回避することができる。
なお、特徴F1~F6のいずれか1の構成に対して、特徴A1~A18、特徴B1~B7、特徴C1~C16、特徴D1~D5、特徴E1~E20、特徴F1~F6のうちいずれか1又は複数の構成を適用してもよい。これにより、その組み合わせた構成による相乗的な効果を奏することが可能となる。
上記特徴F群の発明は、以下の課題を解決することが可能である。
遊技機の一種として、パチンコ機やスロットマシン等が知られている。これらの遊技機では、制御装置において各種制御が実行されることで、遊技の進行が制御される。また、制御装置における各種制御の実行に際しては、数値情報が利用される。
例えば、所定の抽選条件が成立したことに基づいて抽選が行われ、当該抽選の結果に応じて遊技者に特典が付与される構成が知られている。この抽選においては、所定の抽選条件が成立した際に、抽選用の数値情報を更新する更新手段から数値情報が取得され、その取得された数値情報が当選情報に対応しているか否かの判定が行われる。また、所定の取得条件が成立したことに基づいて数値情報が取得され、その数値情報を利用して行われる抽選の結果に基づいて特定の演出や報知が行われる構成も知られている。
ここで、上記例示等のような遊技機においては抽選に際しての数値情報の取得が好適に行われる必要があり、この点について未だ改良の余地がある。
以下に、以上の各特徴を適用し得る遊技機の基本構成を示す。
パチンコ遊技機:遊技者が操作する操作手段と、その操作手段の操作に基づいて遊技球を発射する遊技球発射手段と、その発射された遊技球を所定の遊技領域に導く球通路と、遊技領域内に配置された各遊技部品とを備え、それら各遊技部品のうち所定の通過部を遊技球が通過した場合に遊技者に特典を付与する遊技機。
スロットマシン等の回胴式遊技機:始動操作手段の操作に基づき周回体の回転を開始させ、停止操作手段の操作に基づき周回体の回転を停止させ、その停止後の絵柄に応じて遊技者に特典を付与する遊技機。
10…スロットマシン、32L,32M,32R…リール、31…リールユニット、41…スタートレバー、41a…スタート検出センサ、42~44…ストップボタン、53…ホッパ装置、66…画像表示装置、101…更新回路、102…ラッチレジスタ、103…コントロール回路、113…ラッチ済みステータス、114…コントロール側CPU、148…制御IC、245…作動口入賞検知センサ、271…制御IC、304…コントロール側CPU、404…第2管理回路、407…第1ラッチレジスタ、408…第2ラッチレジスタ、416…第1乱数カウンタ、417…第2乱数カウンタ、SG1,SG2,SG4…検知信号、TA1,TB1,TB11…入力端子。

Claims (1)

  1. 数値情報を更新する数値更新手段と、
    第1契機が発生したことに基づいて、前記数値更新手段により更新された数値情報を取得記憶手段に記憶させる記憶実行手段と、
    第2契機が発生したことに基づいて、前記取得記憶手段に記憶されている数値情報を利用した特別処理を実行する制御手段と、
    を備えた遊技機において、
    前記記憶実行手段は、
    前記第1契機が発生して前記取得記憶手段に前記数値情報を記憶させた場合に取得済み情報を設定する情報設定手段と、
    前記取得済み情報が既に設定されている状況において前記第1契機が再度発生した場合、前記取得記憶手段に記憶されている数値情報をその時点において前記数値更新手段により更新されている数値情報に書き換える手段と、
    を備え、
    前記制御手段は、
    監視タイミングとなる度に前記第2契機が発生したか否かを判定する判定手段と、
    当該判定手段により前記第2契機が発生していると判定された場合において前記取得済み情報が設定されていることを少なくとも一の条件として前記特別処理を実行する制御実行手段と、
    を備えていることを特徴とする遊技機。
JP2023004785A 2017-01-30 2023-01-17 遊技機 Pending JP2023040264A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2023004785A JP2023040264A (ja) 2017-01-30 2023-01-17 遊技機

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2017013755A JP2018121680A (ja) 2017-01-30 2017-01-30 遊技機
JP2021091999A JP2021130036A (ja) 2017-01-30 2021-06-01 遊技機
JP2023004785A JP2023040264A (ja) 2017-01-30 2023-01-17 遊技機

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2021091999A Division JP2021130036A (ja) 2017-01-30 2021-06-01 遊技機

Publications (1)

Publication Number Publication Date
JP2023040264A true JP2023040264A (ja) 2023-03-22

Family

ID=63110241

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2017013755A Pending JP2018121680A (ja) 2017-01-30 2017-01-30 遊技機
JP2021091999A Pending JP2021130036A (ja) 2017-01-30 2021-06-01 遊技機
JP2023004785A Pending JP2023040264A (ja) 2017-01-30 2023-01-17 遊技機

Family Applications Before (2)

Application Number Title Priority Date Filing Date
JP2017013755A Pending JP2018121680A (ja) 2017-01-30 2017-01-30 遊技機
JP2021091999A Pending JP2021130036A (ja) 2017-01-30 2021-06-01 遊技機

Country Status (1)

Country Link
JP (3) JP2018121680A (ja)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005198732A (ja) * 2004-01-13 2005-07-28 Olympia:Kk 遊技機及び遊技機の入賞判定方法並びにプログラム
JP4576969B2 (ja) * 2004-10-01 2010-11-10 株式会社三洋物産 遊技機
JP2006187437A (ja) * 2005-01-06 2006-07-20 Kita Denshi Corp 遊技機及びプログラム
JP2008131996A (ja) * 2006-11-27 2008-06-12 Olympia:Kk 遊技機
JP6791217B2 (ja) * 2018-08-29 2020-11-25 株式会社三洋物産 遊技機
JP7462257B2 (ja) * 2019-12-12 2024-04-05 ユニチカ株式会社 ガラスクロス

Also Published As

Publication number Publication date
JP2021130036A (ja) 2021-09-09
JP2018121680A (ja) 2018-08-09

Similar Documents

Publication Publication Date Title
JP6409819B2 (ja) 遊技機
JP7255629B2 (ja) 遊技機
JP2018183663A (ja) 遊技機
JP2023053280A (ja) 遊技機
JP2023053282A (ja) 遊技機
JP2023053278A (ja) 遊技機
JP2023053281A (ja) 遊技機
JP2023053279A (ja) 遊技機
JP7416172B2 (ja) 遊技機
JP2022113779A (ja) 遊技機
JP6558347B2 (ja) 遊技機
JP7473022B2 (ja) 遊技機
JP2023040264A (ja) 遊技機
JP2023091010A (ja) 遊技機
JP2023091011A (ja) 遊技機
JP2023091009A (ja) 遊技機
JP2023091014A (ja) 遊技機
JP2023091015A (ja) 遊技機
JP2023065696A (ja) 遊技機
JP7473028B2 (ja) 遊技機
JP2022016552A (ja) 遊技機
JP2022016551A (ja) 遊技機
JP6569590B2 (ja) 遊技機
JP6394635B2 (ja) 遊技機
JP2018153436A (ja) 遊技機

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20230215

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20231020

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20231031

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20240423