JP2022129378A - Dc-dc変換器のためのゼロクロス検出システム、及び、方法 - Google Patents
Dc-dc変換器のためのゼロクロス検出システム、及び、方法 Download PDFInfo
- Publication number
- JP2022129378A JP2022129378A JP2022020962A JP2022020962A JP2022129378A JP 2022129378 A JP2022129378 A JP 2022129378A JP 2022020962 A JP2022020962 A JP 2022020962A JP 2022020962 A JP2022020962 A JP 2022020962A JP 2022129378 A JP2022129378 A JP 2022129378A
- Authority
- JP
- Japan
- Prior art keywords
- zcd
- converter
- output
- voltage
- integrator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/153—Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
- H03K5/1536—Zero-crossing detectors
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/175—Indicating the instants of passage of current or voltage through a given value, e.g. passage through zero
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0009—Devices or circuits for detecting current in a converter
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0032—Control circuits allowing low power mode operation, e.g. in standby mode
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
- H02M1/081—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters wherein the phase of the control voltage is adjustable with reference to the AC source
- H02M1/082—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters wherein the phase of the control voltage is adjustable with reference to the AC source with digital control
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
- H02M1/083—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the ignition at the zero crossing of the voltage or the current
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/158—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Dc-Dc Converters (AREA)
Abstract
【課題】直流直流(DC-DC)変換器のためのゼロクロス検出器(ZCD)を提供する。【解決手段】ZCD900は、スイッチ電圧VSWと、DC-DC変換器のパワーステージの出力電圧と、を受け取り、受け取ったスイッチ電圧及び出力電圧Voutに少なくとも部分的に基づいて、ゼロクロス検出信号928を生成するZCD積分器を備える。ゼロクロス検出信号が、DC-DC変換器のパワーステージの出力インダクタの出力電流が略ゼロであることを示す。ZCDは、スイッチ電圧を受け取り、受け取ったスイッチ電圧に少なくとも部分的に基づいて、ZCD較正オフセットを生成するZCDオフセット較正器を更に備えてもよい。ここで、ZCD積分器は、ZCD較正オフセットに少なくとも部分的に基づいて、ゼロクロス検出信号を生成する。【選択図】図9
Description
本願は、一般には、直流直流(direct current to direct current)(DC-DC)変換器に関し、より詳細には、例えば、不連続伝導モードDC-DC変換器におけるゼロクロス検出と関連するタイミング取りのためのシステム及び方法に関する。
直流直流(DC-DC)変換器を含むパワー変換器は、多くの電子デバイスに電力を供給するために使用される。これらの電子デバイスによって取り出される負荷の量は、デバイスごとに異なる上、各デバイスにおいて時間ごとに異なる可能性がある。ある電子デバイス、及び/又は、電子デバイス内のモジュールは、軽負荷であり、最小限の電流を取り出す場合があるが、他の電子デバイス/モジュールは、重負荷であり、かなり多い電流を取り出す場合がある。このような負荷は、使用法とモードによっては、同じデバイス内または相互接続されたデバイス間でも異なる場合がある。特定の負荷が変動すると、従来のスイッチモードDC-DC変換器はしばしば電圧リップル及び/又は無線周波数の干渉を生じ、これはデバイスのパフォーマンスに悪影響を与える。更に、従来のスイッチモードDC-DC変換器は、様々な非効率な作動モードによってしばしば悪影響を受ける。そのため、本技術分野では、これら及びその他の負の影響を低減するDC-DC変換器の改善への要求が存在する。
本開示は、DC-DC変換器の出力を調整するための改善されたシステム及び方法を含む、改善された直流直流(DC-DC)変換器を説明する。本開示の一実施形態に従って回路が説明される。
一実施形態では、DC-DC変換器は、DC-DC変換器の出力電圧を受け取り、DC-DC変換器の出力負荷状態に応答して、DC-DC変換器のスイッチング周波数を調節するように構成されたDC-DC変換器制御器を備える場合がある。出力負荷センサは、出力負荷状態を決定し、ピーク電流ターゲット値をDC-DC制御器に供給するように構成される場合がある。ここで、出力負荷センサは、出力負荷が重負荷であることに応答して、ディレイされた第1信号をピーク電流制御器に供給するように構成された第1タイマと、出力負荷が軽負荷であることに応答して、ディレイされた第2信号をピーク電流制御器に供給するように構成された第2タイマと、受け取った第1信号と第2信号とに少なくとも部分的に基づいてピーク電流ターゲット値を調節し、DC-DC変換器制御にピーク電流ターゲット値を供給するように構成されたピーク電流制御と、を備える。
他の実施形態では、方法は、DC-DC変換器の第1スイッチングサイクルと、DC-DC変換器の第2スイッチングサイクルと、の間のタイミングを計測することと、第2スイッチングサイクルが、予め定められた第1時間の終了前に始まるかを決定することと、第2スイッチングサイクルが予め定められた第1時間の終了前に始まるときに、ピーク電流ターゲット値をインクリメントすることと、を含み得る。
一実施形態では、DC-DC変換器のためのゼロクロス検出器(zero-crossing detector)(ZCD)は、スイッチ電圧と、DC-DC変換器のパワーステージの出力電圧と、を受け取り、受け取ったスイッチ電圧及び出力電圧に少なくとも部分的に基づいて、ゼロクロス検出信号を生成する、ように構成されたZCD積分器を備える。ここで、ゼロクロス検出信号が、DC-DC変換器のパワーステージの出力インダクタにおける出力電流が略ゼロであることを示すように構成される。様々な実施形態では、ZCDは、スイッチ電圧を受け取り、受け取ったスイッチ電圧に少なくとも部分的に基づいて、ZCD較正オフセットを生成するように構成されたZCDオフセット較正器を更に備える場合がある。ここで、ZCD積分器が、ZCD較正オフセットに少なくとも部分的に基づいて、ゼロクロス検出信号を生成するように構成される。ZCDは、スイッチ電圧と、DC-DC変換器のパワーステージへの入力電圧と、を受け取り、受け取ったスイッチ電圧及び入力電圧に少なくとも部分的に基づいて、アイドルリリース信号を生成する、ように構成されたアイドルリリース生成器を更に備える場合がある。ここで、アイドルリリース信号が、DC-DC変換器が、DC-DC変換器のアイドルモードを終了する準備が整っていることを示すように構成される。
他の実施形態では、DC-DC変換器のためのZCDを作動させる方法は、ZCDのZCD積分器によって、スイッチ電圧と、DC-DC変換器のパワーステージの出力電圧と、を受け取ることと、受け取ったスイッチ電圧及び出力電圧に少なくとも部分的に基づいて、ゼロクロス検出信号を生成することと、を含む場合がある。ここで、ゼロクロス検出信号が、DC-DC変換器のパワーステージの出力インダクタにおける出力電流が略ゼロであることを示すように構成される。様々な実施形態では、方法は、ZCDのZCDオフセット較正器によって、スイッチ電圧を受け取ることと、受け取ったスイッチ電圧に少なくとも部分的に基づいて、ZCD較正オフセットを生成することと、を含む場合がある。ここで、ゼロクロス検出信号を生成することが、ZCD較正オフセットに少なくとも部分的に基づく。方法は、アイドルリリース生成器によって、スイッチ電圧と、DC-DC変換器のパワーステージへの入力電圧と、を受け取り、受け取ったスイッチ電圧及び入力電圧に少なくとも部分的に基づいて、アイドルリリース信号を生成する、ことを更に含む場合がある。ここで、アイドルリリース信号が、DC-DC変換器が、DC-DC変換器のアイドルモードを終了する準備が整っていることを示すように構成される。
本開示の範囲は、参照によって本章に組み込まれる請求項によって定義される。1以上の実施形態について以下の詳細な説明を検討することで、その追加的な利点の実現と共に、当業者の本開示の実施形態へのより完全な理解が得られ得る。最初に簡単に説明される図面の添付シートが参照されるだろう。
本開示の実施形態及びその利点は、以下の詳細な説明を参照することにより最良に理解される。そうでないと記載のない限り、添付の図面および書面による説明全体を通して、同様の参照番号は同様の要素を示す。したがって、それらについて繰り返しての説明は行われない。明確性のために、図面において要素、レイヤ、及び、領域の相対的な大きさが強調される場合がある。
直流直流(DC-DC)パワー変換器(「変換器」)は、一般に、第1電圧レベルの入力電圧を受け取り、この入力電圧を、第2電圧レベルの出力電圧に変換する。例えば、「降圧」変換器は5Vの入力電圧を受け取り、より低い、あるいは降圧された1.5Vの出力電圧を提供する場合があり、「昇圧」変換器は5Vの入力電圧を受け取り、より高い、あるいはブーストされた7Vの出力電圧を提供する場合がある。DC-DC変換器の出力は、電子デバイス、及び/又は、音楽プレーヤ、タブレット装置、携帯電話、並びに/若しくは、他の電子デバイス又は複数のデバイスのコンポーネントといった電子デバイスの様々なコンポーネントを含み得る負荷に結合される場合がある。本開示の実施形態は、出力負荷の状態(例えば、重負荷、軽負荷、又は、良/中負荷)をモニタし、DC-DC変換器の出力電圧及びスイッチング周波数を適切な負荷状態に従って調整するシステム及び技術を提供する。本開示の実施形態は更に、本明細書で説明されるように、DC-DC変換器の様々なモード、サイクル、及び、スイッチングのタイミングの制御に役立つように構成された、信用性が高く、正確で、相対的に低電力なゼロクロス検出器(ZDC)の使用を通して、DC-DC変換器全体の効率を向上するシステム及び技術を提供する。
図1は、本開示の一実施形態に係る、DC-DC変換器100のブロック図である。図1では、DC-DC変換器100は、パワーステージ110、制御器120、及び、出力負荷センサ130を含む。パワーステージ110は、入力電圧(例えば、直流の5V)を受け取り、これをDC-DC変換器100から出力電圧として供給される他の電圧(例えば、直流の1.5V)へ変換するように構成される場合がある。パワーステージ110は、本明細書で説明されるように、昇圧型の変換器、降圧型の変換器、昇降圧型の変換器、同期型若しくは非同期型の不連続伝導モード(discontinuous conduction mode)(DCM)のDC-DC変換器、及び/又は、他の種類のDC-DC変換器、例えば、他の種類のパワー変換器として実装され得る。出力負荷センサ130は、DC-DC変換器100の負荷状態を決定し、この負荷状態及び/又は関連する情報を制御器120に供給するように構成される場合がある。制御器120は、本明細書で説明されるように、様々な制御信号としてパワーステージ110に供給されるフィードバックを生成して、電力の変換を調整するように構成される場合がある。パワーステージ110、制御器120、及び、出力負荷センサ130のそれぞれは、例えば、1以上の論理デバイス(例えば、マイクロコントローラ、フィールドプログラマブルゲートアレイ、及び/又は、他の論理デバイス)、アナログ若しくはデジタルの回路素子、及び/又は、他の回路として実装される場合があり、例えば、本明細書で説明されるいずれかのパワー変換器を含む様々なパワー変換器のうち任意のものを実現するように、一緒に結合される及び/又は構成される場合がある。
図1のDC-DC変換器100の作動は、図2のブロック図に関連して更にここで詳細に説明される。図2のブロック図は、本開示の一実施形態に係るDC-DC変換器100の様々な要素間の追加的な及び/又は代替的な相互接続を示す。例えば、出力負荷センサ130は、DC-DC変換器100及び/又はパワーステージ110の出力負荷状態を決定し、Heavy_load_status及び/又は論理信号Ipeak_control<a:0>のような1以上の負荷状態信号を介して、対応する出力負荷状態の値を制御器120に供給するように構成される場合がある。そして、制御器120は、このような負荷状態信号に基づいて、パワーステージ110に供給される1以上の制御信号(例えば、本明細書で説明されるように、パワーステージ110のハイ側及びロー側のFETをそれぞれ有効/無効にするように構成された論理/制御信号hs_on又は論理/制御信号ls_on)といった形で、パワーステージ110を制御するように構成される場合がある。パワーステージ110は、このような制御信号を受信及び利用して、パワーステージ110のピーク電流を供給及び/又は調節し、このようにして、DC-DC変換器100のパワー変換を調整するように構成される場合がある。
図3は本開示の一実施形態に係る、DC-DC変換器300の出力負荷センサ330及び制御器320の回路図を表す。出力負荷センサ330及び制御器320は、出力負荷センサ330の連続タイマを用いて、DC-DC変換器300(DC-DC降圧変換器)の出力負荷状態をモニタするように構成される場合がある。制御器320(例えば、非同期DCMのDC-DC変換器制御回路)は、DC-DC変換器300が、出力負荷が重い状態でより高い出力負荷容量を供給し、出力負荷が軽い状態でより小さい出力電圧リップルを供給し、スイッチノイズ干渉を低減するために異なる出力負荷にわたってDC-DC変換器300のスイッチング周波数を可聴周波数と無線周波数との間で調整してスイッチノイズ干渉を低減できるように、出力負荷状態を用いて適応ピーク電流の制御を行うように構成される場合がある。加えて、制御器320は、DC-DC変換器300の電力モードを、相対的に軽い出力負荷状態条件においてパワーセーブモード(例えば、ゼロクロス検出器322及びピーク電流検出器324を無効にし、検出器322、324の作動に特有の静止電流を低減する)に、相対的に重い出力負荷状態においてパワーバーストモード(power burst mode)に適応的に変更して、より高い出力負荷容量をサポート(例えば、ゼロクロス検出器322及びピーク電流検出器324を強制的に有効にし、DC-DC変換器300のサイクル速度を増大させる)するように構成される場合がある。
適応ピーク電流の制御は、本明細書で説明されるように、ピーク電流をインクリメントすることによってより高い出力負荷容量を提供し得るし、ピーク電流をデクリメントすることによって出力電圧のリップルをより低くすることを提供し得るし、ピーク電流を変動することによってDC-DC変換器300のスイッチング周波数を制御し得る。例えば、オーディオかつワイヤレスへの適用においては、DC-DC変換器300のスイッチング周波数を可聴周波数と無線周波数の間で変化させることは、音声又は無線デバイスの作動周波数と結合するスイッチングノイズの干渉を低減するために望ましいものであり得る。パルス密度変調の技術がピーク電流制御のために用いられ得るが、パルス密度変調は相対的に高い周波数のオシレータ(例えば、オシレータの周波数≧最大DC-DCスイッチング周波数)を使用する。これは、相対的に低電力の非同期DC-DC変換器内に実装することは困難であり得る。このため、本開示の実施形態は、本明細書で説明されるように、静止電流が小さいDC-DC変換器への適用のために構成された2個の連続タイマと非同期DC-DC変換器制御を用いた適応ピーク電流制御を実行する技術を提示する。いくつかの実施形態では、適応ピーク電流のより高い粒度での制御のために、2個より多いタイマ、例えば、3個以上のタイマが用いられる場合がある。
非同期DCMのDC-DC変換器のようないくつかの実施形態では、有効の間に、ピーク電流検出器324及びゼロクロス検出器322が、制御器320の中で最大の静止電流を消費し得る。そのため制御器320は、そのような静止電流が軽出力負荷の電流に匹敵するような、出力負荷の状態が軽い間(例えば、パワーセーブモード)には、そのような検出器を無効にするように構成される場合がある。しかしながら、検出器が無効にされる場合に、一般に制御器320は、次のスイッチングサイクルに進む前に、検出器が再度有効になるまで待つ必要がある。そして、付随するイネーブル整定ディレイは、達成可能な最高スイッチング周波数を制限することにより、達成可能な最大出力負荷容量を低下させる場合がある。一方で、出力負荷が相対的に重い状態では、典型的には、検出器の静止電流は出力負荷電流に対して無視可能であり、そのため、ピーク電流検出器324とゼロクロス検出器322は、変換効率を顕著に低減させることなくより重い出力負荷容量をサポートする(例えば、パワーバーストモード)ために、有効に保持される場合がある。これに応じて、説明される実施形態は、適応ピーク電流制御の方法論において連続タイマ(例えば、Heavy_delay_cell332、及び、Light_delay_cell334)を用いることにより、非同期DCMのDC-DC変換器における適応パワーモード制御を提供する。
図3に示すように、非同期DCMのDC-DC変換器制御器320は、パワーステージ110によって生成された出力電圧(Vout)が閾値電圧(例えば、VREF、これは、DC-DC変換器300の望ましい出力電圧である)よりも低いことを出力比較器(comp1)が感知し、出力比較器(comp1)がvout_islow信号を論理ハイに移行したときに、スイッチングサイクル(例えば、ここにおいて一つのサイクル:hs_on=ハイ、ls_on=ロー;hs_on=ロー、ls_on=ハイ;hs_on=ロー、ls_on=ロー、-アイドルモード、が進行する)を開始するように構成される場合がある。vout_islow信号は、リセット優先のSRラッチ(sr1)(例えば、ANDゲートDCM_andを介して。このゲートは、本明細書で説明されるように、DC-DC変換器300がDCMの動作を維持しつつアイドルモードを終了して次のスイッチングサイクルを開始する準備が整っていることを示すように構成されるアイドルリリース信号release_idle_timeを用いて、vout_islowをゲートする。)に供給される。SRラッチ(sr1)は、vout_islow_latch信号をラッチする。vout_islow_latch信号が論理ハイである場合、出力負荷が軽い状態であるときに(例えば、heavy_load_status=ローであるときに)、各検出ブロック(例えば、ゼロクロス検出器322及びピーク電流検出器324)に供給されるイネーブル信号もまたハイに移行する。
イネーブル信号がハイに移行すると、制御器320は、パワーステージ110のハイ側の電界効果トランジスタ(field effect transistor)(FET)をオンにする(hs_on=ハイ)前に検出器322、324が動作状態にあることを保証するために、イネーブル整定ディレイ(en_delay)だけ待機する。ハイ側のFETがオンになると、パワーステージ110のインダクタ出力の出力電流は増大し、ピーク電流検出器324によってモニタされる。ピーク電流検出器324が、インダクタ電流がIpeak_control<a:0>によって設定される値よりも大きいことを感知した場合、Ipeak信号はハイに移行する。これにより、その後、パワーステージ110のハイ側のFETがオフに、ロー側のFETがオンになり(hs_on=ロー、ls_on=ハイ)、それによってインダクタ電流が減少する。インダクタ電流がゼロに近づくと、ゼロクロス検出器322はハイに移行し、ロー側のFETをオフにし(ls_on=ロー)、アイドルモードに入る(ハイ側のFETとロー側のFETが共にオフ)。最小アイドルディレイ(idle_delay)の後、DC-DC変換器300は、再度voutがVREFよりも低くなった時点で次のスイッチングサイクルになるための準備が整う。
図3において、出力負荷センサ330は2個の連続タイマ(heavy_delay_cell322及びlight_delay_cell334)と、ピーク電流制御器336(Ipeak_control)と、を備える。いくつかの実施形態では、ピーク電流制御器336(Ipeak_control)は、ピーク電流ターゲット値の様々なレベルを16段の異なる増分で出力するように構成された4ビットのデジタル論理デバイス/制御器として実装される場合がある。他の実施形態では、ピーク電流制御器336(Ipeak_control)は、例えば、より広い、又はより狭いダイナミックレンジ及び/又はピーク電流の解像度を提供するために、例えば、3ビット又は5ビットの制御器として、又は、異なるビット幅の制御器として実装され得る。スイッチングサイクルの終わりに、DC-DC変換器300はアイドルモードに入り、vout_islow_latch信号は、リセット優先のSRラッチ(sr1)リセット=ハイであることによって論理ローに移行し、heavy_delay_cellはX立ち下がりディレイを開始する。X立ち下がりディレイの間に、heavy_load信号はハイを保ち(“重”負荷状態を示す)、Xディレイの後、heavy_loadは論理ローに移行する。
heavy_load信号がローに移行したとき、light_delay_cellはY立ち上がりディレイを開始する。Y立ち上がりディレイの間、heavy_load信号とlight_load信号は共にローである(負荷が重負荷状態と軽負荷状態の間の状態であることを示す。本明細書で“良”又は“中”負荷状態と呼ぶ)。Y立ち上がりディレイの後、light_load信号が論理ハイに移行する(“軽”負荷状態を示す)。light_load信号とheavy_load信号は、ピーク電流制御器336(Ipeak_control)及びD-フリップフロップ(dff1)とによってそれぞれに、vout_islow_latch信号の立ち上がりエッジを用いてサンプリングされる。もしサンプリングされたときにheavy_load=ハイ、light_load=ローであるならば、DC-DC変換器300の負荷状態が“重”負荷状態であり、また、スイッチングサイクル間の時間が(例えば、検出器322、324によってセットされるように)Xディレイよりも短い。もしサンプリングされたときにheavy_load=ロー、light_load=ローであるならば、DC-DC変換器300の負荷状態が“良”負荷状態であり、また、スイッチングサイクル間の時間が、XとX+Yとの間(X、X+Yを含む)である。もしサンプリングされたときにheavy_load=ロー、light_load=ハイであるならば、DC-DC変換器300の負荷状態が“軽”負荷状態であり、スイッチングサイクル間の時間がX+Yの間よりも長い。
様々な実施形態では、図示されるように、サンプリングされたheavy_load信号及びlight_load信号に基づいて、ピーク電流制御器336(Ipeak_control)は、Ipeak_control<a:0>をインクリメントすることで重負荷状態におけるピーク電流を増加させ、Ipeak_control<a:0>をデクリメントすることで軽負荷状態におけるピーク電流を低下させ、良負荷状態におけるピーク電流を同じに保持するように構成される場合がある。いくつかの実施形態では、dff1はheavy_load信号をサンプリングしてパワーバーストモード(heavy_load_status=ハイ)を有効にする。もしheavy_load_status=ハイであれば、次のスイッチングサイクルの間、イネーブル信号とen_settle信号はORゲート(or1)によって論理ハイに保持される。パワーバーストモード(heavy_load_status=ハイ)は、(en_delay)の入力において論理ハイ信号を保持することでイネーブル整定ディレイ(en_delay)をバイパスし、最短アイドル時間(idle_delay)が終了するとすぐにハイ側のFETをオンにする。
様々な実施形態では、誤ったheavy_load=ハイをサンプリングすることを低減若しくは避けるために、heavy_delay_cell332が、追加的な10ナノ秒の立ち上がり時間が追加されて実装される場合がある。例えば、vout_islow_latch信号が論理ハイに移行するとき、10ナノ秒後にheavy_load信号が論理ハイに移行するであろう。そのため、もしvout_islow_latch信号の立ち上がりエッジにおいてheavy_load信号が論理ローである場合は、heavy_load=ローがサンプリングされる。更に、この10ナノ秒の立ち上がり遅延は、light_load=ハイをサンプリングするためにlight_load信号をハイに維持する。そのため、もしvout_islow_latch信号の立ち上がりエッジにおいてlight_load信号がハイである場合は、light_load=ハイがサンプリングされる。誤ったheavy_load=ハイをサンプリングすることを避け、正しくlight_load=ハイをサンプリングするために、10ナノ秒のディレイ及び/又は他のより短い若しくは長いディレイが選択される場合がある。従って、いくつかの実施形態では、該10nsディレイはより長い、又は、より短いディレイであってもよい。いくつかの実施形態では、heavy_delay_cell332及びlight_delay_cell334は、実質的にゼロである静止電流を達成するため、抵抗-キャパシタのディレイ、又は、バイアス電流-キャパシタのディレイを用いて実装されてもよい。より一般的に、heavy_delay_cell332及びlight_delay_cell334は、本明細書で説明されるheavy_load信号及びlight_load信号を供給するように構成されたデジタル及び/又はアナログの回路の任意の組み合わせを用いて実装されてもよい。
図4は、本開示の一実施形態に係る、DC-DC変換器が良負荷状態から重負荷状態に移行するときの様々な波形を示すタイミング図である。図示されているように、vout_islow_latchがハイに移行するとき、heavy_load信号及びlight_load信号の両方は当初においてローである。これは、前のスイッチングサイクルが良負荷状態であることを示す。heavy_load=ロー及びlight_load=ローがvout_islow_latch信号に従ってサンプリングされるため、Ipeak_control<x:0>は同じピーク電流ターゲット値を保つ。また、heavy_load_status信号はローである(例えば、パワーセーブモード)。第1スイッチングサイクルの終わりでは、ゼロクロス検出がハイに移行すると、リセット信号は最短アイドル時間の間ハイを保ち、vout_islow_latch信号をローに移行する。vout_islow_latch信号がローに移行すると、heavy_delay_cell332がX立ち下がりディレイを開始する。X立ち下がりディレイが終了する前に、vout_islowをハイにして第2スイッチングサイクルが開始する。そして、vout_islow_latch信号がハイに移行するとき、それは、重負荷状態であることを示すheavy_load=ハイとlight_load=ローをサンプリングする。これに応じて、例えば、より高い負荷容量をサポートするために、ピーク電流制御器336がピーク電流ターゲット値Ipeak_control<a:0>を、4から5へとインクリメントする。そして、ddf1がheavy_loadをサンプリングし、heavy_load_status=ハイをセットして、パワーバーストモードを有効にする。
第1スイッチングサイクルが“良”負荷状態であったため、静止電流の流れを低減するために検出器322、324の全てが初期的には無効だった。第2スイッチングサイクルのためにvout_islow_latch信号がハイに移行するときに、それは322、324を有効にし、パワーステージ110のハイ側のFETをオンにする前に、イネーブル整定ディレイ(en_delay)だけ待機する。第2スイッチングサイクルの終わりでは、X立ち下がりディレイが開始し、X立ち下がりディレイが終了する前に、vout_islow_latch信号がハイに移行して第3スイッチングサイクルが開始する。heavy_load=ハイかつlight_load=ローがサンプリングされ(例えば、“重”負荷状態)、そのため例えば、更に大きい負荷容量をサポートするために、ピーク電流制御ブロックがIpeak_control<a:0>を5から6にインクリメントする。前のスイッチングサイクル(第2サイクル)が重負荷であったため(heavy_load_status=ハイ)、検出器322、324は有効の状態を保持した。そのため、DC-DC非同期制御器320はイネーブル整定ディレイ(en_delay)をバイパスし、すぐさまハイ側のFETをオンにすること(例えば、パワーバーストモード)を開始する。ピーク電流ターゲット値Ipeak_control<a:0>をインクリメントし、イネーブル整定時間をバイパスすることで、DC-DC変換器300は最大出力負荷容量を増大することが出来る。
図5は、本開示の一実施形態に係る、DC-DC変換器300が良負荷状態から軽負荷状態に移行するときの様々な波形を示すタイミング図である。図示されているように、DC-DC変換器300は“良”負荷状態で始まる(例えば、サンプリングされたheavy_load=ロー、及び、light_load=ロー)。第1スイッチングサイクルの終わりにおいて、ゼロクロス検出がハイに移行し、vout_islow_latch信号がリセット信号によりローになる。
負荷が軽い状態では、より長い期間にわたって、voutがVREFよりも高い状態を維持し、そのため、X+Yディレイよりも長い時間にわたってvout_islow及びvout_islow_latchがローの状態を維持する。Xディレイの後、heavy_delay_cell332のX立ち下がりディレイのためにheavy_loadがローに移行し、light_dell_cell334のY立ち上がりディレイが開始する。Yディレイの後、light_loadがハイに移行し(軽負荷状態)、vout_islow_latch信号がハイに移行したとき、light_load=ハイがサンプリングされる。最後に、出力電圧のリップルをより少なくし、スイッチング周波数をより高くするために、Ipeak_control<a:0>がデクリメントされる。パワーセーブモードのために、heavy_load_statusもまたローに移行する。
図6は、本開示の一実施形態に係る、DC-DC変換器が重負荷状態から軽負荷状態に移行するときの様々な波形を示すタイミング図である。図示されているように、heavy_loadは当初ハイであり、そのためvout_islow信号が移行するときには、heavy_load=ハイがサンプリングされ、heavy_load=ハイがheavy_load_statusをハイに設定する。heavy_load_statusがハイであるため、検出器322、324のためのイネーブル信号がハイに保持される。しかし、第1スイッチングサイクルの最後からX+Yディレイの後、light_loadがハイに移行する。反転されたlight_load信号が、ANDゲート(and1)を介してheavy_load_statusのローをゲーティングする。そのため、本明細書で説明されるように、light_loadがハイに移行するとき、イネーブル信号がローに移行して、検出器322、324が無効になりパワーセーブモードに入る。
図7は、本開示の一実施形態に係る、DC-DC変換器の負荷が定常状態であるときの様々な波形を示すタイミング図である。定常状態では、スイッチング周波数はすでに良負荷状態であり、良負荷状態のままである。例えば、図4-6は、例えば、重負荷から軽負荷になり、中負荷になり、あるいはそれらの任意の組み合わせで、負荷が突然に変化する手順を示している。そのため、これらの手順では、ピーク電流は、その新たな出力負荷の値について、ピーク電流制御器336によって適応的に良負荷状態へと調整される。このように、突然の負荷の変化の後に、出力負荷は定常状態となり適応的なピーク電流のループは完了し、更新された出力負荷の値に関わらずDC-DC変換器300は良負荷状態に収束する。そのため、図7で示すように、負荷が変化しないときには、DC-DC変換器300は良負荷状態のままである(例えば、サンプリングされたheavy_load=ロー、かつ、light_load=ロー)。全てのスイッチングサイクルがYディレイの間に開始されるため、出力負荷が定常状態であるとき、変換された良負荷状態により、スイッチング期間がXとX+Yの間になる。
図8は、本開示の一実施形態に係る、スイッチング周波数の調節のための適応的なピーク電流制御の波形を示す。例えば、適応的なピーク電流制御はスイッチング周波数を可聴周波数と無線周波数との間に調整する。スイッチング周波数が高すぎて、それが無線周波数と干渉する場合には(ブロック810)、次のサイクルでのスイッチング周波数をより低くするためにピーク電流がインクリメントされ、それによってピーク電流を良好なスイッチング周波数の範囲にする場合がある。スイッチング周波数が低すぎ(ブロック820)、それが可聴周波数と干渉する場合には、次のパルスでのスイッチング周波数をより高くするためにピーク電流がデクリメントされ、それによってピーク電流を良好なスイッチング周波数の範囲にする場合がある。出力負荷が定常状態であると、図示されているように、スイッチング周波数は1/Xと1/(X+Y)との間に調整される場合がある。そして、無線周波数の周期より長くなる(例えば、2.4MHzのブルートゥース(登録商標)への応用に対応する415ナノ秒より長い)ようにXディレイを設定し、可聴周波数の周期より短くなる(例えば、40kHzの最大可聴周波数に対応する25マイクロ秒より長い)ようにX+Yディレイを設定することで、非同期DCMのDC-DC変換器(例えば、DC-DC変換器300)は、ピーク電流を良好なスイッチング周波数域に押し込み、そして保持することで、可聴周波数及び無線周波数に対する干渉を低減し得る。いくつかの実施形態では、更なる調節及びピーク電流の調整のために、Zディレイ(又は、追加のディレイ)が更に追加される場合がある。
いくつかの実施形態では、説明された技術が、同期DC-DC変換器のために実装される場合がある。しかしながら、同期DC-DC変換器はオシレータのためにより多くの静止電流を消費し得る。更なる実施形態では、3つより多い出力負荷状態をチェックするために、2個より多いタイマが実装される場合がある。例えば、4個の連続タイマが、次の5つの出力負荷状態をチェックし得る。例えば、1)2LSBだけピーク電流ターゲット値をインクリメントする“強重負荷状態”、2)1LSBだけピーク電流ターゲット値をインクリメントする“重負荷状態”、3)同じピーク電流ターゲット値を維持する“良負荷状態”、4)1LSBだけピーク電流ターゲット値をデクリメントする“軽負荷状態”、及び、5)2LSBだけピーク電流ターゲット値をデクリメントする“強軽負荷状態”。そして、スイッチング周波数は更に早く良負荷状態に収束し得る。
上記で記載したとおり、本明細書に記載された実施形態は、パワーステージ110の出力インダクタにおけるゼロ出力電流と交差するロー側のFETのオン時間を開始するための、相対的に電力効率がよい、DCMのDC-DC変換器の出力インダクタ電流のプロファイルを模擬する積分器回路を用いるゼロクロス検出器(ZCD)の設計を組み入れる場合がある。実施形態は、本明細書で説明されるように、パワー接地ノイズに対して堅牢であり、内在するZCDタイミングエラーがインダクタ電流方向検出器及び較正制御器を使用して(例えば、較正プロセスを実装することで)較正及び補正されて、相対的に高い、及び/又は、最適なDC-DC変換器の効率を達成する場合がある。
先のZCDの設計は、スイッチ電圧がパワー接地電圧(pvss)と等しいときを感知して、DC-DC変換器のためのパワーステージの出力インダクタにおける出力電流のゼロクロス点を検出する。これは、接地ノイズに対して敏感である。ハイ側のFETのオン(hs_on)からロー側のFETのオン(ls_on)への突然の移行からの電流の鋭い移行、及び、pvssにおける寄生インダクタンスによって、pvss電圧のスパイクが大きいことが予想される。そのため、先の方法論は、機能性の問題(オーバーヒート、Voutの低下、作動効率の低下、降圧障害、及び/又は、DC-DC変換器への損傷)につながり得る誤ったZCDの移行が生成される場合がある。本明細書で説明される実施形態では、ZCDは、hs_on及びls_onの間に、入力抵抗(Rint)を介して供給されるスイッチ電圧VSWと、出力電圧Voutと、の差異(例えば、(VSW-Vout)/Rintの電流)に従って積分器のキャパシタ(Cint)を充電/放電して、ゼロクロス点を検出するように構成されたZCD積分器を備える。当該ZCD積分器は、pvssのノイズに対して堅牢である。
加えて上記の方法は、ロー側のFETのRon*インダクタ電流に対して大まかに比例する、相対的に小さい(例えば、pvssに近い)電圧の変化の感知を必要とする。そのため、このような上述の方法は、オフセットが極端に小さい比較器を必要とする。そのような比較器はしばしばオフセットキャンセルの技術を用いて実装されるが、これは典型的にはオフセットサンプリングフェーズの間のノイズに対して敏感である。対照的に、本明細書で説明されるZCDの実施形態は、相対的に高い電圧レベル(例えば、ZCD積分器の出力電圧)において電圧の変化を感知する。そのため、実施形態は高性能の比較器を必要としない。
その上、上記のZCDの設計では、オフセット及びディレイが原因でエラーが生じていた。本明細書で説明されるZCDの実施形態は、非理想性のために引き起こされるZCDのエラーを補正するために、インダクタ電流方向検出器及び較正制御器を用いた自動ZCD較正の技術を実現する。当該較正制御器は、自動的に、ZCDエラーを、最適効率を達成可能な最小ZCDエラーにまで較正する。ZCDエラーの内の、先取りされた、又は、遅延したゼロクロス検出は、DC-DC変換器の効率性を顕著に低下させ得る。
図9は、本開示の一以上の実施形態に係る、DC-DC変換器(例えば、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300)のためのZCD900の回路図を示す。例えば、図9の実施形態に示すように、ZCD900は、ZCD積分器920、ZCDオフセット較正器930、及び、アイドルリリース生成器940を備える。アイドルリリース生成器940は、本明細書で説明するように、制御器120/320によって生成された様々なスイッチ制御信号(例えば、ハイ側において信号hs_on、ロー側において信号ls_on)に加えて、スイッチ電圧VSW及びパワーステージ910の出力電圧Voutを受け取る/モニタし、そのようなモニタされた電圧及びスイッチ制御信号に少なくとも部分的に基づいてゼロクロス検出信号928を生成する、ように構成される。様々な実施形態において、ZCD900(例えば、ZCD積分器920、ZCDオフセット較正器930、及び/又は、アイドルリリース生成器940)は、DC-DC変換器300のDC-DC変換器制御器320と統合されたZCD322のように、DC-DC変換器制御器と統合される場合がある。
図9に示すように、パワーステージ910は、ハイ側のFET/スイッチ911と、ロー側のFET/スイッチ912と、を備える降圧DC-DC変換器として実装される場合がある。ハイ側のFET/スイッチ911は、例えば、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300の入力電圧Vinと、パワーステージ910の出力インダクタ916の入力におけるスイッチ電圧VSWと、の間に結合される。ロー側のFET/スイッチ912は、出力インダクタ916の入力におけるスイッチ電圧VSWと、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300のためのパワー接地(pvss)と、の間に結合される。一般に、スイッチ電圧VSWは、例えば、出力インダクタ916の入力側とDC-DC変換器300のためのパワー接地(pvss)との間において、及び/又は、(例えば、DC-DC変換器300のための絶対接地基準と比較して)出力インダクタ916の入力側において、で計測される。そして、スイッチ911/912は、ハイ側の制御信号hs_on及びロー側の制御信号ls_on(例えば、DC-DC変換器300の制御器320によって生成及び/又は供給されるゲート制御信号)によってそれぞれ制御される場合がある。ハイ側のFET911及びロー側のFET912はそれぞれ、(ハイ側の制御信号hs_on及びロー側の制御信号ls_onが論理ローであるときのような)スイッチ911/912が閉状態のときに出力インダクタ916を伝って流れる電流のための導電パスを供給する、実効ボディダイオード構造913及び914をそれぞれに備える場合がある。様々な実施形態では、図示されているように、スイッチ911/912に到達する前に、各制御信号がバッファ915にバッファされる場合がある。出力インダクタ916の出力側は、(例えば、相対的に高い周波数のノイズを接地に退避させ、DC-DC変換器300によって生成されスイッチノイズをDC-DC変換器300によって電力供給される電子デバイス又は複数の電子デバイスから分離することを補助するために)シャントキャパシタ917を介して接地と結合される場合がある。
ZCD積分器920は、スイッチ電力VSWと、パワーステージ910の出力電圧Voutと、を受け取り、受け取ったスイッチ電圧VSW及び出力電圧Voutに少なくとも部分的に基づいて、ゼロクロス検出信号928を生成するように構成される場合がある。様々な実施形態では、ゼロクロス検出信号928は、(例えば、DC-DC変換器300の)パワーステージ910の出力インダクタ916における出力電流が略ゼロである、及び/又は、ゼロとクロスすることを示すように構成される場合がある。図9に示すように、ZCD積分器920は、(例えば、入力抵抗923(Rint)を通じて)スイッチ電圧VSWと、出力電圧Voutと、を受け取り、その後に出力比較器927に供給される積分器出力を生成するように構成された差分電圧積分器929を備える場合がある。ZCD積分器920の出力比較器927は、図示されるように、差分電圧積分器929によって生成された積分器出力を受け取り、積分器出力及び出力電圧Voutに少なくとも部分的に基づいて、ゼロクロス信号を生成するように構成される場合がある。
いくつかの実施形態では、ZCD積分器920は、DC-DC変換器300のアイドルモード(例えば、ハイ側のFET911及びロー側のFET912が共にオフ;hs_on=ロー、ls_on=ロー)の間に、差分電圧積分器929をリセットするように構成された積分器リセットスイッチ925を備える場合がある。例えば、図9に示すように、hs_on=ロー、ls_on=ローのときにNORゲート924によって生成されるhsls_on_bがハイとなる。これにより、積分器リセットスイッチ925を閉じ、積分器キャパシタ922(Cint)を完全に放電される。ZCD積分器920は、出力電圧Voutと、ZCD較正オフセット935(例えば、プログラマブル電圧のような、デジタルオフセットzcd_offset<a:0>、又は、アナログオフセット)と、を受け取り、対応する較正出力電圧を出力比較器927に供給するように構成されたZCDオフセット較正付与器926を更に備える場合がある。ここで、較正オフセット電圧は、本明細書で説明されるように、DC-DC変換器300の作動に関する作動上の非理想性を補正するように構成される。いくつかの実施形態では、ZCDオフセット較正付与器926は、ZCD較正オフセット935を受け取り、これを出力電圧Voutと組み合わせ、組み合わせた結果を較正出力電圧として出力比較器927に供給するように構成された、プログラマブルな電圧生成器(例えば、デジタルアナログ変換器)として実装される場合がある。出力比較器927は、積分器出力が較正された出力電圧とクロスするときに、ゼロクロス検出信号928(例えば、図3のゼロクロス検出)を生成するように構成される。
ZCDオフセット較正器930は、スイッチ電圧VSWを受け取り、受け取ったスイッチ電圧VSWに少なくとも部分的に基づいてZCD較正オフセット935を生成するように構成される場合がある。ここでZCD積分器920は、図示されるように、ZCDオフセット較正付与器926を用いてゼロクロス検出信号928を出力電圧Voutに適用するように、ZCD較正オフセット935に少なくとも部分的に基づいてゼロクロス検出信号928を生成するように構成される。いくつかの実施形態では、ZCDオフセット較正器930は、スイッチ電圧VSWを受け取り、パワーステージ910のロー側のスイッチ912がオフ状態に移行する概ねその時(例えば、ls_onがハイからローに移行する時)に、スイッチ電圧VSWをDC-DC変換器300のための基準電圧Vrefと比較(例えば、Vrefがパワーステージ910及び/又はDC-DC変換器300の所望の出力電圧と略同一)し、スイッチ電圧VSWと基準電圧Vrefの比較結果に少なくとも部分的に基づいて電流方向信号curr_dirを生成するように構成された電流方向検出器933を備える。ZCDオフセット較正器930は、電流方向信号cur_dirを受け取り、電流方向信号cur_dirに少なくとも部分的に基づいてZCD較正オフセット935を生成するように構成された論理デバイス/較正制御器934を更に備える場合がある。ここで、ZCD較正オフセット935は、DC-DC変換器300の作動に関する作動上の非理想性を補正するために、(例えば、出力比較器927に供給される比較電圧を調節することで)ゼロクロス検出信号928のタイミングを調節するように設定される。
いくつかの実施形態では、ZCDオフセット較正器930は、ロー側の制御信号ls_on、及び/又は、ロー側のFET912のゲート電圧をモニタし、ロー側のオフセット検出信号ls_off_detectを生成するように構成されたロー側のFETオフセット検出器931を備える場合がある。ロー側のオフセット検出信号ls_off_detectは、電流方向検出器933及び較正制御器934の作動をトリガするために用いられる場合がある(例えば、ディレイ932によって、較正制御器934が電流方向信号cur_dirに少なくとも部分的に基づいてZCD較正オフセット935を生成するように作動する前に、電流方向検出器933の作動が完了することを保証するに十分にディレイされる)。様々な実施形態では、較正制御器934は、DC-DC変換器300の各スイッチングサイクル毎に、スイッチ電圧VSWが基準電圧Vrefよりも低い(例えば、電流方向が負である)ときにZCD較正オフセット935を最小有効ビット(least significant bit)(1LSB)だけインクリメントする、又は、スイッチ電圧VSWが基準電圧Vrefよりも高いか同じである(例えば、電流方向が非負である)ときにZCD較正オフセット935を1最小有効ビット(1LSB)だけデクリメントする、ように構成される場合がある。代替的な、又は、追加的な実施形態では、較正制御器934は、図10の状態機械1000のような状態機械を実現するように構成される場合がある。この状態機械は、電流方向信号cur_dirを平均し、及び/又は、DC-DC変換器300の予め定められた数のスイッチングサイクルの間、ZCD較正オフセット935をロックして、より安定したZCD較正オフセット935を提供するように構成される。
更に別の実施形態では、較正制御器934は、パワーステージ910のロー側のスイッチ912がオフ状態に移行する概ねその時に決定される出力インダクタにおける出力電流の(例えば、電流方向信号cur_dirによって示されるような)電流方向に少なくとも部分的に基づいて、ZCD較正オフセット935を反復的にインクリメント及び/又はデクリメントし、ZCD較正オフセット935をインクリメントした後の電流方向の負から正への移行を決定し、DC-DC変換器300のパワーステージ910の予め定められたスイッチングサイクル数の間、ZCD較正オフセット935をロックする、ように構成される場合がある。
アイドルリリース生成器940は、スイッチ電圧VSWと、DC-DC変換器300のパワーステージ910の入力電圧VINと、を受け取り、受け取ったスイッチ電圧VSW及び入力電圧VINに少なくとも部分的に基づいてアイドルリリース信号947(release_idle_time)を生成するように構成される場合がある。ここで、アイドルリリース信号947は、DC-DC変換器300が、DC-DC変換器300のアイドルモードを終了する準備が整っていることを示すように構成される場合がある。特に、DC-DC変換器300は、DCMのDC-DC変換器として作動している間、DC-DC変換器がアイドルモードに入った後に出力インダクタ916に残存している任意の出力電圧がボディダイオード913/914の一方又は両方を通って放電したときに、そのようなアイドルモードを終了する準備が整っている場合がある。いくつかの実施形態では、アイドルリリース生成器940は、スイッチ電圧VSWを受け取り、接地(pvss)と出力電圧Voutの間となるようにあらかじめ選択されたアイドルモード閾値電圧Vxよりもスイッチ電圧VSWが高いことを示す第1比較器出力を生成するように構成された第1ロー側比較器941を備える場合がある。そのような実施形態では、アイドルリリース生成器940は、比較器出力と結合され、ロー側比較器941が第1比較器出力を生成した後に、スイッチ電圧VSWが入力電圧VINよりも低いことを示す第2比較器出力を生成するように構成された第2ハイ側比較器944を更に備える場合がある。アイドルリリース生成器940は、図示されるように、第1比較器出力及び第2比較器出力に少なくとも部分的に基づいて、アイドルリリース信号947を生成するように構成された論理デバイス(例えば、ANDゲート945)を備える場合がある。
アイドルリリース生成器940は、ハイ側比較器944がトリガされる前に、スイッチ電圧VSWを整定させ、アイドルリリース生成器940を介したいかなる過渡現象を排除するための(例えば、略10-50ナノ秒、典型的には~20ナノ秒の)ディレイ942、(例えば、スイッチ制御信号が共にハイ又はローに移行するときに)第1比較器出力をラッチするように構成されたラッチ943、(例えば、ls_onがハイ又はローに移行するときに)第2比較器出力をラッチするように構成されたラッチ946、といった、アイドルリリース生成器940の作動を容易にするための様々な回路素子を追加的に備える場合がある。一般に、アイドルリリース信号947は、出力電流がボディダイオード913/914を介して放電するまで、アイドル時間を維持するために(例えば、潜在的にIdle_delayを延長するために)、制御器320に供給される場合がある。
例えばパワーステージ910と共に実装されるようなDCMのDC-DC変換器において、そのアイドルモードの間に、ハイ側のFET911及びロー側のFET912が共にオフ(hs_on=ロー、ls_on=ロー)となり、そのためhsls_on_bがハイとなり、これにより積分器キャパシタ922(Cint)が積分器リセットスイッチ925を用いて短絡される。そのため、ZCD積分器920は、ユニティゲインバッファとして振る舞うと共に、アイドルモード定常状態においてインダクタ電流が完全にゼロアンペアまで放電された場合にはアイドルモードの間にスイッチ電圧VSW~=Voutとなるので、初期の積分器出力電圧をVoutの電圧に設定する。このことは、本明細書で説明されるように、アイドルリリース生成器940によって保証される。ハイ側のFET911がオンに移行すると、積分器リセットスイッチ925はオフであり、スイッチ電圧VSWがVIN(正確には、VIN-(hsFET-Ron*(出力インダクタ916のインダクタ電流))となるが、より単純に説明するために、hsFET-Ron=0が仮定される)に上昇する。(VIN-Vout)/Rintの電流が、(VIN-Vout)/(Rint*Cint)の傾きで、初期電圧=Voutから積分器出力を放電する。この傾きは、hs_onの間のインダクタ電流の傾き((VIN-Vout)/(インダクタンス値))を再現する。これは、一定のインダクタ値が一定値のRint*Cintに置き換えられた場合の傾きと同一である。ロー側のFET912がオンに移行すると、スイッチ電圧VSWが0Vに下がる(正確には、pvss-(lsFET-Ron*インダクタ電流)となるが、より単純に説明するために、lsFET-Ron=0が仮定される)。そのため、(Vout/(Rint*Cint))の傾きで、Vout/Rintの電流が積分器出力を充電する。この傾きもまた、ls_onの間のインダクタ電流の傾き=(Vout/インダクタンス値)を再現する。DCMにおいて、ZCD900によって決定されるように、インダクタ電流は0Aから始まり、0Aで終わる必要がある。そして、ls_onの間に、積分器出力電圧が初期の積分器出力=Voutに戻るにつれ、ZCD900(より詳細にはZCD積分器920)が、ゼロクロス検出信号928を生成することによってゼロクロス検出点を示す。出力比較器927は、ゼロクロス検出点のために、積分器出力がVoutといつ交差するかを検出及び提示するように構成される。
いくつかの実施形態では、ZCD積分器920は、DCMでのみ作動するように構成され、出力インダクタ916における出力電流は、スイッチングサイクル全体を完了するために、0Aから開始し0Aで終了する必要がある。このような実施形態では、アイドルリリース生成器940が、このようなDCMの作動を保証するために用いられる。例えば、ロー側のFET912がオフになると、(例えば、VSWからVoutに流れる)正の残存出力電流がロー側のFET912のボディダイオード914によって放電され、スイッチ電圧VSWが、(-)ボディダイオード電圧と等しくなる。もし出力電圧が負(例えば、VoutからVSWへ流れる)である場合に、これはハイ側のFET911のボディダイオード913によって放電され、スイッチ電圧VSWはボディダイオード電圧+VINと等しくなる。そのため、スイッチ電圧VSWがアイドルモード閾値電圧VxとVINの間である場合には、残存出力電流はボディダイオード913又はボディダイオード914によって完全に放電されており、パワーステージ910は次のDCMスイッチングサイクルへの準備が整っている。様々な実施形態では、DC-DC変換器制御器120/320は、DCMの作動を保証するために、スイッチ電圧VSWがVxとVINの間となることがrelease_idle_time信号によって報告されるまで、アイドルモード(例えば、ハイ側のFET911及びロー側のFET912が共にオフ状態)を保持又は維持するように構成される場合がある。一般には、アイドルモード閾値電圧Vxは接地とVoutの間であるが、いくつかの実施形態では、アイドルモード閾値電圧VxはVth(例えば、ボディダイオード閾値電圧、略700mV)よりも高くなる場合がある。
ロー側のFET912がオフになるときの出力インダクタ916における出力電流(例えば、ZCDエラー電流)は、非理想性(オペアンプのオフセット、比較器のオフセット及びディレイ、プリドライバのディレイ、伝達ディレイ、熱ドリフト、及び/又は、他の非理想性)のために変動し得る。そのため、ZCDオフセット較正器930は、ZCD較正オフセット935を生成するように構成される。ZCD較正オフセット935はその後、最適なDC-DC変換器の効率のためにZCDエラー電流を可能な限り小さくするために、出力比較器927のVout側に印加される。ロー側のFET912がオフになるとき、ls_off_detect信号がハイに移行すると共に、VSWをサンプリングし、サンプリングされたVSWがVrefよりも高いかを決定するために、電流方向検出器933がトリガされる。VSWがVrefよりも低い場合(cur_dir=ハイ)、ZCDエラー電流はロー側のFET912のボディダイオード914を介して/ボディダイオード914によって放電されるため、ZCDエラー電流は正(例えば、VSWからVoutへ流れる)である。VSWがVrefよりも高い場合(cur_dir=ロー)、ZCDエラー電流はハイ側のFET911のボディダイオード913を介して/ボディダイオード913によって放電されるため、ZCDエラーインダクタ電流は負(例えば、VoutからVSWへ流れる)である。正/負のZCDエラーの電流方向信号(cur_dir)は、zcd_cal_clk信号によってトリガされながら、較正制御器934によってサンプリングされる。zcd_cal_clk信号は、図示されているように、ls_off_detect信号に基づくディレイされた論理信号であり得る。較正制御器934は、サンプリングされた出力電流方向(例えば、cur_dir信号)を用いてZCD較正オフセット935(zcd_offset<a:0>)を更新するように構成される場合がある。ZCD較正オフセット935は、次のスイッチングサイクルにおいて徐々に/実際に、ZCDエラー電流を低減するために、ZCD積分器920に提供される。較正制御器934は、様々に異なる処理を実施してZCD較正オフセット935を生成及び/又は更新するように構成される場合がある。ZCD較正オフセット935を更新するこのような処理の一つが、図9の較正制御器934を描写するブロック内の疑似コードとして図示される。較正制御器934によって実行される状態機械として実装された、ZCD較正オフセット935を更新する他の処理が、図10に示される。
図10は、本開示の1以上の実施形態に係る、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300のためのZCD900を作動させるための状態機械(例えば、ブロック1010、ブロック1020、ブロック1030、ブロック1040)を実現する処理1000を示すフロー図である。cur_dir信号に含まれる欠陥がZCD較正オフセット935(zcd_offset<a:0>)の不確かな更新を招くことを防ぐために、較正制御器934は、cur_dirのサイクルのうちの“avg_cycle”のサイクル数をサンプリングし、ZCD較正オフセット935(zcd_offset<a:0>)を更新する前にサンプルを平均化するように構成される場合がある。“avg_cycle”のサイクルにわたって、cur_dir=ハイのサンプルが、cur_dir=ローのサンプルよりも多く検出された場合、較正制御器934は、zcd_offset<a:0>をデクリメントして、次のスイッチングサイクルにおけるZCDエラー電流のレベルを下げる場合がある。“avg_cycle”のサイクルにわたって、cur_dir=ローのサンプルが、cur_dir=ハイのサンプルよりも多く検出された場合、較正制御器934は、zcd_offset<a:0>をインクリメントして、次のスイッチングサイクルにおけるZCDエラー電流のレベルを高める場合がある。最終的に、ZCD較正オフセット935は、正の最小ZCDエラー電流zcd_offset値と、負の最小ZCDエラー電流zcd_offset値と、の間を振動し得る。負のZCDエラー電流への過渡的変動は、正のZCDエラー電流への過渡的変動と比較して、DC-DC変換器の効率を低減させる。そのため、較正制御器934は、負から正へと交差するZCDエラー電流に関するzcd_offset値を決定し、正の最小ZCDエラー電流のzcd_offset<a:0>値を、“lock_cycle”数のサイクルにわたってロックするように構成される場合がある。“lock_cycle”のサイクルの後、較正制御器934は、発生し得る温度変化、電圧変化、及び/又は、他の非理想性を補正するために、cur_dirを再度サンプリングして、zcd_offset<a:0>を更新するように構成される場合がある。
より詳細には、処理1000は、ZCD較正オフセット935を生成するために用いられる状態機械を示す。ブロック1010において、較正制御器934は、様々な状態変数を、状態機械1000の適切な作動を保証するように設定された初期値に初期化及び/又はリセットする。当該様々な状態変数は、状態機械1000の実行を無効にする(dcdc_enable=0)(例えば、状態変数を状態機械1000による変更からブロックするために)、ZCD較正オフセット935を、初期の、あらかじめ記憶された、又は、所望の値に設定する(例えば、zcd_offset=ctrl_zcd_force_offset)、及び、状態機械1000を有効にする準備として他の様々な状態変数を初期値に設定する、といったようなものである。イネーブル信号(dcdc_enable=1)を受信、又は、検出した後、状態機械1000は、ブロック1020として示される初期状態smState=“00”へ状態を進める。
ブロック1020において、較正制御器934は、出力インダクタ916における出力電流の電流方向(例えば、cur_dir)を受け取り、電流方向に基づいて、電流方向カウンタ(offset_updown)をインクリメント又はデクリメントするように構成される場合がある。電流方向が正であるとき、較正制御器934は、(例えば、avg_cycle回のサイクルにわたって)電流方向カウンタを(有効に)平均するために、ループ1022を介してブロック1020内をループする。平均化の完了後に、較正制御器934は、ZCD較正オフセット935をインクリメント又はデクリメントし、(例えば、ZCD較正オフセット935がインクリメントされた場合には)ブロック1030に状態を進めるか、(例えば、ZCD較正オフセット935がデクリメントされた場合には)ブロック1020を通る新たな平均ループを開始する。受け取った電流方向(cur_dir)が負である場合、図示されたように、較正制御器934は状態遷移1024に沿ってブロック1030に状態を進める。
ブロック1030において、較正制御器934は、ブロック1020と同様に、出力インダクタ916における出力電流の電流方向を受け取り、当該電流方向に基づいて電流方向カウンタ(offset_updown)をインクリメント又はデクリメントするように構成される場合がある。電流方向が正である場合、較正制御器934は状態遷移1034に沿ってブロック1040に状態を進める。電流方向が負である場合、較正制御器934は、電流方向カウンタの平均化を完了させるために、(例えば、avg_cycle回のサイクルにわたって)ループ1032を介してブロック1030内をループする。平均化の完了後に、較正制御器934は、(例えば、電流方向カウンタが、電流方向が未だに負であることを示している場合には)ZCD構成オフセット935をインクリメントすると共にブロック1030を通る新たな平均ループを開始するか、又は、ブロック1040へ状態を進める。受け取った電流方向(cur_dir)が正であるとき、図示されているように、較正制御器934はブロック1040へ状態を進める。
ブロック1040において、較正制御器934は、ZCD較正オフセット935が直前のインクリメントで負になった後に、電流方向が(例えば、ZCD較正オフセット935の利用可能な解像度と比較して)最小の正の値として検出されると(例えば、ブロック1020及びブロック1030の処理を介して)、ZCD較正オフセット935を安定化させるために、ZCD較正オフセット935を、ループ1042を介してスイッチングサイクルの(lock_cycle)回にわたってロックするように構成される場合がある。較正制御器934は、図示されているように、(lock_cycle)回のスイッチングサイクルにわたってブロック1040内をループした後、状態遷移1044に沿って、状態を進めてブロック1020に戻るように構成される場合がある。加えて、較正制御器934は、状態機械1000の無効化の実行(dcdc_enable=0)を検出すると、状態遷移1028、状態遷移1038、及び/又は、状態遷移1048を介して、状態を進めてブロック1010をリセットするように構成される場合がある。様々な実施形態において、状態機械1000は、リセットブロック1010抜きで実装される場合があり、図示されているように、様々な状態変数はブロック1020及び/又はブロック1040内で初期化及び/又はリセットされ得る。
図11は、本開示の1以上の実施形態に係る、DC-DC変換器のためのZCDを作動させるための処理を示すフロー図である。特に、処理1100は、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300内のZCD900の処理を示す。様々な実施形態において、図11の動作は、図1-10に示された対応する方法、電子デバイス、センサ、及び/又は、構造に関する1以上の論理デバイス又はコントローラによって実行されるソフトウェアの命令として実装される場合がある。より一般的には、図11の動作は、ソフトウェアの命令、機械的な要素、及び/又は、電子ハードウェア(例えば、インダクタ、キャパシタ、増幅器、アクチュエータ、又は、アナログ及び/又はデジタルの他のコンポーネント)の任意の組み合わせを用いて実装される場合がある。処理1100のいずれのステップ、サブステップ、サブ処理、又は、ブロックは、図11によって示された実施形態とは異なる順序又は配列で実行される場合がある。また、処理1100は、処理1100を1以上の追加の回数だけ反復するために、処理1100の1以上のステップ、サブステップ、サブ処理、又は、ブロックを反復し、処理1100の前のステップ、サブステップ、サブ処理、又は、ブロックに戻るように構成された制御ループとして実装される場合がある。例えば、他の実施形態では、1以上のブロックが処理1100から省略又は追加される場合がある。更に、ブロック入力、ブロック出力、様々なセンサ信号、センサ情報、較正パラメータ、及び/又は、他の作動パラメータが、以下の処理の対応する部分に移行する前に、1以上のメモリに記憶される場合がある。処理1100は、図1-10で説明されたシステム及び方法を参照して説明されるが、処理1100は、それらのシステムとは異なり、電子デバイス、センサ、アセンブリ、メカニズム、システム、及び/又は、システム属性の異なる選択肢を含む他のシステムによって実行される場合がある。
ブロック1102において、ZCD900は、スイッチ電圧VSW及び出力電圧Voutの受け取りを行う。例えば、ZCD積分器920、ZCDオフセット較正器930、及び/又は、アイドルリリース発生器940のうち任意の1つまたはこれらの組み合わせは、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300のパワーステージ910からスイッチ電圧VSW及び/又は出力電圧Voutを受け取るように構成される場合がある。いくつかの実施形態では、ZCD900の動作の前に、DC-DC変換器制御器120又はDC-DC変換器制御器320は、図3のvout_islow_latch、及び/又は、Heavy_load_status及びORゲート(or1)を介した処理のように、出力電圧Vout及び/又はDC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300の出力負荷状態に少なくとも部分的に基づいてZCD900を選択的に有効にするように構成される場合がある。このような有効化は、図9に示すように、ZCD積分器920の929、ZCDオフセット較正器930の較正制御器934、及び/又は、他の論理、及び/又は、ZCD900の比較器要素といった、ZCD900の様々な要素に電力供給する/電力切断するように構成されている場合がある。
ブロック1104において、ZCD900は、ZCD較正オフセット935を生成する。例えば、ZCDオフセット較正器930は、ブロック1102で受け取ったスイッチ電圧VSWに少なくとも部分的に基づいて、ZCD較正オフセット935を生成するように構成される場合がある。様々な実施形態では、ZCDオフセット較正器930は、例えば、図10の状態機械1000を実現するように、又は、図9の較正制御器934を示すブロック内に提示された擬似コードを実行するように、及び/又は、本明細書に記載の任意の代替的なプロセスを実行するように構成される場合がある。ZCDオフセット較正器930が最初に初期化され、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300が第1スイッチングサイクルを完了する前(例えば、idle->hs_on=ハイ、ls_on=ロー->hs_on=ロー、ls_on=ハイ->idle)といった特定の実施形態では、本明細書で説明されるように、ZCDオフセット較正器930は、初期値及び/又はあらかじめ決定された値(たとえば、ctrl_zcd_force_offset、又は、ZCDオフセット較正器930の以前の動作中に較正制御器934によって記憶及び/又は取得された値)に基づいてZCD較正オフセット935を生成するように構成される場合がある。
ブロック1106において、ZCD900は、ゼロクロス検出信号928を生成する。例えば、ZCD積分器920は、スイッチ電圧VSW、ブロック1102で受け取った出力電圧Vout、ブロック1104で生成されたZCD較正オフセット935に少なくとも部分的に基づいて、ゼロクロス検出信号928を生成するように構成される場合がある。いくつかの実施形態では、DC-DC変換器制御器120又はDC-DC変換器制御器320は、ゼロクロス検出信号928(例えば、図3の“ゼロクロス検出”)を受け取り、ピーク電流ターゲット値(例えば、出力負荷センサ330に提供される)、及び/又は、ZCD900のZCD積分器920によって生成されたゼロクロス検出信号928に少なくとも部分的に基づいて、スイッチ制御信号(例えば、ls_on、hs_on)を生成して、パワーステージ910のスイッチング周波数を調整するように構成される場合がある。
ZCDオフセット較正器930が最初に初期化され、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300が第1スイッチングサイクルを完了する前といった特定の実施形態では、ZCD積分器920は、少なくとも部分的に、スイッチ電圧VSW及び/又はブロック1102で受け取った出力電圧Voutに基づいて、及び/又は、ブロック1104で初期化された値及び/又はあらかじめ定められた値に設定されたZCD較正オフセット935に基づいて、ゼロクロス検出信号928を生成するように構成される場合がある。後続のスイッチングサイクルにおいて、本明細書で説明されるように、ZCD積分器920は、DC-DC変換器の現在のスイッチングサイクル[n]において受け取ったスイッチ電圧VSW、及び/又は、出力電圧Vout、及び/又は、較正制御器934によってサンプリングされたZCDエラー電流に基づいて先のスイッチングサイクル[n-1]の終わりにZCDオフセット較正器930によって生成されたZCD較正オフセット935に少なくとも部分的に基づいて、ゼロクロス検出信号928を生成するように構成される場合がある。
例えば、図12のフロー図は、本開示の1以上の実施形態に係る、DC-DC変換器のためのZDCを作動させるための処理を示す。特に、処理1200は、図11で示されたものに順序及びタイミングの詳細を追加した、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300内のZCD900の動作を示す。様々な実施形態において、図12の動作は、図1-11で示された対応する方法、電子デバイス、センサ、及び/又は、構造に関連する1以上の論理デバイス又はコントローラによって実行されるソフトウェアの命令として実装される場合がある。より一般的には、図12の動作は、ソフトウェアの命令、機械的要素、及び/又は、電子ハードウェア(例えば、インダクタ、キャパシタ、増幅器、アクチュエータ、又は、アナログ及び/又はデジタルの他のコンポーネント)の任意の組み合わせを用いて実装される場合がある。処理1200のいずれのステップ、サブステップ、サブ処理、又は、ブロックは図12によって示された実施形態とは異なる順序又は配列で実行される場合がある。また、処理1200は、処理1200を1以上の追加の回数だけ反復するために、処理1200の1以上のステップ、サブステップ、サブ処理、又は、ブロックを反復し、処理1200の前のステップ、サブステップ、サブ処理、又は、ブロックに戻るように構成された制御ループとして実装される場合がある。例えば、他の実施形態では、1以上のブロックが処理1200から省略又は追加される場合がある。更に、ブロック入力、ブロック出力、様々なセンサ信号、センサ情報、較正パラメータ、及び/又は、他の動作パラメータが、以下の処理の対応する部分に移行する前に、1以上のメモリに記憶される場合がある。処理1200は、図1-11で説明されたシステム及び方法を参照して説明されるが、処理1200は、それらのシステムとは異なり、電子デバイス、センサ、アセンブリ、メカニズム、システム、及び/又は、システム属性の異なる選択肢を含む他のシステムによって実行される場合がある。
ブロック1202において、DC-DC変換器制御器120又はDC-DC変換器制御器320は、第1スイッチングサイクルを開始する。例えば、DC-DC変換器制御器320は、VoutがVrefよりも小さいことを検出し、それにより、comp1をハイに移行し、ハイ側の制御信号hs_on=ハイを設定して、ハイ側のFET/スイッチ911をオンにする、ように構成される場合がある。ブロック1202の開始に先立って、ZCD900は、本明細書で説明されているように、ZCD較正オフセット935を初期値及び/又はあらかじめ定められた値(例えば、ctrl_zcd_forse_offset、又は、ZCDオフセット較正器930の以前の動作中に較正制御器934によって記憶及び/又は取得された値)に初期化するように構成される場合がある。
ブロック1204において、ZCD900は、第1スイッチ電圧VSWと、第1出力電圧Voutと、を受け取る。例えば、ZCD積分器920、ZCDオフセット較正器930、及び/又は、アイドルリリース生成器940のいずれか一つ又は任意の組み合わせは、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300のパワーステージ910から第1スイッチ電圧VSW、及び/又は、第1出力電圧Voutを受け取るように構成される場合がある。いくつかの実施形態では、DC-DC変換器制御器120又はDC-DC変換器制御器320は、図3のvout_islow_latch、及び/又は、Heavy_load_status及びORゲート(or1)を介した処理のように、ZCD900の動作に先立って、出力電圧Vout及び/又はDC-DC変換器100、DC-DC変換器200、又は、DC-DC変換器300の出力負荷状態に少なくとも部分的に基づいて、ZCD900を選択的に有効にするように構成される場合がある。このような有効化は、図9に示すように、ZCD積分器920の929、ZCDオフセット較正器930の較正制御器934、及び/又は、他の論理、及び/又は、ZCD900の比較器要素といった、ZCD900の様々な要素に電力供給する/電力切断するように構成されている場合がある。
ハイ側の制御信号hs_onがハイに設定されると、ZCD積分器920はリセット状態を終了する。リセット状態では、本明細書で説明されるように、積分器出力が最初にVoutに設定され、積分器キャパシタ922が放電され始める。次に、出力インダクタ916を流れる電流がピーク電流に到達すると、ピーク電流検出器324がハイに移行し、DC-DC変換器制御器320は、ハイ側の制御信号hs_on=ロー、及び、ロー側の制御信号ls_on=ハイを設定して、ハイ側のFET/スイッチ911をオフにし、ロー側のFET/スイッチ912をオンにする。そして、ZCD積分器920は、本明細書で説明するように、積分器キャパシタ922の充電を開始し、積分器出力はVoutに近づく。
ブロック1206において、ZCD900は、第1ゼロクロス検出信号928を生成する。例えば、ZCD積分器920は、少なくとも部分的に、ブロック1204において最初に受け取った第1スイッチ電圧VSW及び/又は第1出力電圧Voutに基づいて、及び/又は、ブロック1202で初期化されたZCD較正オフセット935に基づいて、第1ゼロクロス検出信号928を生成するように構成される場合がある。特に、ZCD出力比較器927は、積分器出力=Vout+ZCD較正オフセット935(ZCDオフセット較正付与器926によって組み合わされる)となるときに、ゼロクロス検出信号928をハイに移行する場合がある。いくつかの実施形態では、DC-DC変換器制御器120又はDC-DC変換器制御器320は、第1ゼロクロス検出信号928(例えば、図3の“ゼロクロス検出”)を受け取り、スイッチ制御信号(例えば、ls_on、hs_on)を生成して、ピーク電流ターゲット値(例えば、出力負荷センサ330によって提供される)及び/又はZCD900のZCD積分器920によって生成される第1ゼロクロス検出信号928に少なくとも部分的に基づいて、パワーステージ910のスイッチング周波数を調節するように構成される場合がある。第1ゼロクロス検出信号928が生成されると、DC-DC変換器制御器320は、ロー側の制御信号ls_on=ローを設定して、ロー側のFET/スイッチ912をオフにし、DC-DC変換器300をアイドルモードにする。
ブロック1208において、ZCD900はアイドルモードのスイッチ電圧VSWを受け取る。例えば、ZCDオフセット較正器930は、ロー側のFET/スイッチ912がオフになる概ねその時(例えば、アイドルモード中にVSWが定常状態に達する前)に、スイッチ電圧VSWを受け取るように構成される場合がある。特定の実施形態では、アイドルモードが開始される(例えば、ロー側のFET/スイッチ912がオフにされた結果として生じるアイドルモード中)概ねその時に、ZCDオフセット較正器930は、ロー側の制御信号ls_on=ローであること、及び/又は、ロー側のFETオフセット検出器931を介してロー側のFET/スイッチ912がオフであること、を決定し、電流方向検出器933を用いてスイッチ電圧VSWをサンプリングする、ように構成される場合がある。これにより、ZCDオフセット較正器930は、初期のアイドルモードのスイッチ電圧VSWを受け取り、対応するZCDエラー電流か正であるか負であるか(これは、電流方向検出器933によって生成される電流方向信号cur_dirによって表される)を決定する。
ブロック1210において、ZCD900は、更新されたZCD較正オフセット935を生成する。例えば、ZCDオフセット較正器930は、ブロック1208で受け取ったアイドル初期値のスイッチ電圧VSWに少なくとも部分的に基づいて、更新されたZCD較正オフセット935を生成及び更新するように構成される場合がある。様々な実施形態において、ZCDオフセット較正器930は、例えば、図10の状態機械1000を実現するように、または図9の較正制御器934を示すブロック内に示された擬似コードを実現するように、及び/又は、本明細書で説明された任意の代替な処理を実行するように構成される場合がある。いくつかの実施形態では、較正制御器934は、電流方向信号cur_dirを受け取り、電流方向信号cur_dirに少なくとも部分的に基づいてZCD較正オフセット935を生成するように構成される場合がある。ここで、本明細書で説明されるように、ZCD較正オフセット935は、ZCDエラー電流の大きさを減少するように設定された値へと、そして最終的には、最適なDC-DC変換器の効率のための正の最小ZCDエラー電流を実現する値へと、反復的に駆動される。様々な実施形態において、本明細書でも説明されるように、DC-DC変換器制御器320は、DC-DC変換器300のDCMの動作を保証するために、アイドルリリース発生器940がアイドルリリース信号947を生成し(例えば、release_idle_time=ハイ)、それをDC-DC変換器制御器320のANDゲート(図3のDCM_and)の入力へ提供するまで、アイドルモードを維持するように構成される場合がある。
ブロック1212において、DC-DC変換器制御器120又はDC-DC変換器制御器320は、第2スイッチングサイクルを開始する。例えば、DC-DC変換器制御器320は、VoutがVrefよりも小さいことを検出し、それにより、comp1をハイに移行し、ハイ側の制御信号hs_on=ハイを設定して、ハイ側のFET/スイッチ911を再びオンにする、ように構成される場合がある。
ブロック1214において、ZCD900は、第2スイッチ電圧VSWと、第2出力電圧Voutとを受け取る。例えば、ZCD積分器920、ZCDオフセット較正器930、及び/又は、アイドルリリース生成器940のいずれか一つ又は任意の組み合わせは、DC-DC変換器100、DC-DC変換器200、及び/又は、DC-DC変換器300のパワーステージ910から第2スイッチ電圧VSW、及び/又は、第2出力電圧Voutを受け取るように構成される場合がある。いくつかの実施形態では、DC-DC変換器制御器120又はDC-DC変換器制御器320は、図3のvout_islow_latch、及び/又は、Heavy_load_status及びORゲート(or1)を介した処理のように、ZCD900の動作に先立って、出力電圧Vout及び/又はDC-DC変換器100、DC-DC変換器200、又は、DC-DC変換器300の出力負荷状態に少なくとも部分的に基づいて、ZCD900を選択的に有効にするように構成される場合がある。ハイ側の制御信号hs_onがハイに設定されると、ZCD積分器920はリセット状態を終了する。リセット状態では、本明細書で説明されるように、積分器出力が初期的にVoutに設定され、積分器キャパシタ922が放電され始める。次に、出力インダクタ916を流れる電流がピーク電流に到達すると、ピーク電流検出器324がハイに移行し、DC-DC変換器制御器320は、ハイ側の制御信号hs_on=ロー、及び、ロー側の制御信号ls_on=ハイを設定して、ハイ側のFET/スイッチ911をオフにし、ロー側のFET/スイッチ912をオンにする。そして、ZCD積分器920は、本明細書で説明するように、ブロック1204について説明した処理と全く同様に、積分器キャパシタ922の充電を開始し、積分器出力はVoutに近づく。
ブロック1216において、ZCD900は、第2ゼロクロス検出信号928を生成する。例えば、ZCD積分器920は、少なくとも部分的に、ブロック1214の最初に受け取った第2スイッチ電圧VSW及び/又は第2出力電圧Voutに基づいて、及び/又は、ブロック1210で生成された更新されたZCD較正オフセット935に基づいて、第2ゼロクロス検出信号928を生成するように構成される場合がある。特に、ZCD出力比較器927は、積分器出力=Vout+ZCD較正オフセット935(ZCDオフセット較正付与器926によって組み合わされる)となるときに、ゼロクロス検出信号928をハイに移行する場合がある。いくつかの実施形態では、DC-DC変換器制御器120又はDC-DC変換器制御器320は、第2ゼロクロス検出信号928(例えば、図3の“ゼロクロス検出”)を受け取り、スイッチ制御信号(例えば、ls_on、hs_on)を生成して、ピーク電流ターゲット値(例えば、出力負荷センサ330によって提供される)及び/又はZCD900のZCD積分器920によって生成される第2ゼロクロス検出信号928に少なくとも部分的に基づいて、パワーステージ910のスイッチング周波数を調節するように構成される場合がある。第2ゼロクロス検出信号928が生成されると、DC-DC変換器制御器320は、ロー側の制御信号ls_on=ローを設定して、ロー側のFET/スイッチ912をオフにし、DC-DC変換器300をアイドルモードにする。処理1200は、本明細書で説明されるように、ブロック1210にループバックして、次のスイッチングサイクルのためのZCD較正オフセット935を更新する。
したがって、実施形態は、本明細書で説明されるように、DC-DC変換器における様々なモード、サイクル、及び、スイッチングのタイミングの制御を補助するように構成された、信頼性が高く、正確で、相対的に低電力のZCDを使用することにより、DC-DC変換器の全体的な効率を高めることができる。その上、実施形態は、より高い負荷電流を適応的に提供し、相対的に低い負荷電流における出力電圧リップルのリスクを低減し、DC-DC変換器によって電力を供給される下流デバイスでのスイッチング干渉のリスクを低減しつつ、そのようにすることができる。
本明細書に記載の本発明の実施形態に係る、電子デバイス、又は、電気デバイス、及び/又は、他の関連するデバイスまたはコンポーネントは、任意の好適なハードウェア、ファームウェア(例えば、特定用途向けの集積回路)、ソフトウェア、又は、ソフトウェア、ファームウェア、及び/又は、ハードウェアの組み合わせを利用して実装される場合がある。例えば、これらのデバイスの様々な構成要素は、1個の集積回路(integrated circuit)(IC)チップ上に、あるいは、複数のICチップ上に別々に形成される場合がある。さらに、これらのデバイスの様々な構成要素は、可撓性のプリント回路フィルム、テープキャリアパッケージ(tape carrier package)(TCP)、プリント回路基板(printed circuit board)(PCB)、又は、1枚の基板の上に形成され得る。更に、これらのデバイスの様々な構成要素は、1以上のコンピューティングデバイス内の1以上のプロセッサ上で実行される、本明細書に記載の様々な機能を実行するためにコンピュータプログラムの命令を実行し他のシステムの構成要素と相互作用する、プロセス又はスレッドである場合がある。コンピュータプログラムの命令は、例えば、ランダムアクセスメモリ(random-access memory)(RAM)といった標準的なメモリデバイスを使用してコンピューティングデバイスに実装され得るメモリに記憶される。コンピュータプログラムの命令はまた、例えば、CD-ROM、フラッシュドライブ等といった、他の非一時的なコンピュータ読取り可能なメディアに記憶される場合がある。更に、当業者は、本発明の例示的な実施形態の精神および範囲を逸脱することなく、様々なコンピューティングデバイスの機能が単一のコンピューティングデバイスに組み合わせられ、又は、統合され得ることを、あるいは、特定のコンピューティングデバイスの機能が、1以上の他のコンピューティングデバイスに分散され得ることを認識すべきである。
上述の開示は、本開示を、開示された正確な形態又は特定の使用分野に限定することを意図されていない。したがって、本開示に照らして、本明細書で明示的に記載されているか暗示されているかにかかわらず、本開示に対して様々な代替の実施形態及び/又は修正が可能であると考えられる。このように本開示の実施形態が説明されたため、当業者は、本開示の範囲から逸脱することなく、形式及び詳細を変更し得ることを認識するだろう。したがって、本開示は、特許請求の範囲によってのみ限定される。
Claims (20)
- 直流直流(DC-DC)変換器のためのゼロクロス検出器(ZCD)であり、
ZCD積分器を備え、
前記ZCD積分器が、
スイッチ電圧と、前記DC-DC変換器のパワーステージの出力電圧と、を受け取り、
受け取った前記スイッチ電圧及び前記出力電圧に少なくとも部分的に基づいて、ゼロクロス検出信号を生成する、
ように構成され、
前記ゼロクロス検出信号が、前記DC-DC変換器の前記パワーステージの出力インダクタにおける出力電流が略ゼロであることを示すように構成される、
ZCD。 - 前記ZCD積分器が、
前記スイッチ電圧及び前記出力電圧を受け取り、積分器出力を生成するように構成された差分電圧積分器と、
前記積分器出力を受け取り、前記積分器出力及び前記出力電圧に少なくとも部分的に基づいて、前記ゼロクロス検出信号を生成するように構成された出力比較器と、
を更に備える、
請求項1のZCD。 - 前記ZCD積分器が、
前記DC-DC変換器がアイドル状態である間に、前記差分電圧積分器をリセットするように構成された積分器リセットスイッチと、
前記出力電圧とZCD較正オフセットとを受け取り、対応する較正された出力電圧を前記出力比較器に供給するように構成されたZCDオフセット較正付与器と、
を更に備え、
較正された前記出力電圧が、前記DC-DC変換器の作動に関する作動上の非理想性を補正するように設定される、
請求項2のZCD。 - 前記スイッチ電圧を受け取り、受け取った前記スイッチ電圧に少なくとも部分的に基づいて、ZCD較正オフセットを生成するように構成されたZCDオフセット較正器と、
を更に備え、
前記ZCD積分器が、前記ZCD較正オフセットに少なくとも部分的に基づいて、前記ゼロクロス検出信号を生成するように構成される、
請求項1のZCD。 - 前記ZCDオフセット較正器が、
前記スイッチ電圧を受け取り、前記パワーステージのロー側のスイッチがオフ状態に移行する概ねその時に、前記スイッチ電圧を前記DC-DC変換器のための基準電圧と比較し、前記スイッチ電圧と前記基準電圧との比較結果に少なくとも部分的に基づいて、電流方向信号を生成するように構成された電流方向検出器と、
前記電流方向信号を受け取り、前記電流方向信号に少なくとも部分的に基づいて、前記ZCD較正オフセットを生成するように構成された論理デバイスと、
を備え、
前記ZCD較正オフセットが、前記DC-DC変換器の作動に関する作動上の非理想性を補正するために、前記ゼロクロス検出信号のタイミングを調節するように設定される、
請求項4のZCD。 - 前記ZCD較正オフセットを生成することが、
前記ZCD較正オフセットを、前記パワーステージのロー側のスイッチがオフ状態に移行する概ねその時に決定された前記出力インダクタにおける前記出力電流の電流方向に少なくとも部分的に基づいて、反復的にインクリメント及び/又はデクリメントすることと、
前記ZCD較正オフセットをインクリメントした後に、前記電流方向の負から正への移行を決定することと、
前記パワーステージのあらかじめ定められたサイクル数の間、前記ZCD較正オフセットをロックすることと、
を含む、
請求項4のZCD。 - アイドルリリース生成器であり、
前記スイッチ電圧と、前記DC-DC変換器の前記パワーステージへの入力電圧と、を受け取り、
受け取った前記スイッチ電圧及び前記入力電圧に少なくとも部分的に基づいて、アイドルリリース信号を生成する、
ように構成されたアイドルリリース生成器を更に備え、
前記アイドルリリース信号が、前記DC-DC変換器が、前記DC-DC変換器のアイドルモードを終了する準備が整っていることを示すように構成される、
請求項1のZCD。 - 前記アイドルリリース生成器が、
前記スイッチ電圧を受け取り、接地と前記出力電圧との間となるようにあらかじめ選択されたアイドルモード閾値電圧よりも、前記スイッチ電圧が高いことを示す第1比較器出力を生成するように構成された第1比較器と、
前記第1比較器出力と結合され、前記第1比較器が前記第1比較器出力を生成した後に、前記入力電圧よりも前記スイッチ電圧が低いことを示す第2比較器出力を生成するように構成された第2比較器と、
前記第1比較器出力及び前記第2比較器出力に少なくとも部分的に基づいて、前記アイドルリリース信号を生成するように構成された論理デバイスと、
を備える、
請求項7のZCD。 - 前記DC-DC変換器が、不連続伝導モード(DCM)のDC-DC変換器を備え、
前記DCMのDC-DC変換器の前記パワーステージが、
前記DC-DC変換器の入力電圧と、前記出力インダクタの入力側と、の間に結合されたハイ側の電界効果トランジスタ(FET)と、
前記出力インダクタの前記入力側と、前記DC-DC変換器のための接地と、の間に結合されたロー側のFETと、
を備え、
前記スイッチ電圧が前記出力インダクタの前記入力側で測定され、
前記ハイ側のFET及び前記ロー側のFETが、前記DC-DC変換器の制御器によって供給されるハイ側の制御信号及びロー側の制御信号によってそれぞれ制御される、
請求項1のZCD。 - 請求項1のZCDを備えるDC-DC変換器であり、前記DC-DC変換器が、
前記DC-DC変換器の前記パワーステージの前記出力電圧を受け取り、スイッチ制御信号を生成して前記パワーステージのスイッチング周波数を制御するように構成されたDC-DC変換器制御器と、
前記DC-DC変換器の出力負荷状態を決定し、決定された前記出力負荷状態に少なくとも部分的に基づいて前記DC-DC変換器のためのピーク電流ターゲット値を決定し、前記出力負荷状態及び/又は前記ピーク電流ターゲット値を前記DC-DC変換器制御器に供給するように構成された出力負荷センサと、
を備え、
前記DC-DC変換器制御器が、
前記出力電圧、及び/又は、前記出力負荷センサによって供給される前記DC-DC変換器の前記出力負荷状態に少なくとも部分的に基づいて、前記ZCDを選択的に有効にし、
前記スイッチ制御信号を生成して、前記出力負荷センサによって供給された前記ピーク電流ターゲット値、及び/又は、前記ZCD積分器によって生成されたゼロクロス検出信号に少なくとも部分的に基づいて、前記パワーステージのスイッチング周波数を調節する、
DC-DC変換器。 - 直流直流(DC-DC)変換器のためのゼロクロス検出器(ZCD)を作動させる方法であり、
ZCD積分器によって、スイッチ電圧と、前記DC-DC変換器のパワーステージの出力電圧と、を受け取ることと、
受け取った前記スイッチ電圧及び前記出力電圧に少なくとも部分的に基づいて、ゼロクロス検出信号を生成することと、
を含み、
前記ゼロクロス検出信号が、前記DC-DC変換器の前記パワーステージの出力インダクタにおける出力電流が略ゼロであることを示すように構成される、
方法。 - 前記ZCD積分器が、
前記スイッチ電圧及び前記出力電圧を受け取り、積分器出力を生成するように構成された差分電圧積分器と、
前記積分器出力を受け取り、前記積分器出力及び前記出力電圧に少なくとも部分的に基づいて、前記ゼロクロス検出信号を生成するように構成された出力比較器と、
を備える、
請求項11の方法。 - 前記ZCD積分器が、
前記DC-DC変換器のアイドルモードの間に、前記差分電圧積分器をリセットするように構成された積分器リセットスイッチと、
前記出力電圧とZCD較正オフセットとを受け取り、対応する較正された出力電圧を前記出力比較器に供給するように構成されたZCDオフセット較正付与器と、
を更に備え、
較正された前記出力電圧が、前記DC-DC変換器の作動に関する作動上の非理想性を補正するように設定される、
請求項12の方法。 - 前記ZCDのZCDオフセット較正器によって、前記スイッチ電圧を受け取ることと、
受け取った前記スイッチ電圧に少なくとも部分的に基づいて、ZCD較正オフセットを生成することと、
を更に含み、
前記ゼロクロス検出信号を生成することが、前記ZCD較正オフセットに少なくとも部分的に基づく、
請求項11の方法。 - 前記ZCDオフセット較正器が、
前記スイッチ電圧を受け取り、前記パワーステージのロー側のスイッチがオフ状態に移行する概ねその時に、前記スイッチ電圧を前記DC-DC変換器のための基準電圧と比較し、前記スイッチ電圧と前記基準電圧との比較結果に少なくとも部分的に基づいて、電流方向信号を生成するように構成された電流方向検出器と、
前記電流方向信号を受け取り、前記電流方向信号に少なくとも部分的に基づいて、前記ZCD較正オフセットを生成するように構成された論理デバイスと、
を備え、
前記ZCD較正オフセットが、前記DC-DC変換器の作動に関する作動上の非理想性を補正するために、前記ゼロクロス検出信号のタイミングを調節するように構成される、
請求項14の方法。 - 前記ZCD較正オフセットを生成することが、
前記ZCD較正オフセットを、前記パワーステージのロー側のスイッチがオフ状態に移行する概ねその時に決定された前記出力インダクタにおける前記出力電流の電流方向に少なくとも部分的に基づいて、反復的にインクリメント及び/又はデクリメントすることと、
前記ZCD較正オフセットをインクリメントした後に、前記電流方向の負から正への移行を決定することと、
前記パワーステージのあらかじめ定められたサイクル数の間、前記ZCD較正オフセットをロックすることと、
を含む、
請求項14の方法。 - アイドルリリース生成器によって、前記スイッチ電圧と、前記DC-DC変換器の前記パワーステージへの入力電圧と、を受け取ることと、
受け取った前記スイッチ電圧及び前記入力電圧に少なくとも部分的に基づいて、アイドルリリース信号を生成する、
ことを更に含み、
前記アイドルリリース信号が、前記DC-DC変換器が、前記DC-DC変換器のアイドルモードを終了する準備が整っていることを示すように構成される、
請求項11の方法。 - 前記アイドルリリース生成器が、
前記スイッチ電圧を受け取り、接地と前記出力電圧との間となるようにあらかじめ選択されたアイドルモード閾値電圧よりも前記スイッチ電圧が高いことを示す第1比較器出力を生成するように構成された第1比較器と、
前記第1比較器出力と結合され、前記第1比較器が前記第1比較器出力を生成した後に、前記入力電圧よりも前記スイッチ電圧が低いことを示す第2比較器出力を生成するように構成された第2比較器と、
前記第1比較器出力及び前記第2比較器出力に少なくとも部分的に基づいて、前記アイドルリリース信号を生成するように構成された論理デバイスと、
を備える、
請求項17の方法。 - 前記DC-DC変換器が、不連続伝導モード(DCM)のDC-DC変換器を備え、
前記DCMのDC-DC変換器の前記パワーステージが、
前記DC-DC変換器の入力電圧と、前記出力インダクタの入力側と、の間に結合されたハイ側の電界効果トランジスタ(FET)と、
前記出力インダクタの前記入力側と、前記DC-DC変換器のための接地と、の間に結合されたロー側のFETと、
を備え、
前記スイッチ電圧が前記出力インダクタの前記入力側で測定され、
前記ハイ側のFET及び前記ロー側のFETが、前記DC-DC変換器の制御器によって供給されるハイ側の制御信号及びロー側の制御信号によってそれぞれ制御される、
請求項11の方法。 - 請求項1のZCDを備えるDC-DC変換器を更に備える方法であり、前記DC-DC変換器が、
前記出力電圧、及び/又は、出力負荷センサによって供給される前記DC-DC変換器の出力負荷状態に少なくとも部分的に基づいて、前記ZCDを選択的に有効にすることと、
DC-DC変換器制御器によって、前記スイッチ制御信号を生成して、前記出力負荷センサによって供給されたピーク電流ターゲット値、及び/又は、前記ZCD積分器によって生成されたゼロクロス検出信号に少なくとも部分的に基づいて、前記DC-DC変換器の前記パワーステージのスイッチング周波数を調節することと、
を備え、
前記出力負荷センサが、前記DC-DC変換器の前記出力負荷状態を決定し、決定された出力負荷状態に少なくとも部分的に基づいて前記DC-DC変換器のための前記ピーク電流ターゲット値を決定し、前記出力負荷状態及び/又は前記ピーク電流ターゲット値をDC-DC変換器のための前記DC-DC変換器制御器に供給するように構成される、
請求項11の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/184,409 | 2021-02-24 | ||
US17/184,409 US11264977B1 (en) | 2021-02-24 | 2021-02-24 | Zero-crossing detector for DC-DC converter systems and methods |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2022129378A true JP2022129378A (ja) | 2022-09-05 |
Family
ID=80442493
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022020962A Pending JP2022129378A (ja) | 2021-02-24 | 2022-02-15 | Dc-dc変換器のためのゼロクロス検出システム、及び、方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11264977B1 (ja) |
JP (1) | JP2022129378A (ja) |
KR (1) | KR20220121200A (ja) |
CN (1) | CN114966178A (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113890393B (zh) * | 2021-09-27 | 2024-06-14 | 成都芯源系统有限公司 | 开关电源电路及其控制电路和方法 |
CN114640089A (zh) * | 2022-04-01 | 2022-06-17 | 连云港杰瑞电子有限公司 | 一种基于电感电压积分的变换器过载启机保护电路 |
US20240088788A1 (en) * | 2022-09-08 | 2024-03-14 | Samsung Electronics Co., Ltd. | Switching regulator and power management integrated circuit including the same |
US20240283353A1 (en) * | 2023-02-22 | 2024-08-22 | Avago Technologies International Sales Pte. Limited | Method and apparatus for reducing electromagnetic interference in switching power supplies |
CN117491724B (zh) * | 2024-01-02 | 2024-04-05 | 江苏展芯半导体技术股份有限公司 | 一种电感电流过零检测方法及电路 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8242763B2 (en) * | 2010-03-12 | 2012-08-14 | Freescale Semiconductor, Inc. | DC to DC converter having ability of switching between continuous and discontinuous modes and method of operation |
-
2021
- 2021-02-24 US US17/184,409 patent/US11264977B1/en active Active
-
2022
- 2022-02-15 JP JP2022020962A patent/JP2022129378A/ja active Pending
- 2022-02-22 KR KR1020220023040A patent/KR20220121200A/ko unknown
- 2022-02-23 CN CN202210165628.1A patent/CN114966178A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
KR20220121200A (ko) | 2022-08-31 |
CN114966178A (zh) | 2022-08-30 |
US11264977B1 (en) | 2022-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2022129378A (ja) | Dc-dc変換器のためのゼロクロス検出システム、及び、方法 | |
US9991794B2 (en) | Hybrid capacitive-inductive voltage converter | |
US8975885B2 (en) | System and method for improving regulation accuracy of switch mode regulator during DCM | |
US11394299B2 (en) | Common control for multiple power converter operation modes | |
CN100492861C (zh) | 形成电源控制的方法及其设备 | |
US7902800B2 (en) | Adaptive power supply and related circuitry | |
KR101713359B1 (ko) | Dc-dc 컨버터들과 관련된 향상 | |
US9735574B2 (en) | Switching regulator circuits and methods | |
US9086708B2 (en) | High slew rate switching regulator circuits and methods | |
US20100141222A1 (en) | Load transient sensing circuit for a power converter | |
US10116216B2 (en) | Ultrasonic control system and method for a buck-boost power converter | |
JP2010541530A (ja) | スイッチモード電源(smps)およびその方法 | |
CN104849538A (zh) | 具有相电流估计器的开关功率转换器电流感测 | |
CN114223125A (zh) | 具有改善的轻负载瞬态响应和减小的输出电容器尺寸的带有校准的纹波注入的恒定导通时间降压转换器 | |
US20230275512A1 (en) | 4-phase buck-boost converter | |
US11594964B2 (en) | DC-DC converter output regulation systems and methods | |
Lee et al. | A high efficiency wide-load-range asynchronous boost converter with time-based dual-mode control for SSD applications | |
Kapat | Real-Time Reconfiguration in Digital Current Mode Control for Fast Transient with Robust Stability | |
US20230400490A1 (en) | Inductance detection for power converters | |
KR20240135401A (ko) | 조정된 스위칭 주파수 및 최소 온 시간 오버라이드를 갖는 전압 변환기 | |
JP2024502641A (ja) | スヌーズモードを備える電力コンバータ制御 | |
WO2023239850A1 (en) | Inductance detection for power converters |