JP2022074985A5 - - Google Patents

Download PDF

Info

Publication number
JP2022074985A5
JP2022074985A5 JP2020185478A JP2020185478A JP2022074985A5 JP 2022074985 A5 JP2022074985 A5 JP 2022074985A5 JP 2020185478 A JP2020185478 A JP 2020185478A JP 2020185478 A JP2020185478 A JP 2020185478A JP 2022074985 A5 JP2022074985 A5 JP 2022074985A5
Authority
JP
Japan
Prior art keywords
interrupt
timer interrupt
interrupt processing
information indicating
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2020185478A
Other languages
English (en)
Other versions
JP7299507B2 (ja
JP2022074985A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2020185478A priority Critical patent/JP7299507B2/ja
Priority claimed from JP2020185478A external-priority patent/JP7299507B2/ja
Publication of JP2022074985A publication Critical patent/JP2022074985A/ja
Publication of JP2022074985A5 publication Critical patent/JP2022074985A5/ja
Application granted granted Critical
Publication of JP7299507B2 publication Critical patent/JP7299507B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

所定のカウンタと、
所定のレジスタと、を備え、
電源がオンとなった場合、所定のカウンタに特定値を記憶した後に所定のカウンタの値を更新可能に構成され、
所定のカウンタの値を更新しタイムアウトすると、所定のレジスタに割込み要求があったことを示す情報を記憶可能に構成され、
所定のレジスタに割込み要求があったことを示す情報を記憶している状況が割込み許可状態である場合は、タイマ割込み処理を実行可能に構成され、
所定のレジスタに割込み要求があったことを示す情報を記憶している状況が割込み禁止状態である場合は、所定のレジスタに記憶されている割込み要求があったことを示す情報をクリアせず、割込み許可状態となった後にタイマ割込み処理を実行可能に構成され、
割込み禁止状態である場合でも所定のカウンタの値を更新可能に構成され、
割込み禁止状態でタイムアウトをN回(Nは、2以上の数値)した場合であっても、割込み許可状態となった後に割込み禁止状態でタイムアウトをN回したことに基づいてタイマ割込み処理がN回連続して実行されないように構成され、
タイマ割込み処理を実行する際に、所定のレジスタに記憶されている割込み要求があったことを示す情報をクリア可能に構成され、
タイマ割込み処理を実行する際に割込み禁止状態となり、タイマ割込み処理を終了する際には、タイマ割込み処理を終了するための復帰命令の直前に割込み許可命令を実行するように構成され、
タイマ割込み処理を実行している際の割込み禁止状態でタイムアウトし所定のレジスタに割込み要求があったことを示す情報を記憶した場合は、タイマ割込み処理を終了するための復帰命令の直前の割込み許可命令を実行した直後にタイマ割込み処理は実行せず、タイマ割込み処理を終了するための復帰命令を実行した後にタイマ割込み処理を実行可能に構成される
ことを特徴とする遊技機。

Claims (1)

  1. 所定のカウンタと、
    所定のレジスタと、を備え、
    電源がオンとなった場合、所定のカウンタに特定値を記憶した後に所定のカウンタの値を更新可能に構成され、
    所定のカウンタの値を更新しタイムアウトすると、所定のレジスタに割込み要求があったことを示す情報を記憶可能に構成され、
    所定のレジスタに割込み要求があったことを示す情報を記憶している状況が割込み許可状態である場合は、タイマ割込み処理を実行可能に構成され、
    所定のレジスタに割込み要求があったことを示す情報を記憶している状況が割込み禁止状態である場合は、所定のレジスタに記憶されている割込み要求があったことを示す情報をクリアせず、割込み許可状態となった後にタイマ割込み処理を実行可能に構成され、
    割込み禁止状態である場合でも所定のカウンタの値を更新可能に構成され、
    割込み禁止状態でタイムアウトをN回(Nは、2以上の数値)した場合であっても、割込み許可状態となった後に割込み禁止状態でタイムアウトをN回したことに基づいてタイマ割込み処理がN回連続して実行されないように構成され、
    タイマ割込み処理を実行する際に、所定のレジスタに記憶されている割込み要求があったことを示す情報をクリア可能に構成され、
    タイマ割込み処理を実行する際に割込み禁止状態となり、タイマ割込み処理を終了する際には、タイマ割込み処理を終了するための復帰命令の直前に割込み許可命令を実行するように構成され、
    タイマ割込み処理を実行している際の割込み禁止状態でタイムアウトし所定のレジスタに割込み要求があったことを示す情報を記憶した場合は、タイマ割込み処理を終了するための復帰命令の直前の割込み許可命令を実行した直後にタイマ割込み処理は実行せず、タイマ割込み処理を終了するための復帰命令を実行した後にタイマ割込み処理を実行可能に構成される
    ことを特徴とする遊技機。
JP2020185478A 2020-11-06 2020-11-06 遊技機 Active JP7299507B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2020185478A JP7299507B2 (ja) 2020-11-06 2020-11-06 遊技機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2020185478A JP7299507B2 (ja) 2020-11-06 2020-11-06 遊技機

Publications (3)

Publication Number Publication Date
JP2022074985A JP2022074985A (ja) 2022-05-18
JP2022074985A5 true JP2022074985A5 (ja) 2023-04-04
JP7299507B2 JP7299507B2 (ja) 2023-06-28

Family

ID=81605839

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020185478A Active JP7299507B2 (ja) 2020-11-06 2020-11-06 遊技機

Country Status (1)

Country Link
JP (1) JP7299507B2 (ja)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4865348B2 (ja) 2006-02-08 2012-02-01 株式会社三共 遊技機
JP5572930B2 (ja) 2008-06-25 2014-08-20 株式会社三洋物産 遊技機
JP2014028024A (ja) 2012-07-31 2014-02-13 Daito Giken:Kk 遊技台
JP6000426B2 (ja) 2015-10-16 2016-09-28 株式会社三共 遊技機
JP6556792B2 (ja) 2017-09-12 2019-08-07 株式会社藤商事 遊技機
JP7280491B2 (ja) 2019-03-19 2023-05-24 サミー株式会社 遊技機
JP6767560B2 (ja) 2019-11-15 2020-10-14 株式会社三共 遊技機

Similar Documents

Publication Publication Date Title
JP2022074986A5 (ja)
JP2022067307A5 (ja)
TWI525535B (zh) 具有可程式設計之例外狀況處理延時之數位處理器以及處理處理器中之例外狀況之方法
JP2022067306A5 (ja)
JP2022067301A5 (ja)
JP2022067300A5 (ja)
TWI478052B (zh) 處置例外事件之裝置及方法
TWI547876B (zh) 虛擬環境之中斷處理方法與系統
JP2019111055A5 (ja)
EP1855205A1 (en) Debug supporting device, and program for causing computer to execute debug processing method
JP2017527902A (ja) 例外からの復帰時のマスク不可割り込みの早期有効化の回避
JP2022067308A5 (ja)
JP2022067309A5 (ja)
JP2022067305A5 (ja)
JP2022067303A5 (ja)
JP2022067304A5 (ja)
JP2022067302A5 (ja)
EP3118738B1 (en) Method and system for processing interruptible instructions in a microcontroller
JP2022074985A5 (ja)
JP2018183289A5 (ja)
JP2022074984A5 (ja)
JP2023026139A5 (ja)
JP2022074982A5 (ja)
JP2023026137A5 (ja)
US20160246740A1 (en) Processor system having nested vectored interrupt controller