JP2021511565A - 複数ガード・タグ設定命令 - Google Patents
複数ガード・タグ設定命令 Download PDFInfo
- Publication number
- JP2021511565A JP2021511565A JP2020536882A JP2020536882A JP2021511565A JP 2021511565 A JP2021511565 A JP 2021511565A JP 2020536882 A JP2020536882 A JP 2020536882A JP 2020536882 A JP2020536882 A JP 2020536882A JP 2021511565 A JP2021511565 A JP 2021511565A
- Authority
- JP
- Japan
- Prior art keywords
- tag
- address
- guard
- memory access
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000004044 response Effects 0.000 claims abstract description 53
- 238000012545 processing Methods 0.000 claims description 36
- 238000000034 method Methods 0.000 claims description 18
- 230000006870 function Effects 0.000 claims description 13
- 238000004590 computer program Methods 0.000 claims description 10
- 230000011664 signaling Effects 0.000 claims 1
- 101100456831 Caenorhabditis elegans sams-5 gene Proteins 0.000 abstract description 15
- 230000006399 behavior Effects 0.000 description 8
- 230000001960 triggered effect Effects 0.000 description 8
- 239000002245 particle Substances 0.000 description 5
- 238000013519 translation Methods 0.000 description 5
- 230000009471 action Effects 0.000 description 4
- 238000004088 simulation Methods 0.000 description 4
- 238000013507 mapping Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000010419 fine particle Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 230000002085 persistent effect Effects 0.000 description 1
- 101150047061 tag-72 gene Proteins 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/14—Protection against unauthorised use of memory or access to memory
- G06F12/1416—Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
- G06F12/1425—Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/14—Protection against unauthorised use of memory or access to memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/3004—Arrangements for executing specific machine instructions to perform operations on memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0766—Error or fault reporting or storing
- G06F11/0772—Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/14—Error detection or correction of the data by redundancy in operation
- G06F11/1402—Saving, restoring, recovering or retrying
- G06F11/1405—Saving, restoring, recovering or retrying at machine instruction level
- G06F11/141—Saving, restoring, recovering or retrying at machine instruction level for bus or memory accesses
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30145—Instruction analysis, e.g. decoding, instruction word fields
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/073—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a memory management context, e.g. virtual memory or cache management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1052—Security improvement
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/455—Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
- G06F9/45504—Abstract machines for programme code execution, e.g. Java virtual machine [JVM], interpreters, emulators
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Computer Security & Cryptography (AREA)
- Storage Device Security (AREA)
- Executing Machine-Instructions (AREA)
- Memory System (AREA)
- Burglar Alarm Systems (AREA)
Abstract
Description
・ コードによって供給される配列の添え字が配列の正当な境界の外側にある、境界違反、
・ メモリ位置へのアクセスが、そのメモリ位置がすでに割当てを解除され又は解放されてしまった後に行われる、解放済みメモリ使用エラー、
・ 関数内で使用された変数(スタック上の値などの)に関連付けられたアドレスへのメモリ・アクセスがすでに関数から復帰した後に行われる、復帰後の使用、
・ 変数がそれらの宣言された範囲外でアクセスされる、範囲外使用エラー、及び
・ 変数に関連付けられたメモリ・アドレスが、変数が初期化されてしまう前にアクセスされる、初期化前使用エラー
を含み得る。
宛先アドレスに応答して、タグ保護されたメモリ・アクセス動作を実施するメモリ・アクセス回路であって、
宛先アドレスに関連付けられたアドレス・タグを、宛先アドレスによって識別された、アドレス指定された位置を含む1つ又は複数のメモリ位置のブロックに関連してメモリ・システムに記憶されたガード・タグと比較すること、及び
ガード・タグとアドレス・タグとの一致が検出されたかどうかの指示を生成することを含む、タグ保護されたメモリ・アクセス動作と、
少なくとも1つのメモリ・アクセスをトリガして、1つ又は複数のメモリ位置の少なくとも2つの連続したブロックに関連付けられたガード・タグを更新するようにメモリ・アクセス回路を制御するために複数ガード・タグ設定命令を復号する命令デコーダとを備える装置を提供する。
宛先アドレスに応答して、タグ保護されたメモリ・アクセス動作を実施するステップであって、タグ保護されたメモリ・アクセス動作が、
宛先アドレスに関連付けられたアドレス・タグを、宛先アドレスによって識別された、アドレス指定された位置を含む1つ又は複数のメモリ位置のブロックに関連してメモリ・システムに記憶されたガード・タグと比較するステップ、及び
ガード・タグとアドレス・タグとの一致が検出されたかどうかの指示を生成するステップとを含む、実施するステップと、
複数ガード・タグ設定命令の復号に応答して、1つ又は複数のメモリ位置の少なくとも2つの連続したブロックに関連付けられたガード・タグを更新するために少なくとも1つのメモリ・アクセスをトリガするステップとを含む、方法を提供する。
宛先アドレスに応答して、タグ保護されたメモリ・アクセス動作を実施するメモリ・アクセス・プログラム論理であって、タグ保護されたメモリ・アクセス動作が、
宛先アドレスに関連付けられたアドレス・タグを、宛先アドレスによって識別された、アドレス指定された位置を含む1つ又は複数のメモリ位置のブロックに関連してメモリ・システムに記憶されたガード・タグと比較するステップ、及び
ガード・タグとアドレス・タグとの一致が検出されたかどうかの指示を生成するステップを含む、メモリ・アクセス・プログラム論理と、
少なくとも1つのメモリ・アクセスをトリガして、1つ又は複数のメモリ位置の少なくとも2つの連続したブロックに関連付けられたガード・タグを更新するために目的プログラム・コードの複数ガード・タグ設定命令に応答するタグ設定プログラム論理とを含む、コンピュータ・プログラムを提供する。
X0=ベース・アドレス
X1=長さ
ループ:
SetTags[X0]!,X1
CBNZ X1,ループ;X1をゼロと比較し、そうでない場合は‘ループ’に分岐する
Claims (18)
- 装置であって、
宛先アドレスに応答して、タグ保護されたメモリ・アクセス動作を実施するメモリ・アクセス回路であって、前記タグ保護されたメモリ・アクセス動作が、
前記宛先アドレスに関連付けられたアドレス・タグを、前記宛先アドレスによって識別された、アドレス指定された位置を含む1つ又は複数のメモリ位置のブロックに関連してメモリ・システムに記憶されたガード・タグと比較すること、及び
前記ガード・タグと前記アドレス・タグとの一致が検出されたかどうかの指示を生成することを含む、メモリ・アクセス回路と、
少なくとも1つのメモリ・アクセスをトリガして、1つ又は複数のメモリ位置の少なくとも2つの連続したブロックに関連付けられた前記ガード・タグを更新するように前記メモリ・アクセス回路を制御するために複数ガード・タグ設定命令を復号する命令デコーダとを備える、装置。 - 前記タグ保護されたメモリ・アクセス動作が、前記ガード・タグと前記アドレス・タグとの一致が検出されたかどうかに応じて前記アドレス指定された位置へのメモリ・アクセスが許可されるかどうかを制御するステップを含む、請求項1に記載の装置。
- 前記タグ保護されたメモリ・アクセス動作が、前記ガード・タグと前記アドレス・タグとの一致が検出されたかどうかにかかわらず前記アドレス指定された位置へのメモリ・アクセスを実施するステップを含む、請求項1に記載の装置。
- 前記タグ保護されたメモリ・アクセス動作が、前記ガード・タグと前記アドレス・タグとの不一致が検出されたときに障害状態をシグナリングするステップを含む、請求項1から3までのいずれか一項に記載の装置。
- 前記タグ保護されたメモリ動作において、前記メモリ・アクセス回路が、前記宛先アドレスの1つ又は複数の選択されたビットの関数として前記アドレス・タグを決定するように構成される、請求項1から4までのいずれか一項に記載の装置。
- 前記タグ保護されたメモリ・アクセス動作において、前記メモリ・アクセス回路が、前記アドレス・タグから独立した前記アドレス指定された位置を選択するように構成される、請求項1から5までのいずれか一項に記載の装置。
- 長さレジスタを識別する前記複数ガード・タグ設定命令のレジスタ長指定バリアントに応答して、前記命令デコーダが、
前記長さレジスタに記憶された長さパラメータによって識別されるブロックの最大数以下の所与の数の連続したブロックに関連付けられた前記ガード・タグを更新するべく、前記メモリ・アクセス回路を、及び
前記長さレジスタに記憶された前記長さパラメータを前記所与の数に比例した量だけデクリメントするべく、処理回路を
制御するように構成される、請求項1から6までのいずれか一項に記載の装置。 - 即値パラメータを識別する前記複数ガード・タグ設定命令の即値長指定バリアントに応答して、前記命令デコーダが、前記即値パラメータによって指定された、いくつかの連続したブロックに関連付けられた前記ガード・タグを更新するべく前記メモリ・アクセス回路を制御するように構成される、請求項1から7までのいずれか一項に記載の装置。
- 前記複数ガード・タグ設定命令が、前記少なくとも2つの連続したブロックを識別するタグ更新宛先アドレスを指定する、請求項1から8のいずれか一項に記載の装置。
- 前記少なくとも2つの連続したブロックが、前記タグ更新宛先アドレスによって識別されたメモリ位置を含んだ前記ブロックと、1つ又は複数のメモリ位置の少なくとも1つの後続のブロックとを含む、請求項9に記載の装置。
- 前記複数ガード・タグ設定命令が、前記少なくとも2つの連続したブロックを識別するタグ更新宛先アドレスを決定するアドレス決定値を記憶するためのアドレス・レジスタを指定し、
前記複数ガード・タグ設定命令に応答して、前記命令デコーダが、前記ガード・タグが前記複数ガード・タグ設定命令に応答して更新されるメモリ位置のブロックの数に対応するオフセットだけ前記アドレス・レジスタに記憶された前記アドレス決定値をインクリメント又はデクリメントするべく処理回路を制御するように構成される、請求項9又は10に記載の装置。 - 前記複数ガード・タグ設定命令に応答して、前記命令デコーダが、メモリ・アクセスをトリガして、前記少なくとも2つの連続したブロックに関連付けられた前記ガード・タグを、前記タグ更新宛先アドレスの1つ又は複数の選択されたビットの関数として決定される、更新されたタグ値に更新するべく前記メモリ・アクセス回路を制御するように構成される、請求項9から11までのいずれか一項に記載の装置。
- 前記複数ガード・タグ設定命令に応答して、前記命令デコーダが、メモリ・アクセスをトリガして、前記少なくとも2つの連続したブロックに関連付けられた前記ガード・タグを、前記タグ更新宛先アドレスから独立した前記複数ガード・タグ設定命令によって指定されたタグ値レジスタに記憶された値の関数として決定される、更新されたタグ値に更新するべく前記メモリ・アクセス回路を制御するように構成される、請求項7から9までのいずれか一項に記載の装置。
- 前記複数ガード・タグ設定命令のデータ・クリアリング・バリアントに応答して、前記命令デコーダが、1つ又は複数のメモリ位置の前記少なくとも2つの連続したブロックに記憶された前記データ値を、前記少なくとも2つの連続したブロックの前の内容に無相関のクリアされた値に設定するためにメモリ・アクセスをトリガするべく前記メモリ・アクセス回路を制御するように構成される、請求項1から13のいずれか一項に記載の装置。
- 各クリアされた値が、
所定の値と、
ゼロと、
ランダム値と
のうちの1つを含む、請求項14に記載の装置。 - 方法であって、
宛先アドレスに応答して、タグ保護されたメモリ・アクセス動作を実施するステップであって、前記タグ保護されたメモリ・アクセス動作が、
前記宛先アドレスに関連付けられたアドレス・タグを、前記宛先アドレスによって識別された、アドレス指定された位置を含む1つ又は複数のメモリ位置のブロックに関連してメモリ・システムに記憶されたガード・タグと比較するステップ、及び
前記ガード・タグと前記アドレス・タグとの一致が検出されたかどうかの指示を生成するステップ、を含む、実施するステップと、
複数ガード・タグ設定命令の復号に応答して、1つ又は複数のメモリ位置の少なくとも2つの連続したブロックに関連付けられた前記ガード・タグを更新するために少なくとも1つのメモリ・アクセスをトリガするステップとを含む、方法。 - 目的プログラム・コードの命令を実行するための命令実行環境を提供するようにホスト・データ処理装置を制御するコンピュータ・プログラムであって、
宛先アドレスに応答して、タグ保護されたメモリ・アクセス動作を実施するメモリ・アクセス・プログラム論理であって、前記タグ保護されたメモリ・アクセス動作が、
前記宛先アドレスに関連付けられたアドレス・タグを、前記宛先アドレスによって識別された、アドレス指定された位置を含む1つ又は複数のメモリ位置のブロックに関連してメモリ・システムに記憶されたガード・タグと比較するステップ、及び
前記ガード・タグと前記アドレス・タグとの一致が検出されたかどうかの指示を生成するステップを含む、メモリ・アクセス・プログラム論理と、
少なくとも1つのメモリ・アクセスをトリガして、1つ又は複数のメモリ位置の少なくとも2つの連続したブロックに関連付けられた前記ガード・タグを更新するために前記目的プログラム・コードの複数ガード・タグ設定命令に応答するタグ設定プログラム論理とを含む、コンピュータ・プログラム。 - 請求項17に記載のコンピュータ・プログラムを記憶する記憶媒体。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB1800970.4 | 2018-01-22 | ||
GB1800970.4A GB2570326B (en) | 2018-01-22 | 2018-01-22 | Multiple guard tag setting instruction |
PCT/GB2018/053577 WO2019141960A1 (en) | 2018-01-22 | 2018-12-10 | Multiple guard tag setting instruction |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021511565A true JP2021511565A (ja) | 2021-05-06 |
JP7269942B2 JP7269942B2 (ja) | 2023-05-09 |
Family
ID=61283479
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020536882A Active JP7269942B2 (ja) | 2018-01-22 | 2018-12-10 | 複数ガード・タグ設定命令 |
Country Status (9)
Country | Link |
---|---|
US (1) | US11327903B2 (ja) |
EP (1) | EP3743805B1 (ja) |
JP (1) | JP7269942B2 (ja) |
KR (1) | KR20200107997A (ja) |
CN (1) | CN111433742B (ja) |
GB (1) | GB2570326B (ja) |
IL (1) | IL275309B (ja) |
TW (1) | TWI818939B (ja) |
WO (1) | WO2019141960A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024181367A1 (ja) * | 2023-02-28 | 2024-09-06 | 川崎重工業株式会社 | 環境構築支援システム、環境構築支援プログラム及び環境構築支援方法 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11762566B2 (en) * | 2018-01-22 | 2023-09-19 | Arm Limited | Programmable mapping of guard tag storage locations |
GB2572158B (en) * | 2018-03-20 | 2020-11-25 | Advanced Risc Mach Ltd | Random tag setting instruction |
EP3916568B1 (en) * | 2020-05-29 | 2024-07-17 | ARM Limited | Tag checking apparatus and method |
CN114265844A (zh) * | 2021-12-24 | 2022-04-01 | 武汉中旗生物医疗电子有限公司 | 超声设备的参数下发方法、装置、设备及计算机存储介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05134930A (ja) * | 1991-11-12 | 1993-06-01 | Nippon Telegr & Teleph Corp <Ntt> | メモリ保護装置 |
JP2001005726A (ja) * | 1999-04-20 | 2001-01-12 | Nec Corp | メモリアドレス空間拡張装置及びプログラムを記憶した記憶媒体 |
JP2004157751A (ja) * | 2002-11-06 | 2004-06-03 | Nec Corp | データ保護システム、データ保護プログラム及びデータ保護方法 |
US20070283115A1 (en) * | 2006-06-05 | 2007-12-06 | Sun Microsystems, Inc. | Memory protection in a computer system employing memory virtualization |
US20170168963A1 (en) * | 2015-12-15 | 2017-06-15 | Lzlabs Gmbh | Protection key management and prefixing in virtual address space legacy emulation system |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4903196A (en) * | 1986-05-02 | 1990-02-20 | International Business Machines Corporation | Method and apparatus for guaranteeing the logical integrity of data in the general purpose registers of a complex multi-execution unit uniprocessor |
JP2505887B2 (ja) * | 1989-07-14 | 1996-06-12 | 富士通株式会社 | 命令処理システム |
US5761464A (en) * | 1995-05-22 | 1998-06-02 | Emc Corporation | Prefetching variable length data |
WO2002054602A1 (fr) * | 2000-12-27 | 2002-07-11 | Mitsubishi Denki Kabushiki Kaisha | Codeur et decodeur de creation de donnees de qualites multiples, systeme de codage/decodage de donnees de quantites multiples, procedes de codage et de decodage de creation de donnees de qualites multiples, et procede de codage/decodage de creation de donnees de qualites multiples |
US6578122B2 (en) * | 2001-03-01 | 2003-06-10 | International Business Machines Corporation | Using an access key to protect and point to regions in windows for infiniband |
US7502890B2 (en) * | 2006-07-07 | 2009-03-10 | International Business Machines Corporation | Method and apparatus for dynamic priority-based cache replacement |
US7796137B1 (en) * | 2006-10-24 | 2010-09-14 | Nvidia Corporation | Enhanced tag-based structures, systems and methods for implementing a pool of independent tags in cache memories |
GB2458295B (en) * | 2008-03-12 | 2012-01-11 | Advanced Risc Mach Ltd | Cache accessing using a micro tag |
CN100555225C (zh) * | 2008-03-17 | 2009-10-28 | 中国科学院计算技术研究所 | 一种支持x86虚拟机的risc处理器装置及方法 |
US8904138B2 (en) * | 2011-09-28 | 2014-12-02 | Microsoft Corporation | Global distributed memory reshape operations on range-partitioned arrays |
EP2761466B1 (en) * | 2011-09-30 | 2020-08-05 | Intel Corporation | Apparatus and method for implementing a multi-level memory hierarchy |
US10768930B2 (en) * | 2014-02-12 | 2020-09-08 | MIPS Tech, LLC | Processor supporting arithmetic instructions with branch on overflow and methods |
US10152330B2 (en) * | 2015-09-21 | 2018-12-11 | Bae Systems Information And Electronic Systems Integration Inc. | Memory protection using a tagged architecture |
GB2546245B (en) * | 2016-01-05 | 2020-08-19 | Advanced Risc Mach Ltd | Cache memory |
US9996471B2 (en) * | 2016-06-28 | 2018-06-12 | Arm Limited | Cache with compressed data and tag |
US10248422B2 (en) * | 2016-07-02 | 2019-04-02 | Intel Corporation | Systems, apparatuses, and methods for snooping persistent memory store addresses |
-
2018
- 2018-01-22 GB GB1800970.4A patent/GB2570326B/en active Active
- 2018-12-10 WO PCT/GB2018/053577 patent/WO2019141960A1/en unknown
- 2018-12-10 CN CN201880079443.0A patent/CN111433742B/zh active Active
- 2018-12-10 US US16/647,729 patent/US11327903B2/en active Active
- 2018-12-10 KR KR1020207021904A patent/KR20200107997A/ko not_active Application Discontinuation
- 2018-12-10 JP JP2020536882A patent/JP7269942B2/ja active Active
- 2018-12-10 EP EP18819361.9A patent/EP3743805B1/en active Active
- 2018-12-25 TW TW107146882A patent/TWI818939B/zh active
-
2020
- 2020-06-11 IL IL275309A patent/IL275309B/en unknown
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05134930A (ja) * | 1991-11-12 | 1993-06-01 | Nippon Telegr & Teleph Corp <Ntt> | メモリ保護装置 |
JP2001005726A (ja) * | 1999-04-20 | 2001-01-12 | Nec Corp | メモリアドレス空間拡張装置及びプログラムを記憶した記憶媒体 |
JP2004157751A (ja) * | 2002-11-06 | 2004-06-03 | Nec Corp | データ保護システム、データ保護プログラム及びデータ保護方法 |
US20070283115A1 (en) * | 2006-06-05 | 2007-12-06 | Sun Microsystems, Inc. | Memory protection in a computer system employing memory virtualization |
US20170168963A1 (en) * | 2015-12-15 | 2017-06-15 | Lzlabs Gmbh | Protection key management and prefixing in virtual address space legacy emulation system |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024181367A1 (ja) * | 2023-02-28 | 2024-09-06 | 川崎重工業株式会社 | 環境構築支援システム、環境構築支援プログラム及び環境構築支援方法 |
Also Published As
Publication number | Publication date |
---|---|
US20200233816A1 (en) | 2020-07-23 |
GB201800970D0 (en) | 2018-03-07 |
US11327903B2 (en) | 2022-05-10 |
EP3743805B1 (en) | 2021-12-08 |
GB2570326B (en) | 2020-06-10 |
JP7269942B2 (ja) | 2023-05-09 |
KR20200107997A (ko) | 2020-09-16 |
TWI818939B (zh) | 2023-10-21 |
TW201933111A (zh) | 2019-08-16 |
CN111433742B (zh) | 2023-08-29 |
IL275309B (en) | 2022-07-01 |
GB2570326A (en) | 2019-07-24 |
CN111433742A (zh) | 2020-07-17 |
WO2019141960A1 (en) | 2019-07-25 |
IL275309A (en) | 2020-07-30 |
EP3743805A1 (en) | 2020-12-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101310412B1 (ko) | 프레임 관리를 이용한 동적 주소 변환 방법 | |
JP7269942B2 (ja) | 複数ガード・タグ設定命令 | |
US11762566B2 (en) | Programmable mapping of guard tag storage locations | |
EP3881189B1 (en) | An apparatus and method for controlling memory accesses | |
CN110574009A (zh) | 用于管理对能力的使用的设备和方法 | |
JP2021512400A (ja) | メモリ・アクセスにおける保護タグ・チェックの制御 | |
US20230236925A1 (en) | Tag checking apparatus and method | |
JP2023038361A (ja) | 命令セット内の変更を制御する装置及び方法 | |
JP7349437B2 (ja) | メモリ・アクセスにおける保護タグ・チェックの制御 | |
JP7369720B2 (ja) | アクションをトリガするための装置及び方法 | |
IL279812B2 (en) | Treatment of the loss of the fennel label |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211203 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20221227 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230120 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230314 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230329 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230424 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7269942 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |