JP2021043605A - 情報処理装置、情報処理方法及び情報処理プログラム - Google Patents
情報処理装置、情報処理方法及び情報処理プログラム Download PDFInfo
- Publication number
- JP2021043605A JP2021043605A JP2019164045A JP2019164045A JP2021043605A JP 2021043605 A JP2021043605 A JP 2021043605A JP 2019164045 A JP2019164045 A JP 2019164045A JP 2019164045 A JP2019164045 A JP 2019164045A JP 2021043605 A JP2021043605 A JP 2021043605A
- Authority
- JP
- Japan
- Prior art keywords
- error
- processing
- job
- unit
- information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000010365 information processing Effects 0.000 title claims abstract description 35
- 238000003672 processing method Methods 0.000 title claims abstract description 9
- 238000012545 processing Methods 0.000 claims abstract description 313
- 238000001514 detection method Methods 0.000 claims abstract description 39
- 238000000034 method Methods 0.000 claims description 121
- 230000008569 process Effects 0.000 claims description 118
- 238000010586 diagram Methods 0.000 description 18
- 230000006870 function Effects 0.000 description 14
- 238000012790 confirmation Methods 0.000 description 10
- 238000004364 calculation method Methods 0.000 description 6
- 238000013135 deep learning Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000001052 transient effect Effects 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 238000010420 art technique Methods 0.000 description 1
- JJWKPURADFRFRB-UHFFFAOYSA-N carbonyl sulfide Chemical compound O=C=S JJWKPURADFRFRB-UHFFFAOYSA-N 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000012958 reprocessing Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Landscapes
- Advance Control (AREA)
- Retry When Errors Occur (AREA)
- Debugging And Monitoring (AREA)
- Bus Control (AREA)
- Information Transfer Systems (AREA)
Abstract
Description
以上の説明ではデバイスドライバ100が自動でチェックポイントからのユーザコードの再実行を開始する場合で説明した。ただし、運用形態はこれに限らず、例えば、デバイスドライバ100が操作者にリトライ可能エラーによるエラー終了を通知し、通知を受けた操作者が、チェックポイントからの再実行をサーバ1に指示してもよい。
10 CPU
11 コア
12 PCIeポート
20 PCIeデバイス
21 PCIeポート
22 レジスタ制御部
23 割込要因レジスタ
24 割込生成部
25 ジョブ管理部
26 エラー処理部
27 ジョブ実行部
28 エラー検出回路
30 メモリ
40 PCIeスイッチ
100 デバイスドライバ
101 割込処理部
102 ジョブ管理処理部
103 ジョブ管理テーブル
104 エラー処理部
Claims (8)
- 処理管理装置及び処理実行装置を含む情報処理装置であって、
前記処理実行装置は、
前記処理管理装置から通知された処理を実行し、前記処理の正常完了を前記処理管理装置に通知する処理実行部と、
前記処理実行装置におけるエラーの発生を検出し、エラー通知を前記処理管理装置に送信するエラー検出部とを備え、
前記処理管理装置は、
前記エラー検出部からの前記エラー通知を受けて、エラー発生情報を生成するエラー処理部と、
実行させる前記処理を前記処理実行部に通知し、前記正常完了の通知を前記処理実行部から取得した場合、前記エラー検出部による前記エラーの発生の検出状態及び前記エラー処理部により生成された前記エラー発生情報を基に、前記エラーが発生したか否かを判定し、前記エラーが発生していない場合、次に実行させる次処理を前記処理実行部に通知する処理管理部とを備えた
ことを特徴とする情報処理装置。 - 前記エラー処理部は、前記エラー検出部から前記エラー通知を受けた場合、前記処理管理部による前記次処理の前記処理実行部への通知を停止させることを特徴とする請求項1に記載の情報処理装置。
- 前記処理実行部は、前記処理の実行が完了すると正常完了通知の割り込みを前記処理管理部に発行し、
前記エラー検出部は、前記処理実行装置において検出した前記エラーの情報をエラー記憶部に登録し、登録した前記エラーに関するエラー通知の割り込みを前記エラー処理部に発行し、
前記エラー処理部は、前記エラー通知の割り込みを前記エラー検出部から受信した場合に前記エラー発生情報を生成し、
前記処理管理部は、前記正常完了通知の割り込みを前記処理実行部から受信した場合、前記エラー記憶部に登録された前記エラーの情報及び前記エラー発生情報を基に、前記処理実行装置において前記エラーが発生したか否かを判定する
ことを特徴とする請求項1又は2に記載の情報処理装置。 - 前記エラー処理部は、前記エラー通知の割り込みを前記処理実行装置から受信した場合、前記エラー記憶部に登録された情報を削除することを特徴とする請求項3に記載の情報処理装置。
- 前記処理管理部は、前記処理実行部に実行させる処理の実行状態を示す情報を含む処理管理情報を保持し、
前記エラー処理部は、前記処理管理情報に含まれる前記実行状態をエラー発生を示す情報に変更することで、前記エラー発生情報を生成することを特徴とする請求項1〜4のいずれか一つに記載の情報処理装置。 - 前記処理管理部は、前記処理を含む複数の処理を前記処理実行部に実行させ、前記エラーが発生した場合、前記複数の処理の前記処理以前の所定処理から前記処理実行部に再実行させることを特徴とする請求項1〜5のいずれか一つに記載の情報処理装置。
- 処理管理装置及び処理実行装置を含む情報処理装置における情報処理方法であって、
前記処理管理装置に、前記処理実行装置に対して実行させる処理を通知させ、
前記処理実行装置に、
前記処理管理装置から通知された処理を実行させ、前記処理の正常完了を前記処理管理装置に通知させ、
前記処理実行装置におけるエラーの発生を検出させ、前記エラーの検出を示すエラー通知を前記処理管理装置に送信させ、
前記処理管理装置に、
前記処理実行装置からの前記エラー通知を受信した場合、エラー発生情報を生成させ、
前記正常完了の通知を前記処理実行装置から受信した場合、前記処理実行装置による前記エラーの発生の検出状態及び前記エラー発生情報を基に、前記エラーが発生したか否かを判定させ、
前記エラーが発生していない場合、次に実行させる次処理を前記処理実行装置に通知させる
ことを特徴とする情報処理方法。 - 処理管理装置及び処理実行装置を含む情報処理装置に実行させる情報処理プログラムであって、
前記処理管理装置に、前記処理実行装置に対して実行させる処理を通知させ、
前記処理実行装置に、
前記処理管理装置から通知された処理を実行させ、前記処理の正常完了を前記処理管理装置に通知させ、
前記処理実行装置におけるエラーの発生を検出させ、前記エラーの検出を示すエラー通知を前記処理管理装置に送信させ、
前記処理管理装置に、
前記処理実行装置からの前記エラー通知を受信した場合、エラー発生情報を生成させ、
前記正常完了の通知を前記処理実行装置から受信した場合、前記処理実行装置による前記エラーの発生の検出状態及び前記エラー発生情報を基に、前記エラーが発生したか否かを判定させ、
前記エラーが発生していない場合、次に実行させる次処理を前記処理実行装置に通知させる
処理をコンピュータに実行させることを特徴とする情報処理プログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019164045A JP7427887B2 (ja) | 2019-09-09 | 2019-09-09 | 情報処理装置、情報処理方法及び情報処理プログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019164045A JP7427887B2 (ja) | 2019-09-09 | 2019-09-09 | 情報処理装置、情報処理方法及び情報処理プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021043605A true JP2021043605A (ja) | 2021-03-18 |
JP7427887B2 JP7427887B2 (ja) | 2024-02-06 |
Family
ID=74862986
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019164045A Active JP7427887B2 (ja) | 2019-09-09 | 2019-09-09 | 情報処理装置、情報処理方法及び情報処理プログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7427887B2 (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57212549A (en) * | 1981-06-25 | 1982-12-27 | Fujitsu Ltd | Information processing device |
JPH10240635A (ja) * | 1996-12-25 | 1998-09-11 | Toshiba Corp | 計算機システムおよびそのシステムにおけるi/o装置の状態復元方法 |
US6356969B1 (en) * | 1999-08-13 | 2002-03-12 | Lsi Logic Corporation | Methods and apparatus for using interrupt score boarding with intelligent peripheral device |
WO2006137234A1 (ja) * | 2005-06-01 | 2006-12-28 | Sony Corporation | 情報処理装置および情報処理方法、並びにプログラム |
US8943226B1 (en) * | 2013-11-22 | 2015-01-27 | Lsi Corporation | Interface for heterogeneous PCI-e storage devices |
-
2019
- 2019-09-09 JP JP2019164045A patent/JP7427887B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57212549A (en) * | 1981-06-25 | 1982-12-27 | Fujitsu Ltd | Information processing device |
JPH10240635A (ja) * | 1996-12-25 | 1998-09-11 | Toshiba Corp | 計算機システムおよびそのシステムにおけるi/o装置の状態復元方法 |
US6356969B1 (en) * | 1999-08-13 | 2002-03-12 | Lsi Logic Corporation | Methods and apparatus for using interrupt score boarding with intelligent peripheral device |
WO2006137234A1 (ja) * | 2005-06-01 | 2006-12-28 | Sony Corporation | 情報処理装置および情報処理方法、並びにプログラム |
US8943226B1 (en) * | 2013-11-22 | 2015-01-27 | Lsi Corporation | Interface for heterogeneous PCI-e storage devices |
Also Published As
Publication number | Publication date |
---|---|
JP7427887B2 (ja) | 2024-02-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4639864A (en) | Power interlock system and method for use with multiprocessor systems | |
US8656228B2 (en) | Memory error isolation and recovery in a multiprocessor computer system | |
US8645767B2 (en) | Scalable I/O adapter function level error detection, isolation, and reporting | |
US7650467B2 (en) | Coordination of multiprocessor operations with shared resources | |
US10983874B2 (en) | Processing a recover state input/output request | |
EP3608791A1 (en) | Non-volatile memory switch with host isolation | |
US7631226B2 (en) | Computer system, bus controller, and bus fault handling method used in the same computer system and bus controller | |
JPH07311716A (ja) | コンピュータシステム、コンピュータシステムに周辺装置をインタフェースさせるための並列ポート回路、およびその動作方法 | |
US11068337B2 (en) | Data processing apparatus that disconnects control circuit from error detection circuit and diagnosis method | |
CN104704478A (zh) | 输入/输出错误遏制事件后的恢复 | |
US8850129B2 (en) | Memory ordered store system in a multiprocessor computer system | |
CN115934389A (zh) | 用于错误报告和处理的系统和方法 | |
US6604161B1 (en) | Translation of PCI level interrupts into packet based messages for edge event drive microprocessors | |
JP2005078596A (ja) | データ転送装置の制御方法、データ転送装置、チャネル制御装置、及び記憶デバイス制御装置 | |
JP7427887B2 (ja) | 情報処理装置、情報処理方法及び情報処理プログラム | |
JP2009223584A (ja) | コンピュータシステムおよびバス制御装置 | |
JP4487756B2 (ja) | コンピュータシステム及びシステム監視プログラム | |
KR100968314B1 (ko) | 프로그램 저장 디바이스, 호스트, 호스트 버스 어댑터,입력/출력 시스템 및 호스트 버스 어댑터로부터의 상태자동 표현 방법 | |
JP4584124B2 (ja) | 情報処理装置およびそのエラー処理方法ならびに制御プログラム | |
JP4102769B2 (ja) | 情報処理システム、その故障箇所特定方法、情報処理装置 | |
JP4499909B2 (ja) | 多重化記憶制御装置 | |
KR970002400B1 (ko) | 다중프로세서 인터럽트 요청기에서의 인터럽트 송신 및 완료 제어방법(Control scheme of interrupt go and done in a multiprocessor interrupt requester) | |
KR100856259B1 (ko) | 인터럽트를 수행하는 프로그래머블 로직 다바이스와 이를이용한 프로세서 보드 이중화 장치 및 방법 | |
JP5022050B2 (ja) | コンピュータシステムおよびコンピュータシステムにおける命令リトライ方法 | |
CN118567457A (zh) | 存储设备的复位方法、装置和电子设备以及物理机系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220517 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230215 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230322 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20230519 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230623 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20231010 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20231205 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20231226 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240108 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7427887 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |