JP2020525944A - バス監視システム、方法および装置 - Google Patents

バス監視システム、方法および装置 Download PDF

Info

Publication number
JP2020525944A
JP2020525944A JP2019572374A JP2019572374A JP2020525944A JP 2020525944 A JP2020525944 A JP 2020525944A JP 2019572374 A JP2019572374 A JP 2019572374A JP 2019572374 A JP2019572374 A JP 2019572374A JP 2020525944 A JP2020525944 A JP 2020525944A
Authority
JP
Japan
Prior art keywords
bus
monitoring
information
module
monitoring information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2019572374A
Other languages
English (en)
Inventor
王錦榕
余中云
包曉瑜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Publication of JP2020525944A publication Critical patent/JP2020525944A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3027Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0772Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0787Storage of error reports, e.g. persistent data storage, storage using memory protection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1012Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using codes or arrangements adapted for a specific type of error
    • G06F11/1016Error in accessing a memory location, i.e. addressing error
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1405Saving, restoring, recovering or retrying at machine instruction level
    • G06F11/141Saving, restoring, recovering or retrying at machine instruction level for bus or memory accesses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3051Monitoring arrangements for monitoring the configuration of the computing system or of the computing system component, e.g. monitoring the presence of processing resources, peripherals, I/O links, software programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/349Performance evaluation by tracing or monitoring for interfaces, buses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/362Software debugging
    • G06F11/3636Software debugging by tracing the execution of the program
    • G06F11/364Software debugging by tracing the execution of the program tracing values on a bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/82Protecting input, output or interconnection devices
    • G06F21/85Protecting input, output or interconnection devices interconnection devices, e.g. bus-connected or in-line devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3065Monitoring arrangements determined by the means or processing involved in reporting the monitored data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/86Event-based monitoring

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computing Systems (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Debugging And Monitoring (AREA)
  • Multi Processors (AREA)
  • Bus Control (AREA)

Abstract

本公開は、バスノードと、バス監視モジュールの所在する第1バスを監視し、監視情報を生成するように配置されるバス監視モジュールと、第2バスを介してバス監視モジュールから監視情報を取得するように配置される情報記憶モジュールと、バスノードの主装置と補助装置とを接続するように配置される第1バスと、情報記憶モジュールとバス監視モジュールとを接続するように配置される第2バスとを備え、第2バスは第1バスから独立している、バス監視システム、方法および装置を提供する。本公開では、関連技術における、バス異常時にバス監視情報を取得できないという技術課題を解決している。【選択図】図4

Description

本公開はプロセッサ分野に関し、具体的にはバス監視システム、方法および装置に関するものである。
モバイル通信システムの製品性能が向上するにつれて、それに使用されるチップにおける集積プロセッサの数と周辺装置の数はますます多くなり、バスはますます複雑になっている。故障を特定しやすくするために、関連技術におけるチップは、バス監視モジュールを設け、各バスノードのアクセス情報を監視する役割を果たしており、図1に示すように、図1は本公開の関連技術におけるバス監視装置図である。このような方式では、バス異常が発生した場合、プロセッサまたは周辺装置はバスを介してアクセスできなくなり、バス監視情報を取得できず、故障の特定が困難である。
関連技術に存在する上記課題について、現時点ではまだ有効な解決策が見出されていない。
本公開の実施例は、関連技術における、バス異常時にバス監視情報を取得できないという技術問題を少なくとも解決するためのバス監視システム、方法および装置を提供する。
本公開の一実施例では、バスノードと、バス監視モジュールの所在する第1バスを監視し、監視情報を生成するためのバス監視モジュールと、第2バスを介して前記バス監視モジュールから前記監視情報を取得するための情報記憶モジュールと、前記バスノードの主装置と補助装置とを接続するための前記第1バスとを備えるバス監視システムを提供する。前記第2バスは、前記情報記憶モジュールと前記バス監視モジュールとを接続するために用いられ、前記第1バスから独立している。
任意で、前記第2バスは、前記バスノードの所在するチップのデータをバックアップすることと、経路を拡張することと、拡張して指定の用途として用いることとの少なくとも1つにさらに用いられる。
任意で、前記システムは、前記監視情報の保存完了の指示を検出したときに、前記バスノードの所在するチップに対してリセット操作を行うためのチップリセットモジュールと、前記監視情報を基に故障分析をするための故障分析モジュールと、をさらに備える。
任意で、前記システムは、前記監視情報を保存するための記憶モジュールをさらに備える。
任意で、前記第2バスは、前記情報記憶モジュールと前記記憶モジュールと接続するためにさらに用いられる。
本公開のもう1つの実施例は、バス監視モジュールの所在する第1バスを監視して監視情報を生成することと、第2バスを介して前記バス監視モジュールから前記監視情報を取得することとを含み、前記第2バスは前記第1バスから独立している、バス監視方法を提供する。
任意で、第2バスを介してバス監視モジュールから監視情報を取得することは、イベントトリガーに応じて、第2バスを介してバス監視モジュールから監視情報を取得することと、状態照会に応じて、第2バスを介してバス監視モジュールから監視情報を取得することと、連続記憶に応じて、第2バスを介してバス監視モジュールから監視情報を取得することとのうちの1つを含む。
任意で、第2バスを介して前記バス監視モジュールから前記監視情報を取得した後に、前記方法は、前記監視情報を保存することをさらに含む。
任意で、前記監視情報を保存した後に、前記方法は、バスノードの所在するチップに対してリセット操作を実行することと、前記リセット操作が完了した後に、前記監視情報に基づいて故障分析を行うこととをさらに含む。
任意で、前記バスノードの所在するチップに対してリセット操作を実行することは、前記監視情報の保存完了指示を検出したときに、前記バスノードの所在するチップに対してリセット操作を行うことを含む。
任意で、前記監視情報に基づいて故障分析を行うことは、前記監視情報によって前記チップのアクセスモデルを推定することと、前記アクセスモデルに基づいて故障タイプを特定することとを含む。
任意で、前記監視情報に基づいて故障分析を行うことは、すべての主装置を巡回して、目下の主装置に直結しているバスノード番号を読み取ることと、前記バスノード番号に基づいて、対応するバスノードの履歴アクセス情報を読み取ることと、前記履歴アクセス情報を分析して、前記目下の主装置がアクセスを行ったかどうかを検出することと、アクセスが行われたときに、アクセスしたアドレスが正当な範囲内にあるかどうかを判断することと、アクセスしたアドレスが正当な範囲内にないときに、主装置番号、アクセスアドレス、アクセス属性のうち少なくとも1つのノード情報を記録することと、前記ノード情報によって不正アクセスの主装置を特定することと、を含む。
任意で、前記監視情報に基づいて故障分析を行った後に、前記方法は、故障バスノードを確定することと、目下のバスノードがアクセスを行うときに、前記故障バスノードのアクセスアドレスが正当であるかどうかを検出することと、前記故障バスノードのアクセスアドレスが不正であるときに、前記故障バスノードへのアクセスを禁止することとをさらに含む。
任意で、バス監視モジュールの所在する第1バスを監視して、監視情報を生成することは、第1バスを介してバスノードのアクセス情報を監視し、前記アクセス情報をバス監視モジュールに保存して前記バスノードの監視情報を得ることを含む。
任意で、第2バスを介して前記バス監視モジュールから前記監視情報を取得することは、目下のアクセス情報が前記バスノードの異常を示したときに、第2バスを介して前記バス監視モジュールから前記監視情報を取得することと、目下のアクセス情報が前記バスノードの正常を示したときに、第2バスを介して前記バス監視モジュールから前記監視情報を取得することとを含む。
本公開のもう1つの実施例は、バス監視モジュールの所在する第1バスを監視し、監視情報を生成するためのバス監視モジュールと、第2バスを介して、前記バス監視モジュールから前記監視情報を取得するための取得モジュールと、を備え、前記第2バスは前記第1バスから独立している、バス監視装置を提供する。
任意で、前記取得モジュールは、イベントトリガーに応じて、第2バスを介してバス監視モジュールから監視情報を取得するための第1取得ユニットと、状態照会に応じて、第2バスを介してバス監視モジュールから監視情報を取得するための第2取得ユニットと、連続記憶に応じて、第2バスを介してバス監視モジュールから監視情報を取得するための第3取得ユニットとのうちの1つを含む。
任意で、前記装置は、前記記憶モジュールに前記監視情報を保存した後に、バスノードの所在するチップに対してリセット操作を実行するためのリセットモジュールと、前記監視情報に基づいて故障分析を行うための分析モジュールと、をさらに備える。
任意で、前記装置は、前記分析モジュールが前記監視情報に基づいて故障分析を行った後に、故障バスノードを確定するための確定モジュールと、目下のバスノードによるアクセスを行うときに、前記故障バスノードのアクセスアドレスが正当かどうかを検出するための検出モジュールと、前記故障バスノードのアクセスアドレスが不正な場合、前記故障バスノードへのアクセスを禁止するための処理モジュールと、をさらに備える。
任意で、前記装置は、前記監視情報を保存するための記憶モジュールをさらに備える。
本公開のもう1つの実施例は、記憶媒体をさらに提供する。当該記憶媒体は、バス監視モジュールの所在する第1バスを介して監視して、監視情報を生成するステップと、第2バスを介して前記バス監視モジュールから前記監視情報を取得するステップと、を実行するためのプログラムコードを記憶するように配置されている。
本公開により、第1バスを基に第2バスをさらに加え、且つ第2バスを用いて監視情報を取得することで、バス異常時にもバス監視情報を取得できるよう保証し、関連技術における、バス異常時にバス監視情報を取得できないという技術課題を解決して、バスノードの監視効率を向上させている。
ここで説明する図面は、本公開についてさらに理解するために用いられ、本願の一部を構成し、本公開の例示的な実施例およびその説明は本公開を解釈するために用いられ、本公開に対する不当な限定を構成するものではない。
本公開の関連技術におけるバス監視装置図である。 本公開の実施例によるバス監視方法のフロー図である。 本公開の実施例によるバス監視装置の構造ブロック図である。 本公開の実施例によるバス監視システムの構造ブロック図である。 本公開の実施例のバス監視装置のブロック図である。 本公開の実施例の情報記憶モジュールの構造図である。 本公開の実施例のバストポロジの構造図である。 本公開の実施例における、イベント方式を用いてバス異常を特定するフロー図である。 本公開の実施例における、照会方式を用いてバス異常を特定するフロー図である。 本公開の実施例における、RAM記憶情報を用いてバス異常を特定するフロー図である。 本公開の実施例における、連続記憶方式を用いてバス異常を特定するフロー図である。
本発明を実施するための形態
以下、図面を参考にしながら実施例を組み合わせて本公開を詳しく説明する。なお、本願の実施例および実施例における特徴は、矛盾することがなければ互いに任意に組み合わせることができる。
本公開の明細書、特許請求の範囲および上記図面における「第一」、「第二」などの用語は、類似する対象を区別するために用いたもので、特定の順序または前後の順序を表すために用いたのではない。
実施形態1
本実施例ではバス監視方法を提供し、図2は本公開の実施例によるバス監視方法のフロー図であり、図2に示すように、当該フローは以下のステップを含む。
ステップS202、バス監視モジュールの所在する第1バスを監視し、監視情報を生成する。
ステップS204、第2バスを介してバス監視モジュールから監視情報を取得する。
上記ステップにより、第1バスを基に第2バスをさらに追加し、且つ第2バスを用いて監視情報を取得し、バス異常時にもバス監視情報を取得できるよう保証し、関連技術における、バス異常時にバス監視情報を取得できないという技術課題を解決して、バスノードの監視効率を向上させている。
任意で、上記ステップの実行主体は、バスノードであってよく、具体的にはプロセッサ、チップ、バス管理装置等であってよいが、これらに限定されない。
任意で、ステップS204の後に、本実施例の方案は、監視情報を保存するステップS206を含んでよい。
任意で、第2バスを介してバス監視モジュールから監視情報を取得することは、イベントトリガーに応じて、第2バスを介してバス監視モジュールから監視情報を取得することと、状態照会に応じて、第2バスを介してバス監視モジュールから監視情報を取得することと、連続記憶に応じて、第2バスを介してバス監視モジュールから監視情報を取得することとのうちの1つを含む。
任意で、監視情報を保存することは、ローカルROM空間に監視情報を保存すること、ローカルRAM空間に監視情報を保存すること、リモートROM空間に監視情報を保存すること、リモートRAM空間に監視情報を保存することであってよいがこれらに限定されない。具体的に、ROMはFlash(フラッシュメモリ)であってよく、RAMはDDR(Double Data Rate SDRAM)であってよい。
任意で、監視情報を保存した後に、方法はさらに以下のステップを含む。
ステップS11、バスノードの所在するチップに対してリセット操作を実行する。
ステップS12、前記リセット操作が完了した後に、監視情報に基づいて故障分析を行う。
本実施例において、バスノードの所在するチップに対してリセット操作を実行することは、監視情報の保存完了指示を検出した際に、バスノードの所在するチップに対してリセット操作を行うことを含む。
任意で、監視情報に基づく故障分析は以下のステップを含む。
ステップS21、監視情報によってチップのアクセスモデルを推定する。アクセスモデルはチップ内の各バスノードの接続アクセス関係に基づいて構築される。
ステップS22、アクセスモデルに基づいて故障タイプを特定する。
任意で、監視情報に基づく故障分析は、以下のステップを含む。
ステップS31、すべての主装置(master)を巡回して、目下の主装置に直結しているバスノード番号を読み取る。
ステップS32、バスノード番号に基づいて、対応するバスノードの履歴アクセス情報を読み取る。
ステップS33、前記履歴アクセス情報を分析して、前記目下の主装置がアクセスを行ったかどうかを検出する。
ステップS34、アクセスが行われたときに、アクセスしたアドレスが正当な範囲内にあるかどうかを判断する。
ステップS35、アクセスしたアドレスが正当な範囲内にないときに、主装置番号、アクセスアドレス、アクセス属性のうち少なくとも1つのノード情報を記録する。
ステップS36、ノード情報によって不正アクセスの主装置を特定する。
任意で、監視情報に基づいて故障分析を行った後に、方法はさらに以下のステップを含む。
ステップS41、故障バスノードを確定する。
ステップS42、目下のバスノードがアクセスを行うときに、前記故障バスノードのアクセスアドレスが正当であるかどうかを検出する。
ステップS43、故障バスノードのアクセスアドレスが不正であるときに、故障バスノードへのアクセスを禁止する。
任意で、第2バスを介してバス監視モジュールから監視情報を取得することは、目下のアクセス情報がバスノードの異常を示したときに、第2バスを介してバス監視モジュールから監視情報を取得することと、目下のアクセス情報がバスノードの正常を示したときに、第2バスを介してバス監視モジュールから監視情報を取得することとを含む。
任意で、バス監視モジュールの所在する第1バスを監視し、監視情報を生成することは、第1バスを介してバスノードのアクセス情報を監視し、前記アクセス情報をバス監視モジュールに保存して前記バスノードの監視情報を得ることを含む。
以上の実施の形態の説明により、当業者は、上記実施例に係る方法が、ソフトウェアに、必要な汎用ハードウェアプラットフォームを加えるという方式で実現することができ、当然ながらハードウェアを介してもよいが、多くの場合、前者のほうがより好ましい実施の形態であると明らかに理解することができる。このような理解に基づけば、本公開の技術案は、本質的な、または従来技術に寄与する部分を、ソフトウェア製品という形態で体現することができ、当該コンピュータソフトウェア製品は、記憶媒体(例えば、ROM/RAM、磁気ディスク、光ディスク)に記憶され、端末装置(携帯電話、コンピュータ、サーバ、またはネットワークデバイスなどであってよい)に本公開の各実施例に記載の方法を実行させるための若干の指令を含むものである。
実施形態2
本実施例では、上記実施例および好ましい実施の形態を実現するためのバス監視装置、システムをさらに提供するが、既に説明した点については改めて説明しない。以下で使用する「モジュール」という用語は、所定の機能を実現できるソフトウェアおよび/またはハードウェアの組み合わせのことをいう。以下の実施例で説明する装置は、ソフトウェアで実現することが好ましいが、ハードウェア、またはソフトウェアとハードウェアの組み合わせとすることも考慮可能である。
図3は本公開の実施例における、チップ等、特にマルチプロセッサチップに応用することのできるバス監視装置の構造ブロック図であり、図3に示すように当該装置は、バス監視モジュールの所在する第1バスを監視し、監視情報を生成するための監視モジュール30と、第2バスを介して、バス監視モジュールから監視情報を取得するための取得モジュール32と、を備える。
任意で、前記装置は、監視情報を保存するための記憶モジュールをさらに含む。
任意で、取得モジュールは、イベントトリガーに応じて、第2バスを介してバス監視モジュールから監視情報を取得するための第1取得ユニットと、状態照会に応じて、第2バスを介してバス監視モジュールから監視情報を取得するための第2取得ユニットと、連続記憶に応じて、第2バスを介してバス監視モジュールから監視情報を取得するための第3取得ユニットとのうちの1つを含む。
任意で、装置は、記憶モジュールに監視情報を保存した後に、バスノードの所在するチップに対してリセット操作を実行するためのリセットモジュールと、監視情報に基づいて故障分析を行うための分析モジュールと、をさらに備える。
任意で、装置は、監視情報に基づいて故障分析を行った後に、故障バスノードを確定するための確定モジュールと、目下のバスノードによるアクセスを行うときに、故障バスノードのアクセスアドレスが正当かどうかを検出するための検出モジュールと、故障バスノードのアクセスアドレスが不正な場合、故障バスノードへのアクセスを禁止するための処理モジュールと、をさらに備える。
図4は本公開の実施例によるバス監視システムの構造ブロック図であり、図4に示すように、バスノード40と、バス監視モジュールの所在する第1バスを監視し、監視情報を生成するためのバス監視モジュール42と、第2バスを介してバス監視モジュールから監視情報を取得するための情報記憶モジュール44と、バスノードの主装置と補助装置とを接続するための第1ノード48と、情報記憶モジュールとバス監視モジュールとを接続し、情報記憶モジュールと記憶モジュールとを接続するための第2ノード50とを備え、第2バスは第1バスから独立している。
任意で、システムは、監視情報を保存するための記憶モジュール46をさらに含み、任意で、第2バスは、情報記憶モジュールと記憶モジュールとを接続するためにさらに用いられる。
任意で、第2バスは、バスノードの所在するチップのデータをバックアップすることと、経路のトラフィックを拡張することと、拡張して指定の用途として用いることとの少なくとも1つにさらに用いられる。
任意で、システムは、監視情報の保存完了指示を検出したときに、バスノードの所在するチップに対してリセット操作を行うためのチップリセットモジュールと、監視情報を基に故障分析するための故障分析モジュールと、をさらに備える。
なお、上記の各モジュールは、ソフトウェアまたはハードウェアによって実現してよく、後者については、上記モジュールが同一のプロセッサに配置される、または、上記の各モジュールが任意の組み合わせという形態で異なるプロセッサにそれぞれ配置されるという方式で実現してよいが、これらに限定されない。
実施形態3
本実施例は本公開による任意の実施例であり、具体的な実例および場面を組み合わせて本出願を補足し、詳細に説明する。
本実施例が提供するのは、マルチプロセッサチップにおいて、バス監視モジュールを基に、第2バスと情報記憶モジュールを加えてバスノード情報の記憶を完了し、バス異常が発生したときに、バス監視情報を取得して異常分析を行うことができるよう保証するというものである。本実施例の方案は、バス異常のときにバスノードの監視情報を取得でき、迅速かつ正確に故障を特定することを保証している。
本公開のマルチプロセッサチップバス監視装置は、バス監視モジュール、情報記憶モジュール、メモリ、チップリセットモジュールおよび故障分析モジュールを含み、図5は本公開の実施例のバス監視装置のブロック図である。
本公開の装置の情報記憶モジュールは、第2バス(図4に示す)を介して、バス監視モジュール(第1バスを監視する)から監視情報を読み取ってメモリに記憶し、記憶が完了したら、チップリセットモジュールにチップをリセットするように通知し、故障分析モジュールはメモリから監視情報を取得して異常分析を行う。
前記第1バス(図4のバス0〜バスNはすべて第1バスに属する)は、マスターデバイス(主装置)とスレーブデバイス(補助装置)を接続する通路である。プロセッサ、周辺装置などのマスターデバイスは、第1バスを介してDDR、バス監視ユニットなどのスレーブデバイスにアクセスする。
前記第2バスは、情報記憶モジュールがバス監視モジュールおよびメモリにアクセスし、第2バスを介してバス監視モジュールの監視情報をメモリに記憶するためのものである。第2バスは第1バスから独立しており、即ち、第1バスに異常が発生したときでも、第2バスがバス監視モジュールにアクセスできる。
前記第2バスは、チップのバックアップ、トラフィックの拡張にも利用できる。
前記バスノードは、複数のバス(バス0〜バスN)の出入り口であり、バス監視モジュールは、1つまたは複数のバスノードを監視することができる。
前記バス監視モジュールは、バスノードのバス(バス0〜バスN)アクセス情報をキャプチャするものであり、前記バス監視モジュールは、配置部と、監視部と、イベント発生部とを含む。配置部は配置情報を受信し、監視部は配置に従ってバス監視を行い、キャプチャされた監視情報をバス監視モジュールのレジスタ空間に書き込み、イベント発生部は、異常時にイベントを発生し、異常状態を設定する。
前記情報記憶モジュールは、バス監視情報の記憶及びメモリ空間管理を担当し、前記情報記憶モジュールは、配置部、読み書き操作部およびイベント処理部を含む。図6は本公開の実施例の情報記憶モジュールの構造図であり、図6は情報記憶モジュールの構造図である。
前記情報記憶モジュールは、バス監視モジュールの所在する第1バスから独立した第2バスを使用しており、第1バスが異常な状況下において、情報記憶モジュールが依然として動作可能であるよう保証する。
前記配置部は、照会、イベントトリガーおよび連続記憶を含む操作方式を主に構成する。前記照会方式は、バス監視モジュール状態の照会を指し、前記イベントトリガーは、バス監視モジュール異常イベントの応答を意味し、前記連続トリガモードは、情報記憶モジュールがバス監視モジュールのキャプチャしたアクセス情報を連続して記憶するということを指す。
前記読み書き操作部は、バス監視モジュールの監視情報をメモリに書き込み、配置によって操作方式が制御される。前記読み書き操作部は、バスノード管理メモリの記憶空間に応じて、各バスノード情報の正確性を保証する。
前記イベント処理部は、バス監視モジュールから送られてきた異常イベントの受信と、記憶操作完了後に読み書き完了イベントを生成することと完了フラグの設置を主に完了させる。
前記情報記憶モジュールは、1つまたは複数のバス監視モジュールの情報記憶を完了することができる。
前記メモリは、バスを監視するチップ内のROM/RAM空間であってよく、監視情報を格納するためのチップ外RAM/ROM空間であってもよい。
前記チップリセットモジュールはチップリセット操作を実行する。主に、情報記憶モジュールの実行状態照会または情報記憶モジュールからの完了イベントの受信を担当し、状態またはイベントに応じてチップリセット操作を実行する。
前記故障分析モジュールは問題の特定と分析を担当する。メモリにおけるバス監視ノードのアクセス情報から、バス異常時のチップアクセスモデルを推定し、異常アクセスを見つける。
本実施例のマルチプロセッサチップバス監視方法は、以下のステップを含む。
第1ステップ、バス監視モジュールが第1バスアクセス情報をキャプチャする。
第2ステップ、情報記憶モジュールが異なる操作方式に応じて第2バスを介してバス監視モジュールから監視情報を取得し、監視情報をメモリに記憶する。前記操作方式は、イベントトリガー、状態照会、連続記憶を含む。前記メモリはフラッシュなどのチップ内/外のROMであってもよく、DDRのようなチップ内/外のRAMであってもよく、RAMであれば、リセット中に情報が失われないことを保証する必要がある。前記情報記憶モジュールは記憶完了後に完了イベントの生成と完了フラグの設置を行い、記憶が完了したことを示す。前記チップリセットモジュールは、記憶完了指示を検出した後に、チップをリセットする。
第3ステップ、故障分析モジュールが、バス監視情報と、異常原因を分析して得た分析結果をメモリからエクスポートし、分析結果に基づいて的確な保護と修復を行う。
図7は本公開の実施例のバストポロジ構成図である。
各マスター(主装置)はバスノードに接続され、バスノード間は互いに接続され、最終的にスレーブデバイスに接続され、バスノード4のように、接続されたマスターはマスター7であり、接続された前段のノードはバスノード0とバスノード1であり、接続された後段のノードはバスノード5とバスノード6である。
チップバスサブシステムはマスターと監視ノードを統一して番号を付け、システム稼動時にバスノードを監視し、バスノード情報を記憶し、バス異常後に監視バスノード情報をエクスポートし、ノード情報を分析し、アクセス番号に接続したあとアクセスモデルを確立する。
本実施形態は以下の実例をさらに含む。
実施例1
本実施例は、イベント方式を用いて情報を取得してバス異常を特定する実施例を提供する。
図8は本公開の実施例における、イベント方式を用いてバス異常を特定するフロー図であり、フロー部分の処理ステップは以下の通りである。
ステップ1:バス監視モジュールを初期化し、各バスノードの監視情報を設定する。
マスターとバスノードの番号を設定し、マスターとノードに対してそれぞれ統一して番号を付ける。監視のアドレス範囲をチップ全体のアドレス空間に設定する。アクセスのプロパティを読み書きに設定する。監視モードを連続監視モードに設定する。イネーブルバスを監視する。
ステップ2:情報記憶モジュールの初期化。操作方式をイベントトリガーに設定する。ノード範囲はすべてのバスノードである。情報をチップ内ROM空間に記憶する。
ステップ3:アクセス情報のキャプチャ。ステップ1、2の完了後、バス監視モジュールは、情報をキャプチャし始め、各バスノードは、情報をキャプチャレジスタに保存する。
ステップ4:監視情報の記憶。バス異常時に、バス監視モジュールはイベントを生成して情報記憶モジュールに送り、情報記憶モジュールがイベントを受信すると、各バスノードのキャプチャレジスタから監視情報を読み取り、各バスノードの監視情報を指定された空間に記憶し、情報記憶モジュールは記憶完了後に完了フラグの設定と完了イベントの生成を行う。
ステップ5:チップリセット。チップリセットモジュールは、完了フラグのセットが照会されるかまたは完了イベントの受信後、チップリセットを実行し、チップリセット後、プロセッサはROMから監視情報を読み取り、これらの情報をファイルに保存する。
ステップ6:故障分析モジュールは監視情報をエクスポートして分析し、バス異常の原因を特定し、全てのマスターを巡回して、目下のマスターに直結しているバスノード番号を読み取り、バスノード番号に基づいて、対応するバスノードのアクセス情報を読み取り、アクセス情報を分析し、マスター番号に基づいて、目下のマスターがバスノードにアクセスしたかどうかを検出し、アクセスした場合、アクセスしたアドレスが正当な範囲内にあるかどうかを判断し、アドレスが不正アクセスの場合、マスター番号、アクセスアドレス、アクセス属性のうち少なくとも1つを記録し、記録した情報に基づいて不正アドレスにアクセスするマスターを探し出す。
ステップ7:不正アクセスアドレスのマスターに対してアドレス保護を行う。マスターのアクセス前に、アクセスアドレスが正当かどうかを検出し、アドレスが不正であるものに対しアクセスを禁じる。
実施例2
本実施例では、照会方式を用いて情報を取得してバス異常を特定する実施例を提供する。
図9は本公開の実施例における、照会方式を用いてバス異常を特定するフロー図であり、フロー部分の処理ステップは以下の通りである。
ステップ1:実施例1と同じである。
ステップ2:情報記憶モジュールの初期化。
1) 操作方式を照会方式に設定する。
2) ノード範囲はすべてのバスノードである。
3) 情報をチップ外ROM空間に記憶する。
ステップ3:実施例1と同じである。
ステップ4:監視情報の記憶。情報記憶モジュールは、バス監視モジュールのステータスレジスタを定期的に照会し、バス異常の状態フラグが照会されればバス異常であり、情報記憶モジュールは、各バスノードのキャプチャレジスタから監視情報を読み取り、各バスノードの監視情報を指定された空間に記憶し、情報記憶モジュールは記憶完了後に完了フラグの設定と完了イベントの生成を行う。
ステップ5、6、7:実施例1と同じである。
実施例3
マルチプロセッサチップROMのアクセス効率は低いため、本実施例では、RAM記憶情報を用いてバス異常を特定する実施例を提供する。ROMを使用する実施例と比較して、一般的にはRAMを使用する方が速度がより速い。
図10は本公開の実施例における、RAM記憶情報を用いてバス異常を特定するフロー図であり、フロー部分の処理ステップは以下の通りである。
ステップ1:実施例1と同じである。
ステップ2:情報記憶モジュールの初期化。操作方式をイベントトリガーに設定する。ノード範囲はすべてのバスノードである。情報をチップ外RAM空間に記憶する。
ステップ3:実施例1と同じである。
ステップ4:監視情報の記憶。バス異常時に、バス監視モジュールはイベントを生成して情報記憶モジュールに送信し、情報記憶モジュールはイベントを受信した後、各バスノードのキャプチャレジスタから監視情報を読み取り、パワーダウンせずにリセットする場合、RAM空間のコンテンツは失われないという特性を利用して、各バスノードの監視情報をRAMに記憶し、情報記憶モジュールは記憶完了後に完了フラグの設定と完了イベントの生成を行う。
ステップ5:チップリセット。チップリセットモジュールは、完了フラグのセットが照会されるかまたは完了イベントの受信後、チップリセットを実行し、RAMがチップ内の空間である場合、チップリセットの種類はパワーダウンせずのリセットであることを保証する必要がある。RAMがチップ外の空間であれば、当該メモリの所在するチップはパワーダウンせずのリセットが保証される。
ステップ6、7:実施例1と同じである。
実施例4
本実施例は、起動してからバス異常イベントを受信するまでバス監視情報を記憶し続ける情報記憶モジュールを提供する。
このような実施例は、前記のものとはいくつか異なるところがあり、本実施例は、より多くのバス監視情報を得ることができるが、実施例1、2、3はバス異常時の最後の情報しか得られない。図11は本公開の実施例における、連続記憶方式を用いてバス異常を特定するフロー図であり、本実施例はより複雑な場面でのバス異常を特定することができる。
フロー部分の処理ステップは以下の通りである。
ステップ1:バス監視モジュールを初期化し、各バスノードの監視情報を設定する。
マスターとバスノードの番号を設定し、マスターとノードに対しそれぞれ統一して番号を付ける。監視のアドレス範囲をチップ全体のアドレス空間に設定する。アクセスプロパティを読み書きに設定する。監視モードを連続監視モードに設定する。イネーブルバスを監視する。
ステップ2:情報記憶モジュールの初期化。操作方式を連続記憶に設定し、連続記憶する個数は設定可能である。ノード範囲はすべてのバスノードである。チップ内のRAM空間に記憶し、空間の初期アドレスとサイズを設定する。
ステップ3:実施例1と同じである。
ステップ4:監視情報の記憶。情報記憶モジュールは、バス監視に情報が書き込まれたことを確認すると、当該監視情報を対応のRAM空間に書き込み、RAM空間の初期アドレスとサイズに応じて継続的に上書き保存し、バス異常がトリガされたとき、バス監視モジュールがイベント番号を生成し、情報記憶モジュールに通知し、情報記憶モジュールは最後の情報を保存した後、記憶を停止し、情報記憶モジュールは記憶完了後に完了フラグの設定と完了イベントの生成を行う。
ステップ5:チップリセット。チップリセットモジュールは状態判断またはイベント受信後、パワーダウンせずにチップリセットを行う。
ステップ6:故障分析モジュールが監視情報をエクスポートして分析し、バス異常の原因を特定する。最後の情報に至るまで監視情報を順次に読み取る。全てのマスターを巡回して、目下のマスターに直結するバスノード番号を読み取り、バスノード番号に基づいて、対応するバスノードの履歴アクセス情報を読み取り、履歴アクセス情報を分析し、マスター番号に基づいて、目下のマスターがアクセスを開始したかどうかを検出し、アクセス開始した場合、アクセスしたアドレスが正当な範囲内にあるかどうかを判断し、アドレスが不正アクセスの場合、マスター番号、アクセスアドレス、アクセス属性の少なくとも1つを記憶し、記録した情報に基づいて不正アドレスにアクセスするマスターを探し出す。
ステップ7:不正アクセスアドレスのマスターに対してアドレス保護を行う。マスターのアクセス開始前に、アクセスアドレスが正当かどうかを検出し、アドレスが不正であるものに対しアクセスを禁じる。
本実施例の方案では、バス監視モジュールを基に情報記憶モジュール、第2バスおよびメモリを追加し、バス異常時にバス監視情報を取得できるように保証する。
取得したバス監視情報に基づき、故障分析モジュールはバス異常の原因を迅速に特定し、分析結果に基づいて保護または誤りを訂正し、バス異常が再度トリガされないようにして、システムの安定性を向上させる。
実施形態4
本公開の実施例は記憶媒体をさらに提供する。任意で、本実施例において、上記記憶媒体は、以下のステップを実行するためのプログラムコードを記憶するように配置されてよい。
S1、バス監視モジュールの所在する第1バスを監視し、監視情報を生成する。
S2、第2バスを介してバス監視モジュールから監視情報を取得する。
任意で、本実施例において、上記記憶媒体は、USBディスク、リードオンリーメモリ(ROM、Read−Only Memory)、ランダムアクセスメモリ(RAM、Random Access Memory)、ポータブルハードディスク、磁気ディスクまたは光ディスクなど、プログラムコードを記憶することができる様々な媒体を含んでよいが、これらに限定されない。
任意で、本実施例において、プロセッサは、記憶媒体に記憶されているプログラムコードに基づいて、バス監視モジュールの所在する第1バスを監視し、監視情報を生成する。
任意で、本実施例において、プロセッサは、記憶媒体に記憶されているプログラムコードに基づいて、第2バスを介してバス監視モジュールから監視情報を取得する。
任意で、本実施例の具体例は、上記実施例および任意の実施の形態で説明した例を参照することができ、本実施例では改めて説明しない。
明らかに、上記の本公開の各モジュールまたは各ステップは汎用の計算装置によって実現でき、単一の計算装置に集約したり、複数の計算装置からなるネットワークに分散したりしてよく、任意で、計算装置が実行可能なプログラムコードで実現してもよく、それを記憶装置に記憶して計算装置によって実行してもよい。また、場合によっては、こことは異なる順序で図示または説明されたステップを実行したり、各集積回路モジュールとしてそれぞれ製作したり、それらのうちの複数のモジュールまたはステップを単一の集積回路モジュールとして製作して実現したりすることができる。このように、本公開は、特定のハードウェアおよびソフトウェアの組み合わせに一切限定されない。
上記は本公開の好適な実施例に過ぎず、本公開を限定するものではなく、当業者にとって、本公開は様々な変更および変化が可能である。本公開の精神と原則の範囲内において行ったいかなる修正、均等な置換、改善等も本公開の請求範囲に含まれる。
産業上の実用性
本公開はプロセッサ領域に適用され、バス異常時にもバス監視情報を取得できるよう保証し、関連技術における、バス異常時にバス監視情報を取得できないという技術課題を解決して、バスノードの監視効率を向上させている。

Claims (22)

  1. バスノードと、
    バス監視モジュールの所在する第1バスを監視し、監視情報を生成するように配置されるバス監視モジュールと、
    第2バスを介して前記バス監視モジュールから前記監視情報を取得するように配置される情報記憶モジュールと、
    前記バスノードの主装置と補助装置とを接続するように配置される前記第1バスと、
    前記情報記憶モジュールと前記バス監視モジュールとを接続するように配置される前記第2バスとを備え、
    前記第2バスは前記第1バスから独立している、バス監視システム。
  2. 前記第2バスは、前記バスノードの所在するチップのデータをバックアップすることと、経路のトラフィックを拡張することと、拡張して指定の用途として用いることとの少なくとも1つを実行するように配置される、請求項1に記載のシステム。
  3. 前記監視情報の保存完了の指示を検出したときに、前記バスノードの所在するチップに対してリセット操作を行うように配置されるチップリセットモジュールと、
    前記監視情報を基に故障分析するように配置される故障分析モジュールと、をさらに備える、請求項1に記載のシステム。
  4. 前記監視情報を保存するように配置される記憶モジュールをさらに備える、請求項1に記載のシステム。
  5. 前記第2バスは、さらに前記情報記憶モジュールと前記記憶モジュールとを接続するように配置される、請求項4に記載のシステム。
  6. バス監視モジュールの所在する第1バスを監視して監視情報を生成することと、
    第2バスを介して前記バス監視モジュールから前記監視情報を取得することと、を含み、
    前記第2バスは前記第1バスから独立している、バス監視方法。
  7. 第2バスを介してバス監視モジュールから監視情報を取得することは、
    イベントトリガーに応じて、第2バスを介してバス監視モジュールから監視情報を取得することと、
    状態照会に応じて、第2バスを介してバス監視モジュールから監視情報を取得することと、
    連続記憶に応じて、第2バスを介してバス監視モジュールから監視情報を取得することとのうちの1つを含む、請求項6に記載の方法。
  8. 第2バスを介して前記バス監視モジュールから前記監視情報を取得した後に、
    前記監視情報を保存することをさらに含む、請求項6に記載の方法。
  9. 前記監視情報を保存した後に、
    バスノードの所在するチップに対してリセット操作を実行することと、
    前記リセット操作が完了した後に、前記監視情報に基づいて故障分析を行うことと、をさらに含む、請求項6に記載の方法。
  10. バスノードの所在するチップに対してリセット操作を実行することは、
    前記監視情報の保存完了の指示を検出したときに、バスノードの所在するチップに対してリセット操作を行うことを含む、請求項9に記載の方法。
  11. 前記監視情報に基づいて故障分析を行うことは、
    前記監視情報によって前記チップのアクセスモデルを推定することと、
    前記アクセスモデルに基づいて故障タイプを特定することと、を含む、請求項9に記載の方法。
  12. 前記監視情報に基づいて故障分析を行うことは、
    すべての主装置を巡回して、目下の主装置に直結しているバスノード番号を読み取ることと、
    前記バスノード番号に基づいて、対応するバスノードの履歴アクセス情報を読み取ることと、
    前記履歴アクセス情報を分析して、前記目下の主装置がアクセスを行ったかどうかを検出することと、
    アクセスが行われたときに、アクセスしたアドレスが正当な範囲内にあるかどうかを判断することと、
    アクセスしたアドレスが正当な範囲内にないときに、主装置番号、アクセスアドレス、アクセス属性のうち少なくとも1つのノード情報を記録することと、
    前記ノード情報によって不正アクセスの主装置を特定することと、を含む、請求項9に記載の方法。
  13. 前記監視情報に基づいて故障分析を行った後に、
    故障バスノードを確定することと、
    目下のバスノードがアクセスを行うときに、前記故障バスノードのアクセスアドレスが正当であるかどうかを検出することと、
    前記故障バスノードのアクセスアドレスが不正であるときに、前記故障バスノードへのアクセスを禁止することと、をさらに含む、請求項9に記載の方法。
  14. バス監視モジュールの所在する第1バスを監視して監視情報を生成することは、
    第1バスを介してバスノードのアクセス情報を監視し、前記アクセス情報をバス監視モジュールに保存して前記バスノードの監視情報を得ることを含む、請求項6に記載の方法。
  15. 第2バスを介して前記バス監視モジュールから前記監視情報を取得することは、
    目下のアクセス情報が前記バスノードの異常を示したときに、第2バスを介して前記バス監視モジュールから前記監視情報を取得することと、
    目下のアクセス情報が前記バスノードの正常を示したときに、第2バスを介して前記バス監視モジュールから前記監視情報を取得することと、を含む、請求項6に記載の方法。
  16. バス監視モジュールの所在する第1バスを監視し、監視情報を生成するように配置される監視モジュールと、
    第2バスを介して、前記バス監視モジュールから前記監視情報を取得するように配置される取得モジュールと、を備え、
    前記第2バスは前記第1バスから独立している、バス監視装置。
  17. 前記取得モジュールは、
    イベントトリガーに応じて、第2バスを介してバス監視モジュールから監視情報を取得するように配置される第1取得ユニットと、
    状態照会に応じて、第2バスを介してバス監視モジュールから監視情報を取得するように配置される第2取得ユニットと、
    連続記憶に応じて、第2バスを介してバス監視モジュールから監視情報を取得するように配置される第3取得ユニットとのうちの1つを含む、請求項16に記載の装置。
  18. 前記監視情報を保存するように配置された記憶モジュールをさらに備える、請求項16に記載の装置。
  19. 前記記憶モジュールに前記監視情報を保存した後に、バスノードの所在するチップに対してリセット操作を実行するように配置されたリセットモジュールと、
    前記監視情報に基づいて故障分析を行うように配置された分析モジュールと、をさらに備える、請求項18に記載の装置。
  20. 前記分析モジュールが前記監視情報に基づいて故障分析を行った後に、故障バスノードを確定するように配置される確定モジュールと、
    目下のバスノードによるアクセスを行うときに、前記故障バスノードのアクセスアドレスが正当かどうかを検出するように配置される検出モジュールと、
    前記故障バスノードのアクセスアドレスが不正な場合、前記故障バスノードへのアクセスを禁止するように配置される処理モジュールと、をさらに備える、請求項19に記載の装置。
  21. 記憶されたプログラムを含む記憶媒体であって、前記プログラムが実行されるときに、請求項6から15のいずれか一項に記載の方法が実行される、記憶媒体。
  22. プログラムの実行に用いられるプロセッサであって、前記プログラムを実行するときに、請求項6から15のいずれか一項に記載の方法を実行するプロセッサ。
JP2019572374A 2017-09-12 2018-07-12 バス監視システム、方法および装置 Pending JP2020525944A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201710819085.XA CN109491856B (zh) 2017-09-12 2017-09-12 总线监控系统、方法及装置
CN201710819085.X 2017-09-12
PCT/CN2018/095429 WO2019052275A1 (zh) 2017-09-12 2018-07-12 总线监控系统、方法及装置

Publications (1)

Publication Number Publication Date
JP2020525944A true JP2020525944A (ja) 2020-08-27

Family

ID=65688015

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019572374A Pending JP2020525944A (ja) 2017-09-12 2018-07-12 バス監視システム、方法および装置

Country Status (5)

Country Link
US (1) US11093361B2 (ja)
EP (1) EP3683682B1 (ja)
JP (1) JP2020525944A (ja)
CN (1) CN109491856B (ja)
WO (1) WO2019052275A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113268367B (zh) * 2021-04-26 2023-07-14 北京控制工程研究所 一种1553b总线rt端子地址查找表在轨监测及维护方法
CN113778734A (zh) * 2021-09-02 2021-12-10 上海砹芯科技有限公司 芯片、芯片总线的检测系统、检测方法及存储介质
CN114531371A (zh) * 2022-02-23 2022-05-24 杭州中天微系统有限公司 总线监测网络、片上系统以及总线管理方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02284249A (ja) * 1989-04-26 1990-11-21 Toshiba Corp バストレーサ
JPH11203174A (ja) * 1998-01-19 1999-07-30 Nec Corp 状態監視情報処理装置
JP2003177975A (ja) * 2001-12-12 2003-06-27 Yokogawa Electric Corp バスデータアナライザ用ステルスモジュール
JP2005285040A (ja) * 2004-03-31 2005-10-13 Nec Corp ネットワーク監視システム及びその方法、プログラム
JP2010226181A (ja) * 2009-03-19 2010-10-07 Fujitsu Ltd ネットワーク監視制御装置
JP2011076295A (ja) * 2009-09-30 2011-04-14 Hitachi Ltd 組込系コントローラ

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6425009B1 (en) * 1999-06-08 2002-07-23 Cisco Technology, Inc. Monitoring redundant control buses to provide a high availability local area network for a telecommunications device
US7710892B2 (en) * 2006-09-08 2010-05-04 Dominic Coupal Smart match search method for captured data frames
CN101334760B (zh) * 2007-06-26 2010-04-07 展讯通信(上海)有限公司 监控总线非法操作的方法、装置及包含该装置的系统
US7899323B2 (en) * 2007-09-28 2011-03-01 Verizon Patent And Licensing Inc. Multi-interface protocol analysis system
US7861110B2 (en) 2008-04-30 2010-12-28 Egenera, Inc. System, method, and adapter for creating fault-tolerant communication busses from standard components
EP2313819A2 (en) * 2008-07-14 2011-04-27 The Regents of the University of California Architecture to enable energy savings in networked computers
CN101667152A (zh) * 2009-09-23 2010-03-10 华为技术有限公司 计算机系统及计算机系统的总线监控方法
CN101989242B (zh) * 2010-11-12 2013-06-12 深圳国微技术有限公司 一种提高soc系统安全的总线监视器及其实现方法
CN103810074B (zh) * 2012-11-14 2017-12-29 华为技术有限公司 一种片上系统芯片及相应的监控方法
CN103840956A (zh) * 2012-11-23 2014-06-04 于智为 一种物联网网关设备的备份方法
CN104714909B (zh) * 2013-12-13 2019-01-25 锐迪科(重庆)微电子科技有限公司 处理总线挂死的装置、方法、总线结构及系统
CN105589821B (zh) * 2014-10-20 2019-03-12 深圳市中兴微电子技术有限公司 一种防止总线死锁的装置及方法
CN104914849A (zh) 2015-05-12 2015-09-16 安徽江淮汽车股份有限公司 一种故障记录装置及方法
CN104951385B (zh) 2015-07-09 2017-10-13 首都师范大学 动态可重构总线监听系统中的通道健康状态记录装置
CN105372151A (zh) 2015-12-02 2016-03-02 中国电子科技集团公司第四十一研究所 一种在线测试监控和故障定位的装置及方法
CN106844133A (zh) * 2015-12-04 2017-06-13 深圳市中兴微电子技术有限公司 一种片上系统soc的监控方法及装置
JP2017107441A (ja) * 2015-12-10 2017-06-15 キヤノン株式会社 情報処理装置、並びに、その制御装置および制御方法
CN106919462B (zh) * 2015-12-25 2020-04-21 华为技术有限公司 一种生成处理器故障记录的方法及装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02284249A (ja) * 1989-04-26 1990-11-21 Toshiba Corp バストレーサ
JPH11203174A (ja) * 1998-01-19 1999-07-30 Nec Corp 状態監視情報処理装置
JP2003177975A (ja) * 2001-12-12 2003-06-27 Yokogawa Electric Corp バスデータアナライザ用ステルスモジュール
JP2005285040A (ja) * 2004-03-31 2005-10-13 Nec Corp ネットワーク監視システム及びその方法、プログラム
JP2010226181A (ja) * 2009-03-19 2010-10-07 Fujitsu Ltd ネットワーク監視制御装置
JP2011076295A (ja) * 2009-09-30 2011-04-14 Hitachi Ltd 組込系コントローラ

Also Published As

Publication number Publication date
CN109491856B (zh) 2022-08-02
EP3683682A1 (en) 2020-07-22
EP3683682B1 (en) 2023-11-29
US20200142798A1 (en) 2020-05-07
WO2019052275A1 (zh) 2019-03-21
CN109491856A (zh) 2019-03-19
EP3683682A4 (en) 2021-06-16
US11093361B2 (en) 2021-08-17

Similar Documents

Publication Publication Date Title
US10031671B2 (en) Method, apparatus, and system for calculating identification threshold to distinguish cold data and hot data
TWI450103B (zh) 伺服器之遠端管理系統及方法,及其電腦程式產品
CA3141329A1 (en) Request link tracking method and service request processing method
JP2020525944A (ja) バス監視システム、方法および装置
CN111800490B (zh) 获取网络行为数据的方法、装置及终端设备
WO2019128299A1 (zh) 一种测试系统及测试方法
CN112395157B (zh) 审计日志的获取方法、装置、计算机设备和存储介质
CN104320308A (zh) 一种服务器异常检测的方法及装置
CN112818307B (zh) 用户操作处理方法、系统、设备及计算机可读存储介质
CN111625389B (zh) 一种vr的故障数据获取方法、装置及相关组件
CN110674149B (zh) 业务数据处理方法、装置、计算机设备和存储介质
CN115509858A (zh) 业务系统监控方法、装置、存储介质及计算机设备
CN103778024A (zh) 服务器系统及其讯息处理方法
EP3879783A1 (en) Data security processing method and terminal thereof, and server
US11181290B2 (en) Alarm processing devices, methods, and systems
CN115080132A (zh) 信息处理方法、装置、服务器及存储介质
CN111258860B (zh) 数据告警方法、装置、计算机设备和存储介质
WO2020102955A1 (zh) 监控视频存储方法、装置及视频存储设备
US20130227226A1 (en) Electronic device and method for data backup
CN115473793B (zh) 一种集群ei主机环境自动恢复方法、装置、终端及介质
CN110071833B (zh) 人证核验设备配置方法、系统、计算机设备和存储介质
CN117834388A (zh) 一种人工智能开发平台的文件上传故障检测方法及装置
CN109923846B (zh) 确定热点地址的方法及其设备
CN116545835A (zh) 故障告警处理方法、装置、电子设备及存储介质
CN114721886A (zh) 一种故障检测方法、装置、设备及可读存储介质

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191227

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210127

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210202

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210430

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20210601