JP2020101104A - Switch control device - Google Patents
Switch control device Download PDFInfo
- Publication number
- JP2020101104A JP2020101104A JP2018238498A JP2018238498A JP2020101104A JP 2020101104 A JP2020101104 A JP 2020101104A JP 2018238498 A JP2018238498 A JP 2018238498A JP 2018238498 A JP2018238498 A JP 2018238498A JP 2020101104 A JP2020101104 A JP 2020101104A
- Authority
- JP
- Japan
- Prior art keywords
- output
- input signal
- signal
- current
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Ignition Installations For Internal Combustion Engines (AREA)
- Manipulation Of Pulses (AREA)
Abstract
Description
本明細書中に開示されている発明は、イグナイタなどに用いられるスイッチ制御装置、及び、その入力信号判定回路(特に入力信号判定用のコンパレータ)に関する。 The invention disclosed in the present specification relates to a switch control device used for an igniter and the like, and an input signal determination circuit thereof (particularly, a comparator for input signal determination).
従来より、車両のエンジンルームに直結するイグナイタ(=エンジン点火装置を構成する電子部品)には、多種多様な評価試験(BCI[bulk current injection]やGTEMCEL[giga heltz - transverse electromagnetic cell]など)が課されており、高いノイズ耐量(=高周波ノイズに対する誤動作耐量)だけでなく、サージに対する高いESD耐量(=ESD[electro-static discharge]に対する破壊耐量)が求められている。 Conventionally, various kinds of evaluation tests (BCI [bulk current injection], GTEMCEL [giga heltz-transverse electromagnetic cell], etc.) have been applied to igniters (= electronic components that constitute the engine ignition device) directly connected to the vehicle engine room. Therefore, not only high noise immunity (=malfunction tolerance against high frequency noise) but also high ESD immunity against surge (=breakdown immunity against ESD [electro-static discharge]) is required.
なお、上記に関連する従来技術の一例としては、本願出願人による特許文献1を挙げることができる。
As an example of the related art related to the above,
しかしながら、上記の従来技術では、ノイズ耐量の向上について検討の余地があった。 However, in the above-mentioned related art, there is room for study on improvement of noise immunity.
なお、このような課題は、必ずしもイグナイタに限らず、パルス信号を取り扱うスイッチ制御装置などの信号処理装置全般(例えばPWM[pulse width modulation]調光信号による輝度調節機能を備えたLED[light emitting diode]ドライバIC)に当てはまるものである。 It should be noted that such a problem is not necessarily limited to the igniter, and general signal processing devices such as a switch control device that handles a pulse signal (for example, an LED [light emitting diode having a brightness adjusting function by a PWM [pulse width modulation] dimming signal). ] Driver IC).
本明細書中に開示されている発明は、本願の発明者が見出した上記の課題に鑑み、ノイズによる誤動作を防止することのできるスイッチ制御装置、及び、その入力信号判定回路(特に入力信号判定用のコンパレータ)を提供することを目的とする。 In view of the above problems found by the inventor of the present application, the invention disclosed in the present specification is a switch control device capable of preventing malfunction due to noise, and an input signal determination circuit thereof (especially input signal determination circuit). The purpose is to provide a comparator for).
本明細書中に開示されているコンパレータは、第1入力信号と第2入力信号との比較結果に応じて電流方向が切り替わる出力電流を生成する差動入力段と、前記出力電流での充放電に応じて電圧値が変動する出力電圧を生成するキャパシタと、前記出力電圧と所定の閾値電圧との比較結果に応じて論理レベルが切り替わる出力信号を生成する出力段と、を有する構成(第1の構成)とされている。 The comparator disclosed in the present specification includes a differential input stage that generates an output current whose current direction is switched according to a comparison result of a first input signal and a second input signal, and charge/discharge with the output current. A configuration that includes a capacitor that generates an output voltage whose voltage value fluctuates in accordance with the above, and an output stage that generates an output signal whose logic level switches according to the result of comparison between the output voltage and a predetermined threshold voltage (first Is configured).
なお、上記第1の構成から成るコンパレータにおいて、前記出力電流は、前記差動入力段から前記キャパシタへの充電電流値と前記キャパシタから前記差動入力段への放電電流値が同値に設定されている構成(第2の構成)にするとよい。 In the comparator having the first configuration, the output current is set such that a charging current value from the differential input stage to the capacitor and a discharging current value from the capacitor to the differential input stage are set to the same value. It is advisable to adopt the configuration (second configuration).
また、上記第1または第2の構成から成るコンパレータにおいて、前記出力電流の電流値及び前記キャパシタの容量値は、前記第1入力信号または前記第2入力信号に高周波ノイズが重畳しても前記出力段が反応しないように設定されている構成(第3の構成)にするとよい。 In the comparator having the first or second configuration, the current value of the output current and the capacitance value of the capacitor may be the output values even if high frequency noise is superimposed on the first input signal or the second input signal. It is advisable to adopt a configuration (third configuration) that is set so that the stages do not react.
また、上記第1〜第3いずれかの構成から成るコンパレータにおいて、前記第1入力信号は、パルス状の入力信号またはその減衰信号であり、前記第2入力信号は、所定の基準電圧である構成(第4の構成)にするとよい。 Further, in the comparator having any one of the first to third configurations, the first input signal is a pulsed input signal or an attenuation signal thereof, and the second input signal is a predetermined reference voltage. (Fourth configuration) is preferable.
また、本明細書中に開示されている入力信号判定回路は、上記第4の構成から成るコンパレータを有しており、前記入力信号の入力を受けて前記出力信号を出力する構成(第5の構成)とされている。 Further, the input signal determination circuit disclosed in this specification has the comparator having the above-described fourth configuration, and receives the input of the input signal and outputs the output signal (the fifth configuration). Configuration).
また、上記第5の構成から成る入力信号判定回路は、前記出力信号に所定の遅延を与える遅延部をさらに有する構成(第6の構成)にするとよい。 Further, the input signal determination circuit having the fifth configuration described above may be configured to further include a delay unit that imparts a predetermined delay to the output signal (sixth configuration).
また、本明細書中に開示されているスイッチ制御装置は、上記第5または第6の構成から成る入力信号判定回路と、前記出力信号に応じてスイッチ素子を駆動するスイッチ駆動回路と、前記入力信号判定回路の前段に設けられた静電保護素子と、を集積化して成る構成(第7の構成)とされている。 Further, the switch control device disclosed in the present specification includes an input signal determination circuit having the fifth or sixth configuration, a switch drive circuit that drives a switch element in accordance with the output signal, and the input circuit. The electrostatic protection element provided in the preceding stage of the signal determination circuit is integrated (seventh configuration).
なお、上記第7の構成から成るスイッチ制御装置において、前記静電保護素子は、半導体チップのサブストレートに付随する寄生ダイオードを利用した片方向ダイオード、または、前記半導体チップのウェル内に形成された双方向フローティングダイオードである構成(第8の構成)にするとよい。 In the switch control device having the seventh configuration, the electrostatic protection element is formed in a unidirectional diode using a parasitic diode attached to the substrate of the semiconductor chip or in a well of the semiconductor chip. A bidirectional floating diode (eighth configuration) is preferable.
また、本明細書中に開示されているイグナイタは、スイッチ素子と、上記第7または第8の構成から成るスイッチ制御装置と、を有する構成(第9の構成)とされている。 The igniter disclosed in this specification has a configuration (ninth configuration) including a switch element and the switch control device having the seventh or eighth configuration.
また、本明細書中に開示されているエンジン点火装置は、イグニッションコイルと、上記第9の構成から成り前記イグニッションコイルの一次側電流を駆動するイグナイタと、前記イグニッションコイルの二次側コイルに接続される点火プラグと、を有する構成(第10の構成)とされている。 Further, the engine ignition device disclosed in the present specification is connected to an ignition coil, an igniter having the above-mentioned ninth configuration and driving a primary side current of the ignition coil, and a secondary side coil of the ignition coil. And a spark plug (10th configuration).
また、本明細書中に開示されている車両は、上記第10の構成から成るエンジン点火装置と、前記エンジン点火装置に電力を供給するカーバッテリと、前記エンジン点火装置を制御するエンジンコントロールユニットとを有する構成(第11の構成)とされている。 Further, the vehicle disclosed in the present specification includes an engine ignition device having the tenth configuration, a car battery that supplies electric power to the engine ignition device, and an engine control unit that controls the engine ignition device. (11th configuration).
本明細書中に開示されている発明によれば、ノイズによる誤動作を防止することのできるスイッチ制御装置、及び、その入力信号判定回路(特に、入力信号判定用のコンパレータ)を提供することが可能となる。 According to the invention disclosed in this specification, it is possible to provide a switch control device capable of preventing malfunction due to noise, and an input signal determination circuit thereof (in particular, a comparator for input signal determination). Becomes
<全体構成>
図1は、エンジン点火装置を備えた車両の全体構成を示す図である。本構成例の車両Xは、不図示のガソリンエンジンを駆動する手段として、エンジン点火装置1と、カーバッテリ2と、エンジンコントロールユニット3(以下ではECU[engine control unit]3と略称する)と、を有する。
<Overall structure>
FIG. 1 is a diagram showing an overall configuration of a vehicle provided with an engine ignition device. The vehicle X of this configuration example includes an
エンジン点火装置1は、カーバッテリ2からの電力供給を受けて動作し、ECU3からの点火指示信号Sin(いわゆるIGT[iginition timing signal])に応じて、ガソリンエンジン内部の燃料(=ガソリンと空気の混合気)に点火するための手段であり、イグナイタ10と、イグニッションコイル20と、点火プラグ30と、を含む。
The
イグナイタ10は、イグニッションコイル20の一次側電流Ic(=スイッチ素子12のコレクタ電流に相当)をオン/オフ駆動する手段であり、スイッチ制御装置11と、スイッチ素子12と、をパッケージングした半導体集積回路装置として提供される。
The
スイッチ制御装置11は、例えば、バルクシリコンウェハを用いた半導体チップに集積化されており、ECU3からの点火指示信号Sinに応じてスイッチ素子12のゲート信号Sgを生成する機能を備えている。また、スイッチ制御装置11は、一次側電流Icを所定の上限値以下に制限する機能や、一次側電流Icの状態を検出して点火確認信号(いわゆるIGF[ignition confirmation signal])をECU3に返す機能などを備えていてもよい。なお、スイッチ制御装置11の構成及び動作については後述する。
The
スイッチ素子12は、スイッチ制御装置11によってオン/オフされるスイッチ素子であり、本図では、IGBT[insulated gate bipolar transistor]が採用されている。スイッチ素子12は、ゲートがスイッチ制御装置11に接続されており、コレクタがイグニッションコイル20の一次側コイル21に接続されており、エミッタが接地端に接続されている。なお、スイッチ素子12としては、IGBTに代えて、MOSFET[metal oxide semiconductor field effect transistor]を採用してもよい。
The
イグニッションコイル20は、巻線数M1の一次側コイル21と巻線数M2(>M1)の二次側コイル22を含み、カーバッテリ2から供給される入力電圧をより高い出力電圧に変換(昇圧)する役割を果たす。一次側コイル21の第1端と二次側コイル22の第1端は、いずれもカーバッテリ2の正極端(=入力電圧の印加端)に接続されている。一次側コイル21の第2端は、スイッチ素子12のコレクタに接続されている。二次側コイル22の第2端は、点火プラグ30に接続されており、二次側コイル22の第2端に生じる出力電圧が点火プラグ30に供給される。
The
点火プラグ30は、イグニッションコイル20によって得られる高電圧を用いて、不図示のエンジン内部に噴射された燃料に点火するためのスパークを発生させる。
The
カーバッテリ2は、エンジン点火装置1を含め、車両Xに搭載された各種電装品に電力を供給するための電源である。
The
ECU3は、車両Xのエンジン駆動に関わる各種制御を実行する。特に、ECU3は、上記各種制御の一つとして、イグナイタ10(特にスイッチ制御装置11)の動作制御に用いられる点火指示信号Sin(=PWM駆動されるパルス信号)を出力する。より具体的に述べると、ECU3は、スイッチ素子12をオンさせるときに点火指示信号Sinをオン時の論理レベル(例えばハイレベル)とし、スイッチ素子12をオフさせるときに点火指示信号Sinをオフ時の論理レベル(例えばローレベル)とする。
The ECU 3 executes various controls related to driving the engine of the vehicle X. In particular, the
<スイッチ制御装置>
図2は、スイッチ制御装置11の一構成例を示す図である。本構成例のスイッチ制御装置11は、主たる構成要素として、入力信号判定回路100と、スイッチ駆動回路200と、静電保護素子300と、を含むほか、装置外部との電気的な接続を確立するために設けられた複数のパッドT1及びT2を含む。
<Switch control device>
FIG. 2 is a diagram showing a configuration example of the
入力信号判定回路100は、ECU3からパッドT1を介して入力される点火指示信号Sin(=パルス状の入力信号に相当)を受けて、スイッチ素子12のオン/オフ制御信号Sout(=パルス状の出力信号に相当)を生成する回路ブロックである。なお、入力信号判定回路100の構成及び動作については、後ほど詳述する。
The input
スイッチ駆動回路200は、入力信号判定回路100から入力されるオン/オフ制御信号Soutに応じてスイッチ素子12のゲート信号Sgを生成する回路ブロックであり、プリドライバ210とドライバ220を含む。
The
プリドライバ210は、オン/オフ制御信号Soutに応じてドライバ駆動信号Sdrvを生成し、これをドライバ220に出力する。ドライバ220は、ドライバ駆動信号Sdrvに応じてゲート信号Sgを生成し、これをパッドT2に出力する。
The pre-driver 210 generates a driver drive signal Sdrv according to the on/off control signal Sout, and outputs this to the
点火指示信号Sinがオン時の論理レベル(例えばハイレベル)になると、オン/オフ制御信号Soutもオン時の論理レベル(例えばハイレベル)となり、ゲート信号Sgがハイレベルとなって、スイッチ素子12がオンされる。その結果、カーバッテリ2から、イグニッションコイル20の一次側コイル21とスイッチ素子12を介して接地端に至る経路に一次側電流Icが流れるので、一次側コイル21にエネルギが蓄えられる。
When the ignition instruction signal Sin becomes the logic level when it is on (for example, high level), the on/off control signal Sout also becomes the logic level when it is on (for example, high level), the gate signal Sg becomes high level, and the
上記の状態から、点火指示信号Sinがオフ時の論理レベル(例えばローレベル)になると、オン/オフ制御信号Soutもオフ時の論理レベル(例えばローレベル)となり、ゲート信号Sgがローレベルとなって、スイッチ素子12がオフされる。このとき、一次側コイル21には自己誘導作用によって大きな逆起電力が発生し、二次側コイル22には一次側コイル21との相互誘導作用により、巻数比(M2/M1)に応じてさらに大きな起電力が発生する。このようにして発生した二次側コイル22の起電力により、点火プラグ30には非常に高い出力電圧(1万ボルト以上)が掛かるので、スパーク(火花)が生じて燃料への点火が行われる。
From the above state, when the ignition instruction signal Sin becomes a logic level when off (for example, low level), the on/off control signal Sout also becomes a logic level when off (for example, low level), and the gate signal Sg becomes low level. Then, the
静電保護素子300は、スイッチ制御装置11(延いてはイグナイタ10)を静電破壊から保護するための手段であり、本図では、点火指示信号Sinの入力を受け付けるパッドT1と接地端との間に図示の極性で接続された片方向ダイオードが用いられている。例えば、スイッチ制御装置11を集積化した半導体チップのp型サブストレートに付随する寄生ダイオードを静電保護素子300として利用すれば、ESDを熱的に消耗させることができるので、高いESD耐量(30kVないしはそれ以上)を実現することができる。
The
<入力信号判定回路(比較例)>
まず、入力信号判定回路の新規な実施形態の説明に先立ち、これと対比される比較例について簡単に説明しておく。図3は、入力信号判定回路100の比較例を示す図である。本比較例の入力信号判定回路100は、アッテネータ110と、ローパスフィルタ120と、コンパレータ130を含み、点火指示信号Sinと所定の閾値(後述の基準電圧Vref)とを比較してオン/オフ制御信号Soutを生成する。
<Input signal determination circuit (comparative example)>
First, prior to the description of the novel embodiment of the input signal determination circuit, a comparative example to be compared therewith will be briefly described. FIG. 3 is a diagram showing a comparative example of the input
なお、オン/オフ制御信号Soutは、例えば、点火指示信号Sinが所定の閾値よりも高いときにハイレベルとなり、点火指示信号Sinが所定の閾値よりも低いときにローレベルとなる。 The on/off control signal Sout has a high level when the ignition instruction signal Sin is higher than a predetermined threshold value, and has a low level when the ignition instruction signal Sin is lower than the predetermined threshold value.
アッテネータ110は、抵抗R1及びR2を含み、点火指示信号Sinを減衰させて減衰信号Vaを生成する。なお、抵抗R1は、点火指示信号Sinの入力端(パッドT1)と減衰信号Vaの出力端との間に接続されている。一方、抵抗R2は、減衰信号Vaの出力端と接地端との間に接続されている。すなわち、本比較例のアッテネータ110では、パッドT1と接地端との間に直列接続された抵抗R1及びR2(=抵抗ラダー)を用いて点火指示信号Sinを分圧することにより、減衰信号Va(=Sin×{R2/(R1+R2)})が生成されている。なお、点火指示信号Sinがコンパレータ130の入力ダイナミックレンジに収まっている場合には、アッテネータ110を省略してもよい。
The
ローパスフィルタ120は、抵抗R3及びキャパシタC1を含み、減衰信号Vaの低周波成分を通過させて平滑信号Vbを生成する。なお、抵抗R3は、減衰信号Vaの入力端と平滑信号Vbの出力端との間に接続されている。一方、キャパシタC1は、平滑信号Vbの出力端と接地端との間に接続されている。すなわち、本比較例のローパスフィルタ112は、1次のRC積分回路(高域遮断周波数fc=1/(2π×R3×C1))として形成されている。
The
コンパレータ130は、非反転入力端(+)に入力されている平滑信号Vbと、反転入力端(−)に入力されている所定の基準電圧Vrefとを比較してオン/オフ制御信号Soutを生成する。なお、オン/オフ制御信号Soutは、平滑信号Vbが基準電圧Vrefよりも高いときにハイレベルとなり、平滑信号Vbが基準電圧Vrefよりも低いときにローレベルとなる。
The
ここで、点火指示信号Sinのみが単独でノイズの影響を受ける状況において、図4に示すようなノイズ(=0Vを基準として正負に発振する正弦波ノイズ)が印加された場合を考える。この場合、入力信号判定回路100に入力される点火指示信号Sinは、静電保護素子300(順方向降下電圧:Vf)の順方向クランプにより、図5に示すように、その負側で半波にクランプされる。
Here, consider a case where noise (sine wave noise that oscillates positively and negatively with reference to =0 V) as shown in FIG. 4 is applied in a situation where only the ignition instruction signal Sin is affected by noise alone. In this case, the ignition instruction signal Sin input to the input
そのため、ローパスフィルタ120のキャパシタC1が充放電のバランスを崩し、図6に示すように、減衰信号Vaの包絡線を検波して平滑信号Vbを生成する状態となる。すなわち、平滑信号Vbの電圧値は、減衰信号Vaに重畳するノイズのピークホールド値となるので、図7に示すように、平滑信号Vbがコンパレータ130の基準電圧Vrefを上回るおそれがある。
Therefore, the capacitor C1 of the low-
このような状況に陥ると、図8で示すように、点火指示信号Sinがローレベルであっても、オン/オフ制御信号Soutがハイレベルとなり、点火指示信号Sinの誤検出が生じる。従って、点火指示信号Sinにノイズが重畳している状況下では、スイッチ素子12をECU3の指示通りに駆動することができず、エンジン点火動作に支障を来たすおそれがある。そこで、以下では、上記の不具合を解消することのできる新規な実施形態について提案する。
In such a situation, as shown in FIG. 8, even if the ignition instruction signal Sin is at the low level, the on/off control signal Sout becomes the high level, and the ignition instruction signal Sin is erroneously detected. Therefore, in a situation where noise is superposed on the ignition instruction signal Sin, the
<入力信号判定回路(第1実施形態)>
図9は、入力信号判定回路100の第1実施形態を示す図である。本実施形態の入力信号判定回路100では、先出のローパスフィルタ120が割愛されるとともに、コンパレータ130の内部にキャパシタCgが追加されており、コンパレータ130が高周波ノイズ(例えば1〜400MHz)に反応しないように、そのゲイン(応答速度)が引き下げられている。
<Input signal determination circuit (first embodiment)>
FIG. 9 is a diagram showing a first embodiment of the input
図10は、第1実施形態の入力信号判定回路100において、点火指示信号Sinの誤検出が抑制される様子を示すタイミングチャートであり、上から順に、点火指示信号SinのPWM成分(=信号成分)及びこれに重畳する高周波ノイズ成分、高周波ノイズが重畳した点火指示信号Sin、減衰信号Va、並びに、オン/オフ制御信号Soutが描写されている。
FIG. 10 is a timing chart showing how erroneous detection of the ignition instruction signal Sin is suppressed in the input
先にも述べたように、点火指示信号Sinに重畳する高周波ノイズは、片方向ダイオードを用いた静電保護素子300により、その負側で半波にクランプされる。また、点火指示信号Sinの分圧信号である減衰信号Vaにも上記と同様の高周波ノイズが重畳する。ただし、本実施形態の入力信号判定回路100では、ローパスフィルタ120が割愛されているので、高周波ノイズのピークホールド(図4〜図7を参照)を招くおそれはない。
As described above, the high frequency noise superimposed on the ignition command signal Sin is clamped to a half wave on the negative side by the
しかしながら、ローパスフィルタ120の割愛に伴い、コンパレータ130には、高周波ノイズの重畳した減衰信号Vaが直接入力されることになる。そのため、仮にコンパレータ130のゲイン(応答速度)が高いと、高周波ノイズの重畳に起因して減衰信号Vaが基準電圧Vrefと交差する度に、オン/オフ制御信号Soutの論理レベルが切り替わってしまう(オン/オフ制御信号Soutの破線を参照)。
However, with the omission of the low-
一方、本実施形態の入力信号判定回路100では、コンパレータ130が高周波ノイズに反応しないように、そのゲイン(応答速度)が引き下げられている。そのため、オン/オフ制御信号Soutの論理レベルは、高周波ノイズに依らず、あくまで点火指示信号Sinのパルスエッジに同期して変化する。すなわち、オン/オフ制御信号Soutは、高周波ノイズが重畳した点火指示信号Sinから、本来の信号成分(PWM成分)のみが抽出された信号と等価になる。
On the other hand, in the input
従って、イグナイタ10に課される様々な評価試験(例えば、高周波ノイズの連続印加ないしは振幅変調印加を行うBCI試験)において、点火指示信号Sinの誤検出(=スイッチ素子12の誤オン)を防止することが可能となる。 Therefore, in various evaluation tests imposed on the igniter 10 (for example, BCI test in which high-frequency noise is continuously applied or amplitude modulation is applied), erroneous detection of the ignition instruction signal Sin (=erroneous turn-on of the switch element 12) is prevented. It becomes possible.
<コンパレータ>
図11は、コンパレータ130の一構成例を示す図である。本構成例のコンパレータ130は、差動入力段131と、出力段132と、先述のキャパシタCgと、を含む。
<Comparator>
FIG. 11 is a diagram showing a configuration example of the
差動入力段131は、減衰信号Va(=第1入力信号に相当)と基準電圧Vref(=第2入力信号に相当)との比較結果に応じて電流方向が切り替わる出力電流Ioを生成する回路ブロックであり、電流源CS1と、npn型バイポーラトランジスタn1及びn2と、pnp型バイポーラトランジスタp1〜p3と、Pチャネル型MOS電界効果トランジスタP1及びP2と、抵抗R4〜R6と、を含む。
The
キャパシタCgは、差動入力段131の出力端に接続されており、出力電流Ioでの充放電に応じて電圧値が変動する出力電圧Vo(=キャパシタCgの両端間に生じる充電電圧)を生成する。
The capacitor Cg is connected to the output terminal of the
出力段132は、キャパシタCgの出力電圧Voと所定の閾値電圧Vth(N1)との比較結果に応じて論理レベルが切り替わるオン/オフ制御信号Sout(=出力信号に相当)を生成する回路ブロックであり、Nチャネル型MOS電界効果トランジスタN1及びN2と、Pチャネル型MOS電界効果トランジスタP3と、抵抗R7と、を含む。
The
以下、各回路要素間の接続関係について述べる。抵抗R4〜R6それぞれの第1端は、電源電圧Vccの印加端に接続されている。抵抗R4〜R6それぞれの第2端は、トランジスタp1〜p3それぞれのエミッタに接続されている。トランジスタp1〜p3それぞれのベースは、トランジスタp1のコレクタに接続されている。トランジスタp1のコレクタは、基準電流I1の入力端として電流源CS1に接続されている。トランジスタp2のコレクタは、ミラー電流I2の出力端としてトランジスタP1及びP2それぞれのソースに接続されている。トランジスタp3のコレクタは、ミラー電流I3の出力端としてトランジスタn2のコレクタに接続されている。 The connection relationship between each circuit element will be described below. The first ends of the resistors R4 to R6 are connected to the application end of the power supply voltage Vcc. The second ends of the resistors R4 to R6 are connected to the emitters of the transistors p1 to p3, respectively. The bases of the transistors p1 to p3 are connected to the collector of the transistor p1. The collector of the transistor p1 is connected to the current source CS1 as an input end of the reference current I1. The collector of the transistor p2 is connected to the sources of the transistors P1 and P2 as an output terminal of the mirror current I2. The collector of the transistor p3 is connected to the collector of the transistor n2 as an output terminal of the mirror current I3.
トランジスタP1のゲートは、コンパレータ130の非反転入力端(+)として減衰信号Vaの印加端に接続されている。トランジスタP2のゲートは、コンパレータ130の反転入力端(−)として基準電圧Vrefの印加端に接続されている。トランジスタP1及びP2それぞれのバックゲートは、電源電圧Vccの印加端に接続されている。トランジスタP1のドレインは、接地電圧GNDの印加端に接続されている。トランジスタP2のドレインとトランジスタn1のコレクタは、差動入力段131の出力端としてキャパシタCgの第1端(=出力電圧Voの印加端)に接続されている。トランジスタn1及びn2それぞれのベースは、トランジスタn2のコレクタに接続されている。トランジスタn1及びn2それぞれのエミッタとキャパシタCgの第2端は、接地端に接続されている。
The gate of the transistor P1 is connected to the application end of the attenuation signal Va as the non-inverting input end (+) of the
トランジスタN1のゲートは、キャパシタCgの第1端に接続されている。抵抗R7の第1端とトランジスタP3のソースは、電源電圧Vccの印加端に接続されている。抵抗R7の第2端とトランジスタN1のドレインは、反転出力信号INVOの出力端としてトランジスタP3及びN2それぞれのゲートに接続されている。トランジスタN1及びN2それぞれのソースは、接地電圧GNDの印加端に接続されている。トランジスタP3及びN2それぞれのドレインは、コンパレータ130の出力端としてオン/オフ制御信号Soutの印加端に接続されている。
The gate of the transistor N1 is connected to the first end of the capacitor Cg. The first end of the resistor R7 and the source of the transistor P3 are connected to the application end of the power supply voltage Vcc. The second end of the resistor R7 and the drain of the transistor N1 are connected to the gates of the transistors P3 and N2 as the output end of the inverted output signal INVO. The sources of the transistors N1 and N2 are connected to the application terminal of the ground voltage GND. The drains of the transistors P3 and N2 are connected to the application end of the on/off control signal Sout as the output end of the
なお、トランジスタP1及びP2は、減衰信号Vaと基準電圧Vrefの入力を受けてトランジスタP2のドレインから上側電流IHを出力する差動トランジスタペアとして機能する。また、トランジスタp1〜p3は、電流源CS1で生成される基準電流I1に応じたミラー電流I2及びI3を生成する第1カレントミラーとして機能する。また、トランジスタn1及びn2は、ミラー電流I3に応じた下側電流ILを生成する第2カレントミラーとして機能する。 The transistors P1 and P2 function as a differential transistor pair that receives the attenuation signal Va and the reference voltage Vref and outputs the upper current IH from the drain of the transistor P2. Further, the transistors p1 to p3 function as a first current mirror that generates mirror currents I2 and I3 according to the reference current I1 generated by the current source CS1. Further, the transistors n1 and n2 function as a second current mirror that generates the lower current IL according to the mirror current I3.
また、抵抗R7とトランジスタN1は、出力電圧Voと所定の閾値電圧Vth(N1)(=トランジスタN1のオンスレッショルド電圧)を比較してインバータ出力信号INVOを出力する抵抗負荷型インバータとして機能する。インバータ出力信号INVOは、Vo>Vth(N1)であるときにローレベル(≒GND)となり、Vo<Vth(N1)であるときにハイレベル(≒Vcc)となる。 The resistor R7 and the transistor N1 function as a resistance load type inverter that compares the output voltage Vo with a predetermined threshold voltage Vth(N1) (=on-threshold voltage of the transistor N1) and outputs an inverter output signal INVO. The inverter output signal INVO has a low level (≈GND) when Vo>Vth(N1), and has a high level (≈Vcc) when Vo<Vth(N1).
また、トランジスタP3及びN2は、インバータ出力信号INVOの論理レベルを反転させてオン/オフ制御信号Soutを生成するCMOS[complementaly MOS]型インバータとして機能する。オン/オフ制御信号Soutは、INVO=Lであるときにハイレベル(≒Vcc)となり、INVO=Hであるときにローレベル(≒GND)となる。 Further, the transistors P3 and N2 function as a CMOS [complementaly MOS] type inverter that inverts the logic level of the inverter output signal INVO to generate the on/off control signal Sout. The on/off control signal Sout has a high level (≈Vcc) when INVO=L, and has a low level (≈GND) when INVO=H.
図12は、コンパレータ130の一動作例を示すタイミングチャートであり、上から順に、ローレベルの点火指示信号Sinに重畳する高周波ノイズ成分、減衰信号Va、出力電流Io、及び、出力電圧Voが描写されている。
FIG. 12 is a timing chart showing an operation example of the
Va>Vrefであるときには、トランジスタP1がオフしてトランジスタP2がオンするので、トランジスタP2に上側電流IH(>IL)が流れる。従って、出力電流Io(=IH−IL)が正値(+)となるので、差動入力段131からキャパシタCgに向けて出力電流Ioが流し込まれる。つまり、キャパシタCgが出力電流Ioで充電される。なお、キャパシタCgの充電期間CHGには、出力電圧Voが上昇する。
When Va>Vref, the transistor P1 is turned off and the transistor P2 is turned on, so that the upper current IH (>IL) flows through the transistor P2. Therefore, the output current Io (=IH-IL) becomes a positive value (+), so that the output current Io flows from the
一方、Va<Vrefであるときには、トランジスタP1がオンしてトランジスタP2がオフするので、トランジスタP2に上側電流IHが流れなくなる。従って、出力電流Io(=IH−IL)が負値(−)となるので、キャパシタCgから差動入力段131に向けて出力電流Ioが引き抜かれる。すなわち、キャパシタCgが出力電流Ioで放電される。なお、キャパシタCgの放電期間DCHGには、出力電圧Voが低下する。
On the other hand, when Va<Vref, the transistor P1 is turned on and the transistor P2 is turned off, so that the upper current IH does not flow in the transistor P2. Therefore, the output current Io (=IH-IL) becomes a negative value (-), so that the output current Io is drawn from the capacitor Cg toward the
ここで、出力電流Ioの電流値及びキャパシタCgの容量値は、減衰信号Va(または基準電圧Vref)に高周波ノイズが重畳しても、出力段132が反応しないように、言い換えれば、出力電圧Voが閾値電圧Vth(N1)を上回らないように、適切な値に設定しておけばよい。
Here, the current value of the output current Io and the capacitance value of the capacitor Cg are such that the
例えば、高周波ノイズがMHz帯(1〜400MHz程度)である場合には、出力電流Ioの電流値を±10μA程度に設定すればよく、キャパシタCgの容量値を10〜15pF程度に設定すればよい。 For example, when the high frequency noise is in the MHz band (about 1 to 400 MHz), the current value of the output current Io may be set to about ±10 μA, and the capacitance value of the capacitor Cg may be set to about 10 to 15 pF. ..
また、出力電流Ioについては、差動入力段131からキャパシタCgへの充電電流値Ichgと、キャパシタCgから差動入力段131への放電電流値Idchgそれぞれの絶対値を同値に設定しておくことが望ましい。例えば、IH=I2=2×I1とし、IL=I3=I1とすれば、|Ichg|=|Idchg|=I1となる。こうした電流値設定により、高周波ノイズの重畳時における充放電のバランスを取ることができるので、出力電圧Voが閾値電圧Vth(N1)を上回りにくくなる。
Regarding the output current Io, the absolute values of the charging current value Ichg from the
なお、キャパシタCgの充放電速度(=出力電圧Voの傾き)は、出力電流Ioで決まり、キャパシタCgの充放電時間は、減衰信号Vaと基準電圧Vrefとの高低関係で決まる。従って、減衰信号Vaが半波にクランプされていても、キャパシタCgの充電と放電が交互に繰り返される限り、高周波ノイズのピークホールドを招くおそれはない。 The charging/discharging speed of the capacitor Cg (=gradient of the output voltage Vo) is determined by the output current Io, and the charging/discharging time of the capacitor Cg is determined by the level relationship between the attenuation signal Va and the reference voltage Vref. Therefore, even if the attenuated signal Va is clamped to a half wave, as long as the charging and discharging of the capacitor Cg are alternately repeated, there is no risk of peak hold of high frequency noise.
また、改めて図示はしないが、仮にハイレベルの点火指示信号Sinに高周波ノイズが重畳した場合でも、上記と同様にして、出力電流IoでキャパシタCgが充放電される。従って、出力電流Ioの電流値とキャパシタCgの容量値を適切な値に設定しておけば、出力電圧Voが閾値電圧Vth(N1)を下回らなくなるので、出力段132が不必要に反応しなくなる。
Although not shown again, even if high-frequency noise is superimposed on the high-level ignition instruction signal Sin, the capacitor Cg is charged/discharged by the output current Io in the same manner as above. Therefore, if the current value of the output current Io and the capacitance value of the capacitor Cg are set to appropriate values, the output voltage Vo will not fall below the threshold voltage Vth(N1), and the
なお、コンパレータ130は、必ずしも図11の回路構成に限定されるものではなく、種々の変形が可能である。例えば、図13及び図14は、それぞれ、コンパレータ130の第1変形例及び第2変形例を示す図である。
Note that the
第1変形例(図13)では、トランジスタn2及びp3と抵抗R6が割愛されるとともに、これらに代えてnpn型バイポーラトランジスタn3が追加されている。トランジスタP1のドレインは、接地電圧GNDの印加端ではなく、トランジスタn3のコレクタに接続されている。トランジスタn3のエミッタは、接地電圧GNDの印加端に接続されている。トランジスタn1のベースは、トランジスタn2のベース及びコレクタではなく、トランジスタn3のベース及びコレクタに接続されている。 In the first modification (FIG. 13), the transistors n2 and p3 and the resistor R6 are omitted, and an npn-type bipolar transistor n3 is added instead of them. The drain of the transistor P1 is connected to the collector of the transistor n3, not to the ground voltage GND application terminal. The emitter of the transistor n3 is connected to the ground voltage GND application terminal. The base of the transistor n1 is connected to the base and collector of the transistor n3, not the base and collector of the transistor n2.
一方、第2変形例(図14)では、抵抗R4〜R6が割愛されている。すなわち、トランジスタp1〜p3それぞれのエミッタは、いずれも電源電圧Vccの印加端に直接接続されている。 On the other hand, in the second modified example (FIG. 14), the resistors R4 to R6 are omitted. That is, the emitters of the transistors p1 to p3 are all directly connected to the application terminal of the power supply voltage Vcc.
このような変形例を採用した場合でも、高周波ノイズに反応しないようにコンパレータ130のゲイン(応答速度)を引き下げることができる。
Even when such a modified example is adopted, the gain (response speed) of the
<入力信号判定回路(第2実施形態)>
図15は、入力信号判定回路100の第2実施形態を示す図である。本実施形態の入力信号判定回路100には、静電破壊保護素子300として、片方向ダイオードではなく、双方向フローティングダイオードが接続されている。従って、点火指示信号Sin(及び減衰信号Va)に重畳する高周波ノイズが負側で半波にクランプされなくなるので、仮にローパスフィルタ120(図3)を設けても高周波ノイズのピークホールドは生じない。
<Input signal determination circuit (second embodiment)>
FIG. 15 is a diagram showing a second embodiment of the input
ただし、ローパスフィルタ120でカットオフ周波数を設計する際、キャパシタC1の容量値を小さくする場合には、抵抗R3の抵抗値を大きくする必要があり、結果的に回路規模が大きくなる。一方、キャパシタCgを用いてコンパレータ130のゲインを引き下げる構成では、キャパシタCgの容量値を小さくするほど、充放電用の出力電流Ioも小さくすることができるので、結果的に回路規模が小さくなる。
However, when the cutoff frequency is designed by the low-
これを鑑みると、双方向フローティングダイオードを用いる場合でも、ローパスフィルタ120を割愛してコンパレータ130にキャパシタCgを挿入する方が回路面積的に有利であると言える。もちろん、上記の出力電流Ioは、コンパレータ130の特性(検出特性)にも影響するので、カットオフ周波数だけで決定しているわけではない。
Considering this, it can be said that it is more advantageous in terms of circuit area to omit the low-
また、双方向フローティングダイオードを用いて片方向ダイオードと同等のESD耐量を実現するためには、その素子サイズが大きくなる。そのため、静電保護素子300自体の小型化に着目すると、片方向ダイオードを用いる方が有利であると言える。
Further, in order to realize the ESD withstand capability equivalent to that of the unidirectional diode by using the bidirectional floating diode, the element size becomes large. Therefore, when focusing on miniaturization of the
図16は、第2実施形態の入力信号判定回路100において、点火指示信号Sinの誤検出が抑制される様子を示すタイミングチャートであり、上から順に、点火指示信号SinのPWM成分(=信号成分)及びこれに重畳する高周波ノイズ成分、高周波ノイズが重畳した点火指示信号Sin、減衰信号Va、並びに、オン/オフ制御信号Soutが描写されている。
FIG. 16 is a timing chart showing how erroneous detection of the ignition instruction signal Sin is suppressed in the input
静電破壊保護素子300として双方向フローティングダイオードを用いた場合、減衰信号Vaに重畳する高周波ノイズは、本図で示すように、その負側で半波にクランプされることなく、コンパレータ130に直接入力される。ただし、先にも述べたように、コンパレータ130のゲイン(応答速度)は、高周波ノイズに反応しないように引き下げられている。そのため、オン/オフ制御信号Soutの論理レベルは、高周波ノイズに依らず、あくまで点火指示信号Sinのパルスエッジに同期して変化する。従って、点火指示信号Sinの誤検出(=スイッチ素子12の誤オン)を防止することが可能となる。
When a bidirectional floating diode is used as the electrostatic
<入力信号判定回路(第3実施形態)>
図17は、入力信号判定回路100の第3実施形態を示す図である。本実施形態の入力信号判定回路100は、第2実施形態(図15)をベースとしつつ、コンパレータ130の後段でオン/オフ制御信号Soutに所定の遅延を与える遅延部140を更に有する。このように、オン/オフ制御信号Soutのタイミングを調整する必要があれば、コンパレータ130の後段に遅延部140を設けるとよい。なお、本実施形態は、第2実施形態(図15)をベースとしたが、第1実施形態(図9)をベースとしても構わない。
<Input signal determination circuit (third embodiment)>
FIG. 17 is a diagram showing a third embodiment of the input
<車両>
図18は、車両Xの一構成例を示す外観図である。本構成例の車両Xは、カーバッテリ2(本図では明示せず)と、カーバッテリ2から電力供給を受けて動作する種々の電子機器X11〜X18と、を搭載している。なお、本図における電子機器X11〜X18の搭載位置については、図示の便宜上、実際とは異なる場合がある。
<Vehicle>
FIG. 18 is an external view showing a configuration example of the vehicle X. The vehicle X of this configuration example is equipped with a car battery 2 (not shown in the figure) and various electronic devices X11 to X18 that operate by receiving power supply from the
電子機器X11は、エンジンに関連する制御(インジェクション制御、電子スロットル制御、アイドリング制御、酸素センサヒータ制御、及び、オートクルーズ制御など)を行う手段であり、先述のエンジン点火装置1やECU3がこれに含まれる。
The electronic device X11 is means for performing control related to the engine (injection control, electronic throttle control, idling control, oxygen sensor heater control, auto-cruise control, etc.), and the
電子機器X12は、HID[high intensity discharged lamp]やDRL[daytime running lamp]などの点消灯制御を行うランプコントロールユニットである。 The electronic device X12 is a lamp control unit for performing lighting control such as HID [high intensity discharged lamp] and DRL [daytime running lamp].
電子機器X13は、トランスミッションに関連する制御を行うトランスミッションコントロールユニットである。 The electronic device X13 is a transmission control unit that performs control related to the transmission.
電子機器X14は、車両Xの運動に関連する制御(ABS[anti-lock brake system]制御、EPS[electric power steering]制御、電子サスペンション制御など)を行う制動ユニットである。 The electronic device X14 is a braking unit that performs control related to the movement of the vehicle X (ABS [anti-lock brake system] control, EPS [electric power steering] control, electronic suspension control, and the like).
電子機器X15は、ドアロックや防犯アラームなどの駆動制御を行うセキュリティコントロールユニットである。 The electronic device X15 is a security control unit that performs drive control such as a door lock and a crime prevention alarm.
電子機器X16は、ワイパー、電動ドアミラー、パワーウィンドウ、ダンパー(ショックアブソーバー)、電動サンルーフ、及び、電動シートなど、標準装備品やメーカーオプション品として、工場出荷段階で車両Xに組み込まれている電子機器である。 The electronic device X16 is a standard equipment item or a manufacturer option item such as a wiper, an electric door mirror, a power window, a damper (shock absorber), an electric sunroof, and an electric seat, which are incorporated in the vehicle X at the factory shipment stage. Is.
電子機器X17は、車載A/V[audio/visual]機器、カーナビゲーションシステム、及び、ETC[electronic toll collection system]など、ユーザオプション品として任意で車両Xに装着される電子機器である。 The electronic device X17 is an electronic device such as an in-vehicle A/V [audio/visual] device, a car navigation system, and an ETC [electronic toll collection system], which is optionally attached to the vehicle X as a user option item.
電子機器X18は、車載ブロア、オイルポンプ、ウォーターポンプ、バッテリ冷却ファンなど、高耐圧系モータを備えた電子機器である。 The electronic device X18 is an electronic device including a high withstand voltage motor such as a vehicle-mounted blower, an oil pump, a water pump, and a battery cooling fan.
<その他の変形例>
なお、上記の実施形態では、スイッチ制御装置11をイグナイタ10に適用した例を挙げて説明を行ったが、入力信号判定回路100(特に、入力信号判定用のコンパレータ130)は、ノイズによる誤動作の対策が必要な全ての信号処理装置に適用することが可能である。すなわち、スイッチ制御装置11が組み込まれるアプリケーションは、何らイグナイタ10に限定されるものではなく、パルス信号(PWM信号など)を取り扱うアプリケーションのうち、高いノイズ耐量と高いESD耐量の両立が求められるもの全般に組み込むことができる。
<Other modifications>
In the above embodiment, the
このように、本明細書中に開示されている種々の技術的特徴は、上記実施形態のほか、その技術的創作の主旨を逸脱しない範囲で種々の変更を加えることが可能である。すなわち、上記実施形態は、全ての点で例示であって、制限的なものではないと考えられるべきであり、本発明の技術的範囲は、上記実施形態に限定されるものではなく、特許請求の範囲と均等の意味及び範囲内に属する全ての変更が含まれると理解されるべきである。 As described above, various technical features disclosed in the present specification can be variously modified in addition to the above-described embodiment without departing from the spirit of the technical creation. That is, the above-described embodiments are exemplifications in all respects and should be considered not to be restrictive, and the technical scope of the present invention is not limited to the above-mentioned embodiments, It is to be understood that the meaning equivalent to the range of “1” and all the changes belonging to the range are included.
本明細書中に開示されている発明は、例えば、イグナイタのスイッチ制御装置に利用することが可能である。 INDUSTRIAL APPLICABILITY The invention disclosed in this specification can be applied to, for example, an igniter switch control device.
1 エンジン点火装置
2 カーバッテリ
3 エンジンコントロールユニット(ECU)
10 イグナイタ
11 スイッチ制御装置
12 スイッチ素子
20 イグニッションコイル
21 一次側コイル
22 二次側コイル
30 点火プラグ
100 入力信号判定回路
110 アッテネータ
120 ローパスフィルタ
130 コンパレータ
131 差動入力段
132 出力段
140 遅延部
200 スイッチ駆動回路
210 プリドライバ
220 ドライバ
300 静電保護素子
C1、Cg キャパシタ
CS1 電流源
n1、n2、n3 npn型バイポーラトランジスタ
N1、N2 Nチャネル型MOS電界効果トランジスタ
p1〜p3 pnp型バイポーラトランジスタ
P1〜P3 Pチャネル型MOS電界効果トランジスタ
R1〜R3、R4〜R7 抵抗
T1、T2 パッド
X 車両
X11〜X18 車載機器
1
10
Claims (11)
前記出力電流での充放電に応じて電圧値が変動する出力電圧を生成するキャパシタと、
前記出力電圧と所定の閾値電圧との比較結果に応じて論理レベルが切り替わる出力信号を生成する出力段と、
を有することを特徴とするコンパレータ。 A differential input stage that generates an output current whose current direction is switched according to the comparison result of the first input signal and the second input signal;
A capacitor that generates an output voltage whose voltage value varies according to charge and discharge at the output current;
An output stage that generates an output signal whose logic level is switched according to the result of comparison between the output voltage and a predetermined threshold voltage,
Comparator characterized by having.
前記出力信号に応じてスイッチ素子を駆動するスイッチ駆動回路と、
前記入力信号判定回路の前段に設けられた静電保護素子と、
を集積化して成ることを特徴とするスイッチ制御装置。 An input signal determination circuit according to claim 5 or 6,
A switch drive circuit that drives a switch element according to the output signal,
An electrostatic protection element provided in the preceding stage of the input signal determination circuit,
A switch control device characterized by being integrated.
請求項7または請求項8に記載のスイッチ制御装置と、
を有することを特徴とするイグナイタ。 Switch element,
A switch controller according to claim 7 or claim 8,
An igniter characterized by having.
前記イグニッションコイルの一次側電流を駆動する請求項9に記載のイグナイタと、
前記イグニッションコイルの二次側コイルに接続される点火プラグと、
を有することを特徴とするエンジン点火装置。 Ignition coil,
The igniter according to claim 9, which drives a primary side current of the ignition coil,
An ignition plug connected to the secondary coil of the ignition coil,
An engine ignition device, comprising:
前記エンジン点火装置に電力を供給するカーバッテリと、
前記エンジン点火装置を制御するエンジンコントロールユニットと、
を有することを特徴とする車両。 An engine ignition device according to claim 10;
A car battery for supplying power to the engine ignition device,
An engine control unit for controlling the engine ignition device,
A vehicle having:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018238498A JP2020101104A (en) | 2018-12-20 | 2018-12-20 | Switch control device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018238498A JP2020101104A (en) | 2018-12-20 | 2018-12-20 | Switch control device |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2020101104A true JP2020101104A (en) | 2020-07-02 |
Family
ID=71139187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018238498A Pending JP2020101104A (en) | 2018-12-20 | 2018-12-20 | Switch control device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2020101104A (en) |
-
2018
- 2018-12-20 JP JP2018238498A patent/JP2020101104A/en active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6712199B2 (en) | Overcurrent protection circuit | |
CN101320939B (en) | Drive circuit of voltage driven element | |
US8972158B2 (en) | Semiconductor device providing a current control function and a self shut down function | |
US9800024B2 (en) | Igniter and vehicle, and method for controlling ignition coil | |
US7530350B2 (en) | Output circuit for an on-vehicle electronic device | |
US9391603B2 (en) | Semiconductor device, electronic appliance, and vehicle | |
JP7293736B2 (en) | semiconductor integrated circuit | |
JP2017073872A (en) | Charge pump circuit | |
US7205822B2 (en) | Control circuit for an inductive load driver | |
JP2020101152A (en) | Switch controller | |
JP2016089674A (en) | Igniter and vehicle | |
JP2020101104A (en) | Switch control device | |
JP6354430B2 (en) | Semiconductor device | |
JP6461561B2 (en) | Igniters and vehicles | |
JP2021072740A (en) | Switch device | |
JP2016092534A (en) | Ignitor, vehicle, and control method for ignition coil | |
JP2015010583A (en) | Switch control circuit, igniter, engine ignition device, and vehicle | |
US20200258880A1 (en) | Semiconductor device | |
US7639055B2 (en) | PWM signal generator | |
US7007683B2 (en) | Internal combustion engine ignition apparatus | |
JP2014238024A (en) | Switch control circuit, igniter, engine ignition device, and vehicle | |
JP2018168731A (en) | Switch control device | |
JP2018168730A (en) | Switch control device | |
JP2015004297A (en) | Switch control circuit, ignitor, engine ignition device, and vehicle | |
JP2016079946A (en) | Igniter, vehicle, and control method of ignition coil |