JP2020071723A5 - - Google Patents

Download PDF

Info

Publication number
JP2020071723A5
JP2020071723A5 JP2018205876A JP2018205876A JP2020071723A5 JP 2020071723 A5 JP2020071723 A5 JP 2020071723A5 JP 2018205876 A JP2018205876 A JP 2018205876A JP 2018205876 A JP2018205876 A JP 2018205876A JP 2020071723 A5 JP2020071723 A5 JP 2020071723A5
Authority
JP
Japan
Prior art keywords
control unit
clock
frequency
program
information processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2018205876A
Other languages
English (en)
Other versions
JP2020071723A (ja
JP7187267B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2018205876A priority Critical patent/JP7187267B2/ja
Priority claimed from JP2018205876A external-priority patent/JP7187267B2/ja
Priority to US16/662,803 priority patent/US20200134232A1/en
Priority to CN201911036270.7A priority patent/CN111125686B/zh
Priority to KR1020190136315A priority patent/KR102547034B1/ko
Publication of JP2020071723A publication Critical patent/JP2020071723A/ja
Publication of JP2020071723A5 publication Critical patent/JP2020071723A5/ja
Application granted granted Critical
Publication of JP7187267B2 publication Critical patent/JP7187267B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

本発明は、プログラムを記憶するメモリと、システムバスと、前記メモリに記憶されているプログラムを読み込み、該読み込まれたプログラムが改竄されているかを判定する第1制御部と、改竄されていないと判定された前記プログラムを前記メモリから読み込み、実行する第2制御部と、前記システムバスおよび前記第1制御部の少なくとも1つのモジュールへ供給されるクロックの周波数を制御するクロック制御部と、を有し、前記クロック制御部は、前記第1制御部による前記プログラムの読み込みの開始から少なくとも当該読み込みの完了までの間、前記少なくとも1つのモジュールに供給されるクロックの周波数、当該プログラムについての前記判定の後に供給されるクロックの周波数よりも高くすることを特徴とする。

Claims (17)

  1. プログラムを記憶するメモリと、
    システムバスと、
    前記メモリに記憶されているプログラムを読み込み、該読み込まれたプログラムが改竄されているかを判定する第1制御部と、
    改竄されていないと判定された前記プログラムを前記メモリから読み込み、実行する第2制御部と、
    前記システムバスおよび前記第1制御部の少なくとも1つのモジュールへ供給されるクロックの周波数を制御するクロック制御部と、
    を有し、
    前記クロック制御部は、前記第1制御部による前記プログラムの読み込みの開始から少なくとも当該読み込みの完了までの間、前記少なくとも1つのモジュールに供給されるクロックの周波数、当該プログラムについての前記判定の後に供給されるクロックの周波数よりも高くする
    ことを特徴とする情報処理装置。
  2. 前記クロック制御部は、前記第1制御部による前記プログラムの読み込みの開始から少なくとも当該読み込みの完了までの間、前記システムバスおよび前記第1制御部のそれぞれに供給されるクロックの周波数、当該プログラムについての前記判定の後に供給されるクロックの周波数よりも高くする
    ことを特徴とする請求項1に記載の情報処理装置。
  3. 前記システムバスおよび前記第1制御部に供給されるクロックの周波数は異なることを特徴とする請求項1または2に記載の情報処理装置。
  4. 前記システムバスに供給されるクロックの周波数は、前記第1制御部に供給されるクロックの周波数よりも高いことを特徴とする請求項3に記載の情報処理装置。
  5. 前記システムバスおよび前記第1制御部の少なくとも1つのモジュールにクロックを供給するクロック供給部を有し、
    前記クロック制御部は、前記クロック供給部が供給するクロックの周波数を前記クロック供給部に対して設定して、クロックの周波数を制御することを特徴とする請求項1乃至4の何れか1項に記載の情報処理装置。
  6. 前記第1制御部および前記第2制御部への電力供給を制御する電力制御部と、
    前記電力制御部は、前記第1制御部による前記プログラムの読み込みの開始から前記判定の完了まで、前記第1制御部に電力を供給するが前記第2制御部に電力を供給せず、当該判定の完了後、前記第1制御部および前記第2制御部に電力を供給することを特徴とする請求項1乃至5の何れか1項に記載の情報処理装置。
  7. 前記メモリは、秘密鍵で暗号化された前記プログラムの署名を記憶し、
    前記第1制御部は、
    前記メモリから前記システムバスを介して読み込まれた前記プログラムの署名を計算する計算手段と、
    前記暗号化された前記署名を前記メモリから読み込む読み込み手段と、
    前記読み込まれた前記暗号化された前記署名を、公開鍵で復号する復号手段と、
    を有し、
    前記計算された署名と、前記復号された署名とを比較することで前記メモリに記憶された前記プログラムが改ざんされているかを判定することを特徴とする請求項1乃至6の何れか1項に記載の情報処理装置。
  8. 前記署名とは、前記プログラムのハッシュ値であることを特徴とする請求項7に記載の情報処理装置。
  9. 前記クロック供給部は少なくともPLLであることを特徴とする請求項5乃至8のいずれか1項に記載の情報処理装置。
  10. プログラムを記憶するメモリと、
    システムバスと、
    前記メモリに記憶されているプログラムを読み込み、該読み込まれたプログラムが改竄されているかを判定する第1制御部と、
    改竄されていないと判定された前記プログラムを前記メモリから読み込み、実行する第2制御部と、
    を有する情報処理装置の制御方法であって、
    前記システムバスおよび前記第1制御部にクロックを供給する供給工程を有し、
    前記供給工程は、前記システムバスおよび前記第1制御部の少なくとも1つのモジュールについて、前記第1制御部による前記プログラムの読み込みの開始から少なくとも当該読み込みの完了までに供給されるクロックの周波数を、当該プログラムについての前記判定の後に供給されるクロックの周波数よりも高くする工程を有することを特徴とする情報処理装置の制御方法。
  11. 前記高くする工程は、前記システムバスおよび前記第1制御部のそれぞれについて、前記第1制御部による前記プログラムの読み込みの開始から少なくとも当該読み込みの完了までに供給されるクロックの周波数を、当該プログラムについての前記判定の後に供給されるクロックの周波数よりも高くすることを特徴とする請求項10に記載の情報処理装置の制御方法。
  12. 前記システムバスおよび前記第1制御部に供給されるクロックの周波数は異なることを特徴とする請求項10または11に記載の情報処理装置の制御方法。
  13. 前記システムバスに供給されるクロックの周波数は、前記第1制御部に供給されるクロックの周波数よりも高いことを特徴とする請求項12に記載の情報処理装置の制御方法。
  14. 前記情報処理装置は、前記システムバスおよび前記第1制御部に供給されるクロックを生成するクロック供給部を有し、
    前記高くする工程は、供給するクロックの周波数を前記クロック供給部に対して設定して、クロックの周波数を制御することを特徴とする請求項10乃至13の何れか1項に記載の情報処理装置の制御方法。
  15. 前記第1制御部および前記第2制御部への電力供給を制御する電力制御工程をさらに有し、
    前記電力制御工程は、前記第1制御部による前記プログラムの読み込みの開始から前記判定の完了まで、前記第1制御部に電力を供給するが前記第2制御部に電力を供給せず、当該判定の完了後、前記第1制御部および前記第2制御部に電力を供給することを特徴とする請求項10乃至14の何れか1項に記載の情報処理装置の制御方法。
  16. 前記メモリは、秘密鍵で暗号化された前記プログラムの署名を記憶し、
    前記第1制御部による前記判定は、
    前記メモリから前記システムバスを介して読み込まれた前記プログラムの署名を計算する計算工程と、
    前記メモリから前記暗号化された前記署名を読み込む読み込み工程と、
    前記読み込まれた前記暗号化された前記署名を、公開鍵で復号する復号工程と、
    を有し、
    前記計算された署名と、前記復号された署名とを比較することで前記メモリに記憶された前記プログラムが改ざんされているかを判定することを特徴とする請求項10乃至15の何れか1項に記載の情報処理装置の制御方法。
  17. 前記署名とは、前記プログラムのハッシュ値であることを特徴とする請求項16に記載の情報処理装置の制御方法。
JP2018205876A 2018-10-31 2018-10-31 情報処理装置及びその制御方法 Active JP7187267B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2018205876A JP7187267B2 (ja) 2018-10-31 2018-10-31 情報処理装置及びその制御方法
US16/662,803 US20200134232A1 (en) 2018-10-31 2019-10-24 Information processing apparatus and control method thereof
CN201911036270.7A CN111125686B (zh) 2018-10-31 2019-10-29 信息处理装置及其控制方法
KR1020190136315A KR102547034B1 (ko) 2018-10-31 2019-10-30 정보 처리 장치 및 그 제어 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2018205876A JP7187267B2 (ja) 2018-10-31 2018-10-31 情報処理装置及びその制御方法

Publications (3)

Publication Number Publication Date
JP2020071723A JP2020071723A (ja) 2020-05-07
JP2020071723A5 true JP2020071723A5 (ja) 2021-12-02
JP7187267B2 JP7187267B2 (ja) 2022-12-12

Family

ID=70328742

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018205876A Active JP7187267B2 (ja) 2018-10-31 2018-10-31 情報処理装置及びその制御方法

Country Status (4)

Country Link
US (1) US20200134232A1 (ja)
JP (1) JP7187267B2 (ja)
KR (1) KR102547034B1 (ja)
CN (1) CN111125686B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7210238B2 (ja) * 2018-11-15 2023-01-23 キヤノン株式会社 情報処理装置、情報処理装置の制御方法、及び、プログラム
JP7249968B2 (ja) * 2020-03-09 2023-03-31 株式会社東芝 情報処理装置およびストレージ
KR102395258B1 (ko) * 2020-10-15 2022-05-10 한국전자통신연구원 부트 메모리 버스의 경로 절체 기능을 이용한 시큐어 부팅 방법 및 이를 이용한 장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4118789A (en) * 1977-06-06 1978-10-03 Allen-Bradley Company Program protection module for programmable controller
JP4655182B2 (ja) * 2001-04-16 2011-03-23 ソニー株式会社 情報処理装置および方法、記録媒体、並びにプログラム
US7370189B2 (en) * 2004-09-30 2008-05-06 Intel Corporation Method and apparatus for establishing safe processor operating points in connection with a secure boot
US9613215B2 (en) * 2008-04-10 2017-04-04 Nvidia Corporation Method and system for implementing a secure chain of trust
US8627133B2 (en) * 2010-12-20 2014-01-07 Red Hat Israel, Ltd. Virtual machine boot speed-up by clock acceleration
JP2015064676A (ja) * 2013-09-24 2015-04-09 株式会社東芝 情報処理装置、半導体装置、情報処理方法およびプログラム
US9654499B2 (en) * 2014-06-20 2017-05-16 Vencore Labs, Inc. System and Method for mitigating TOC/TOU attacks in a cloud computing enviroment
US9490826B1 (en) * 2015-08-19 2016-11-08 Qualcomm Incorporated Methods and apparatus for synchronizing frequency dividers using a pulse swallowing technique
JP6857984B2 (ja) * 2016-08-26 2021-04-14 キヤノン株式会社 情報処理装置及びその制御方法、並びにプログラム
US10348281B1 (en) * 2016-09-06 2019-07-09 Ampere Computing Llc Clock control based on voltage associated with a microprocessor
KR102673702B1 (ko) * 2016-10-20 2024-06-12 삼성전자주식회사 피드백 제공 방법 및 이를 지원하는 전자 장치
WO2018226550A1 (en) * 2017-06-06 2018-12-13 Walmart Apollo, Llc Rfid tag tracking systems and methods in identifying suspicious activities
US11144605B2 (en) * 2018-10-12 2021-10-12 Verizon Media Inc. Transmitting content items using search history profiles

Similar Documents

Publication Publication Date Title
KR100792287B1 (ko) 자체 생성한 암호화키를 이용한 보안방법 및 이를 적용한보안장치
US8533492B2 (en) Electronic device, key generation program, recording medium, and key generation method
JP6452135B2 (ja) メモリコントローラのためのキー置換
US8438377B2 (en) Information processing apparatus, method and computer-readable storage medium that encrypts and decrypts data using a value calculated from operating-state data
US8966248B2 (en) Secure software file transfer systems and methods for vehicle control modules
JP2020071723A5 (ja)
WO2017133559A1 (zh) 安全启动方法及装置
CN105339948B (zh) 用于供应用于固件受信任平台模块的认可密钥证书的装置和方法
US9665720B2 (en) Image forming apparatus that performs update of firmware, and control method therefor
WO2016146013A1 (zh) 在数字内容设备中在线写入应用密钥的方法、装置及系统
TWI456427B (zh) 進行授權管理之主要管理裝置、代理管理裝置、電子裝置及其授權管理方法
JP2017033537A (ja) 外部不揮発性メモリに間接アクセスするセキュリティデバイス
WO2018076648A1 (zh) 一种芯片的安全启动方法及装置、计算机存储介质
JP2017157018A (ja) 情報処理装置、情報処理方法、情報処理プログラム、及びトラステッド・プラットフォーム・モジュール
JP2016111446A (ja) メモリコントローラ、メモリコントローラの制御方法及びメモリシステム
JP2009253783A (ja) 携帯端末、データ保護方法およびデータ保護用プログラム
WO2022256124A1 (en) Firmware-based secure tenancy transfer
US9590810B2 (en) Device security
CN102270285B (zh) 密钥授权信息管理方法及装置
US20210248088A1 (en) Cryptography module and method for operating same
US20090110190A1 (en) Fast secure boot implementation
CN111125686A (zh) 信息处理装置及其控制方法
WO2019059148A1 (ja) Bios管理装置、bios管理システム、bios管理方法、及び、bios管理プログラムが格納された記録媒体
CN108268781B (zh) 电子装置的电子元件、启动电子装置的方法及加密方法
JP5759827B2 (ja) メモリシステム、情報処理装置、メモリ装置、およびメモリシステムの動作方法