JP2018509044A5 - - Google Patents

Download PDF

Info

Publication number
JP2018509044A5
JP2018509044A5 JP2017538988A JP2017538988A JP2018509044A5 JP 2018509044 A5 JP2018509044 A5 JP 2018509044A5 JP 2017538988 A JP2017538988 A JP 2017538988A JP 2017538988 A JP2017538988 A JP 2017538988A JP 2018509044 A5 JP2018509044 A5 JP 2018509044A5
Authority
JP
Japan
Prior art keywords
frequency synthesizer
chain
device operates
afe
low power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017538988A
Other languages
English (en)
Other versions
JP2018509044A (ja
JP6423542B2 (ja
Filing date
Publication date
Priority claimed from US14/607,775 external-priority patent/US9258021B1/en
Application filed filed Critical
Publication of JP2018509044A publication Critical patent/JP2018509044A/ja
Publication of JP2018509044A5 publication Critical patent/JP2018509044A5/ja
Application granted granted Critical
Publication of JP6423542B2 publication Critical patent/JP6423542B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (15)

  1. 通信デバイスのためのアナログフロントエンド(AFE)を動作させる方法であって、
    前記通信デバイスが通常動作モードで動作するとき、前記AFEの第1の周波数合成器を活動状態にするステップであって、前記第1の周波数合成器が前記AFEの送信(TX)チェーンおよび受信(RX)チェーンに結合される、ステップと、
    前記通信デバイスが低電力モードで動作するとき、前記AFEの第2の周波数合成器を活動状態にするステップであって、前記第2の周波数合成器が、前記低電力モードの間に前記RXチェーンを介して受信される搬送波信号を処理するための局部発振器(LO)信号を生成するために前記TXチェーンの1つまたは複数の構成要素を利用する、ステップと
    を含む、方法。
  2. 前記第2の周波数合成器が、1つまたは複数の配信トラフィック表示マップ(DTIM)期間中にビーコンフレームを受信するためだけに使用される、請求項1に記載の方法。
  3. 前記デバイスが前記低電力モードで動作するとき、前記TXチェーン内に設けられたミキサを非活動状態にするステップであって、前記ミキサがインダクタのセットに結合された電圧源によって給電される、ステップ
    をさらに含む、請求項1に記載の方法。
  4. 前記電圧源またはインダクタの前記セットのうちの少なくとも一方が、前記第2の周波数合成器および前記TXチェーンによって共有される、請求項3に記載の方法。
  5. 前記デバイスが前記通常動作モードで動作するとき、前記第2の周波数合成器の電圧制御発振器(VCO)を非活動状態にするステップであって、前記VCOがインダクタキャパシタ(LC)タンク回路内の振動電流に少なくとも部分的に基づいて前記LO信号を生成する、ステップ
    をさらに含む、請求項4に記載の方法。
  6. 前記デバイスが前記低電力モードで動作するとき、前記VCOが所望の周波数で発振することを可能にするために前記LCタンク回路のキャパシタンスを調整するステップ
    をさらに含む、請求項5に記載の方法。
  7. 共有される前記電圧源が、前記デバイスの動作モードに少なくとも部分的に基づいて複数の電圧のうちの1つを提供するように構成される、請求項5に記載の方法。
  8. 通信デバイスのためのアナログフロントエンド(AFE)であって、
    前記通信デバイスが通常動作モードで動作するとき、前記AFEの第1の周波数合成器を活動状態にするための手段であって、前記第1の周波数合成器が前記AFEの送信(TX)チェーンおよび受信(RX)チェーンに結合される、手段と、
    前記通信デバイスが低電力モードで動作するとき、前記AFEの第2の周波数合成器を活動状態にするための手段であって、前記第2の周波数合成器が、前記低電力モードの間に前記RXチェーンを介して受信される搬送波信号を処理するための局部発振器(LO)信号を生成するために前記TXチェーンの1つまたは複数の構成要素を利用する、手段と
    を含む、アナログフロントエンド。
  9. 前記第2の周波数合成器が、1つまたは複数の配信トラフィック表示マップ(DTIM)期間中にビーコンフレームを受信するためだけに使用される、請求項8に記載のアナログフロントエンド。
  10. 前記デバイスが前記低電力モードで動作するとき、前記TXチェーン内に設けられたミキサを非活動状態にするための手段であって、前記ミキサがインダクタのセットに結合された電圧源によって給電される、手段
    をさらに含む、請求項8に記載のアナログフロントエンド。
  11. 前記電圧源またはインダクタの前記セットのうちの少なくとも一方が、前記第2の周波数合成器および前記TXチェーンによって共有される、請求項10に記載のアナログフロントエンド。
  12. 前記デバイスが前記通常動作モードで動作するとき、前記第2の周波数合成器の電圧制御発振器(VCO)を非活動状態にするための手段であって、前記VCOがインダクタキャパシタ(LC)タンク回路内の振動電流に少なくとも部分的に基づいて前記LO信号を生成する、手段
    をさらに含む、請求項11に記載のアナログフロントエンド。
  13. 前記デバイスが前記低電力モードで動作するとき、前記VCOが所望の周波数で発振することを可能にするために前記LCタンク回路のキャパシタンスを調整するための手段
    をさらに含む、請求項12に記載のアナログフロントエンド。
  14. 共有される前記電圧源が、前記デバイスの動作モードに少なくとも部分的に基づいて複数の電圧のうちの1つを提供するように構成される、請求項12に記載のアナログフロントエンド。
  15. コンピュータ上で実行されたときに、請求項1から7のいずれか一項に記載の方法を実行するための命令を含む、コンピュータプログラム。
JP2017538988A 2015-01-28 2015-12-16 Txハードウェアを共有する低電力rx合成器 Expired - Fee Related JP6423542B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/607,775 US9258021B1 (en) 2015-01-28 2015-01-28 Low-power RX synthesizer sharing TX hardware
US14/607,775 2015-01-28
PCT/US2015/066202 WO2016122793A1 (en) 2015-01-28 2015-12-16 Low-power rx synthesizer sharing tx hardware

Publications (3)

Publication Number Publication Date
JP2018509044A JP2018509044A (ja) 2018-03-29
JP2018509044A5 true JP2018509044A5 (ja) 2018-09-13
JP6423542B2 JP6423542B2 (ja) 2018-11-14

Family

ID=55073141

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017538988A Expired - Fee Related JP6423542B2 (ja) 2015-01-28 2015-12-16 Txハードウェアを共有する低電力rx合成器

Country Status (7)

Country Link
US (1) US9258021B1 (ja)
EP (1) EP3251220B1 (ja)
JP (1) JP6423542B2 (ja)
KR (1) KR101924629B1 (ja)
CN (1) CN107210772B (ja)
BR (1) BR112017016236A2 (ja)
WO (1) WO2016122793A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102618561B1 (ko) 2018-07-16 2023-12-27 삼성전자주식회사 로컬 오실레이터를 포함하는 rf 집적 회로 및 그 동작 방법
JP7265259B2 (ja) 2019-08-01 2023-04-26 ジャパン スチールス グループ株式会社 門形親綱支柱

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7231197B1 (en) 2000-10-27 2007-06-12 Fisher Daniel E Angle rate interferometer and passive ranger
US7263334B2 (en) 2003-10-31 2007-08-28 Nokia Corporation Directional coupler for use in VCO unequal power splitting
CN100417036C (zh) * 2004-04-02 2008-09-03 大唐移动通信设备有限公司 时分双工无线通信系统收发信机
US7835706B2 (en) * 2004-06-30 2010-11-16 Silicon Laboratories, Inc. Local oscillator (LO) port linearization for communication system with ratiometric transmit path architecture
US7266349B2 (en) * 2004-08-06 2007-09-04 Broadcom Corporation Multi-mode crystal oscillator
TWI343713B (en) 2006-11-24 2011-06-11 Realtek Semiconductor Corp Signal processing circuit
US20090042527A1 (en) 2007-06-12 2009-02-12 Hmicro Inc. Dynamic low power receiver
US20080317185A1 (en) * 2007-06-25 2008-12-25 Broadcom Corporation Dual phase locked loop (pll) architecture for multi-mode operation in communication systems
US8023557B2 (en) 2007-12-31 2011-09-20 Silicon Laboratories Inc. Hardware synchronizer for 802.15.4 radio to minimize processing power consumption
WO2011112909A2 (en) * 2010-03-12 2011-09-15 Sunrise Micro Devices, Inc. Power efficient communications
US20140241335A1 (en) * 2013-02-28 2014-08-28 Qualcomm Incorporated Phase-locked loop using dual loop mode to achieve fast resettling

Similar Documents

Publication Publication Date Title
EP2575259A3 (en) Voltage-controlled oscillators and related systems
JP2016533145A5 (ja)
EP2568607A3 (en) Oscillator and radio communication device
WO2015105812A3 (en) Harmonic reduction apparatus for wireless power transfer systems
KR101975137B1 (ko) 크리스탈 오실레이터 회로에 대한 시동 기간의 지속 시간 단축
GB2494497B (en) LC tank based oscillator topology for low phase noise and high oscillation amplitude applications
JP2013081160A5 (ja)
EP2890003A3 (en) Oscillation circuit, oscillator, electronic apparatus, moving object, and frequency adjustment method of oscillator
JP2014236666A5 (ja)
KR20110090346A (ko) 주파수 신호 생성 장치
GB2491507A (en) Digital frequency locked loop
WO2016182206A3 (ko) 조명 장치 및 그의 구동 회로
WO2013071259A3 (en) Multi-frequency reconfigurable voltage controlled oscillator (vco) and method of providing same
CN103067001A (zh) 高效率射频电源的相位同步电路
JP2018509044A5 (ja)
CN1985436A (zh) 无牵引lo产生系统和方法
EP3648363A3 (en) Wireless communication apparatus and method
ATE357081T1 (de) Frequenzgenerator mit mehreren spannungsgesteuerten oszillatoren
ATE328393T1 (de) Pll-schaltung
EP3764551A3 (en) Systems and methods for switching reference crystal oscillators for a transceiver of a wireless device
WO2019245254A3 (en) Electronic device for performing carrier aggregation using plurality of carrier frequencies via switch and operating method thereof
PL2319180T3 (pl) Oscylator kwarcowy o dużej dokładności i małym poborze mocy
CN107181477B (zh) 一种新型的频率生成器
WO2013138713A3 (en) Generating and routing a sub-harmonic of a local oscillator signal
JP2014064295A (ja) 発振器の電力消費を低減させるためのシステムおよび方法