JP2017538205A - ホットプラグ検出信号のフィルタリング - Google Patents

ホットプラグ検出信号のフィルタリング Download PDF

Info

Publication number
JP2017538205A
JP2017538205A JP2017524995A JP2017524995A JP2017538205A JP 2017538205 A JP2017538205 A JP 2017538205A JP 2017524995 A JP2017524995 A JP 2017524995A JP 2017524995 A JP2017524995 A JP 2017524995A JP 2017538205 A JP2017538205 A JP 2017538205A
Authority
JP
Japan
Prior art keywords
display device
external display
hpd
hpd signal
time delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017524995A
Other languages
English (en)
Other versions
JP6834083B2 (ja
Inventor
チャンドラ、サラン
カナン、ヴァンダナ
タッタイ、ガネシュ ラム スマイタンギ
タッタイ、ガネシュ ラム スマイタンギ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of JP2017538205A publication Critical patent/JP2017538205A/ja
Application granted granted Critical
Publication of JP6834083B2 publication Critical patent/JP6834083B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/22Detection of presence or absence of input display information or of connection or disconnection of a corresponding information source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • User Interface Of Digital Computer (AREA)
  • Stored Programmes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

ホットプラグ信号のフィルタリングに関する技術が本明細書において説明される。技術は、第1のホットプラグ検出(HPD)信号および第2のHPD信号を外部表示デバイスから受信することを含む。第1のHPD信号の受信と第2のHPD信号の受信との間の期間が決定され、第1および第2のHPD信号は決定された期間に基づいてフィルタリングされる。

Description

関連出願の相互参照
本出願は2014年12月8日に出願された米国特許出願第14/563,834号の出願日の利益を主張し、それは参照によって本明細書に組み込まれる。
本開示は、概してホットプラグ検出信号のフィルタリングに関する。より具体的には、本明細書において説明される技術は、外部表示デバイスから提供されるホットプラグ検出信号のフィルタリングを含む。
コンピュータシステムにおいて、外部表示デバイスが使用され、コンピューティングデバイスからの画像を外部表示デバイスにおいて表示し得る。いくつかの場合において、外部表示デバイスは、外部表示デバイスがホットプラグ検出(HPD)信号を周期的にトリガし得る自動検出モードにおいて動作し得る。外部表示デバイスによって生成され得るであろうHPD信号は、コンピューティングデバイスのオペレーティングシステムソフトウェアなどの、コンピューティングデバイスのソフトウェアによってサービス提供され得る。HPD信号は、アンプラグおよびプラグのペアを含むHPD割り込み信号のペアを含み得る。HPD信号のそのようなペアは、外部表示デバイスがコンピューティングデバイスに接続されている限り、繰り返し生じ得る。いくつかの場合において、HPD信号の生成は、意図しない、またはそうでなければ真正でないコンピューティングシステムからの外部表示デバイスの切断をトリガし得る。
例えば、外部表示デバイスは複数のインタフェースによって構成され得る。表示構成が内部表示において画像を表示すべく構成される場合、高精細度マルチメディアインタフェース(HDMI(登録商標))のポートを介して接続された外部表示デバイスはオフにされ得る。いくつかの場合において、外部表示デバイスの自動検出モードは、アクティブ信号入力を見つけるべく複数のインタフェースのそれぞれの検査を開始し得る。外部表示デバイスが複数のインタフェースのそれぞれを検査する一方、オペレーティングシステムによってサービス提供されるべきコンピューティングデバイスに、HPD信号が外部表示デバイスによって生成され得る。いくつかの場合において、HPD割り込み信号は、信号がオペレーティングシステムによってサービス提供される際に、コンピューティングシステムのユーザに対する視聴環境の混乱を引き起こし得る。
ホットプラグ検出(HPD)信号をフィルタリングするよう構成されるコンピューティングデバイスを示すブロック図である。
HPD信号をフィルタリングする処理の流れを示すシステム図である。
HPDフィルタリング中の状態の変化を示す状態図である。
HPD信号をフィルタリングする方法を示すブロック図である。
HPD信号フィルタリングを実装するよう構成されるコンピュータ可読媒体の例を示すブロック図である。
本開示および図を通して、同様の構成要素および特徴を参照すべく同一の番号が使用される。100番台の番号は図1において最初に見られた特徴を指し、200番台の番号は図2において最初に見られた特徴を指す、などである。
本明細書において開示された主題は、ホットプラグ検出(HPD)信号をフィルタリングする技術に関する。上で説明されたように、いくつかの場合において、外部表示デバイスは視聴体験に割り込み得るHPD信号を生成し得る。例えば、コンピューティングデバイスの表示構成が内部表示デバイス上の画像を表示すべく設定される場合、接続される外部表示デバイスは、当該外部表示デバイスが外部表示デバイスに利用可能な複数のインタフェースプロトコルを循環的な順序でそれぞれ用いるようにして、HPD信号を生成し得る。フィルタリングされないHPD信号が、コンピューティングデバイスのオペレーティングシステムに提供され得、アクティブでない表示の再構成をもたらし得る。いくつかの場合において、アクティブでない表示の再構成は、外部表示のアクティブ化をもたらし得、より古い構成に復帰するよう切り替えることは同一の挙動を再び引き起こし、このようにして、これを循環的に繰り返す。
いくつかの場合において、外部コンピューティングデバイスの自動検出機能によってHPD信号が生成される。本明細書において説明される技術は、真正のホットプラグイベントまたはアンプラグのイベントよりもむしろ自動検出機能の特性である、受信されるHPD信号間の時間遅れに基づくHPD信号のフィルタリングを含む。例えば、自動検出機能は、ホットアンプラグ信号およびホットプラグ信号をペアで含むHPD信号を生成し得る。ホットアンプラグおよびホットプラグ信号の生成間の時間遅れは、所与の外部表示デバイスに固有であり得る。しかしながら、多くの場合において、手動アンプラグおよびプラグのイベントが実行されるときに生じ得るホットアンプラグおよびプラグの信号のペアと比較された場合、外部表示デバイスに関するHPD信号のペア間の時間遅れは短い。このシナリオにおいて、手動ホットアンプラグおよびプラグのイベントが、真正と考えられ得る。従って、この場合において、本明細書において説明されたフィルタリング技術は、自動検出機能に関連づけられた所定の閾値に等しいか、または所定の閾値以下となる受信されたHPD信号をフィルタリングし得、一方、閾値を超過する真正のホットプラグおよびアンプラグのイベントの送信を維持する。
図1は、HPD信号をフィルタリングするよう構成されるコンピューティングデバイスを示すブロック図である。コンピューティングデバイス100は、例えば、とりわけ、ラップトップコンピュータ、デスクトップコンピュータ、ウルトラブック(登録商標)、タブレットコンピュータ、モバイルデバイス、またはサーバであってよい。コンピューティングデバイス100は、非一時的コンピュータ可読媒体を含むストレージデバイス104、およびメモリデバイス106と同様、格納された命令を実行すべく構成された中央処理ユニット(CPU)102を含み得る。
コンピューティングデバイス100は、また、グラフィック処理ユニット(GPU)108を含み得る。複数の実施形態において、GPU108はCPU102に埋め込まれる。GPU108はキャッシュを含んでもよく、コンピューティングデバイス100内の任意の数のグラフィック動作を実行すべく構成され得る。例えば、GPU108は、外部表示デバイス110、内部表示デバイス112、またはこれらの任意の組み合わせを含む1又は複数の表示デバイスにおいてコンピューティングデバイス100のユーザに表示されるべき、グラフィック画像、グラフィックフレーム、ビデオ、または同様のものをレンダリングまたは操作すべく構成され得る。GPU108は複数のエンジン114を含む。
いくつかの場合において、エンジン114は、フィルタリングモジュール118を含む表示ドライバ116の命令によって指示されるように、フィルタリングを実行すべく構成され得る。いくつかの場合において、フィルタリングモジュール118は、少なくとも部分的にハードウェアロジックを備えるロジックとして実装され得る。他の場合において、フィルタリングモジュール118は表示ドライバ116のソフトウェア命令の一部分として実装され得る。表示ドライバ116はオペレーティングシステム120の動作によって実装され得る。ソフトウェア命令はGPU108のエンジン114によって、CPU102、または任意の他の適切なコントローラによって実行されるべく構成され得る。さらに他の場合において、フィルタリングモジュール118は、ハードウェアロジックを少なくとも部分的に備え、電子回路によって実行される電子論理回路として、集積回路によって実行される回路として、および同様のものとして、実装され得る。フィルタリングモジュール118は、独立して、並列に、分散されて、またはより大きいプロセスの一部として動作すべく構成され得る。さらに他の場合において、フィルタリングモジュール118は、ソフトウェア、ファームウェア、ハードウェアロジック、および同様のものの組み合わせとして実装され得る。
表示インタフェース122は、HPD信号を受信すべく構成されたHPDリスナ124を含み得る。例えば、HPDリスナ124は、第1のHPD信号の後に第2のHPD信号が続くHPD信号のペアを受信すべく構成され得る。遅延検出モジュール128は、第1のHPD信号の受信と第2のHPD信号の受信との間の時間遅れを決定すべく構成され得る。遅延検出モジュール128は表示ドライバ116の構成要素であってよい。しかしながら、遅延検出モジュール128は表示ドライバ116の構成要素である必要はなく、ファームウェア、構成可能な入力として時間遅れを有するハードウェアロジック、またはこれらの任意の組み合わせとして実装され得る。
上で説明されたように、表示構成が内部表示デバイス112に画像を表示するように設定されている場合、外部表示デバイス110などの外部表示デバイスは、アクティブ信号に関して検査され得る複数のインタフェースを含み得る。アクティブ信号の検査は、ホットアンプラグおよびプラグのイベント信号のペアなどである第1および第2のHPD信号を生成し得る。いくつかの場合において、1又は複数の外部表示デバイス110が、アンプラグおよびプラグのイベント信号のペアの間にHPD信号を継続的に生成すべく構成され得る。いずれの場合においても、フィルタリングモジュール118は、第1のHPD信号の受信と第2のHPD信号の受信との間の時間遅れに基づいて、受信されるHPD信号をフィルタリングすべく構成される。
上で説明されたように、1又は複数の外部表示デバイスにコンピューティングデバイス100を接続するケーブルの、手動でのユーザ主導によるホットプラグまたはアンプラグは、本明細書においては真正または有効な、プラグまたはアンプラグのイベントと称され得る。手動でのユーザ主導によるホットプラグまたはホットアンプラグのイベントは、1又は複数の外部表示デバイス110によって生成されるHPD信号のペア間の時間遅れより長い時間遅れを要求することがあるため、フィルタリングモジュール118はHPD信号のペアを、所定の閾値以下の時間遅れを有するように抑制し得る。
いくつかの場合において、所定の閾値は、遅延検出モジュール128によって決定され得る。所定の閾値は、外部表示デバイス110の1つなどの任意の所与の外部表示デバイスに固有のものでもよい。従って、いくつかの場合において、遅延検出モジュール128は任意の所与の外部表示デバイス110から提供された拡張表示識別データ(EDID)を受信し得る。EDIDデータはHPD信号間の時間遅れを示し得、従って、所定の閾値はEDIDデータに示される時間遅れに基づき得る。他の場合において、遅延検出モジュール128はオペレーティングシステム120に利用可能な時間遅れ情報を受信し得る。このシナリオにおいて、オペレーティングシステム120は所与の外部表示デバイス110に関する仕様データを指し得、所定の閾値は、仕様データに示されたHPD時間遅れに基づき得る。さらに他の実施形態において、時間遅れ情報は上で説明された技術の任意の組み合わせから受信され得る。
メモリデバイス104は、ランダムアクセスメモリ(RAM)、リードオンリーメモリ(ROM)、フラッシュメモリ、または任意の他の適切なメモリシステムを含むことができる。例えば、メモリデバイス106はダイナミックランダムアクセスメモリ(DRAM)を含み得る。メモリデバイス106は、ランダムアクセスメモリ(RAM)(例えば、スタティックランダムアクセスメモリ(SRAM)、ダイナミックランダムアクセスメモリ(DRAM)、ゼロキャパシタRAM、シリコン酸化物窒化物酸化物シリコンSONOS、埋め込みDRAM、拡張データアウトRAM、ダブルデータレート(DDR)RAM、抵抗ランダムアクセスメモリ(RRAM(登録商標))、パラメータランダムアクセスメモリ(PRAM)、等)、リードオンリーメモリ(ROM)(例えば、マスクROM、プログラマブルリードオンリーメモリ(PROM)、消去可能プログラマブルリードオンリーメモリ(EPROM)、電気的消去可能プログラマブルリードオンリーメモリ(EEPROM)、等)、フラッシュメモリ、または任意の他の適切なメモリシステムを含むことができる。
CPU102は格納された命令を実行するように構成された主要なプロセッサであり得る。CPU102はシングルコアプロセッサ、マルチコアプロセッサ、コンピューティングクラスタ、または任意の数の他の構成であり得る。CPU102はコンプレックス命令セットコンピュータ(CISC)プロセッサもしくは縮小命令セットコンピュータ(RISC)プロセッサ、x86命令セット互換プロセッサ、マルチコア、または任意の他のマイクロプロセッサもしくは中央処理ユニット(CPU)として実装され得る。CPU102は、システムバス130(例えば、周辺機器相互接続(PCI)、インダストリースタンダードアーキテクチャ(ISA)、PCIエクスプレス、ハイパートランスポート(R)、NuBus等)を通じて、メモリ106およびストレージデバイス104を含む構成要素に接続され得る。CPU102はまた、デジタル表示インタフェースを介して外部表示デバイス110にコンピューティングデバイス100を接続するよう構成された表示ドライバ116および表示インタフェース122にバス130を通じてリンクされ得る。外部表示デバイス110は、とりわけ、コンピューティングデバイス100に外部的に接続される、コンピュータモニタ、テレビ、またはプロジェクタを含み得る。
いくつかの場合において、コンピューティングデバイス100はモバイルコンピューティングデバイスであり得る。いくつかの場合において、外部表示デバイス110はモバイルコンピューティングデバイスへのモバイル外部表示デバイスであり得る。
図1のブロック図は、コンピューティングデバイス100が図1に示された構成要素の全てを含むものであると示すことを意図されない。更に、コンピューティングデバイス100は、特定の実装の詳細に応じて、図1に示されない任意の数のさらなる構成要素を含み得る。
図2はHPD信号をフィルタリングする処理の流れを示すシステム図である。システム図である200は202に示されたソフトウェア入力、ハードウェア入力、システム構成要素、およびシステム状態を含む。ソフトウェア入力はパルス遅れ情報204およびフラグ206を含み得る。パルス遅れ情報204は図1の1又は複数の外部表示デバイス110などの、特定の外部表示デバイスに関連づけられた所定の時間遅れであり得る。フラグ206は本明細書において説明された技術の構成可能な特徴であり得る。例えば、フラグ206は、図1のコンピューティングデバイス100のオペレーティングシステム120などのオペレーティングシステムを介して、表示構成メニューにおいて、ユーザによって有効にされ得る。いくつかの場合において、自動検出機能を有する特定の複数のタイプの外部表示デバイス110がコンピューティングデバイス100に接続されたとき、フラグは有効にされ得る。いずれの場合においても、システムハードウェア208は、フィルタリングが有効にされていることを示すフラグ206、パルス遅れ情報204、ならびにHPDパルス210を含むハードウェア入力を受信し得る。システムハードウェア208は、図1のコンピューティングデバイス100の構成要素の任意の組み合わせを含み得る。212で、動作モードが決定され得る。動作モードは、図2で「1」によって示されるプラグのイベント、または「0」によって示されるアンプラグのイベントのいずれかによって開始され得る。
プラグのイベントは、システムを、フィルタリングが有効にされる自動検出モード214に入らせてよく、一方、アンプラグのイベントは、システムを、フィルタリングが無効にされるノーマルモード216に入らせてよい。従って、いくつかの場合において、フィルタリングは、ホットプラグ信号が受信された後にのみ実装され得る。ノーマルモードにおいて、HPDパルスはオペレーティングシステム120に報告される(218)。自動検出モードにおいて、システムは、接続される外部表示デバイスの自動検出機能を介して生成されたHPDパルスをフィルタリングし得る。図2に示されるように、受信されるHPDパルスは、220で示されるように、真正であるか、または真正でないか決定され得る。HPDパルスが真正でない場合、それらは222で無視される。HPDパルスが真正である場合、それらはオペレーティングシステム120に報告され得る(218)。
図3はHPDフィルタリング中の状態の変化を示す状態図である。図2と同様に、「1」はプラグのイベントを示し得、「0」はアンプラグのイベントを示し得る。302で示されるプラグ状態から、アンプラグのイベントが受信され得、ここで、システム300の状態は304に示されるように次のイベントの待機へと進み得る。306に示されるアンプラグ状態から、プラグのイベントが受信され、ここで、システムの状態は同様に、次のイベント304の待機へと進み得る。いくつかの場合において、システム300は、後続のイベントを受信しない拡張された期間の間、待機し得、この場合において、308で示されるように、システムはタイムアウトハンドラ状態に進むであろう。しかしながら、新しいイベントが生じた場合、システム300はイベントハンドラ状態310に進むであろう。イベントハンドラ状態310は、図1および図2に関して上で説明されたフィルタリングが実行される状態であり得る。後続のイベントがシステム300の状態を変更し得るが、真正でないHPD信号が受信された場合、HPD信号は無視され得る。
図4は、HPD信号をフィルタリングする方法を示すブロック図である。第1のHPD信号および第2のHPD信号はブロック402で受信される。第1のHPD信号の受信と第2のHPD信号の受信との間の期間はブロック404で決定され得る。フィルタリングがブロック406で実行され得る。ブロック406でのフィルタリングは決定された期間に基づき得る。
フィルタリングは、決定された期間を所定の時間遅れと比較することを含み得る。上で説明されたように、所定の時間遅れは、所与の外部表示デバイスに関する仕様に基づいて、外部表示デバイスから提供されたEDIDデータによって、またはこれらの任意の組み合わせによって決定される。HPD信号の間の決定された期間は、所定の時間遅れと比較され得、決定された時間が所定の時間遅れを超過した場合、HPD信号は有効なホットプラグイベントまたはアンプラグのイベントに関連づけられ得る。決定された時間が所定の時間遅れを超過しない場合、方法400は、外部表示デバイスが接続されるコンピューティングデバイスのオペレーティングシステムに第1および第2のHPD信号を報告することを抑制することを含み得る。
図5は、HPD信号フィルタリングを実装するよう構成されるコンピュータ可読媒体の例を示すブロック図である。コンピュータ可読媒体500は、コンピュータバス504を通ってプロセッサ502によってアクセスされ得る。いくつかの例において、コンピュータ可読媒体500は、非一時的コンピュータ可読媒体であり得る。いくつかの例において、コンピュータ可読媒体はストレージ媒体であり得る。しかしながら、いかなる場合も、コンピュータ可読媒体は、搬送波、信号、および同様のものなどの一時的な媒体を含まない。更に、コンピュータ可読媒体500は、プロセッサ502に現在の方法のステップを実行するように指示するコンピュータ実行可能な命令を含み得る。
本明細書において説明された様々なソフトウェア構成要素が、図5に示されたように、有形の、一時的な、コンピュータ可読媒体500上に格納され得る。例えば、フィルタリングアプリケーション506は、第1のホットプラグ検出(HPD)信号および第2のHPD信号を外部表示デバイスから受信し、第1のHPD信号の受信と第2のHPD信号の受信との間の期間を決定するように構成され得る。フィルタリングアプリケーション506はまた、決定された期間に基づいて第1および第2のHPD信号をフィルタリングするように構成され得る。
例は、方法、方法の動作を実行する手段、機械によって実行されたとき方法の動作を機械に実行させる命令を含む少なくとも1つの機械可読媒体、などの主題を含み得る。前述の例における特定は、1又は複数の実施形態においてどこでも使用され得ることが理解されよう。例えば、上で説明されたコンピューティングデバイスの全ての任意選択的な特徴は、また、本明細書において説明された方法またはコンピュータ可読媒体のいずれかに関して実装され得る。更に、本明細書において流れ図及び/又は状態図が使用されて実施形態を説明してきたかもしれないが、本技術はそれらの図または本明細書において対応する説明に限定されるものではない。例えば、流れは、示されたボックスまたは状態のそれぞれを通じて、あるいは、本明細書において示されて説明されたものと正確に同一の順序で、進行する必要はない。
例1はホットプラグ信号をフィルタリングする装置を含む。装置は、第1のホットプラグ検出(HPD)信号および第2のHPD信号を外部表示デバイスから受信するホットプラグ検出(HPD)リスナを含む。装置は、第1のHPD信号の受信と第2のHPD信号の受信との間の期間を決定する遅延検出モジュールを更に含む。装置は、決定された期間に基づいて第1および第2のHPD信号をフィルタリングするフィルタリングモジュールを更に含む。
例1において、フィルタリングモジュールは決定された期間を所定の時間遅れと比較するものである。所定の時間遅れは、いくつかの場合において、外部表示デバイスの自動検出機能に関連づけられる。遅延検出モジュールは外部表示デバイスの所定の時間遅れを決定するものである。いくつかの場合において、遅延検出モジュールは、外部表示デバイスが通信可能に連結されるコンピューティングデバイスのオペレーティングシステム内の外部表示デバイスに関する仕様データに基づいて所定の時間遅れを決定するものである。いくつかの場合において、遅延検出モジュールは、外部表示デバイスから提供された拡張表示識別データ(EDID)に基づいて所定の期間を決定するものである。
外部表示デバイスは複数の表示インタフェースプロトコル機能を含む。フィルタリングモジュールは、外部表示デバイスが通信可能に連結されるコンピューティングデバイスのオペレーティングシステムを介して、ユーザによって有効にされ得る。フィルタリングモジュールは、決定された期間を所定の時間遅れと比較し、決定された期間が所定の時間遅れを超過する場合にはHPD信号を有効なホットプラグイベントと関連づけるように更に構成され得る。いくつかの場合において、フィルタリングモジュールは、決定された期間が所定の時間遅れを超過しない場合には、コンピューティングデバイスのオペレーティングシステムへの第1および第2のHPD信号の報告を更に抑制するものである。
例2は、ホットプラグ信号をフィルタリングする方法を含む。方法は、第1のホットプラグ検出(HPD)信号および第2のHPD信号を外部表示デバイスから受信することと、第1のHPD信号の受信と第2のHPD信号の受信との間の期間を決定することと、を含む。方法は、決定された期間に基づいて第1および第2のHPD信号をフィルタリングすることを更に含む。
いくつかの場合において、フィルタリングは決定された期間を所定の時間遅れと比較することを含む。所定の時間遅れは、外部表示デバイスの自動検出機能に関連づけられ得る。方法は、外部表示デバイスが通信可能に連結されたコンピューティングデバイスのオペレーティングシステム内の外部表示デバイスに関する仕様データに基づいて外部表示デバイスの所定の時間遅れを決定することを更に含み得る。いくつかの場合において、方法は、外部表示デバイスから提供された拡張表示識別データ(EDID)に基づいて外部表示デバイスの所定の時間遅れを決定することを更に含み得る。
外部表示デバイスは、複数の表示インタフェースプロトコル機能を含む。フィルタリングは、外部表示デバイスが通信可能に連結されたコンピューティングデバイスのオペレーティングシステムを介してユーザによって有効にされ得る。フィルタリングは更に、決定された期間を所定の時間遅れと比較し、決定された期間が所定の時間遅れを超過する場合には、HPD信号を有効なホットプラグイベントと関連づけるように更に構成され得る。いくつかの場合において、フィルタリングは、決定された期間が所定の時間遅れを超過しない場合には、コンピューティングデバイスのオペレーティングシステムへの第1および第2のHPD信号の報告を更に抑制するものである。
例3はコンピュータ可読記憶媒体である。コンピュータ可読記憶媒体は、第1のホットプラグ検出(HPD)信号および第2のHPD信号を外部表示デバイスから受信し、第1のHPD信号の受信と第2のHPD信号の受信との間の期間を決定し、決定された期間に基づいて第1および第2のHPD信号をフィルタリングするようにプロセッサに指示するコードを含む。
例3において、フィルタリングは決定された期間を所定の時間遅れと比較するものである。所定の時間遅れは、いくつかの場合において、外部表示デバイスの自動検出機能に関連づけられる。遅延検出は、外部表示デバイスの所定の時間遅れを決定するものである。いくつかの場合において、遅延検出は、外部表示デバイスが通信可能に連結されたコンピューティングデバイスのオペレーティングシステム内の外部表示デバイスに関する仕様データに基づいて所定の時間遅れを決定するものである。いくつかの場合において、遅延検出は、外部表示デバイスから提供された拡張表示識別データ(EDID)に基づいて所定の期間を決定するものである。
外部表示デバイスは、複数の表示インタフェースプロトコル機能を含む。フィルタリングは、外部表示デバイスが通信可能に連結されたコンピューティングデバイスのオペレーティングシステムを介してユーザによって有効にされ得る。フィルタリングは、決定された期間を所定の時間遅れと比較し、決定された期間が所定の時間遅れを超過する場合には、HPD信号を有効なホットプラグイベントと関連づけるように更に構成され得る。いくつかの場合において、フィルタリングは、決定された期間が所定の時間遅れを超過しない場合、コンピューティングデバイスのオペレーティングシステムへの第1および第2のHPD信号の報告を更に抑制するものである。
例4はホットプラグ信号をフィルタリングする装置を含む。装置は、外部表示デバイスから第1のホットプラグ検出(HPD)信号および第2のHPD信号を受信するホットプラグ検出(HPD)リスニング手段を含む。装置は、第1のHPD信号の受信と第2のHPD信号の受信との間の期間を決定する遅延検出手段を更に含む。装置は、決定された期間に基づいて第1および第2のHPD信号をフィルタリングするフィルタリング手段を更に含む。
例4において、フィルタリング手段は決定された期間を所定の時間遅れと比較するものである。所定の時間遅れは、いくつかの場合において、外部表示デバイスの自動検出機能に関連づけられる。遅延検出手段は、外部表示デバイスの所定の時間遅れを決定するものである。いくつかの場合において、遅延検出手段は、外部表示デバイスが通信可能に連結されたコンピューティングデバイスのオペレーティングシステム内の外部表示デバイスに関する仕様データに基づいて所定の時間遅れを決定するものである。いくつかの場合において、遅延検出手段は、外部表示デバイスから提供された拡張表示識別データ(EDID)に基づいて所定の期間を決定するものである。
外部表示デバイスは複数の表示インタフェースプロトコル機能を含む。フィルタリング手段は、外部表示デバイスが通信可能に連結されたコンピューティングデバイスのオペレーティングシステムを介して、ユーザによって有効にされ得る。フィルタリング手段は、決定された期間を所定の時間遅れと比較し、決定された期間が所定の時間遅れを超過した場合にはHPD信号を有効なホットプラグイベントと関連づけるように更に構成され得る。いくつかの場合において、フィルタリング手段は、決定された期間が所定の時間遅れを超過しない場合にはコンピューティングデバイスのオペレーティングシステムへの第1および第2のHPD信号の報告を更に抑制するものである。
フィルタリング手段、リスニング手段、および検出手段のそれぞれは、ロジック、ハードウェアロジック、電子論理、ソフトウェア、ファームウェア、および同様のものの1又は複数として実装され得る。いくつかの場合において、フィルタリング手段、リスニング手段、および検出手段のそれぞれは、より大きいプロセスとして組み合わせられ得る。
例5はホットプラグ信号をフィルタリングするシステムを含む。システムは外部表示デバイスおよびホストデバイスを含む。ホストデバイスは、外部表示デバイスから第1のホットプラグ検出(HPD)信号および第2のHPD信号を受信するホットプラグ検出(HPD)リスナを含む。ホストデバイスは、第1のHPD信号の受信と第2のHPD信号の受信との間の期間を決定する遅延検出モジュールを更に含む。ホストデバイスは、決定された期間に基づいて第1および第2のHPD信号をフィルタリングするフィルタリングモジュールを更に含む。
例5において、フィルタリングモジュールは決定された期間を所定の時間遅れと比較するものである。所定の時間遅れは、いくつかの場合において、外部表示デバイスの自動検出機能に関連づけられる。遅延検出モジュールは外部表示デバイスの所定の時間遅れを決定する。いくつかの場合において、遅延検出モジュールは、外部表示デバイスが通信可能に連結されたコンピューティングデバイスのオペレーティングシステム内の外部表示デバイスに関する仕様データに基づいて所定の時間遅れを決定するものである。いくつかの場合において、遅延検出モジュールは、外部表示デバイスから提供された拡張表示識別データ(EDID)に基づいて所定の期間を決定する。
外部表示デバイスは、複数の表示インタフェースプロトコル機能を含む。フィルタリングモジュールは、外部表示デバイスが通信可能に連結されたコンピューティングデバイスのオペレーティングシステムを介してユーザによって有効にされ得る。フィルタリングモジュールは、決定された期間を所定の時間遅れと比較し、決定された期間が所定の時間遅れを超過した場合にはHPD信号を有効なホットプラグイベントと関連づけるよう更に構成され得る。いくつかの場合において、フィルタリングモジュールは、決定された期間が所定の時間遅れを超過しない場合には、コンピューティングデバイスのオペレーティングシステムへの第1および第2のHPD信号の報告を更に抑制するものである。
上の説明および以下の特許請求の範囲において、用語「連結され」および「接続され」、ならびにそれらの派生語が使用され得る。これらの用語は互いに関して同義語としては意図されないものと理解されるべきである。むしろ、特定の実施形態において、「接続され」は、2つ又はより多くの要素が互いに直接物理的にまたは電気的に接触していることを示すべく使用され得る。「連結され」は、2つ又はより多くの要素が直接物理的にまたは電気的に接触していることを意味し得る。しかしながら、「連結され」は、2つ又はより多くの要素が互いに直接的には接触しておらず、しかしながらなおも互いに協働または連携することも意味し得る。
いくつかの実施形態は、ハードウェア、ファームウェア、およびソフトウェアのうち1つまたは組み合わせにおいて実装され得る。いくつかの実施形態はまた、機械可読媒体上に格納された命令として実装され得、それらは本明細書において説明された動作を実行するコンピューティングプラットフォームによって読み出されて実行され得る。機械可読媒体は、機械、例えばコンピュータによって読み出し可能な形式で、情報を格納または送信する任意の機構を含み得る。例えば、機械可読媒体は、リードオンリーメモリ(ROM)、ランダムアクセスメモリ(RAM)、磁気ディスクストレージ媒体、光学ストレージ媒体、フラッシュメモリデバイスを含み得る。
実施形態は実装または例である。本明細書において「実施形態」「一実施形態」「いくつかの実施形態」「様々な実施形態」または「他の実施形態」への言及は、実施形態に関連して説明された特定の特徴、構造、または特性が、本技術の少なくともいくつかの実施形態に含まれるが、しかしながら全ての実施形態に必ずしも含まれないことを意味する。「実施形態」「一実施形態」または「いくつかの実施形態」がいくつか現れるが、必ずしも全てが同一の実施形態に言及するものではない。実施形態からの要素または態様は、別の実施形態の要素または態様と組み合わせられてよい。
本明細書において説明されて示された全ての構成要素、特徴、構造、特性等が、特定の実施形態に含まれる必要はない。明細書に、構成要素、特徴、構造、または特性が含まれ「得る(may)」、含まれ「得るであろう(might)」、含まれ「てよい(can)」、または含まれ「てよいであろう(could)」と記される場合、例えば、その特定の構成要素、特徴、構造、または特性は、含まれることが要求されるものではない。明細書または請求項が「1つの(a、またはan)」要素に言及する場合、そのことは要素が1つのみあることを意味しない。明細書または請求項が「さらなる(an additional)」要素に言及する場合、それはさらなる要素が1つより多くあることを除外しない。
いくつかの実施形態が特定の実装を参照して説明されてきたが、いくつかの実施形態によって他の実装が可能であることに留意すべきである。さらに、図面に示された、及び/又は本明細書において説明された回路要素または他の特徴の構成及び/又は順序は、示されおよび説明された特定の態様で構成される必要はない。いくつかの実施形態によって、多くの他の構成が可能である。
図に示された各システムにおいて、表された要素が異なる及び/又は類似でありうることを示唆すべく、いくつかの場合における要素はそれぞれ同一の参照符号または異なる参照符号を有し得る。しかしながら、要素は異なる実装を有して、本明細書において示されるか説明されるシステムのいくらかまたは全てと共に作動するのに十分融通が利くものであり得る。図において示された様々な要素は同一であっても又は異なってもよい。どの1つが第1の要素として称され、どれが第2の要素と呼ばれるかは任意である。
本技術は本明細書において列挙された特定の詳細に制限されない。実際に、本開示の利益を有する当業者は、上述の説明および図面からの多くの他の変形が、本技術の範囲内で行われ得ることを理解するであろう。従って、本技術の範囲を確定するものは、それへの任意の補正を含む以下の特許請求の範囲である。

Claims (25)

  1. 第1のホットプラグ検出(HPD)信号および第2のHPD信号を外部表示デバイスから受信するホットプラグ検出(HPD)リスナと、前記第1のHPD信号の受信と前記第2のHPD信号の受信との間の期間を決定する遅延検出モジュールと、前記決定された期間に基づいて前記第1のHPD信号および前記第2のHPD信号をフィルタリングするフィルタリングモジュールと、を備える、
    ホットプラグ信号をフィルタリングする装置。
  2. 前記フィルタリングモジュールは、前記決定された期間を所定の時間遅れと比較するものである、請求項1に記載の装置。
  3. 前記所定の時間遅れは、前記外部表示デバイスの自動検出機能に関連づけられる、請求項2に記載の装置。
  4. 前記遅延検出モジュールは、前記外部表示デバイスの前記所定の時間遅れを決定するものである、請求項2または3に記載の装置。
  5. 前記遅延検出モジュールは、前記外部表示デバイスが通信可能に連結されるコンピューティングデバイスのオペレーティングシステム内の前記外部表示デバイスに関する仕様データに基づいて前記所定の時間遅れを決定するものである、請求項4に記載の装置。
  6. 前記遅延検出モジュールは、前記外部表示デバイスから提供された拡張表示識別データ(EDID)に基づいて前記所定の期間を決定するものである、請求項4または5に記載の装置。
  7. 前記外部表示デバイスは、複数の表示インタフェースプロトコル機能を備える、請求項1から6のいずれか一項に記載の装置。
  8. 前記フィルタリングモジュールは、前記外部表示デバイスが通信可能に連結されたコンピューティングデバイスのオペレーティングシステムを介してユーザによって有効にされるものである、請求項1から6のいずれか一項に記載の装置。
  9. 前記フィルタリングモジュールは、
    前記決定された期間を所定の時間遅れと比較し、
    前記決定された期間が前記所定の時間遅れを超過した場合には前記HPD信号を有効なホットプラグイベントと関連づけるものである、
    請求項1から6のいずれか一項に記載の装置。
  10. 前記フィルタリングモジュールは、前記決定された期間が前記所定の時間遅れを超過しない場合にはコンピューティングデバイスのオペレーティングシステムへの前記第1のHPD信号および前記第2のHPD信号の報告を更に抑制するものである、請求項9に記載の装置。
  11. 第1のホットプラグ検出(HPD)信号および第2のHPD信号を外部表示デバイスから受信する段階と、
    前記第1のHPD信号の受信と前記第2のHPD信号の受信との間の期間を決定する段階と、
    前記決定された期間に基づいて前記第1のHPD信号および前記第2のHPD信号をフィルタリングする段階と、を備える、
    ホットプラグ信号をフィルタリングする方法。
  12. フィルタリングする段階は、前記決定された期間を所定の時間遅れと比較する段階を備える、請求項11に記載の方法。
  13. 前記所定の時間遅れは、前記外部表示デバイスの自動検出機能に関連づけられる、請求項12に記載の方法。
  14. 前記外部表示デバイスの前記所定の時間遅れを決定する段階を更に備える、請求項12または13に記載の方法。
  15. 前記所定の時間遅れを前記決定する段階は、前記外部表示デバイスが通信可能に連結されるコンピューティングデバイスのオペレーティングシステム内の前記外部表示デバイスに関する仕様データに基づく、請求項14に記載の方法。
  16. 前記所定の期間を決定する段階は、前記外部表示デバイスから提供された拡張表示識別データ(EDID)に基づく、請求項14または15に記載の方法。
  17. 前記外部表示デバイスは、複数の表示インタフェースプロトコル機能を備える、請求項11から16のいずれか一項に記載の方法。
  18. 前記フィルタリングする段階は、前記外部表示デバイスが通信可能に連結されるコンピューティングデバイスのオペレーティングシステムを介してユーザによって有効にされるものである、請求項11から17のいずれか一項に記載の方法。
  19. フィルタリングする段階は、
    前記決定された期間を所定の時間遅れと比較する段階と、前記決定された期間が前記所定の時間遅れを超過する場合には前記HPD信号を有効なホットプラグイベントと関連づける段階と、を備える、
    請求項11から18のいずれか一項に記載の方法。
  20. 前記フィルタリングする段階は、前記決定された期間が前記所定の時間遅れを超過しない場合にはコンピューティングデバイスのオペレーティングシステムへの前記第1のHPD信号および前記第2のHPD信号の報告を抑制する段階を更に備える、
    請求項19に記載の方法。
  21. 第1のホットプラグ検出(HPD)信号および第2のHPD信号を外部表示デバイスから受信し、
    前記第1のHPD信号の受信と前記第2のHPD信号の受信との間の期間を決定し、
    前記決定された期間に基づいて前記第1のHPD信号および前記第2のHPD信号をフィルタリングする
    ようにプロセッサに指示するコードを備える、コンピュータ可読記憶媒体。
  22. 前記フィルタリングすることは、前記決定された期間を、前記外部表示デバイスの自動検出機能に関連づけられた所定の時間遅れと比較することであり、前記コードは、
    前記外部表示デバイスが通信可能に連結されるコンピューティングデバイスのオペレーティングシステム内の前記外部表示デバイスに関する仕様データ、
    前記外部表示デバイスから提供された拡張表示識別データ(EDID)、または
    これらの任意の組み合わせ
    に基づいて前記外部表示デバイスの前記所定の時間遅れを決定するように前記プロセッサに指示するものである、請求項21に記載のコンピュータ可読記憶媒体。
  23. 前記外部表示デバイスは、複数の表示インタフェースプロトコル機能を備える、請求項21または22に記載のコンピュータ可読記憶媒体。
  24. フィルタリング中に、前記コードは、
    前記決定された期間を所定の時間遅れと比較し、
    前記決定された期間が前記所定の時間遅れを超過する場合には、前記HPD信号を有効なホットプラグイベントと関連づけ、
    前記決定された期間が前記所定の時間遅れを超過しない場合には、コンピューティングデバイスのオペレーティングシステムへの前記第1のHPD信号および前記第2のHPD信号の報告を抑制する
    ように前記プロセッサに指示するものである、請求項21から23のいずれか一項に記載のコンピュータ可読記憶媒体。
  25. 第1のホットプラグ検出(HPD)信号および第2のHPD信号を外部表示デバイスから受信し、
    前記第1のHPD信号の受信と前記第2のHPD信号の受信との間の期間を決定し、
    前記決定された期間に基づいて前記第1のHPD信号および前記第2のHPD信号をフィルタリングする
    手段を備える装置。
JP2017524995A 2014-12-08 2015-10-02 ホットプラグ検出信号のフィルタリング Active JP6834083B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/563,834 2014-12-08
US14/563,834 US9892712B2 (en) 2014-12-08 2014-12-08 Filtering hot plug detect signals
PCT/US2015/053659 WO2016093929A1 (en) 2014-12-08 2015-10-02 Filtering hot plug detect signals

Publications (2)

Publication Number Publication Date
JP2017538205A true JP2017538205A (ja) 2017-12-21
JP6834083B2 JP6834083B2 (ja) 2021-02-24

Family

ID=56094840

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017524995A Active JP6834083B2 (ja) 2014-12-08 2015-10-02 ホットプラグ検出信号のフィルタリング

Country Status (6)

Country Link
US (1) US9892712B2 (ja)
JP (1) JP6834083B2 (ja)
KR (1) KR102239038B1 (ja)
CN (1) CN107077825B (ja)
TW (1) TWI634542B (ja)
WO (1) WO2016093929A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107391340B (zh) * 2017-07-21 2020-10-20 苏州浪潮智能科技有限公司 一种整机柜服务器节点热拔插系统和控制方法
CN112380074B (zh) * 2020-11-10 2024-05-28 中科可控信息产业有限公司 连接器处理方法、装置、处理模块及电子设备
CN113448905B (zh) * 2021-06-13 2023-01-06 苏州浪潮智能科技有限公司 一种设备热添加方法、系统、设备以及介质

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7738502B2 (en) * 2006-09-01 2010-06-15 Intel Corporation Signal noise filtering in a serial interface
CN101127205B (zh) * 2007-09-28 2010-06-02 晨星半导体股份有限公司 快速端口切换的方法与相关装置
US8280038B2 (en) 2009-04-22 2012-10-02 Apple Inc. Microphone line based detection of headset plug removal
US8766989B2 (en) * 2009-07-29 2014-07-01 Nvidia Corporation Method and system for dynamically adding and removing display modes coordinated across multiple graphics processing units
CN101727430B (zh) * 2009-11-11 2012-06-06 中兴通讯股份有限公司 一种板卡的热插拔方法和装置
KR20110133356A (ko) * 2010-06-04 2011-12-12 삼성전자주식회사 디스플레이 장치에서 케이블의 플러그 상태를 검출하는 방법 및 장치
CN102455886B (zh) 2011-07-05 2014-07-16 中标软件有限公司 一种动态识别和配置外接显示器的方法
CN103259999B (zh) * 2012-02-20 2016-06-15 联发科技(新加坡)私人有限公司 Hpd信号输出控制方法、hdmi接收端设备及系统
KR101971624B1 (ko) * 2012-07-25 2019-04-23 삼성전자주식회사 이동 단말의 정보 표시 방법, 디스플레이 장치의 정보 제공 방법, 이동 단말의 제어 신호 생성 방법
US9269305B2 (en) * 2012-09-11 2016-02-23 Apple Inc. Reduced backlight turn on time
US9070199B2 (en) 2012-10-02 2015-06-30 Apple Inc. Sharing a graphics-processing-unit display port
US20140113547A1 (en) 2012-10-18 2014-04-24 Electronics & Telecommunications Research Institute Apparatus for spatial filtering using transmission delay difference of signals and method for the same
CN104077259A (zh) * 2013-03-28 2014-10-01 昆达电脑科技(昆山)有限公司 热插拔控制装置
CN103546741A (zh) 2013-10-28 2014-01-29 乐视致新电子科技(天津)有限公司 一种热插拔检测方法及装置

Also Published As

Publication number Publication date
CN107077825B (zh) 2020-06-16
US9892712B2 (en) 2018-02-13
KR20170068528A (ko) 2017-06-19
US20160163281A1 (en) 2016-06-09
TWI634542B (zh) 2018-09-01
WO2016093929A1 (en) 2016-06-16
CN107077825A (zh) 2017-08-18
JP6834083B2 (ja) 2021-02-24
TW201631569A (zh) 2016-09-01
KR102239038B1 (ko) 2021-04-09

Similar Documents

Publication Publication Date Title
US11232058B2 (en) Enabling sync header suppression latency optimization in the presence of retimers for serial interconnect
CN107111588B (zh) 经由USB端口使用PCIe协议的数据传输
WO2017185686A1 (zh) 充电功率调整方法、装置及电子设备
US9229836B2 (en) Coexisting standard and proprietary connection usage
US9990328B2 (en) Increased data flow in universal serial bus (USB) cables
US20190102335A1 (en) Integrated universal serial bus (usb) type-c switching
US9026685B2 (en) Memory module communication control
JP6834083B2 (ja) ホットプラグ検出信号のフィルタリング
US20170034368A1 (en) Communication apparatus and control method for communication apparatus
CN111896884B (zh) 充电检测方法及装置
US10664600B2 (en) Mechanisms for booting a computing device and programmable circuit
US20140320584A1 (en) Display data transmission to an external display of a data processing device to enhance a video phone call experience therethrough
US10261937B2 (en) Method and system for communication of device information
US10133326B2 (en) Information processing apparatus, method for controlling information processing apparatus, and storage medium for establishing link-up between communication devices
US20140181496A1 (en) Method, Apparatus and Processor for Reading Bios
CN111049883A (zh) 分布式表格系统的数据读取方法、装置及系统
US20160210254A1 (en) Fast link training in embedded systems
US20190278724A1 (en) Keyboard-video-mouse switch, signal processing method, and non-transitory computer-readable storage medium
CN105589823A (zh) Usb接口复用mhl的方法、装置和电路
US20190041964A1 (en) Managing surprise hot plug in low power state
US20140201420A1 (en) Transmission interface system with detection function and method
US10228416B2 (en) Testing integrated circuit, testing method and electronic device
WO2017182001A1 (zh) 一种接口配置的方法、装置和计算机存储介质
CN114840460B (zh) 热插拔处理方法、存储介质、电子设备及处理系统
CN107066248B (zh) 处理模型确定方法及装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170711

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180926

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190531

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190625

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190920

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200218

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200512

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20201027

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201202

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20201202

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20201210

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20201215

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210105

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210107

R150 Certificate of patent or registration of utility model

Ref document number: 6834083

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250