JP2017511547A5 - - Google Patents

Download PDF

Info

Publication number
JP2017511547A5
JP2017511547A5 JP2016562524A JP2016562524A JP2017511547A5 JP 2017511547 A5 JP2017511547 A5 JP 2017511547A5 JP 2016562524 A JP2016562524 A JP 2016562524A JP 2016562524 A JP2016562524 A JP 2016562524A JP 2017511547 A5 JP2017511547 A5 JP 2017511547A5
Authority
JP
Japan
Prior art keywords
indicator
invalidation
cache
information indicator
cache memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016562524A
Other languages
English (en)
Other versions
JP6339697B2 (ja
JP2017511547A (ja
Filing date
Publication date
Priority claimed from US14/256,360 external-priority patent/US9329930B2/en
Application filed filed Critical
Publication of JP2017511547A publication Critical patent/JP2017511547A/ja
Publication of JP2017511547A5 publication Critical patent/JP2017511547A5/ja
Application granted granted Critical
Publication of JP6339697B2 publication Critical patent/JP6339697B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (15)

  1. キャッシュメモリ内の有効インジケータにおけるビットフリップを検出するためのキャッシュメモリエラー検出回路であって、
    前記キャッシュメモリに対して実行された無効化動作に基づいて無効化インターバルステートを進めるための手段と、
    少なくとも1つのキャッシュエントリの確立に応じて、前記無効化インターバルステートに基づいて前記キャッシュメモリ内の前記少なくとも1つのキャッシュエントリの各々について冗長情報インジケータを生成するための手段と、
    前記キャッシュメモリ内のアクセスされたキャッシュエントリのための有効インジケータが有効状態を示すことに応じて、
    前記キャッシュメモリ内の前記アクセスされたキャッシュエントリのための前記冗長情報インジケータを受信し、
    前記無効化インターバルステートを受信し、
    前記無効化インターバルステートに基づいて現在の冗長情報インジケータを生成し、
    前記アクセスされたキャッシュエントリのための前記冗長情報インジケータを前記現在の冗長情報インジケータと比較する
    ための手段と
    を備えるキャッシュメモリエラー検出回路。
  2. 前記進めるための手段が、前記キャッシュメモリにおいて実行された前記無効化動作に基づいて前記無効化インターバルステートを進めるように構成された少なくとも1つの無効化インターバルインジケータであり
    前記生成するための手段が、前記キャッシュメモリ内の少なくとも1つのキャッシュエントリの確立に応じて、前記無効化インターバルステートに基づいて前記少なくとも1つのキャッシュエントリの各々について前記冗長情報インジケータを生成するように構成された冗長情報インジケータ生成回路であり
    前記有効インジケータに応じた手段が、前記キャッシュメモリ内の前記アクセスされたキャッシュエントリのための前記有効インジケータが前記有効状態を示すことに応じて、
    前記キャッシュメモリ内の前記アクセスされたキャッシュエントリのための前記冗長情報インジケータを受信し、
    前記少なくとも1つの無効化インターバルインジケータから前記無効化インターバルステートを受信し、
    前記無効化インターバルステートに基づいて前記現在の冗長情報インジケータを生成し、
    前記アクセスされたキャッシュエントリのための前記冗長情報インジケータを前記現在の冗長情報インジケータと比較する
    ように構成された少なくとも1つの冗長情報インジケータ検証回路である、請求項1に記載のキャッシュメモリエラー検出回路。
  3. 前記少なくとも1つの冗長情報インジケータ検証回路が、前記冗長情報インジケータと前記現在の冗長情報インジケータの前記比較に基づいて、前記アクセスされたキャッシュエントリにおいてビットフリップが発生したかどうかを示すキャッシュエントリエラーインジケータを生成するようにさらに構成される、請求項2に記載のキャッシュメモリエラー検出回路。
  4. 前記少なくとも1つの無効化インターバルインジケータが、前記無効化インターバルステートを現在の無効化インターバルステートとして提供するようにさらに構成され、
    前記冗長情報インジケータ生成回路が、前記キャッシュメモリ内の前記少なくとも1つのキャッシュエントリの確立に応じて、前記現在の無効化インターバルステートに基づいて前記少なくとも1つのキャッシュエントリの各々について前記冗長情報インジケータを生成するように構成され、
    前記少なくとも1つの冗長情報インジケータ検証回路が、
    前記少なくとも1つの無効化インターバルインジケータから前記無効化インターバルステートを前記現在の無効化インターバルステートとして受信し、
    前記現在の無効化インターバルステートに基づいて前記現在の冗長情報インジケータを生成する
    ように構成される、
    請求項2に記載のキャッシュメモリエラー検出回路。
  5. 前記少なくとも1つの無効化インターバルインジケータが、前記現在の無効化インターバルステートに基づかずに前記無効化インターバルステートを提供するようにさらに構成される、請求項4に記載のキャッシュメモリエラー検出回路。
  6. 前記冗長情報インジケータ生成回路が、前記冗長情報インジケータを前記少なくとも1つのキャッシュエントリに記憶するようにさらに構成される、請求項2に記載のキャッシュメモリエラー検出回路。
  7. 前記少なくとも1つの冗長情報インジケータ検証回路が、前記冗長情報インジケータと前記現在の冗長情報インジケータの前記比較に基づいて、前記アクセスされたキャッシュエントリにおいて前記ビットフリップが発生したかどうかを示す前記キャッシュエントリエラーインジケータを生成するように構成される、請求項3に記載のキャッシュメモリエラー検出回路。
  8. 前記キャッシュエントリエラーインジケータを受信し、前記受信されたキャッシュエントリエラーインジケータに基づいてキャッシュヒット/ミスインジケータを生成するように構成されたキャッシュヒット/ミスインジケータ回路をさらに備える、請求項3に記載のキャッシュメモリエラー検出回路。
  9. 前記キャッシュヒット/ミスインジケータ回路が、
    前記受信されたキャッシュエントリエラーインジケータが、前記アクセスされたキャッシュエントリにおいて前記ビットフリップが発生したことを示す場合、前記キャッシュヒット/ミスインジケータをキャッシュミスとして生成し、
    前記受信されたキャッシュエントリエラーインジケータが、前記アクセスされたキャッシュエントリにおいて前記ビットフリップが発生したことを示さない場合、前記キャッシュヒット/ミスインジケータをキャッシュヒットとして生成する
    ように構成される、請求項8に記載のキャッシュメモリエラー検出回路。
  10. 前記少なくとも1つの無効化インターバルインジケータが、前記キャッシュメモリに対する前記無効化動作を示す無効化イネーブル入力上で無効化イネーブル信号を受信するようにさらに構成される
    記冗長情報インジケータが、前記無効化インターバルステートから成る
    記少なくとも1つの冗長情報インジケータ検証回路が、前記少なくとも1つのキャッシュエントリのために生成されるエラー検出コードにおいて、前記冗長情報インジケータを符号化冗長情報インジケータとして生成するようにさらに構成される
    記冗長情報インジケータ生成回路が、エラー検出コード生成回路に含まれる、または、
    前記少なくとも1つの無効化インターバルインジケータが、無効化インターバル構成設定に基づいた無効化インターバルステート範囲にわたって、前記無効化インターバルステートを進めるようにさらに構成される、請求項2に記載のキャッシュメモリエラー検出回路。
  11. 前記少なくとも1つのキャッシュエントリが、複数のキャッシュエントリから成り、前記少なくとも1つの無効化インターバルインジケータが、各々が関連する無効化インターバルステートを有する複数の無効化インターバルインジケータから成り、前記複数の無効化インターバルインジケータの各々が、前記複数のキャッシュエントリの中の前記少なくとも1つのキャッシュエントリの選択的な群に関連付けられ、
    前記複数の無効化インターバルインジケータがそれぞれ、前記複数の無効化インターバルインジケータのうちの対応する無効化インターバルインジケータに関連付けられた前記少なくとも1つのキャッシュエントリの前記選択的な群に対して実行された前記無効化動作に基づいて、前記関連する無効化インターバルステートを進めるように構成される、
    請求項2に記載のキャッシュメモリエラー検出回路。
  12. 前記複数の無効化インターバルインジケータの各々が、前記キャッシュメモリに対して実行されたフラッシュ無効化動作に基づいて、前記関連する無効化インターバルステートを進めるように構成され、
    記複数の無効化インターバルインジケータの中の無効化インターバルインジケータが、前記複数の無効化インターバルインジケータのうちの前記対応する無効化インターバルインジケータに関連付けられた前記少なくとも1つのキャッシュエントリの前記選択的な群に対する選択的な無効化動作に基づいて、前記関連する無効化インターバルステートを進めるように構成される、請求項11に記載のキャッシュメモリエラー検出回路。
  13. 前記少なくとも1つの冗長情報インジケータ検証回路が、複数の冗長情報インジケータ検証回路から成り、前記少なくとも1つの無効化インターバルインジケータが、前記無効化インターバルステートを前記複数の冗長情報インジケータ検証回路に提供するように構成される、または、
    前記少なくとも1つの冗長情報インジケータ検証回路が、前記少なくとも1つのキャッシュエントリのために生成されるエラー検出コードにおいて、前記冗長情報インジケータを符号化冗長情報インジケータとして生成するようにさらに構成され、
    前記少なくとも1つの冗長情報インジケータ検証回路が、
    前記キャッシュメモリ内の前記アクセスされたキャッシュエントリのための前記符号化冗長情報インジケータを受信し、
    前記少なくとも1つの無効化インターバルインジケータから前記無効化インターバルステートを受信し、
    前記無効化インターバルステートに基づいて前記現在の冗長情報インジケータを生成する
    ように構成された前記冗長情報インジケータ生成回路と、
    前記アクセスされたキャッシュエントリのための前記符号化冗長情報インジケータを前記現在の冗長情報インジケータと比較し、
    前記符号化冗長情報インジケータと前記現在の冗長情報インジケータの前記比較に基づいて、前記アクセスされたキャッシュエントリにおいて前記ビットフリップが発生したかどうかを示すキャッシュエントリエラーインジケータを生成する
    ように構成された冗長情報インジケータ比較回路と
    を備える、または、
    前記少なくとも1つの無効化インターバルインジケータが、前記キャッシュメモリ内の対象とされるキャッシュエントリに対して実行された前記無効化動作に基づいて、前記無効化インターバルステートを進めないようにさらに構成され、
    前記冗長情報インジケータ生成回路が、前記キャッシュメモリ内の前記対象とされるキャッシュエントリの確立に応じて、前記無効化インターバルステートではない状態に基づいて、前記対象とされるキャッシュエントリのための冗長情報インジケータを生成するようにさらに構成される、
    請求項2に記載のキャッシュメモリエラー検出回路。
  14. 無効化動作後のキャッシュメモリ内の有効インジケータにおけるビットフリップからキャッシュメモリエラーを検出する方法であって、
    前記キャッシュメモリに対して実行された無効化動作に基づいて少なくとも1つの無効化インターバルインジケータの無効化インターバルステートを進めるステップと、
    少なくとも1つのキャッシュエントリを確立したことに応じて、前記キャッシュメモリ内の前記少なくとも1つのキャッシュエントリの各々について冗長情報インジケータを生成するステップと、
    前記キャッシュメモリ内のアクセスされたキャッシュエントリのための有効インジケータが有効状態を示すことに応じて、
    前記キャッシュメモリ内のアクセスされたキャッシュエントリのための前記冗長情報インジケータを受信するステップと、
    前記少なくとも1つの無効化インターバルインジケータから前記無効化インターバルステートを受信するステップと、
    前記無効化インターバルステートに基づいて現在の冗長情報インジケータを生成するステップと、
    前記アクセスされたキャッシュエントリのための前記冗長情報インジケータを前記現在の冗長情報インジケータと比較するステップと
    を含む方法。
  15. プロセッサベースのキャッシュメモリエラー検出回路に、請求項14に記載の方法を実行させるコンピュータ実行可能命令を記憶したコンピュータ可読記憶媒体。
JP2016562524A 2014-04-18 2015-03-30 無効化動作後のキャッシュメモリ内の有効インジケータにおけるビットフリップを検出するためのキャッシュメモリエラー検出回路、ならびに関連する方法およびプロセッサベースのシステム Expired - Fee Related JP6339697B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/256,360 US9329930B2 (en) 2014-04-18 2014-04-18 Cache memory error detection circuits for detecting bit flips in valid indicators in cache memory following invalidate operations, and related methods and processor-based systems
US14/256,360 2014-04-18
PCT/US2015/023269 WO2015160493A1 (en) 2014-04-18 2015-03-30 Cache memory error detection circuits for detecting bit flips in valid indicators in cache memory following invalidate operations, and related methods and processor-based systems

Publications (3)

Publication Number Publication Date
JP2017511547A JP2017511547A (ja) 2017-04-20
JP2017511547A5 true JP2017511547A5 (ja) 2018-05-17
JP6339697B2 JP6339697B2 (ja) 2018-06-06

Family

ID=52823876

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016562524A Expired - Fee Related JP6339697B2 (ja) 2014-04-18 2015-03-30 無効化動作後のキャッシュメモリ内の有効インジケータにおけるビットフリップを検出するためのキャッシュメモリエラー検出回路、ならびに関連する方法およびプロセッサベースのシステム

Country Status (7)

Country Link
US (1) US9329930B2 (ja)
EP (1) EP3132351B1 (ja)
JP (1) JP6339697B2 (ja)
KR (1) KR20160146705A (ja)
CN (1) CN106170774A (ja)
BR (1) BR112016024255A2 (ja)
WO (1) WO2015160493A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102515417B1 (ko) * 2016-03-02 2023-03-30 한국전자통신연구원 캐시 메모리 장치 및 그것의 동작 방법
KR20220104829A (ko) 2019-12-23 2022-07-26 마이크론 테크놀로지, 인크. 라인 캐시 실패의 효과적인 방지
US11057060B1 (en) * 2020-03-23 2021-07-06 Sage Microelectronics Corporation Method and apparatus for matrix flipping error correction
US11902323B2 (en) * 2021-08-31 2024-02-13 Oracle International Corporation Dynamic cloud workload reallocation based on active security exploits in dynamic random access memory (DRAM)
US11630772B1 (en) * 2021-09-29 2023-04-18 Advanced Micro Devices, Inc. Suppressing cache line modification
US20240256328A1 (en) * 2023-01-26 2024-08-01 Micron Technology, Inc. Preventing back-to-back flips of a bit in bit flipping decoding

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06119245A (ja) * 1992-10-01 1994-04-28 Mitsubishi Electric Corp キャッシュメモリ
JPH086854A (ja) * 1993-12-23 1996-01-12 Unisys Corp アウトボードファイルキャッシュ外部処理コンプレックス
US20030131277A1 (en) * 2002-01-09 2003-07-10 Taylor Richard D. Soft error recovery in microprocessor cache memories
US7240277B2 (en) 2003-09-26 2007-07-03 Texas Instruments Incorporated Memory error detection reporting
GB2409301B (en) 2003-12-18 2006-12-06 Advanced Risc Mach Ltd Error correction within a cache memory
JP5008955B2 (ja) * 2006-11-28 2012-08-22 株式会社日立製作所 節電機能を備えたストレージシステム
JP2009059005A (ja) * 2007-08-29 2009-03-19 Panasonic Corp デバッグシステム、デバッグ装置および方法
US7752505B2 (en) 2007-09-13 2010-07-06 International Business Machines Corporation Method and apparatus for detection of data errors in tag arrays
US8291305B2 (en) 2008-09-05 2012-10-16 Freescale Semiconductor, Inc. Error detection schemes for a cache in a data processing system
US8266498B2 (en) 2009-03-31 2012-09-11 Freescale Semiconductor, Inc. Implementation of multiple error detection schemes for a cache
US8924817B2 (en) 2010-09-29 2014-12-30 Advanced Micro Devices, Inc. Method and apparatus for calculating error correction codes for selective data updates
JP2012103826A (ja) 2010-11-09 2012-05-31 Fujitsu Ltd キャッシュメモリシステム
US8775863B2 (en) * 2011-05-31 2014-07-08 Freescale Semiconductor, Inc. Cache locking control
CN103631738B (zh) * 2013-08-15 2016-08-10 中国科学院电子学研究所 一种片外配置和回读fpga装置

Similar Documents

Publication Publication Date Title
JP2017511547A5 (ja)
CN105637492B (zh) 多核异构系统转换后备缓冲器相干性
IL272691B2 (en) Validation depends on reading path
US11121853B2 (en) Techniques for preventing memory timing attacks
JP2020513170A5 (ja)
JP2015515694A5 (ja)
JP2017529591A5 (ja)
JP2016019054A5 (ja)
JP6339697B2 (ja) 無効化動作後のキャッシュメモリ内の有効インジケータにおけるビットフリップを検出するためのキャッシュメモリエラー検出回路、ならびに関連する方法およびプロセッサベースのシステム
JP2017519286A5 (ja)
JP2014199583A5 (ja)
WO2013109696A3 (en) Determining cache hit/miss of aliased addresses in virtually-tagged cache(s), and related systems and methods
JP2018503154A5 (ja)
US20160132412A1 (en) Performance optimization of read functions in a memory system
RU2015138900A (ru) Системы и способы отслеживания флага в операциях устранения перемещения
JP2016515262A5 (ja)
US20130246868A1 (en) Arithmetic processing apparatus and method of controlling arithmetic processing apparatus
JP2019517689A5 (ja)
JP2020513632A5 (ja)
JP2016510498A5 (ja)
JP2017532657A5 (ja)
WO2018132269A3 (en) Efficient breakpoint detection via caches
GB2605053A (en) Authentication mechanism utilizing location corroboration
CN102890647A (zh) 一种数据的存储与更新方法及装置
RU2016118362A (ru) Использование кэш-памяти и памяти другого типа в распределённой запоминающей системе