JP2017208371A - Circuit board, manufacturing method of circuit board, and electronic device - Google Patents

Circuit board, manufacturing method of circuit board, and electronic device Download PDF

Info

Publication number
JP2017208371A
JP2017208371A JP2016097726A JP2016097726A JP2017208371A JP 2017208371 A JP2017208371 A JP 2017208371A JP 2016097726 A JP2016097726 A JP 2016097726A JP 2016097726 A JP2016097726 A JP 2016097726A JP 2017208371 A JP2017208371 A JP 2017208371A
Authority
JP
Japan
Prior art keywords
flexible substrate
circuit board
wiring
flexible
signal wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2016097726A
Other languages
Japanese (ja)
Inventor
赤星 知幸
Tomoyuki Akaboshi
知幸 赤星
水谷 大輔
Daisuke Mizutani
大輔 水谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2016097726A priority Critical patent/JP2017208371A/en
Publication of JP2017208371A publication Critical patent/JP2017208371A/en
Pending legal-status Critical Current

Links

Images

Abstract

PROBLEM TO BE SOLVED: To provide a circuit board which has flexibility and excellent signal transmission characteristics.SOLUTION: A circuit board 1 includes a flexible substrate 10 and a flexible substrate 20. The flexible substrate 10 has: a base layer 11; and signal wiring 12 provided on a surface 11a of the base layer 11 and extends in a direction S. The flexible substrate 20 is provided such that it faces the surface 11a. The flexible substrate 10 is bonded to the flexible substrate 20 via a bonding layer 30 interposed at an end 2 of the flexible substrates. A chip capacitor 40 mounted on the signal wiring 12 on the flexible substrate 10 is interposed in a non-bonded portion 3 between the flexible substrate 10 and the flexible substrate 20.SELECTED DRAWING: Figure 6

Description

本発明は、回路基板、回路基板の製造方法及び電子装置に関する。   The present invention relates to a circuit board, a circuit board manufacturing method, and an electronic apparatus.

ポリイミド等の絶縁層上に配線を設けたフレキシブル基板、そのようなフレキシブル基板群を、接着剤を用いて接合し、積層した回路基板(多層フレキシブル回路基板)が知られている。   A flexible substrate in which wiring is provided on an insulating layer such as polyimide, and a circuit substrate (multilayer flexible circuit substrate) in which such a group of flexible substrates are joined and bonded using an adhesive are known.

このような回路基板に関し、例えば、フレキシブル基板群を、それらの間に空間部(非接合部)が形成されるように接着剤を用いて接合し、屈曲性或いは柔軟性、繰り返しの曲げによる断線に対する耐性を高める技術が知られている。   With respect to such a circuit board, for example, a flexible board group is joined using an adhesive so that a space (non-joined part) is formed between them, and is disconnected due to flexibility or flexibility and repeated bending. A technique for increasing the resistance to is known.

特開2007−59822号公報JP 2007-59822 A

接着剤を用いて接合するフレキシブル基板間に、上記のような空間部を設ける回路基板では、それが曲げられた時に、空間部でフレキシブル基板間の距離が変化し得る。曲げられた時に生じるフレキシブル基板間の距離の変化は、それらに設けられている配線間の距離の変化を招き、回路基板の信号伝送特性を低下させる可能性がある。   In a circuit board in which a space portion as described above is provided between flexible substrates to be bonded using an adhesive, the distance between the flexible substrates can change in the space portion when it is bent. A change in the distance between the flexible boards that occurs when bent can cause a change in the distance between the wirings provided on the flexible boards, which can degrade the signal transmission characteristics of the circuit board.

本発明の一観点によれば、第1絶縁層と、前記第1絶縁層の第1面に設けられ第1方向に延在された第1信号配線とを有する第1フレキシブル基板と、前記第1面に対向する第2フレキシブル基板と、前記第1フレキシブル基板と前記第2フレキシブル基板との間の第1領域に介在された接着層と、前記第1フレキシブル基板と前記第2フレキシブル基板との間の前記第1領域とは異なる第2領域に介在され、前記第1信号配線上に実装された第1電子部品とを含む回路基板が提供される。   According to an aspect of the present invention, a first flexible substrate having a first insulating layer and a first signal wiring provided on a first surface of the first insulating layer and extending in a first direction; A second flexible substrate facing one surface, an adhesive layer interposed in a first region between the first flexible substrate and the second flexible substrate, and the first flexible substrate and the second flexible substrate. There is provided a circuit board including a first electronic component that is interposed in a second region different from the first region therebetween and mounted on the first signal wiring.

また、本発明の一観点によれば、上記のような回路基板の製造方法、及び上記のような回路基板を含む電子装置が提供される。   In addition, according to one aspect of the present invention, a method for manufacturing a circuit board as described above and an electronic device including the circuit board as described above are provided.

開示の技術によれば、部分的に接着層を介して接着されるフレキシブル基板間の距離が、介在される電子部品によって確保され、柔軟性を有し、且つ優れた信号伝送特性を有する回路基板が実現される。また、そのような回路基板を備える電子装置が実現される。   According to the disclosed technology, the distance between the flexible boards that are partially bonded via the adhesive layer is ensured by the intervening electronic components, has flexibility, and has excellent signal transmission characteristics. Is realized. In addition, an electronic device including such a circuit board is realized.

回路基板の一例を示す図である。It is a figure which shows an example of a circuit board. 回路基板の別例を示す図である。It is a figure which shows another example of a circuit board. 曲げられた回路基板の一例を示す図である。It is a figure which shows an example of the bent circuit board. 回路基板の非接着部の様子を示す図(その1)である。It is a figure (the 1) which shows the mode of the non-bonding part of a circuit board. 回路基板の非接着部の様子を示す図(その2)である。It is FIG. (2) which shows the mode of the non-bonding part of a circuit board. 第1の実施の形態に係る回路基板の一例を示す図である。It is a figure which shows an example of the circuit board which concerns on 1st Embodiment. 第1の実施の形態に係る回路基板が曲げられた時の様子を示す図である。It is a figure which shows a mode when the circuit board which concerns on 1st Embodiment is bent. 回路基板の信号伝送特性の一例を示す図である。It is a figure which shows an example of the signal transmission characteristic of a circuit board. 第1の実施の形態に係る回路基板の別例を示す図である。It is a figure which shows another example of the circuit board which concerns on 1st Embodiment. 第1の実施の形態に係る回路基板の形成方法の一例を示す図(その1)である。It is a figure (the 1) which shows an example of the formation method of the circuit board which concerns on 1st Embodiment. 第1の実施の形態に係る回路基板の形成方法の一例を示す図(その2)である。It is FIG. (2) which shows an example of the formation method of the circuit board which concerns on 1st Embodiment. 第2の実施の形態に係る回路基板の一例を示す図である。It is a figure which shows an example of the circuit board which concerns on 2nd Embodiment. 第2の実施の形態に係る回路基板の別例を示す図である。It is a figure which shows another example of the circuit board based on 2nd Embodiment. 第2の実施の形態に係る回路基板の更に別例を示す図である。It is a figure which shows another example of the circuit board based on 2nd Embodiment. 第3の実施の形態に係る回路基板の一例を示す図である。It is a figure which shows an example of the circuit board which concerns on 3rd Embodiment. 第4の実施の形態に係る回路基板の一例を示す図である。It is a figure which shows an example of the circuit board which concerns on 4th Embodiment. 第4の実施の形態に係る回路基板の形成方法の一例を示す図である。It is a figure which shows an example of the formation method of the circuit board which concerns on 4th Embodiment. 第4の実施の形態に係る回路基板の別例を示す図である。It is a figure which shows another example of the circuit board which concerns on 4th Embodiment. 第4の実施の形態に係る回路基板の形成方法の別例を示す図である。It is a figure which shows another example of the formation method of the circuit board which concerns on 4th Embodiment. 第5の実施の形態に係る電子装置の一例を示す図である。It is a figure which shows an example of the electronic device which concerns on 5th Embodiment. 第6の実施の形態に係る電子機器の一例を示す図である。It is a figure which shows an example of the electronic device which concerns on 6th Embodiment.

はじめに、積層されたフレキシブル基板(Flexible Printed Circuit(s);FPC)群を含む回路基板(多層フレキシブル回路基板)の構成例について述べる。
図1は回路基板の一例を示す図である。図1には、回路基板の一例の要部断面を模式的に図示している。
First, a configuration example of a circuit board (multilayer flexible circuit board) including a group of stacked flexible boards (Flexible Printed Circuit (s); FPC) will be described.
FIG. 1 is a diagram illustrating an example of a circuit board. FIG. 1 schematically shows a cross section of an essential part of an example of a circuit board.

図1に示す回路基板300Aは、フレキシブル基板310及びフレキシブル基板320、並びにそれらの間に介在された接着層330を含む。
フレキシブル基板310は、ベース層311と、ベース層311の一方の面311aに設けられた配線312と、ベース層311の他方の面311bに設けられた配線313とを有する。ベース層311には、例えばポリイミド等の樹脂材料が用いられる。配線312及び配線313には、銅(Cu)等の金属材料が用いられる。配線312と配線313とは、例えば、一方が信号配線、他方がグランド(GND)配線とされる。フレキシブル基板310は更に、ベース層311の一方の面311aに設けられて配線312を覆うカバーレイ層314と、ベース層311の他方の面311bに設けられて配線313を覆うカバーレイ層315とを有する。カバーレイ層314及びカバーレイ層315には、例えば、ポリイミド等の樹脂材料が用いられる。
A circuit board 300A shown in FIG. 1 includes a flexible board 310 and a flexible board 320, and an adhesive layer 330 interposed therebetween.
The flexible substrate 310 includes a base layer 311, a wiring 312 provided on one surface 311 a of the base layer 311, and a wiring 313 provided on the other surface 311 b of the base layer 311. For the base layer 311, for example, a resin material such as polyimide is used. A metal material such as copper (Cu) is used for the wiring 312 and the wiring 313. For example, one of the wiring 312 and the wiring 313 is a signal wiring and the other is a ground (GND) wiring. The flexible substrate 310 further includes a cover lay layer 314 provided on one surface 311 a of the base layer 311 and covering the wiring 312, and a cover lay layer 315 provided on the other surface 311 b of the base layer 311 and covering the wiring 313. Have. For the coverlay layer 314 and the coverlay layer 315, for example, a resin material such as polyimide is used.

フレキシブル基板320は、フレキシブル基板310と同様の構成を有する。即ち、フレキシブル基板320は、ベース層321と、ベース層321の一方の面321aに設けられた配線322と、ベース層321の他方の面321bに設けられた配線323とを有する。ベース層321には、例えばポリイミド等の樹脂材料が用いられる。配線322及び配線323には、Cu等の金属材料が用いられる。配線322と配線323とは、例えば、一方が信号配線、他方がGND配線とされる。フレキシブル基板320は更に、ベース層321の一方の面321aに設けられて配線322を覆うカバーレイ層324と、ベース層321の他方の面321bに設けられて配線323を覆うカバーレイ層325とを有する。カバーレイ層324及びカバーレイ層325には、例えば、ポリイミド等の樹脂材料が用いられる。   The flexible substrate 320 has the same configuration as the flexible substrate 310. That is, the flexible substrate 320 includes a base layer 321, a wiring 322 provided on one surface 321 a of the base layer 321, and a wiring 323 provided on the other surface 321 b of the base layer 321. For the base layer 321, for example, a resin material such as polyimide is used. A metal material such as Cu is used for the wiring 322 and the wiring 323. For example, one of the wiring 322 and the wiring 323 is a signal wiring and the other is a GND wiring. The flexible substrate 320 further includes a cover lay layer 324 provided on one surface 321a of the base layer 321 and covering the wiring 322, and a cover lay layer 325 provided on the other surface 321b of the base layer 321 and covering the wiring 323. Have. For the coverlay layer 324 and the coverlay layer 325, for example, a resin material such as polyimide is used.

接着層330は、上記のようなフレキシブル基板310とフレキシブル基板320との間に介在され、フレキシブル基板310とフレキシブル基板320とを接着する。接着層330には、ポリイミド樹脂、エポキシ樹脂等の樹脂材料が用いられる。   The adhesive layer 330 is interposed between the flexible substrate 310 and the flexible substrate 320 as described above, and adheres the flexible substrate 310 and the flexible substrate 320. A resin material such as polyimide resin or epoxy resin is used for the adhesive layer 330.

図1に示す回路基板300Aのように、フレキシブル基板310とフレキシブル基板320とは、例えば、それらの間が全体的に接着層330で接着され、積層される。
図1には、2枚のフレキシブル基板310及びフレキシブル基板320が接着層330で接着、積層される例を示したが、同様にして、3枚目のフレキシブル基板が接着、積層されてもよい。4枚目以降のフレキシブル基板の接着、積層も同様である。
Like the circuit board 300 </ b> A shown in FIG. 1, for example, the flexible board 310 and the flexible board 320 are bonded and laminated together with an adhesive layer 330 as a whole.
Although FIG. 1 shows an example in which two flexible substrates 310 and 320 are bonded and stacked with an adhesive layer 330, a third flexible substrate may be bonded and stacked in the same manner. The same applies to the adhesion and lamination of the fourth and subsequent flexible substrates.

但し、図1に例示するような、積層フレキシブル基板間を全体的に接着する手法を用いると、フレキシブル基板の積層枚数が増えるにつれ、次第に回路基板の柔軟性が失われていく傾向がある。   However, if a method of totally bonding the laminated flexible boards as illustrated in FIG. 1 is used, the flexibility of the circuit board tends to be gradually lost as the number of the flexible boards laminated increases.

図2は回路基板の別例を示す図である。図2には、回路基板の別例の要部断面を模式的に図示している。
図2に示す回路基板300Bは、フレキシブル基板310とフレキシブル基板320との間が、それらの端部において部分的に接着層330で接着され、積層されている点で、上記図1に示した回路基板300Aと相違する。回路基板300Bにおいて、接着層330で接着されない部位(非接着部)340は空洞とされる。このように回路基板300Bでは、接着層330による接着領域が部分的とされる。
FIG. 2 is a diagram showing another example of the circuit board. FIG. 2 schematically shows a cross-section of the main part of another example of the circuit board.
The circuit board 300B shown in FIG. 2 is the circuit shown in FIG. 1 in that the flexible substrate 310 and the flexible substrate 320 are partially bonded and laminated at the end portions thereof with the adhesive layer 330. Different from the substrate 300A. In the circuit board 300B, a portion (non-adhesive portion) 340 that is not adhered by the adhesive layer 330 is a cavity. Thus, in the circuit board 300B, the adhesion region by the adhesion layer 330 is made partial.

図2には、2枚のフレキシブル基板310とフレキシブル基板320とが接着層330で部分的に接着され、積層される例を示したが、3枚目以降のフレキシブル基板の接着、積層も、同様に行うことができる。   FIG. 2 shows an example in which the two flexible substrates 310 and the flexible substrate 320 are partially adhered and laminated by the adhesive layer 330, but the same applies to the adhesion and lamination of the third and subsequent flexible substrates. Can be done.

図2に例示するような、積層フレキシブル基板間を部分的に接着する手法を用いると、上記図1に例示するような、積層フレキシブル基板間を全体的に接着する手法を用いる場合と比べ、フレキシブル基板の積層枚数が増えても回路基板の柔軟性の喪失が抑えられる。   When using the technique of partially bonding the laminated flexible substrates as illustrated in FIG. 2, the method is more flexible than using the technique of bonding the laminated flexible substrates as illustrated in FIG. Loss of flexibility of the circuit board can be suppressed even when the number of stacked boards increases.

しかし、例えば図2に示すような、フレキシブル基板310とフレキシブル基板320との間を部分的に接着層330で接着する手法を採用する回路基板300Bでは、次のようなことが起こり得る。   However, for example, as shown in FIG. 2, the following may occur in the circuit board 300 </ b> B that employs a technique in which the flexible substrate 310 and the flexible substrate 320 are partially adhered by the adhesive layer 330.

図3は曲げられた回路基板の一例を示す図である。図3には、曲げられた回路基板の一例の要部断面を模式的に図示している。
フレキシブル基板310とフレキシブル基板320とが接着層330で部分的に接着された回路基板300Bでは、それが曲げられた時に、図3に示すように、空洞の非接着部340でフレキシブル基板310とフレキシブル基板320との間の距離が変化し得る。このようにフレキシブル基板310とフレキシブル基板320との間の距離が変化すると、非接着部340で対向する両者の配線312と配線323との間の距離Dが変化し、それに起因して回路基板300Bの信号伝送特性が変化する可能性がある。
FIG. 3 is a diagram illustrating an example of a bent circuit board. FIG. 3 schematically shows a cross section of an essential part of an example of a bent circuit board.
In the circuit board 300B in which the flexible board 310 and the flexible board 320 are partially bonded by the adhesive layer 330, when the circuit board 300B is bent, as shown in FIG. The distance between the substrate 320 can vary. When the distance between the flexible board 310 and the flexible board 320 changes in this way, the distance D between the wiring 312 and the wiring 323 facing each other at the non-bonding portion 340 changes, resulting in the circuit board 300B. The signal transmission characteristics may change.

図4及び図5は回路基板の非接着部の様子を示す図である。
図4(A)及び図4(B)にはそれぞれ、対向するフレキシブル基板の配線の一方が信号配線で他方がGND配線である場合の、回路基板が曲げられていない時と曲げられた時の非接着部の断面を模式的に図示している。図4(A)は図2のL1−L1断面模式図に相当し、図4(B)は図3のL2−L2断面模式図に相当する。
4 and 5 are views showing a state of the non-bonded portion of the circuit board.
4A and 4B, when one of the wirings of the flexible substrate facing each other is a signal wiring and the other is a GND wiring, the circuit board is not bent and is bent. A cross section of the non-adhered portion is schematically shown. 4A corresponds to the L1-L1 cross-sectional schematic diagram of FIG. 2, and FIG. 4B corresponds to the L2-L2 cross-sectional schematic diagram of FIG.

例えば図4(A)に示すように、フレキシブル基板310には、ベース層311の一方の面311a側に配線312として信号配線312aが設けられ、他方の面311b側に配線313としてGND配線313aが設けられる。フレキシブル基板320には、ベース層321の一方の面321a側に配線322として信号配線322aが設けられ、他方の面321b側に配線323としてGND配線323aが設けられる。このようなフレキシブル基板310とフレキシブル基板320とが、互いの信号配線312aとGND配線323aとが対向するように、接着、積層される。   For example, as shown in FIG. 4A, the flexible substrate 310 is provided with a signal wiring 312a as a wiring 312 on one surface 311a side of the base layer 311 and a GND wiring 313a as a wiring 313 on the other surface 311b side. Provided. The flexible substrate 320 is provided with a signal wiring 322a as a wiring 322 on one surface 321a side of the base layer 321 and a GND wiring 323a as a wiring 323 on the other surface 321b side. The flexible substrate 310 and the flexible substrate 320 are bonded and laminated so that the signal wiring 312a and the GND wiring 323a face each other.

フレキシブル基板310の信号配線312aのインピーダンスは、例えば、その反対側のGND配線313aとの距離、対向するフレキシブル基板320のGND配線323aとの距離によって調整される。調整された曲げる前の図4(A)の状態から、回路基板300Bが曲げられ、図4(B)のように非接着部340で信号配線312aとGND配線323aとが近付くと、インピーダンス不整合を招く恐れがある。   The impedance of the signal wiring 312a of the flexible substrate 310 is adjusted by, for example, the distance to the GND wiring 313a on the opposite side and the distance to the GND wiring 323a of the opposing flexible substrate 320. When the circuit board 300B is bent from the adjusted state before bending as shown in FIG. 4A and the signal wiring 312a and the GND wiring 323a approach each other at the non-bonding portion 340 as shown in FIG. 4B, impedance mismatching occurs. There is a risk of inviting.

また、図5(A)及び図5(B)にはそれぞれ、対向するフレキシブル基板の配線の双方が信号配線である場合の、回路基板が曲げられていない時と曲げられた時の非接着部の断面を模式的に図示している。図5(A)は図2のL1−L1断面模式図に相当し、図5(B)は図3のL2−L2断面模式図に相当する。   5A and 5B respectively show the non-bonded portion when the circuit board is not bent and when it is bent when both of the wirings of the flexible substrate facing each other are signal wirings. The cross section of is schematically shown. 5A corresponds to the L1-L1 cross-sectional schematic diagram of FIG. 2, and FIG. 5B corresponds to the L2-L2 cross-sectional schematic diagram of FIG.

例えば図5(A)に示すように、フレキシブル基板310には、ベース層311の一方の面311a側に配線312として信号配線312bが設けられ、他方の面311b側に配線313としてGND配線313bが設けられる。フレキシブル基板320には、ベース層321の一方の面321a側に配線322としてGND配線322bが設けられ、他方の面321b側に配線323として信号配線323bが設けられる。このようなフレキシブル基板310とフレキシブル基板320とが、互いの信号配線312bと信号配線323bとが対向するように、接着、積層される。   For example, as shown in FIG. 5A, the flexible substrate 310 is provided with a signal wiring 312b as a wiring 312 on one surface 311a side of the base layer 311 and a GND wiring 313b as a wiring 313 on the other surface 311b side. Provided. The flexible substrate 320 is provided with a GND wiring 322b as a wiring 322 on one surface 321a side of the base layer 321 and a signal wiring 323b as a wiring 323 on the other surface 321b side. The flexible substrate 310 and the flexible substrate 320 are bonded and laminated so that the signal wiring 312b and the signal wiring 323b face each other.

このような回路基板300Bでは、曲げる前の図5(A)の状態から、回路基板300Bが曲げられ、図5(B)のように非接着部340で信号配線312bと信号配線323bとが近付くと、クロストークを招く恐れがある。   In such a circuit board 300B, the circuit board 300B is bent from the state of FIG. 5A before bending, and the signal wiring 312b and the signal wiring 323b approach each other at the non-bonding portion 340 as shown in FIG. 5B. There is a risk of crosstalk.

このように、フレキシブル基板310,320間を部分的に接着層330で接着する回路基板300Bでは、積層による柔軟性の喪失が抑えられる一方、曲げた時の非接着部340における配線間距離の変化により、インピーダンス不整合やクロストークが生じ得る。インピーダンス不整合やクロストークは、回路基板300Bの信号伝送特性を劣化させる要因となる。   As described above, in the circuit board 300B in which the flexible substrates 310 and 320 are partially bonded with the adhesive layer 330, loss of flexibility due to the lamination can be suppressed, while the change in the distance between the wirings in the non-bonded portion 340 when bent. As a result, impedance mismatch and crosstalk may occur. Impedance mismatch and crosstalk are factors that degrade the signal transmission characteristics of the circuit board 300B.

以上のような点に鑑み、ここでは以下に実施の形態として示すような手法を採用し、柔軟性を有し、且つ優れた信号伝送特性を有する回路基板を実現する。また、そのような回路基板を備える各種電子装置(電子機器)を実現する。   In view of the above points, here, a technique as described below as an embodiment is adopted to realize a circuit board having flexibility and excellent signal transmission characteristics. In addition, various electronic devices (electronic devices) including such a circuit board are realized.

まず、第1の実施の形態について説明する。
図6は第1の実施の形態に係る回路基板の一例を示す図である。図6には、第1の実施の形態に係る回路基板の一例の要部断面を模式的に図示している。
First, the first embodiment will be described.
FIG. 6 is a diagram illustrating an example of a circuit board according to the first embodiment. FIG. 6 schematically illustrates a cross-section of the main part of an example of the circuit board according to the first embodiment.

図6に示す回路基板1は、フレキシブル基板10及びフレキシブル基板20、並びにそれらの間に介在された接着層30を含む。
フレキシブル基板10は、ベースの絶縁層であるベース層11と、ベース層11の一方の面11aに設けられた信号配線12と、ベース層11の他方の面11bに設けられたGND配線13とを有する。例えば、信号配線12は、方向Sに延在するライン状のパターンとして設けられ、GND配線13は、信号配線12の配設領域に対応する領域を包含する面状のパターンとして設けられる。フレキシブル基板10は更に、ベース層11の一方の面11aに設けられて信号配線12を覆う絶縁性のカバーレイ層14(保護層)と、ベース層11の他方の面11bに設けられてGND配線13を覆う絶縁性のカバーレイ層15(保護層)とを有する。
A circuit board 1 shown in FIG. 6 includes a flexible board 10 and a flexible board 20, and an adhesive layer 30 interposed therebetween.
The flexible substrate 10 includes a base layer 11 that is a base insulating layer, a signal wiring 12 provided on one surface 11 a of the base layer 11, and a GND wiring 13 provided on the other surface 11 b of the base layer 11. Have. For example, the signal wiring 12 is provided as a line-shaped pattern extending in the direction S, and the GND wiring 13 is provided as a planar pattern including an area corresponding to the arrangement area of the signal wiring 12. The flexible substrate 10 is further provided with an insulating coverlay layer 14 (protective layer) provided on one surface 11a of the base layer 11 to cover the signal wiring 12, and provided on the other surface 11b of the base layer 11 with GND wiring. 13 and an insulating coverlay layer 15 (protective layer).

ベース層11には、各種絶縁材料、例えばポリイミド等の樹脂材料が用いられる。信号配線12及びGND配線13には、各種導体材料、例えばCu等の金属材料が用いられる。カバーレイ層14及びカバーレイ層15には、各種絶縁材料、例えばポリイミド等の樹脂材料が用いられる。   Various insulating materials, for example, resin materials such as polyimide are used for the base layer 11. For the signal wiring 12 and the GND wiring 13, various conductor materials, for example, metal materials such as Cu are used. For the coverlay layer 14 and the coverlay layer 15, various insulating materials, for example, resin materials such as polyimide are used.

フレキシブル基板10の信号配線12上には、電子部品、ここでは一例としてACカップリング用のチップコンデンサ40が実装される。チップコンデンサ40の電極40a群にそれぞれ接続された端子40b群が、カバーレイ層14を貫通し、信号配線12(分離された配線部12−1と配線部12−2)に接続される。   On the signal wiring 12 of the flexible substrate 10, an electronic component, here, as an example, a chip capacitor 40 for AC coupling is mounted. A group of terminals 40b respectively connected to the group of electrodes 40a of the chip capacitor 40 penetrates the coverlay layer 14 and is connected to the signal wiring 12 (separated wiring part 12-1 and wiring part 12-2).

フレキシブル基板20は、ベース層21と、ベース層21の一方の面21a及び他方の面21bにそれぞれ設けられた配線22及び配線23を有する。配線22及び配線23のうち、一方は信号配線とされ、他方はGND配線とされる。信号配線は、方向Sに延在するライン状のパターンとして設けられ、GND配線は、信号配線の配設領域に対応する領域を包含する面状のパターンとして設けられる。フレキシブル基板20は更に、ベース層21の一方の面21aに設けられて配線22を覆う絶縁性のカバーレイ層24(保護層)と、ベース層21の他方の面21bに設けられて配線23を覆う絶縁性のカバーレイ層25(保護層)とを有する。   The flexible substrate 20 includes a base layer 21 and wirings 22 and 23 provided on one surface 21a and the other surface 21b of the base layer 21, respectively. One of the wiring 22 and the wiring 23 is a signal wiring, and the other is a GND wiring. The signal wiring is provided as a line pattern extending in the direction S, and the GND wiring is provided as a planar pattern including an area corresponding to the area where the signal wiring is provided. The flexible substrate 20 is further provided with an insulating coverlay layer 24 (protective layer) provided on one surface 21 a of the base layer 21 to cover the wiring 22, and provided on the other surface 21 b of the base layer 21 with the wiring 23. And an insulating coverlay layer 25 (protective layer).

ベース層21には、各種絶縁材料、例えばポリイミド等の樹脂材料が用いられる。配線22及び配線23には、各種導体材料、例えばCu等の金属材料が用いられる。カバーレイ層24及びカバーレイ層25には、各種絶縁材料、例えばポリイミド等の樹脂材料が用いられる。   Various insulating materials, for example, resin materials such as polyimide are used for the base layer 21. For the wirings 22 and 23, various conductor materials, for example, metal materials such as Cu are used. For the coverlay layer 24 and the coverlay layer 25, various insulating materials, for example, resin materials such as polyimide are used.

接着層30は、フレキシブル基板10とフレキシブル基板20との間の一部、例えば方向Sの両端部2に介在され、フレキシブル基板10とフレキシブル基板20とを接着する。接着層30には、ポリイミド樹脂、エポキシ樹脂等の樹脂材料が用いられる。   The adhesive layer 30 is interposed between the flexible substrate 10 and the flexible substrate 20, for example, at both ends 2 in the direction S, and adheres the flexible substrate 10 and the flexible substrate 20. A resin material such as polyimide resin or epoxy resin is used for the adhesive layer 30.

回路基板1では、フレキシブル基板10とフレキシブル基板20とが、それらの間にフレキシブル基板10の信号配線12上に実装されたチップコンデンサ40が介在されるように、接着層30により接着され、積層される。チップコンデンサ40は、フレキシブル基板10とフレキシブル基板20との間の、接着層30で接着されていない部位(非接着部)3に設けられる。フレキシブル基板10上のチップコンデンサ40は、例えば、対向するフレキシブル基板20(そのカバーレイ層25)と離間自在に接触される。チップコンデンサ40は、対向するフレキシブル基板20(そのカバーレイ層25)に、接着剤等で接着されて固定されてもよい。   In the circuit board 1, the flexible board 10 and the flexible board 20 are bonded and laminated by the adhesive layer 30 so that the chip capacitor 40 mounted on the signal wiring 12 of the flexible board 10 is interposed therebetween. The The chip capacitor 40 is provided in a portion (non-adhesive portion) 3 between the flexible substrate 10 and the flexible substrate 20 that is not adhered by the adhesive layer 30. The chip capacitor 40 on the flexible substrate 10 is, for example, in contact with the opposing flexible substrate 20 (its coverlay layer 25) so as to be separable. The chip capacitor 40 may be bonded and fixed to the opposing flexible substrate 20 (the cover lay layer 25) with an adhesive or the like.

回路基板1では、例えば、用いられるチップコンデンサ40の高さ(カバーレイ層14の表面からの高さ)を基に、フレキシブル基板10とフレキシブル基板20との距離、又は接着層30の厚さが設定される。或いは、フレキシブル基板10とフレキシブル基板20との距離、又は接着層30の厚さを基に、用いられるチップコンデンサ40の高さが設定される。   In the circuit board 1, for example, the distance between the flexible board 10 and the flexible board 20 or the thickness of the adhesive layer 30 is based on the height of the chip capacitor 40 used (height from the surface of the coverlay layer 14). Is set. Alternatively, the height of the chip capacitor 40 to be used is set based on the distance between the flexible substrate 10 and the flexible substrate 20 or the thickness of the adhesive layer 30.

上記のような構成を有する回路基板1では、例えば、信号配線12が延在する方向Sの一方の端部2が入力側、他方の端部2が出力側とされ、入力側及び出力側にそれぞれコネクタが接続されて、両コネクタ間で信号配線12等による信号伝送が行われる。信号配線12上にチップコンデンサ40が実装されることで、伝送信号のDC成分の除去、低周波帯のカットが可能な伝送線路が形成される。   In the circuit board 1 having the above configuration, for example, one end 2 in the direction S in which the signal wiring 12 extends is the input side, and the other end 2 is the output side. The connectors are connected to each other, and signal transmission is performed between the connectors by the signal wiring 12 or the like. By mounting the chip capacitor 40 on the signal wiring 12, a transmission line capable of removing the DC component of the transmission signal and cutting the low frequency band is formed.

回路基板1では、フレキシブル基板10とフレキシブル基板20との間の非接着部3にチップコンデンサ40が介在されることで、フレキシブル基板10の信号配線12とフレキシブル基板20の配線23との接近、それに起因した信号伝送特性の低下が抑えられる。   In the circuit board 1, the chip capacitor 40 is interposed in the non-bonding portion 3 between the flexible board 10 and the flexible board 20, thereby allowing the signal wiring 12 of the flexible board 10 and the wiring 23 of the flexible board 20 to approach each other. The resulting deterioration in signal transmission characteristics can be suppressed.

図7は第1の実施の形態に係る回路基板が曲げられた時の様子を示す図である。図7には、第1の実施の形態に係る回路基板が曲げられた時の要部断面を模式的に図示している。   FIG. 7 is a diagram showing a state when the circuit board according to the first embodiment is bent. FIG. 7 schematically shows a cross-section of the main part when the circuit board according to the first embodiment is bent.

フレキシブル基板10とフレキシブル基板20との間の非接着部3にチップコンデンサ40を設けた回路基板1では、図7に示すように、曲げられた時にも、フレキシブル基板10とフレキシブル基板20との間の距離が、チップコンデンサ40で確保される。これにより、フレキシブル基板10の信号配線12と、それに対向するフレキシブル基板20の配線23との接近が抑えられ、それに起因した回路基板1の信号伝送特性の低下が抑えられる。   In the circuit board 1 in which the chip capacitor 40 is provided in the non-bonding portion 3 between the flexible board 10 and the flexible board 20, as shown in FIG. 7, even when bent, between the flexible board 10 and the flexible board 20. Is ensured by the chip capacitor 40. Thereby, the approach between the signal wiring 12 of the flexible substrate 10 and the wiring 23 of the flexible substrate 20 facing the flexible wiring substrate 10 is suppressed, and the deterioration of the signal transmission characteristics of the circuit substrate 1 due to this is suppressed.

例えば、フレキシブル基板10の信号配線12に対向するフレキシブル基板20の配線23がGND配線である場合には、信号配線12の、対向GND配線との接近、それに起因したインピーダンス不整合が抑えられる。また、フレキシブル基板10の信号配線12に対向するフレキシブル基板20の配線23が信号配線である場合には、信号配線12の、対向信号配線との接近、それに起因したクロストークが抑えられる。   For example, when the wiring 23 of the flexible substrate 20 facing the signal wiring 12 of the flexible substrate 10 is a GND wiring, the proximity of the signal wiring 12 to the opposing GND wiring and the impedance mismatch caused by it can be suppressed. In addition, when the wiring 23 of the flexible substrate 20 that faces the signal wiring 12 of the flexible substrate 10 is a signal wiring, the proximity of the signal wiring 12 to the opposing signal wiring and crosstalk caused thereby can be suppressed.

図8は回路基板の信号伝送特性の一例を示す図である。
図8(A)及び図8(B)にはそれぞれ、対向するフレキシブル基板の配線の一方が信号配線で他方がGND配線である場合の、回路基板が曲げられていない時と曲げられた時のインピーダンスのシミュレーション結果を示している。図8(A)は回路基板が曲げられていない時のインピーダンスのシミュレーション結果、図8(B)は回路基板が曲げられた時のインピーダンスのシミュレーション結果である。
FIG. 8 is a diagram illustrating an example of signal transmission characteristics of the circuit board.
8A and 8B, when one of the wirings of the flexible substrate facing each other is a signal wiring and the other is a GND wiring, the circuit board is not bent and is bent. The simulation result of impedance is shown. FIG. 8A shows the impedance simulation result when the circuit board is not bent, and FIG. 8B shows the impedance simulation result when the circuit board is bent.

図8(A)及び図8(B)では、フレキシブル基板間の非接着部にチップコンデンサが介在しない回路基板(上記図2〜図4の回路基板300Bに相当)のインピーダンスのシミュレーション結果を点線Pで図示している。また、図8(A)及び図8(B)では、フレキシブル基板間の非接着部にチップコンデンサが介在する回路基板(上記図6及び図7の回路基板1に相当)のインピーダンスのシミュレーション結果を実線Qで図示している。   In FIGS. 8A and 8B, the impedance simulation result of the circuit board (corresponding to the circuit board 300B in FIGS. 2 to 4 above) in which the chip capacitor is not interposed in the non-bonded portion between the flexible boards is shown by the dotted line P. This is shown in the figure. 8A and 8B show the simulation results of the impedance of a circuit board (corresponding to the circuit board 1 shown in FIGS. 6 and 7) in which a chip capacitor is interposed between non-bonded portions between flexible boards. This is indicated by the solid line Q.

曲げられていない時は、図8(A)に示すように、フレキシブル基板間の非接着部にチップコンデンサが介在しない回路基板(点線P)と、介在する回路基板(実線Q)とが、入出力側のコネクタ(X部,Y部)間(FPC)で同等のインピーダンスを示す。   When not bent, as shown in FIG. 8A, a circuit board (dotted line P) in which no chip capacitor is interposed in a non-bonded portion between flexible boards and a circuit board (solid line Q) that is interposed are inserted. Equivalent impedance is shown between the output side connectors (X part, Y part) (FPC).

曲げられると、図8(B)に示すように、フレキシブル基板間の非接着部にチップコンデンサが介在しない回路基板(点線P)では、信号配線とGND配線との接近(Z部)により、曲げられていない時(図8(A))と比べ、インピーダンスが変動する。更に、出力側のコネクタ(Y部)でも、曲げられていない時(図8(A))と比べ、インピーダンスが変動する。   When bent, as shown in FIG. 8B, the circuit board (dotted line P) in which the chip capacitor is not interposed between the non-bonded parts between the flexible boards is bent due to the proximity (Z part) between the signal wiring and the GND wiring. The impedance fluctuates as compared to when it is not (FIG. 8A). Further, even in the output side connector (Y portion), the impedance fluctuates as compared with the case where the connector is not bent (FIG. 8A).

これに対し、フレキシブル基板間の非接着部にチップコンデンサが介在する回路基板では、曲げられてもチップコンデンサによって信号配線とGND配線との接近が抑えられる。そのため、図8(B)に示すように、フレキシブル基板間の非接着部にチップコンデンサが介在する回路基板(実線Q)では、インピーダンスの変動が抑えられ、曲げられていない時(図8(A))と同等のインピーダンスが得られる。   On the other hand, in the circuit board in which the chip capacitor is interposed in the non-bonded portion between the flexible substrates, the proximity of the signal wiring and the GND wiring is suppressed by the chip capacitor even when the circuit board is bent. Therefore, as shown in FIG. 8B, in the circuit board (solid line Q) in which the chip capacitor is interposed between the non-bonded portions between the flexible boards, the impedance variation is suppressed and the circuit board is not bent (FIG. 8A). Impedance equivalent to)) can be obtained.

図8(A)及び図8(B)に示すように、フレキシブル基板間の非接着部にチップコンデンサを介在させる回路基板によれば、信号配線とGND配線との接近、それに起因したインピーダンスの変動が効果的に抑えられる。これにより、後段回路とのインピーダンス不整合が抑えられ、信号伝送特性の低下が抑えられる。同様に、信号配線同士が対向するような場合には、それらの接近、それに起因したクロストークが抑えられ、信号伝送特性の低下が抑えられる。   As shown in FIG. 8A and FIG. 8B, according to the circuit board in which the chip capacitor is interposed in the non-bonded portion between the flexible boards, the proximity of the signal wiring and the GND wiring, and the impedance fluctuation caused by the proximity. Is effectively suppressed. As a result, impedance mismatch with the subsequent circuit is suppressed, and deterioration of signal transmission characteristics is suppressed. Similarly, when the signal wirings are opposed to each other, their approach and crosstalk caused thereby can be suppressed, and deterioration of signal transmission characteristics can be suppressed.

以上説明したように、回路基板1では、チップコンデンサ40により、曲げられた時のフレキシブル基板10の信号配線12とフレキシブル基板20の配線23との接近、それに起因した信号伝送特性の低下が抑えられる。上記のようにフレキシブル基板10とフレキシブル基板20との間の非接着部3にチップコンデンサ40を介在させることで、柔軟性を有し、且つ曲げられた時にも曲げられていない時と同等の高い信号伝送特性を安定して得ることのできる回路基板1が実現される。   As described above, in the circuit board 1, the chip capacitor 40 suppresses the proximity of the signal wiring 12 of the flexible board 10 and the wiring 23 of the flexible board 20 when bent and the deterioration of the signal transmission characteristics due to the proximity. . As described above, by interposing the chip capacitor 40 in the non-bonded portion 3 between the flexible substrate 10 and the flexible substrate 20, the chip capacitor 40 has flexibility and is as high as when it is not bent when bent. A circuit board 1 capable of stably obtaining signal transmission characteristics is realized.

上記図6及び図7には、2枚のフレキシブル基板10とフレキシブル基板20とを、チップコンデンサ40を介在させて接着層30で接着し、積層した回路基板1(配線層数4層)を例示したが、積層枚数(配線層数)はこれに限定されるものではない。   6 and 7 exemplify a circuit board 1 (four wiring layers) in which two flexible substrates 10 and 20 are bonded with an adhesive layer 30 with a chip capacitor 40 interposed therebetween. However, the number of stacked layers (number of wiring layers) is not limited to this.

図9は第1の実施の形態に係る回路基板の別例を示す図である。図9には、第1の実施の形態に係る回路基板の別例の要部断面を模式的に図示している。
図9に示す回路基板1Aは、フレキシブル基板10A、フレキシブル基板20A及びフレキシブル基板50を含む、積層枚数が3枚(配線層数6層)の回路基板である。
FIG. 9 is a diagram showing another example of the circuit board according to the first embodiment. FIG. 9 schematically shows a cross-section of the main part of another example of the circuit board according to the first embodiment.
A circuit board 1A shown in FIG. 9 is a circuit board having three layers (6 wiring layers) including a flexible substrate 10A, a flexible substrate 20A, and a flexible substrate 50.

フレキシブル基板10Aは、上記フレキシブル基板10と同様の構成を有する。フレキシブル基板20Aは、フレキシブル基板10Aに対向して設けられ、接着層30でフレキシブル基板10Aと接着される。フレキシブル基板50は、フレキシブル基板20Aに対向して設けられ、接着層60でフレキシブル基板20Aと接着される。   The flexible substrate 10A has the same configuration as the flexible substrate 10 described above. The flexible substrate 20A is provided to face the flexible substrate 10A, and is bonded to the flexible substrate 10A with the adhesive layer 30. The flexible substrate 50 is provided to face the flexible substrate 20 </ b> A, and is bonded to the flexible substrate 20 </ b> A with the adhesive layer 60.

接着層60は、接着層30と同様に、フレキシブル基板20Aとフレキシブル基板50との間の、方向Sの両端部2に介在される。接着層60には、ポリイミド樹脂、エポキシ樹脂等の樹脂材料が用いられる。接着層30及び接着層60には、同種の材料が用いられてもよいし、異種の材料が用いられてもよい。   Similar to the adhesive layer 30, the adhesive layer 60 is interposed at both end portions 2 in the direction S between the flexible substrate 20 </ b> A and the flexible substrate 50. A resin material such as a polyimide resin or an epoxy resin is used for the adhesive layer 60. For the adhesive layer 30 and the adhesive layer 60, the same kind of material may be used, or different kinds of materials may be used.

フレキシブル基板20Aには、ベース層21の一方の面21a上の配線22として信号配線22aが設けられ、他方の面21b上の配線23としてGND配線23aが設けられる。信号配線22a及びGND配線23aはそれぞれ、カバーレイ層24及びカバーレイ層25で覆われる。フレキシブル基板20Aの信号配線22a上には、ACカップリング用のチップコンデンサ70が実装される。チップコンデンサ70の電極70a群にそれぞれ接続された端子70b群が、カバーレイ層24を貫通し、信号配線22a(分離された配線部22a−1と配線部22a−2)に接続される。   The flexible substrate 20A is provided with a signal wiring 22a as a wiring 22 on one surface 21a of the base layer 21, and a GND wiring 23a as a wiring 23 on the other surface 21b. The signal wiring 22a and the GND wiring 23a are covered with a coverlay layer 24 and a coverlay layer 25, respectively. An AC coupling chip capacitor 70 is mounted on the signal wiring 22a of the flexible substrate 20A. A group of terminals 70b respectively connected to the group of electrodes 70a of the chip capacitor 70 penetrates the coverlay layer 24 and is connected to the signal wiring 22a (separated wiring part 22a-1 and wiring part 22a-2).

フレキシブル基板50は、ベース層51と、ベース層51の一方の面51a及び他方の面51bにそれぞれ設けられた配線52及び配線53を有する。配線52及び配線53のうち、一方は信号配線とされ、他方はGND配線とされる。信号配線は、方向Sに延在するライン状のパターンとして設けられ、GND配線は、信号配線の配設領域に対応する領域を包含する面状のパターンとして設けられる。配線52及び配線53はそれぞれ、絶縁性のカバーレイ層54及びカバーレイ層55(保護層)で覆われる。   The flexible substrate 50 includes a base layer 51 and wirings 52 and 53 provided on one surface 51a and the other surface 51b of the base layer 51, respectively. One of the wiring 52 and the wiring 53 is a signal wiring, and the other is a GND wiring. The signal wiring is provided as a line pattern extending in the direction S, and the GND wiring is provided as a planar pattern including an area corresponding to the area where the signal wiring is provided. The wiring 52 and the wiring 53 are covered with an insulating coverlay layer 54 and a coverlay layer 55 (protective layer), respectively.

ベース層51には、各種絶縁材料、例えばポリイミド等の樹脂材料が用いられる。配線52及び配線53には、各種導体材料、例えばCu等の金属材料が用いられる。カバーレイ層54及びカバーレイ層55には、各種絶縁材料、例えばポリイミド等の樹脂材料が用いられる。   Various insulating materials, for example, resin materials such as polyimide are used for the base layer 51. For the wiring 52 and the wiring 53, various conductor materials, for example, metal materials such as Cu are used. For the coverlay layer 54 and the coverlay layer 55, various insulating materials, for example, resin materials such as polyimide are used.

フレキシブル基板20Aの信号配線22a上に実装されるチップコンデンサ70は、フレキシブル基板20Aとフレキシブル基板50との間の非接着部3に設けられる。チップコンデンサ70は、例えば、フレキシブル基板20と対向するフレキシブル基板50(そのカバーレイ層55)と離間自在に接触される。チップコンデンサ70は、フレキシブル基板50(そのカバーレイ層55)に、接着剤等で接着されて固定されてもよい。   The chip capacitor 70 mounted on the signal wiring 22 a of the flexible substrate 20 </ b> A is provided in the non-bonding portion 3 between the flexible substrate 20 </ b> A and the flexible substrate 50. For example, the chip capacitor 70 is in contact with the flexible substrate 50 (the cover lay layer 55) facing the flexible substrate 20 so as to be freely separated. The chip capacitor 70 may be fixed to the flexible substrate 50 (the cover lay layer 55) with an adhesive or the like.

回路基板1Aでは、フレキシブル基板10Aとフレキシブル基板20Aとの間が部分的に接着層30で接着され、フレキシブル基板20Aとフレキシブル基板50との間が部分的に接着層60で接着される。これにより、積層枚数が増えることによる回路基板1Aの柔軟性の喪失が抑えられる。   In the circuit board 1 </ b> A, the flexible board 10 </ b> A and the flexible board 20 </ b> A are partially bonded by the adhesive layer 30, and the flexible board 20 </ b> A and the flexible board 50 are partially bonded by the adhesive layer 60. Thereby, the loss of the flexibility of the circuit board 1A due to an increase in the number of stacked layers can be suppressed.

また、回路基板1Aでは、フレキシブル基板10Aとフレキシブル基板20Aとの間の非接着部3にチップコンデンサ40が介在され、フレキシブル基板10Aの信号配線12とフレキシブル基板20AのGND配線23aとの接近が抑えられる。更に、回路基板1Aでは、フレキシブル基板20Aとフレキシブル基板50との間の非接着部3にチップコンデンサ70が介在され、フレキシブル基板20Aの信号配線22aとフレキシブル基板50の配線53との接近が抑えられる。信号配線12とGND配線23aとの接近、信号配線22aと配線53との接近が抑えられることで、回路基板1Aの信号伝送特性の低下が抑えられる。   Further, in the circuit board 1A, the chip capacitor 40 is interposed in the non-bonding portion 3 between the flexible board 10A and the flexible board 20A, and the proximity of the signal wiring 12 of the flexible board 10A and the GND wiring 23a of the flexible board 20A is suppressed. It is done. Further, in the circuit board 1 </ b> A, the chip capacitor 70 is interposed in the non-bonding portion 3 between the flexible board 20 </ b> A and the flexible board 50, and the approach between the signal wiring 22 a of the flexible board 20 </ b> A and the wiring 53 of the flexible board 50 can be suppressed. . By suppressing the proximity between the signal wiring 12 and the GND wiring 23a and the proximity between the signal wiring 22a and the wiring 53, a decrease in the signal transmission characteristics of the circuit board 1A can be suppressed.

これにより、柔軟性を有し、且つ曲げられた時にも曲げられていない時と同等の高い信号伝送特性を安定して得ることのできる回路基板1Aが実現される。
フレキシブル基板の積層枚数が4枚以上(配線層数が7層又は8層以上)の回路基板も、上記回路基板1Aと同様に実現することができ、同様の効果を得ることができる。
As a result, the circuit board 1 </ b> A that has flexibility and can stably obtain high signal transmission characteristics equivalent to that when not bent is realized.
A circuit board having four or more flexible boards (7 or 8 wiring layers) can be realized in the same manner as the circuit board 1A, and the same effect can be obtained.

続いて、回路基板の形成方法の一例について説明する。
図10及び図11は第1の実施の形態に係る回路基板の形成方法の一例を示す図である。図10(A)〜図10(E)及び図11(A)及び図11(B)にはそれぞれ、第1の実施の形態に係る回路基板形成工程の要部断面を模式的に図示している。
Subsequently, an example of a method for forming a circuit board will be described.
10 and 11 are diagrams showing an example of a circuit board forming method according to the first embodiment. 10 (A) to 10 (E), FIG. 11 (A), and FIG. 11 (B) each schematically show a cross-section of the main part of the circuit board forming process according to the first embodiment. Yes.

図10(A)に示すような、ベース層11の両面11a,11bに導体層16を設けた基板10aが準備される。ベース層11には、ポリイミドや液晶ポリマー等の材料が用いられる。ベース層11の厚さは、例えば25μm〜100μmとされる。導体層16には、Cu箔等の材料が用いられる。導体層16の厚さは、例えば10μm〜35μmとされる。   As shown in FIG. 10A, a substrate 10a having a conductor layer 16 on both surfaces 11a and 11b of the base layer 11 is prepared. A material such as polyimide or liquid crystal polymer is used for the base layer 11. The thickness of the base layer 11 is, for example, 25 μm to 100 μm. A material such as a Cu foil is used for the conductor layer 16. The thickness of the conductor layer 16 is, for example, 10 μm to 35 μm.

次いで、基板10aの導体層16のパターニングが行われる。導体層16のパターニングには、フォトリソグラフィ技術及びエッチング技術が用いられる。導体層16のパターニングにより、ベース層11の一方の面11a上に、図10(B)に示すような方向Sに円坐する信号配線12(配線部12−1,12−2)が形成される。ベース層11の他方の面11b上には、導体層16のパターニングが行われずに、或いは導体層16のパターニングが行われて、GND配線13が形成される。尚、ベース層11の一方の面11a上には、信号配線12と共に、GND配線が形成されてもよく、ベース層11の他方の面11b上には、GND配線13と共に、信号配線が形成されてもよい。   Next, patterning of the conductor layer 16 of the substrate 10a is performed. For the patterning of the conductor layer 16, a photolithography technique and an etching technique are used. By patterning the conductor layer 16, the signal wiring 12 (wiring portions 12-1 and 12-2) sitting in the direction S as shown in FIG. 10B is formed on the one surface 11 a of the base layer 11. The On the other surface 11b of the base layer 11, the conductor layer 16 is not patterned, or the conductor layer 16 is patterned, and the GND wiring 13 is formed. A GND wiring may be formed together with the signal wiring 12 on one surface 11 a of the base layer 11, and a signal wiring may be formed along with the GND wiring 13 on the other surface 11 b of the base layer 11. May be.

次いで、図10(C)に示すように、ベース層11上に、信号配線12が覆われるようにカバーレイ層14が形成され、GND配線13が覆われるようにカバーレイ層15が形成される。カバーレイ層14及びカバーレイ層15には、ポリイミドやソルダーレジスト等の材料が用いられる。カバーレイ層14及びカバーレイ層15の材料には、感光性の材料が用いられてもよい。   Next, as shown in FIG. 10C, the coverlay layer 14 is formed on the base layer 11 so as to cover the signal wiring 12, and the coverlay layer 15 is formed so as to cover the GND wiring 13. . Materials such as polyimide and solder resist are used for the cover lay layer 14 and the cover lay layer 15. A photosensitive material may be used as the material of the coverlay layer 14 and the coverlay layer 15.

次いで、図10(D)に示すように、信号配線12を覆うカバーレイ層14のパターニングが行われ、チップコンデンサ40を接続するための、信号配線12に通じる開口部14aが形成される。カバーレイ層14の開口部14aは、フォトリソグラフィ技術及びエッチング技術が用いられて、或いはカバーレイ層14に感光性の材料が用いられている場合にはフォトリソグラフィ技術が用いられて、形成される。必要に応じ(例えば後述する導電性の接着層80との電気接続のために)、同様にしてGND配線13を覆うカバーレイ層15のパターニングが行われてもよい。   Next, as shown in FIG. 10D, the coverlay layer 14 that covers the signal wiring 12 is patterned to form an opening 14 a that connects the chip capacitor 40 to the signal wiring 12. The opening 14a of the cover lay layer 14 is formed using a photolithography technique and an etching technique, or using a photolithography technique when a photosensitive material is used for the cover lay layer 14. . If necessary (for example, for electrical connection with a conductive adhesive layer 80 described later), patterning of the coverlay layer 15 covering the GND wiring 13 may be similarly performed.

次いで、図10(E)に示すように、カバーレイ層14の開口部14aの信号配線12上に、チップコンデンサ40が実装される。例えば、半田ペースト等の導電性接合材料が用いられ、チップコンデンサ40の電極40a群が、それぞれ端子40b群(導電性接合材料)を介して、信号配線12の配線部12−1,12−2と電気的に接続される。   Next, as shown in FIG. 10E, the chip capacitor 40 is mounted on the signal wiring 12 in the opening 14 a of the coverlay layer 14. For example, a conductive bonding material such as a solder paste is used, and the electrode 40a group of the chip capacitor 40 is connected to the wiring portions 12-1 and 12-2 of the signal wiring 12 via the terminal 40b group (conductive bonding material), respectively. And electrically connected.

図10(A)〜図10(E)に示すような工程により、信号配線12上にチップコンデンサ40が実装されたフレキシブル基板10A(又はフレキシブル基板10)が形成される。   10A to 10E, the flexible substrate 10A (or the flexible substrate 10) on which the chip capacitor 40 is mounted on the signal wiring 12 is formed.

このようにして形成されたフレキシブル基板10Aが、上記のフレキシブル基板20(図6)又はフレキシブル基板20A(図9)といった、他のフレキシブル基板と接着される。フレキシブル基板20は、図10(A)〜図10(C)の例に従って形成することができる。フレキシブル基板20Aは、フレキシブル基板10Aと同様に、図10(A)〜図10(E)の例に従って形成することができる。   The flexible substrate 10A thus formed is bonded to another flexible substrate such as the flexible substrate 20 (FIG. 6) or the flexible substrate 20A (FIG. 9). The flexible substrate 20 can be formed according to the example of FIGS. 10 (A) to 10 (C). The flexible substrate 20A can be formed according to the example of FIGS. 10A to 10E, like the flexible substrate 10A.

ここでは、フレキシブル基板10Aがフレキシブル基板20Aと接着され、そのフレキシブル基板20Aがフレキシブル基板50と接着される回路基板1A(図9)を例にして、接着工程について更に説明する。   Here, the bonding process will be further described taking the circuit board 1A (FIG. 9) in which the flexible board 10A is bonded to the flexible board 20A and the flexible board 20A is bonded to the flexible board 50 as an example.

図11(A)に示すように、フレキシブル基板10Aとフレキシブル基板20Aとが、チップコンデンサ40及び接着層30を介して対向され、フレキシブル基板20Aとフレキシブル基板50とが、チップコンデンサ70及び接着層60を介して対向される。接着層30及び接着層60には、例えば予めパターニングされた熱硬化性の接着シートが用いられる。熱硬化前の接着シートは、チップコンデンサ40及びチップコンデンサ70の部品高さよりも少しだけ厚くなるようにしておくことが好ましい。   As shown in FIG. 11A, the flexible substrate 10A and the flexible substrate 20A are opposed to each other via the chip capacitor 40 and the adhesive layer 30, and the flexible substrate 20A and the flexible substrate 50 are connected to the chip capacitor 70 and the adhesive layer 60. It is opposed through. For the adhesive layer 30 and the adhesive layer 60, for example, a pre-patterned thermosetting adhesive sheet is used. The adhesive sheet before thermosetting is preferably made slightly thicker than the component height of the chip capacitor 40 and the chip capacitor 70.

次いで、接着シート(接着層30,60)が硬化する温度で加熱しながら加圧(熱圧着)する。これにより、図11(B)に示すように、フレキシブル基板10Aとフレキシブル基板20Aとが接着層30で接着され、フレキシブル基板20Aとフレキシブル基板50とが接着層60で接着される。接着シートの熱硬化により得られる接着層30及び接着層60はそれぞれ、チップコンデンサ40及びチップコンデンサ70の部品高さと同等か、部品高さよりも少しだけ薄くなるようにすることが好ましい。   Next, pressure (thermocompression bonding) is applied while heating at a temperature at which the adhesive sheet (adhesive layers 30, 60) is cured. Thus, as shown in FIG. 11B, the flexible substrate 10A and the flexible substrate 20A are bonded by the adhesive layer 30, and the flexible substrate 20A and the flexible substrate 50 are bonded by the adhesive layer 60. It is preferable that the adhesive layer 30 and the adhesive layer 60 obtained by thermal curing of the adhesive sheet are equal to or slightly thinner than the component height of the chip capacitor 40 and the chip capacitor 70, respectively.

図11(A)及び図11(B)に示すような工程により、上記図9に示したような回路基板1Aが得られる。
次に、第2の実施の形態について説明する。
The circuit board 1A as shown in FIG. 9 is obtained by the steps as shown in FIGS. 11A and 11B.
Next, a second embodiment will be described.

図12は第2の実施の形態に係る回路基板の一例を示す図である。図12(A)には、第2の実施の形態に係る回路基板の一例の要部平面を模式的に図示し、図12(B)には、第2の実施の形態に係る回路基板の一例の要部断面を模式的に図示している。図12(B)は、図12(A)のL3−L3断面模式図である。尚、図12(A)では便宜上、上層フレキシブル基板の、チップコンデンサ群の実装面側の要部を、点線で図示している。   FIG. 12 is a diagram illustrating an example of a circuit board according to the second embodiment. FIG. 12A schematically shows a principal plane of an example of the circuit board according to the second embodiment, and FIG. 12B shows the circuit board according to the second embodiment. An example of a cross section of a main part is schematically shown. FIG. 12B is a schematic cross-sectional view taken along line L3-L3 in FIG. In FIG. 12A, for the sake of convenience, the principal part of the upper layer flexible substrate on the mounting surface side of the chip capacitor group is shown by dotted lines.

図12(A)及び図12(B)に示す回路基板1Bは、平面視で、方向Sに延在する複数本(ここでは一例として4本)の信号配線12がベース層11上の方向Tに並設されたフレキシブル基板10Bを有する。フレキシブル基板10Bの信号配線12群、及び反対面側のGND配線13は、それぞれカバーレイ層14及びカバーレイ層15で覆われる。フレキシブル基板10Bの信号配線12群の上には、それぞれACカップリング用のチップコンデンサ40群(チップコンデンサ41,42,43,44)が実装される。各チップコンデンサ40の電極40a群が、カバーレイ層14を貫通する端子40b群を介して、各信号配線12と接続される。   The circuit board 1B shown in FIGS. 12A and 12B has a plurality of signal wirings 12 extending in the direction S (four examples here) in the direction T on the base layer 11 in plan view. The flexible substrate 10B is arranged side by side. The signal wiring 12 group of the flexible substrate 10 </ b> B and the GND wiring 13 on the opposite surface side are covered with a cover lay layer 14 and a cover lay layer 15, respectively. A group of AC coupling chip capacitors 40 (chip capacitors 41, 42, 43, 44) are mounted on the signal wiring 12 group of the flexible substrate 10B. A group of electrodes 40 a of each chip capacitor 40 is connected to each signal wiring 12 via a group of terminals 40 b penetrating the coverlay layer 14.

このようなフレキシブル基板10Bが、上記第1の実施の形態で述べた例に従い、チップコンデンサ40群が介在されるように、方向Sの両端部2に設けられる接着層30により、他のフレキシブル基板20B(フレキシブル基板20,20A等)と接着される。チップコンデンサ40群は、フレキシブル基板10Bと、それに対向して接着されるフレキシブル基板20Bとの間の非接着部3に設けられる。チップコンデンサ40群は、例えば、フレキシブル基板20B(そのカバーレイ層25)と離間自在に接触される。チップコンデンサ40群は、フレキシブル基板20B(そのカバーレイ層25)に、接着剤等で接着されて固定されてもよい。   In accordance with the example described in the first embodiment, such a flexible substrate 10B is provided with another flexible substrate by the adhesive layers 30 provided at both ends 2 in the direction S so that the group of chip capacitors 40 is interposed. It is bonded to 20B (flexible substrates 20, 20A, etc.). The group of chip capacitors 40 is provided in the non-bonding portion 3 between the flexible substrate 10B and the flexible substrate 20B bonded to face the flexible substrate 10B. The group of chip capacitors 40, for example, is in contact with the flexible substrate 20B (its coverlay layer 25) so as to be separable. The group of chip capacitors 40 may be fixed to the flexible substrate 20B (its coverlay layer 25) by bonding with an adhesive or the like.

フレキシブル基板10Bのチップコンデンサ40群は、例えば図12に示すように、平面視で、方向Sと直交する方向Tに一列で配列されるように、それぞれ信号配線12上に実装される。   For example, as illustrated in FIG. 12, the group of chip capacitors 40 of the flexible substrate 10 </ b> B is mounted on the signal wiring 12 so as to be arranged in a line in a direction T orthogonal to the direction S in plan view.

回路基板1Bのように、信号配線12群を有するフレキシブル基板10Bには、各信号配線12上にチップコンデンサ40を実装することができる。これにより、各信号配線12について、DC成分の除去、低周波帯のカットが可能な伝送線路が実現される。   Like the circuit board 1 </ b> B, the chip capacitor 40 can be mounted on each signal wiring 12 in the flexible substrate 10 </ b> B having the signal wiring 12 group. Thereby, a transmission line capable of removing a DC component and cutting a low frequency band is realized for each signal wiring 12.

図12には、チップコンデンサ40(41〜44)群が、方向Tに一列で配列されるように信号配線12群にそれぞれ実装される例を示したが、チップコンデンサ40群の配列は、この例に限定されるものではない。   FIG. 12 shows an example in which the chip capacitor 40 (41 to 44) group is mounted on the signal wiring 12 group so as to be arranged in a line in the direction T. It is not limited to examples.

図13は第2の実施の形態に係る回路基板の別例を示す図である。図13(A)には、第2の実施の形態に係る回路基板の別例の要部平面を模式的に図示し、図13(B)には、第2の実施の形態に係る回路基板の別例の要部断面を模式的に図示している。図13(B)は、図13(A)のL4−L4断面模式図である。尚、図13(A)では便宜上、上層フレキシブル基板の、チップコンデンサ群の実装面側の要部を、点線で図示している。図13(B)では便宜上、L4−L4断面位置のチップコンデンサ以外のチップコンデンサを、点線で図示している。   FIG. 13 is a diagram illustrating another example of the circuit board according to the second embodiment. FIG. 13A schematically shows a main part plane of another example of the circuit board according to the second embodiment, and FIG. 13B shows a circuit board according to the second embodiment. The cross section of the principal part of another example of is schematically shown. FIG. 13B is a schematic cross-sectional view taken along line L4-L4 of FIG. In FIG. 13A, for the sake of convenience, the main part of the upper flexible substrate on the mounting surface side of the chip capacitor group is shown by dotted lines. In FIG. 13B, for convenience, chip capacitors other than the chip capacitor at the L4-L4 cross-sectional position are illustrated by dotted lines.

図13(A)及び図13(B)に示す回路基板1Cのフレキシブル基板10Cは、チップコンデンサ40(41〜44)群が、方向Sに延在する信号配線12群の上にそれぞれ、互いに方向Sに位置をずらして実装されている。回路基板1Cのフレキシブル基板10Cは、このような点で、上記回路基板1Bのフレキシブル基板10Bと相違する。このようなフレキシブル基板10Cが、チップコンデンサ40群が介在されるように、方向Sの両端部2に設けられる接着層30により、他のフレキシブル基板20C(フレキシブル基板20,20A等)と接着される。   The flexible substrate 10C of the circuit board 1C shown in FIGS. 13A and 13B is configured so that the chip capacitor 40 (41 to 44) group is directed to the signal wiring 12 group extending in the direction S. It is mounted with the position shifted to S. The flexible board 10C of the circuit board 1C is different from the flexible board 10B of the circuit board 1B in this respect. Such a flexible substrate 10C is bonded to another flexible substrate 20C (flexible substrates 20, 20A, etc.) by the adhesive layers 30 provided at both ends 2 in the direction S so that the group of chip capacitors 40 is interposed. .

図13(A)及び図13(B)に示すように、チップコンデンサ40(41〜44)群は、互いに方向Sに位置をずらした配列としてもよい。このように配列されたチップコンデンサ40群によっても、各信号配線12について、DC成分の除去、低周波帯のカットが可能な伝送線路が実現される。   As shown in FIGS. 13A and 13B, the group of chip capacitors 40 (41 to 44) may be arranged with their positions shifted in the direction S from each other. The chip capacitors 40 arranged in this way also realize a transmission line capable of removing a DC component and cutting a low frequency band for each signal wiring 12.

また、図13(A)及び図13(B)に示すようなチップコンデンサ40群の配列によれば、信号配線12群のピッチの増大や本数の削減、回路基板1Cの幅の増大が抑えられる。   Further, according to the arrangement of the chip capacitor 40 group as shown in FIGS. 13A and 13B, an increase in the pitch and the number of the signal wirings 12 group and an increase in the width of the circuit board 1C can be suppressed. .

例えば上記図12に示す回路基板1Bのように、チップコンデンサ40群を、方向Tに一列で配列されるように信号配線12群に実装する場合、用いるチップコンデンサ40群の幅によっては、隣接するチップコンデンサ40同士が干渉することも起こり得る。その場合、隣接するチップコンデンサ40同士の干渉を避けるため、信号配線12群のピッチを広げると、回路基板1Bの信号配線12群の本数を削減したり、信号配線12群の本数を維持するために回路基板1Bの幅を広げたりすることが必要になり得る。即ち、回路基板1Bの伝送線路数の減少や、回路基板1Bの大型化が生じる可能性がある。   For example, as in the case of the circuit board 1B shown in FIG. 12, when the chip capacitors 40 are mounted on the signal wirings 12 so as to be arranged in a line in the direction T, they are adjacent to each other depending on the width of the chip capacitors 40 to be used. It is possible that the chip capacitors 40 interfere with each other. In this case, in order to avoid interference between adjacent chip capacitors 40, the number of the signal wirings 12 group on the circuit board 1B can be reduced or the number of the signal wirings 12 group can be maintained by increasing the pitch of the signal wirings 12 group. It may be necessary to increase the width of the circuit board 1B. That is, there is a possibility that the number of transmission lines on the circuit board 1B is reduced and the circuit board 1B is enlarged.

これに対し、図13(A)及び図13(B)に示すようなチップコンデンサ40群の配列によれば、方向Tに一列に配列すると干渉するようなサイズのチップコンデンサ40群を用いる場合でも、それらの互いの実装位置を方向Sにずらすことで、干渉が避けられる。そのため、チップコンデンサ40群の実装のために信号配線12群のピッチを広げることが不要になり、ピッチを広げることで生じ得る信号配線12群の本数の削減や、回路基板1Cの幅の増大が抑えられる。   On the other hand, according to the arrangement of the chip capacitors 40 as shown in FIGS. 13A and 13B, even when the chip capacitors 40 having such a size as to interfere when arranged in a line in the direction T are used. By shifting their mounting positions in the direction S, interference can be avoided. Therefore, it is not necessary to increase the pitch of the signal wirings 12 group for mounting the chip capacitors 40 group, and the number of signal wirings 12 groups that can be generated by increasing the pitch and the width of the circuit board 1C are increased. It can be suppressed.

また、図14は第2の実施の形態に係る回路基板の更に別例を示す図である。図14には、第2の実施の形態に係る回路基板の別例の要部断面を模式的に図示している。図14では便宜上、断面位置のチップコンデンサ以外のチップコンデンサを点線で図示している。   FIG. 14 is a diagram showing still another example of the circuit board according to the second embodiment. FIG. 14 schematically shows a cross-section of the main part of another example of the circuit board according to the second embodiment. In FIG. 14, for convenience, chip capacitors other than the chip capacitor at the cross-sectional position are shown by dotted lines.

図14に示す回路基板1Dは、フレキシブル基板10D及びフレキシブル基板20D、並びにフレキシブル基板50を含む。
フレキシブル基板10Dは、上記フレキシブル基板10Cと同様の構成を有し、方向Sに延在する信号配線12群と、各々の上に方向Sに位置をずらして実装されたチップコンデンサ40(41〜44)群とを含む。
A circuit board 1D illustrated in FIG. 14 includes a flexible board 10D, a flexible board 20D, and a flexible board 50.
The flexible substrate 10D has a configuration similar to that of the flexible substrate 10C, and includes a group of signal wires 12 extending in the direction S and a chip capacitor 40 (41 to 44) mounted on each of the signal capacitors 12 while being displaced in the direction S. ) Group.

フレキシブル基板20Dは、ベース層21上の方向Sに延在する信号配線22a群(図14では断面位置の1本のみを図示)と、各々の上に方向Sに位置をずらして実装されたチップコンデンサ70群(チップコンデンサ71,72,73,74)とを含む。信号配線22a群(配線22)、及び反対面側のGND配線23a(配線23)は、それぞれカバーレイ層24及びカバーレイ層25で覆われる。各チップコンデンサ70の電極70a群が、カバーレイ層24を貫通する端子70b群を介して、各信号配線22aと接続される。   The flexible substrate 20D includes a group of signal wirings 22a extending in the direction S on the base layer 21 (only one of the cross-sectional positions is shown in FIG. 14), and a chip mounted on each of the signal lines 22a while being shifted in the direction S. And a group of capacitors 70 (chip capacitors 71, 72, 73, 74). The signal wiring 22a group (wiring 22) and the GND wiring 23a (wiring 23) on the opposite surface side are covered with a cover lay layer 24 and a cover lay layer 25, respectively. A group of electrodes 70 a of each chip capacitor 70 is connected to each signal wiring 22 a via a group of terminals 70 b that penetrate the coverlay layer 24.

フレキシブル基板10Dは、チップコンデンサ40(41〜44)群が介在されるように、方向Sの両端部2に設けられる接着層30でフレキシブル基板20Dと接着される。フレキシブル基板20Dは、チップコンデンサ70(71〜74)群が介在されるように、方向Sの両端部2に設けられる接着層60でフレキシブル基板50と接着される。   The flexible substrate 10D is bonded to the flexible substrate 20D with an adhesive layer 30 provided at both ends 2 in the direction S so that the group of chip capacitors 40 (41 to 44) is interposed. The flexible substrate 20D is bonded to the flexible substrate 50 with an adhesive layer 60 provided at both ends 2 in the direction S so that the group of chip capacitors 70 (71 to 74) is interposed.

チップコンデンサ40群は、例えば、フレキシブル基板20D(そのカバーレイ層25)と離間自在に接触される。チップコンデンサ40群は、フレキシブル基板20D(そのカバーレイ層25)に、接着剤等で接着されて固定されてもよい。また、チップコンデンサ70群は、例えば、フレキシブル基板50(そのカバーレイ層55)と離間自在に接触される。チップコンデンサ70群は、フレキシブル基板50(そのカバーレイ層55)に、接着剤等で接着されて固定されてもよい。   The group of chip capacitors 40 is, for example, in contact with the flexible substrate 20D (its coverlay layer 25) so as to be separable. The group of chip capacitors 40 may be fixed by being bonded to the flexible substrate 20D (its coverlay layer 25) with an adhesive or the like. Further, the group of chip capacitors 70 is, for example, in contact with the flexible substrate 50 (the cover lay layer 55) so as to be separable. The group of chip capacitors 70 may be fixed to the flexible substrate 50 (the cover lay layer 55) by bonding with an adhesive or the like.

図14に示す回路基板1Dでは、フレキシブル基板10Dとフレキシブル基板20Dとの間に介在されるチップコンデンサ40群の実装位置が、互いに方向Sにずらされる。更に、フレキシブル基板20Dとフレキシブル基板50との間に介在されるチップコンデンサ70群の実装位置が、互いに方向Sにずらされる。この場合、フレキシブル基板20Dとフレキシブル基板50との間のチップコンデンサ70群の実装位置は、図14に示すように、フレキシブル基板10Dとフレキシブル基板20Dとの間のチップコンデンサ40群の実装位置に対して、方向Sにずらされてよい。   In the circuit board 1D shown in FIG. 14, the mounting positions of the group of chip capacitors 40 interposed between the flexible board 10D and the flexible board 20D are shifted in the direction S with respect to each other. Further, the mounting positions of the chip capacitors 70 interposed between the flexible substrate 20D and the flexible substrate 50 are shifted in the direction S with respect to each other. In this case, the mounting position of the chip capacitors 70 between the flexible substrate 20D and the flexible substrate 50 is as shown in FIG. 14 with respect to the mounting position of the chip capacitors 40 between the flexible substrate 10D and the flexible substrate 20D. And may be shifted in the direction S.

このようにして、積層枚数が3枚の回路基板1Dを実現することもできる。積層枚数が4枚以上の回路基板も、上記回路基板1Dと同様に実現することができる。
次に、第3の実施の形態について説明する。
In this way, a circuit board 1D having three stacked sheets can be realized. A circuit board having four or more stacked layers can also be realized in the same manner as the circuit board 1D.
Next, a third embodiment will be described.

図15は第3の実施の形態に係る回路基板の一例を示す図である。図15には、第3の実施の形態に係る回路基板の一例の要部平面を模式的に図示している。
図15に示す回路基板1Eは、信号配線12上にチップコンデンサ40が実装されたフレキシブル基板10Eと、信号配線22a(配線22)上にチップコンデンサ70が実装されたフレキシブル基板20Eとを含む。フレキシブル基板10Eの信号配線12は、ベース層11の面11a上に設けられ、信号配線12、及び反対の面11b上のGND配線13は、それぞれカバーレイ層14及びカバーレイ層15で覆われる。フレキシブル基板20Eの信号配線22aは、ベース層21の面21a上に設けられ、信号配線22a、及び反対の面21b上のGND配線23aは、それぞれカバーレイ層24及びカバーレイ層25で覆われる。
FIG. 15 is a diagram illustrating an example of a circuit board according to the third embodiment. FIG. 15 schematically shows a principal plane of an example of a circuit board according to the third embodiment.
A circuit board 1E shown in FIG. 15 includes a flexible board 10E on which the chip capacitor 40 is mounted on the signal wiring 12, and a flexible board 20E on which the chip capacitor 70 is mounted on the signal wiring 22a (wiring 22). The signal wiring 12 of the flexible substrate 10E is provided on the surface 11a of the base layer 11, and the signal wiring 12 and the GND wiring 13 on the opposite surface 11b are covered with the coverlay layer 14 and the coverlay layer 15, respectively. The signal wiring 22a of the flexible substrate 20E is provided on the surface 21a of the base layer 21, and the signal wiring 22a and the GND wiring 23a on the opposite surface 21b are covered with the coverlay layer 24 and the coverlay layer 25, respectively.

回路基板1Eでは、フレキシブル基板10Eのチップコンデンサ40の実装面側と、フレキシブル基板20Eのチップコンデンサ70の実装面側とが対向される。フレキシブル基板10Eとフレキシブル基板20Eとは、互いのチップコンデンサ40とチップコンデンサ70とが介在されるように、方向Sの両端部2に設けられる接着層30で接着される。   In the circuit board 1E, the mounting surface side of the chip capacitor 40 of the flexible substrate 10E faces the mounting surface side of the chip capacitor 70 of the flexible substrate 20E. The flexible substrate 10E and the flexible substrate 20E are bonded to each other with an adhesive layer 30 provided at both ends 2 in the direction S so that the chip capacitor 40 and the chip capacitor 70 are interposed.

チップコンデンサ40は、例えば、フレキシブル基板20E(そのカバーレイ層24)と離間自在に接触される。チップコンデンサ40は、フレキシブル基板20E(そのカバーレイ層24)に、接着剤等で接着されて固定されてもよい。また、チップコンデンサ70は、例えば、フレキシブル基板10E(そのカバーレイ層14)と離間自在に接触される。チップコンデンサ70は、フレキシブル基板10E(そのカバーレイ層14)に、接着剤等で接着されて固定されてもよい。   The chip capacitor 40 is, for example, in contact with the flexible substrate 20E (its coverlay layer 24) so as to be separable. The chip capacitor 40 may be fixed to the flexible substrate 20E (its coverlay layer 24) by bonding with an adhesive or the like. Further, the chip capacitor 70 is in contact with the flexible substrate 10E (its coverlay layer 14), for example, so as to be separable. The chip capacitor 70 may be fixed by being adhered to the flexible substrate 10E (its coverlay layer 14) with an adhesive or the like.

回路基板1Eでは、フレキシブル基板10Eとフレキシブル基板20Eとが、接着層30で部分的に接着されて積層されるため、積層による回路基板1Eの柔軟性の喪失が抑えられる。   In the circuit board 1E, since the flexible board 10E and the flexible board 20E are partially bonded and laminated by the adhesive layer 30, the loss of flexibility of the circuit board 1E due to the lamination can be suppressed.

また、回路基板1Eでは、チップコンデンサ40及びチップコンデンサ70により、フレキシブル基板10Eの信号配線12及びフレキシブル基板20Eの信号配線22aについて、DC成分の除去、低周波帯のカットが可能な伝送線路が実現される。回路基板1Eでは、チップコンデンサ40及びチップコンデンサ70により、曲げられた時のフレキシブル基板10Eの信号配線12とフレキシブル基板20Eの信号配線22aとの接近によるクロストークが抑えられ、それに起因した信号伝送特性の低下が抑えられる。   In the circuit board 1E, the chip capacitor 40 and the chip capacitor 70 realize a transmission line capable of removing a DC component and cutting a low frequency band for the signal wiring 12 of the flexible board 10E and the signal wiring 22a of the flexible board 20E. Is done. In the circuit board 1E, the chip capacitor 40 and the chip capacitor 70 suppress crosstalk due to the proximity of the signal wiring 12 of the flexible board 10E and the signal wiring 22a of the flexible board 20E when bent, and the signal transmission characteristics resulting therefrom. Can be prevented from decreasing.

柔軟性を有し、且つ曲げられた時にも曲げられていない時と同等の高い信号伝送特性を安定して得ることのできる回路基板1Eが実現される。
この回路基板1Eの例に従い、信号配線群の上にそれぞれチップコンデンサ群が実装されたフレキシブル基板同士を接着、積層することもできる。
A circuit board 1E that is flexible and can stably obtain high signal transmission characteristics equivalent to that when it is not bent is realized.
According to the example of the circuit board 1E, flexible substrates each having a chip capacitor group mounted on the signal wiring group can be bonded and laminated.

例えば、上記図12で述べたような、チップコンデンサ群を、信号配線群の延在方向と直交する方向に一列で配列するフレキシブル基板同士を、それらのチップコンデンサ群の実装面側同士を対向させ、端部を接着する。この場合は、両フレキシブル基板の、互いのチップコンデンサ群の実装位置(列)を、信号配線群の延在方向にずらす。   For example, as described in FIG. 12 above, the flexible substrates in which the chip capacitor groups are arranged in a row in a direction orthogonal to the extending direction of the signal wiring groups are arranged so that the mounting surfaces of these chip capacitor groups face each other. Glue the ends. In this case, the mounting positions (rows) of the chip capacitor groups on both flexible boards are shifted in the extending direction of the signal wiring group.

また、上記図13及び図14で述べたような、チップコンデンサ群を、信号配線群の延在方向にずらして配列するフレキシブル基板同士を、それらのチップコンデンサ群の実装面側同士を対向させ、端部を接着する。この場合は、一方のフレキシブル基板のチップコンデンサ群の実装位置に対して、他方のフレキシブル基板のチップコンデンサ群の実装位置を、信号配線群の延在方向にずらす。   Further, as described in FIG. 13 and FIG. 14 above, the flexible substrates in which the chip capacitor groups are arranged while being shifted in the extending direction of the signal wiring groups are arranged so that the mounting surface sides of these chip capacitor groups face each other. Glue the ends. In this case, the mounting position of the chip capacitor group on the other flexible substrate is shifted in the extending direction of the signal wiring group with respect to the mounting position of the chip capacitor group on one flexible substrate.

次に、第4の実施の形態について説明する。
図16は第4の実施の形態に係る回路基板の一例を示す図である。図16(A)には、第4の実施の形態に係る回路基板の一例の要部側面を模式的に図示し、図16(B)には、第4の実施の形態に係る回路基板の一例の要部断面を模式的に図示している。図16(B)は、図16(A)のL5−L5断面模式図である。
Next, a fourth embodiment will be described.
FIG. 16 is a diagram illustrating an example of a circuit board according to the fourth embodiment. FIG. 16A schematically illustrates a side surface of an example of the circuit board according to the fourth embodiment, and FIG. 16B illustrates the circuit board according to the fourth embodiment. An example of a cross section of a main part is schematically shown. FIG. 16B is a schematic cross-sectional view taken along line L5-L5 in FIG.

図16(A)及び図16(B)に示す回路基板1Fは、フレキシブル基板10Fとフレキシブル基板20Fとが、方向Sの両端部2を接着層30で接着され、方向Tの両端部4を接着層80で接着された構成を有する。ここで、フレキシブル基板10Fには、上記フレキシブル基板10C,10Dのようなもののほか、上記フレキシブル基板10,10A,10B,10Eのようなものが用いられてよい。フレキシブル基板20Fには、上記フレキシブル基板20,20A,20B,20C,20D,20Eのようなものが用いられてよい。   In the circuit board 1F shown in FIGS. 16A and 16B, the flexible substrate 10F and the flexible substrate 20F are bonded to each other with the adhesive layer 30 at both ends 2 in the direction S and bonded to both ends 4 in the direction T. The structure is bonded with the layer 80. Here, in addition to the flexible substrates 10C and 10D, the flexible substrates 10F, 10A, 10B, and 10E may be used as the flexible substrate 10F. As the flexible substrate 20F, the flexible substrates 20, 20A, 20B, 20C, 20D, and 20E may be used.

図16(A)及び図16(B)に示す回路基板1Fにおいて、方向Sの両端部2の接着層30には、絶縁性材料が用いられ、方向Tの両端部4の接着層80には、導電性材料が用いられる。接着層80の導電性材料としては、導電性フィルムや導電性ペースト(例えば銀(Ag)ペースト)等、絶縁性樹脂に導電性フィラーを含有させたものを用いることができる。   In the circuit board 1F shown in FIG. 16A and FIG. 16B, an insulating material is used for the adhesive layers 30 at both ends 2 in the direction S, and the adhesive layers 80 at both ends 4 in the direction T A conductive material is used. As the conductive material of the adhesive layer 80, a conductive film, a conductive paste (for example, silver (Ag) paste), or the like that includes an insulating resin containing a conductive filler can be used.

導電性材料が用いられた接着層80は、図16(A)及び図16(B)に示すように、各端部4に沿って方向Sに連続して延在された連続壁として設けられる。接着層80は、フレキシブル基板20F及びフレキシブル基板10Fの少なくとも一方に設けられる、GND電位とされる導体部と電気的に接続される。   The adhesive layer 80 using the conductive material is provided as a continuous wall continuously extending in the direction S along each end portion 4 as shown in FIGS. . The adhesive layer 80 is electrically connected to a conductor portion having a GND potential, which is provided on at least one of the flexible substrate 20F and the flexible substrate 10F.

回路基板1Fでは、方向S、即ち信号配線12の延在方向に連続壁として設けられ、GND接続される導電性の接着層80が、電磁シールド機能を発揮する。このような接着層80により、回路基板1Fへの電磁波の入射、回路基板1Fからの電磁波の放射が抑えられ、回路基板1Fの信号伝送の特性劣化、回路基板1Fの周辺に配置される他の電子部品の特性劣化が抑えられる。   In the circuit board 1F, the conductive adhesive layer 80 that is provided as a continuous wall in the direction S, that is, the extending direction of the signal wiring 12, and is GND-connected exhibits an electromagnetic shielding function. Such an adhesive layer 80 suppresses the incidence of electromagnetic waves to the circuit board 1F and the radiation of electromagnetic waves from the circuit board 1F, deterioration of signal transmission characteristics of the circuit board 1F, and other arrangements around the circuit board 1F. Deterioration of characteristics of electronic parts can be suppressed.

図17は第4の実施の形態に係る回路基板の形成方法の一例を示す図である。図17(A)及び図17(B)にはそれぞれ、第4の実施の形態に係る回路基板形成工程の要部側面を模式的に図示している。   FIG. 17 is a diagram illustrating an example of a method of forming a circuit board according to the fourth embodiment. FIG. 17A and FIG. 17B schematically show the main part side surface of the circuit board forming step according to the fourth embodiment.

上記図10(A)〜図10(E)で述べたような方法の例に従って準備されたフレキシブル基板10Fとフレキシブル基板20Fとを、図17(A)に示すように、チップコンデンサ40、接着層30及び接着層80を介して、対向させる。ここで、接着層30には、所定の形状とした絶縁性接着シートを用いることができる。接着層80には、所定の形状とした導電性フィルムを用いることができる。チップコンデンサ40と、例えばこのような接着層30及び接着層80とを介して、フレキシブル基板10Fとフレキシブル基板20Fとを熱圧着することで、接着層30及び接着層80を硬化し、図17(B)に示すような回路基板1Fを得る。   The flexible substrate 10F and the flexible substrate 20F prepared according to the example of the method as described in FIG. 10A to FIG. 10E are connected to the chip capacitor 40 and the adhesive layer as shown in FIG. 30 and the adhesive layer 80. Here, an insulating adhesive sheet having a predetermined shape can be used for the adhesive layer 30. A conductive film having a predetermined shape can be used for the adhesive layer 80. The flexible substrate 10F and the flexible substrate 20F are thermocompression bonded via the chip capacitor 40 and, for example, such an adhesive layer 30 and the adhesive layer 80, thereby curing the adhesive layer 30 and the adhesive layer 80, and FIG. A circuit board 1F as shown in B) is obtained.

接着層80に導電性ペーストを用いる場合には、ディスペンサ等を用いた滴下法によって導電性ペーストを端部4に沿って配置し、フレキシブル基板10Fとフレキシブル基板20Fとを熱圧着する。これにより、接着層30及び接着層80を硬化し、図17(B)に示すような回路基板1Fを得る。   When a conductive paste is used for the adhesive layer 80, the conductive paste is disposed along the end portion 4 by a dropping method using a dispenser or the like, and the flexible substrate 10F and the flexible substrate 20F are thermocompression bonded. As a result, the adhesive layer 30 and the adhesive layer 80 are cured to obtain a circuit board 1F as shown in FIG.

接着層80をGND接続するためには、予め上記図10(D)の工程の例に従い、カバーレイ層14及びカバーレイ層25の少なくとも一方のパターニングが行われ、GND電位とされる導体層が露出される。カバーレイ層14又はカバーレイ層25から露出させる導体層は、例えば、上記のような接着層30及び接着層80による接着後の回路基板1Fに対する孔開け(ドリル加工やエッチング等)とメッキにより、反対面側の導体層と電気的に接続してもよい。このような手法が用いられ、回路基板1Fにおける接着層80のGND接続が実現される。   In order to connect the adhesive layer 80 to the GND, at least one of the cover lay layer 14 and the cover lay layer 25 is patterned in advance according to the example of the process of FIG. Exposed. The conductor layer exposed from the cover lay layer 14 or the cover lay layer 25 is formed by, for example, drilling (drilling or etching) and plating the circuit board 1F after being bonded by the adhesive layer 30 and the adhesive layer 80 as described above, and plating. You may electrically connect with the conductor layer of the opposite surface side. Such a technique is used to realize the GND connection of the adhesive layer 80 on the circuit board 1F.

接着層80による電磁シールドは、次の図18に示すような回路基板1Gでも実現することができる。
図18は第4の実施の形態に係る回路基板の別例を示す図である。図18(A)には、第4の実施の形態に係る回路基板の別例の要部側面を模式的に図示し、図18(B)には、第4の実施の形態に係る回路基板の別例の要部断面を模式的に図示している。図18(B)は、図18(A)のL6−L6断面模式図である。
The electromagnetic shield by the adhesive layer 80 can also be realized by a circuit board 1G as shown in FIG.
FIG. 18 is a diagram illustrating another example of the circuit board according to the fourth embodiment. FIG. 18A schematically shows a side surface of a main part of another example of the circuit board according to the fourth embodiment, and FIG. 18B shows a circuit board according to the fourth embodiment. The cross section of the principal part of another example of is schematically shown. FIG. 18B is a schematic cross-sectional view taken along the line L6-L6 of FIG.

図18(A)及び図18(B)に示す回路基板1Gは、フレキシブル基板10F及びフレキシブル基板20Fの両端部4を接着する接着層80が、方向Tに点在されたポスト壁として設けられている点で、上記回路基板1Fと相違する。接着層80は、フレキシブル基板20F及びフレキシブル基板10Fの少なくとも一方に設けられる、GND電位とされる導体部と電気的に接続される。方向S、即ち信号配線12の延在方向にポスト壁として設けられ、GND接続される導電性の接着層80によっても、電磁シールド機能が発揮され、回路基板1Gの信号伝送の特性劣化、回路基板1Fの周辺に配置される他の電子部品の特性劣化が抑えられる。   The circuit board 1G shown in FIG. 18A and FIG. 18B is provided with the adhesive layer 80 that adheres both ends 4 of the flexible substrate 10F and the flexible substrate 20F as post walls dotted in the direction T. This is different from the circuit board 1F. The adhesive layer 80 is electrically connected to a conductor portion having a GND potential, which is provided on at least one of the flexible substrate 20F and the flexible substrate 10F. A conductive adhesive layer 80 provided as a post wall in the direction S, that is, in the extending direction of the signal wiring 12 and connected to the GND, also exhibits an electromagnetic shielding function, and deteriorates signal transmission characteristics of the circuit board 1G. The characteristic deterioration of other electronic components arranged around 1F is suppressed.

図19は第4の実施の形態に係る回路基板の形成方法の別例を示す図である。図19(A)及び図19(B)にはそれぞれ、第4の実施の形態に係る回路基板形成工程の要部側面を模式的に図示している。   FIG. 19 is a diagram showing another example of a method for forming a circuit board according to the fourth embodiment. FIG. 19A and FIG. 19B each schematically show the side surface of the main part of the circuit board forming step according to the fourth embodiment.

上記図10(A)〜図10(E)で述べたような方法の例に従って準備されたフレキシブル基板10Fとフレキシブル基板20Fとを、図19(A)に示すように、チップコンデンサ40、接着層30及び接着層80を介して、対向させる。接着層30には、所定の形状とした絶縁性接着シートを用いる。回路基板1Gの形成では、例えばディスペンサ等を用いた滴下法により、図19(A)に示すような所定の位置に、接着層80として導電性ペーストを配置する。そして、フレキシブル基板10Fとフレキシブル基板20Fとを熱圧着することにより、接着層30及び接着層80を硬化し、図19(B)に示すような回路基板1Gを得る。   The flexible substrate 10F and the flexible substrate 20F prepared according to the example of the method as described in FIG. 10A to FIG. 10E are replaced with a chip capacitor 40, an adhesive layer as shown in FIG. 30 and the adhesive layer 80. For the adhesive layer 30, an insulating adhesive sheet having a predetermined shape is used. In the formation of the circuit board 1G, a conductive paste is disposed as the adhesive layer 80 at a predetermined position as shown in FIG. 19A, for example, by a dropping method using a dispenser or the like. Then, the adhesive layer 30 and the adhesive layer 80 are cured by thermocompression bonding of the flexible substrate 10F and the flexible substrate 20F to obtain a circuit substrate 1G as shown in FIG.

接着層80をGND接続するためには、予め上記図10(D)の工程の例に従い、カバーレイ層14及びカバーレイ層25の少なくとも一方のパターニングが行われ、GND電位とされる導体層が露出される。カバーレイ層14又はカバーレイ層25から露出させる導体層は、例えば、上記のような接着層30及び接着層80による接着後の回路基板1Gに対する孔開け(ドリル加工やエッチング等)とメッキにより、反対面側の導体層と電気的に接続してもよい。このような手法が用いられ、回路基板1Gにおける接着層80のGND接続が実現される。   In order to connect the adhesive layer 80 to the GND, at least one of the cover lay layer 14 and the cover lay layer 25 is patterned in advance according to the example of the process of FIG. Exposed. The conductor layer exposed from the cover lay layer 14 or the cover lay layer 25 is formed by, for example, drilling (drilling or etching) and plating the circuit board 1G after being bonded by the adhesive layer 30 and the adhesive layer 80 as described above. You may electrically connect with the conductor layer of the opposite surface side. Such a technique is used to realize the GND connection of the adhesive layer 80 in the circuit board 1G.

尚、この第4の実施の形態で述べたような、方向Sと直交する方向Tの端部4に設ける連続壁又はポスト壁の接着層80は、上記第1〜第3の実施の形態で述べた回路基板1,1A,1B,1C,1D,1E等にも同様に適用可能である。   As described in the fourth embodiment, the continuous wall or post wall adhesive layer 80 provided at the end 4 in the direction T perpendicular to the direction S is the same as that in the first to third embodiments. The circuit board 1, 1A, 1B, 1C, 1D, 1E described above can be similarly applied.

次に、第5の実施の形態について説明する。
上記第1〜第4の実施の形態で述べたような回路基板1,1A,1B,1C,1D,1E,1F,1G等は、電子部品間の信号伝送に用いることができる。
Next, a fifth embodiment will be described.
The circuit boards 1, 1A, 1B, 1C, 1D, 1E, 1F, 1G and the like as described in the first to fourth embodiments can be used for signal transmission between electronic components.

図20は第5の実施の形態に係る電子装置の一例を示す図である。図20には、第5の実施の形態に係る電子装置の一例の要部断面を模式的に図示している。
図20に示す電子装置100は、電子部品110及び電子部品120、並びにそれらを電気的に接続する回路基板、一例として上記第1の実施の形態で述べた回路基板1を含む。
FIG. 20 is a diagram illustrating an example of an electronic apparatus according to the fifth embodiment. FIG. 20 schematically illustrates a cross-section of an essential part of an example of an electronic apparatus according to the fifth embodiment.
An electronic device 100 shown in FIG. 20 includes an electronic component 110 and an electronic component 120, and a circuit board that electrically connects them, for example, the circuit board 1 described in the first embodiment.

電子部品110は、マザーボード111(回路基板)と、マザーボード111上に実装されたIC(Integrated Circuit)等の半導体チップ112(半導体素子)及びコネクタ113とを含む。マザーボード111は、信号線111a(SIG)及びGND線111b(GND)を有する。信号線111aは、半導体チップ112の半田バンプやCuピラー等の信号端子112aと、コネクタ113の信号端子113aとに接続される。GND線111bは、半導体チップ112のGND端子112bと、コネクタ113のGND端子113bとに接続される。   The electronic component 110 includes a mother board 111 (circuit board), a semiconductor chip 112 (semiconductor element) such as an IC (Integrated Circuit) mounted on the mother board 111, and a connector 113. The mother board 111 includes a signal line 111a (SIG) and a GND line 111b (GND). The signal line 111 a is connected to a signal terminal 112 a such as a solder bump or Cu pillar of the semiconductor chip 112 and a signal terminal 113 a of the connector 113. The GND line 111b is connected to the GND terminal 112b of the semiconductor chip 112 and the GND terminal 113b of the connector 113.

電子部品120も同様に、マザーボード121(回路基板)と、マザーボード121上に実装されたIC等の半導体チップ122(半導体素子)及びコネクタ123とを含む。マザーボード121は、信号線121a(SIG)及びGND線121b(GND)を有する。信号線121aは、半導体チップ122の半田バンプやCuピラー等の信号端子122aと、コネクタ113の信号端子123aとに接続される。GND線121bは、半導体チップ122のGND端子122bと、コネクタ123のGND端子123bとに接続される。   Similarly, the electronic component 120 includes a motherboard 121 (circuit board), a semiconductor chip 122 (semiconductor element) such as an IC mounted on the motherboard 121, and a connector 123. The motherboard 121 includes a signal line 121a (SIG) and a GND line 121b (GND). The signal line 121 a is connected to a signal terminal 122 a such as a solder bump or Cu pillar of the semiconductor chip 122 and a signal terminal 123 a of the connector 113. The GND line 121 b is connected to the GND terminal 122 b of the semiconductor chip 122 and the GND terminal 123 b of the connector 123.

回路基板1(多層フレキシブル回路基板)は、一端側が電子部品110のコネクタ113に接続され、他端側が電子部品120のコネクタ123に接続される。
回路基板1がコネクタ113に接続されることで、回路基板1に含まれるフレキシブル基板10の信号配線12、及びフレキシブル基板20の信号配線とされる配線22又は配線23が、コネクタ113の信号端子113aに接続される。更に、フレキシブル基板10のGND配線13、及びフレキシブル基板20のGND配線とされる配線23又は配線22が、コネクタ113のGND端子113bに接続される。
The circuit board 1 (multilayer flexible circuit board) has one end connected to the connector 113 of the electronic component 110 and the other end connected to the connector 123 of the electronic component 120.
When the circuit board 1 is connected to the connector 113, the signal wiring 12 of the flexible board 10 included in the circuit board 1 and the wiring 22 or wiring 23 that is the signal wiring of the flexible board 20 are connected to the signal terminal 113 a of the connector 113. Connected to. Further, the GND wiring 13 of the flexible substrate 10 and the wiring 23 or the wiring 22 which is the GND wiring of the flexible substrate 20 are connected to the GND terminal 113 b of the connector 113.

同様に、回路基板1がコネクタ123に接続されることで、回路基板1に含まれるフレキシブル基板10の信号配線12、及びフレキシブル基板20の信号配線とされる配線22又は配線23が、信号端子123aに接続される。更に、フレキシブル基板10のGND配線13、及びフレキシブル基板20のGND配線とされる配線23又は配線22が、コネクタ123のGND端子123bに接続される。   Similarly, when the circuit board 1 is connected to the connector 123, the signal wiring 12 of the flexible board 10 included in the circuit board 1 and the wiring 22 or wiring 23 that is the signal wiring of the flexible board 20 are connected to the signal terminal 123a. Connected to. Further, the GND wiring 13 of the flexible substrate 10 and the wiring 23 or the wiring 22 which is the GND wiring of the flexible substrate 20 are connected to the GND terminal 123 b of the connector 123.

電子装置100では、電子部品110と電子部品120との間で、回路基板1を介して信号伝送が行われる。例えば、電子部品110側の半導体チップ112から出力される信号が、その信号端子112a、マザーボード111の信号線111a、コネクタ113の信号端子113aを介して、回路基板1の信号配線12等に入力される。回路基板1に入力された信号は、その信号配線12等を電子部品120側へと伝送され、コネクタ123の信号端子123a、マザーボード121の信号線121a、信号端子122aを介して、半導体チップ122に入力される。   In the electronic device 100, signal transmission is performed between the electronic component 110 and the electronic component 120 via the circuit board 1. For example, a signal output from the semiconductor chip 112 on the electronic component 110 side is input to the signal wiring 12 of the circuit board 1 through the signal terminal 112a, the signal line 111a of the motherboard 111, and the signal terminal 113a of the connector 113. The A signal input to the circuit board 1 is transmitted to the electronic component 120 side through the signal wiring 12 and the like, and is transmitted to the semiconductor chip 122 via the signal terminal 123a of the connector 123, the signal line 121a of the motherboard 121, and the signal terminal 122a. Entered.

上記のように回路基板1では、信号配線12上にチップコンデンサ40が実装されることで、伝送される信号のDC成分の除去、低周波帯のカットが可能になる。更に、回路基板1では、信号配線12上に実装されたチップコンデンサ40により、曲げられた時にも信号配線12と配線23との接近が抑えられ、曲げられていない時と同等の信号伝送特性が得られる。このような回路基板1を用いることで、安定して性能が発揮される高信頼性、高品質の電子装置100が実現される。   As described above, in the circuit board 1, by mounting the chip capacitor 40 on the signal wiring 12, it is possible to remove the DC component of the transmitted signal and cut the low frequency band. Further, in the circuit board 1, the chip capacitor 40 mounted on the signal wiring 12 suppresses the approach between the signal wiring 12 and the wiring 23 even when bent, and the signal transmission characteristics equivalent to those when not bent are obtained. can get. By using such a circuit board 1, a highly reliable and high quality electronic device 100 that exhibits stable performance is realized.

ここでは、上記第1の実施の形態で述べた回路基板1を例にしたが、他の回路基板1A,1B,1C,1D,1E,1F,1G等を用い、電子部品110と電子部品120との間の信号伝送を行うことが可能である。また、上記の電子部品110及び電子部品120の構成は一例であって、回路基板1等を用い、各種電子部品間の信号伝送を行うことが可能である。   Here, the circuit board 1 described in the first embodiment is taken as an example, but other circuit boards 1A, 1B, 1C, 1D, 1E, 1F, 1G, etc. are used, and the electronic component 110 and the electronic component 120 are used. It is possible to perform signal transmission between them. The configurations of the electronic component 110 and the electronic component 120 described above are merely examples, and the signal transmission between various electronic components can be performed using the circuit board 1 or the like.

次に、第6の実施の形態について説明する。
上記第1〜第4の実施の形態で述べたような回路基板1,1A,1B,1C,1D,1E,1F,1G等を用いた電子装置は、各種電子機器(電子装置とも称する)に搭載することができる。例えば、コンピュータ(パーソナルコンピュータ、スーパーコンピュータ、サーバ等)、スマートフォン、携帯電話、タブレット端末、センサ、カメラ、オーディオ機器、測定装置、検査装置、製造装置といった、各種電子機器に用いることができる。
Next, a sixth embodiment will be described.
Electronic devices using the circuit boards 1, 1A, 1B, 1C, 1D, 1E, 1F, 1G and the like as described in the first to fourth embodiments are used in various electronic devices (also referred to as electronic devices). Can be installed. For example, it can be used for various electronic devices such as computers (personal computers, supercomputers, servers, etc.), smart phones, mobile phones, tablet terminals, sensors, cameras, audio devices, measuring devices, inspection devices, and manufacturing devices.

図21は第6の実施の形態に係る電子機器の一例を示す図である。図21には、電子機器の一例を模式的に図示している。
図21に示すように、例えば上記図20に示したような電子装置100が、各種電子機器200に搭載(内蔵)される。上記のように、電子装置100に用いられる回路基板1では、チップコンデンサ40により、電子部品110と電子部品120との間を伝送される信号のDC成分の除去、低周波帯のカットが可能になる。更に、曲げられた時にも配線同士の接近が抑えられ、安定した信号伝送特性が得られる。これにより、安定して性能が発揮される高信頼性、高品質の電子装置100が実現され、そのような電子装置100を搭載した、高信頼性、高品質の電子機器200が実現される。
FIG. 21 is a diagram illustrating an example of an electronic apparatus according to the sixth embodiment. FIG. 21 schematically illustrates an example of an electronic device.
As shown in FIG. 21, for example, the electronic device 100 as shown in FIG. 20 is mounted (built in) the various electronic devices 200. As described above, in the circuit board 1 used in the electronic device 100, the chip capacitor 40 can remove the DC component of the signal transmitted between the electronic component 110 and the electronic component 120 and cut the low frequency band. Become. Further, even when bent, the approach between the wires is suppressed, and stable signal transmission characteristics can be obtained. As a result, a highly reliable and high quality electronic device 100 capable of stably exhibiting performance is realized, and a highly reliable and high quality electronic device 200 equipped with such an electronic device 100 is realized.

ここでは、上記第5の実施の形態で述べたような、回路基板1を用いた電子装置100を例にしたが、回路基板1,1A,1B,1C,1D,1E,1F,1G等を用いた各種電子装置を同様に、各種電子機器に搭載することが可能である。   Here, the electronic device 100 using the circuit board 1 as described in the fifth embodiment is taken as an example, but the circuit boards 1, 1A, 1B, 1C, 1D, 1E, 1F, 1G and the like are used. Similarly, the various electronic devices used can be mounted on various electronic devices.

以上の説明では、多層フレキシブル回路基板に含まれるフレキシブル基板間にチップコンデンサを介在させたが、チップコンデンサに代えて、或いはチップコンデンサと共に、他の電子部品、例えばチップ抵抗やチップインダクタを介在させるようにしてもよい。このような電子部品を利用し、多層フレキシブル回路基板が曲げられた時のフレキシブル基板間(それらの配線間)の接近を抑え、それに起因した信号伝送特性の低下を抑えるようにすることもできる。   In the above description, the chip capacitor is interposed between the flexible substrates included in the multilayer flexible circuit board. However, instead of the chip capacitor or together with the chip capacitor, other electronic components such as a chip resistor and a chip inductor are interposed. It may be. By using such an electronic component, it is possible to suppress the approach between the flexible substrates (between those wirings) when the multilayer flexible circuit substrate is bent, and to suppress the deterioration of the signal transmission characteristics due to the proximity.

以上説明した実施の形態に関し、更に以下の付記を開示する。
(付記1) 第1絶縁層と、前記第1絶縁層の第1面に設けられ第1方向に延在された第1信号配線とを有する第1フレキシブル基板と、
前記第1面に対向する第2フレキシブル基板と、
前記第1フレキシブル基板と前記第2フレキシブル基板との間の第1領域に介在された接着層と、
前記第1フレキシブル基板と前記第2フレキシブル基板との間の前記第1領域とは異なる第2領域に介在され、前記第1信号配線上に実装された第1電子部品と
を含むことを特徴とする回路基板。
Regarding the embodiment described above, the following additional notes are further disclosed.
(Additional remark 1) The 1st flexible substrate which has a 1st insulating layer and the 1st signal wiring provided in the 1st surface of the 1st insulating layer, and extended in the 1st direction,
A second flexible substrate facing the first surface;
An adhesive layer interposed in a first region between the first flexible substrate and the second flexible substrate;
And a first electronic component mounted on the first signal wiring and interposed in a second region different from the first region between the first flexible substrate and the second flexible substrate. Circuit board to do.

(付記2) 前記第1電子部品は、前記第1信号配線側と反対側が前記第2フレキシブル基板と接触することを特徴とする付記1に記載の回路基板。
(付記3) 前記第1フレキシブル基板は、前記第1面に設けられ前記第1方向に延在された第2信号配線を更に有し、
前記第2領域に介在され、前記第2信号配線上に実装された第2電子部品を更に含むことを特徴とする付記1又は2に記載の回路基板。
(Supplementary note 2) The circuit board according to supplementary note 1, wherein the first electronic component is in contact with the second flexible substrate on a side opposite to the first signal wiring side.
(Supplementary Note 3) The first flexible substrate further includes a second signal wiring provided on the first surface and extending in the first direction,
The circuit board according to appendix 1 or 2, further comprising a second electronic component interposed in the second region and mounted on the second signal wiring.

(付記4) 前記第1フレキシブル基板は、前記第1面に設けられ前記第1方向に延在された第2信号配線を更に有し、
前記第2領域に介在され、前記第2信号配線上の、前記第1電子部品に対して前記第1方向にずれた位置に実装された第2電子部品を更に含むことを特徴とする付記1又は2に記載の回路基板。
(Supplementary Note 4) The first flexible substrate further includes a second signal wiring provided on the first surface and extending in the first direction,
Supplementary note 1 further comprising a second electronic component interposed in the second region and mounted on the second signal wiring at a position shifted in the first direction with respect to the first electronic component. Or the circuit board of 2.

(付記5) 前記第2電子部品は、前記第2信号配線側と反対側が前記第2フレキシブル基板と接触することを特徴とする付記3又は4に記載の回路基板。
(付記6) 前記第2フレキシブル基板は、
第2絶縁層と、
前記第2絶縁層の、前記第1面と対向する第2面に設けられた第1グランド配線と
を有することを特徴とする付記1乃至5のいずれかに記載の回路基板。
(Supplementary Note 5) The circuit board according to Supplementary Note 3 or 4, wherein the second electronic component is in contact with the second flexible substrate on a side opposite to the second signal wiring side.
(Appendix 6) The second flexible substrate is:
A second insulating layer;
The circuit board according to any one of appendices 1 to 5, further comprising: a first ground wiring provided on a second surface of the second insulating layer facing the first surface.

(付記7) 前記第2フレキシブル基板は、
第2絶縁層と、
前記第2絶縁層の、前記第1面と対向する第2面に設けられ前記第1方向に延在された第3信号配線と
を有することを特徴とする付記1乃至5のいずれかに記載の回路基板。
(Appendix 7) The second flexible substrate is
A second insulating layer;
And a third signal wiring provided on a second surface of the second insulating layer facing the first surface and extending in the first direction. Circuit board.

(付記8) 前記第2フレキシブル基板は、前記第2領域に介在され前記第3信号配線上に実装された第3電子部品を更に含むことを特徴とする付記7に記載の回路基板。
(付記9) 前記第3電子部品は、前記第3信号配線側と反対側が前記第1フレキシブル基板と接触することを特徴とする付記8に記載の回路基板。
(Supplementary note 8) The circuit board according to supplementary note 7, wherein the second flexible substrate further includes a third electronic component interposed on the second region and mounted on the third signal wiring.
(Supplementary note 9) The circuit board according to supplementary note 8, wherein the third electronic component is in contact with the first flexible substrate on a side opposite to the third signal wiring side.

(付記10) 前記接着層は、前記第1フレキシブル基板及び前記第2フレキシブル基板の、前記第1方向と直交する第2方向の端部に設けられた導電性の接着部を含むことを特徴とする付記1乃至9のいずれかに記載の回路基板。   (Additional remark 10) The said contact bonding layer contains the electroconductive adhesion part provided in the edge part of the 2nd direction orthogonal to the said 1st direction of the said 1st flexible substrate and the said 2nd flexible substrate, It is characterized by the above-mentioned. The circuit board according to any one of appendices 1 to 9.

(付記11) 前記接着部は、前記第1フレキシブル基板又は前記第2フレキシブル基板に設けられた第2グランド配線と電気的に接続されることを特徴とする付記10に記載の回路基板。   (Additional remark 11) The said adhesion part is electrically connected with the 2nd ground wiring provided in the said 1st flexible substrate or the said 2nd flexible substrate, The circuit board of Additional remark 10 characterized by the above-mentioned.

(付記12) 前記接着部は、前記第1方向に延在された連続壁であることを特徴とする付記10又は11に記載の回路基板。
(付記13) 前記接着部は、前記第1方向に点在されたポスト壁であることを特徴とする付記10又は11に記載の回路基板。
(Additional remark 12) The said adhesion part is a continuous wall extended in the said 1st direction, The circuit board of Additional remark 10 or 11 characterized by the above-mentioned.
(Additional remark 13) The said adhesion part is the post wall dotted in the said 1st direction, The circuit board of Additional remark 10 or 11 characterized by the above-mentioned.

(付記14) 第1絶縁層と、前記第1絶縁層の第1面に設けられ第1方向に延在された第1信号配線とを有する第1フレキシブル基板の、第1領域の前記第1信号配線上に、第1電子部品を実装する工程と、
前記第1電子部品が実装された前記第1フレキシブル基板と、前記第1面に対向して配置された第2フレキシブル基板とを、前記第1フレキシブル基板と前記第2フレキシブル基板との間の前記第1領域とは異なる第2領域で接着層により接着する工程と
を含むことを特徴とする回路基板の製造方法。
(Supplementary Note 14) The first region of the first region of the first flexible substrate having the first insulating layer and the first signal wiring provided on the first surface of the first insulating layer and extending in the first direction. Mounting the first electronic component on the signal wiring;
The first flexible substrate on which the first electronic component is mounted, and the second flexible substrate disposed to face the first surface, and the first flexible substrate between the first flexible substrate and the second flexible substrate. And a step of adhering with an adhesive layer in a second region different from the first region.

(付記15) 第1絶縁層と、前記第1絶縁層の第1面に設けられ第1方向に延在された第1信号配線とを有する第1フレキシブル基板と、
前記第1面に対向する第2フレキシブル基板と、
前記第1フレキシブル基板と前記第2フレキシブル基板との間の第1領域に介在された接着層と、
前記第1フレキシブル基板と前記第2フレキシブル基板との間の前記第1領域とは異なる第2領域に介在され、前記第1信号配線上に実装された第1電子部品と
を含む第1回路基板と、
前記第1回路基板の前記第1方向の端部に設けられ、前記第1信号配線と電気的に接続された第2電子部品と
を含むことを特徴とする電子装置。
(Supplementary Note 15) A first flexible substrate having a first insulating layer and a first signal wiring provided on the first surface of the first insulating layer and extending in the first direction;
A second flexible substrate facing the first surface;
An adhesive layer interposed in a first region between the first flexible substrate and the second flexible substrate;
A first circuit board including a first electronic component mounted on the first signal wiring and interposed in a second area different from the first area between the first flexible board and the second flexible board. When,
An electronic device comprising: a second electronic component provided at an end portion of the first circuit board in the first direction and electrically connected to the first signal wiring.

1,1A,1B,1C,1D,1E,1F,1G,300A,300B 回路基板
2,4 端部
3,340 非接着部
10,10A,10B,10C,10D,10E,10F,20,20A,20B,20C,20D,20E,20F,50,310,320 フレキシブル基板
10a 基板
11,21,51,311,321 ベース層
11a,11b,21a,21b,51a,51b,311a,311b,321a,321b 面
12,22a,312a,312b,322a,323b 信号配線
12−1,12−2,22a−1,22a−2 配線部
13,23a,313a,313b,322b,323a GND配線
14,15,24,25,54,55,314,315,324,325 カバーレイ層
14a 開口部
16 導体層
22,23,52,53,312,313,322,323 配線
30,60,80,330 接着層
40,41,42,43,44,70,71,72,73,74 チップコンデンサ
40a,70a 電極
40b,70b 端子
100 電子装置
110,120 電子部品
111,121 マザーボード
111a,121a 信号線
111b,121b GND線
112,122 半導体チップ
112a,113a,122a,123a 信号端子
112b,113b,122b,123b GND端子
113,123 コネクタ
200 電子機器(電子装置)
1, 1A, 1B, 1C, 1D, 1E, 1F, 1G, 300A, 300B Circuit board 2, 4 End portion 3, 340 Non-adhered portion 10, 10A, 10B, 10C, 10D, 10E, 10F, 20, 20A, 20B, 20C, 20D, 20E, 20F, 50, 310, 320 Flexible board 10a Board 11, 21, 51, 311, 321 Base layer 11a, 11b, 21a, 21b, 51a, 51b, 311a, 311b, 321a, 321b 12, 22a, 312a, 312b, 322a, 323b Signal wiring 12-1, 12-2, 22a-1, 22a-2 Wiring part 13, 23a, 313a, 313b, 322b, 323a GND wiring 14, 15, 24, 25 , 54, 55, 314, 315, 324, 325 Coverlay layer 14a opening 16 conductor Layer 22, 23, 52, 53, 312, 313, 322, 323 Wiring 30, 60, 80, 330 Adhesive layer 40, 41, 42, 43, 44, 70, 71, 72, 73, 74 Chip capacitors 40a, 70a Electrode 40b, 70b Terminal 100 Electronic device 110, 120 Electronic component 111, 121 Mother board 111a, 121a Signal line 111b, 121b GND line 112, 122 Semiconductor chip 112a, 113a, 122a, 123a Signal terminal 112b, 113b, 122b, 123b GND terminal 113,123 connector 200 electronic device (electronic device)

Claims (8)

第1絶縁層と、前記第1絶縁層の第1面に設けられ第1方向に延在された第1信号配線とを有する第1フレキシブル基板と、
前記第1面に対向する第2フレキシブル基板と、
前記第1フレキシブル基板と前記第2フレキシブル基板との間の第1領域に介在された接着層と、
前記第1フレキシブル基板と前記第2フレキシブル基板との間の前記第1領域とは異なる第2領域に介在され、前記第1信号配線上に実装された第1電子部品と
を含むことを特徴とする回路基板。
A first flexible substrate having a first insulating layer and a first signal wiring provided on a first surface of the first insulating layer and extending in a first direction;
A second flexible substrate facing the first surface;
An adhesive layer interposed in a first region between the first flexible substrate and the second flexible substrate;
And a first electronic component mounted on the first signal wiring and interposed in a second region different from the first region between the first flexible substrate and the second flexible substrate. Circuit board to do.
前記第1フレキシブル基板は、前記第1面に設けられ前記第1方向に延在された第2信号配線を更に有し、
前記第2領域に介在され、前記第2信号配線上の、前記第1電子部品に対して前記第1方向にずれた位置に実装された第2電子部品を更に含むことを特徴とする請求項1に記載の回路基板。
The first flexible substrate further includes a second signal wiring provided on the first surface and extending in the first direction,
2. The electronic device according to claim 1, further comprising a second electronic component interposed in the second region and mounted on the second signal wiring at a position shifted in the first direction with respect to the first electronic component. The circuit board according to 1.
前記第2フレキシブル基板は、
第2絶縁層と、
前記第2絶縁層の、前記第1面と対向する第2面に設けられた第1グランド配線と
を有することを特徴とする請求項1又は2に記載の回路基板。
The second flexible substrate is
A second insulating layer;
The circuit board according to claim 1, further comprising: a first ground wiring provided on a second surface of the second insulating layer facing the first surface.
前記第2フレキシブル基板は、
第2絶縁層と、
前記第2絶縁層の、前記第1面と対向する第2面に設けられ前記第1方向に延在された第3信号配線と
を有することを特徴とする請求項1又は2に記載の回路基板。
The second flexible substrate is
A second insulating layer;
3. The circuit according to claim 1, further comprising: a third signal wiring provided on a second surface of the second insulating layer opposite to the first surface and extending in the first direction. substrate.
前記第2フレキシブル基板は、前記第2領域に介在され前記第3信号配線上に実装された第3電子部品を更に含むことを特徴とする請求項4に記載の回路基板。   5. The circuit board according to claim 4, wherein the second flexible board further includes a third electronic component interposed in the second region and mounted on the third signal wiring. 6. 前記接着層は、前記第1フレキシブル基板及び前記第2フレキシブル基板の、前記第1方向と直交する第2方向の端部に設けられた導電性の接着部を含むことを特徴とする請求項1乃至5のいずれかに記載の回路基板。   The adhesive layer includes a conductive adhesive portion provided at an end portion of the first flexible substrate and the second flexible substrate in a second direction orthogonal to the first direction. The circuit board according to any one of 5 to 5. 第1絶縁層と、前記第1絶縁層の第1面に設けられ第1方向に延在された第1信号配線とを有する第1フレキシブル基板の、第1領域の前記第1信号配線上に、第1電子部品を実装する工程と、
前記第1電子部品が実装された前記第1フレキシブル基板と、前記第1面に対向して配置された第2フレキシブル基板とを、前記第1フレキシブル基板と前記第2フレキシブル基板との間の前記第1領域とは異なる第2領域で接着層により接着する工程と
を含むことを特徴とする回路基板の製造方法。
A first flexible substrate having a first insulating layer and a first signal wiring provided on a first surface of the first insulating layer and extending in a first direction on the first signal wiring in a first region. Mounting the first electronic component;
The first flexible substrate on which the first electronic component is mounted, and the second flexible substrate disposed to face the first surface, and the first flexible substrate between the first flexible substrate and the second flexible substrate. And a step of adhering with an adhesive layer in a second region different from the first region.
第1絶縁層と、前記第1絶縁層の第1面に設けられ第1方向に延在された第1信号配線とを有する第1フレキシブル基板と、
前記第1面に対向する第2フレキシブル基板と、
前記第1フレキシブル基板と前記第2フレキシブル基板との間の第1領域に介在された接着層と、
前記第1フレキシブル基板と前記第2フレキシブル基板との間の前記第1領域とは異なる第2領域に介在され、前記第1信号配線上に実装された第1電子部品と
を含む第1回路基板と、
前記第1回路基板の前記第1方向の端部に設けられ、前記第1信号配線と電気的に接続された第2電子部品と
を含むことを特徴とする電子装置。
A first flexible substrate having a first insulating layer and a first signal wiring provided on a first surface of the first insulating layer and extending in a first direction;
A second flexible substrate facing the first surface;
An adhesive layer interposed in a first region between the first flexible substrate and the second flexible substrate;
A first circuit board including a first electronic component mounted on the first signal wiring and interposed in a second area different from the first area between the first flexible board and the second flexible board. When,
An electronic device comprising: a second electronic component provided at an end portion of the first circuit board in the first direction and electrically connected to the first signal wiring.
JP2016097726A 2016-05-16 2016-05-16 Circuit board, manufacturing method of circuit board, and electronic device Pending JP2017208371A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016097726A JP2017208371A (en) 2016-05-16 2016-05-16 Circuit board, manufacturing method of circuit board, and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016097726A JP2017208371A (en) 2016-05-16 2016-05-16 Circuit board, manufacturing method of circuit board, and electronic device

Publications (1)

Publication Number Publication Date
JP2017208371A true JP2017208371A (en) 2017-11-24

Family

ID=60415618

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016097726A Pending JP2017208371A (en) 2016-05-16 2016-05-16 Circuit board, manufacturing method of circuit board, and electronic device

Country Status (1)

Country Link
JP (1) JP2017208371A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108135076A (en) * 2017-12-26 2018-06-08 江西合力泰科技有限公司 A kind of softening bilayer flexible circuit board
CN113133185A (en) * 2021-03-30 2021-07-16 珠海景旺柔性电路有限公司 Multilayer flexible circuit board for stably transmitting bent medium-high frequency signals and communication equipment
CN113179578A (en) * 2021-04-26 2021-07-27 Tcl通讯(宁波)有限公司 Fold FPC board and cell-phone of establishing

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108135076A (en) * 2017-12-26 2018-06-08 江西合力泰科技有限公司 A kind of softening bilayer flexible circuit board
CN113133185A (en) * 2021-03-30 2021-07-16 珠海景旺柔性电路有限公司 Multilayer flexible circuit board for stably transmitting bent medium-high frequency signals and communication equipment
CN113133185B (en) * 2021-03-30 2022-08-12 珠海景旺柔性电路有限公司 Multilayer flexible circuit board for stably transmitting bent medium-high frequency signals and communication equipment
CN113179578A (en) * 2021-04-26 2021-07-27 Tcl通讯(宁波)有限公司 Fold FPC board and cell-phone of establishing

Similar Documents

Publication Publication Date Title
JP6432590B2 (en) High frequency transmission line substrate
TWI643334B (en) High frequency signal transmission structure and manufacturing method thereof
WO2011040393A1 (en) Circuit substrate and method of manufacture thereof
TW201711536A (en) Flexible circuit board and method for manufacturing same
JP6137360B2 (en) High frequency lines and electronic equipment
JP6732723B2 (en) Printed wiring board for high frequency transmission
JP7120294B2 (en) Electronics
US9848489B2 (en) Multilayer resin substrate, and method of manufacturing multilayer resin substrate
WO2014162478A1 (en) Component-embedded substrate and manufacturing method for same
JPWO2019069637A1 (en) Interposers and electronics
JP2017208371A (en) Circuit board, manufacturing method of circuit board, and electronic device
US8227699B2 (en) Printed circuit board
WO2014203633A1 (en) Flexible cable and electronic apparatus
US10629350B2 (en) Flexible inductor
KR20060043994A (en) Fabricating method of the embedded capacitor and embedded capacitor using the same
KR101701380B1 (en) Device embedded flexible printed circuit board and manufacturing method thereof
JP4363947B2 (en) Multilayer wiring circuit board and method for manufacturing the same
CN112423472A (en) Rigid-flexible circuit board and manufacturing method thereof
JP2017045882A (en) Flexible substrate, manufacturing method thereof and electronic apparatus
US11246214B2 (en) Resin multilayer board
JP6870751B2 (en) Interposer and electronics
JP5002718B1 (en) Method for manufacturing flexible printed wiring board, flexible printed wiring board, and electronic device
CN211828497U (en) Resin multilayer substrate and electronic device
WO2012172890A1 (en) Printed-wiring board, electronic-component mounting structure, and method for manufacturing electronic-component mounting structure
CN113597084B (en) Flexible circuit board and manufacturing method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190212

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20191029

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191031

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191212

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20191212

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20191212

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20200114