JP2017003660A - Array substrate and liquid crystal display including the array substrate - Google Patents

Array substrate and liquid crystal display including the array substrate Download PDF

Info

Publication number
JP2017003660A
JP2017003660A JP2015115064A JP2015115064A JP2017003660A JP 2017003660 A JP2017003660 A JP 2017003660A JP 2015115064 A JP2015115064 A JP 2015115064A JP 2015115064 A JP2015115064 A JP 2015115064A JP 2017003660 A JP2017003660 A JP 2017003660A
Authority
JP
Japan
Prior art keywords
wiring
gate
conductive pattern
region
gate routing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015115064A
Other languages
Japanese (ja)
Other versions
JP6536187B2 (en
Inventor
徳仁 外
Norihito Soto
徳仁 外
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2015115064A priority Critical patent/JP6536187B2/en
Publication of JP2017003660A publication Critical patent/JP2017003660A/en
Application granted granted Critical
Publication of JP6536187B2 publication Critical patent/JP6536187B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

PROBLEM TO BE SOLVED: To provide a wiring structure and a display that can adjust a difference in wiring load to a fixed value by performing wiring load adjustment of adjusting a difference in resistance between lead wirings with wiring capacity.SOLUTION: In a frame area 12a of an array substrate 1, a first conductive pattern 160 is formed on an insulating film covering gate lead wirings 133a to 133c, and a second conductive pattern 161 is formed on the first conductive pattern 160 with a capacitive insulating film.EFFECT: A capacity between the conductive patterns and the gate lead wirings can be adjusted according to the length of the gate lead wirings.SELECTED DRAWING: Figure 1

Description

本発明は、配線構造及び表示装置に関し、特に詳しくは複数の引き回し配線を備える配線構造、及びそれを用いた表示装置に関する。   The present invention relates to a wiring structure and a display device, and more particularly to a wiring structure including a plurality of lead wirings and a display device using the wiring structure.

液晶表示装置を構成する液晶表示パネルは、マトリクス状に配置された複数のゲート線(走査信号線)と複数のソース線(画像信号線)を有する。この液晶表示パネルの表示領域において、複数の表示画素が、これらのゲート線とソース線の各交点に対応して形成されている。これら複数のゲート信号線はゲート用ドライバIC によって駆動され、複数のソース線はソース用ドライバIC によって駆動される。   A liquid crystal display panel constituting a liquid crystal display device has a plurality of gate lines (scanning signal lines) and a plurality of source lines (image signal lines) arranged in a matrix. In the display area of the liquid crystal display panel, a plurality of display pixels are formed corresponding to the intersections of these gate lines and source lines. The plurality of gate signal lines are driven by a gate driver IC, and the plurality of source lines are driven by a source driver IC.

ゲート配線、ソース配線は液晶表示パネルの液晶面側に形成される。各配線への引き回しは表示領域から表示領域外に実装されるドライバIC まで引き回しされる。この配線引き回しは、表示領域周辺のスペース( 以下、このスペースを額縁と呼ぶことがある) を利用して行われる。そのため、ドライバIC の実装位置により、表示領域まで引き回す各引き回し配線の引回し距離は異なってくる。よって、各々の引き回し配線の電気的抵抗も異なることになり、配線間抵抗格差により表示ムラが発生する。この配線抵抗格差を低く抑えるために額縁の空きスペースを使用し、配線長さや配線幅を制御しているが、抵抗格差の調整が難しく、表示ムラの発生を抑えることが困難である。   The gate wiring and the source wiring are formed on the liquid crystal surface side of the liquid crystal display panel. The wiring to each wiring is routed from the display area to the driver IC mounted outside the display area. This wiring is performed using a space around the display area (hereinafter, this space may be referred to as a frame). Therefore, the routing distance of each routing wiring routed to the display area varies depending on the mounting position of the driver IC. Therefore, the electrical resistance of each routing wiring also differs, and display unevenness occurs due to the resistance difference between the wirings. In order to suppress this wiring resistance difference, the frame space is used and the wiring length and width are controlled. However, it is difficult to adjust the resistance difference and it is difficult to suppress the occurrence of display unevenness.

引き回し配線の引き回し距離は、ドライバIC の配置や配線配置やドライバICから表示領域の信号線に出力される出力本数によって変化する。例えば、表示領域の右回しと左回しとで、引き回し配線長が異なる場合がある。パネル外形サイズが大きく表示画素数が少ない液晶表示パネルでは、ドライバIC から表示面に接続する各配線の引回しを行う額縁スペースにゆとりがある。そのため、例えば、ソース用ドライバIC の配置のように表示の左右でソース配線の引回し距離が異なる場合には、配線幅や長さを調整することによって各配線間の抵抗調整を行うことができる。(特許文献1、2)   The routing distance of the routing wiring varies depending on the arrangement of the driver IC, the wiring arrangement, and the number of outputs output from the driver IC to the signal lines in the display area. For example, the lead wiring length may be different between turning the display area clockwise and counterclockwise. In a liquid crystal display panel having a large panel outer size and a small number of display pixels, there is a space in a frame space for routing each wiring connected from the driver IC to the display surface. Therefore, for example, when the source wiring routing distances are different on the left and right of the display as in the arrangement of the source driver ICs, the resistance adjustment between the wirings can be performed by adjusting the wiring width and length. . (Patent Documents 1 and 2)

しかしながら、近年の表示の高精細化とパネルの狭額縁化に伴い、額縁に十分なスペースを確保することが難しくなってきている。そのため、製造限界に近い細さの配線幅にて引き回し配線を形成する必要が出てきた。この場合、余剰スペースが狭くなり、配線幅での抵抗調整が困難になってしまう。よって、配線長のみでの抵抗調整を行う必要が生じてしまう。この場合、上記のように、ドライバIC の配置等や出力本数によって配線長が決まってしまうため、配線間抵抗差による表示のムラを抑えることが困難であった。   However, it has become difficult to secure a sufficient space in the frame with the recent high-definition display and the narrow frame of the panel. For this reason, it has become necessary to form the lead wiring with a narrow wiring width close to the manufacturing limit. In this case, the surplus space becomes narrow and it becomes difficult to adjust the resistance with the wiring width. Therefore, it becomes necessary to adjust the resistance only with the wiring length. In this case, as described above, the wiring length is determined by the arrangement of the driver ICs and the number of outputs, and thus it is difficult to suppress display unevenness due to the resistance difference between the wirings.

このような状況に対して、額縁において絶縁膜を介して配線と重畳する導電体パターンを設けることにより、各配線の長さの違いに起因する配線負荷分布の差、すなわちRC遅延の差を低減する技術が知られている。(特許文献3)   For this situation, by providing a conductor pattern that overlaps the wiring via an insulating film in the frame, the difference in wiring load distribution due to the difference in length of each wiring, that is, the difference in RC delay is reduced. The technology to do is known. (Patent Document 3)

特開2007−047259号公開公報Japanese Unexamined Patent Publication No. 2007-047259 特開平7−134305号公開公報Japanese Unexamined Patent Publication No. 7-134305 特表2005−529360号公表公報(図2)Special table 2005-529360 publication gazette (FIG. 2)

従来の液晶表示装置では、各配線の引き回し距離が異なるために、配線間で抵抗格差が生じ、配線領域全体での配線負荷分布を持つ表示ムラが発生するという問題があった。その問題を改善するために配線と絶縁膜を介して重畳する導電体パターンを設けることによりRC遅延の差を改善する技術が知られているが、それだけでは微調整が困難、調整範囲が狭いという問題が生じてきた。   The conventional liquid crystal display device has a problem in that since the wiring distance of each wiring is different, a resistance difference is generated between the wirings, and display unevenness having a wiring load distribution in the entire wiring region occurs. In order to improve the problem, a technique for improving the difference in RC delay by providing a conductor pattern that overlaps with the wiring and the insulating film is known. However, it is difficult to make fine adjustments and the adjustment range is narrow. Problems have arisen.

本発明はこのような問題点を解決するためになされたもので、引き回し配線の抵抗差を配線容量による配線負荷調整を行うことで配線負荷差を一定に調整することができる配線構造及び表示装置を提供することを目的とする。   The present invention has been made in order to solve such problems, and a wiring structure and a display device capable of adjusting a wiring load difference to a constant by adjusting a wiring load based on a wiring capacitance by adjusting a wiring load resistance difference. The purpose is to provide.

本発明に係るアレイ基板は、絶縁性基板上に表示領域と前記表示領域の外側の額縁領域を有し、その表示領域にはゲート配線と、絶縁膜を介して前記ゲート配線と交差するソース配線と、ゲート配線とソース配線との交差部近辺に形成されたスイッチング素子と、スイッチング素子と電気的に接続する画素電極と、が形成され、額縁領域にはゲート配線と各々接続して外部端子まで延在するゲート引き回し配線と少なくとも絶縁膜を介してゲート引き回し配線と重畳する領域を有する第1の導電パターンと、第1の導電パターンの上層の容量絶縁膜と、少なくとも容量絶縁膜と絶縁膜とを介して前記ゲート引き回し配線と重畳する領域を有する第2の導電パターンと、を有したアレイ基板であって、第1の導電パターンと各ゲート引き回し配線とが重畳する各々の面積は、ゲート引き回し配線の配線抵抗が高いほど小さくなるように配設され、第2の導電パターンと各ゲート引き回し配線とが重畳する各々の面積は、ゲート引き回し配線の配線抵抗が高いほど小さくなるように配設されていることを特徴とするアレイ基板である。   The array substrate according to the present invention has a display region on the insulating substrate and a frame region outside the display region, and the display region has a gate wiring and a source wiring crossing the gate wiring through an insulating film. And a switching element formed in the vicinity of the intersection of the gate wiring and the source wiring, and a pixel electrode electrically connected to the switching element, and connected to the gate wiring in the frame region to the external terminal. A first conductive pattern having a region overlapping with the extended gate routing wiring and at least the gate routing wiring through the insulating film; a capacitive insulating film in an upper layer of the first conductive pattern; and at least a capacitive insulating film and an insulating film; A second conductive pattern having a region overlapping with the gate routing wiring via the first conductive pattern and each gate routing layout. Are arranged so that the higher the wiring resistance of the gate routing wiring is, the smaller the area where the second conductive pattern and each gate routing wiring overlap is the wiring of the gate routing wiring. The array substrate is arranged such that the higher the resistance is, the smaller the resistance is.

引き回し配線の抵抗差を配線容量による配線負荷調整を行うことで配線負荷の差を一定に調整することができるアレイ基板及び表示装置を提供する。   Provided are an array substrate and a display device capable of adjusting a wiring load difference to be constant by adjusting a wiring load by adjusting a wiring load resistance difference.

本発明の実施の形態1に係るアレイ基板を示す平面図である。It is a top view which shows the array substrate which concerns on Embodiment 1 of this invention. 本発明の実施の形態1に係るアレイ基板の表示領域の平面図と断面図である。It is the top view and sectional drawing of a display area of an array substrate concerning Embodiment 1 of the present invention. 本発明の実施の形態1に係るアレイ基板の額縁部の断面図である。It is sectional drawing of the frame part of the array substrate which concerns on Embodiment 1 of this invention. 本発明の実施の形態2に係るアレイ基板を示す平面図である。It is a top view which shows the array substrate which concerns on Embodiment 2 of this invention. 本発明の実施の形態2の変形例に係るアレイ基板を示す平面図である。It is a top view which shows the array board | substrate which concerns on the modification of Embodiment 2 of this invention.

実施の形態1.
図1に、本発明に係る液晶表示パネルに用いられるアレイ基板の平面図を示す。絶縁性基板上に後述する素子等が形成されたアレイ基板1と、対向基板2とが対向して貼り合わされている。対向基板2には必要に応じて、たとえばRGB3色を含むカラーフィルタが形成されていてもよい。また、図示しないがアレイ基板1と対向基板2との間には液晶が封入されており、漏れださないようにシール等で密封されている。
Embodiment 1 FIG.
FIG. 1 shows a plan view of an array substrate used in the liquid crystal display panel according to the present invention. An array substrate 1 on which elements and the like to be described later are formed on an insulating substrate and an opposing substrate 2 are bonded to face each other. For example, a color filter including three colors of RGB may be formed on the counter substrate 2 as necessary. Although not shown, liquid crystal is sealed between the array substrate 1 and the counter substrate 2, and is sealed with a seal or the like so as not to leak.

次にアレイ基板1について説明する。アレイ基板1には、マトリックス状に配置された複数の画素から構成される表示領域11と、その外周領域である額縁領域12とを有している。すなわち、表示領域11の外周を囲む非表示領域が額縁領域12となる。   Next, the array substrate 1 will be described. The array substrate 1 has a display area 11 composed of a plurality of pixels arranged in a matrix and a frame area 12 which is an outer peripheral area thereof. That is, the non-display area surrounding the outer periphery of the display area 11 becomes the frame area 12.

表示領域11内においてアレイ基板1上には、複数のソース配線132と複数のゲート配線131が互いに交差してマトリックス状に配設されている。すなわち、アレイ基板1は複数の配線が形成された配線基板である。表示領域11において、ゲート配線131のそれぞれは図面上の横方向に延在するように形成されている。横方向に延在するように形成されたゲート配線131は縦方向に並んで複数配置される。表示領域11において、同じ幅のゲート配線131が同じ間隔で形成されている。   In the display region 11, a plurality of source lines 132 and a plurality of gate lines 131 are arranged in a matrix on the array substrate 1 so as to intersect each other. That is, the array substrate 1 is a wiring substrate on which a plurality of wirings are formed. In the display area 11, each of the gate lines 131 is formed to extend in the horizontal direction on the drawing. A plurality of gate wirings 131 formed so as to extend in the horizontal direction are arranged side by side in the vertical direction. In the display area 11, gate lines 131 having the same width are formed at the same interval.

一方、ソース配線132のそれぞれは図面上の縦方向に沿って延在するように形成されている。縦方向に延在するように形成されたソース配線132は図面上の横方向に並んで複数配置される。図1において、同じ幅のソース配線132が同じ間隔で形成されている。   On the other hand, each of the source lines 132 is formed so as to extend along the vertical direction in the drawing. A plurality of source wirings 132 formed so as to extend in the vertical direction are arranged side by side in the horizontal direction on the drawing. In FIG. 1, source wirings 132 having the same width are formed at the same interval.

これらソース配線132とゲート配線131により区切られる領域が画素である。各画素は、液晶に電圧を印加するための画素電極と、電圧の印加を制御するスイッチング素子を備えている。スイッチング素子は、ソース配線132とゲート配線131の交差部付近に設けられることが多く、典型的には、TFT( T h i n F i l m T r a n s i s t o r) であるが、詳細について以下、説明する。   A region divided by the source wiring 132 and the gate wiring 131 is a pixel. Each pixel includes a pixel electrode for applying a voltage to the liquid crystal and a switching element for controlling the application of the voltage. The switching element is often provided in the vicinity of the intersection of the source wiring 132 and the gate wiring 131, and is typically a TFT (ThinFilmRassistor). Details will be described below.

図2に、表示領域内の画素周辺の平面図と断面図を示す。断面図は平面図においてD−Dで記載された箇所における断面図である。絶縁性基板20上において、ゲート配線131 、及びゲート配線131 から延在されたゲート電極を覆うようにゲート絶縁膜21が形成される。ゲート絶縁膜21は酸化シリコンや窒化シリコンなどを用いることができる。なお、本実施の形態においては、後述するゲート引き回し配線とゲート配線131とを一体形成する構造について扱うので、ゲート引き回し配線もゲート配線と同時に形成されることになる。   FIG. 2 shows a plan view and a cross-sectional view around the pixel in the display area. The cross-sectional view is a cross-sectional view taken along the line DD in the plan view. On the insulating substrate 20, the gate insulating film 21 is formed so as to cover the gate wiring 131 and the gate electrode extending from the gate wiring 131. As the gate insulating film 21, silicon oxide, silicon nitride, or the like can be used. In this embodiment, since a structure in which a gate routing wiring and a gate wiring 131 described later are integrally formed is handled, the gate routing wiring is formed simultaneously with the gate wiring.

次にゲート絶縁膜21の上に半導体膜22が形成される。半導体膜22には、a−Si(非晶質珪素)膜やp−Si(多結晶珪素膜)膜やIn−Ga−Zn−O等の酸化物半導体膜を用いることができる。この半導体膜22の上には、ソース配線132 から延在されたソース電極23が形成される。これにより、半導体膜22のソース領域にはソース電圧を供給することができる。   Next, a semiconductor film 22 is formed on the gate insulating film 21. As the semiconductor film 22, an a-Si (amorphous silicon) film, a p-Si (polycrystalline silicon film) film, or an oxide semiconductor film such as In—Ga—Zn—O can be used. A source electrode 23 extending from the source wiring 132 is formed on the semiconductor film 22. Thereby, a source voltage can be supplied to the source region of the semiconductor film 22.

さらには、半導体膜22のドレイン領域の上にはドレイン電極24が形成されている。ソース電極23、及びドレイン電極24は、ソース配線132と同じ工程で形成することができる。   Furthermore, a drain electrode 24 is formed on the drain region of the semiconductor film 22. The source electrode 23 and the drain electrode 24 can be formed in the same process as the source wiring 132.

ゲート配線131とソース配線132には、例えば、AlやCrやMoなどの低抵抗の金属材料を用いることができる。このように、ゲート配線131とソース配線132とは異なる配線層で形成されている。すなわち、ソース配線132とゲート配線131とはゲート絶縁膜21を介してお互いにほぼ直角に交差するように配設され、交差点近傍にはゲート電極、半導体膜、ドレイン電極、ソース電極を有するTFTが配置されることになる。   For the gate wiring 131 and the source wiring 132, for example, a low-resistance metal material such as Al, Cr, or Mo can be used. Thus, the gate wiring 131 and the source wiring 132 are formed with different wiring layers. That is, the source wiring 132 and the gate wiring 131 are arranged so as to intersect each other at a substantially right angle through the gate insulating film 21, and a TFT having a gate electrode, a semiconductor film, a drain electrode, and a source electrode is located near the intersection. Will be placed.

そして、ドレイン電極24を含むTFTの上には、層間絶縁膜25が形成される。さらに、層間絶縁膜25の上には画素電極26が形成される。ドレイン電極24は、層間絶縁膜25に設けられたコンタクトホールCHを介して画素電極26が接続される。そのため、ドレイン電極24に伝達した電圧は画素電極26にも印加されることとなる。   An interlayer insulating film 25 is formed on the TFT including the drain electrode 24. Further, a pixel electrode 26 is formed on the interlayer insulating film 25. The drain electrode 24 is connected to the pixel electrode 26 through a contact hole CH provided in the interlayer insulating film 25. Therefore, the voltage transmitted to the drain electrode 24 is also applied to the pixel electrode 26.

液晶表示パネルが透過型の場合、画素電極26はITO などの透明導電膜によって形成される。さらに、横電界方式やFFS方式の液晶パネルでは、画素電極26の上層に容量絶縁膜27が設けられ、容量絶縁膜27を介して画素電極26と対向するようにしてコモン電極28が設けられる。コモン電極28は透明導電膜で形成され、スリット形状の開口部を有している。つまり、スリット形状部はコモン電極28が形成されていない領域であって、容量絶縁膜27を介して下層の画素電極26が露出していることになる。   When the liquid crystal display panel is a transmissive type, the pixel electrode 26 is formed of a transparent conductive film such as ITO. Further, in a horizontal electric field type or FFS type liquid crystal panel, a capacitor insulating film 27 is provided above the pixel electrode 26, and a common electrode 28 is provided so as to face the pixel electrode 26 through the capacitor insulating film 27. The common electrode 28 is formed of a transparent conductive film and has a slit-shaped opening. That is, the slit-shaped portion is a region where the common electrode 28 is not formed, and the lower pixel electrode 26 is exposed through the capacitive insulating film 27.

コモン電極28は図面上では、複数の画素を横切って横方向に延在する帯状のパターンとして記載されているが、このようなパターン形状でなくてもよい。コモン電極28は一般的には、表示領域11内のほぼ全面に渡って形成されることが多いが、例えばTFTの上方には設けない等、必要に応じて適宜開口を設けることもある。また、後述するようにコモン電極28にはコモン電位が印加されている。   Although the common electrode 28 is illustrated as a strip-like pattern extending in the lateral direction across a plurality of pixels in the drawing, the common electrode 28 may not have such a pattern shape. In general, the common electrode 28 is often formed over almost the entire surface of the display region 11, but an opening may be appropriately provided as necessary, for example, not provided above the TFT. As will be described later, a common potential is applied to the common electrode 28.

以上のようにして完成したTFTにおいては、ゲート配線131にゲート信号が供給されると、所定のゲート電極にゲート電圧が印加される。これにより、TFTがONとなり、ソース配線からソース電極とドレイン電極を介して画素電極に画像表示信号電圧が供給される。   In the TFT completed as described above, when a gate signal is supplied to the gate wiring 131, a gate voltage is applied to a predetermined gate electrode. As a result, the TFT is turned on, and an image display signal voltage is supplied from the source wiring to the pixel electrode via the source electrode and the drain electrode.

図1に戻って、額縁領域12のうち、表示領域11よりも図面上で右側の部分を額縁領域12の右部12aとする。また、額縁領域12のうち、表示領域11よりも図面上で下側の部分を額縁領域12の下側部12bとする。さらに額縁領域12 のうち、図面上における表示領域11の上側の部分を額縁領域12の上部12c、同様に左側の部分を額縁領域12の左側部12dとする。従って、表示領域11 は、額縁領域12の右側部12a、下部12b、上部12c、左側部12dにより囲まれている。   Returning to FIG. 1, in the frame area 12, a portion on the right side of the display area 11 in the drawing is a right portion 12 a of the frame area 12. Further, in the frame area 12, a lower part in the drawing than the display area 11 is a lower side portion 12 b of the frame area 12. Further, in the frame area 12, the upper part of the display area 11 in the drawing is the upper part 12 c of the frame area 12, and similarly the left part is the left part 12 d of the frame area 12. Accordingly, the display area 11 is surrounded by the right side part 12a, the lower part 12b, the upper part 12c, and the left side part 12d of the frame area 12.

図1において、表示領域11の下辺側、すなわち下部12b内に、ソースドライバIC142が配置され、右辺側、すなわち右側部12a内にゲートドライバIC141が配置される。ゲートドライバIC141はゲート引き回し配線133を介してゲート配線131とつながっている。また、ソースドライバIC142はソース引き回し配線134を介してソース配線132とつながっている。つまり、ゲート引き回し配線133はゲート配線131と各々接続し、外部端子(図示せず)まで延在している。ソース引き回し配線134も同様である。   In FIG. 1, a source driver IC 142 is disposed on the lower side of the display area 11, that is, the lower portion 12b, and a gate driver IC 141 is disposed on the right side, that is, the right side 12a. The gate driver IC 141 is connected to the gate wiring 131 through the gate routing wiring 133. Further, the source driver IC 142 is connected to the source wiring 132 through the source routing wiring 134. That is, the gate routing wiring 133 is connected to the gate wiring 131 and extends to an external terminal (not shown). The same applies to the source routing wiring 134.

そして、ゲートドライバIC141と、ソースドライバIC142とは、外部から供給される制御信号や表示データを基にして、各々ゲート配線131にゲート信号を供給したり、ソース配線132に画像表示信号電圧を供給したりする。この供給により、前述の通りTFTがONとなって画素電極に画像表示信号電圧が供給される。一方、画素電極26と対向するコモン電極28にはコモン電位が印加されているため、画素電極26とコモン電極28との間に両方の電位差に応じたフリンジ電界が生じることにより、液晶の配向方向が変化するので各画素において所望の透過光量を得て表示することができる。   The gate driver IC 141 and the source driver IC 142 respectively supply a gate signal to the gate wiring 131 or supply an image display signal voltage to the source wiring 132 based on a control signal and display data supplied from the outside. To do. By this supply, the TFT is turned on as described above, and the image display signal voltage is supplied to the pixel electrode. On the other hand, since a common potential is applied to the common electrode 28 facing the pixel electrode 26, a fringe electric field corresponding to the potential difference between the pixel electrode 26 and the common electrode 28 is generated, thereby causing the alignment direction of the liquid crystal. Changes, it is possible to obtain and display a desired amount of transmitted light in each pixel.

図1において、ゲート引き回し配線133とゲート配線131とは1対1で対応して設けられている。両者は互いに異なる部材で形成してもよいが、同じ材質で一体的に形成してもよい。ソース引き回し配線134とソース配線132との関係も同様である。本実施の形態においては、両者とも同じ材質で一体的に形成された場合について説明を行うため、ゲート配線131がゲート引き回し配線133を含む場合と、両者の呼称により部位を区別する場合もある。   In FIG. 1, the gate routing wiring 133 and the gate wiring 131 are provided in a one-to-one correspondence. Both may be formed of different members, but may be integrally formed of the same material. The relationship between the source routing wiring 134 and the source wiring 132 is the same. In this embodiment mode, the case where both are integrally formed of the same material will be described. Therefore, there are cases where the gate wiring 131 includes the gate lead-out wiring 133 and where the parts are distinguished by their names.

また図1において、ゲート引き回し配線133aは上部12cに近い方のゲート引き回し配線であり、ゲート引き回し配線133cは下部12bに近い方のゲート引き回し配線を指す。ゲート引き回し配線133bは右側部12aの中央付近にあるゲート引き回し配線である。図1からわかるように、ゲート引き回し配線133a、133cの長さはゲート引き回し配線133bよりも長い。また、ゲート引き回し配線の長さは右側部12aの中央から図面における上下方向に離れるに従って増大する。このとき引き回し配線の幅が一定であれば、その配線抵抗も増大することになる。   In FIG. 1, a gate routing wiring 133a is a gate routing wiring closer to the upper portion 12c, and a gate routing wiring 133c is a gate routing wiring closer to the lower portion 12b. The gate routing wiring 133b is a gate routing wiring near the center of the right side portion 12a. As can be seen from FIG. 1, the lengths of the gate routing lines 133a and 133c are longer than those of the gate routing lines 133b. Further, the length of the gate routing wiring increases as the distance from the center of the right side portion 12a increases in the vertical direction in the drawing. At this time, if the width of the routing wiring is constant, the wiring resistance also increases.

それ故、右側部12aのゲート引き回し配線133a、133cの配線抵抗は、ドライバIC141中央部のゲート引き回し配線133bの配線抵抗に比べて高くなってしまう。このような抵抗差が存在するアレイ基板を用いた液晶表示パネルを表示させた場合、ゲート引き回し配線133とゲート配線131との接続部付近において、ゲート引き回し配線133の低抗分布をもった表示ムラが視認されやすくなるのは前述した通りである。   Therefore, the wiring resistance of the gate routing wirings 133a and 133c on the right side 12a is higher than the wiring resistance of the gate routing wiring 133b in the center of the driver IC 141. When a liquid crystal display panel using an array substrate having such a resistance difference is displayed, a display unevenness having a low resistance distribution of the gate routing wiring 133 in the vicinity of the connection portion between the gate routing wiring 133 and the gate wiring 131 is displayed. As described above, is easily visible.

このような表示ムラを改善するために設けられたパターンが、第1の導電パターン160と第2の導電パターン161である。なお、第1の導電パターンと第2の導電パターンとをまとめて単に、導電パターンと呼ぶことがある。第1の導電パターン160は平面図では三角形をなしており、さらには概略で二等辺三角形であり、図では斜線を入れて示している。この二等辺三角形の底辺は、ゲート配線131とゲート引き回し配線133との境界部に沿っており、頂角はゲート引き回し配線133b付近に配置されている。   Patterns provided to improve such display unevenness are the first conductive pattern 160 and the second conductive pattern 161. Note that the first conductive pattern and the second conductive pattern may be simply referred to as a conductive pattern. The first conductive pattern 160 has a triangular shape in the plan view, and is further roughly an isosceles triangle, and is shown by hatching in the drawing. The base of the isosceles triangle is along the boundary between the gate wiring 131 and the gate routing wiring 133, and the apex angle is disposed near the gate routing wiring 133b.

このような配置により、第1の導電パターン160とゲート引き回し配線133とが重畳する長さは、ゲート引き回し配線133b付近で最も長くなる。そして右側部12aの中央部から図面における上下方向に離れるに従い、重畳する長さは短くなる。このように、重畳する長さは各ゲート引き回し配線で同一ではないが、より正確に表現すると長さよりも面積が異なるように配設している。重畳面積が異なる点については、その効果も含めて後述する。   With such an arrangement, the length in which the first conductive pattern 160 and the gate routing wiring 133 overlap is the longest in the vicinity of the gate routing wiring 133b. And as it leaves | separates from the center part of the right side part 12a to the up-down direction in drawing, the overlap length becomes short. Thus, although the overlapping length is not the same for each gate routing wiring, it is arranged so that the area is different from the length when expressed more accurately. The point where the overlapping area is different will be described later including its effects.

一方、第2の導電パターン161の形状は、第1の導電パターン160を内包するような三角形で、概略で二等辺三角形である。また、第2の導電パターン161と各ゲート引き回し配線との重畳面積の大小関係も第1の導電パターン160場合とほぼ同様である。   On the other hand, the shape of the second conductive pattern 161 is a triangle that encloses the first conductive pattern 160 and is roughly an isosceles triangle. Further, the size of the overlapping area between the second conductive pattern 161 and each gate routing wiring is almost the same as that of the first conductive pattern 160.

次に、これらの導電パターンについて図3を用いてさらに説明する。図3は、図1における断面図であり、図1においてA−A、B−B、C−Cで示す箇所の断面図が各々、図3(a)、図3(b)、図3(c)に対応する。具体的には、図3(a)はゲート引き回し配線133bと導電パターンとが重畳する領域における断面図である。図3(b)は第1の導電パターン160の端部を含む領域とゲート引き回し配線133とが重畳する領域における断面図である。さらに、図3(c)は第2の導電パターン161の端部を含む領域とゲート引き回し配線133とが重畳する領域における断面図である。   Next, these conductive patterns will be further described with reference to FIG. 3 is a cross-sectional view in FIG. 1, and cross-sectional views of portions indicated by AA, BB, and CC in FIG. 1 are respectively shown in FIGS. 3 (a), 3 (b), and 3 ( corresponding to c). Specifically, FIG. 3A is a cross-sectional view in a region where the gate routing wiring 133b and the conductive pattern overlap. FIG. 3B is a cross-sectional view in a region where the region including the end portion of the first conductive pattern 160 overlaps with the gate routing wiring 133. Further, FIG. 3C is a cross-sectional view in a region where the region including the end portion of the second conductive pattern 161 and the gate routing wiring 133 overlap.

以下、各図面について説明する。図3(a)においては、絶縁性基板2上に形成されるゲート引き回し配線133をゲート絶縁膜21と層間絶縁膜25が覆い、その上層に第1の導電パターン160が形成されている。その上層をさらに容量絶縁膜27が覆い、その上層に第2の導電パターン161が形成されている。すなわち、ゲート引き回し配線133と第1の導電パターンと第2の導電パターンとが重畳する。この領域を第1の領域として領域Aと呼ぶことにする。   Each drawing will be described below. In FIG. 3A, the gate routing wiring 133 formed on the insulating substrate 2 is covered with the gate insulating film 21 and the interlayer insulating film 25, and the first conductive pattern 160 is formed thereon. The capacitor insulating film 27 further covers the upper layer, and the second conductive pattern 161 is formed on the upper layer. That is, the gate routing wiring 133 overlaps the first conductive pattern and the second conductive pattern. This region will be referred to as region A as the first region.

なお、本実施の形態では、第1の導電パターン160と画素電極26が同層に形成されており、第2の導電パターン161とコモン電極28とが同層で形成されているが、必ずしも同層に限定する必要は無い。また導電パターンは、画素電極26やコモン電極28と同じ材質で形成してもよく、透明導電膜で形成してもよい。透明導電膜はゲート引き回し配線よりも高抵抗でもよい。後述するように導電パターンは主に容量に対して影響し、電気的抵抗への直接的な影響は少ないからである。また、導電パターンはソース電極23と同層で形成してもよい。   In the present embodiment, the first conductive pattern 160 and the pixel electrode 26 are formed in the same layer, and the second conductive pattern 161 and the common electrode 28 are formed in the same layer. There is no need to limit it to a layer. The conductive pattern may be formed of the same material as the pixel electrode 26 and the common electrode 28, or may be formed of a transparent conductive film. The transparent conductive film may have a higher resistance than the gate routing wiring. This is because, as will be described later, the conductive pattern mainly affects the capacitance and has little direct influence on the electrical resistance. Further, the conductive pattern may be formed in the same layer as the source electrode 23.

図3(b)では、第1の導電パターン160が形成されていない領域が一部存在する。その領域においてはゲート引き回し配線133の上層にゲート絶縁膜21、層間絶縁膜25、容量絶縁膜27の積層を介して第2の導電パターン161が重畳する構造である。つまり、ゲート引き回し配線133と第2の導電パターン161とが重畳する。ただし、第1の導電パターン160とは重畳しない。この領域を第2の領域として領域Bと呼ぶことにする。   In FIG. 3B, there is a part of the region where the first conductive pattern 160 is not formed. In this region, the second conductive pattern 161 is superimposed on the gate lead-out wiring 133 through a stack of the gate insulating film 21, the interlayer insulating film 25, and the capacitive insulating film 27. That is, the gate routing wiring 133 and the second conductive pattern 161 overlap. However, it does not overlap with the first conductive pattern 160. This region will be referred to as region B as the second region.

図3(c)では、第1の導電パターン160は形成されていないうえに、さらに第2の導電パターン161が形成されていない領域が一部存在する。その領域においては、ゲート引き回し配線133の上層にゲート絶縁膜21、層間絶縁膜25、容量絶縁膜27の積層があるのみで、ゲート引き回し配線133と導電パターンとは重畳していない。この領域を第3の領域として領域Cと呼ぶことにする。   In FIG. 3C, the first conductive pattern 160 is not formed, and there is a part of the region where the second conductive pattern 161 is not formed. In that region, only the gate insulating film 21, the interlayer insulating film 25, and the capacitive insulating film 27 are stacked on the upper layer of the gate routing wiring 133, and the gate routing wiring 133 and the conductive pattern do not overlap. This region will be referred to as region C as the third region.

ここで、領域A〜Cにおけるゲート引き回し配線と導電パターンとの間の容量の違いについて説明する。領域Aにおいては、ゲート引き回し配線133と第1の導電パターン160との間に容量が形成される。一方、領域Bにおいては、ゲート引き回し配線133と第2の導電パターン161との間に容量が形成されるが、領域Aと比較して容量絶縁膜27をも介する点が異なる。したがって、ゲート引き回し配線と導電パターンとの間の容量は、領域Aよりも領域Bの方において小さくなる。さらに、領域Cにおいては導電パターンが存在しないため、容量はほとんど無視できる。したがって、重畳領域での単位面積当たりの容量の大小関係は、領域A>領域B>領域Cとなる。   Here, the difference in capacitance between the gate routing wiring and the conductive pattern in the regions A to C will be described. In the region A, a capacitance is formed between the gate routing wiring 133 and the first conductive pattern 160. On the other hand, in the region B, a capacitance is formed between the gate lead-out wiring 133 and the second conductive pattern 161, but is different from the region A in that the capacitor insulating film 27 is also interposed. Therefore, the capacitance between the gate routing wiring and the conductive pattern is smaller in the region B than in the region A. Further, since there is no conductive pattern in the region C, the capacitance can be almost ignored. Therefore, the size relationship between the capacities per unit area in the overlapping region is region A> region B> region C.

ところで、この容量は配線抵抗と相乗的に配線負荷となる。すなわち、配線抵抗と配線の容量との積により配線負荷が決まる。配線抵抗も容量も額縁領域12だけでなく、表示領域11内に形成される分も含むが、表示領域11内のゲート配線の抵抗や容量は各ゲート配線でほとんど同一とみてよい。一方で額縁領域12においては、ゲート引き回し配線133の長さが各々異なるため、配線負荷に差が生じて表示ムラを引きおこすのであった。   By the way, this capacity becomes a wiring load in synergy with the wiring resistance. That is, the wiring load is determined by the product of the wiring resistance and the wiring capacitance. Although the wiring resistance and capacitance include not only the frame region 12 but also the portion formed in the display region 11, the resistance and capacitance of the gate wiring in the display region 11 may be considered to be almost the same in each gate wiring. On the other hand, in the frame region 12, the lengths of the gate routing wirings 133 are different from each other. Therefore, a difference in wiring load occurs, causing display unevenness.

図1と図3で示す通り、第1の導電パターン160と第2の導電パターン161とはゲート引き回し配線133の一部と重畳する領域に形成される。また、図1で示したように、ゲート引き回し配線と重畳する長さは位置により異なる。しかし、本発明においては後述するように、重畳する面積の違いが重要であるので、以後は面積に着目した表現を用いる。なお、各ゲート引き回し配線の幅が同じであれば、重畳する長さの違いは、重畳する面積の違いと同様とみなせる。   As shown in FIGS. 1 and 3, the first conductive pattern 160 and the second conductive pattern 161 are formed in a region overlapping with a part of the gate routing wiring 133. Further, as shown in FIG. 1, the length overlapping with the gate routing wiring differs depending on the position. However, as will be described later, in the present invention, since the difference in the overlapping area is important, the expression focusing on the area is used hereinafter. Note that if the widths of the gate routing lines are the same, the overlapping length difference can be regarded as the same as the overlapping area difference.

図1より、ゲートドライバIC141の右側部12a中央部から引き出されたゲート引き回し配線133bの長さは、ゲート引き回し配線133a、133cよりも短い。このため、ゲート引き回し配線133bの配線抵抗も、ゲート引き回し配線133a、133cの配線抵抗より低い。しかも、右側部12a中央部から図面における上下方向に離れるに従い、ゲート引き回し配線は長くなり配線抵抗も増大する。   As shown in FIG. 1, the length of the gate routing wiring 133b led out from the central portion of the right side portion 12a of the gate driver IC 141 is shorter than that of the gate routing wirings 133a and 133c. For this reason, the wiring resistance of the gate routing wiring 133b is also lower than the wiring resistance of the gate routing wirings 133a and 133c. Moreover, as the distance from the central portion of the right side portion 12a increases in the vertical direction in the drawing, the gate routing wiring becomes longer and the wiring resistance also increases.

一方、図1と図3からわかるように、導電パターンは三角形をなしているため、ゲート引き回し配線133bと導電パターンの重畳する面積は、ゲート引き回し配線133a、133cと導電パターンの重畳する面積よりも大きくなる。そして、右側部12a中央部から図面における上下方向に離れるに従い、ゲート引き回し配線と導電パターンとの重畳面積は減少する。   On the other hand, as can be seen from FIGS. 1 and 3, since the conductive pattern is triangular, the area where the gate routing wiring 133b and the conductive pattern overlap is larger than the area where the gate routing wiring 133a and 133c overlaps the conductive pattern. growing. As the distance from the central portion of the right side portion 12a increases in the vertical direction in the drawing, the overlapping area between the gate routing wiring and the conductive pattern decreases.

以上から、導電パターンと各ゲート引き回し配線とが重畳する各々の面積は、ゲート引き回し配線の配線抵抗が高いほど小さくなるように配設されていることがわかる。そして、このように配設することにより、配線抵抗の差により生じる配線負荷の差を容量の差によって補償する効果を奏するため、表示ムラを低減することができる。   From the above, it can be seen that each area where the conductive pattern and each gate routing wiring overlap each other is arranged so as to decrease as the wiring resistance of the gate routing wiring increases. By arranging in this manner, display unevenness can be reduced because the effect of compensating the wiring load difference caused by the wiring resistance difference by the capacitance difference is achieved.

さらに、先に見たように単なる重畳面積の違いだけでなく、領域Aと領域Bとの単位面積あたりの容量の違いも考慮する必要がある。すなわち、領域Bに比べて単位面積あたりの容量が大きい領域Aは、特にゲート引き回し配線133bで広い範囲で重畳する。したがって、ゲート引き回し配線133bと導電パターンとの間に形成される容量と、ゲート引き回し配線133a、133cと導電パターンの間の容量との差は面積の差よりもさらに広がることになる。   Further, as described above, it is necessary to consider not only the difference in the overlapping area but also the difference in capacity per unit area between the region A and the region B. That is, the region A having a larger capacity per unit area than the region B is overlapped over a wide range, particularly with the gate lead-out wiring 133b. Therefore, the difference between the capacitance formed between the gate routing wiring 133b and the conductive pattern and the capacitance between the gate routing wiring 133a, 133c and the conductive pattern is further widened than the difference in area.

すなわち、配線長や配線抵抗の際により生じた配線負荷の差に対して、本発明の形態においては導電パターンが1層しかない場合に比べて、幅広い範囲でより精密な調整で補償をすることができる。1層しかない場合、たとえば、ゲート引き回し配線133a、133cのうち最も配線長が長い箇所の近辺においては、容量を形成するための重畳面積を小さく設ける必要があり、一方ではゲート引き回し配線133b近傍では重畳面積を大きく設ける必要があった。そのため、両者のバランスによっては、ゲート引き回し配線133bにおいては重畳面積が不足したり、あるいはゲート引き回し配線133a、133cのうち最も配線長が長い箇所の近辺においては、パターン加工制御ができないほど小さな面積になったりすることもあった。   That is, compensation for wiring load differences caused by wiring length and wiring resistance can be compensated with more precise adjustment in a wider range than in the case of the present invention having only one conductive pattern. Can do. When there is only one layer, for example, it is necessary to provide a small overlapping area for forming a capacitor in the vicinity of the longest wiring length among the gate routing wirings 133a and 133c, while in the vicinity of the gate routing wiring 133b. It was necessary to provide a large overlapping area. Therefore, depending on the balance between the two, the overlapping area of the gate routing wiring 133b is insufficient, or the area around the longest wiring length of the gate routing wirings 133a and 133c is so small that pattern processing control cannot be performed. Sometimes it became.

本発明に係る実施形態においては、ゲート引き回し配線と重畳する導電パターンを異なるレイヤーごとに形成することにより、配線抵抗の差が著しい場合においても精密な調整で補償することにより表示ムラを低減することができる。   In the embodiment according to the present invention, the conductive pattern overlapping the gate routing wiring is formed for each different layer, thereby reducing display unevenness by compensating with precise adjustment even when the wiring resistance difference is significant. Can do.

次に、ゲート引き回し配線133と導電パターンとを重ねる面積の寸法を決定する方法について説明する。   Next, a method for determining the size of the area where the gate routing wiring 133 and the conductive pattern overlap is described.

まず、ゲート引き回し配線133のパターン、本数を決定する。そして、それぞれのゲート引き回し配線133の抵抗値を算出する。そして、複数のゲート引き回し配線133間の抵抗値の差を求める。この抵抗値の差と、表示領域11内のゲート配線131の配線抵抗から、それぞれの配線抵抗の差を補償するのに必要となる容量を求める。この容量を実現するために必要となる導電パターンについて、各ゲート引き出し配線との重畳面積とどのレイヤーで形成するかを決定する。   First, the pattern and number of gate routing lines 133 are determined. Then, the resistance value of each gate routing wiring 133 is calculated. Then, a difference in resistance value between the plurality of gate routing wires 133 is obtained. From the difference in resistance value and the wiring resistance of the gate wiring 131 in the display area 11, the capacitance required to compensate for the difference in wiring resistance is obtained. For the conductive pattern necessary to realize this capacity, the overlapping area with each gate lead-out wiring and which layer is formed is determined.

これにより、配線上に絶縁膜を介して1層のみの導電膜パターンを形成する場合に比べてより幅広い範囲で精密な調整で各引き回し配線間の抵抗値の差を低減することができる。また、FFS型の液晶表示装置の場合には、アレイ基板上に容量絶縁膜を介して画素電極26とコモン電極28とが形成されているため、すでに説明した通り、第1の導電パターンと第2の導電パターンの形成は、各々画素電極やコモン電極と同時に行うことにより、製造工程を追加する必要が無いという効果を奏する。   Thereby, it is possible to reduce the difference in resistance value between the respective lead wirings by precise adjustment in a wider range than in the case where only one conductive film pattern is formed on the wiring via the insulating film. In the case of the FFS type liquid crystal display device, since the pixel electrode 26 and the common electrode 28 are formed on the array substrate via the capacitive insulating film, as described above, the first conductive pattern and the first conductive pattern The formation of the conductive pattern 2 is performed at the same time as the pixel electrode and the common electrode, so that there is no need to add a manufacturing process.

なお、本実施の形態においては図1に示すように、第1の導電パターン160と第2の導電パターン161は両方ともおよそ二等辺三角形をなしているが、その形状に限定されることはない。また、導電パターンの形状は、ゲートドライバIC141の中央部を横切る線に対して線対称となっているが、線対称で無くてもよい。導電パターンは複数のパターンに分離していてもよい。重要なことは、ゲート配線抵抗の差を容量で補償することである。   In the present embodiment, as shown in FIG. 1, both the first conductive pattern 160 and the second conductive pattern 161 are approximately isosceles triangles, but the shape is not limited thereto. . The shape of the conductive pattern is line symmetric with respect to a line crossing the central portion of the gate driver IC 141, but may not be line symmetric. The conductive pattern may be separated into a plurality of patterns. What is important is to compensate for the difference in gate wiring resistance with capacitance.

また、導電パターンは2層に限らず、3層以上でも良い。本実施の形態では、例えばソース電極23と同層の金属膜からなる導電パターンを追加して形成してもよい。工程数を増やして新たな導電パターンを追加してもよい。   The conductive pattern is not limited to two layers, and may be three or more layers. In the present embodiment, for example, a conductive pattern made of a metal film in the same layer as the source electrode 23 may be additionally formed. A new conductive pattern may be added by increasing the number of steps.

さらに、導電パターンは他のパターンから分離したパターンでもよい。しかし、導電パターンが分離したパターンである場合、ゲート引き回し配線に印加される電圧に引きずられて導電パターンの電位も変動するため、ゲート引き回し配線と導電パターンとの間に形成される容量が低下してしまう。その場合、前述の補償効果も低下することとなる。そのため、導電パターンにはゲート引き回し配線とは異なる電位を印加しておくとなおよい。   Further, the conductive pattern may be a pattern separated from other patterns. However, if the conductive pattern is a separated pattern, the potential formed on the conductive pattern also varies with the voltage applied to the gate routing wiring, so the capacitance formed between the gate routing wiring and the conductive pattern decreases. End up. In that case, the compensation effect described above is also reduced. Therefore, it is better to apply a potential different from that of the gate routing wiring to the conductive pattern.

たとえば、導電パターンにコモン電位を印加してもよい。この場合、コモン電位を外部から印加するための端子(図示せず)やその端子につながる配線に電気的に接続するように導電パターンを形成してもよい。表示領域11内のコモン電極28から延在するようにして第2の導電パターン162を一体として形成してもよい。   For example, a common potential may be applied to the conductive pattern. In this case, the conductive pattern may be formed so as to be electrically connected to a terminal (not shown) for applying a common potential from the outside and a wiring connected to the terminal. The second conductive pattern 162 may be integrally formed so as to extend from the common electrode 28 in the display region 11.

また、コモン電極28から容量絶縁膜27上を延在するパターンと第1の導電パターン161とを接続してもよい。この場合、容量絶縁膜27にコンタクトホール(図示せず)を開口してそのコンタクトホールを介して両者を接続してもよい。   Further, the pattern extending on the capacitor insulating film 27 from the common electrode 28 and the first conductive pattern 161 may be connected. In this case, a contact hole (not shown) may be opened in the capacitor insulating film 27 and both may be connected via the contact hole.

さらに、実施の形態1では、第1の導電パターン160と第2の導電パターン161とを設けることにより配線抵抗を補償できる範囲を広げた形態について説明したが、かかる形態に加えて、導電パターンとして孤立パターンとコモン電位を印加したパターンとを混在させることにより同様の効果を奏することも可能である。   Furthermore, in Embodiment 1, although the form which expanded the range which can compensate wiring resistance by providing the 1st conductive pattern 160 and the 2nd conductive pattern 161 was demonstrated, in addition to this form, as a conductive pattern, Similar effects can be obtained by mixing isolated patterns and patterns to which a common potential is applied.

実施の形態2.
本実施の形態2にかかる液晶表示パネルの構成について図4を用いて説明する。図4は、額縁領域について説明するための平面図である。表示領域11内で複数のゲート配線131が図面上の水平方向に延在し、額縁領域12内でゲート引き回し配線133が形成されている点は実施の形態1と同様であるが異なる点もある。
Embodiment 2.
The configuration of the liquid crystal display panel according to the second embodiment will be described with reference to FIG. FIG. 4 is a plan view for explaining the frame region. Although the plurality of gate lines 131 extend in the horizontal direction on the drawing in the display area 11 and the gate routing lines 133 are formed in the frame area 12, they are the same as in the first embodiment, but there are also differences. .

まず、ドライバICが1辺にしか形成されていない点が異なっている。具体的には、本実施の形態2では、実施の形態1で示したゲートドライバIC141とソースドライバIC142とを共通のドライバIC150に集約して一辺上に形成している。そのため、ドライバIC150はソース配線とゲート引き回し配線の両方と接続している。   First, the difference is that the driver IC is formed only on one side. Specifically, in the second embodiment, the gate driver IC 141 and the source driver IC 142 described in the first embodiment are integrated into a common driver IC 150 and formed on one side. Therefore, the driver IC 150 is connected to both the source wiring and the gate routing wiring.

さらに、ドライバIC150からの距離に応じてゲート引き回し配線が異なる位置になるように配設している。具体的には、ドライバIC150からの距離が近いゲート配線については、額縁領域の左側部12dにゲート引き回し配線133dを配設している。一方で、ドライバIC150からの距離が遠いゲート配線については、額縁領域の右側部12aにゲート引き回し配線133eを配設している。   Furthermore, the gate routing wiring is arranged at different positions according to the distance from the driver IC 150. Specifically, for the gate wiring that is close to the driver IC 150, the gate routing wiring 133d is disposed on the left side 12d of the frame area. On the other hand, for the gate wiring that is far from the driver IC 150, the gate routing wiring 133e is disposed on the right side 12a of the frame area.

図4に示す配置は、額縁領域12の特に右側部12aと左側部12dを狭くすることにより表示装置の小型化や狭額縁化を図る際に用いられるものであるが、このような構成においても各ゲート配線の配線抵抗の差が生じる。そのため、実施の形態1と同様に第1の導電パターン160、第2の導電パターン161を図4に示すように配設することにより、配線抵抗の差を補償することができ、表示ムラを抑制することが可能である。なお、図4では、ゲート引き回し配線133eと重畳するように設けているが、ゲート引き回し配線133dと重畳して別途導電パターンを設けてもよい。   The arrangement shown in FIG. 4 is used to reduce the size of the display device or to narrow the frame by narrowing the right side portion 12a and the left side portion 12d, particularly in the frame region 12. A difference in wiring resistance of each gate wiring occurs. Therefore, similarly to the first embodiment, the first conductive pattern 160 and the second conductive pattern 161 are arranged as shown in FIG. 4, so that the difference in wiring resistance can be compensated and display unevenness is suppressed. Is possible. In FIG. 4, the gate lead-out wiring 133e is provided so as to overlap with the gate lead-out wiring 133e, but a conductive pattern may be provided separately from the gate lead-out wiring 133d.

ところで、図4に示したような構成においては、表示領域11の上側におけるゲート配線の配線負荷を重くしているため、表示領域11の上側と下側との境界、つまりゲート引き回し配線133dとゲート引き回し配線133eとの境界における表示ムラが発生しやすくなる場合がある。これについて、実施の形態2の変形例として図5を用いて説明する。図5も図4と同様、額縁領域について説明するための平面図である。   In the configuration as shown in FIG. 4, since the wiring load of the gate wiring on the upper side of the display area 11 is increased, the boundary between the upper side and the lower side of the display area 11, that is, the gate routing wiring 133d and the gate In some cases, display unevenness at the boundary with the lead-out wiring 133e is likely to occur. This will be described with reference to FIG. 5 as a modification of the second embodiment. FIG. 5 is also a plan view for explaining the frame region, similarly to FIG.

ゲート引き回し配線133dと重畳するように第1の導電パターン160と、第2の導電パターン161が形成されている。図5においては第1の導電パターン160を三角形としている。さらに、その上層に矩形の第2の導電パターン161を形成している。図5の構成では、第2の導電パターン161によりドライバIC150から遠いゲート配線の引き回し配線133eと、ドライバIC150に近いゲート配線の引き回し配線133dとの配線抵抗差を補償し、さらに第1の導電パターン160により、ゲート引き回し配線133d間の各配線抵抗差も補償することが可能である。もちろん、導電パターンの形状は、表示ムラを抑制するためにはどこの配線抵抗を補償するのが効果的かを見定めてから決定されるものであり、図4や図5に示すような形態に限定されるものではない。図5において、第1の導電パターンと第2の導電パターンとの補償対象を入れ替えてもよいし、パターン形状を適宜変更してもよい。   A first conductive pattern 160 and a second conductive pattern 161 are formed so as to overlap with the gate routing wiring 133d. In FIG. 5, the first conductive pattern 160 is triangular. Furthermore, a rectangular second conductive pattern 161 is formed on the upper layer. In the configuration of FIG. 5, the second conductive pattern 161 compensates for the wiring resistance difference between the lead wiring 133e of the gate wiring far from the driver IC 150 and the lead wiring 133d of the gate wiring close to the driver IC 150, and further the first conductive pattern. By 160, it is possible to compensate for each wiring resistance difference between the gate routing wirings 133d. Of course, the shape of the conductive pattern is determined after determining which wiring resistance is effectively compensated in order to suppress display unevenness, and is in the form as shown in FIGS. It is not limited. In FIG. 5, the compensation targets of the first conductive pattern and the second conductive pattern may be interchanged, and the pattern shape may be changed as appropriate.

実施の形態1で説明したように、導電パターンは孤立パターンでもよい。導電パターンにゲート引き回し配線とは異なる電位を印加しておくとなおよい。   As described in the first embodiment, the conductive pattern may be an isolated pattern. More preferably, a potential different from that of the gate routing wiring is applied to the conductive pattern.

実施の形態1、2にかかるアレイ基板を用いて、公知の製法により表示装置を製造することができる。たとえば、アレイ基板と対向基板との間に液晶が封入されるように貼り合わせて基板周辺部をシールした後、アレイ基板や対向基板の端子に外部回路を接続し、光源を背後に設置することにより液晶表示装置を製造することができる。   A display device can be manufactured by a known manufacturing method using the array substrates according to the first and second embodiments. For example, after attaching the liquid crystal to be sealed between the array substrate and the counter substrate and sealing the periphery of the substrate, connect an external circuit to the terminals of the array substrate and the counter substrate, and place the light source behind Thus, a liquid crystal display device can be manufactured.

また、アレイ基板の画素電極上に電界を印加することにより発光する発光層を形成した後、絶縁膜により覆い、共通電極を形成することによりエレクトロルミネッセンス表示装置を製造することができる。さらに、白と黒との顔料粒子を含むマイクロカプセルをアレイ基板と外部回路とが生成する電界により駆動する電気泳動方式の表示装置や、電子粉流体方式の表示装置を製造することも可能である。表示装置とは異なるが、本発明にかかるアレイ基板において画素電極の代わりに光電変換素子を設けることにより、可視光や紫外光や放射線のイメージセンサーを製造することも可能である。   In addition, an electroluminescent display device can be manufactured by forming a light emitting layer that emits light by applying an electric field over the pixel electrodes of the array substrate, and then covering the insulating substrate with an insulating film and forming a common electrode. Furthermore, it is also possible to manufacture an electrophoretic display device that drives microcapsules containing white and black pigment particles by an electric field generated by an array substrate and an external circuit, and an electropowder fluid display device. . Although different from the display device, an image sensor for visible light, ultraviolet light, or radiation can be manufactured by providing a photoelectric conversion element instead of a pixel electrode in the array substrate according to the present invention.

1 アレイ基板、11 表示領域、12 額縁領域、
21 ゲート絶縁膜、22 半導体膜、23 ソース電極、24 ドレイン電極、
25 層間絶縁膜、26 画素電極、27 容量絶縁膜、28 コモン電極、
131 ゲート配線、132 ソース配線
133 ゲート引き回し配線、134 ソース引き回し配線
141 ゲートドライバIC 、142 ソースドライバIC 、
150 ドライバI C 、
160 第1の導電パターン、161 第2の導電パターン
1 array substrate, 11 display area, 12 frame area,
21 gate insulating film, 22 semiconductor film, 23 source electrode, 24 drain electrode,
25 interlayer insulating film, 26 pixel electrode, 27 capacitive insulating film, 28 common electrode,
131 Gate wiring, 132 Source wiring 133 Gate routing wiring, 134 Source routing wiring 141 Gate driver IC 142 Source driver IC
150 driver IC,
160 first conductive pattern, 161 second conductive pattern

Claims (6)

絶縁性基板上に表示領域と前記表示領域の外側の額縁領域を有し、
前記表示領域には、ゲート配線と、
第1の絶縁膜を介して前記ゲート配線と交差するソース配線と、
前記ゲート配線と前記ソース配線との交差部近辺に形成されたスイッチング素子と、
前記スイッチング素子と電気的に接続する画素電極と、が形成され、
前記額縁領域には
前記ゲート配線と各々接続して外部端子まで延在するゲート引き回し配線と
少なくとも前記第1の絶縁膜を介して前記ゲート引き回し配線と重畳する領域を有する第1の導電パターンと、
前記第1の導電パターンの上層の容量絶縁膜と、
少なくとも前記容量絶縁膜と前記第1の絶縁膜とを介して前記ゲート引き回し配線と重畳する領域を有する第2の導電パターンと、
を有したアレイ基板であって、
第1の導電パターンと各ゲート引き回し配線とが重畳する各々の面積は、ゲート引き回し配線の配線抵抗が高いほど小さくなるように配設され、
第2の導電パターンと各ゲート引き回し配線とが重畳する各々の面積は、ゲート引き回し配線の配線抵抗が高いほど小さくなるように配設されていることを特徴とするアレイ基板。
A display area on the insulating substrate and a frame area outside the display area;
In the display area, a gate wiring,
A source wiring crossing the gate wiring through a first insulating film;
A switching element formed in the vicinity of an intersection between the gate wiring and the source wiring;
A pixel electrode electrically connected to the switching element is formed,
A first conductive pattern having a region that overlaps with the gate routing wiring via at least the first insulating film, and a gate routing wiring connected to the gate wiring and extending to the external terminal in the frame region;
A capacitive insulating film on an upper layer of the first conductive pattern;
A second conductive pattern having a region overlapping with the gate routing wiring through at least the capacitive insulating film and the first insulating film;
An array substrate having
Each area where the first conductive pattern and each gate routing wiring overlap each other is arranged to be smaller as the wiring resistance of the gate routing wiring is higher,
An array substrate characterized in that each area where the second conductive pattern and each gate routing wiring overlap each other is arranged so as to decrease as the wiring resistance of the gate routing wiring increases.
少なくとも前記第1の導電パターンと前記ゲート引き回し配線とが重畳する第1の領域と、
前記第2の導電パターンと前記ゲート引き回し配線とが重畳し、かつ、前記第1の導電パターンと前記ゲート引き回し配線とが重畳しない第2の領域とを有し、
前記第1の領域におけるゲート引き回し配線の配線抵抗は、前記第2の領域におけるゲート引き回し配線の配線抵抗よりも高いことを特徴とする請求項1に記載のアレイ基板。
A first region where at least the first conductive pattern and the gate routing wiring overlap;
A second region in which the second conductive pattern and the gate routing wiring overlap, and the first conductive pattern and the gate routing wiring do not overlap,
The array substrate according to claim 1, wherein a wiring resistance of the gate routing wiring in the first region is higher than a wiring resistance of the gate routing wiring in the second region.
前記ゲート引き回し配線が前記第1の導電パターンとも前記第2の導電パターンとも重畳しない第3の領域を有し、
前記第1の領域におけるゲート引き回し配線の配線抵抗は、前記第3の領域におけるゲート引き回し配線の配線抵抗よりも高いことを特徴とする請求項2に記載のアレイ基板。
The gate routing wiring has a third region that does not overlap the first conductive pattern and the second conductive pattern;
3. The array substrate according to claim 2, wherein the wiring resistance of the gate routing wiring in the first region is higher than the wiring resistance of the gate routing wiring in the third region.
前記画素電極と前記第1の導電パターンとは同じレイヤーであることを特徴とする請求項1ないし3のいずれか1項に記載のアレイ基板。 4. The array substrate according to claim 1, wherein the pixel electrode and the first conductive pattern are the same layer. 前記表示領域に、前記容量絶縁膜を介して前記画素電極と対向するコモン電極を有し、
前記コモン電極は前記第2の導電パターンと同じレイヤーであることを特徴とする請求項1ないし4のいずれか1項に記載のアレイ基板。
A common electrode facing the pixel electrode through the capacitive insulating film in the display region;
The array substrate according to claim 1, wherein the common electrode is in the same layer as the second conductive pattern.
請求項1ないし5のいずれか1項に記載のアレイ基板を備えたことを特徴とする液晶表示装置。 6. A liquid crystal display device comprising the array substrate according to claim 1.
JP2015115064A 2015-06-05 2015-06-05 Array substrate and liquid crystal display device provided with the array substrate Active JP6536187B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2015115064A JP6536187B2 (en) 2015-06-05 2015-06-05 Array substrate and liquid crystal display device provided with the array substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015115064A JP6536187B2 (en) 2015-06-05 2015-06-05 Array substrate and liquid crystal display device provided with the array substrate

Publications (2)

Publication Number Publication Date
JP2017003660A true JP2017003660A (en) 2017-01-05
JP6536187B2 JP6536187B2 (en) 2019-07-03

Family

ID=57754041

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015115064A Active JP6536187B2 (en) 2015-06-05 2015-06-05 Array substrate and liquid crystal display device provided with the array substrate

Country Status (1)

Country Link
JP (1) JP6536187B2 (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190008459A (en) * 2017-07-13 2019-01-24 삼성디스플레이 주식회사 Display apparatus
WO2019082469A1 (en) * 2017-10-27 2019-05-02 株式会社ジャパンディスプレイ Display device
JP2019536093A (en) * 2017-03-10 2019-12-12 深▲せん▼市華星光電技術有限公司Shenzhen China Star Optoelectronics Technology Co., Ltd. Thin film transistor array substrate and display panel
WO2020065823A1 (en) * 2018-09-27 2020-04-02 シャープ株式会社 Display device
JP2020522734A (en) * 2018-05-14 2020-07-30 クンシャン ゴー−ビシオノクス オプト−エレクトロニクス カンパニー リミテッドKunshan Go−Visionox Opto−Electronics Co., Ltd. Deformed screen and display device
WO2020194706A1 (en) * 2019-03-28 2020-10-01 シャープ株式会社 Display device
CN113630926A (en) * 2020-05-07 2021-11-09 固安翌光科技有限公司 Organic electroluminescent screen and preparation method thereof

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005529360A (en) * 2002-06-07 2005-09-29 サムスン エレクトロニクス カンパニー リミテッド Thin film transistor substrate
JP2008026869A (en) * 2006-06-21 2008-02-07 Mitsubishi Electric Corp Display device
JP2008275940A (en) * 2007-04-27 2008-11-13 Seiko Epson Corp Electro-optical device, manufacturing method thereof and electronic equipment
JP2013061389A (en) * 2011-09-12 2013-04-04 Japan Display East Co Ltd Display device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005529360A (en) * 2002-06-07 2005-09-29 サムスン エレクトロニクス カンパニー リミテッド Thin film transistor substrate
JP2008026869A (en) * 2006-06-21 2008-02-07 Mitsubishi Electric Corp Display device
JP2008275940A (en) * 2007-04-27 2008-11-13 Seiko Epson Corp Electro-optical device, manufacturing method thereof and electronic equipment
JP2013061389A (en) * 2011-09-12 2013-04-04 Japan Display East Co Ltd Display device

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019536093A (en) * 2017-03-10 2019-12-12 深▲せん▼市華星光電技術有限公司Shenzhen China Star Optoelectronics Technology Co., Ltd. Thin film transistor array substrate and display panel
KR20190008459A (en) * 2017-07-13 2019-01-24 삼성디스플레이 주식회사 Display apparatus
KR102357393B1 (en) 2017-07-13 2022-02-03 삼성디스플레이 주식회사 Display apparatus
WO2019082469A1 (en) * 2017-10-27 2019-05-02 株式会社ジャパンディスプレイ Display device
JP2020522734A (en) * 2018-05-14 2020-07-30 クンシャン ゴー−ビシオノクス オプト−エレクトロニクス カンパニー リミテッドKunshan Go−Visionox Opto−Electronics Co., Ltd. Deformed screen and display device
US11269381B2 (en) 2018-05-14 2022-03-08 Kunshan Go-Visionox Opto-Electronics Co., Ltd. Irregular shaped display screens and display devices
JP7061625B2 (en) 2018-05-14 2022-04-28 クンシャン ゴー-ビシオノクス オプト-エレクトロニクス カンパニー リミテッド Variant screen and display device
WO2020065823A1 (en) * 2018-09-27 2020-04-02 シャープ株式会社 Display device
WO2020194706A1 (en) * 2019-03-28 2020-10-01 シャープ株式会社 Display device
CN113630926A (en) * 2020-05-07 2021-11-09 固安翌光科技有限公司 Organic electroluminescent screen and preparation method thereof

Also Published As

Publication number Publication date
JP6536187B2 (en) 2019-07-03

Similar Documents

Publication Publication Date Title
JP6536187B2 (en) Array substrate and liquid crystal display device provided with the array substrate
KR102509413B1 (en) Display device
US6774414B2 (en) Thin film transistor array panel for a liquid crystal display
JP6438187B2 (en) Display device
TWI437335B (en) Display device
CN103383512B (en) Liquid crystal disply device and its preparation method
JP2019152930A (en) Sensor-equipped display device
US10622384B2 (en) Liquid crystal display panel and liquid crystal display
JP6627447B2 (en) Liquid crystal display
JP2008003134A (en) Wiring structure and display device
KR102090993B1 (en) Display device
JP2012098464A (en) Liquid crystal display device
US10185196B2 (en) Liquid crystal display panel and liquid crystal display device
JP2019082536A (en) Display device with position input function
KR20080008858A (en) Thin film transistor substrate
KR20180049371A (en) Ultra High Resolution Liquid Crystal Display
US20190280013A1 (en) Active matrix substrate and display panel
JP6415271B2 (en) Liquid crystal display
KR20140087748A (en) Ultra High Resolution Liquid Crystal Display Having A Compensating Thin Film Transistor At Each Pixel
KR102115791B1 (en) Display device
JP2008064961A (en) Wiring structure, and display device
US20120112199A1 (en) Thin film transistor array panel
JP7037268B2 (en) Display device
JP4542202B2 (en) Display device
WO2019031382A1 (en) Display device having position input function

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180509

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190225

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190305

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190415

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190507

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190520

R151 Written notification of patent or utility model registration

Ref document number: 6536187

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250