JP2016131443A - 5 level power converter and control method - Google Patents

5 level power converter and control method Download PDF

Info

Publication number
JP2016131443A
JP2016131443A JP2015004608A JP2015004608A JP2016131443A JP 2016131443 A JP2016131443 A JP 2016131443A JP 2015004608 A JP2015004608 A JP 2015004608A JP 2015004608 A JP2015004608 A JP 2015004608A JP 2016131443 A JP2016131443 A JP 2016131443A
Authority
JP
Japan
Prior art keywords
offset
voltage
cmd
command value
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015004608A
Other languages
Japanese (ja)
Other versions
JP6394401B2 (en
Inventor
長谷川 勇
Isamu Hasegawa
勇 長谷川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Meidensha Corp
Meidensha Electric Manufacturing Co Ltd
Original Assignee
Meidensha Corp
Meidensha Electric Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Meidensha Corp, Meidensha Electric Manufacturing Co Ltd filed Critical Meidensha Corp
Priority to JP2015004608A priority Critical patent/JP6394401B2/en
Priority to PCT/JP2016/050895 priority patent/WO2016114330A1/en
Publication of JP2016131443A publication Critical patent/JP2016131443A/en
Application granted granted Critical
Publication of JP6394401B2 publication Critical patent/JP6394401B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/483Converters with outputs that each can have more than two voltages levels
    • H02M7/4833Capacitor voltage balancing
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/483Converters with outputs that each can have more than two voltages levels

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Inverter Devices (AREA)

Abstract

PROBLEM TO BE SOLVED: To simplify the voltage balance control of a capacitor, while enhancing the response to disturbance, in a 5 level power converter.SOLUTION: Offset control circuits 4, 6 for operating an offset command value offset_cmd based on the voltage detection values Vc1, Vc2 of capacitors C3, C2, and PWM generation circuits 5, 7 performing PWM control based on the values obtained by adding converter voltage command values Vuc_cmd, Vvc_cmd, Vwc_cmd to the offset command value offset_cmd, and the values obtained by adding inverter voltage command values Vu_cmd, Vv_cmd, Vw_cmd to the offset command value offset_cmd are provided. The offset control circuits 4, 6 output a value obtained by multiplying a value subjected to PI control, based on the deviation of the capacitor voltage command value Vc_cmd and the average value of voltage detection values Vc1, Vc2 of the capacitor, by the offset waveform, as an offset command value offset_cmd.SELECTED DRAWING: Figure 1

Description

本発明は、多相の5レベル電力変換器に係り、特に、各相の5レベル電力変換器が直流接続部のコンデンサを共通して用いたマルチレベル電力変換器に関する。   The present invention relates to a multi-phase five-level power converter, and more particularly to a multi-level power converter in which each phase of the five-level power converter uses a capacitor of a DC connection in common.

図7は、ダイオードクランプ型の5レベル電力変換器を示す回路図である。図7に示すように、ダイオードクランプ型の5レベル電力変換器は、直流接続部を4つのコンデンサC1〜C4で4分割しており、4分割したコンデンサC1〜C4の電圧をそれぞれ等しく制御することで5レベルの電圧を出力することが可能となる。   FIG. 7 is a circuit diagram showing a diode clamp type five-level power converter. As shown in FIG. 7, in the diode clamp type five-level power converter, the DC connection is divided into four by four capacitors C1 to C4, and the voltages of the four divided capacitors C1 to C4 are controlled equally. Thus, it becomes possible to output a voltage of 5 levels.

例えば、コンデンサC1〜C4の電圧をEとした場合、中性点Nを基準とした出力相電圧のレベルは、スイッチSp1〜Sp4、Sn1〜Sn4のオンオフ動作によって、2E,E,0,−E,−2Eの5レベルとなる。 For example, when the voltage of the capacitors C1 to C4 is E, the level of the output phase voltage with respect to the neutral point N is set to 2E, E, E, by the on / off operation of the switches S p1 to S p4 and S n1 to S n4 . There are 5 levels of 0, -E, -2E.

非特許文献1は、そのコンデンサC1〜C4の電圧バランス制御に関して記載したものである。非特許文献1は、図7に示すように、インバータとコンバータとを一体構成とした5レベル電力変換器であり、三相共通のオフセット(零相電圧)を出力電圧指令値に重畳することにより、4分割したコンデンサ電圧を一定範囲内に制御している。   Non-Patent Document 1 describes the voltage balance control of the capacitors C1 to C4. Non-Patent Document 1, as shown in FIG. 7, is a five-level power converter in which an inverter and a converter are integrated, and by superimposing a three-phase common offset (zero-phase voltage) on the output voltage command value. The capacitor voltage divided into four is controlled within a certain range.

図8は、非特許文献1におけるオフセット波形例を示すタイムチャートである。上部波形がオフセット重畳前の出力電圧指令値(正弦波状)Vrefとオフセット電圧Voffsetである。下部波形がオフセット電圧Voffset重畳後の出力電圧指令値Vrefである。また、左側波形と右側波形では、オフセット電圧Voffsetのduty(オフセット電圧Voffsetが零以外の期間の比率)が異なっている。左側波形はduty=100%,右側波形はduty≒50%である。このdutyを調整することによって、コンデンサC1〜C4の電圧をバランス制御する。   FIG. 8 is a time chart showing an example of an offset waveform in Non-Patent Document 1. The upper waveform is the output voltage command value (sinusoidal) Vref and offset voltage Voffset before offset superposition. The lower waveform is the output voltage command value Vref after the offset voltage Voffset is superimposed. Further, the left waveform and the right waveform have different offset voltage Voffset duty ratios (ratio of periods when the offset voltage Voffset is not zero). The left waveform is duty = 100%, and the right waveform is duty≈50%. By adjusting the duty, the voltages of the capacitors C1 to C4 are balanced.

また、この5レベル電力変換器の出力電圧を生成するPWM制御構成を、図9に示す。図9の出力電圧指令値Vrefと4種類のキャリア信号carrier1,carrier2,carrier3,carrier4とを比較することより、5レベル電力変換器内におけるインバータの各スイッチSp1〜Sp4,Sn1〜Sn4のオンオフ動作を決定し、PWM波形の出力電圧を生成する。 FIG. 9 shows a PWM control configuration for generating the output voltage of the five-level power converter. Output voltage command value Vref and four carrier signals of FIG. 9 carrier1, carrier2, carrier3, from comparing the carrier4, 5 levels each switch S of the inverter of the power converter within p1 ~S p4, S n1 ~S n4 The on / off operation is determined, and the output voltage of the PWM waveform is generated.

図7の各コンデンサC1〜C4における印加電圧をEとすると、各信号と出力電圧との関係は表1のようになる。   Assuming that the applied voltage at each of the capacitors C1 to C4 in FIG. 7 is E, the relationship between each signal and the output voltage is as shown in Table 1.

Figure 2016131443
Figure 2016131443

オフセットVoffset(零相電圧)重畳時、図9の出力電圧指令値Vrefは、図8の下部のような波形となる。   When the offset Voffset (zero phase voltage) is superimposed, the output voltage command value Vref in FIG. 9 has a waveform as shown in the lower part of FIG.

“A Sinusoidal PWM Method With Voltage Balancing Capability for Diode−Clamped Five−Level Converters”IEEE TRANSACTIONS ON INDUSTRY APPLICATIONS,VOL45,No3,MAY/JUNE 2009“A Sinousoid PWM Method With Voltage Balancing Capability for Diode-Clumped Five-Level Converters” IEEE TRANSACTIONS ON INDUSTRY J

非特許文献1の制御方法は、変調率に応じてオフセット量を決定し、4つのコンデンサC1〜C4の電圧バランスを制御している。しかし、その具体的な制御方法に関する記述はない。また、コンデンサC1〜C4の電圧を検出しフィードバックした制御構成をとらない場合、外乱に対する応答性が悪くなる等の問題が生じる。   In the control method of Non-Patent Document 1, the offset amount is determined according to the modulation rate, and the voltage balance of the four capacitors C1 to C4 is controlled. However, there is no description about the specific control method. Further, when the control configuration in which the voltages of the capacitors C1 to C4 are detected and fed back is not taken, there arises a problem that the responsiveness to disturbance is deteriorated.

また、オフセット電圧Voffsetの波形が急峻に変化するため、図10に示すように、2段分の電圧変化が発生する。図10に示すように、出力電圧指令値Vrefに急峻な変化があると、表1のmode3→mode1のようなレベルスキップが発生する。これにより、出力電圧値が0→2Eと変化する2段分の電圧変化が発生する。この2段分の電圧変化は、モータなどの負荷の絶縁劣化・絶縁破壊をもたらす問題がある。   Further, since the waveform of the offset voltage Voffset changes abruptly, a voltage change of two stages occurs as shown in FIG. As shown in FIG. 10, when there is a steep change in the output voltage command value Vref, a level skip such as mode 3 → mode 1 in Table 1 occurs. As a result, a voltage change for two stages in which the output voltage value changes from 0 to 2E occurs. This two-stage voltage change has a problem of causing deterioration and insulation breakdown of a load such as a motor.

以上示したようなことから、5レベル電力変換器において、コンデンサの電圧バランス制御を簡潔にし、さらに外乱に対する応答性を向上させることが課題となる。   As described above, in the five-level power converter, it is a problem to simplify the voltage balance control of the capacitor and further improve the response to disturbance.

本発明は、前記従来の問題に鑑み、案出されたもので、その一態様は、交流電圧を直流電圧に変換するコンバータと、コンバータの直流側に直列数2以上かつ並列数1以上のコンデンサが接続された直流接続部と、前記直流接続部の直流電圧を交流電圧に変換するインバータと、前記コンデンサの電圧検出値に基づいてオフセット指令値を演算するオフセット制御回路と、前記オフセット指令値にコンバータ電圧指令値を加算した値、および、前記オフセット指令値にインバータ電圧指令値を加算した値に基づいて、PWM制御を行うPWM発生回路と、を備えた5レベル電力変換器の制御方法であって、前記オフセット制御回路は、コンデンサ電圧指令値と、前記コンデンサの電圧検出値の平均値と、の偏差に基づいてPI制御した値にオフセット波形を乗算した値をオフセット指令値として出力することを特徴とする。   The present invention has been devised in view of the above-described conventional problems. One aspect of the present invention is a converter that converts an AC voltage into a DC voltage, and a capacitor that has a series number of 2 or more and a parallel number of 1 or more on the DC side of the converter. Connected to the DC connection unit, an inverter that converts the DC voltage of the DC connection unit into an AC voltage, an offset control circuit that calculates an offset command value based on a voltage detection value of the capacitor, and the offset command value A 5-level power converter control method comprising: a PWM generation circuit that performs PWM control based on a value obtained by adding a converter voltage command value and a value obtained by adding an inverter voltage command value to the offset command value. The offset control circuit outputs an offset to a value that is PI-controlled based on a deviation between a capacitor voltage command value and an average value of the detected voltage value of the capacitor. And outputs a value obtained by multiplying the set waveform as an offset command value.

また、その一態様として、前記直流接続部は、4つのコンデンサが直列接続されたことを特徴とする。   Further, as one aspect thereof, the DC connection portion is characterized in that four capacitors are connected in series.

また、その一態様として、前記オフセット波形は、1または−1をduty50%で出力する方形波に、オフセット波形がキャリア信号の傾き以下となる変化率制限を掛けた信号であることを特徴とする。   Further, as one aspect thereof, the offset waveform is a signal obtained by multiplying a square wave that outputs 1 or −1 at a duty of 50% by a change rate limitation that makes the offset waveform less than or equal to the slope of the carrier signal. .

また、その一態様として、オフセット指令値の周波数を、5レベル電力変換器の出力周波数の3倍以上、かつ、キャリア周波数の1/2以下とすることを特徴とする。   As one aspect thereof, the frequency of the offset command value is set to be not less than three times the output frequency of the five-level power converter and not more than ½ of the carrier frequency.

また、出力相数が3相であってもよい。   Further, the number of output phases may be three.

本発明によれば、5レベル電力変換器において、コンデンサの電圧バランス制御を簡潔にし、さらに外乱に対する応答性を向上させることが可能となる。   According to the present invention, in the five-level power converter, it is possible to simplify the voltage balance control of the capacitor and further improve the response to disturbance.

実施形態1における5レベル電力変換器のシステム全体のブロック図。1 is a block diagram of an entire system of a five-level power converter according to Embodiment 1. FIG. 実施形態1におけるオフセット制御回路を示すブロック図。FIG. 2 is a block diagram illustrating an offset control circuit according to the first embodiment. 実施形態2におけるオフセット波形生成例を示すブロック図。FIG. 10 is a block diagram illustrating an example of generating an offset waveform in the second embodiment. 実施形態2における出力電圧と電圧指令値を示すタイムチャート。6 is a time chart showing output voltages and voltage command values in the second embodiment. オフセット指令値の周波数を3fとした場合のコンデンサ電圧を示すタイムチャート。The time chart which shows the capacitor voltage when the frequency of an offset command value is 3f. オフセット指令値の周波数をfとした場合のコンデンサ電圧を示すタイムチャート。The time chart which shows the capacitor voltage when the frequency of an offset command value is set to f. 非特許文献1の5レベル電力変換器を示す図。The figure which shows the 5-level power converter of a nonpatent literature 1. FIG. 出力電圧指令値とオフセット電圧を示すタイムチャート。The time chart which shows an output voltage command value and an offset voltage. PWM制御構成例を示すタイムチャート。The time chart which shows the example of a PWM control structure. レベルスキップ発生例を示すタイムチャート。A time chart showing an example of level skip occurrence.

本発明は、コンデンサ電圧を検出しフィードバックループを形成することにより、外乱に対する応答性を向上させるものである。さらに、重畳するオフセットの振幅を調整することにより、コンデンサ電圧のバランスを制御し、オフセットの生成を簡単化する。   The present invention improves response to disturbances by detecting a capacitor voltage and forming a feedback loop. Furthermore, by adjusting the amplitude of the offset to be superimposed, the balance of the capacitor voltage is controlled, and the offset generation is simplified.

以下、本発明に係る5レベル電力変換器の実施形態を図1〜図6に基づいて詳述する。   Hereinafter, an embodiment of a five-level power converter according to the present invention will be described in detail with reference to FIGS.

[実施形態1]
図1は本実施形態1における5レベル電力変換器のシステム全体のブロック図を示し、図2はコンデンサ電圧のオフセット制御回路のブロック図を示す。なお、本実施形態1の5レベル電力変換器は、出力相数を三相とする。
[Embodiment 1]
FIG. 1 shows a block diagram of the entire system of the five-level power converter according to the first embodiment, and FIG. 2 shows a block diagram of a capacitor voltage offset control circuit. Note that the five-level power converter according to the first embodiment has three output phases.

まず、5レベル電力変換器の主回路を簡単に説明する。図1に示すように、本実施形態1における5レベル電力変換器は、系統1と、系統1から出力された交流電圧を直流電圧に変換するコンバータCONVと、コンバータCONVの直流側に、直列数2以上かつ並列数1以上のコンデンサが接続された直流接続部と、直流接続部の直流電圧を交流電圧に変換するインバータINVと、インバータINVから出力された交流電圧が供給される負荷LOADと、系統1とコンバータCONVとの間に介挿されたインプットフィルタ2と、インバータINVと負荷LOADとの間に介挿されたアウトプットフィルタと3と、を備える。なお、本実施形態1では、直流接続部の直流電圧を4つのコンデンサC1〜C4で4分割している。   First, the main circuit of the 5-level power converter will be briefly described. As illustrated in FIG. 1, the five-level power converter according to the first embodiment includes a system 1, a converter CONV that converts an AC voltage output from the system 1 into a DC voltage, and a series number on the DC side of the converter CONV. A DC connection part to which capacitors of two or more and 1 or more in parallel are connected, an inverter INV for converting a DC voltage of the DC connection part into an AC voltage, a load LOAD to which an AC voltage output from the inverter INV is supplied, An input filter 2 interposed between the system 1 and the converter CONV, and an output filter 3 interposed between the inverter INV and the load LOAD are provided. In the first embodiment, the DC voltage at the DC connection portion is divided into four by four capacitors C1 to C4.

ここで、図1のVdc1は直流接続部のPアームと中性点間の電圧,Vdc2は直流接続部の中性点とNアーム間の電圧、Vc1,Vc2はコンデンサC3,C2のコンデンサ電圧、Vu_cmd,Vv_cmd,Vw_cmdはインバータINVのU相、V相、W相の電圧指令値、Vuc_cmd,Vvc_cmd,Vwc_cmdはコンバータCONVのU相、V相、W相の電圧指令値である。   1, Vdc1 is a voltage between the P arm and the neutral point of the DC connection portion, Vdc2 is a voltage between the neutral point and the N arm of the DC connection portion, Vc1 and Vc2 are capacitor voltages of the capacitors C3 and C2, Vu_cmd, Vv_cmd, and Vw_cmd are U-phase, V-phase, and W-phase voltage command values of the inverter INV, and Vuc_cmd, Vvc_cmd, and Vwc_cmd are U-phase, V-phase, and W-phase voltage command values of the converter CONV.

また、コンデンサ電圧Vc1,Vc2からコンバータCONVのオフセット指令値offset_cmdを演算するオフセット制御回路4と、コンバータCONVの電圧指令値Vuc_cmd,Vvc_cmd,Vwc_cmdとオフセット指令値offset_cmdを加算した値に基づいてPWM制御を行うコンバータCONV側のPWM発生回路5と、コンデンサ電圧Vc1,Vc2からインバータINVのオフセット指令値offset_cmdを演算するオフセット制御回路6と、インバータINVの電圧指令値Vu_cmd,Vv_cmd,Vw_cmdとオフセット指令値offset_cmdを加算した値に基づいてPWM制御を行うインバータINV側のPWM発生回路7と、を備える。   Also, the PWM control is performed based on the offset control circuit 4 that calculates the offset command value offset_cmd of the converter CONV from the capacitor voltages Vc1 and Vc2, and the value obtained by adding the voltage command values Vuc_cmd, Vvc_cmd, Vwc_cmd of the converter CONV and the offset command value offset_cmd. PWM converter circuit 5 on the converter CONV side to perform, offset control circuit 6 for calculating offset command value offset_cmd of inverter INV from capacitor voltages Vc1 and Vc2, voltage command values Vu_cmd, Vv_cmd, Vw_cmd and offset command value offset_cmd of inverter INV And an inverter INV-side PWM generation circuit 7 that performs PWM control based on the added value.

図2は、本実施形態1におけるオフセット制御回路4,6を示すブロック図である。図2のVc_cmdはコンデンサC1〜C4の電圧指令値、Kpは比例ゲイン、Kiは積分ゲイン、Z-1は1サンプル遅延を表す。 FIG. 2 is a block diagram showing the offset control circuits 4 and 6 in the first embodiment. In FIG. 2, Vc_cmd is a voltage command value of the capacitors C1 to C4, Kp is a proportional gain, Ki is an integral gain, and Z -1 is a one-sample delay.

図2に示すように、加算器11によりコンデンサ電圧Vc1とVc2を加算し、平均値演算部12で0.5倍して、コンデンサ電圧Vc1とVc2の平均値を算出する。減算器13で、このコンデンサ電圧Vc1とVc2の平均値とコンデンサ電圧指令値Vc_cmdの偏差を算出し、PI演算部14で当該偏差に基づいてPI演算を行う。   As shown in FIG. 2, the capacitor voltages Vc1 and Vc2 are added by the adder 11 and multiplied by 0.5 by the average value calculation unit 12 to calculate the average value of the capacitor voltages Vc1 and Vc2. The subtractor 13 calculates the deviation between the average value of the capacitor voltages Vc1 and Vc2 and the capacitor voltage command value Vc_cmd, and the PI calculation unit 14 performs the PI calculation based on the deviation.

PI演算部14は、乗算部15によりコンデンサC1〜C4の電圧指令値Vc_cmdとコンデンサ電圧検出値Vc1,Vc2の平均値との偏差に比例ゲインKpを乗算する。減算部16では、乗算部15の出力と除算部17の出力との偏差を演算し、乗算部18でこの偏差に積分ゲインKiを乗算する。加算部19では乗算部18の出力と乗算部18の1サンプル前の出力とを加算する。加算部20で乗算部15の出力と加算部19との出力とを加算する。リミッタ21では、加算部20の出力をリミッタ処理し、AMPとして出力する。減算部22は加算部20の1サンプル前の出力とリミッタ21の1サンプル前の出力との偏差を演算する。除算部17は減算部22の出力を比例ゲインKpで除算し、減算部16に出力する。   The PI calculation unit 14 multiplies the deviation between the voltage command value Vc_cmd of the capacitors C1 to C4 and the average value of the capacitor voltage detection values Vc1 and Vc2 by the proportional gain Kp. The subtraction unit 16 calculates a deviation between the output of the multiplication unit 15 and the output of the division unit 17, and the multiplication unit 18 multiplies the deviation by an integral gain Ki. The adder 19 adds the output of the multiplier 18 and the output of the multiplier 18 one sample before. The adder 20 adds the output of the multiplier 15 and the output of the adder 19. The limiter 21 performs limiter processing on the output of the adder 20 and outputs the result as AMP. The subtractor 22 calculates a deviation between the output of the adder 20 one sample before and the output of the limiter 21 one sample before. The division unit 17 divides the output of the subtraction unit 22 by the proportional gain Kp and outputs the result to the subtraction unit 16.

乗算器23はPI演算部14の出力であるAMPにオフセット波形offset_wave_formを乗算し、オフセット指令値offset_cmdとして出力する。なお、ここでのオフセット波形offset_wave_formは、1または−1を出力するduty50%の方形波である。   The multiplier 23 multiplies the AMP, which is the output of the PI calculation unit 14, by the offset waveform offset_wave_form, and outputs the result as an offset command value offset_cmd. The offset waveform offset_wave_form here is a square wave of duty 50% that outputs 1 or -1.

このオフセット指令値offset_cmdを図1に示すように、コンバータCONVの電圧指令値Vuc_cmd,Vvc_cmd,Vw_cmd、インバータINVの電圧指令値Vu_cmd,Vv_cmd,Vw_cmdにそれぞれ重畳する。   As shown in FIG. 1, this offset command value offset_cmd is superimposed on the voltage command values Vuc_cmd, Vvc_cmd, Vw_cmd of the converter CONV and the voltage command values Vu_cmd, Vv_cmd, Vw_cmd of the inverter INV, respectively.

なお、図1のPWM発生回路5,7は、図9と同じ構成をとり、コンバータCONVおよびインバータINVの各スイッチのオンオフ信号を生成する。   The PWM generation circuits 5 and 7 in FIG. 1 have the same configuration as that in FIG. 9 and generate ON / OFF signals for the switches of the converter CONV and the inverter INV.

図2に示すように、コンデンサ電圧Vc1,Vc2の電圧の平均値とコンデンサ電圧指令値Vc_cmdとの差をとり、PI制御した出力値AMPをオフセット指令値offset_cmdの波形の振幅とすることでコンデンサC1〜C4の電圧をバランス制御することができる。また、フィードバックによる構成であるため、コンデンサ電圧が外乱により変動した場合においても安定性向上できる。また、上記のような簡単な制御ブロックでコンデンサ電圧のバランスをとることができる。   As shown in FIG. 2, the difference between the average value of the capacitor voltages Vc1 and Vc2 and the capacitor voltage command value Vc_cmd is taken, and the PI-controlled output value AMP is used as the amplitude of the waveform of the offset command value offset_cmd. The voltage of .about.C4 can be balanced. Further, since the configuration is based on feedback, stability can be improved even when the capacitor voltage fluctuates due to disturbance. Further, the capacitor voltage can be balanced by the simple control block as described above.

[実施形態2]
本実施形態2では、出力線間電圧のレベルスキップが発生しないオフセット波形の生成方法に関して説明する。図3にオフセットの波形生成例を示す。ここで、図3のfoはオフセット波形の周波数、phiはオフセット波形の位相を表す。方形波生成部31は、周波数fo,位相phiに基づいて方形波を生成する。この方形波は、1または−1をduty50%で出力する波形である。(1)式に方形波(square wave)を表す式を示す。
[Embodiment 2]
In the second embodiment, a method of generating an offset waveform that does not cause a level skip of the output line voltage will be described. FIG. 3 shows an example of offset waveform generation. Here, fo in FIG. 3 represents the frequency of the offset waveform, and phi represents the phase of the offset waveform. The square wave generating unit 31 generates a square wave based on the frequency fo and the phase phi. This square wave is a waveform that outputs 1 or −1 at a duty of 50%. Equation (1) shows an equation representing a square wave.

Figure 2016131443
Figure 2016131443

図3に示すように、変化率制限部32により、周波数fo、位相phiの方形波(square wave)に制限を掛けることによりオフセット波形が生成される。   As shown in FIG. 3, the change rate limiting unit 32 generates an offset waveform by limiting a square wave having a frequency fo and a phase phi.

ここで、変化率制限部32により、オフセット波形の傾きが、コンバータCONV,インバータINVのキャリア信号carrier1〜carrier4の傾き以下となるように設定する。これにより、PWM発生回路5,7内の出力電圧指令値Vrefは、図9のような急峻な電圧の変化がなくなり、レベルスキップを防止することができる。   Here, the change rate limiting unit 32 sets the slope of the offset waveform to be equal to or less than the slopes of the carrier signals carrier1 to carrier4 of the converter CONV and the inverter INV. As a result, the output voltage command value Vref in the PWM generation circuits 5 and 7 does not have a steep voltage change as shown in FIG. 9, and level skipping can be prevented.

具体的には、図4のようになる。実線が変化率制限部32を設けた場合の出力電圧指令値Vrefと出力電圧の波形を示している。(図4上部の破線は、変化率制限部32を設けない場合の出力電圧指令値、すなわち、方形波生成部31の出力である。)変化率制限部32では、図4に示すように、破線(方形波生成部31の出力)のステップ変化時に出力電圧指令値Vrefは傾きをもって上昇している。この出力電圧指令値Vrefの傾きはキャリア信号の傾きよりも低い。したがって、出力電圧波形では、2E分の電圧変化が発生していない。   Specifically, it is as shown in FIG. The solid line indicates the waveform of the output voltage command value Vref and the output voltage when the change rate limiting unit 32 is provided. (The broken line in the upper part of FIG. 4 is the output voltage command value when the change rate limiting unit 32 is not provided, that is, the output of the square wave generating unit 31.) In the change rate limiting unit 32, as shown in FIG. The output voltage command value Vref rises with a slope when the broken line (the output of the square wave generator 31) changes in steps. The slope of the output voltage command value Vref is lower than the slope of the carrier signal. Therefore, no voltage change for 2E occurs in the output voltage waveform.

次に、実施形態1,実施形態2においてのオフセット周波数foの決定方法に関して説明する。   Next, a method for determining the offset frequency fo in the first and second embodiments will be described.

5レベル電力変換器の出力周波数が低いときオフセット周波数foを高くすることにより、コンデンサ電圧の変動を低減することができる。この時、オフセット周波数foは、(2)式の範囲で設定する。ここでfは5レベル電力変換器の出力周波数、fcは5レベル電力変換器のキャリア周波数で示す。   By increasing the offset frequency fo when the output frequency of the 5-level power converter is low, fluctuations in the capacitor voltage can be reduced. At this time, the offset frequency fo is set within the range of equation (2). Here, f is an output frequency of the 5-level power converter, and fc is a carrier frequency of the 5-level power converter.

Figure 2016131443
Figure 2016131443

オフセット周波数foは高いほどコンデンサ電圧変動を小さくすることができるが、キャリア周波数fcの半分よりも高い周波数は制御できないため、fo<fc/2としている。   The higher the offset frequency fo, the smaller the capacitor voltage fluctuation. However, since a frequency higher than half the carrier frequency fc cannot be controlled, fo <fc / 2 is set.

また、3相電力変換器の場合、出力周波数の3倍の3f成分の高調波電流が電力変換器内に発生する。この3f成分の高調波電流を抑制するため、3f≦foとしている。f成分の高調波電流の抑制は、コンデンサ電圧変動の抑制につながるからである。   In the case of a three-phase power converter, a harmonic current of a 3f component that is three times the output frequency is generated in the power converter. In order to suppress the harmonic current of the 3f component, 3f ≦ fo is satisfied. This is because the suppression of the harmonic current of the f component leads to the suppression of the capacitor voltage fluctuation.

図5に、fo=3f=1.5Hz時のシミュレーション結果、図6に高周波数のfo=180Hz適用後のシミュレーション結果をそれぞれ示す。図5と図6を比較すると高周波を適用した図6の方がコンデンサ電圧変動を85%程度低減できていることがわかる。   FIG. 5 shows a simulation result when fo = 3f = 1.5 Hz, and FIG. 6 shows a simulation result after applying high frequency fo = 180 Hz. Comparing FIG. 5 and FIG. 6, it can be seen that FIG. 6 to which the high frequency is applied can reduce the capacitor voltage fluctuation by about 85%.

以上示したように、本実施形態2によれば、レベルスキップを抑制することができ、これにより、モータなどの負荷の絶縁劣化・絶縁破壊を抑制できる。   As described above, according to the second embodiment, the level skip can be suppressed, and thereby, it is possible to suppress the insulation deterioration / breakdown of a load such as a motor.

また、オフセット周波数foを(2)式とすることにより、5レベル電力変換器の出力周波数が低い場合においても、コンデンサ電圧変動を抑制できる。   Further, by setting the offset frequency fo to the expression (2), the capacitor voltage fluctuation can be suppressed even when the output frequency of the five-level power converter is low.

以上の実施形態1,2は、図7の3相5レベル電力変換器を用いて説明した。本発明は、インバータINVとコンバータCONVを持つ電力変換装置で、直流部にコンデンサブロック(コンデンサ並列数が1以上ある構成)を2直列以上接続している構成であれば、図7以外の構成でも適用できる。例えば、コンデンサブロック2直列構成が2回路ある構成、さらに、その相数も3相に限らない。   Embodiments 1 and 2 have been described using the three-phase five-level power converter of FIG. The present invention is a power conversion device having an inverter INV and a converter CONV, and any configuration other than that shown in FIG. 7 can be used as long as two or more capacitor blocks (a configuration having a capacitor parallel number of 1 or more) are connected in series to the DC section. Applicable. For example, the capacitor block 2 series configuration has two circuits, and the number of phases is not limited to three.

以上、本発明において、記載された具体例に対してのみ詳細に説明したが、本発明の技術思想の範囲で多彩な変形および修正が可能であることは、当業者にとって明白なことであり、このような変形および修正が特許請求の範囲に属することは当然のことである。   Although the present invention has been described in detail only for the specific examples described above, it is obvious to those skilled in the art that various changes and modifications are possible within the scope of the technical idea of the present invention. Such variations and modifications are naturally within the scope of the claims.

例えば、図1では、コンバータCONV側のオフセット制御回路4と、インバータINV側のオフセット制御回路6は、別々の構成となっているが、これら2つのオフセット制御回路4,6は1つに統合してもよい。   For example, in FIG. 1, the offset control circuit 4 on the converter CONV side and the offset control circuit 6 on the inverter INV side have different configurations, but these two offset control circuits 4 and 6 are integrated into one. May be.

CONV…コンバータ
C1〜C4…コンデンサ
INV…インバータ
Vc1,Vc2…コンデンサの電圧検出値
offset_cmd…オフセット指令値
4,6…オフセット制御回路
5,7…PWM発生回路
Vuc_cmd,Vvc_cmd,Vwc_cmd…コンバータ電圧指令値
Vu_cmd,Vv_cmd,Vw_cmd…インバータ電圧指令値
Vc_cmd…コンデンサ電圧指令値
CONV ... Converter C1-C4 ... Capacitor INV ... Inverter Vc1, Vc2 ... Capacitor voltage detection value offset_cmd ... Offset command value 4,6 ... Offset control circuit 5,7 ... PWM generation circuit Vuc_cmd, Vvc_cmd, Vwc_cmd ... Converter voltage command value Vu_cmd , Vv_cmd, Vw_cmd: Inverter voltage command value Vc_cmd: Capacitor voltage command value

Claims (6)

交流電圧を直流電圧に変換するコンバータと、
コンバータの直流側に直列数2以上かつ並列数1以上のコンデンサが接続された直流接続部と、
前記直流接続部の直流電圧を交流電圧に変換するインバータと、
前記コンデンサの電圧検出値に基づいてオフセット指令値を演算するオフセット制御回路と、
前記オフセット指令値にコンバータ電圧指令値を加算した値、および、前記オフセット指令値にインバータ電圧指令値を加算した値に基づいて、PWM制御を行うPWM発生回路と、
を備えた5レベル電力変換器の制御方法であって、
前記オフセット制御回路は、
コンデンサ電圧指令値と、前記コンデンサの電圧検出値の平均値と、の偏差に基づいてPI制御した値にオフセット波形を乗算した値を前記オフセット指令値として出力することを特徴とする5レベル電力変換器の制御方法。
A converter that converts AC voltage to DC voltage;
A DC connection portion in which a capacitor having a series number of 2 or more and a parallel number of 1 or more is connected to the DC side of the converter;
An inverter that converts a DC voltage of the DC connection portion into an AC voltage;
An offset control circuit that calculates an offset command value based on a voltage detection value of the capacitor;
A PWM generation circuit that performs PWM control based on a value obtained by adding a converter voltage command value to the offset command value and a value obtained by adding an inverter voltage command value to the offset command value;
A method for controlling a five-level power converter comprising:
The offset control circuit
A 5-level power conversion characterized in that a value obtained by multiplying a PI control value based on a deviation between a capacitor voltage command value and an average value of the detected voltage value of the capacitor by an offset waveform is output as the offset command value. Control method.
前記直流接続部は、4つの前記コンデンサが直列接続されたことを特徴とする請求項1記載の5レベル電力変換装置の制御方法。   The method of controlling a five-level power converter according to claim 1, wherein the DC connection unit includes four capacitors connected in series. 前記オフセット波形は、
1または−1をduty50%で出力する方形波に、前記オフセット波形がキャリア信号の傾き以下となる変化率制限を掛けた信号であることを特徴とする請求項1または2記載の5レベル電力変換器の制御方法。
The offset waveform is
The 5-level power conversion according to claim 1 or 2, wherein a square wave that outputs 1 or -1 at a duty of 50% is a signal obtained by applying a rate of change restriction in which the offset waveform is equal to or less than a slope of a carrier signal. Control method.
オフセット指令値の周波数を、5レベル電力変換器の出力周波数の3倍以上、かつ、キャリア周波数の1/2以下とすることを特徴とする請求項1〜3のうち何れかに記載の5レベル電力変換器の制御方法。   The 5-level offset according to any one of claims 1 to 3, wherein the frequency of the offset command value is not less than 3 times the output frequency of the 5-level power converter and not more than 1/2 of the carrier frequency. Control method of power converter. 請求項1〜4のうち何れかに記載の制御方法を用いたことを特徴とする5レベル電力変換器。   A 5-level power converter using the control method according to claim 1. 出力相数が3相であることを特徴とする請求項5に記載の5レベル電力変換器。   The five-level power converter according to claim 5, wherein the number of output phases is three.
JP2015004608A 2015-01-14 2015-01-14 5-level power converter and control method Expired - Fee Related JP6394401B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2015004608A JP6394401B2 (en) 2015-01-14 2015-01-14 5-level power converter and control method
PCT/JP2016/050895 WO2016114330A1 (en) 2015-01-14 2016-01-14 Five-level power conversion device and control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015004608A JP6394401B2 (en) 2015-01-14 2015-01-14 5-level power converter and control method

Publications (2)

Publication Number Publication Date
JP2016131443A true JP2016131443A (en) 2016-07-21
JP6394401B2 JP6394401B2 (en) 2018-09-26

Family

ID=56405871

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015004608A Expired - Fee Related JP6394401B2 (en) 2015-01-14 2015-01-14 5-level power converter and control method

Country Status (2)

Country Link
JP (1) JP6394401B2 (en)
WO (1) WO2016114330A1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108712058A (en) * 2017-04-12 2018-10-26 全球能源互联网研究院有限公司 A kind of protected type equalizer circuit
JP2022037386A (en) * 2020-08-25 2022-03-09 ニチコン株式会社 Switching power supply device

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6962081B2 (en) * 2017-09-06 2021-11-05 株式会社明電舎 Multi-level power converter
CN111130364A (en) * 2019-12-31 2020-05-08 北京交通大学 Three-phase rectifier

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11332252A (en) * 1998-05-08 1999-11-30 Denso Corp Multi-level power converter
JP2010172141A (en) * 2009-01-23 2010-08-05 Sanken Electric Co Ltd Three-phase power conversion apparatus
JP2013110815A (en) * 2011-11-18 2013-06-06 Meidensha Corp Neutral point clamped multilevel power converter

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11332252A (en) * 1998-05-08 1999-11-30 Denso Corp Multi-level power converter
JP2010172141A (en) * 2009-01-23 2010-08-05 Sanken Electric Co Ltd Three-phase power conversion apparatus
JP2013110815A (en) * 2011-11-18 2013-06-06 Meidensha Corp Neutral point clamped multilevel power converter

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108712058A (en) * 2017-04-12 2018-10-26 全球能源互联网研究院有限公司 A kind of protected type equalizer circuit
CN108712058B (en) * 2017-04-12 2021-10-01 全球能源互联网研究院有限公司 Shielding type voltage-sharing circuit
JP2022037386A (en) * 2020-08-25 2022-03-09 ニチコン株式会社 Switching power supply device
JP7403416B2 (en) 2020-08-25 2023-12-22 ニチコン株式会社 switching power supply

Also Published As

Publication number Publication date
JP6394401B2 (en) 2018-09-26
WO2016114330A1 (en) 2016-07-21

Similar Documents

Publication Publication Date Title
US9780692B2 (en) Control device of neutral-point-clamped power converter apparatus, and control method of neutral-point-clamped power converter apparatus
JP6503277B2 (en) Controller and AC motor drive
JP5742980B1 (en) Power converter control method
JP2015201996A (en) Power conversion device, control device for power conversion device, and control method for power conversion device
US9350227B2 (en) Power converter control method
JP2013255317A (en) Control device for three-level inverter
JP6394401B2 (en) 5-level power converter and control method
KR101929519B1 (en) Three level neutral point clamped inverter system having imbalance capacitor voltages and its control method
JP5192258B2 (en) Clamp type power converter
JP6520336B2 (en) Power converter control device
JP2013247725A (en) Electric power conversion system
JP2018088750A (en) Power conversion device
Jung et al. DC-link voltage balance control using fourth-phase for 3-phase 3-level NPC PWM converters with common-mode voltage reduction technique
JP2003169480A (en) Control apparatus for neutral point clamp system power converter
JP2016046962A (en) Multilevel power conversion device
JP5364303B2 (en) Current control type power converter and method for improving output current waveform of current control type power converter
JP2013211970A (en) Controller of 3 level rectifier
JP5115730B2 (en) PWM converter device
JP2016015816A (en) Controller of 5 level converter
WO2018179234A1 (en) H-bridge converter and power conditioner
JP2019054569A (en) Three-level power converter
JP5540699B2 (en) Power converter
JP7202244B2 (en) power converter
KR20220093758A (en) Apparatus of controlling power factor correction circuit
JP2017153277A (en) Self-excited reactive power compensation apparatus

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20171204

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180731

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180813

R150 Certificate of patent or registration of utility model

Ref document number: 6394401

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees