JP2014179113A - 仮想計算機システムおよび仮想計算機の移行制御方法 - Google Patents
仮想計算機システムおよび仮想計算機の移行制御方法 Download PDFInfo
- Publication number
- JP2014179113A JP2014179113A JP2014090860A JP2014090860A JP2014179113A JP 2014179113 A JP2014179113 A JP 2014179113A JP 2014090860 A JP2014090860 A JP 2014090860A JP 2014090860 A JP2014090860 A JP 2014090860A JP 2014179113 A JP2014179113 A JP 2014179113A
- Authority
- JP
- Japan
- Prior art keywords
- logical
- hba
- virtual machine
- migration
- physical
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
【解決手段】移行元物理計算機101において、OS123が管理するメモリ領域に配置されている移行元論理FC−HBA112の制御情報領域を、ハイパザイザ102が管理するメモリ領域に配置されているダミー論理FC−HBA113の制御情報領域へコピーし、ダミーFC−HBAのFCログイン後、移行元FC−HBAの制御情報領域を参照するゲスト論理アドレスから、ダミー論理FC−HBAの制御情報領域を参照する物理アドレスを参照できるようにアドレス変換テーブルを書き換え、移行元論理FC−HBAのFCログアウト後、移行元論理FC−HBAでログアウトさせたFCのWWNで移行先論理FC−HBAのFCログインを行い、移行元計算機上のOSを移行先計算機201に引き継ぎ動作させる。
【選択図】図1
Description
(S602)論理FC−HBA Firmware11201は、オフセット加算テーブル1093を参照し、仮想ポート11011の割当先であるLPAR120のオフセットアドレス0x1000番地を取得する。このときのオフセット加算テーブル1093を図23に示す。
102、202・・・ハイパザイザ
103、203・・・LPAR管理部
104、204・・・リソース管理部
105、205・・・マイグレーション制御部
106、206・・・論理デバイス管理部
107,207・・・メモリ管理部
108、208・・・物理デバイス
109、209・・・物理CPU
110、210・・・物理メモリ
111、211・・・物理FC−HBA
112,113,212・・・論理FC−HBA
122、222・・・論理CPU
120、220・・・LPAR
123・・・OS
301・・・FCスイッチ
302・・・ストレージ装置
303・・・LU
Claims (15)
- 複数の物理計算機と記憶装置とを備え、前記物理計算機上でハイパザイザにより仮想計算機が動作する仮想計算機システムにおいて、
第1の物理計算機は、
第1の物理HBAと、
前記第1の物理HBAを論理的に分割して、第1の論理HBA及び第1’の論理HBAを生成する第1のハイパザイザと、
WWN1が付与された前記第1の論理HBAが割り当てられ、前記第1の論理HBAと前記記憶装置とを接続するリンク1を経由して前記記憶装置にアクセスするOSが動作する第1の仮想計算機と、
前記第1の仮想計算機のゲスト論理アドレスと前記第1の物理計算機のホスト物理アドレスとの対応を管理するアドレス変換テーブルとを有し、
前記第1のハイパザイザは、前記第1の仮想計算機を前記第2の物理計算機上に移行するに際し、前記アドレス変換テーブルにおいて、前記第1の論理HBAの制御領域を示すゲスト論理アドレスに対応する第1のホスト物理アドレスを、前記第1’の論理HBAの制御領域を示す第1’のホスト物理アドレスに書き換え、
前記第1の仮想計算機で動作するOSは、前記第1の仮想計算機を前記第2の物理計算機上に移行する間、前記書き換え後のアドレス変換テーブルにより、前記第1’の論理HBAと前記記憶装置とを接続するリンク1’を経由して前記記憶装置にアクセスし、
前記第2の物理計算機は、
第2の物理HBAと、
前記第2の物理HBAを論理的に分割して、第2の論理HBAを生成する第2のハイパザイザと、
前記第2の論理HBAが割り当てられ、前記第1の仮想計算機から移行されたOSが動作し、前記第1の仮想計算機の構成情報に基づいて生成された第2の仮想計算機とを有し、
前記第2の仮想計算機で動作するOSは、前記WWN1が付与された第2の論理HBAと前記記憶装置とを接続するリンク2を経由して前記記憶装置にアクセスすることを特徴とする仮想計算機システム。 - 前記第1の仮想計算機で動作するOSは、前記第1の仮想計算機を前記第2の物理計算機上に移行する間、
前記第1の論理HBAの制御領域にアクセスすると、前記第1の論理HBAの制御領域を示すゲスト論理アドレスが前記書き換え後のアドレス変換テーブルにより第1’のホスト物理アドレスに変換されて、前記第1’のホスト物理アドレスに対応する前記第1’の論理HBAの制御領域へのアクセスとなり、
前記第1’の論理HBAから前記リンク1’を経由して前記記憶装置にアクセスすることを特徴とする請求項1記載の仮想計算機システム。 - 前記第1のハイパザイザは、前記第1の仮想計算機を前記第2の物理計算機上に移行するに際し、
前記第1’の論理HBAにWWN1’を付与することを特徴とする請求項2記載の仮想計算機システム。 - 前記第1の仮想計算機で動作するOSは、
前記移行前において、前記WWN1を用いる前記第1の論理HBAから前記リンク1を経由して前記記憶装置にログインし、
前記移行中において、前記WWN1’を用いる前記第1’の論理HBAから前記リンク1’を経由して前記記憶装置にログインし、
第2の仮想計算機で動作するOSは、
前記移行後において、前記WWN1を用いる前記第2の論理HBAから前記リンク2を経由して前記記憶装置にログインすることを特徴とする請求項3記載の仮想計算機システム。 - 前記第1の論理HBAは、前記第1の物理HBAを介して前記記憶装置に接続し、
前記第1’の論理HBAは、前記第1の物理HBAを介して前記記憶装置に接続し、
前記第2の論理HBAは、前記第2の物理HBAを介して前記記憶装置に接続することを特徴とする請求項4記載の仮想計算機システム。 - 前記第1の仮想計算機から前記第2の仮想計算機へ移行されるOSは、動作および前記記憶装置へのログイン状態を継続しながら移行されることを特徴とする請求項5記載の仮想計算機システム。
- 前記移行は、前記第1の仮想計算機で動作するOSが、動作を継続しながら前記第2の仮想計算機に移行されるライブマイグレーションであることを特徴とする請求項6記載の仮想計算機システム。
- 前記第1のハイパザイザは、第1の仮想計算機で動作するOSが前記リンク1’を経由して前記記憶装置にログインすると、前記リンク1の接続を解除することを特徴とする請求項4記載の仮想計算機システム。
- 前記第2のハイパザイザは、第2の仮想計算機で動作するOSが前記リンク2を経由して前記記憶装置にログインすると、前記リンク1’の接続を解除することを特徴とする請求項8記載の仮想計算機システム。
- 前記第1の仮想計算機で動作するOSは、前記記憶装置にアクセスするアクセス命令を、前記第1の仮想計算機に割り当てられた第1の論理CPUに発行し、
前記第1の論理CPUは、前記第1の仮想計算機を前記第2の物理計算機上に移行する間、
前記書き換え後のアドレス変換テーブルを参照して、前記第1の論理HBAの制御領域を示すゲスト論理アドレスに対応する第1’のホスト物理アドレスを取得し、
前記取得した第1’のホスト物理アドレスにアクセスし、前記第1’のホスト物理アドレスに対応する前記第1’の論理HBAと前記記憶装置とを接続するリンク1’を経由して、前記記憶装置にアクセスすることを特徴とする請求項1記載の仮想計算機システム。 - 複数の物理計算機と記憶装置とを備え、前記物理計算機上でハイパザイザにより仮想計算機が動作する仮想計算機システムにおける仮想計算機の移行制御方法であって、
第1の物理計算機は、
第1の物理HBAと、
前記第1の物理HBAを論理的に分割して、第1の論理HBA及び第1’の論理HBAを生成する第1のハイパザイザと、
WWN1が付与された前記第1の論理HBAが割り当てられ、前記第1の論理HBAと前記記憶装置とを接続するリンク1を経由して前記記憶装置にアクセスするOSが動作する第1の仮想計算機と、
前記第1の仮想計算機のゲスト論理アドレスと前記第1の物理計算機のホスト物理アドレスとの対応を管理するアドレス変換テーブルとを有し、
前記第2の物理計算機は、
第2の物理HBAと、
前記第2の物理HBAを論理的に分割して、第2の論理HBAを生成する第2のハイパザイザと、
前記第2の論理HBAが割り当てられ、前記第1の仮想計算機から移行されたOSが動作し、前記第1の仮想計算機の構成情報に基づいて生成された第2の仮想計算機とを有し、
前記第1のハイパザイザは、前記第1の仮想計算機を前記第2の物理計算機上に移行するに際し、前記アドレス変換テーブルにおいて、前記第1の論理HBAの制御領域を示すゲスト論理アドレスに対応する第1のホスト物理アドレスを、前記第1’の論理HBAの制御領域を示す第1’のホスト物理アドレスに書き換え、
前記第1の仮想計算機で動作するOSは、前記第1の仮想計算機を前記第2の物理計算機上に移行する間、前記書き換え後のアドレス変換テーブルにより、前記第1’の論理HBAと前記記憶装置とを接続するリンク1’を経由して前記記憶装置にアクセスし、
前記第2の仮想計算機で動作するOSは、前記WWN1が付与された第2の論理HBAと前記記憶装置とを接続するリンク2を経由して前記記憶装置にアクセスすることを特徴とする仮想計算機の移行制御方法。 - 前記第1の仮想計算機で動作するOSは、前記第1の仮想計算機を前記第2の物理計算機上に移行する間、
前記第1の論理HBAの制御領域にアクセスすると、前記第1の論理HBAの制御領域を示すゲスト論理アドレスが前記書き換え後のアドレス変換テーブルにより第1’のホスト物理アドレスに変換され、前記第1’のホスト物理アドレスに対応する前記第1’の論理HBAの制御領域へアクセスし、
前記第1’の論理HBAから前記リンク1’を経由して前記記憶装置にアクセスすることを特徴とする請求項11記載の仮想計算機の移行制御方法。 - 前記第1のハイパザイザは、前記第1の仮想計算機を前記第2の物理計算機上に移行するに際し、
前記第1’の論理HBAにWWN1’を付与することを特徴とする請求項12記載の仮想計算機の移行制御方法。 - 前記第1の仮想計算機で動作するOSは、
前記移行前において、前記WWN1を用いる前記第1の論理HBAから前記リンク1を経由して前記記憶装置にログインし、
前記移行中において、前記WWN1’を用いる前記第1’の論理HBAから前記リンク1’を経由して前記記憶装置にログインし、
第2の仮想計算機で動作するOSは、
前記移行後において、前記WWN1を用いる前記第2の論理HBAから前記リンク2を経由して前記記憶装置にログインすることを特徴とする請求項13記載の仮想計算機の移行制御方法。 - 前記第1の仮想計算機で動作するOSは、前記記憶装置にアクセスするアクセス命令を、前記第1の仮想計算機に割り当てられた第1の論理CPUに発行し、
前記第1の論理CPUは、前記第1の仮想計算機を前記第2の物理計算機上に移行する間、
前記書き換え後のアドレス変換テーブルを参照して、前記第1の論理HBAの制御領域を示すゲスト論理アドレスに対応する第1’のホスト物理アドレスを取得し、
前記取得した第1’のホスト物理アドレスにアクセスし、前記第1’のホスト物理アドレスに対応する前記第1’の論理HBAと前記記憶装置とを接続するリンク1’を経由して、前記記憶装置にアクセスすることを特徴とする請求項11記載の仮想計算機の移行制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014090860A JP5792862B2 (ja) | 2014-04-25 | 2014-04-25 | 仮想計算機システムおよび仮想計算機の移行制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014090860A JP5792862B2 (ja) | 2014-04-25 | 2014-04-25 | 仮想計算機システムおよび仮想計算機の移行制御方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011271839A Division JP5542788B2 (ja) | 2011-12-13 | 2011-12-13 | 仮想計算機システムおよび仮想計算機の移行制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014179113A true JP2014179113A (ja) | 2014-09-25 |
JP5792862B2 JP5792862B2 (ja) | 2015-10-14 |
Family
ID=51698913
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014090860A Active JP5792862B2 (ja) | 2014-04-25 | 2014-04-25 | 仮想計算機システムおよび仮想計算機の移行制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5792862B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016056050A1 (ja) * | 2014-10-06 | 2016-04-14 | 株式会社日立製作所 | 計算機システム及びそれの管理システム |
-
2014
- 2014-04-25 JP JP2014090860A patent/JP5792862B2/ja active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016056050A1 (ja) * | 2014-10-06 | 2016-04-14 | 株式会社日立製作所 | 計算機システム及びそれの管理システム |
Also Published As
Publication number | Publication date |
---|---|
JP5792862B2 (ja) | 2015-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5542788B2 (ja) | 仮想計算機システムおよび仮想計算機の移行制御方法 | |
JP5222651B2 (ja) | 仮想計算機システムおよび仮想計算機システムの制御方法 | |
JP4295184B2 (ja) | 仮想計算機システム | |
TWI439867B (zh) | 動態實體及虛擬多重路徑輸入/輸出 | |
US10248566B2 (en) | System and method for caching virtual machine data | |
KR100952553B1 (ko) | 가상 계산기 시스템 및 그 제어 방법 | |
US8762669B2 (en) | Computer system and storage migration method utilizing acquired apparatus specific information as virtualization information | |
US10289564B2 (en) | Computer and memory region management method | |
US9134915B2 (en) | Computer system to migrate virtual computers or logical paritions | |
JP6663478B2 (ja) | データ移行方法及び計算機システム | |
GB2535558A (en) | Computer system and data control method | |
JP2007213466A (ja) | 仮想ストレージシステム及びその制御方法 | |
US20160026409A1 (en) | Storage system and method for migrating the same | |
US9336032B2 (en) | Zoning data to a virtual machine | |
US20100275203A1 (en) | Storage management system and storage management method in virtualization environment | |
JP2006227856A (ja) | アクセス制御装置及びそれに搭載されるインターフェース | |
WO2013024510A2 (en) | Storage control apparatus | |
US10503440B2 (en) | Computer system, and data migration method in computer system | |
JP5966466B2 (ja) | バックアップ制御方法、および情報処理装置 | |
JP2009271666A (ja) | ストレージシステム | |
JP5439435B2 (ja) | 計算機システムおよびその計算機システムにおけるディスク共有方法 | |
US20150052535A1 (en) | Integrated computer system and its control method | |
US10579277B1 (en) | Non-disruptive insertion of virtualized storage appliance | |
JP5792862B2 (ja) | 仮想計算機システムおよび仮想計算機の移行制御方法 | |
US10747567B2 (en) | Cluster check services for computing clusters |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150223 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150324 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150518 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150714 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150806 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5792862 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |